30ced8d7282cc9d496a021815a2a63303acbf674
[firefly-linux-kernel-4.4.55.git] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select HAVE_AOUT
5         select HAVE_DMA_API_DEBUG
6         select HAVE_IDE
7         select HAVE_MEMBLOCK
8         select RTC_LIB
9         select SYS_SUPPORTS_APM_EMULATION
10         select GENERIC_ATOMIC64 if (CPU_V6 || !CPU_32v6K || !AEABI)
11         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
12         select HAVE_ARCH_KGDB
13         select HAVE_KPROBES if !XIP_KERNEL
14         select HAVE_KRETPROBES if (HAVE_KPROBES)
15         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
16         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
17         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
18         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
19         select HAVE_GENERIC_DMA_COHERENT
20         select HAVE_KERNEL_GZIP
21         select HAVE_KERNEL_LZO
22         select HAVE_KERNEL_LZMA
23         select HAVE_IRQ_WORK
24         select HAVE_PERF_EVENTS
25         select PERF_USE_VMALLOC
26         select HAVE_REGS_AND_STACK_ACCESS_API
27         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
28         select HAVE_C_RECORDMCOUNT
29         select HAVE_GENERIC_HARDIRQS
30         select HAVE_SPARSE_IRQ
31         select GENERIC_IRQ_SHOW
32         help
33           The ARM series is a line of low-power-consumption RISC chip designs
34           licensed by ARM Ltd and targeted at embedded applications and
35           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
36           manufactured, but legacy ARM-based PC hardware remains popular in
37           Europe.  There is an ARM Linux project with a web page at
38           <http://www.arm.linux.org.uk/>.
39
40 config ARM_HAS_SG_CHAIN
41         bool
42
43 config HAVE_PWM
44         bool
45
46 config MIGHT_HAVE_PCI
47         bool
48
49 config SYS_SUPPORTS_APM_EMULATION
50         bool
51
52 config HAVE_SCHED_CLOCK
53         bool
54
55 config GENERIC_GPIO
56         bool
57
58 config ARCH_USES_GETTIMEOFFSET
59         bool
60         default n
61
62 config GENERIC_CLOCKEVENTS
63         bool
64
65 config GENERIC_CLOCKEVENTS_BROADCAST
66         bool
67         depends on GENERIC_CLOCKEVENTS
68         default y if SMP
69
70 config KTIME_SCALAR
71         bool
72         default y
73
74 config HAVE_TCM
75         bool
76         select GENERIC_ALLOCATOR
77
78 config HAVE_PROC_CPU
79         bool
80
81 config NO_IOPORT
82         bool
83
84 config EISA
85         bool
86         ---help---
87           The Extended Industry Standard Architecture (EISA) bus was
88           developed as an open alternative to the IBM MicroChannel bus.
89
90           The EISA bus provided some of the features of the IBM MicroChannel
91           bus while maintaining backward compatibility with cards made for
92           the older ISA bus.  The EISA bus saw limited use between 1988 and
93           1995 when it was made obsolete by the PCI bus.
94
95           Say Y here if you are building a kernel for an EISA-based machine.
96
97           Otherwise, say N.
98
99 config SBUS
100         bool
101
102 config MCA
103         bool
104         help
105           MicroChannel Architecture is found in some IBM PS/2 machines and
106           laptops.  It is a bus system similar to PCI or ISA. See
107           <file:Documentation/mca.txt> (and especially the web page given
108           there) before attempting to build an MCA bus kernel.
109
110 config STACKTRACE_SUPPORT
111         bool
112         default y
113
114 config HAVE_LATENCYTOP_SUPPORT
115         bool
116         depends on !SMP
117         default y
118
119 config LOCKDEP_SUPPORT
120         bool
121         default y
122
123 config TRACE_IRQFLAGS_SUPPORT
124         bool
125         default y
126
127 config HARDIRQS_SW_RESEND
128         bool
129         default y
130
131 config GENERIC_IRQ_PROBE
132         bool
133         default y
134
135 config GENERIC_LOCKBREAK
136         bool
137         default y
138         depends on SMP && PREEMPT
139
140 config RWSEM_GENERIC_SPINLOCK
141         bool
142         default y
143
144 config RWSEM_XCHGADD_ALGORITHM
145         bool
146
147 config ARCH_HAS_ILOG2_U32
148         bool
149
150 config ARCH_HAS_ILOG2_U64
151         bool
152
153 config ARCH_HAS_CPUFREQ
154         bool
155         help
156           Internal node to signify that the ARCH has CPUFREQ support
157           and that the relevant menu configurations are displayed for
158           it.
159
160 config ARCH_HAS_CPU_IDLE_WAIT
161        def_bool y
162
163 config GENERIC_HWEIGHT
164         bool
165         default y
166
167 config GENERIC_CALIBRATE_DELAY
168         bool
169         default y
170
171 config ARCH_MAY_HAVE_PC_FDC
172         bool
173
174 config ZONE_DMA
175         bool
176
177 config NEED_DMA_MAP_STATE
178        def_bool y
179
180 config GENERIC_ISA_DMA
181         bool
182
183 config FIQ
184         bool
185
186 config ARCH_MTD_XIP
187         bool
188
189 config VECTORS_BASE
190         hex
191         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
192         default DRAM_BASE if REMAP_VECTORS_TO_RAM
193         default 0x00000000
194         help
195           The base address of exception vectors.
196
197 config ARM_PATCH_PHYS_VIRT
198         bool "Patch physical to virtual translations at runtime" if EMBEDDED
199         default y
200         depends on !XIP_KERNEL && MMU
201         depends on !ARCH_REALVIEW || !SPARSEMEM
202         help
203           Patch phys-to-virt and virt-to-phys translation functions at
204           boot and module load time according to the position of the
205           kernel in system memory.
206
207           This can only be used with non-XIP MMU kernels where the base
208           of physical memory is at a 16MB boundary.
209
210           Only disable this option if you know that you do not require
211           this feature (eg, building a kernel for a single machine) and
212           you need to shrink the kernel to the minimal size.
213
214 config NO_MACH_MEMORY_H
215         bool
216         help
217           Select this when mach/memory.h is removed.
218
219 config PHYS_OFFSET
220         hex "Physical address of main memory"
221         depends on !ARM_PATCH_PHYS_VIRT && NO_MACH_MEMORY_H
222         help
223           Please provide the physical address corresponding to the
224           location of main memory in your system.
225
226 source "init/Kconfig"
227
228 source "kernel/Kconfig.freezer"
229
230 menu "System Type"
231
232 config MMU
233         bool "MMU-based Paged Memory Management Support"
234         default y
235         help
236           Select if you want MMU-based virtualised addressing space
237           support by paged memory management. If unsure, say 'Y'.
238
239 #
240 # The "ARM system type" choice list is ordered alphabetically by option
241 # text.  Please add new entries in the option alphabetic order.
242 #
243 choice
244         prompt "ARM system type"
245         default ARCH_VERSATILE
246
247 config ARCH_INTEGRATOR
248         bool "ARM Ltd. Integrator family"
249         select ARM_AMBA
250         select ARCH_HAS_CPUFREQ
251         select CLKDEV_LOOKUP
252         select HAVE_MACH_CLKDEV
253         select ICST
254         select GENERIC_CLOCKEVENTS
255         select PLAT_VERSATILE
256         select PLAT_VERSATILE_FPGA_IRQ
257         help
258           Support for ARM's Integrator platform.
259
260 config ARCH_REALVIEW
261         bool "ARM Ltd. RealView family"
262         select ARM_AMBA
263         select CLKDEV_LOOKUP
264         select HAVE_MACH_CLKDEV
265         select ICST
266         select GENERIC_CLOCKEVENTS
267         select ARCH_WANT_OPTIONAL_GPIOLIB
268         select PLAT_VERSATILE
269         select PLAT_VERSATILE_CLCD
270         select ARM_TIMER_SP804
271         select GPIO_PL061 if GPIOLIB
272         help
273           This enables support for ARM Ltd RealView boards.
274
275 config ARCH_VERSATILE
276         bool "ARM Ltd. Versatile family"
277         select ARM_AMBA
278         select ARM_VIC
279         select CLKDEV_LOOKUP
280         select HAVE_MACH_CLKDEV
281         select ICST
282         select GENERIC_CLOCKEVENTS
283         select ARCH_WANT_OPTIONAL_GPIOLIB
284         select PLAT_VERSATILE
285         select PLAT_VERSATILE_CLCD
286         select PLAT_VERSATILE_FPGA_IRQ
287         select ARM_TIMER_SP804
288         select NO_MACH_MEMORY_H
289         help
290           This enables support for ARM Ltd Versatile board.
291
292 config ARCH_VEXPRESS
293         bool "ARM Ltd. Versatile Express family"
294         select ARCH_WANT_OPTIONAL_GPIOLIB
295         select ARM_AMBA
296         select ARM_TIMER_SP804
297         select CLKDEV_LOOKUP
298         select HAVE_MACH_CLKDEV
299         select GENERIC_CLOCKEVENTS
300         select HAVE_CLK
301         select HAVE_PATA_PLATFORM
302         select ICST
303         select PLAT_VERSATILE
304         select PLAT_VERSATILE_CLCD
305         select NO_MACH_MEMORY_H
306         help
307           This enables support for the ARM Ltd Versatile Express boards.
308
309 config ARCH_AT91
310         bool "Atmel AT91"
311         select ARCH_REQUIRE_GPIOLIB
312         select HAVE_CLK
313         select CLKDEV_LOOKUP
314         help
315           This enables support for systems based on the Atmel AT91RM9200,
316           AT91SAM9 and AT91CAP9 processors.
317
318 config ARCH_BCMRING
319         bool "Broadcom BCMRING"
320         depends on MMU
321         select CPU_V6
322         select ARM_AMBA
323         select ARM_TIMER_SP804
324         select CLKDEV_LOOKUP
325         select GENERIC_CLOCKEVENTS
326         select ARCH_WANT_OPTIONAL_GPIOLIB
327         help
328           Support for Broadcom's BCMRing platform.
329
330 config ARCH_CLPS711X
331         bool "Cirrus Logic CLPS711x/EP721x-based"
332         select CPU_ARM720T
333         select ARCH_USES_GETTIMEOFFSET
334         help
335           Support for Cirrus Logic 711x/721x based boards.
336
337 config ARCH_CNS3XXX
338         bool "Cavium Networks CNS3XXX family"
339         select CPU_V6K
340         select GENERIC_CLOCKEVENTS
341         select ARM_GIC
342         select MIGHT_HAVE_PCI
343         select PCI_DOMAINS if PCI
344         select NO_MACH_MEMORY_H
345         help
346           Support for Cavium Networks CNS3XXX platform.
347
348 config ARCH_GEMINI
349         bool "Cortina Systems Gemini"
350         select CPU_FA526
351         select ARCH_REQUIRE_GPIOLIB
352         select ARCH_USES_GETTIMEOFFSET
353         select NO_MACH_MEMORY_H
354         help
355           Support for the Cortina Systems Gemini family SoCs
356
357 config ARCH_PRIMA2
358         bool "CSR SiRFSoC PRIMA2 ARM Cortex A9 Platform"
359         select CPU_V7
360         select GENERIC_TIME
361         select NO_IOPORT
362         select GENERIC_CLOCKEVENTS
363         select CLKDEV_LOOKUP
364         select GENERIC_IRQ_CHIP
365         select USE_OF
366         select ZONE_DMA
367         help
368           Support for CSR SiRFSoC ARM Cortex A9 Platform
369
370 config ARCH_EBSA110
371         bool "EBSA-110"
372         select CPU_SA110
373         select ISA
374         select NO_IOPORT
375         select ARCH_USES_GETTIMEOFFSET
376         help
377           This is an evaluation board for the StrongARM processor available
378           from Digital. It has limited hardware on-board, including an
379           Ethernet interface, two PCMCIA sockets, two serial ports and a
380           parallel port.
381
382 config ARCH_EP93XX
383         bool "EP93xx-based"
384         select CPU_ARM920T
385         select ARM_AMBA
386         select ARM_VIC
387         select CLKDEV_LOOKUP
388         select ARCH_REQUIRE_GPIOLIB
389         select ARCH_HAS_HOLES_MEMORYMODEL
390         select ARCH_USES_GETTIMEOFFSET
391         help
392           This enables support for the Cirrus EP93xx series of CPUs.
393
394 config ARCH_FOOTBRIDGE
395         bool "FootBridge"
396         select CPU_SA110
397         select FOOTBRIDGE
398         select GENERIC_CLOCKEVENTS
399         help
400           Support for systems based on the DC21285 companion chip
401           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
402
403 config ARCH_MXC
404         bool "Freescale MXC/iMX-based"
405         select GENERIC_CLOCKEVENTS
406         select ARCH_REQUIRE_GPIOLIB
407         select CLKDEV_LOOKUP
408         select CLKSRC_MMIO
409         select GENERIC_IRQ_CHIP
410         select HAVE_SCHED_CLOCK
411         help
412           Support for Freescale MXC/iMX-based family of processors
413
414 config ARCH_MXS
415         bool "Freescale MXS-based"
416         select GENERIC_CLOCKEVENTS
417         select ARCH_REQUIRE_GPIOLIB
418         select CLKDEV_LOOKUP
419         select CLKSRC_MMIO
420         select NO_MACH_MEMORY_H
421         help
422           Support for Freescale MXS-based family of processors
423
424 config ARCH_NETX
425         bool "Hilscher NetX based"
426         select CLKSRC_MMIO
427         select CPU_ARM926T
428         select ARM_VIC
429         select GENERIC_CLOCKEVENTS
430         select NO_MACH_MEMORY_H
431         help
432           This enables support for systems based on the Hilscher NetX Soc
433
434 config ARCH_H720X
435         bool "Hynix HMS720x-based"
436         select CPU_ARM720T
437         select ISA_DMA_API
438         select ARCH_USES_GETTIMEOFFSET
439         select NO_MACH_MEMORY_H
440         help
441           This enables support for systems based on the Hynix HMS720x
442
443 config ARCH_IOP13XX
444         bool "IOP13xx-based"
445         depends on MMU
446         select CPU_XSC3
447         select PLAT_IOP
448         select PCI
449         select ARCH_SUPPORTS_MSI
450         select VMSPLIT_1G
451         help
452           Support for Intel's IOP13XX (XScale) family of processors.
453
454 config ARCH_IOP32X
455         bool "IOP32x-based"
456         depends on MMU
457         select CPU_XSCALE
458         select PLAT_IOP
459         select PCI
460         select ARCH_REQUIRE_GPIOLIB
461         select NO_MACH_MEMORY_H
462         help
463           Support for Intel's 80219 and IOP32X (XScale) family of
464           processors.
465
466 config ARCH_IOP33X
467         bool "IOP33x-based"
468         depends on MMU
469         select CPU_XSCALE
470         select PLAT_IOP
471         select PCI
472         select ARCH_REQUIRE_GPIOLIB
473         select NO_MACH_MEMORY_H
474         help
475           Support for Intel's IOP33X (XScale) family of processors.
476
477 config ARCH_IXP23XX
478         bool "IXP23XX-based"
479         depends on MMU
480         select CPU_XSC3
481         select PCI
482         select ARCH_USES_GETTIMEOFFSET
483         help
484           Support for Intel's IXP23xx (XScale) family of processors.
485
486 config ARCH_IXP2000
487         bool "IXP2400/2800-based"
488         depends on MMU
489         select CPU_XSCALE
490         select PCI
491         select ARCH_USES_GETTIMEOFFSET
492         help
493           Support for Intel's IXP2400/2800 (XScale) family of processors.
494
495 config ARCH_IXP4XX
496         bool "IXP4xx-based"
497         depends on MMU
498         select CLKSRC_MMIO
499         select CPU_XSCALE
500         select GENERIC_GPIO
501         select GENERIC_CLOCKEVENTS
502         select HAVE_SCHED_CLOCK
503         select MIGHT_HAVE_PCI
504         select DMABOUNCE if PCI
505         select NO_MACH_MEMORY_H
506         help
507           Support for Intel's IXP4XX (XScale) family of processors.
508
509 config ARCH_DOVE
510         bool "Marvell Dove"
511         select CPU_V7
512         select PCI
513         select ARCH_REQUIRE_GPIOLIB
514         select GENERIC_CLOCKEVENTS
515         select PLAT_ORION
516         select NO_MACH_MEMORY_H
517         help
518           Support for the Marvell Dove SoC 88AP510
519
520 config ARCH_KIRKWOOD
521         bool "Marvell Kirkwood"
522         select CPU_FEROCEON
523         select PCI
524         select ARCH_REQUIRE_GPIOLIB
525         select GENERIC_CLOCKEVENTS
526         select PLAT_ORION
527         select NO_MACH_MEMORY_H
528         help
529           Support for the following Marvell Kirkwood series SoCs:
530           88F6180, 88F6192 and 88F6281.
531
532 config ARCH_LPC32XX
533         bool "NXP LPC32XX"
534         select CLKSRC_MMIO
535         select CPU_ARM926T
536         select ARCH_REQUIRE_GPIOLIB
537         select HAVE_IDE
538         select ARM_AMBA
539         select USB_ARCH_HAS_OHCI
540         select CLKDEV_LOOKUP
541         select GENERIC_TIME
542         select GENERIC_CLOCKEVENTS
543         select NO_MACH_MEMORY_H
544         help
545           Support for the NXP LPC32XX family of processors
546
547 config ARCH_MV78XX0
548         bool "Marvell MV78xx0"
549         select CPU_FEROCEON
550         select PCI
551         select ARCH_REQUIRE_GPIOLIB
552         select GENERIC_CLOCKEVENTS
553         select PLAT_ORION
554         select NO_MACH_MEMORY_H
555         help
556           Support for the following Marvell MV78xx0 series SoCs:
557           MV781x0, MV782x0.
558
559 config ARCH_ORION5X
560         bool "Marvell Orion"
561         depends on MMU
562         select CPU_FEROCEON
563         select PCI
564         select ARCH_REQUIRE_GPIOLIB
565         select GENERIC_CLOCKEVENTS
566         select PLAT_ORION
567         select NO_MACH_MEMORY_H
568         help
569           Support for the following Marvell Orion 5x series SoCs:
570           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
571           Orion-2 (5281), Orion-1-90 (6183).
572
573 config ARCH_MMP
574         bool "Marvell PXA168/910/MMP2"
575         depends on MMU
576         select ARCH_REQUIRE_GPIOLIB
577         select CLKDEV_LOOKUP
578         select GENERIC_CLOCKEVENTS
579         select HAVE_SCHED_CLOCK
580         select TICK_ONESHOT
581         select PLAT_PXA
582         select SPARSE_IRQ
583         select NO_MACH_MEMORY_H
584         help
585           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
586
587 config ARCH_KS8695
588         bool "Micrel/Kendin KS8695"
589         select CPU_ARM922T
590         select ARCH_REQUIRE_GPIOLIB
591         select ARCH_USES_GETTIMEOFFSET
592         help
593           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
594           System-on-Chip devices.
595
596 config ARCH_W90X900
597         bool "Nuvoton W90X900 CPU"
598         select CPU_ARM926T
599         select ARCH_REQUIRE_GPIOLIB
600         select CLKDEV_LOOKUP
601         select CLKSRC_MMIO
602         select GENERIC_CLOCKEVENTS
603         select NO_MACH_MEMORY_H
604         help
605           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
606           At present, the w90x900 has been renamed nuc900, regarding
607           the ARM series product line, you can login the following
608           link address to know more.
609
610           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
611                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
612
613 config ARCH_NUC93X
614         bool "Nuvoton NUC93X CPU"
615         select CPU_ARM926T
616         select CLKDEV_LOOKUP
617         select NO_MACH_MEMORY_H
618         help
619           Support for Nuvoton (Winbond logic dept.) NUC93X MCU,The NUC93X is a
620           low-power and high performance MPEG-4/JPEG multimedia controller chip.
621
622 config ARCH_TEGRA
623         bool "NVIDIA Tegra"
624         select CLKDEV_LOOKUP
625         select CLKSRC_MMIO
626         select GENERIC_TIME
627         select GENERIC_CLOCKEVENTS
628         select GENERIC_GPIO
629         select HAVE_CLK
630         select HAVE_SCHED_CLOCK
631         select ARCH_HAS_CPUFREQ
632         select NO_MACH_MEMORY_H
633         help
634           This enables support for NVIDIA Tegra based systems (Tegra APX,
635           Tegra 6xx and Tegra 2 series).
636
637 config ARCH_PNX4008
638         bool "Philips Nexperia PNX4008 Mobile"
639         select CPU_ARM926T
640         select CLKDEV_LOOKUP
641         select ARCH_USES_GETTIMEOFFSET
642         select NO_MACH_MEMORY_H
643         help
644           This enables support for Philips PNX4008 mobile platform.
645
646 config ARCH_PXA
647         bool "PXA2xx/PXA3xx-based"
648         depends on MMU
649         select ARCH_MTD_XIP
650         select ARCH_HAS_CPUFREQ
651         select CLKDEV_LOOKUP
652         select CLKSRC_MMIO
653         select ARCH_REQUIRE_GPIOLIB
654         select GENERIC_CLOCKEVENTS
655         select HAVE_SCHED_CLOCK
656         select TICK_ONESHOT
657         select PLAT_PXA
658         select SPARSE_IRQ
659         select AUTO_ZRELADDR
660         select MULTI_IRQ_HANDLER
661         help
662           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
663
664 config ARCH_MSM
665         bool "Qualcomm MSM"
666         select HAVE_CLK
667         select GENERIC_CLOCKEVENTS
668         select ARCH_REQUIRE_GPIOLIB
669         select CLKDEV_LOOKUP
670         select NO_MACH_MEMORY_H
671         help
672           Support for Qualcomm MSM/QSD based systems.  This runs on the
673           apps processor of the MSM/QSD and depends on a shared memory
674           interface to the modem processor which runs the baseband
675           stack and controls some vital subsystems
676           (clock and power control, etc).
677
678 config ARCH_SHMOBILE
679         bool "Renesas SH-Mobile / R-Mobile"
680         select HAVE_CLK
681         select CLKDEV_LOOKUP
682         select HAVE_MACH_CLKDEV
683         select GENERIC_CLOCKEVENTS
684         select NO_IOPORT
685         select SPARSE_IRQ
686         select MULTI_IRQ_HANDLER
687         select PM_GENERIC_DOMAINS if PM
688         help
689           Support for Renesas's SH-Mobile and R-Mobile ARM platforms.
690
691 config ARCH_RPC
692         bool "RiscPC"
693         select ARCH_ACORN
694         select FIQ
695         select TIMER_ACORN
696         select ARCH_MAY_HAVE_PC_FDC
697         select HAVE_PATA_PLATFORM
698         select ISA_DMA_API
699         select NO_IOPORT
700         select ARCH_SPARSEMEM_ENABLE
701         select ARCH_USES_GETTIMEOFFSET
702         help
703           On the Acorn Risc-PC, Linux can support the internal IDE disk and
704           CD-ROM interface, serial and parallel port, and the floppy drive.
705
706 config ARCH_SA1100
707         bool "SA1100-based"
708         select CLKSRC_MMIO
709         select CPU_SA1100
710         select ISA
711         select ARCH_SPARSEMEM_ENABLE
712         select ARCH_MTD_XIP
713         select ARCH_HAS_CPUFREQ
714         select CPU_FREQ
715         select GENERIC_CLOCKEVENTS
716         select HAVE_CLK
717         select HAVE_SCHED_CLOCK
718         select TICK_ONESHOT
719         select ARCH_REQUIRE_GPIOLIB
720         help
721           Support for StrongARM 11x0 based boards.
722
723 config ARCH_S3C2410
724         bool "Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443, S3C2450"
725         select GENERIC_GPIO
726         select ARCH_HAS_CPUFREQ
727         select HAVE_CLK
728         select CLKDEV_LOOKUP
729         select ARCH_USES_GETTIMEOFFSET
730         select HAVE_S3C2410_I2C if I2C
731         select NO_MACH_MEMORY_H
732         help
733           Samsung S3C2410X CPU based systems, such as the Simtec Electronics
734           BAST (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or
735           the Samsung SMDK2410 development board (and derivatives).
736
737           Note, the S3C2416 and the S3C2450 are so close that they even share
738           the same SoC ID code. This means that there is no separate machine
739           directory (no arch/arm/mach-s3c2450) as the S3C2416 was first.
740
741 config ARCH_S3C64XX
742         bool "Samsung S3C64XX"
743         select PLAT_SAMSUNG
744         select CPU_V6
745         select ARM_VIC
746         select HAVE_CLK
747         select CLKDEV_LOOKUP
748         select NO_IOPORT
749         select ARCH_USES_GETTIMEOFFSET
750         select ARCH_HAS_CPUFREQ
751         select ARCH_REQUIRE_GPIOLIB
752         select SAMSUNG_CLKSRC
753         select SAMSUNG_IRQ_VIC_TIMER
754         select SAMSUNG_IRQ_UART
755         select S3C_GPIO_TRACK
756         select S3C_GPIO_PULL_UPDOWN
757         select S3C_GPIO_CFG_S3C24XX
758         select S3C_GPIO_CFG_S3C64XX
759         select S3C_DEV_NAND
760         select USB_ARCH_HAS_OHCI
761         select SAMSUNG_GPIOLIB_4BIT
762         select HAVE_S3C2410_I2C if I2C
763         select HAVE_S3C2410_WATCHDOG if WATCHDOG
764         help
765           Samsung S3C64XX series based systems
766
767 config ARCH_S5P64X0
768         bool "Samsung S5P6440 S5P6450"
769         select CPU_V6
770         select GENERIC_GPIO
771         select HAVE_CLK
772         select CLKDEV_LOOKUP
773         select CLKSRC_MMIO
774         select HAVE_S3C2410_WATCHDOG if WATCHDOG
775         select GENERIC_CLOCKEVENTS
776         select HAVE_SCHED_CLOCK
777         select HAVE_S3C2410_I2C if I2C
778         select HAVE_S3C_RTC if RTC_CLASS
779         help
780           Samsung S5P64X0 CPU based systems, such as the Samsung SMDK6440,
781           SMDK6450.
782
783 config ARCH_S5PC100
784         bool "Samsung S5PC100"
785         select GENERIC_GPIO
786         select HAVE_CLK
787         select CLKDEV_LOOKUP
788         select CPU_V7
789         select ARM_L1_CACHE_SHIFT_6
790         select ARCH_USES_GETTIMEOFFSET
791         select HAVE_S3C2410_I2C if I2C
792         select HAVE_S3C_RTC if RTC_CLASS
793         select HAVE_S3C2410_WATCHDOG if WATCHDOG
794         select NO_MACH_MEMORY_H
795         help
796           Samsung S5PC100 series based systems
797
798 config ARCH_S5PV210
799         bool "Samsung S5PV210/S5PC110"
800         select CPU_V7
801         select ARCH_SPARSEMEM_ENABLE
802         select ARCH_HAS_HOLES_MEMORYMODEL
803         select GENERIC_GPIO
804         select HAVE_CLK
805         select CLKDEV_LOOKUP
806         select CLKSRC_MMIO
807         select ARM_L1_CACHE_SHIFT_6
808         select ARCH_HAS_CPUFREQ
809         select GENERIC_CLOCKEVENTS
810         select HAVE_SCHED_CLOCK
811         select HAVE_S3C2410_I2C if I2C
812         select HAVE_S3C_RTC if RTC_CLASS
813         select HAVE_S3C2410_WATCHDOG if WATCHDOG
814         help
815           Samsung S5PV210/S5PC110 series based systems
816
817 config ARCH_EXYNOS4
818         bool "Samsung EXYNOS4"
819         select CPU_V7
820         select ARCH_SPARSEMEM_ENABLE
821         select ARCH_HAS_HOLES_MEMORYMODEL
822         select GENERIC_GPIO
823         select HAVE_CLK
824         select CLKDEV_LOOKUP
825         select ARCH_HAS_CPUFREQ
826         select GENERIC_CLOCKEVENTS
827         select HAVE_S3C_RTC if RTC_CLASS
828         select HAVE_S3C2410_I2C if I2C
829         select HAVE_S3C2410_WATCHDOG if WATCHDOG
830         help
831           Samsung EXYNOS4 series based systems
832
833 config ARCH_SHARK
834         bool "Shark"
835         select CPU_SA110
836         select ISA
837         select ISA_DMA
838         select ZONE_DMA
839         select PCI
840         select ARCH_USES_GETTIMEOFFSET
841         help
842           Support for the StrongARM based Digital DNARD machine, also known
843           as "Shark" (<http://www.shark-linux.de/shark.html>).
844
845 config ARCH_TCC_926
846         bool "Telechips TCC ARM926-based systems"
847         select CLKSRC_MMIO
848         select CPU_ARM926T
849         select HAVE_CLK
850         select CLKDEV_LOOKUP
851         select GENERIC_CLOCKEVENTS
852         select NO_MACH_MEMORY_H
853         help
854           Support for Telechips TCC ARM926-based systems.
855
856 config ARCH_U300
857         bool "ST-Ericsson U300 Series"
858         depends on MMU
859         select CLKSRC_MMIO
860         select CPU_ARM926T
861         select HAVE_SCHED_CLOCK
862         select HAVE_TCM
863         select ARM_AMBA
864         select ARM_VIC
865         select GENERIC_CLOCKEVENTS
866         select CLKDEV_LOOKUP
867         select HAVE_MACH_CLKDEV
868         select GENERIC_GPIO
869         help
870           Support for ST-Ericsson U300 series mobile platforms.
871
872 config ARCH_U8500
873         bool "ST-Ericsson U8500 Series"
874         select CPU_V7
875         select ARM_AMBA
876         select GENERIC_CLOCKEVENTS
877         select CLKDEV_LOOKUP
878         select ARCH_REQUIRE_GPIOLIB
879         select ARCH_HAS_CPUFREQ
880         select NO_MACH_MEMORY_H
881         help
882           Support for ST-Ericsson's Ux500 architecture
883
884 config ARCH_NOMADIK
885         bool "STMicroelectronics Nomadik"
886         select ARM_AMBA
887         select ARM_VIC
888         select CPU_ARM926T
889         select CLKDEV_LOOKUP
890         select GENERIC_CLOCKEVENTS
891         select ARCH_REQUIRE_GPIOLIB
892         select NO_MACH_MEMORY_H
893         help
894           Support for the Nomadik platform by ST-Ericsson
895
896 config ARCH_DAVINCI
897         bool "TI DaVinci"
898         select GENERIC_CLOCKEVENTS
899         select ARCH_REQUIRE_GPIOLIB
900         select ZONE_DMA
901         select HAVE_IDE
902         select CLKDEV_LOOKUP
903         select GENERIC_ALLOCATOR
904         select GENERIC_IRQ_CHIP
905         select ARCH_HAS_HOLES_MEMORYMODEL
906         help
907           Support for TI's DaVinci platform.
908
909 config ARCH_OMAP
910         bool "TI OMAP"
911         select HAVE_CLK
912         select ARCH_REQUIRE_GPIOLIB
913         select ARCH_HAS_CPUFREQ
914         select CLKSRC_MMIO
915         select GENERIC_CLOCKEVENTS
916         select HAVE_SCHED_CLOCK
917         select ARCH_HAS_HOLES_MEMORYMODEL
918         help
919           Support for TI's OMAP platform (OMAP1/2/3/4).
920
921 config PLAT_SPEAR
922         bool "ST SPEAr"
923         select ARM_AMBA
924         select ARCH_REQUIRE_GPIOLIB
925         select CLKDEV_LOOKUP
926         select CLKSRC_MMIO
927         select GENERIC_CLOCKEVENTS
928         select HAVE_CLK
929         select NO_MACH_MEMORY_H
930         help
931           Support for ST's SPEAr platform (SPEAr3xx, SPEAr6xx and SPEAr13xx).
932
933 config ARCH_VT8500
934         bool "VIA/WonderMedia 85xx"
935         select CPU_ARM926T
936         select GENERIC_GPIO
937         select ARCH_HAS_CPUFREQ
938         select GENERIC_CLOCKEVENTS
939         select ARCH_REQUIRE_GPIOLIB
940         select HAVE_PWM
941         select NO_MACH_MEMORY_H
942         help
943           Support for VIA/WonderMedia VT8500/WM85xx System-on-Chip.
944
945 config ARCH_ZYNQ
946         bool "Xilinx Zynq ARM Cortex A9 Platform"
947         select CPU_V7
948         select GENERIC_TIME
949         select GENERIC_CLOCKEVENTS
950         select CLKDEV_LOOKUP
951         select ARM_GIC
952         select ARM_AMBA
953         select ICST
954         select USE_OF
955         help
956           Support for Xilinx Zynq ARM Cortex A9 Platform
957 endchoice
958
959 #
960 # This is sorted alphabetically by mach-* pathname.  However, plat-*
961 # Kconfigs may be included either alphabetically (according to the
962 # plat- suffix) or along side the corresponding mach-* source.
963 #
964 source "arch/arm/mach-at91/Kconfig"
965
966 source "arch/arm/mach-bcmring/Kconfig"
967
968 source "arch/arm/mach-clps711x/Kconfig"
969
970 source "arch/arm/mach-cns3xxx/Kconfig"
971
972 source "arch/arm/mach-davinci/Kconfig"
973
974 source "arch/arm/mach-dove/Kconfig"
975
976 source "arch/arm/mach-ep93xx/Kconfig"
977
978 source "arch/arm/mach-footbridge/Kconfig"
979
980 source "arch/arm/mach-gemini/Kconfig"
981
982 source "arch/arm/mach-h720x/Kconfig"
983
984 source "arch/arm/mach-integrator/Kconfig"
985
986 source "arch/arm/mach-iop32x/Kconfig"
987
988 source "arch/arm/mach-iop33x/Kconfig"
989
990 source "arch/arm/mach-iop13xx/Kconfig"
991
992 source "arch/arm/mach-ixp4xx/Kconfig"
993
994 source "arch/arm/mach-ixp2000/Kconfig"
995
996 source "arch/arm/mach-ixp23xx/Kconfig"
997
998 source "arch/arm/mach-kirkwood/Kconfig"
999
1000 source "arch/arm/mach-ks8695/Kconfig"
1001
1002 source "arch/arm/mach-lpc32xx/Kconfig"
1003
1004 source "arch/arm/mach-msm/Kconfig"
1005
1006 source "arch/arm/mach-mv78xx0/Kconfig"
1007
1008 source "arch/arm/plat-mxc/Kconfig"
1009
1010 source "arch/arm/mach-mxs/Kconfig"
1011
1012 source "arch/arm/mach-netx/Kconfig"
1013
1014 source "arch/arm/mach-nomadik/Kconfig"
1015 source "arch/arm/plat-nomadik/Kconfig"
1016
1017 source "arch/arm/mach-nuc93x/Kconfig"
1018
1019 source "arch/arm/plat-omap/Kconfig"
1020
1021 source "arch/arm/mach-omap1/Kconfig"
1022
1023 source "arch/arm/mach-omap2/Kconfig"
1024
1025 source "arch/arm/mach-orion5x/Kconfig"
1026
1027 source "arch/arm/mach-pxa/Kconfig"
1028 source "arch/arm/plat-pxa/Kconfig"
1029
1030 source "arch/arm/mach-mmp/Kconfig"
1031
1032 source "arch/arm/mach-realview/Kconfig"
1033
1034 source "arch/arm/mach-sa1100/Kconfig"
1035
1036 source "arch/arm/plat-samsung/Kconfig"
1037 source "arch/arm/plat-s3c24xx/Kconfig"
1038 source "arch/arm/plat-s5p/Kconfig"
1039
1040 source "arch/arm/plat-spear/Kconfig"
1041
1042 source "arch/arm/plat-tcc/Kconfig"
1043
1044 if ARCH_S3C2410
1045 source "arch/arm/mach-s3c2410/Kconfig"
1046 source "arch/arm/mach-s3c2412/Kconfig"
1047 source "arch/arm/mach-s3c2416/Kconfig"
1048 source "arch/arm/mach-s3c2440/Kconfig"
1049 source "arch/arm/mach-s3c2443/Kconfig"
1050 endif
1051
1052 if ARCH_S3C64XX
1053 source "arch/arm/mach-s3c64xx/Kconfig"
1054 endif
1055
1056 source "arch/arm/mach-s5p64x0/Kconfig"
1057
1058 source "arch/arm/mach-s5pc100/Kconfig"
1059
1060 source "arch/arm/mach-s5pv210/Kconfig"
1061
1062 source "arch/arm/mach-exynos4/Kconfig"
1063
1064 source "arch/arm/mach-shmobile/Kconfig"
1065
1066 source "arch/arm/mach-tegra/Kconfig"
1067
1068 source "arch/arm/mach-u300/Kconfig"
1069
1070 source "arch/arm/mach-ux500/Kconfig"
1071
1072 source "arch/arm/mach-versatile/Kconfig"
1073
1074 source "arch/arm/mach-vexpress/Kconfig"
1075 source "arch/arm/plat-versatile/Kconfig"
1076
1077 source "arch/arm/mach-vt8500/Kconfig"
1078
1079 source "arch/arm/mach-w90x900/Kconfig"
1080
1081 # Definitions to make life easier
1082 config ARCH_ACORN
1083         bool
1084
1085 config PLAT_IOP
1086         bool
1087         select GENERIC_CLOCKEVENTS
1088         select HAVE_SCHED_CLOCK
1089
1090 config PLAT_ORION
1091         bool
1092         select CLKSRC_MMIO
1093         select GENERIC_IRQ_CHIP
1094         select HAVE_SCHED_CLOCK
1095
1096 config PLAT_PXA
1097         bool
1098
1099 config PLAT_VERSATILE
1100         bool
1101
1102 config ARM_TIMER_SP804
1103         bool
1104         select CLKSRC_MMIO
1105
1106 source arch/arm/mm/Kconfig
1107
1108 config IWMMXT
1109         bool "Enable iWMMXt support"
1110         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4
1111         default y if PXA27x || PXA3xx || PXA95x || ARCH_MMP
1112         help
1113           Enable support for iWMMXt context switching at run time if
1114           running on a CPU that supports it.
1115
1116 #  bool 'Use XScale PMU as timer source' CONFIG_XSCALE_PMU_TIMER
1117 config XSCALE_PMU
1118         bool
1119         depends on CPU_XSCALE && !XSCALE_PMU_TIMER
1120         default y
1121
1122 config CPU_HAS_PMU
1123         depends on (CPU_V6 || CPU_V6K || CPU_V7 || XSCALE_PMU) && \
1124                    (!ARCH_OMAP3 || OMAP3_EMU)
1125         default y
1126         bool
1127
1128 config MULTI_IRQ_HANDLER
1129         bool
1130         help
1131           Allow each machine to specify it's own IRQ handler at run time.
1132
1133 if !MMU
1134 source "arch/arm/Kconfig-nommu"
1135 endif
1136
1137 config ARM_ERRATA_411920
1138         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1139         depends on CPU_V6 || CPU_V6K
1140         help
1141           Invalidation of the Instruction Cache operation can
1142           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1143           It does not affect the MPCore. This option enables the ARM Ltd.
1144           recommended workaround.
1145
1146 config ARM_ERRATA_430973
1147         bool "ARM errata: Stale prediction on replaced interworking branch"
1148         depends on CPU_V7
1149         help
1150           This option enables the workaround for the 430973 Cortex-A8
1151           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1152           interworking branch is replaced with another code sequence at the
1153           same virtual address, whether due to self-modifying code or virtual
1154           to physical address re-mapping, Cortex-A8 does not recover from the
1155           stale interworking branch prediction. This results in Cortex-A8
1156           executing the new code sequence in the incorrect ARM or Thumb state.
1157           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1158           and also flushes the branch target cache at every context switch.
1159           Note that setting specific bits in the ACTLR register may not be
1160           available in non-secure mode.
1161
1162 config ARM_ERRATA_458693
1163         bool "ARM errata: Processor deadlock when a false hazard is created"
1164         depends on CPU_V7
1165         help
1166           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1167           erratum. For very specific sequences of memory operations, it is
1168           possible for a hazard condition intended for a cache line to instead
1169           be incorrectly associated with a different cache line. This false
1170           hazard might then cause a processor deadlock. The workaround enables
1171           the L1 caching of the NEON accesses and disables the PLD instruction
1172           in the ACTLR register. Note that setting specific bits in the ACTLR
1173           register may not be available in non-secure mode.
1174
1175 config ARM_ERRATA_460075
1176         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1177         depends on CPU_V7
1178         help
1179           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1180           erratum. Any asynchronous access to the L2 cache may encounter a
1181           situation in which recent store transactions to the L2 cache are lost
1182           and overwritten with stale memory contents from external memory. The
1183           workaround disables the write-allocate mode for the L2 cache via the
1184           ACTLR register. Note that setting specific bits in the ACTLR register
1185           may not be available in non-secure mode.
1186
1187 config ARM_ERRATA_742230
1188         bool "ARM errata: DMB operation may be faulty"
1189         depends on CPU_V7 && SMP
1190         help
1191           This option enables the workaround for the 742230 Cortex-A9
1192           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1193           between two write operations may not ensure the correct visibility
1194           ordering of the two writes. This workaround sets a specific bit in
1195           the diagnostic register of the Cortex-A9 which causes the DMB
1196           instruction to behave as a DSB, ensuring the correct behaviour of
1197           the two writes.
1198
1199 config ARM_ERRATA_742231
1200         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1201         depends on CPU_V7 && SMP
1202         help
1203           This option enables the workaround for the 742231 Cortex-A9
1204           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1205           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1206           accessing some data located in the same cache line, may get corrupted
1207           data due to bad handling of the address hazard when the line gets
1208           replaced from one of the CPUs at the same time as another CPU is
1209           accessing it. This workaround sets specific bits in the diagnostic
1210           register of the Cortex-A9 which reduces the linefill issuing
1211           capabilities of the processor.
1212
1213 config PL310_ERRATA_588369
1214         bool "Clean & Invalidate maintenance operations do not invalidate clean lines"
1215         depends on CACHE_L2X0
1216         help
1217            The PL310 L2 cache controller implements three types of Clean &
1218            Invalidate maintenance operations: by Physical Address
1219            (offset 0x7F0), by Index/Way (0x7F8) and by Way (0x7FC).
1220            They are architecturally defined to behave as the execution of a
1221            clean operation followed immediately by an invalidate operation,
1222            both performing to the same memory location. This functionality
1223            is not correctly implemented in PL310 as clean lines are not
1224            invalidated as a result of these operations.
1225
1226 config ARM_ERRATA_720789
1227         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1228         depends on CPU_V7 && SMP
1229         help
1230           This option enables the workaround for the 720789 Cortex-A9 (prior to
1231           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1232           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1233           As a consequence of this erratum, some TLB entries which should be
1234           invalidated are not, resulting in an incoherency in the system page
1235           tables. The workaround changes the TLB flushing routines to invalidate
1236           entries regardless of the ASID.
1237
1238 config PL310_ERRATA_727915
1239         bool "Background Clean & Invalidate by Way operation can cause data corruption"
1240         depends on CACHE_L2X0
1241         help
1242           PL310 implements the Clean & Invalidate by Way L2 cache maintenance
1243           operation (offset 0x7FC). This operation runs in background so that
1244           PL310 can handle normal accesses while it is in progress. Under very
1245           rare circumstances, due to this erratum, write data can be lost when
1246           PL310 treats a cacheable write transaction during a Clean &
1247           Invalidate by Way operation.
1248
1249 config ARM_ERRATA_743622
1250         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1251         depends on CPU_V7
1252         help
1253           This option enables the workaround for the 743622 Cortex-A9
1254           (r2p0..r2p2) erratum. Under very rare conditions, a faulty
1255           optimisation in the Cortex-A9 Store Buffer may lead to data
1256           corruption. This workaround sets a specific bit in the diagnostic
1257           register of the Cortex-A9 which disables the Store Buffer
1258           optimisation, preventing the defect from occurring. This has no
1259           visible impact on the overall performance or power consumption of the
1260           processor.
1261
1262 config ARM_ERRATA_751472
1263         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1264         depends on CPU_V7 && SMP
1265         help
1266           This option enables the workaround for the 751472 Cortex-A9 (prior
1267           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1268           completion of a following broadcasted operation if the second
1269           operation is received by a CPU before the ICIALLUIS has completed,
1270           potentially leading to corrupted entries in the cache or TLB.
1271
1272 config ARM_ERRATA_753970
1273         bool "ARM errata: cache sync operation may be faulty"
1274         depends on CACHE_PL310
1275         help
1276           This option enables the workaround for the 753970 PL310 (r3p0) erratum.
1277
1278           Under some condition the effect of cache sync operation on
1279           the store buffer still remains when the operation completes.
1280           This means that the store buffer is always asked to drain and
1281           this prevents it from merging any further writes. The workaround
1282           is to replace the normal offset of cache sync operation (0x730)
1283           by another offset targeting an unmapped PL310 register 0x740.
1284           This has the same effect as the cache sync operation: store buffer
1285           drain and waiting for all buffers empty.
1286
1287 config ARM_ERRATA_754322
1288         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1289         depends on CPU_V7
1290         help
1291           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1292           r3p*) erratum. A speculative memory access may cause a page table walk
1293           which starts prior to an ASID switch but completes afterwards. This
1294           can populate the micro-TLB with a stale entry which may be hit with
1295           the new ASID. This workaround places two dsb instructions in the mm
1296           switching code so that no page table walks can cross the ASID switch.
1297
1298 config ARM_ERRATA_754327
1299         bool "ARM errata: no automatic Store Buffer drain"
1300         depends on CPU_V7 && SMP
1301         help
1302           This option enables the workaround for the 754327 Cortex-A9 (prior to
1303           r2p0) erratum. The Store Buffer does not have any automatic draining
1304           mechanism and therefore a livelock may occur if an external agent
1305           continuously polls a memory location waiting to observe an update.
1306           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1307           written polling loops from denying visibility of updates to memory.
1308
1309 endmenu
1310
1311 source "arch/arm/common/Kconfig"
1312
1313 menu "Bus support"
1314
1315 config ARM_AMBA
1316         bool
1317
1318 config ISA
1319         bool
1320         help
1321           Find out whether you have ISA slots on your motherboard.  ISA is the
1322           name of a bus system, i.e. the way the CPU talks to the other stuff
1323           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1324           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1325           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1326
1327 # Select ISA DMA controller support
1328 config ISA_DMA
1329         bool
1330         select ISA_DMA_API
1331
1332 # Select ISA DMA interface
1333 config ISA_DMA_API
1334         bool
1335
1336 config PCI
1337         bool "PCI support" if MIGHT_HAVE_PCI
1338         help
1339           Find out whether you have a PCI motherboard. PCI is the name of a
1340           bus system, i.e. the way the CPU talks to the other stuff inside
1341           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1342           VESA. If you have PCI, say Y, otherwise N.
1343
1344 config PCI_DOMAINS
1345         bool
1346         depends on PCI
1347
1348 config PCI_NANOENGINE
1349         bool "BSE nanoEngine PCI support"
1350         depends on SA1100_NANOENGINE
1351         help
1352           Enable PCI on the BSE nanoEngine board.
1353
1354 config PCI_SYSCALL
1355         def_bool PCI
1356
1357 # Select the host bridge type
1358 config PCI_HOST_VIA82C505
1359         bool
1360         depends on PCI && ARCH_SHARK
1361         default y
1362
1363 config PCI_HOST_ITE8152
1364         bool
1365         depends on PCI && MACH_ARMCORE
1366         default y
1367         select DMABOUNCE
1368
1369 source "drivers/pci/Kconfig"
1370
1371 source "drivers/pcmcia/Kconfig"
1372
1373 endmenu
1374
1375 menu "Kernel Features"
1376
1377 source "kernel/time/Kconfig"
1378
1379 config SMP
1380         bool "Symmetric Multi-Processing"
1381         depends on CPU_V6K || CPU_V7
1382         depends on GENERIC_CLOCKEVENTS
1383         depends on REALVIEW_EB_ARM11MP || REALVIEW_EB_A9MP || \
1384                  MACH_REALVIEW_PB11MP || MACH_REALVIEW_PBX || ARCH_OMAP4 || \
1385                  ARCH_EXYNOS4 || ARCH_TEGRA || ARCH_U8500 || ARCH_VEXPRESS_CA9X4 || \
1386                  ARCH_MSM_SCORPIONMP || ARCH_SHMOBILE
1387         select USE_GENERIC_SMP_HELPERS
1388         select HAVE_ARM_SCU if !ARCH_MSM_SCORPIONMP
1389         help
1390           This enables support for systems with more than one CPU. If you have
1391           a system with only one CPU, like most personal computers, say N. If
1392           you have a system with more than one CPU, say Y.
1393
1394           If you say N here, the kernel will run on single and multiprocessor
1395           machines, but will use only one CPU of a multiprocessor machine. If
1396           you say Y here, the kernel will run on many, but not all, single
1397           processor machines. On a single processor machine, the kernel will
1398           run faster if you say N here.
1399
1400           See also <file:Documentation/i386/IO-APIC.txt>,
1401           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1402           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1403
1404           If you don't know what to do here, say N.
1405
1406 config SMP_ON_UP
1407         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1408         depends on EXPERIMENTAL
1409         depends on SMP && !XIP_KERNEL
1410         default y
1411         help
1412           SMP kernels contain instructions which fail on non-SMP processors.
1413           Enabling this option allows the kernel to modify itself to make
1414           these instructions safe.  Disabling it allows about 1K of space
1415           savings.
1416
1417           If you don't know what to do here, say Y.
1418
1419 config HAVE_ARM_SCU
1420         bool
1421         help
1422           This option enables support for the ARM system coherency unit
1423
1424 config HAVE_ARM_TWD
1425         bool
1426         depends on SMP
1427         select TICK_ONESHOT
1428         help
1429           This options enables support for the ARM timer and watchdog unit
1430
1431 choice
1432         prompt "Memory split"
1433         default VMSPLIT_3G
1434         help
1435           Select the desired split between kernel and user memory.
1436
1437           If you are not absolutely sure what you are doing, leave this
1438           option alone!
1439
1440         config VMSPLIT_3G
1441                 bool "3G/1G user/kernel split"
1442         config VMSPLIT_2G
1443                 bool "2G/2G user/kernel split"
1444         config VMSPLIT_1G
1445                 bool "1G/3G user/kernel split"
1446 endchoice
1447
1448 config PAGE_OFFSET
1449         hex
1450         default 0x40000000 if VMSPLIT_1G
1451         default 0x80000000 if VMSPLIT_2G
1452         default 0xC0000000
1453
1454 config NR_CPUS
1455         int "Maximum number of CPUs (2-32)"
1456         range 2 32
1457         depends on SMP
1458         default "4"
1459
1460 config HOTPLUG_CPU
1461         bool "Support for hot-pluggable CPUs (EXPERIMENTAL)"
1462         depends on SMP && HOTPLUG && EXPERIMENTAL
1463         help
1464           Say Y here to experiment with turning CPUs off and on.  CPUs
1465           can be controlled through /sys/devices/system/cpu.
1466
1467 config LOCAL_TIMERS
1468         bool "Use local timer interrupts"
1469         depends on SMP
1470         default y
1471         select HAVE_ARM_TWD if (!ARCH_MSM_SCORPIONMP && !EXYNOS4_MCT)
1472         help
1473           Enable support for local timers on SMP platforms, rather then the
1474           legacy IPI broadcast method.  Local timers allows the system
1475           accounting to be spread across the timer interval, preventing a
1476           "thundering herd" at every timer tick.
1477
1478 source kernel/Kconfig.preempt
1479
1480 config HZ
1481         int
1482         default 200 if ARCH_EBSA110 || ARCH_S3C2410 || ARCH_S5P64X0 || \
1483                 ARCH_S5PV210 || ARCH_EXYNOS4
1484         default OMAP_32K_TIMER_HZ if ARCH_OMAP && OMAP_32K_TIMER
1485         default AT91_TIMER_HZ if ARCH_AT91
1486         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE
1487         default 100
1488
1489 config THUMB2_KERNEL
1490         bool "Compile the kernel in Thumb-2 mode (EXPERIMENTAL)"
1491         depends on CPU_V7 && !CPU_V6 && !CPU_V6K && EXPERIMENTAL
1492         select AEABI
1493         select ARM_ASM_UNIFIED
1494         help
1495           By enabling this option, the kernel will be compiled in
1496           Thumb-2 mode. A compiler/assembler that understand the unified
1497           ARM-Thumb syntax is needed.
1498
1499           If unsure, say N.
1500
1501 config THUMB2_AVOID_R_ARM_THM_JUMP11
1502         bool "Work around buggy Thumb-2 short branch relocations in gas"
1503         depends on THUMB2_KERNEL && MODULES
1504         default y
1505         help
1506           Various binutils versions can resolve Thumb-2 branches to
1507           locally-defined, preemptible global symbols as short-range "b.n"
1508           branch instructions.
1509
1510           This is a problem, because there's no guarantee the final
1511           destination of the symbol, or any candidate locations for a
1512           trampoline, are within range of the branch.  For this reason, the
1513           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1514           relocation in modules at all, and it makes little sense to add
1515           support.
1516
1517           The symptom is that the kernel fails with an "unsupported
1518           relocation" error when loading some modules.
1519
1520           Until fixed tools are available, passing
1521           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1522           code which hits this problem, at the cost of a bit of extra runtime
1523           stack usage in some cases.
1524
1525           The problem is described in more detail at:
1526               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1527
1528           Only Thumb-2 kernels are affected.
1529
1530           Unless you are sure your tools don't have this problem, say Y.
1531
1532 config ARM_ASM_UNIFIED
1533         bool
1534
1535 config AEABI
1536         bool "Use the ARM EABI to compile the kernel"
1537         help
1538           This option allows for the kernel to be compiled using the latest
1539           ARM ABI (aka EABI).  This is only useful if you are using a user
1540           space environment that is also compiled with EABI.
1541
1542           Since there are major incompatibilities between the legacy ABI and
1543           EABI, especially with regard to structure member alignment, this
1544           option also changes the kernel syscall calling convention to
1545           disambiguate both ABIs and allow for backward compatibility support
1546           (selected with CONFIG_OABI_COMPAT).
1547
1548           To use this you need GCC version 4.0.0 or later.
1549
1550 config OABI_COMPAT
1551         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1552         depends on AEABI && EXPERIMENTAL && !THUMB2_KERNEL
1553         default y
1554         help
1555           This option preserves the old syscall interface along with the
1556           new (ARM EABI) one. It also provides a compatibility layer to
1557           intercept syscalls that have structure arguments which layout
1558           in memory differs between the legacy ABI and the new ARM EABI
1559           (only for non "thumb" binaries). This option adds a tiny
1560           overhead to all syscalls and produces a slightly larger kernel.
1561           If you know you'll be using only pure EABI user space then you
1562           can say N here. If this option is not selected and you attempt
1563           to execute a legacy ABI binary then the result will be
1564           UNPREDICTABLE (in fact it can be predicted that it won't work
1565           at all). If in doubt say Y.
1566
1567 config ARCH_HAS_HOLES_MEMORYMODEL
1568         bool
1569
1570 config ARCH_SPARSEMEM_ENABLE
1571         bool
1572
1573 config ARCH_SPARSEMEM_DEFAULT
1574         def_bool ARCH_SPARSEMEM_ENABLE
1575
1576 config ARCH_SELECT_MEMORY_MODEL
1577         def_bool ARCH_SPARSEMEM_ENABLE
1578
1579 config HAVE_ARCH_PFN_VALID
1580         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1581
1582 config HIGHMEM
1583         bool "High Memory Support"
1584         depends on MMU
1585         help
1586           The address space of ARM processors is only 4 Gigabytes large
1587           and it has to accommodate user address space, kernel address
1588           space as well as some memory mapped IO. That means that, if you
1589           have a large amount of physical memory and/or IO, not all of the
1590           memory can be "permanently mapped" by the kernel. The physical
1591           memory that is not permanently mapped is called "high memory".
1592
1593           Depending on the selected kernel/user memory split, minimum
1594           vmalloc space and actual amount of RAM, you may not need this
1595           option which should result in a slightly faster kernel.
1596
1597           If unsure, say n.
1598
1599 config HIGHPTE
1600         bool "Allocate 2nd-level pagetables from highmem"
1601         depends on HIGHMEM
1602
1603 config HW_PERF_EVENTS
1604         bool "Enable hardware performance counter support for perf events"
1605         depends on PERF_EVENTS && CPU_HAS_PMU
1606         default y
1607         help
1608           Enable hardware performance counter support for perf events. If
1609           disabled, perf events will use software events only.
1610
1611 source "mm/Kconfig"
1612
1613 config FORCE_MAX_ZONEORDER
1614         int "Maximum zone order" if ARCH_SHMOBILE
1615         range 11 64 if ARCH_SHMOBILE
1616         default "9" if SA1111
1617         default "11"
1618         help
1619           The kernel memory allocator divides physically contiguous memory
1620           blocks into "zones", where each zone is a power of two number of
1621           pages.  This option selects the largest power of two that the kernel
1622           keeps in the memory allocator.  If you need to allocate very large
1623           blocks of physically contiguous memory, then you may need to
1624           increase this value.
1625
1626           This config option is actually maximum order plus one. For example,
1627           a value of 11 means that the largest free memory block is 2^10 pages.
1628
1629 config LEDS
1630         bool "Timer and CPU usage LEDs"
1631         depends on ARCH_CDB89712 || ARCH_EBSA110 || \
1632                    ARCH_EBSA285 || ARCH_INTEGRATOR || \
1633                    ARCH_LUBBOCK || MACH_MAINSTONE || ARCH_NETWINDER || \
1634                    ARCH_OMAP || ARCH_P720T || ARCH_PXA_IDP || \
1635                    ARCH_SA1100 || ARCH_SHARK || ARCH_VERSATILE || \
1636                    ARCH_AT91 || ARCH_DAVINCI || \
1637                    ARCH_KS8695 || MACH_RD88F5182 || ARCH_REALVIEW
1638         help
1639           If you say Y here, the LEDs on your machine will be used
1640           to provide useful information about your current system status.
1641
1642           If you are compiling a kernel for a NetWinder or EBSA-285, you will
1643           be able to select which LEDs are active using the options below. If
1644           you are compiling a kernel for the EBSA-110 or the LART however, the
1645           red LED will simply flash regularly to indicate that the system is
1646           still functional. It is safe to say Y here if you have a CATS
1647           system, but the driver will do nothing.
1648
1649 config LEDS_TIMER
1650         bool "Timer LED" if (!ARCH_CDB89712 && !ARCH_OMAP) || \
1651                             OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1652                             || MACH_OMAP_PERSEUS2
1653         depends on LEDS
1654         depends on !GENERIC_CLOCKEVENTS
1655         default y if ARCH_EBSA110
1656         help
1657           If you say Y here, one of the system LEDs (the green one on the
1658           NetWinder, the amber one on the EBSA285, or the red one on the LART)
1659           will flash regularly to indicate that the system is still
1660           operational. This is mainly useful to kernel hackers who are
1661           debugging unstable kernels.
1662
1663           The LART uses the same LED for both Timer LED and CPU usage LED
1664           functions. You may choose to use both, but the Timer LED function
1665           will overrule the CPU usage LED.
1666
1667 config LEDS_CPU
1668         bool "CPU usage LED" if (!ARCH_CDB89712 && !ARCH_EBSA110 && \
1669                         !ARCH_OMAP) \
1670                         || OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1671                         || MACH_OMAP_PERSEUS2
1672         depends on LEDS
1673         help
1674           If you say Y here, the red LED will be used to give a good real
1675           time indication of CPU usage, by lighting whenever the idle task
1676           is not currently executing.
1677
1678           The LART uses the same LED for both Timer LED and CPU usage LED
1679           functions. You may choose to use both, but the Timer LED function
1680           will overrule the CPU usage LED.
1681
1682 config ALIGNMENT_TRAP
1683         bool
1684         depends on CPU_CP15_MMU
1685         default y if !ARCH_EBSA110
1686         select HAVE_PROC_CPU if PROC_FS
1687         help
1688           ARM processors cannot fetch/store information which is not
1689           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1690           address divisible by 4. On 32-bit ARM processors, these non-aligned
1691           fetch/store instructions will be emulated in software if you say
1692           here, which has a severe performance impact. This is necessary for
1693           correct operation of some network protocols. With an IP-only
1694           configuration it is safe to say N, otherwise say Y.
1695
1696 config UACCESS_WITH_MEMCPY
1697         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user() (EXPERIMENTAL)"
1698         depends on MMU && EXPERIMENTAL
1699         default y if CPU_FEROCEON
1700         help
1701           Implement faster copy_to_user and clear_user methods for CPU
1702           cores where a 8-word STM instruction give significantly higher
1703           memory write throughput than a sequence of individual 32bit stores.
1704
1705           A possible side effect is a slight increase in scheduling latency
1706           between threads sharing the same address space if they invoke
1707           such copy operations with large buffers.
1708
1709           However, if the CPU data cache is using a write-allocate mode,
1710           this option is unlikely to provide any performance gain.
1711
1712 config SECCOMP
1713         bool
1714         prompt "Enable seccomp to safely compute untrusted bytecode"
1715         ---help---
1716           This kernel feature is useful for number crunching applications
1717           that may need to compute untrusted bytecode during their
1718           execution. By using pipes or other transports made available to
1719           the process as file descriptors supporting the read/write
1720           syscalls, it's possible to isolate those applications in
1721           their own address space using seccomp. Once seccomp is
1722           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1723           and the task is only allowed to execute a few safe syscalls
1724           defined by each seccomp mode.
1725
1726 config CC_STACKPROTECTOR
1727         bool "Enable -fstack-protector buffer overflow detection (EXPERIMENTAL)"
1728         depends on EXPERIMENTAL
1729         help
1730           This option turns on the -fstack-protector GCC feature. This
1731           feature puts, at the beginning of functions, a canary value on
1732           the stack just before the return address, and validates
1733           the value just before actually returning.  Stack based buffer
1734           overflows (that need to overwrite this return address) now also
1735           overwrite the canary, which gets detected and the attack is then
1736           neutralized via a kernel panic.
1737           This feature requires gcc version 4.2 or above.
1738
1739 config DEPRECATED_PARAM_STRUCT
1740         bool "Provide old way to pass kernel parameters"
1741         help
1742           This was deprecated in 2001 and announced to live on for 5 years.
1743           Some old boot loaders still use this way.
1744
1745 endmenu
1746
1747 menu "Boot options"
1748
1749 config USE_OF
1750         bool "Flattened Device Tree support"
1751         select OF
1752         select OF_EARLY_FLATTREE
1753         select IRQ_DOMAIN
1754         help
1755           Include support for flattened device tree machine descriptions.
1756
1757 # Compressed boot loader in ROM.  Yes, we really want to ask about
1758 # TEXT and BSS so we preserve their values in the config files.
1759 config ZBOOT_ROM_TEXT
1760         hex "Compressed ROM boot loader base address"
1761         default "0"
1762         help
1763           The physical address at which the ROM-able zImage is to be
1764           placed in the target.  Platforms which normally make use of
1765           ROM-able zImage formats normally set this to a suitable
1766           value in their defconfig file.
1767
1768           If ZBOOT_ROM is not enabled, this has no effect.
1769
1770 config ZBOOT_ROM_BSS
1771         hex "Compressed ROM boot loader BSS address"
1772         default "0"
1773         help
1774           The base address of an area of read/write memory in the target
1775           for the ROM-able zImage which must be available while the
1776           decompressor is running. It must be large enough to hold the
1777           entire decompressed kernel plus an additional 128 KiB.
1778           Platforms which normally make use of ROM-able zImage formats
1779           normally set this to a suitable value in their defconfig file.
1780
1781           If ZBOOT_ROM is not enabled, this has no effect.
1782
1783 config ZBOOT_ROM
1784         bool "Compressed boot loader in ROM/flash"
1785         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1786         help
1787           Say Y here if you intend to execute your compressed kernel image
1788           (zImage) directly from ROM or flash.  If unsure, say N.
1789
1790 choice
1791         prompt "Include SD/MMC loader in zImage (EXPERIMENTAL)"
1792         depends on ZBOOT_ROM && ARCH_SH7372 && EXPERIMENTAL
1793         default ZBOOT_ROM_NONE
1794         help
1795           Include experimental SD/MMC loading code in the ROM-able zImage.
1796           With this enabled it is possible to write the the ROM-able zImage
1797           kernel image to an MMC or SD card and boot the kernel straight
1798           from the reset vector. At reset the processor Mask ROM will load
1799           the first part of the the ROM-able zImage which in turn loads the
1800           rest the kernel image to RAM.
1801
1802 config ZBOOT_ROM_NONE
1803         bool "No SD/MMC loader in zImage (EXPERIMENTAL)"
1804         help
1805           Do not load image from SD or MMC
1806
1807 config ZBOOT_ROM_MMCIF
1808         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
1809         help
1810           Load image from MMCIF hardware block.
1811
1812 config ZBOOT_ROM_SH_MOBILE_SDHI
1813         bool "Include SuperH Mobile SDHI loader in zImage (EXPERIMENTAL)"
1814         help
1815           Load image from SDHI hardware block
1816
1817 endchoice
1818
1819 config CMDLINE
1820         string "Default kernel command string"
1821         default ""
1822         help
1823           On some architectures (EBSA110 and CATS), there is currently no way
1824           for the boot loader to pass arguments to the kernel. For these
1825           architectures, you should supply some command-line options at build
1826           time by entering them here. As a minimum, you should specify the
1827           memory size and the root device (e.g., mem=64M root=/dev/nfs).
1828
1829 choice
1830         prompt "Kernel command line type" if CMDLINE != ""
1831         default CMDLINE_FROM_BOOTLOADER
1832
1833 config CMDLINE_FROM_BOOTLOADER
1834         bool "Use bootloader kernel arguments if available"
1835         help
1836           Uses the command-line options passed by the boot loader. If
1837           the boot loader doesn't provide any, the default kernel command
1838           string provided in CMDLINE will be used.
1839
1840 config CMDLINE_EXTEND
1841         bool "Extend bootloader kernel arguments"
1842         help
1843           The command-line arguments provided by the boot loader will be
1844           appended to the default kernel command string.
1845
1846 config CMDLINE_FORCE
1847         bool "Always use the default kernel command string"
1848         help
1849           Always use the default kernel command string, even if the boot
1850           loader passes other arguments to the kernel.
1851           This is useful if you cannot or don't want to change the
1852           command-line options your boot loader passes to the kernel.
1853 endchoice
1854
1855 config XIP_KERNEL
1856         bool "Kernel Execute-In-Place from ROM"
1857         depends on !ZBOOT_ROM
1858         help
1859           Execute-In-Place allows the kernel to run from non-volatile storage
1860           directly addressable by the CPU, such as NOR flash. This saves RAM
1861           space since the text section of the kernel is not loaded from flash
1862           to RAM.  Read-write sections, such as the data section and stack,
1863           are still copied to RAM.  The XIP kernel is not compressed since
1864           it has to run directly from flash, so it will take more space to
1865           store it.  The flash address used to link the kernel object files,
1866           and for storing it, is configuration dependent. Therefore, if you
1867           say Y here, you must know the proper physical address where to
1868           store the kernel image depending on your own flash memory usage.
1869
1870           Also note that the make target becomes "make xipImage" rather than
1871           "make zImage" or "make Image".  The final kernel binary to put in
1872           ROM memory will be arch/arm/boot/xipImage.
1873
1874           If unsure, say N.
1875
1876 config XIP_PHYS_ADDR
1877         hex "XIP Kernel Physical Location"
1878         depends on XIP_KERNEL
1879         default "0x00080000"
1880         help
1881           This is the physical address in your flash memory the kernel will
1882           be linked for and stored to.  This address is dependent on your
1883           own flash usage.
1884
1885 config KEXEC
1886         bool "Kexec system call (EXPERIMENTAL)"
1887         depends on EXPERIMENTAL
1888         help
1889           kexec is a system call that implements the ability to shutdown your
1890           current kernel, and to start another kernel.  It is like a reboot
1891           but it is independent of the system firmware.   And like a reboot
1892           you can start any kernel with it, not just Linux.
1893
1894           It is an ongoing process to be certain the hardware in a machine
1895           is properly shutdown, so do not be surprised if this code does not
1896           initially work for you.  It may help to enable device hotplugging
1897           support.
1898
1899 config ATAGS_PROC
1900         bool "Export atags in procfs"
1901         depends on KEXEC
1902         default y
1903         help
1904           Should the atags used to boot the kernel be exported in an "atags"
1905           file in procfs. Useful with kexec.
1906
1907 config CRASH_DUMP
1908         bool "Build kdump crash kernel (EXPERIMENTAL)"
1909         depends on EXPERIMENTAL
1910         help
1911           Generate crash dump after being started by kexec. This should
1912           be normally only set in special crash dump kernels which are
1913           loaded in the main kernel with kexec-tools into a specially
1914           reserved region and then later executed after a crash by
1915           kdump/kexec. The crash dump kernel must be compiled to a
1916           memory address not used by the main kernel
1917
1918           For more details see Documentation/kdump/kdump.txt
1919
1920 config AUTO_ZRELADDR
1921         bool "Auto calculation of the decompressed kernel image address"
1922         depends on !ZBOOT_ROM && !ARCH_U300
1923         help
1924           ZRELADDR is the physical address where the decompressed kernel
1925           image will be placed. If AUTO_ZRELADDR is selected, the address
1926           will be determined at run-time by masking the current IP with
1927           0xf8000000. This assumes the zImage being placed in the first 128MB
1928           from start of memory.
1929
1930 endmenu
1931
1932 menu "CPU Power Management"
1933
1934 if ARCH_HAS_CPUFREQ
1935
1936 source "drivers/cpufreq/Kconfig"
1937
1938 config CPU_FREQ_IMX
1939         tristate "CPUfreq driver for i.MX CPUs"
1940         depends on ARCH_MXC && CPU_FREQ
1941         help
1942           This enables the CPUfreq driver for i.MX CPUs.
1943
1944 config CPU_FREQ_SA1100
1945         bool
1946
1947 config CPU_FREQ_SA1110
1948         bool
1949
1950 config CPU_FREQ_INTEGRATOR
1951         tristate "CPUfreq driver for ARM Integrator CPUs"
1952         depends on ARCH_INTEGRATOR && CPU_FREQ
1953         default y
1954         help
1955           This enables the CPUfreq driver for ARM Integrator CPUs.
1956
1957           For details, take a look at <file:Documentation/cpu-freq>.
1958
1959           If in doubt, say Y.
1960
1961 config CPU_FREQ_PXA
1962         bool
1963         depends on CPU_FREQ && ARCH_PXA && PXA25x
1964         default y
1965         select CPU_FREQ_DEFAULT_GOV_USERSPACE
1966
1967 config CPU_FREQ_S3C
1968         bool
1969         help
1970           Internal configuration node for common cpufreq on Samsung SoC
1971
1972 config CPU_FREQ_S3C24XX
1973         bool "CPUfreq driver for Samsung S3C24XX series CPUs (EXPERIMENTAL)"
1974         depends on ARCH_S3C2410 && CPU_FREQ && EXPERIMENTAL
1975         select CPU_FREQ_S3C
1976         help
1977           This enables the CPUfreq driver for the Samsung S3C24XX family
1978           of CPUs.
1979
1980           For details, take a look at <file:Documentation/cpu-freq>.
1981
1982           If in doubt, say N.
1983
1984 config CPU_FREQ_S3C24XX_PLL
1985         bool "Support CPUfreq changing of PLL frequency (EXPERIMENTAL)"
1986         depends on CPU_FREQ_S3C24XX && EXPERIMENTAL
1987         help
1988           Compile in support for changing the PLL frequency from the
1989           S3C24XX series CPUfreq driver. The PLL takes time to settle
1990           after a frequency change, so by default it is not enabled.
1991
1992           This also means that the PLL tables for the selected CPU(s) will
1993           be built which may increase the size of the kernel image.
1994
1995 config CPU_FREQ_S3C24XX_DEBUG
1996         bool "Debug CPUfreq Samsung driver core"
1997         depends on CPU_FREQ_S3C24XX
1998         help
1999           Enable s3c_freq_dbg for the Samsung S3C CPUfreq core
2000
2001 config CPU_FREQ_S3C24XX_IODEBUG
2002         bool "Debug CPUfreq Samsung driver IO timing"
2003         depends on CPU_FREQ_S3C24XX
2004         help
2005           Enable s3c_freq_iodbg for the Samsung S3C CPUfreq core
2006
2007 config CPU_FREQ_S3C24XX_DEBUGFS
2008         bool "Export debugfs for CPUFreq"
2009         depends on CPU_FREQ_S3C24XX && DEBUG_FS
2010         help
2011           Export status information via debugfs.
2012
2013 endif
2014
2015 source "drivers/cpuidle/Kconfig"
2016
2017 endmenu
2018
2019 menu "Floating point emulation"
2020
2021 comment "At least one emulation must be selected"
2022
2023 config FPE_NWFPE
2024         bool "NWFPE math emulation"
2025         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
2026         ---help---
2027           Say Y to include the NWFPE floating point emulator in the kernel.
2028           This is necessary to run most binaries. Linux does not currently
2029           support floating point hardware so you need to say Y here even if
2030           your machine has an FPA or floating point co-processor podule.
2031
2032           You may say N here if you are going to load the Acorn FPEmulator
2033           early in the bootup.
2034
2035 config FPE_NWFPE_XP
2036         bool "Support extended precision"
2037         depends on FPE_NWFPE
2038         help
2039           Say Y to include 80-bit support in the kernel floating-point
2040           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
2041           Note that gcc does not generate 80-bit operations by default,
2042           so in most cases this option only enlarges the size of the
2043           floating point emulator without any good reason.
2044
2045           You almost surely want to say N here.
2046
2047 config FPE_FASTFPE
2048         bool "FastFPE math emulation (EXPERIMENTAL)"
2049         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3 && EXPERIMENTAL
2050         ---help---
2051           Say Y here to include the FAST floating point emulator in the kernel.
2052           This is an experimental much faster emulator which now also has full
2053           precision for the mantissa.  It does not support any exceptions.
2054           It is very simple, and approximately 3-6 times faster than NWFPE.
2055
2056           It should be sufficient for most programs.  It may be not suitable
2057           for scientific calculations, but you have to check this for yourself.
2058           If you do not feel you need a faster FP emulation you should better
2059           choose NWFPE.
2060
2061 config VFP
2062         bool "VFP-format floating point maths"
2063         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2064         help
2065           Say Y to include VFP support code in the kernel. This is needed
2066           if your hardware includes a VFP unit.
2067
2068           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2069           release notes and additional status information.
2070
2071           Say N if your target does not have VFP hardware.
2072
2073 config VFPv3
2074         bool
2075         depends on VFP
2076         default y if CPU_V7
2077
2078 config NEON
2079         bool "Advanced SIMD (NEON) Extension support"
2080         depends on VFPv3 && CPU_V7
2081         help
2082           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2083           Extension.
2084
2085 endmenu
2086
2087 menu "Userspace binary formats"
2088
2089 source "fs/Kconfig.binfmt"
2090
2091 config ARTHUR
2092         tristate "RISC OS personality"
2093         depends on !AEABI
2094         help
2095           Say Y here to include the kernel code necessary if you want to run
2096           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2097           experimental; if this sounds frightening, say N and sleep in peace.
2098           You can also say M here to compile this support as a module (which
2099           will be called arthur).
2100
2101 endmenu
2102
2103 menu "Power management options"
2104
2105 source "kernel/power/Kconfig"
2106
2107 config ARCH_SUSPEND_POSSIBLE
2108         depends on !ARCH_S5P64X0 && !ARCH_S5PC100
2109         depends on CPU_ARM920T || CPU_ARM926T || CPU_SA1100 || \
2110                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_XSC3 || CPU_XSCALE
2111         def_bool y
2112
2113 endmenu
2114
2115 source "net/Kconfig"
2116
2117 source "drivers/Kconfig"
2118
2119 source "fs/Kconfig"
2120
2121 source "arch/arm/Kconfig.debug"
2122
2123 source "security/Kconfig"
2124
2125 source "crypto/Kconfig"
2126
2127 source "lib/Kconfig"