at91: drop boot_params and PLAT_PHYS_OFFSET
[firefly-linux-kernel-4.4.55.git] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select HAVE_AOUT
5         select HAVE_DMA_API_DEBUG
6         select HAVE_IDE
7         select HAVE_MEMBLOCK
8         select RTC_LIB
9         select SYS_SUPPORTS_APM_EMULATION
10         select GENERIC_ATOMIC64 if (CPU_V6 || !CPU_32v6K || !AEABI)
11         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
12         select HAVE_ARCH_KGDB
13         select HAVE_KPROBES if (!XIP_KERNEL && !THUMB2_KERNEL)
14         select HAVE_KRETPROBES if (HAVE_KPROBES)
15         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
16         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
17         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
18         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
19         select HAVE_GENERIC_DMA_COHERENT
20         select HAVE_KERNEL_GZIP
21         select HAVE_KERNEL_LZO
22         select HAVE_KERNEL_LZMA
23         select HAVE_IRQ_WORK
24         select HAVE_PERF_EVENTS
25         select PERF_USE_VMALLOC
26         select HAVE_REGS_AND_STACK_ACCESS_API
27         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
28         select HAVE_C_RECORDMCOUNT
29         select HAVE_GENERIC_HARDIRQS
30         select HAVE_SPARSE_IRQ
31         select GENERIC_IRQ_SHOW
32         help
33           The ARM series is a line of low-power-consumption RISC chip designs
34           licensed by ARM Ltd and targeted at embedded applications and
35           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
36           manufactured, but legacy ARM-based PC hardware remains popular in
37           Europe.  There is an ARM Linux project with a web page at
38           <http://www.arm.linux.org.uk/>.
39
40 config HAVE_PWM
41         bool
42
43 config MIGHT_HAVE_PCI
44         bool
45
46 config SYS_SUPPORTS_APM_EMULATION
47         bool
48
49 config HAVE_SCHED_CLOCK
50         bool
51
52 config GENERIC_GPIO
53         bool
54
55 config ARCH_USES_GETTIMEOFFSET
56         bool
57         default n
58
59 config GENERIC_CLOCKEVENTS
60         bool
61
62 config GENERIC_CLOCKEVENTS_BROADCAST
63         bool
64         depends on GENERIC_CLOCKEVENTS
65         default y if SMP
66
67 config KTIME_SCALAR
68         bool
69         default y
70
71 config HAVE_TCM
72         bool
73         select GENERIC_ALLOCATOR
74
75 config HAVE_PROC_CPU
76         bool
77
78 config NO_IOPORT
79         bool
80
81 config EISA
82         bool
83         ---help---
84           The Extended Industry Standard Architecture (EISA) bus was
85           developed as an open alternative to the IBM MicroChannel bus.
86
87           The EISA bus provided some of the features of the IBM MicroChannel
88           bus while maintaining backward compatibility with cards made for
89           the older ISA bus.  The EISA bus saw limited use between 1988 and
90           1995 when it was made obsolete by the PCI bus.
91
92           Say Y here if you are building a kernel for an EISA-based machine.
93
94           Otherwise, say N.
95
96 config SBUS
97         bool
98
99 config MCA
100         bool
101         help
102           MicroChannel Architecture is found in some IBM PS/2 machines and
103           laptops.  It is a bus system similar to PCI or ISA. See
104           <file:Documentation/mca.txt> (and especially the web page given
105           there) before attempting to build an MCA bus kernel.
106
107 config STACKTRACE_SUPPORT
108         bool
109         default y
110
111 config HAVE_LATENCYTOP_SUPPORT
112         bool
113         depends on !SMP
114         default y
115
116 config LOCKDEP_SUPPORT
117         bool
118         default y
119
120 config TRACE_IRQFLAGS_SUPPORT
121         bool
122         default y
123
124 config HARDIRQS_SW_RESEND
125         bool
126         default y
127
128 config GENERIC_IRQ_PROBE
129         bool
130         default y
131
132 config GENERIC_LOCKBREAK
133         bool
134         default y
135         depends on SMP && PREEMPT
136
137 config RWSEM_GENERIC_SPINLOCK
138         bool
139         default y
140
141 config RWSEM_XCHGADD_ALGORITHM
142         bool
143
144 config ARCH_HAS_ILOG2_U32
145         bool
146
147 config ARCH_HAS_ILOG2_U64
148         bool
149
150 config ARCH_HAS_CPUFREQ
151         bool
152         help
153           Internal node to signify that the ARCH has CPUFREQ support
154           and that the relevant menu configurations are displayed for
155           it.
156
157 config ARCH_HAS_CPU_IDLE_WAIT
158        def_bool y
159
160 config GENERIC_HWEIGHT
161         bool
162         default y
163
164 config GENERIC_CALIBRATE_DELAY
165         bool
166         default y
167
168 config ARCH_MAY_HAVE_PC_FDC
169         bool
170
171 config ZONE_DMA
172         bool
173
174 config NEED_DMA_MAP_STATE
175        def_bool y
176
177 config GENERIC_ISA_DMA
178         bool
179
180 config FIQ
181         bool
182
183 config ARCH_MTD_XIP
184         bool
185
186 config VECTORS_BASE
187         hex
188         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
189         default DRAM_BASE if REMAP_VECTORS_TO_RAM
190         default 0x00000000
191         help
192           The base address of exception vectors.
193
194 config ARM_PATCH_PHYS_VIRT
195         bool "Patch physical to virtual translations at runtime (EXPERIMENTAL)"
196         depends on EXPERIMENTAL
197         depends on !XIP_KERNEL && MMU
198         depends on !ARCH_REALVIEW || !SPARSEMEM
199         help
200           Patch phys-to-virt and virt-to-phys translation functions at
201           boot and module load time according to the position of the
202           kernel in system memory.
203
204           This can only be used with non-XIP MMU kernels where the base
205           of physical memory is at a 16MB boundary, or theoretically 64K
206           for the MSM machine class.
207
208 config ARM_PATCH_PHYS_VIRT_16BIT
209         def_bool y
210         depends on ARM_PATCH_PHYS_VIRT && ARCH_MSM
211         help
212           This option extends the physical to virtual translation patching
213           to allow physical memory down to a theoretical minimum of 64K
214           boundaries.
215
216 source "init/Kconfig"
217
218 source "kernel/Kconfig.freezer"
219
220 menu "System Type"
221
222 config MMU
223         bool "MMU-based Paged Memory Management Support"
224         default y
225         help
226           Select if you want MMU-based virtualised addressing space
227           support by paged memory management. If unsure, say 'Y'.
228
229 #
230 # The "ARM system type" choice list is ordered alphabetically by option
231 # text.  Please add new entries in the option alphabetic order.
232 #
233 choice
234         prompt "ARM system type"
235         default ARCH_VERSATILE
236
237 config ARCH_INTEGRATOR
238         bool "ARM Ltd. Integrator family"
239         select ARM_AMBA
240         select ARCH_HAS_CPUFREQ
241         select CLKDEV_LOOKUP
242         select ICST
243         select GENERIC_CLOCKEVENTS
244         select PLAT_VERSATILE
245         select PLAT_VERSATILE_FPGA_IRQ
246         help
247           Support for ARM's Integrator platform.
248
249 config ARCH_REALVIEW
250         bool "ARM Ltd. RealView family"
251         select ARM_AMBA
252         select CLKDEV_LOOKUP
253         select ICST
254         select GENERIC_CLOCKEVENTS
255         select ARCH_WANT_OPTIONAL_GPIOLIB
256         select PLAT_VERSATILE
257         select PLAT_VERSATILE_CLCD
258         select ARM_TIMER_SP804
259         select GPIO_PL061 if GPIOLIB
260         help
261           This enables support for ARM Ltd RealView boards.
262
263 config ARCH_VERSATILE
264         bool "ARM Ltd. Versatile family"
265         select ARM_AMBA
266         select ARM_VIC
267         select CLKDEV_LOOKUP
268         select ICST
269         select GENERIC_CLOCKEVENTS
270         select ARCH_WANT_OPTIONAL_GPIOLIB
271         select PLAT_VERSATILE
272         select PLAT_VERSATILE_CLCD
273         select PLAT_VERSATILE_FPGA_IRQ
274         select ARM_TIMER_SP804
275         help
276           This enables support for ARM Ltd Versatile board.
277
278 config ARCH_VEXPRESS
279         bool "ARM Ltd. Versatile Express family"
280         select ARCH_WANT_OPTIONAL_GPIOLIB
281         select ARM_AMBA
282         select ARM_TIMER_SP804
283         select CLKDEV_LOOKUP
284         select GENERIC_CLOCKEVENTS
285         select HAVE_CLK
286         select HAVE_PATA_PLATFORM
287         select ICST
288         select PLAT_VERSATILE
289         select PLAT_VERSATILE_CLCD
290         help
291           This enables support for the ARM Ltd Versatile Express boards.
292
293 config ARCH_AT91
294         bool "Atmel AT91"
295         select ARCH_REQUIRE_GPIOLIB
296         select HAVE_CLK
297         select CLKDEV_LOOKUP
298         select ARM_PATCH_PHYS_VIRT if MMU
299         help
300           This enables support for systems based on the Atmel AT91RM9200,
301           AT91SAM9 and AT91CAP9 processors.
302
303 config ARCH_BCMRING
304         bool "Broadcom BCMRING"
305         depends on MMU
306         select CPU_V6
307         select ARM_AMBA
308         select ARM_TIMER_SP804
309         select CLKDEV_LOOKUP
310         select GENERIC_CLOCKEVENTS
311         select ARCH_WANT_OPTIONAL_GPIOLIB
312         help
313           Support for Broadcom's BCMRing platform.
314
315 config ARCH_CLPS711X
316         bool "Cirrus Logic CLPS711x/EP721x-based"
317         select CPU_ARM720T
318         select ARCH_USES_GETTIMEOFFSET
319         help
320           Support for Cirrus Logic 711x/721x based boards.
321
322 config ARCH_CNS3XXX
323         bool "Cavium Networks CNS3XXX family"
324         select CPU_V6
325         select GENERIC_CLOCKEVENTS
326         select ARM_GIC
327         select MIGHT_HAVE_PCI
328         select PCI_DOMAINS if PCI
329         help
330           Support for Cavium Networks CNS3XXX platform.
331
332 config ARCH_GEMINI
333         bool "Cortina Systems Gemini"
334         select CPU_FA526
335         select ARCH_REQUIRE_GPIOLIB
336         select ARCH_USES_GETTIMEOFFSET
337         help
338           Support for the Cortina Systems Gemini family SoCs
339
340 config ARCH_EBSA110
341         bool "EBSA-110"
342         select CPU_SA110
343         select ISA
344         select NO_IOPORT
345         select ARCH_USES_GETTIMEOFFSET
346         help
347           This is an evaluation board for the StrongARM processor available
348           from Digital. It has limited hardware on-board, including an
349           Ethernet interface, two PCMCIA sockets, two serial ports and a
350           parallel port.
351
352 config ARCH_EP93XX
353         bool "EP93xx-based"
354         select CPU_ARM920T
355         select ARM_AMBA
356         select ARM_VIC
357         select CLKDEV_LOOKUP
358         select ARCH_REQUIRE_GPIOLIB
359         select ARCH_HAS_HOLES_MEMORYMODEL
360         select ARCH_USES_GETTIMEOFFSET
361         help
362           This enables support for the Cirrus EP93xx series of CPUs.
363
364 config ARCH_FOOTBRIDGE
365         bool "FootBridge"
366         select CPU_SA110
367         select FOOTBRIDGE
368         select GENERIC_CLOCKEVENTS
369         help
370           Support for systems based on the DC21285 companion chip
371           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
372
373 config ARCH_MXC
374         bool "Freescale MXC/iMX-based"
375         select GENERIC_CLOCKEVENTS
376         select ARCH_REQUIRE_GPIOLIB
377         select CLKDEV_LOOKUP
378         select CLKSRC_MMIO
379         select HAVE_SCHED_CLOCK
380         help
381           Support for Freescale MXC/iMX-based family of processors
382
383 config ARCH_MXS
384         bool "Freescale MXS-based"
385         select GENERIC_CLOCKEVENTS
386         select ARCH_REQUIRE_GPIOLIB
387         select CLKDEV_LOOKUP
388         select CLKSRC_MMIO
389         help
390           Support for Freescale MXS-based family of processors
391
392 config ARCH_NETX
393         bool "Hilscher NetX based"
394         select CLKSRC_MMIO
395         select CPU_ARM926T
396         select ARM_VIC
397         select GENERIC_CLOCKEVENTS
398         help
399           This enables support for systems based on the Hilscher NetX Soc
400
401 config ARCH_H720X
402         bool "Hynix HMS720x-based"
403         select CPU_ARM720T
404         select ISA_DMA_API
405         select ARCH_USES_GETTIMEOFFSET
406         help
407           This enables support for systems based on the Hynix HMS720x
408
409 config ARCH_IOP13XX
410         bool "IOP13xx-based"
411         depends on MMU
412         select CPU_XSC3
413         select PLAT_IOP
414         select PCI
415         select ARCH_SUPPORTS_MSI
416         select VMSPLIT_1G
417         help
418           Support for Intel's IOP13XX (XScale) family of processors.
419
420 config ARCH_IOP32X
421         bool "IOP32x-based"
422         depends on MMU
423         select CPU_XSCALE
424         select PLAT_IOP
425         select PCI
426         select ARCH_REQUIRE_GPIOLIB
427         help
428           Support for Intel's 80219 and IOP32X (XScale) family of
429           processors.
430
431 config ARCH_IOP33X
432         bool "IOP33x-based"
433         depends on MMU
434         select CPU_XSCALE
435         select PLAT_IOP
436         select PCI
437         select ARCH_REQUIRE_GPIOLIB
438         help
439           Support for Intel's IOP33X (XScale) family of processors.
440
441 config ARCH_IXP23XX
442         bool "IXP23XX-based"
443         depends on MMU
444         select CPU_XSC3
445         select PCI
446         select ARCH_USES_GETTIMEOFFSET
447         help
448           Support for Intel's IXP23xx (XScale) family of processors.
449
450 config ARCH_IXP2000
451         bool "IXP2400/2800-based"
452         depends on MMU
453         select CPU_XSCALE
454         select PCI
455         select ARCH_USES_GETTIMEOFFSET
456         help
457           Support for Intel's IXP2400/2800 (XScale) family of processors.
458
459 config ARCH_IXP4XX
460         bool "IXP4xx-based"
461         depends on MMU
462         select CLKSRC_MMIO
463         select CPU_XSCALE
464         select GENERIC_GPIO
465         select GENERIC_CLOCKEVENTS
466         select HAVE_SCHED_CLOCK
467         select MIGHT_HAVE_PCI
468         select DMABOUNCE if PCI
469         help
470           Support for Intel's IXP4XX (XScale) family of processors.
471
472 config ARCH_DOVE
473         bool "Marvell Dove"
474         select CPU_V7
475         select PCI
476         select ARCH_REQUIRE_GPIOLIB
477         select GENERIC_CLOCKEVENTS
478         select PLAT_ORION
479         help
480           Support for the Marvell Dove SoC 88AP510
481
482 config ARCH_KIRKWOOD
483         bool "Marvell Kirkwood"
484         select CPU_FEROCEON
485         select PCI
486         select ARCH_REQUIRE_GPIOLIB
487         select GENERIC_CLOCKEVENTS
488         select PLAT_ORION
489         help
490           Support for the following Marvell Kirkwood series SoCs:
491           88F6180, 88F6192 and 88F6281.
492
493 config ARCH_LOKI
494         bool "Marvell Loki (88RC8480)"
495         select CPU_FEROCEON
496         select GENERIC_CLOCKEVENTS
497         select PLAT_ORION
498         help
499           Support for the Marvell Loki (88RC8480) SoC.
500
501 config ARCH_LPC32XX
502         bool "NXP LPC32XX"
503         select CLKSRC_MMIO
504         select CPU_ARM926T
505         select ARCH_REQUIRE_GPIOLIB
506         select HAVE_IDE
507         select ARM_AMBA
508         select USB_ARCH_HAS_OHCI
509         select CLKDEV_LOOKUP
510         select GENERIC_TIME
511         select GENERIC_CLOCKEVENTS
512         help
513           Support for the NXP LPC32XX family of processors
514
515 config ARCH_MV78XX0
516         bool "Marvell MV78xx0"
517         select CPU_FEROCEON
518         select PCI
519         select ARCH_REQUIRE_GPIOLIB
520         select GENERIC_CLOCKEVENTS
521         select PLAT_ORION
522         help
523           Support for the following Marvell MV78xx0 series SoCs:
524           MV781x0, MV782x0.
525
526 config ARCH_ORION5X
527         bool "Marvell Orion"
528         depends on MMU
529         select CPU_FEROCEON
530         select PCI
531         select ARCH_REQUIRE_GPIOLIB
532         select GENERIC_CLOCKEVENTS
533         select PLAT_ORION
534         help
535           Support for the following Marvell Orion 5x series SoCs:
536           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
537           Orion-2 (5281), Orion-1-90 (6183).
538
539 config ARCH_MMP
540         bool "Marvell PXA168/910/MMP2"
541         depends on MMU
542         select ARCH_REQUIRE_GPIOLIB
543         select CLKDEV_LOOKUP
544         select GENERIC_CLOCKEVENTS
545         select HAVE_SCHED_CLOCK
546         select TICK_ONESHOT
547         select PLAT_PXA
548         select SPARSE_IRQ
549         help
550           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
551
552 config ARCH_KS8695
553         bool "Micrel/Kendin KS8695"
554         select CPU_ARM922T
555         select ARCH_REQUIRE_GPIOLIB
556         select ARCH_USES_GETTIMEOFFSET
557         help
558           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
559           System-on-Chip devices.
560
561 config ARCH_W90X900
562         bool "Nuvoton W90X900 CPU"
563         select CPU_ARM926T
564         select ARCH_REQUIRE_GPIOLIB
565         select CLKDEV_LOOKUP
566         select CLKSRC_MMIO
567         select GENERIC_CLOCKEVENTS
568         help
569           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
570           At present, the w90x900 has been renamed nuc900, regarding
571           the ARM series product line, you can login the following
572           link address to know more.
573
574           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
575                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
576
577 config ARCH_NUC93X
578         bool "Nuvoton NUC93X CPU"
579         select CPU_ARM926T
580         select CLKDEV_LOOKUP
581         help
582           Support for Nuvoton (Winbond logic dept.) NUC93X MCU,The NUC93X is a
583           low-power and high performance MPEG-4/JPEG multimedia controller chip.
584
585 config ARCH_TEGRA
586         bool "NVIDIA Tegra"
587         select CLKDEV_LOOKUP
588         select CLKSRC_MMIO
589         select GENERIC_TIME
590         select GENERIC_CLOCKEVENTS
591         select GENERIC_GPIO
592         select HAVE_CLK
593         select HAVE_SCHED_CLOCK
594         select ARCH_HAS_BARRIERS if CACHE_L2X0
595         select ARCH_HAS_CPUFREQ
596         help
597           This enables support for NVIDIA Tegra based systems (Tegra APX,
598           Tegra 6xx and Tegra 2 series).
599
600 config ARCH_PNX4008
601         bool "Philips Nexperia PNX4008 Mobile"
602         select CPU_ARM926T
603         select CLKDEV_LOOKUP
604         select ARCH_USES_GETTIMEOFFSET
605         help
606           This enables support for Philips PNX4008 mobile platform.
607
608 config ARCH_PXA
609         bool "PXA2xx/PXA3xx-based"
610         depends on MMU
611         select ARCH_MTD_XIP
612         select ARCH_HAS_CPUFREQ
613         select CLKDEV_LOOKUP
614         select CLKSRC_MMIO
615         select ARCH_REQUIRE_GPIOLIB
616         select GENERIC_CLOCKEVENTS
617         select HAVE_SCHED_CLOCK
618         select TICK_ONESHOT
619         select PLAT_PXA
620         select SPARSE_IRQ
621         help
622           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
623
624 config ARCH_MSM
625         bool "Qualcomm MSM"
626         select HAVE_CLK
627         select GENERIC_CLOCKEVENTS
628         select ARCH_REQUIRE_GPIOLIB
629         select CLKDEV_LOOKUP
630         help
631           Support for Qualcomm MSM/QSD based systems.  This runs on the
632           apps processor of the MSM/QSD and depends on a shared memory
633           interface to the modem processor which runs the baseband
634           stack and controls some vital subsystems
635           (clock and power control, etc).
636
637 config ARCH_SHMOBILE
638         bool "Renesas SH-Mobile / R-Mobile"
639         select HAVE_CLK
640         select CLKDEV_LOOKUP
641         select GENERIC_CLOCKEVENTS
642         select NO_IOPORT
643         select SPARSE_IRQ
644         select MULTI_IRQ_HANDLER
645         help
646           Support for Renesas's SH-Mobile and R-Mobile ARM platforms.
647
648 config ARCH_RPC
649         bool "RiscPC"
650         select ARCH_ACORN
651         select FIQ
652         select TIMER_ACORN
653         select ARCH_MAY_HAVE_PC_FDC
654         select HAVE_PATA_PLATFORM
655         select ISA_DMA_API
656         select NO_IOPORT
657         select ARCH_SPARSEMEM_ENABLE
658         select ARCH_USES_GETTIMEOFFSET
659         help
660           On the Acorn Risc-PC, Linux can support the internal IDE disk and
661           CD-ROM interface, serial and parallel port, and the floppy drive.
662
663 config ARCH_SA1100
664         bool "SA1100-based"
665         select CLKSRC_MMIO
666         select CPU_SA1100
667         select ISA
668         select ARCH_SPARSEMEM_ENABLE
669         select ARCH_MTD_XIP
670         select ARCH_HAS_CPUFREQ
671         select CPU_FREQ
672         select GENERIC_CLOCKEVENTS
673         select HAVE_CLK
674         select HAVE_SCHED_CLOCK
675         select TICK_ONESHOT
676         select ARCH_REQUIRE_GPIOLIB
677         help
678           Support for StrongARM 11x0 based boards.
679
680 config ARCH_S3C2410
681         bool "Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443, S3C2450"
682         select GENERIC_GPIO
683         select ARCH_HAS_CPUFREQ
684         select HAVE_CLK
685         select ARCH_USES_GETTIMEOFFSET
686         select HAVE_S3C2410_I2C if I2C
687         help
688           Samsung S3C2410X CPU based systems, such as the Simtec Electronics
689           BAST (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or
690           the Samsung SMDK2410 development board (and derivatives).
691
692           Note, the S3C2416 and the S3C2450 are so close that they even share
693           the same SoC ID code. This means that there is no separate machine
694           directory (no arch/arm/mach-s3c2450) as the S3C2416 was first.
695
696 config ARCH_S3C64XX
697         bool "Samsung S3C64XX"
698         select PLAT_SAMSUNG
699         select CPU_V6
700         select ARM_VIC
701         select HAVE_CLK
702         select NO_IOPORT
703         select ARCH_USES_GETTIMEOFFSET
704         select ARCH_HAS_CPUFREQ
705         select ARCH_REQUIRE_GPIOLIB
706         select SAMSUNG_CLKSRC
707         select SAMSUNG_IRQ_VIC_TIMER
708         select SAMSUNG_IRQ_UART
709         select S3C_GPIO_TRACK
710         select S3C_GPIO_PULL_UPDOWN
711         select S3C_GPIO_CFG_S3C24XX
712         select S3C_GPIO_CFG_S3C64XX
713         select S3C_DEV_NAND
714         select USB_ARCH_HAS_OHCI
715         select SAMSUNG_GPIOLIB_4BIT
716         select HAVE_S3C2410_I2C if I2C
717         select HAVE_S3C2410_WATCHDOG if WATCHDOG
718         help
719           Samsung S3C64XX series based systems
720
721 config ARCH_S5P64X0
722         bool "Samsung S5P6440 S5P6450"
723         select CPU_V6
724         select GENERIC_GPIO
725         select HAVE_CLK
726         select HAVE_S3C2410_WATCHDOG if WATCHDOG
727         select GENERIC_CLOCKEVENTS
728         select HAVE_SCHED_CLOCK
729         select HAVE_S3C2410_I2C if I2C
730         select HAVE_S3C_RTC if RTC_CLASS
731         help
732           Samsung S5P64X0 CPU based systems, such as the Samsung SMDK6440,
733           SMDK6450.
734
735 config ARCH_S5P6442
736         bool "Samsung S5P6442"
737         select CPU_V6
738         select GENERIC_GPIO
739         select HAVE_CLK
740         select ARCH_USES_GETTIMEOFFSET
741         select HAVE_S3C2410_WATCHDOG if WATCHDOG
742         help
743           Samsung S5P6442 CPU based systems
744
745 config ARCH_S5PC100
746         bool "Samsung S5PC100"
747         select GENERIC_GPIO
748         select HAVE_CLK
749         select CPU_V7
750         select ARM_L1_CACHE_SHIFT_6
751         select ARCH_USES_GETTIMEOFFSET
752         select HAVE_S3C2410_I2C if I2C
753         select HAVE_S3C_RTC if RTC_CLASS
754         select HAVE_S3C2410_WATCHDOG if WATCHDOG
755         help
756           Samsung S5PC100 series based systems
757
758 config ARCH_S5PV210
759         bool "Samsung S5PV210/S5PC110"
760         select CPU_V7
761         select ARCH_SPARSEMEM_ENABLE
762         select GENERIC_GPIO
763         select HAVE_CLK
764         select ARM_L1_CACHE_SHIFT_6
765         select ARCH_HAS_CPUFREQ
766         select GENERIC_CLOCKEVENTS
767         select HAVE_SCHED_CLOCK
768         select HAVE_S3C2410_I2C if I2C
769         select HAVE_S3C_RTC if RTC_CLASS
770         select HAVE_S3C2410_WATCHDOG if WATCHDOG
771         help
772           Samsung S5PV210/S5PC110 series based systems
773
774 config ARCH_EXYNOS4
775         bool "Samsung EXYNOS4"
776         select CPU_V7
777         select ARCH_SPARSEMEM_ENABLE
778         select GENERIC_GPIO
779         select HAVE_CLK
780         select ARCH_HAS_CPUFREQ
781         select GENERIC_CLOCKEVENTS
782         select HAVE_S3C_RTC if RTC_CLASS
783         select HAVE_S3C2410_I2C if I2C
784         select HAVE_S3C2410_WATCHDOG if WATCHDOG
785         help
786           Samsung EXYNOS4 series based systems
787
788 config ARCH_SHARK
789         bool "Shark"
790         select CPU_SA110
791         select ISA
792         select ISA_DMA
793         select ZONE_DMA
794         select PCI
795         select ARCH_USES_GETTIMEOFFSET
796         help
797           Support for the StrongARM based Digital DNARD machine, also known
798           as "Shark" (<http://www.shark-linux.de/shark.html>).
799
800 config ARCH_TCC_926
801         bool "Telechips TCC ARM926-based systems"
802         select CLKSRC_MMIO
803         select CPU_ARM926T
804         select HAVE_CLK
805         select CLKDEV_LOOKUP
806         select GENERIC_CLOCKEVENTS
807         help
808           Support for Telechips TCC ARM926-based systems.
809
810 config ARCH_U300
811         bool "ST-Ericsson U300 Series"
812         depends on MMU
813         select CLKSRC_MMIO
814         select CPU_ARM926T
815         select HAVE_SCHED_CLOCK
816         select HAVE_TCM
817         select ARM_AMBA
818         select ARM_VIC
819         select GENERIC_CLOCKEVENTS
820         select CLKDEV_LOOKUP
821         select GENERIC_GPIO
822         help
823           Support for ST-Ericsson U300 series mobile platforms.
824
825 config ARCH_U8500
826         bool "ST-Ericsson U8500 Series"
827         select CPU_V7
828         select ARM_AMBA
829         select GENERIC_CLOCKEVENTS
830         select CLKDEV_LOOKUP
831         select ARCH_REQUIRE_GPIOLIB
832         select ARCH_HAS_CPUFREQ
833         help
834           Support for ST-Ericsson's Ux500 architecture
835
836 config ARCH_NOMADIK
837         bool "STMicroelectronics Nomadik"
838         select ARM_AMBA
839         select ARM_VIC
840         select CPU_ARM926T
841         select CLKDEV_LOOKUP
842         select GENERIC_CLOCKEVENTS
843         select ARCH_REQUIRE_GPIOLIB
844         help
845           Support for the Nomadik platform by ST-Ericsson
846
847 config ARCH_DAVINCI
848         bool "TI DaVinci"
849         select GENERIC_CLOCKEVENTS
850         select ARCH_REQUIRE_GPIOLIB
851         select ZONE_DMA
852         select HAVE_IDE
853         select CLKDEV_LOOKUP
854         select GENERIC_ALLOCATOR
855         select GENERIC_IRQ_CHIP
856         select ARCH_HAS_HOLES_MEMORYMODEL
857         help
858           Support for TI's DaVinci platform.
859
860 config ARCH_OMAP
861         bool "TI OMAP"
862         select HAVE_CLK
863         select ARCH_REQUIRE_GPIOLIB
864         select ARCH_HAS_CPUFREQ
865         select GENERIC_CLOCKEVENTS
866         select HAVE_SCHED_CLOCK
867         select ARCH_HAS_HOLES_MEMORYMODEL
868         help
869           Support for TI's OMAP platform (OMAP1/2/3/4).
870
871 config PLAT_SPEAR
872         bool "ST SPEAr"
873         select ARM_AMBA
874         select ARCH_REQUIRE_GPIOLIB
875         select CLKDEV_LOOKUP
876         select CLKSRC_MMIO
877         select GENERIC_CLOCKEVENTS
878         select HAVE_CLK
879         help
880           Support for ST's SPEAr platform (SPEAr3xx, SPEAr6xx and SPEAr13xx).
881
882 config ARCH_VT8500
883         bool "VIA/WonderMedia 85xx"
884         select CPU_ARM926T
885         select GENERIC_GPIO
886         select ARCH_HAS_CPUFREQ
887         select GENERIC_CLOCKEVENTS
888         select ARCH_REQUIRE_GPIOLIB
889         select HAVE_PWM
890         help
891           Support for VIA/WonderMedia VT8500/WM85xx System-on-Chip.
892 endchoice
893
894 #
895 # This is sorted alphabetically by mach-* pathname.  However, plat-*
896 # Kconfigs may be included either alphabetically (according to the
897 # plat- suffix) or along side the corresponding mach-* source.
898 #
899 source "arch/arm/mach-at91/Kconfig"
900
901 source "arch/arm/mach-bcmring/Kconfig"
902
903 source "arch/arm/mach-clps711x/Kconfig"
904
905 source "arch/arm/mach-cns3xxx/Kconfig"
906
907 source "arch/arm/mach-davinci/Kconfig"
908
909 source "arch/arm/mach-dove/Kconfig"
910
911 source "arch/arm/mach-ep93xx/Kconfig"
912
913 source "arch/arm/mach-footbridge/Kconfig"
914
915 source "arch/arm/mach-gemini/Kconfig"
916
917 source "arch/arm/mach-h720x/Kconfig"
918
919 source "arch/arm/mach-integrator/Kconfig"
920
921 source "arch/arm/mach-iop32x/Kconfig"
922
923 source "arch/arm/mach-iop33x/Kconfig"
924
925 source "arch/arm/mach-iop13xx/Kconfig"
926
927 source "arch/arm/mach-ixp4xx/Kconfig"
928
929 source "arch/arm/mach-ixp2000/Kconfig"
930
931 source "arch/arm/mach-ixp23xx/Kconfig"
932
933 source "arch/arm/mach-kirkwood/Kconfig"
934
935 source "arch/arm/mach-ks8695/Kconfig"
936
937 source "arch/arm/mach-loki/Kconfig"
938
939 source "arch/arm/mach-lpc32xx/Kconfig"
940
941 source "arch/arm/mach-msm/Kconfig"
942
943 source "arch/arm/mach-mv78xx0/Kconfig"
944
945 source "arch/arm/plat-mxc/Kconfig"
946
947 source "arch/arm/mach-mxs/Kconfig"
948
949 source "arch/arm/mach-netx/Kconfig"
950
951 source "arch/arm/mach-nomadik/Kconfig"
952 source "arch/arm/plat-nomadik/Kconfig"
953
954 source "arch/arm/mach-nuc93x/Kconfig"
955
956 source "arch/arm/plat-omap/Kconfig"
957
958 source "arch/arm/mach-omap1/Kconfig"
959
960 source "arch/arm/mach-omap2/Kconfig"
961
962 source "arch/arm/mach-orion5x/Kconfig"
963
964 source "arch/arm/mach-pxa/Kconfig"
965 source "arch/arm/plat-pxa/Kconfig"
966
967 source "arch/arm/mach-mmp/Kconfig"
968
969 source "arch/arm/mach-realview/Kconfig"
970
971 source "arch/arm/mach-sa1100/Kconfig"
972
973 source "arch/arm/plat-samsung/Kconfig"
974 source "arch/arm/plat-s3c24xx/Kconfig"
975 source "arch/arm/plat-s5p/Kconfig"
976
977 source "arch/arm/plat-spear/Kconfig"
978
979 source "arch/arm/plat-tcc/Kconfig"
980
981 if ARCH_S3C2410
982 source "arch/arm/mach-s3c2400/Kconfig"
983 source "arch/arm/mach-s3c2410/Kconfig"
984 source "arch/arm/mach-s3c2412/Kconfig"
985 source "arch/arm/mach-s3c2416/Kconfig"
986 source "arch/arm/mach-s3c2440/Kconfig"
987 source "arch/arm/mach-s3c2443/Kconfig"
988 endif
989
990 if ARCH_S3C64XX
991 source "arch/arm/mach-s3c64xx/Kconfig"
992 endif
993
994 source "arch/arm/mach-s5p64x0/Kconfig"
995
996 source "arch/arm/mach-s5p6442/Kconfig"
997
998 source "arch/arm/mach-s5pc100/Kconfig"
999
1000 source "arch/arm/mach-s5pv210/Kconfig"
1001
1002 source "arch/arm/mach-exynos4/Kconfig"
1003
1004 source "arch/arm/mach-shmobile/Kconfig"
1005
1006 source "arch/arm/mach-tegra/Kconfig"
1007
1008 source "arch/arm/mach-u300/Kconfig"
1009
1010 source "arch/arm/mach-ux500/Kconfig"
1011
1012 source "arch/arm/mach-versatile/Kconfig"
1013
1014 source "arch/arm/mach-vexpress/Kconfig"
1015 source "arch/arm/plat-versatile/Kconfig"
1016
1017 source "arch/arm/mach-vt8500/Kconfig"
1018
1019 source "arch/arm/mach-w90x900/Kconfig"
1020
1021 # Definitions to make life easier
1022 config ARCH_ACORN
1023         bool
1024
1025 config PLAT_IOP
1026         bool
1027         select GENERIC_CLOCKEVENTS
1028         select HAVE_SCHED_CLOCK
1029
1030 config PLAT_ORION
1031         bool
1032         select CLKSRC_MMIO
1033         select GENERIC_IRQ_CHIP
1034         select HAVE_SCHED_CLOCK
1035
1036 config PLAT_PXA
1037         bool
1038
1039 config PLAT_VERSATILE
1040         bool
1041
1042 config ARM_TIMER_SP804
1043         bool
1044         select CLKSRC_MMIO
1045
1046 source arch/arm/mm/Kconfig
1047
1048 config IWMMXT
1049         bool "Enable iWMMXt support"
1050         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4
1051         default y if PXA27x || PXA3xx || PXA95x || ARCH_MMP
1052         help
1053           Enable support for iWMMXt context switching at run time if
1054           running on a CPU that supports it.
1055
1056 #  bool 'Use XScale PMU as timer source' CONFIG_XSCALE_PMU_TIMER
1057 config XSCALE_PMU
1058         bool
1059         depends on CPU_XSCALE && !XSCALE_PMU_TIMER
1060         default y
1061
1062 config CPU_HAS_PMU
1063         depends on (CPU_V6 || CPU_V6K || CPU_V7 || XSCALE_PMU) && \
1064                    (!ARCH_OMAP3 || OMAP3_EMU)
1065         default y
1066         bool
1067
1068 config MULTI_IRQ_HANDLER
1069         bool
1070         help
1071           Allow each machine to specify it's own IRQ handler at run time.
1072
1073 if !MMU
1074 source "arch/arm/Kconfig-nommu"
1075 endif
1076
1077 config ARM_ERRATA_411920
1078         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1079         depends on CPU_V6 || CPU_V6K
1080         help
1081           Invalidation of the Instruction Cache operation can
1082           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1083           It does not affect the MPCore. This option enables the ARM Ltd.
1084           recommended workaround.
1085
1086 config ARM_ERRATA_430973
1087         bool "ARM errata: Stale prediction on replaced interworking branch"
1088         depends on CPU_V7
1089         help
1090           This option enables the workaround for the 430973 Cortex-A8
1091           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1092           interworking branch is replaced with another code sequence at the
1093           same virtual address, whether due to self-modifying code or virtual
1094           to physical address re-mapping, Cortex-A8 does not recover from the
1095           stale interworking branch prediction. This results in Cortex-A8
1096           executing the new code sequence in the incorrect ARM or Thumb state.
1097           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1098           and also flushes the branch target cache at every context switch.
1099           Note that setting specific bits in the ACTLR register may not be
1100           available in non-secure mode.
1101
1102 config ARM_ERRATA_458693
1103         bool "ARM errata: Processor deadlock when a false hazard is created"
1104         depends on CPU_V7
1105         help
1106           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1107           erratum. For very specific sequences of memory operations, it is
1108           possible for a hazard condition intended for a cache line to instead
1109           be incorrectly associated with a different cache line. This false
1110           hazard might then cause a processor deadlock. The workaround enables
1111           the L1 caching of the NEON accesses and disables the PLD instruction
1112           in the ACTLR register. Note that setting specific bits in the ACTLR
1113           register may not be available in non-secure mode.
1114
1115 config ARM_ERRATA_460075
1116         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1117         depends on CPU_V7
1118         help
1119           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1120           erratum. Any asynchronous access to the L2 cache may encounter a
1121           situation in which recent store transactions to the L2 cache are lost
1122           and overwritten with stale memory contents from external memory. The
1123           workaround disables the write-allocate mode for the L2 cache via the
1124           ACTLR register. Note that setting specific bits in the ACTLR register
1125           may not be available in non-secure mode.
1126
1127 config ARM_ERRATA_742230
1128         bool "ARM errata: DMB operation may be faulty"
1129         depends on CPU_V7 && SMP
1130         help
1131           This option enables the workaround for the 742230 Cortex-A9
1132           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1133           between two write operations may not ensure the correct visibility
1134           ordering of the two writes. This workaround sets a specific bit in
1135           the diagnostic register of the Cortex-A9 which causes the DMB
1136           instruction to behave as a DSB, ensuring the correct behaviour of
1137           the two writes.
1138
1139 config ARM_ERRATA_742231
1140         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1141         depends on CPU_V7 && SMP
1142         help
1143           This option enables the workaround for the 742231 Cortex-A9
1144           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1145           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1146           accessing some data located in the same cache line, may get corrupted
1147           data due to bad handling of the address hazard when the line gets
1148           replaced from one of the CPUs at the same time as another CPU is
1149           accessing it. This workaround sets specific bits in the diagnostic
1150           register of the Cortex-A9 which reduces the linefill issuing
1151           capabilities of the processor.
1152
1153 config PL310_ERRATA_588369
1154         bool "Clean & Invalidate maintenance operations do not invalidate clean lines"
1155         depends on CACHE_L2X0
1156         help
1157            The PL310 L2 cache controller implements three types of Clean &
1158            Invalidate maintenance operations: by Physical Address
1159            (offset 0x7F0), by Index/Way (0x7F8) and by Way (0x7FC).
1160            They are architecturally defined to behave as the execution of a
1161            clean operation followed immediately by an invalidate operation,
1162            both performing to the same memory location. This functionality
1163            is not correctly implemented in PL310 as clean lines are not
1164            invalidated as a result of these operations.
1165
1166 config ARM_ERRATA_720789
1167         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1168         depends on CPU_V7 && SMP
1169         help
1170           This option enables the workaround for the 720789 Cortex-A9 (prior to
1171           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1172           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1173           As a consequence of this erratum, some TLB entries which should be
1174           invalidated are not, resulting in an incoherency in the system page
1175           tables. The workaround changes the TLB flushing routines to invalidate
1176           entries regardless of the ASID.
1177
1178 config PL310_ERRATA_727915
1179         bool "Background Clean & Invalidate by Way operation can cause data corruption"
1180         depends on CACHE_L2X0
1181         help
1182           PL310 implements the Clean & Invalidate by Way L2 cache maintenance
1183           operation (offset 0x7FC). This operation runs in background so that
1184           PL310 can handle normal accesses while it is in progress. Under very
1185           rare circumstances, due to this erratum, write data can be lost when
1186           PL310 treats a cacheable write transaction during a Clean &
1187           Invalidate by Way operation.
1188
1189 config ARM_ERRATA_743622
1190         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1191         depends on CPU_V7
1192         help
1193           This option enables the workaround for the 743622 Cortex-A9
1194           (r2p0..r2p2) erratum. Under very rare conditions, a faulty
1195           optimisation in the Cortex-A9 Store Buffer may lead to data
1196           corruption. This workaround sets a specific bit in the diagnostic
1197           register of the Cortex-A9 which disables the Store Buffer
1198           optimisation, preventing the defect from occurring. This has no
1199           visible impact on the overall performance or power consumption of the
1200           processor.
1201
1202 config ARM_ERRATA_751472
1203         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1204         depends on CPU_V7 && SMP
1205         help
1206           This option enables the workaround for the 751472 Cortex-A9 (prior
1207           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1208           completion of a following broadcasted operation if the second
1209           operation is received by a CPU before the ICIALLUIS has completed,
1210           potentially leading to corrupted entries in the cache or TLB.
1211
1212 config ARM_ERRATA_753970
1213         bool "ARM errata: cache sync operation may be faulty"
1214         depends on CACHE_PL310
1215         help
1216           This option enables the workaround for the 753970 PL310 (r3p0) erratum.
1217
1218           Under some condition the effect of cache sync operation on
1219           the store buffer still remains when the operation completes.
1220           This means that the store buffer is always asked to drain and
1221           this prevents it from merging any further writes. The workaround
1222           is to replace the normal offset of cache sync operation (0x730)
1223           by another offset targeting an unmapped PL310 register 0x740.
1224           This has the same effect as the cache sync operation: store buffer
1225           drain and waiting for all buffers empty.
1226
1227 config ARM_ERRATA_754322
1228         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1229         depends on CPU_V7
1230         help
1231           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1232           r3p*) erratum. A speculative memory access may cause a page table walk
1233           which starts prior to an ASID switch but completes afterwards. This
1234           can populate the micro-TLB with a stale entry which may be hit with
1235           the new ASID. This workaround places two dsb instructions in the mm
1236           switching code so that no page table walks can cross the ASID switch.
1237
1238 config ARM_ERRATA_754327
1239         bool "ARM errata: no automatic Store Buffer drain"
1240         depends on CPU_V7 && SMP
1241         help
1242           This option enables the workaround for the 754327 Cortex-A9 (prior to
1243           r2p0) erratum. The Store Buffer does not have any automatic draining
1244           mechanism and therefore a livelock may occur if an external agent
1245           continuously polls a memory location waiting to observe an update.
1246           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1247           written polling loops from denying visibility of updates to memory.
1248
1249 endmenu
1250
1251 source "arch/arm/common/Kconfig"
1252
1253 menu "Bus support"
1254
1255 config ARM_AMBA
1256         bool
1257
1258 config ISA
1259         bool
1260         help
1261           Find out whether you have ISA slots on your motherboard.  ISA is the
1262           name of a bus system, i.e. the way the CPU talks to the other stuff
1263           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1264           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1265           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1266
1267 # Select ISA DMA controller support
1268 config ISA_DMA
1269         bool
1270         select ISA_DMA_API
1271
1272 # Select ISA DMA interface
1273 config ISA_DMA_API
1274         bool
1275
1276 config PCI
1277         bool "PCI support" if MIGHT_HAVE_PCI
1278         help
1279           Find out whether you have a PCI motherboard. PCI is the name of a
1280           bus system, i.e. the way the CPU talks to the other stuff inside
1281           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1282           VESA. If you have PCI, say Y, otherwise N.
1283
1284 config PCI_DOMAINS
1285         bool
1286         depends on PCI
1287
1288 config PCI_NANOENGINE
1289         bool "BSE nanoEngine PCI support"
1290         depends on SA1100_NANOENGINE
1291         help
1292           Enable PCI on the BSE nanoEngine board.
1293
1294 config PCI_SYSCALL
1295         def_bool PCI
1296
1297 # Select the host bridge type
1298 config PCI_HOST_VIA82C505
1299         bool
1300         depends on PCI && ARCH_SHARK
1301         default y
1302
1303 config PCI_HOST_ITE8152
1304         bool
1305         depends on PCI && MACH_ARMCORE
1306         default y
1307         select DMABOUNCE
1308
1309 source "drivers/pci/Kconfig"
1310
1311 source "drivers/pcmcia/Kconfig"
1312
1313 endmenu
1314
1315 menu "Kernel Features"
1316
1317 source "kernel/time/Kconfig"
1318
1319 config SMP
1320         bool "Symmetric Multi-Processing"
1321         depends on CPU_V6K || CPU_V7
1322         depends on GENERIC_CLOCKEVENTS
1323         depends on REALVIEW_EB_ARM11MP || REALVIEW_EB_A9MP || \
1324                  MACH_REALVIEW_PB11MP || MACH_REALVIEW_PBX || ARCH_OMAP4 || \
1325                  ARCH_EXYNOS4 || ARCH_TEGRA || ARCH_U8500 || ARCH_VEXPRESS_CA9X4 || \
1326                  ARCH_MSM_SCORPIONMP || ARCH_SHMOBILE
1327         select USE_GENERIC_SMP_HELPERS
1328         select HAVE_ARM_SCU if !ARCH_MSM_SCORPIONMP
1329         help
1330           This enables support for systems with more than one CPU. If you have
1331           a system with only one CPU, like most personal computers, say N. If
1332           you have a system with more than one CPU, say Y.
1333
1334           If you say N here, the kernel will run on single and multiprocessor
1335           machines, but will use only one CPU of a multiprocessor machine. If
1336           you say Y here, the kernel will run on many, but not all, single
1337           processor machines. On a single processor machine, the kernel will
1338           run faster if you say N here.
1339
1340           See also <file:Documentation/i386/IO-APIC.txt>,
1341           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1342           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1343
1344           If you don't know what to do here, say N.
1345
1346 config SMP_ON_UP
1347         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1348         depends on EXPERIMENTAL
1349         depends on SMP && !XIP_KERNEL
1350         default y
1351         help
1352           SMP kernels contain instructions which fail on non-SMP processors.
1353           Enabling this option allows the kernel to modify itself to make
1354           these instructions safe.  Disabling it allows about 1K of space
1355           savings.
1356
1357           If you don't know what to do here, say Y.
1358
1359 config HAVE_ARM_SCU
1360         bool
1361         depends on SMP
1362         help
1363           This option enables support for the ARM system coherency unit
1364
1365 config HAVE_ARM_TWD
1366         bool
1367         depends on SMP
1368         select TICK_ONESHOT
1369         help
1370           This options enables support for the ARM timer and watchdog unit
1371
1372 choice
1373         prompt "Memory split"
1374         default VMSPLIT_3G
1375         help
1376           Select the desired split between kernel and user memory.
1377
1378           If you are not absolutely sure what you are doing, leave this
1379           option alone!
1380
1381         config VMSPLIT_3G
1382                 bool "3G/1G user/kernel split"
1383         config VMSPLIT_2G
1384                 bool "2G/2G user/kernel split"
1385         config VMSPLIT_1G
1386                 bool "1G/3G user/kernel split"
1387 endchoice
1388
1389 config PAGE_OFFSET
1390         hex
1391         default 0x40000000 if VMSPLIT_1G
1392         default 0x80000000 if VMSPLIT_2G
1393         default 0xC0000000
1394
1395 config NR_CPUS
1396         int "Maximum number of CPUs (2-32)"
1397         range 2 32
1398         depends on SMP
1399         default "4"
1400
1401 config HOTPLUG_CPU
1402         bool "Support for hot-pluggable CPUs (EXPERIMENTAL)"
1403         depends on SMP && HOTPLUG && EXPERIMENTAL
1404         depends on !ARCH_MSM
1405         help
1406           Say Y here to experiment with turning CPUs off and on.  CPUs
1407           can be controlled through /sys/devices/system/cpu.
1408
1409 config LOCAL_TIMERS
1410         bool "Use local timer interrupts"
1411         depends on SMP
1412         default y
1413         select HAVE_ARM_TWD if (!ARCH_MSM_SCORPIONMP && !EXYNOS4_MCT)
1414         help
1415           Enable support for local timers on SMP platforms, rather then the
1416           legacy IPI broadcast method.  Local timers allows the system
1417           accounting to be spread across the timer interval, preventing a
1418           "thundering herd" at every timer tick.
1419
1420 source kernel/Kconfig.preempt
1421
1422 config HZ
1423         int
1424         default 200 if ARCH_EBSA110 || ARCH_S3C2410 || ARCH_S5P64X0 || \
1425                 ARCH_S5P6442 || ARCH_S5PV210 || ARCH_EXYNOS4
1426         default OMAP_32K_TIMER_HZ if ARCH_OMAP && OMAP_32K_TIMER
1427         default AT91_TIMER_HZ if ARCH_AT91
1428         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE
1429         default 100
1430
1431 config THUMB2_KERNEL
1432         bool "Compile the kernel in Thumb-2 mode (EXPERIMENTAL)"
1433         depends on CPU_V7 && !CPU_V6 && !CPU_V6K && EXPERIMENTAL
1434         select AEABI
1435         select ARM_ASM_UNIFIED
1436         help
1437           By enabling this option, the kernel will be compiled in
1438           Thumb-2 mode. A compiler/assembler that understand the unified
1439           ARM-Thumb syntax is needed.
1440
1441           If unsure, say N.
1442
1443 config THUMB2_AVOID_R_ARM_THM_JUMP11
1444         bool "Work around buggy Thumb-2 short branch relocations in gas"
1445         depends on THUMB2_KERNEL && MODULES
1446         default y
1447         help
1448           Various binutils versions can resolve Thumb-2 branches to
1449           locally-defined, preemptible global symbols as short-range "b.n"
1450           branch instructions.
1451
1452           This is a problem, because there's no guarantee the final
1453           destination of the symbol, or any candidate locations for a
1454           trampoline, are within range of the branch.  For this reason, the
1455           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1456           relocation in modules at all, and it makes little sense to add
1457           support.
1458
1459           The symptom is that the kernel fails with an "unsupported
1460           relocation" error when loading some modules.
1461
1462           Until fixed tools are available, passing
1463           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1464           code which hits this problem, at the cost of a bit of extra runtime
1465           stack usage in some cases.
1466
1467           The problem is described in more detail at:
1468               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1469
1470           Only Thumb-2 kernels are affected.
1471
1472           Unless you are sure your tools don't have this problem, say Y.
1473
1474 config ARM_ASM_UNIFIED
1475         bool
1476
1477 config AEABI
1478         bool "Use the ARM EABI to compile the kernel"
1479         help
1480           This option allows for the kernel to be compiled using the latest
1481           ARM ABI (aka EABI).  This is only useful if you are using a user
1482           space environment that is also compiled with EABI.
1483
1484           Since there are major incompatibilities between the legacy ABI and
1485           EABI, especially with regard to structure member alignment, this
1486           option also changes the kernel syscall calling convention to
1487           disambiguate both ABIs and allow for backward compatibility support
1488           (selected with CONFIG_OABI_COMPAT).
1489
1490           To use this you need GCC version 4.0.0 or later.
1491
1492 config OABI_COMPAT
1493         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1494         depends on AEABI && EXPERIMENTAL && !THUMB2_KERNEL
1495         default y
1496         help
1497           This option preserves the old syscall interface along with the
1498           new (ARM EABI) one. It also provides a compatibility layer to
1499           intercept syscalls that have structure arguments which layout
1500           in memory differs between the legacy ABI and the new ARM EABI
1501           (only for non "thumb" binaries). This option adds a tiny
1502           overhead to all syscalls and produces a slightly larger kernel.
1503           If you know you'll be using only pure EABI user space then you
1504           can say N here. If this option is not selected and you attempt
1505           to execute a legacy ABI binary then the result will be
1506           UNPREDICTABLE (in fact it can be predicted that it won't work
1507           at all). If in doubt say Y.
1508
1509 config ARCH_HAS_HOLES_MEMORYMODEL
1510         bool
1511
1512 config ARCH_SPARSEMEM_ENABLE
1513         bool
1514
1515 config ARCH_SPARSEMEM_DEFAULT
1516         def_bool ARCH_SPARSEMEM_ENABLE
1517
1518 config ARCH_SELECT_MEMORY_MODEL
1519         def_bool ARCH_SPARSEMEM_ENABLE
1520
1521 config HIGHMEM
1522         bool "High Memory Support"
1523         depends on MMU
1524         help
1525           The address space of ARM processors is only 4 Gigabytes large
1526           and it has to accommodate user address space, kernel address
1527           space as well as some memory mapped IO. That means that, if you
1528           have a large amount of physical memory and/or IO, not all of the
1529           memory can be "permanently mapped" by the kernel. The physical
1530           memory that is not permanently mapped is called "high memory".
1531
1532           Depending on the selected kernel/user memory split, minimum
1533           vmalloc space and actual amount of RAM, you may not need this
1534           option which should result in a slightly faster kernel.
1535
1536           If unsure, say n.
1537
1538 config HIGHPTE
1539         bool "Allocate 2nd-level pagetables from highmem"
1540         depends on HIGHMEM
1541
1542 config HW_PERF_EVENTS
1543         bool "Enable hardware performance counter support for perf events"
1544         depends on PERF_EVENTS && CPU_HAS_PMU
1545         default y
1546         help
1547           Enable hardware performance counter support for perf events. If
1548           disabled, perf events will use software events only.
1549
1550 source "mm/Kconfig"
1551
1552 config FORCE_MAX_ZONEORDER
1553         int "Maximum zone order" if ARCH_SHMOBILE
1554         range 11 64 if ARCH_SHMOBILE
1555         default "9" if SA1111
1556         default "11"
1557         help
1558           The kernel memory allocator divides physically contiguous memory
1559           blocks into "zones", where each zone is a power of two number of
1560           pages.  This option selects the largest power of two that the kernel
1561           keeps in the memory allocator.  If you need to allocate very large
1562           blocks of physically contiguous memory, then you may need to
1563           increase this value.
1564
1565           This config option is actually maximum order plus one. For example,
1566           a value of 11 means that the largest free memory block is 2^10 pages.
1567
1568 config LEDS
1569         bool "Timer and CPU usage LEDs"
1570         depends on ARCH_CDB89712 || ARCH_EBSA110 || \
1571                    ARCH_EBSA285 || ARCH_INTEGRATOR || \
1572                    ARCH_LUBBOCK || MACH_MAINSTONE || ARCH_NETWINDER || \
1573                    ARCH_OMAP || ARCH_P720T || ARCH_PXA_IDP || \
1574                    ARCH_SA1100 || ARCH_SHARK || ARCH_VERSATILE || \
1575                    ARCH_AT91 || ARCH_DAVINCI || \
1576                    ARCH_KS8695 || MACH_RD88F5182 || ARCH_REALVIEW
1577         help
1578           If you say Y here, the LEDs on your machine will be used
1579           to provide useful information about your current system status.
1580
1581           If you are compiling a kernel for a NetWinder or EBSA-285, you will
1582           be able to select which LEDs are active using the options below. If
1583           you are compiling a kernel for the EBSA-110 or the LART however, the
1584           red LED will simply flash regularly to indicate that the system is
1585           still functional. It is safe to say Y here if you have a CATS
1586           system, but the driver will do nothing.
1587
1588 config LEDS_TIMER
1589         bool "Timer LED" if (!ARCH_CDB89712 && !ARCH_OMAP) || \
1590                             OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1591                             || MACH_OMAP_PERSEUS2
1592         depends on LEDS
1593         depends on !GENERIC_CLOCKEVENTS
1594         default y if ARCH_EBSA110
1595         help
1596           If you say Y here, one of the system LEDs (the green one on the
1597           NetWinder, the amber one on the EBSA285, or the red one on the LART)
1598           will flash regularly to indicate that the system is still
1599           operational. This is mainly useful to kernel hackers who are
1600           debugging unstable kernels.
1601
1602           The LART uses the same LED for both Timer LED and CPU usage LED
1603           functions. You may choose to use both, but the Timer LED function
1604           will overrule the CPU usage LED.
1605
1606 config LEDS_CPU
1607         bool "CPU usage LED" if (!ARCH_CDB89712 && !ARCH_EBSA110 && \
1608                         !ARCH_OMAP) \
1609                         || OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1610                         || MACH_OMAP_PERSEUS2
1611         depends on LEDS
1612         help
1613           If you say Y here, the red LED will be used to give a good real
1614           time indication of CPU usage, by lighting whenever the idle task
1615           is not currently executing.
1616
1617           The LART uses the same LED for both Timer LED and CPU usage LED
1618           functions. You may choose to use both, but the Timer LED function
1619           will overrule the CPU usage LED.
1620
1621 config ALIGNMENT_TRAP
1622         bool
1623         depends on CPU_CP15_MMU
1624         default y if !ARCH_EBSA110
1625         select HAVE_PROC_CPU if PROC_FS
1626         help
1627           ARM processors cannot fetch/store information which is not
1628           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1629           address divisible by 4. On 32-bit ARM processors, these non-aligned
1630           fetch/store instructions will be emulated in software if you say
1631           here, which has a severe performance impact. This is necessary for
1632           correct operation of some network protocols. With an IP-only
1633           configuration it is safe to say N, otherwise say Y.
1634
1635 config UACCESS_WITH_MEMCPY
1636         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user() (EXPERIMENTAL)"
1637         depends on MMU && EXPERIMENTAL
1638         default y if CPU_FEROCEON
1639         help
1640           Implement faster copy_to_user and clear_user methods for CPU
1641           cores where a 8-word STM instruction give significantly higher
1642           memory write throughput than a sequence of individual 32bit stores.
1643
1644           A possible side effect is a slight increase in scheduling latency
1645           between threads sharing the same address space if they invoke
1646           such copy operations with large buffers.
1647
1648           However, if the CPU data cache is using a write-allocate mode,
1649           this option is unlikely to provide any performance gain.
1650
1651 config SECCOMP
1652         bool
1653         prompt "Enable seccomp to safely compute untrusted bytecode"
1654         ---help---
1655           This kernel feature is useful for number crunching applications
1656           that may need to compute untrusted bytecode during their
1657           execution. By using pipes or other transports made available to
1658           the process as file descriptors supporting the read/write
1659           syscalls, it's possible to isolate those applications in
1660           their own address space using seccomp. Once seccomp is
1661           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1662           and the task is only allowed to execute a few safe syscalls
1663           defined by each seccomp mode.
1664
1665 config CC_STACKPROTECTOR
1666         bool "Enable -fstack-protector buffer overflow detection (EXPERIMENTAL)"
1667         depends on EXPERIMENTAL
1668         help
1669           This option turns on the -fstack-protector GCC feature. This
1670           feature puts, at the beginning of functions, a canary value on
1671           the stack just before the return address, and validates
1672           the value just before actually returning.  Stack based buffer
1673           overflows (that need to overwrite this return address) now also
1674           overwrite the canary, which gets detected and the attack is then
1675           neutralized via a kernel panic.
1676           This feature requires gcc version 4.2 or above.
1677
1678 config DEPRECATED_PARAM_STRUCT
1679         bool "Provide old way to pass kernel parameters"
1680         help
1681           This was deprecated in 2001 and announced to live on for 5 years.
1682           Some old boot loaders still use this way.
1683
1684 endmenu
1685
1686 menu "Boot options"
1687
1688 # Compressed boot loader in ROM.  Yes, we really want to ask about
1689 # TEXT and BSS so we preserve their values in the config files.
1690 config ZBOOT_ROM_TEXT
1691         hex "Compressed ROM boot loader base address"
1692         default "0"
1693         help
1694           The physical address at which the ROM-able zImage is to be
1695           placed in the target.  Platforms which normally make use of
1696           ROM-able zImage formats normally set this to a suitable
1697           value in their defconfig file.
1698
1699           If ZBOOT_ROM is not enabled, this has no effect.
1700
1701 config ZBOOT_ROM_BSS
1702         hex "Compressed ROM boot loader BSS address"
1703         default "0"
1704         help
1705           The base address of an area of read/write memory in the target
1706           for the ROM-able zImage which must be available while the
1707           decompressor is running. It must be large enough to hold the
1708           entire decompressed kernel plus an additional 128 KiB.
1709           Platforms which normally make use of ROM-able zImage formats
1710           normally set this to a suitable value in their defconfig file.
1711
1712           If ZBOOT_ROM is not enabled, this has no effect.
1713
1714 config ZBOOT_ROM
1715         bool "Compressed boot loader in ROM/flash"
1716         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1717         help
1718           Say Y here if you intend to execute your compressed kernel image
1719           (zImage) directly from ROM or flash.  If unsure, say N.
1720
1721 config ZBOOT_ROM_MMCIF
1722         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
1723         depends on ZBOOT_ROM && ARCH_SH7372 && EXPERIMENTAL
1724         help
1725           Say Y here to include experimental MMCIF loading code in the
1726           ROM-able zImage. With this enabled it is possible to write the
1727           the ROM-able zImage kernel image to an MMC card and boot the
1728           kernel straight from the reset vector. At reset the processor
1729           Mask ROM will load the first part of the the ROM-able zImage
1730           which in turn loads the rest the kernel image to RAM using the
1731           MMCIF hardware block.
1732
1733 config CMDLINE
1734         string "Default kernel command string"
1735         default ""
1736         help
1737           On some architectures (EBSA110 and CATS), there is currently no way
1738           for the boot loader to pass arguments to the kernel. For these
1739           architectures, you should supply some command-line options at build
1740           time by entering them here. As a minimum, you should specify the
1741           memory size and the root device (e.g., mem=64M root=/dev/nfs).
1742
1743 choice
1744         prompt "Kernel command line type" if CMDLINE != ""
1745         default CMDLINE_FROM_BOOTLOADER
1746
1747 config CMDLINE_FROM_BOOTLOADER
1748         bool "Use bootloader kernel arguments if available"
1749         help
1750           Uses the command-line options passed by the boot loader. If
1751           the boot loader doesn't provide any, the default kernel command
1752           string provided in CMDLINE will be used.
1753
1754 config CMDLINE_EXTEND
1755         bool "Extend bootloader kernel arguments"
1756         help
1757           The command-line arguments provided by the boot loader will be
1758           appended to the default kernel command string.
1759
1760 config CMDLINE_FORCE
1761         bool "Always use the default kernel command string"
1762         help
1763           Always use the default kernel command string, even if the boot
1764           loader passes other arguments to the kernel.
1765           This is useful if you cannot or don't want to change the
1766           command-line options your boot loader passes to the kernel.
1767 endchoice
1768
1769 config XIP_KERNEL
1770         bool "Kernel Execute-In-Place from ROM"
1771         depends on !ZBOOT_ROM
1772         help
1773           Execute-In-Place allows the kernel to run from non-volatile storage
1774           directly addressable by the CPU, such as NOR flash. This saves RAM
1775           space since the text section of the kernel is not loaded from flash
1776           to RAM.  Read-write sections, such as the data section and stack,
1777           are still copied to RAM.  The XIP kernel is not compressed since
1778           it has to run directly from flash, so it will take more space to
1779           store it.  The flash address used to link the kernel object files,
1780           and for storing it, is configuration dependent. Therefore, if you
1781           say Y here, you must know the proper physical address where to
1782           store the kernel image depending on your own flash memory usage.
1783
1784           Also note that the make target becomes "make xipImage" rather than
1785           "make zImage" or "make Image".  The final kernel binary to put in
1786           ROM memory will be arch/arm/boot/xipImage.
1787
1788           If unsure, say N.
1789
1790 config XIP_PHYS_ADDR
1791         hex "XIP Kernel Physical Location"
1792         depends on XIP_KERNEL
1793         default "0x00080000"
1794         help
1795           This is the physical address in your flash memory the kernel will
1796           be linked for and stored to.  This address is dependent on your
1797           own flash usage.
1798
1799 config KEXEC
1800         bool "Kexec system call (EXPERIMENTAL)"
1801         depends on EXPERIMENTAL
1802         help
1803           kexec is a system call that implements the ability to shutdown your
1804           current kernel, and to start another kernel.  It is like a reboot
1805           but it is independent of the system firmware.   And like a reboot
1806           you can start any kernel with it, not just Linux.
1807
1808           It is an ongoing process to be certain the hardware in a machine
1809           is properly shutdown, so do not be surprised if this code does not
1810           initially work for you.  It may help to enable device hotplugging
1811           support.
1812
1813 config ATAGS_PROC
1814         bool "Export atags in procfs"
1815         depends on KEXEC
1816         default y
1817         help
1818           Should the atags used to boot the kernel be exported in an "atags"
1819           file in procfs. Useful with kexec.
1820
1821 config CRASH_DUMP
1822         bool "Build kdump crash kernel (EXPERIMENTAL)"
1823         depends on EXPERIMENTAL
1824         help
1825           Generate crash dump after being started by kexec. This should
1826           be normally only set in special crash dump kernels which are
1827           loaded in the main kernel with kexec-tools into a specially
1828           reserved region and then later executed after a crash by
1829           kdump/kexec. The crash dump kernel must be compiled to a
1830           memory address not used by the main kernel
1831
1832           For more details see Documentation/kdump/kdump.txt
1833
1834 config AUTO_ZRELADDR
1835         bool "Auto calculation of the decompressed kernel image address"
1836         depends on !ZBOOT_ROM && !ARCH_U300
1837         help
1838           ZRELADDR is the physical address where the decompressed kernel
1839           image will be placed. If AUTO_ZRELADDR is selected, the address
1840           will be determined at run-time by masking the current IP with
1841           0xf8000000. This assumes the zImage being placed in the first 128MB
1842           from start of memory.
1843
1844 endmenu
1845
1846 menu "CPU Power Management"
1847
1848 if ARCH_HAS_CPUFREQ
1849
1850 source "drivers/cpufreq/Kconfig"
1851
1852 config CPU_FREQ_IMX
1853         tristate "CPUfreq driver for i.MX CPUs"
1854         depends on ARCH_MXC && CPU_FREQ
1855         help
1856           This enables the CPUfreq driver for i.MX CPUs.
1857
1858 config CPU_FREQ_SA1100
1859         bool
1860
1861 config CPU_FREQ_SA1110
1862         bool
1863
1864 config CPU_FREQ_INTEGRATOR
1865         tristate "CPUfreq driver for ARM Integrator CPUs"
1866         depends on ARCH_INTEGRATOR && CPU_FREQ
1867         default y
1868         help
1869           This enables the CPUfreq driver for ARM Integrator CPUs.
1870
1871           For details, take a look at <file:Documentation/cpu-freq>.
1872
1873           If in doubt, say Y.
1874
1875 config CPU_FREQ_PXA
1876         bool
1877         depends on CPU_FREQ && ARCH_PXA && PXA25x
1878         default y
1879         select CPU_FREQ_DEFAULT_GOV_USERSPACE
1880
1881 config CPU_FREQ_S3C64XX
1882         bool "CPUfreq support for Samsung S3C64XX CPUs"
1883         depends on CPU_FREQ && CPU_S3C6410
1884
1885 config CPU_FREQ_S3C
1886         bool
1887         help
1888           Internal configuration node for common cpufreq on Samsung SoC
1889
1890 config CPU_FREQ_S3C24XX
1891         bool "CPUfreq driver for Samsung S3C24XX series CPUs (EXPERIMENTAL)"
1892         depends on ARCH_S3C2410 && CPU_FREQ && EXPERIMENTAL
1893         select CPU_FREQ_S3C
1894         help
1895           This enables the CPUfreq driver for the Samsung S3C24XX family
1896           of CPUs.
1897
1898           For details, take a look at <file:Documentation/cpu-freq>.
1899
1900           If in doubt, say N.
1901
1902 config CPU_FREQ_S3C24XX_PLL
1903         bool "Support CPUfreq changing of PLL frequency (EXPERIMENTAL)"
1904         depends on CPU_FREQ_S3C24XX && EXPERIMENTAL
1905         help
1906           Compile in support for changing the PLL frequency from the
1907           S3C24XX series CPUfreq driver. The PLL takes time to settle
1908           after a frequency change, so by default it is not enabled.
1909
1910           This also means that the PLL tables for the selected CPU(s) will
1911           be built which may increase the size of the kernel image.
1912
1913 config CPU_FREQ_S3C24XX_DEBUG
1914         bool "Debug CPUfreq Samsung driver core"
1915         depends on CPU_FREQ_S3C24XX
1916         help
1917           Enable s3c_freq_dbg for the Samsung S3C CPUfreq core
1918
1919 config CPU_FREQ_S3C24XX_IODEBUG
1920         bool "Debug CPUfreq Samsung driver IO timing"
1921         depends on CPU_FREQ_S3C24XX
1922         help
1923           Enable s3c_freq_iodbg for the Samsung S3C CPUfreq core
1924
1925 config CPU_FREQ_S3C24XX_DEBUGFS
1926         bool "Export debugfs for CPUFreq"
1927         depends on CPU_FREQ_S3C24XX && DEBUG_FS
1928         help
1929           Export status information via debugfs.
1930
1931 endif
1932
1933 source "drivers/cpuidle/Kconfig"
1934
1935 endmenu
1936
1937 menu "Floating point emulation"
1938
1939 comment "At least one emulation must be selected"
1940
1941 config FPE_NWFPE
1942         bool "NWFPE math emulation"
1943         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
1944         ---help---
1945           Say Y to include the NWFPE floating point emulator in the kernel.
1946           This is necessary to run most binaries. Linux does not currently
1947           support floating point hardware so you need to say Y here even if
1948           your machine has an FPA or floating point co-processor podule.
1949
1950           You may say N here if you are going to load the Acorn FPEmulator
1951           early in the bootup.
1952
1953 config FPE_NWFPE_XP
1954         bool "Support extended precision"
1955         depends on FPE_NWFPE
1956         help
1957           Say Y to include 80-bit support in the kernel floating-point
1958           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
1959           Note that gcc does not generate 80-bit operations by default,
1960           so in most cases this option only enlarges the size of the
1961           floating point emulator without any good reason.
1962
1963           You almost surely want to say N here.
1964
1965 config FPE_FASTFPE
1966         bool "FastFPE math emulation (EXPERIMENTAL)"
1967         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3 && EXPERIMENTAL
1968         ---help---
1969           Say Y here to include the FAST floating point emulator in the kernel.
1970           This is an experimental much faster emulator which now also has full
1971           precision for the mantissa.  It does not support any exceptions.
1972           It is very simple, and approximately 3-6 times faster than NWFPE.
1973
1974           It should be sufficient for most programs.  It may be not suitable
1975           for scientific calculations, but you have to check this for yourself.
1976           If you do not feel you need a faster FP emulation you should better
1977           choose NWFPE.
1978
1979 config VFP
1980         bool "VFP-format floating point maths"
1981         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
1982         help
1983           Say Y to include VFP support code in the kernel. This is needed
1984           if your hardware includes a VFP unit.
1985
1986           Please see <file:Documentation/arm/VFP/release-notes.txt> for
1987           release notes and additional status information.
1988
1989           Say N if your target does not have VFP hardware.
1990
1991 config VFPv3
1992         bool
1993         depends on VFP
1994         default y if CPU_V7
1995
1996 config NEON
1997         bool "Advanced SIMD (NEON) Extension support"
1998         depends on VFPv3 && CPU_V7
1999         help
2000           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2001           Extension.
2002
2003 endmenu
2004
2005 menu "Userspace binary formats"
2006
2007 source "fs/Kconfig.binfmt"
2008
2009 config ARTHUR
2010         tristate "RISC OS personality"
2011         depends on !AEABI
2012         help
2013           Say Y here to include the kernel code necessary if you want to run
2014           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2015           experimental; if this sounds frightening, say N and sleep in peace.
2016           You can also say M here to compile this support as a module (which
2017           will be called arthur).
2018
2019 endmenu
2020
2021 menu "Power management options"
2022
2023 source "kernel/power/Kconfig"
2024
2025 config ARCH_SUSPEND_POSSIBLE
2026         depends on !ARCH_S5P64X0 && !ARCH_S5P6442 && !ARCH_S5PC100
2027         depends on CPU_ARM920T || CPU_ARM926T || CPU_SA1100 || \
2028                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_XSC3 || CPU_XSCALE
2029         def_bool y
2030
2031 endmenu
2032
2033 source "net/Kconfig"
2034
2035 source "drivers/Kconfig"
2036
2037 source "fs/Kconfig"
2038
2039 source "arch/arm/Kconfig.debug"
2040
2041 source "security/Kconfig"
2042
2043 source "crypto/Kconfig"
2044
2045 source "lib/Kconfig"