Merge branch 'next/cleanup' into samsung/dt
[firefly-linux-kernel-4.4.55.git] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select HAVE_AOUT
5         select HAVE_DMA_API_DEBUG
6         select HAVE_IDE if PCI || ISA || PCMCIA
7         select HAVE_MEMBLOCK
8         select RTC_LIB
9         select SYS_SUPPORTS_APM_EMULATION
10         select GENERIC_ATOMIC64 if (CPU_V6 || !CPU_32v6K || !AEABI)
11         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
12         select HAVE_ARCH_KGDB
13         select HAVE_KPROBES if !XIP_KERNEL
14         select HAVE_KRETPROBES if (HAVE_KPROBES)
15         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
16         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
17         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
18         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
19         select HAVE_GENERIC_DMA_COHERENT
20         select HAVE_KERNEL_GZIP
21         select HAVE_KERNEL_LZO
22         select HAVE_KERNEL_LZMA
23         select HAVE_IRQ_WORK
24         select HAVE_PERF_EVENTS
25         select PERF_USE_VMALLOC
26         select HAVE_REGS_AND_STACK_ACCESS_API
27         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
28         select HAVE_C_RECORDMCOUNT
29         select HAVE_GENERIC_HARDIRQS
30         select HAVE_SPARSE_IRQ
31         select GENERIC_IRQ_SHOW
32         select CPU_PM if (SUSPEND || CPU_IDLE)
33         help
34           The ARM series is a line of low-power-consumption RISC chip designs
35           licensed by ARM Ltd and targeted at embedded applications and
36           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
37           manufactured, but legacy ARM-based PC hardware remains popular in
38           Europe.  There is an ARM Linux project with a web page at
39           <http://www.arm.linux.org.uk/>.
40
41 config ARM_HAS_SG_CHAIN
42         bool
43
44 config HAVE_PWM
45         bool
46
47 config MIGHT_HAVE_PCI
48         bool
49
50 config SYS_SUPPORTS_APM_EMULATION
51         bool
52
53 config HAVE_SCHED_CLOCK
54         bool
55
56 config GENERIC_GPIO
57         bool
58
59 config ARCH_USES_GETTIMEOFFSET
60         bool
61         default n
62
63 config GENERIC_CLOCKEVENTS
64         bool
65
66 config GENERIC_CLOCKEVENTS_BROADCAST
67         bool
68         depends on GENERIC_CLOCKEVENTS
69         default y if SMP
70
71 config KTIME_SCALAR
72         bool
73         default y
74
75 config HAVE_TCM
76         bool
77         select GENERIC_ALLOCATOR
78
79 config HAVE_PROC_CPU
80         bool
81
82 config NO_IOPORT
83         bool
84
85 config EISA
86         bool
87         ---help---
88           The Extended Industry Standard Architecture (EISA) bus was
89           developed as an open alternative to the IBM MicroChannel bus.
90
91           The EISA bus provided some of the features of the IBM MicroChannel
92           bus while maintaining backward compatibility with cards made for
93           the older ISA bus.  The EISA bus saw limited use between 1988 and
94           1995 when it was made obsolete by the PCI bus.
95
96           Say Y here if you are building a kernel for an EISA-based machine.
97
98           Otherwise, say N.
99
100 config SBUS
101         bool
102
103 config MCA
104         bool
105         help
106           MicroChannel Architecture is found in some IBM PS/2 machines and
107           laptops.  It is a bus system similar to PCI or ISA. See
108           <file:Documentation/mca.txt> (and especially the web page given
109           there) before attempting to build an MCA bus kernel.
110
111 config STACKTRACE_SUPPORT
112         bool
113         default y
114
115 config HAVE_LATENCYTOP_SUPPORT
116         bool
117         depends on !SMP
118         default y
119
120 config LOCKDEP_SUPPORT
121         bool
122         default y
123
124 config TRACE_IRQFLAGS_SUPPORT
125         bool
126         default y
127
128 config HARDIRQS_SW_RESEND
129         bool
130         default y
131
132 config GENERIC_IRQ_PROBE
133         bool
134         default y
135
136 config GENERIC_LOCKBREAK
137         bool
138         default y
139         depends on SMP && PREEMPT
140
141 config RWSEM_GENERIC_SPINLOCK
142         bool
143         default y
144
145 config RWSEM_XCHGADD_ALGORITHM
146         bool
147
148 config ARCH_HAS_ILOG2_U32
149         bool
150
151 config ARCH_HAS_ILOG2_U64
152         bool
153
154 config ARCH_HAS_CPUFREQ
155         bool
156         help
157           Internal node to signify that the ARCH has CPUFREQ support
158           and that the relevant menu configurations are displayed for
159           it.
160
161 config ARCH_HAS_CPU_IDLE_WAIT
162        def_bool y
163
164 config GENERIC_HWEIGHT
165         bool
166         default y
167
168 config GENERIC_CALIBRATE_DELAY
169         bool
170         default y
171
172 config ARCH_MAY_HAVE_PC_FDC
173         bool
174
175 config ZONE_DMA
176         bool
177
178 config NEED_DMA_MAP_STATE
179        def_bool y
180
181 config GENERIC_ISA_DMA
182         bool
183
184 config FIQ
185         bool
186
187 config ARCH_MTD_XIP
188         bool
189
190 config VECTORS_BASE
191         hex
192         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
193         default DRAM_BASE if REMAP_VECTORS_TO_RAM
194         default 0x00000000
195         help
196           The base address of exception vectors.
197
198 config ARM_PATCH_PHYS_VIRT
199         bool "Patch physical to virtual translations at runtime" if EMBEDDED
200         default y
201         depends on !XIP_KERNEL && MMU
202         depends on !ARCH_REALVIEW || !SPARSEMEM
203         help
204           Patch phys-to-virt and virt-to-phys translation functions at
205           boot and module load time according to the position of the
206           kernel in system memory.
207
208           This can only be used with non-XIP MMU kernels where the base
209           of physical memory is at a 16MB boundary.
210
211           Only disable this option if you know that you do not require
212           this feature (eg, building a kernel for a single machine) and
213           you need to shrink the kernel to the minimal size.
214
215 config NEED_MACH_MEMORY_H
216         bool
217         help
218           Select this when mach/memory.h is required to provide special
219           definitions for this platform.  The need for mach/memory.h should
220           be avoided when possible.
221
222 config PHYS_OFFSET
223         hex "Physical address of main memory" if MMU
224         depends on !ARM_PATCH_PHYS_VIRT && !NEED_MACH_MEMORY_H
225         default DRAM_BASE if !MMU
226         help
227           Please provide the physical address corresponding to the
228           location of main memory in your system.
229
230 config GENERIC_BUG
231         def_bool y
232         depends on BUG
233
234 source "init/Kconfig"
235
236 source "kernel/Kconfig.freezer"
237
238 menu "System Type"
239
240 config MMU
241         bool "MMU-based Paged Memory Management Support"
242         default y
243         help
244           Select if you want MMU-based virtualised addressing space
245           support by paged memory management. If unsure, say 'Y'.
246
247 #
248 # The "ARM system type" choice list is ordered alphabetically by option
249 # text.  Please add new entries in the option alphabetic order.
250 #
251 choice
252         prompt "ARM system type"
253         default ARCH_VERSATILE
254
255 config ARCH_INTEGRATOR
256         bool "ARM Ltd. Integrator family"
257         select ARM_AMBA
258         select ARCH_HAS_CPUFREQ
259         select CLKDEV_LOOKUP
260         select HAVE_MACH_CLKDEV
261         select HAVE_TCM
262         select ICST
263         select GENERIC_CLOCKEVENTS
264         select PLAT_VERSATILE
265         select PLAT_VERSATILE_FPGA_IRQ
266         select NEED_MACH_MEMORY_H
267         help
268           Support for ARM's Integrator platform.
269
270 config ARCH_REALVIEW
271         bool "ARM Ltd. RealView family"
272         select ARM_AMBA
273         select CLKDEV_LOOKUP
274         select HAVE_MACH_CLKDEV
275         select ICST
276         select GENERIC_CLOCKEVENTS
277         select ARCH_WANT_OPTIONAL_GPIOLIB
278         select PLAT_VERSATILE
279         select PLAT_VERSATILE_CLCD
280         select ARM_TIMER_SP804
281         select GPIO_PL061 if GPIOLIB
282         select NEED_MACH_MEMORY_H
283         help
284           This enables support for ARM Ltd RealView boards.
285
286 config ARCH_VERSATILE
287         bool "ARM Ltd. Versatile family"
288         select ARM_AMBA
289         select ARM_VIC
290         select CLKDEV_LOOKUP
291         select HAVE_MACH_CLKDEV
292         select ICST
293         select GENERIC_CLOCKEVENTS
294         select ARCH_WANT_OPTIONAL_GPIOLIB
295         select PLAT_VERSATILE
296         select PLAT_VERSATILE_CLCD
297         select PLAT_VERSATILE_FPGA_IRQ
298         select ARM_TIMER_SP804
299         help
300           This enables support for ARM Ltd Versatile board.
301
302 config ARCH_VEXPRESS
303         bool "ARM Ltd. Versatile Express family"
304         select ARCH_WANT_OPTIONAL_GPIOLIB
305         select ARM_AMBA
306         select ARM_TIMER_SP804
307         select CLKDEV_LOOKUP
308         select HAVE_MACH_CLKDEV
309         select GENERIC_CLOCKEVENTS
310         select HAVE_CLK
311         select HAVE_PATA_PLATFORM
312         select ICST
313         select PLAT_VERSATILE
314         select PLAT_VERSATILE_CLCD
315         help
316           This enables support for the ARM Ltd Versatile Express boards.
317
318 config ARCH_AT91
319         bool "Atmel AT91"
320         select ARCH_REQUIRE_GPIOLIB
321         select HAVE_CLK
322         select CLKDEV_LOOKUP
323         help
324           This enables support for systems based on the Atmel AT91RM9200,
325           AT91SAM9 and AT91CAP9 processors.
326
327 config ARCH_BCMRING
328         bool "Broadcom BCMRING"
329         depends on MMU
330         select CPU_V6
331         select ARM_AMBA
332         select ARM_TIMER_SP804
333         select CLKDEV_LOOKUP
334         select GENERIC_CLOCKEVENTS
335         select ARCH_WANT_OPTIONAL_GPIOLIB
336         help
337           Support for Broadcom's BCMRing platform.
338
339 config ARCH_HIGHBANK
340         bool "Calxeda Highbank-based"
341         select ARCH_WANT_OPTIONAL_GPIOLIB
342         select ARM_AMBA
343         select ARM_GIC
344         select ARM_TIMER_SP804
345         select CACHE_L2X0
346         select CLKDEV_LOOKUP
347         select CPU_V7
348         select GENERIC_CLOCKEVENTS
349         select HAVE_ARM_SCU
350         select HAVE_SMP
351         select USE_OF
352         help
353           Support for the Calxeda Highbank SoC based boards.
354
355 config ARCH_CLPS711X
356         bool "Cirrus Logic CLPS711x/EP721x-based"
357         select CPU_ARM720T
358         select ARCH_USES_GETTIMEOFFSET
359         select NEED_MACH_MEMORY_H
360         help
361           Support for Cirrus Logic 711x/721x based boards.
362
363 config ARCH_CNS3XXX
364         bool "Cavium Networks CNS3XXX family"
365         select CPU_V6K
366         select GENERIC_CLOCKEVENTS
367         select ARM_GIC
368         select MIGHT_HAVE_CACHE_L2X0
369         select MIGHT_HAVE_PCI
370         select PCI_DOMAINS if PCI
371         help
372           Support for Cavium Networks CNS3XXX platform.
373
374 config ARCH_GEMINI
375         bool "Cortina Systems Gemini"
376         select CPU_FA526
377         select ARCH_REQUIRE_GPIOLIB
378         select ARCH_USES_GETTIMEOFFSET
379         help
380           Support for the Cortina Systems Gemini family SoCs
381
382 config ARCH_PRIMA2
383         bool "CSR SiRFSoC PRIMA2 ARM Cortex A9 Platform"
384         select CPU_V7
385         select NO_IOPORT
386         select GENERIC_CLOCKEVENTS
387         select CLKDEV_LOOKUP
388         select GENERIC_IRQ_CHIP
389         select MIGHT_HAVE_CACHE_L2X0
390         select USE_OF
391         select ZONE_DMA
392         help
393           Support for CSR SiRFSoC ARM Cortex A9 Platform
394
395 config ARCH_EBSA110
396         bool "EBSA-110"
397         select CPU_SA110
398         select ISA
399         select NO_IOPORT
400         select ARCH_USES_GETTIMEOFFSET
401         select NEED_MACH_MEMORY_H
402         help
403           This is an evaluation board for the StrongARM processor available
404           from Digital. It has limited hardware on-board, including an
405           Ethernet interface, two PCMCIA sockets, two serial ports and a
406           parallel port.
407
408 config ARCH_EP93XX
409         bool "EP93xx-based"
410         select CPU_ARM920T
411         select ARM_AMBA
412         select ARM_VIC
413         select CLKDEV_LOOKUP
414         select ARCH_REQUIRE_GPIOLIB
415         select ARCH_HAS_HOLES_MEMORYMODEL
416         select ARCH_USES_GETTIMEOFFSET
417         select NEED_MACH_MEMORY_H
418         help
419           This enables support for the Cirrus EP93xx series of CPUs.
420
421 config ARCH_FOOTBRIDGE
422         bool "FootBridge"
423         select CPU_SA110
424         select FOOTBRIDGE
425         select GENERIC_CLOCKEVENTS
426         select HAVE_IDE
427         select NEED_MACH_MEMORY_H
428         help
429           Support for systems based on the DC21285 companion chip
430           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
431
432 config ARCH_MXC
433         bool "Freescale MXC/iMX-based"
434         select GENERIC_CLOCKEVENTS
435         select ARCH_REQUIRE_GPIOLIB
436         select CLKDEV_LOOKUP
437         select CLKSRC_MMIO
438         select GENERIC_IRQ_CHIP
439         select HAVE_SCHED_CLOCK
440         select MULTI_IRQ_HANDLER
441         help
442           Support for Freescale MXC/iMX-based family of processors
443
444 config ARCH_MXS
445         bool "Freescale MXS-based"
446         select GENERIC_CLOCKEVENTS
447         select ARCH_REQUIRE_GPIOLIB
448         select CLKDEV_LOOKUP
449         select CLKSRC_MMIO
450         help
451           Support for Freescale MXS-based family of processors
452
453 config ARCH_NETX
454         bool "Hilscher NetX based"
455         select CLKSRC_MMIO
456         select CPU_ARM926T
457         select ARM_VIC
458         select GENERIC_CLOCKEVENTS
459         help
460           This enables support for systems based on the Hilscher NetX Soc
461
462 config ARCH_H720X
463         bool "Hynix HMS720x-based"
464         select CPU_ARM720T
465         select ISA_DMA_API
466         select ARCH_USES_GETTIMEOFFSET
467         help
468           This enables support for systems based on the Hynix HMS720x
469
470 config ARCH_IOP13XX
471         bool "IOP13xx-based"
472         depends on MMU
473         select CPU_XSC3
474         select PLAT_IOP
475         select PCI
476         select ARCH_SUPPORTS_MSI
477         select VMSPLIT_1G
478         select NEED_MACH_MEMORY_H
479         help
480           Support for Intel's IOP13XX (XScale) family of processors.
481
482 config ARCH_IOP32X
483         bool "IOP32x-based"
484         depends on MMU
485         select CPU_XSCALE
486         select PLAT_IOP
487         select PCI
488         select ARCH_REQUIRE_GPIOLIB
489         help
490           Support for Intel's 80219 and IOP32X (XScale) family of
491           processors.
492
493 config ARCH_IOP33X
494         bool "IOP33x-based"
495         depends on MMU
496         select CPU_XSCALE
497         select PLAT_IOP
498         select PCI
499         select ARCH_REQUIRE_GPIOLIB
500         help
501           Support for Intel's IOP33X (XScale) family of processors.
502
503 config ARCH_IXP23XX
504         bool "IXP23XX-based"
505         depends on MMU
506         select CPU_XSC3
507         select PCI
508         select ARCH_USES_GETTIMEOFFSET
509         select NEED_MACH_MEMORY_H
510         help
511           Support for Intel's IXP23xx (XScale) family of processors.
512
513 config ARCH_IXP2000
514         bool "IXP2400/2800-based"
515         depends on MMU
516         select CPU_XSCALE
517         select PCI
518         select ARCH_USES_GETTIMEOFFSET
519         select NEED_MACH_MEMORY_H
520         help
521           Support for Intel's IXP2400/2800 (XScale) family of processors.
522
523 config ARCH_IXP4XX
524         bool "IXP4xx-based"
525         depends on MMU
526         select CLKSRC_MMIO
527         select CPU_XSCALE
528         select GENERIC_GPIO
529         select GENERIC_CLOCKEVENTS
530         select HAVE_SCHED_CLOCK
531         select MIGHT_HAVE_PCI
532         select DMABOUNCE if PCI
533         help
534           Support for Intel's IXP4XX (XScale) family of processors.
535
536 config ARCH_DOVE
537         bool "Marvell Dove"
538         select CPU_V7
539         select PCI
540         select ARCH_REQUIRE_GPIOLIB
541         select GENERIC_CLOCKEVENTS
542         select PLAT_ORION
543         help
544           Support for the Marvell Dove SoC 88AP510
545
546 config ARCH_KIRKWOOD
547         bool "Marvell Kirkwood"
548         select CPU_FEROCEON
549         select PCI
550         select ARCH_REQUIRE_GPIOLIB
551         select GENERIC_CLOCKEVENTS
552         select PLAT_ORION
553         help
554           Support for the following Marvell Kirkwood series SoCs:
555           88F6180, 88F6192 and 88F6281.
556
557 config ARCH_LPC32XX
558         bool "NXP LPC32XX"
559         select CLKSRC_MMIO
560         select CPU_ARM926T
561         select ARCH_REQUIRE_GPIOLIB
562         select HAVE_IDE
563         select ARM_AMBA
564         select USB_ARCH_HAS_OHCI
565         select CLKDEV_LOOKUP
566         select GENERIC_CLOCKEVENTS
567         help
568           Support for the NXP LPC32XX family of processors
569
570 config ARCH_MV78XX0
571         bool "Marvell MV78xx0"
572         select CPU_FEROCEON
573         select PCI
574         select ARCH_REQUIRE_GPIOLIB
575         select GENERIC_CLOCKEVENTS
576         select PLAT_ORION
577         help
578           Support for the following Marvell MV78xx0 series SoCs:
579           MV781x0, MV782x0.
580
581 config ARCH_ORION5X
582         bool "Marvell Orion"
583         depends on MMU
584         select CPU_FEROCEON
585         select PCI
586         select ARCH_REQUIRE_GPIOLIB
587         select GENERIC_CLOCKEVENTS
588         select PLAT_ORION
589         help
590           Support for the following Marvell Orion 5x series SoCs:
591           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
592           Orion-2 (5281), Orion-1-90 (6183).
593
594 config ARCH_MMP
595         bool "Marvell PXA168/910/MMP2"
596         depends on MMU
597         select ARCH_REQUIRE_GPIOLIB
598         select CLKDEV_LOOKUP
599         select GENERIC_CLOCKEVENTS
600         select HAVE_SCHED_CLOCK
601         select TICK_ONESHOT
602         select PLAT_PXA
603         select SPARSE_IRQ
604         select GENERIC_ALLOCATOR
605         help
606           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
607
608 config ARCH_KS8695
609         bool "Micrel/Kendin KS8695"
610         select CPU_ARM922T
611         select ARCH_REQUIRE_GPIOLIB
612         select ARCH_USES_GETTIMEOFFSET
613         select NEED_MACH_MEMORY_H
614         help
615           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
616           System-on-Chip devices.
617
618 config ARCH_W90X900
619         bool "Nuvoton W90X900 CPU"
620         select CPU_ARM926T
621         select ARCH_REQUIRE_GPIOLIB
622         select CLKDEV_LOOKUP
623         select CLKSRC_MMIO
624         select GENERIC_CLOCKEVENTS
625         help
626           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
627           At present, the w90x900 has been renamed nuc900, regarding
628           the ARM series product line, you can login the following
629           link address to know more.
630
631           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
632                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
633
634 config ARCH_TEGRA
635         bool "NVIDIA Tegra"
636         select CLKDEV_LOOKUP
637         select CLKSRC_MMIO
638         select GENERIC_CLOCKEVENTS
639         select GENERIC_GPIO
640         select HAVE_CLK
641         select HAVE_SCHED_CLOCK
642         select HAVE_SMP
643         select MIGHT_HAVE_CACHE_L2X0
644         select ARCH_HAS_CPUFREQ
645         help
646           This enables support for NVIDIA Tegra based systems (Tegra APX,
647           Tegra 6xx and Tegra 2 series).
648
649 config ARCH_PICOXCELL
650         bool "Picochip picoXcell"
651         select ARCH_REQUIRE_GPIOLIB
652         select ARM_PATCH_PHYS_VIRT
653         select ARM_VIC
654         select CPU_V6K
655         select DW_APB_TIMER
656         select GENERIC_CLOCKEVENTS
657         select GENERIC_GPIO
658         select HAVE_SCHED_CLOCK
659         select HAVE_TCM
660         select NO_IOPORT
661         select SPARSE_IRQ
662         select USE_OF
663         help
664           This enables support for systems based on the Picochip picoXcell
665           family of Femtocell devices.  The picoxcell support requires device tree
666           for all boards.
667
668 config ARCH_PNX4008
669         bool "Philips Nexperia PNX4008 Mobile"
670         select CPU_ARM926T
671         select CLKDEV_LOOKUP
672         select ARCH_USES_GETTIMEOFFSET
673         help
674           This enables support for Philips PNX4008 mobile platform.
675
676 config ARCH_PXA
677         bool "PXA2xx/PXA3xx-based"
678         depends on MMU
679         select ARCH_MTD_XIP
680         select ARCH_HAS_CPUFREQ
681         select CLKDEV_LOOKUP
682         select CLKSRC_MMIO
683         select ARCH_REQUIRE_GPIOLIB
684         select GENERIC_CLOCKEVENTS
685         select HAVE_SCHED_CLOCK
686         select TICK_ONESHOT
687         select PLAT_PXA
688         select SPARSE_IRQ
689         select AUTO_ZRELADDR
690         select MULTI_IRQ_HANDLER
691         select ARM_CPU_SUSPEND if PM
692         select HAVE_IDE
693         help
694           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
695
696 config ARCH_MSM
697         bool "Qualcomm MSM"
698         select HAVE_CLK
699         select GENERIC_CLOCKEVENTS
700         select ARCH_REQUIRE_GPIOLIB
701         select CLKDEV_LOOKUP
702         help
703           Support for Qualcomm MSM/QSD based systems.  This runs on the
704           apps processor of the MSM/QSD and depends on a shared memory
705           interface to the modem processor which runs the baseband
706           stack and controls some vital subsystems
707           (clock and power control, etc).
708
709 config ARCH_SHMOBILE
710         bool "Renesas SH-Mobile / R-Mobile"
711         select HAVE_CLK
712         select CLKDEV_LOOKUP
713         select HAVE_MACH_CLKDEV
714         select HAVE_SMP
715         select GENERIC_CLOCKEVENTS
716         select MIGHT_HAVE_CACHE_L2X0
717         select NO_IOPORT
718         select SPARSE_IRQ
719         select MULTI_IRQ_HANDLER
720         select PM_GENERIC_DOMAINS if PM
721         select NEED_MACH_MEMORY_H
722         help
723           Support for Renesas's SH-Mobile and R-Mobile ARM platforms.
724
725 config ARCH_RPC
726         bool "RiscPC"
727         select ARCH_ACORN
728         select FIQ
729         select TIMER_ACORN
730         select ARCH_MAY_HAVE_PC_FDC
731         select HAVE_PATA_PLATFORM
732         select ISA_DMA_API
733         select NO_IOPORT
734         select ARCH_SPARSEMEM_ENABLE
735         select ARCH_USES_GETTIMEOFFSET
736         select HAVE_IDE
737         select NEED_MACH_MEMORY_H
738         help
739           On the Acorn Risc-PC, Linux can support the internal IDE disk and
740           CD-ROM interface, serial and parallel port, and the floppy drive.
741
742 config ARCH_SA1100
743         bool "SA1100-based"
744         select CLKSRC_MMIO
745         select CPU_SA1100
746         select ISA
747         select ARCH_SPARSEMEM_ENABLE
748         select ARCH_MTD_XIP
749         select ARCH_HAS_CPUFREQ
750         select CPU_FREQ
751         select GENERIC_CLOCKEVENTS
752         select HAVE_CLK
753         select HAVE_SCHED_CLOCK
754         select TICK_ONESHOT
755         select ARCH_REQUIRE_GPIOLIB
756         select HAVE_IDE
757         select NEED_MACH_MEMORY_H
758         help
759           Support for StrongARM 11x0 based boards.
760
761 config ARCH_S3C2410
762         bool "Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443, S3C2450"
763         select GENERIC_GPIO
764         select ARCH_HAS_CPUFREQ
765         select HAVE_CLK
766         select CLKDEV_LOOKUP
767         select ARCH_USES_GETTIMEOFFSET
768         select HAVE_S3C2410_I2C if I2C
769         help
770           Samsung S3C2410X CPU based systems, such as the Simtec Electronics
771           BAST (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or
772           the Samsung SMDK2410 development board (and derivatives).
773
774           Note, the S3C2416 and the S3C2450 are so close that they even share
775           the same SoC ID code. This means that there is no separate machine
776           directory (no arch/arm/mach-s3c2450) as the S3C2416 was first.
777
778 config ARCH_S3C64XX
779         bool "Samsung S3C64XX"
780         select PLAT_SAMSUNG
781         select CPU_V6
782         select ARM_VIC
783         select HAVE_CLK
784         select HAVE_TCM
785         select CLKDEV_LOOKUP
786         select NO_IOPORT
787         select ARCH_USES_GETTIMEOFFSET
788         select ARCH_HAS_CPUFREQ
789         select ARCH_REQUIRE_GPIOLIB
790         select SAMSUNG_CLKSRC
791         select SAMSUNG_IRQ_VIC_TIMER
792         select S3C_GPIO_TRACK
793         select S3C_DEV_NAND
794         select USB_ARCH_HAS_OHCI
795         select SAMSUNG_GPIOLIB_4BIT
796         select HAVE_S3C2410_I2C if I2C
797         select HAVE_S3C2410_WATCHDOG if WATCHDOG
798         help
799           Samsung S3C64XX series based systems
800
801 config ARCH_S5P64X0
802         bool "Samsung S5P6440 S5P6450"
803         select CPU_V6
804         select GENERIC_GPIO
805         select HAVE_CLK
806         select CLKDEV_LOOKUP
807         select CLKSRC_MMIO
808         select HAVE_S3C2410_WATCHDOG if WATCHDOG
809         select GENERIC_CLOCKEVENTS
810         select HAVE_SCHED_CLOCK
811         select HAVE_S3C2410_I2C if I2C
812         select HAVE_S3C_RTC if RTC_CLASS
813         help
814           Samsung S5P64X0 CPU based systems, such as the Samsung SMDK6440,
815           SMDK6450.
816
817 config ARCH_S5PC100
818         bool "Samsung S5PC100"
819         select GENERIC_GPIO
820         select HAVE_CLK
821         select CLKDEV_LOOKUP
822         select CPU_V7
823         select ARM_L1_CACHE_SHIFT_6
824         select ARCH_USES_GETTIMEOFFSET
825         select HAVE_S3C2410_I2C if I2C
826         select HAVE_S3C_RTC if RTC_CLASS
827         select HAVE_S3C2410_WATCHDOG if WATCHDOG
828         help
829           Samsung S5PC100 series based systems
830
831 config ARCH_S5PV210
832         bool "Samsung S5PV210/S5PC110"
833         select CPU_V7
834         select ARCH_SPARSEMEM_ENABLE
835         select ARCH_HAS_HOLES_MEMORYMODEL
836         select GENERIC_GPIO
837         select HAVE_CLK
838         select CLKDEV_LOOKUP
839         select CLKSRC_MMIO
840         select ARM_L1_CACHE_SHIFT_6
841         select ARCH_HAS_CPUFREQ
842         select GENERIC_CLOCKEVENTS
843         select HAVE_SCHED_CLOCK
844         select HAVE_S3C2410_I2C if I2C
845         select HAVE_S3C_RTC if RTC_CLASS
846         select HAVE_S3C2410_WATCHDOG if WATCHDOG
847         select NEED_MACH_MEMORY_H
848         help
849           Samsung S5PV210/S5PC110 series based systems
850
851 config ARCH_EXYNOS
852         bool "SAMSUNG EXYNOS"
853         select CPU_V7
854         select ARCH_SPARSEMEM_ENABLE
855         select ARCH_HAS_HOLES_MEMORYMODEL
856         select GENERIC_GPIO
857         select HAVE_CLK
858         select CLKDEV_LOOKUP
859         select ARCH_HAS_CPUFREQ
860         select GENERIC_CLOCKEVENTS
861         select HAVE_S3C_RTC if RTC_CLASS
862         select HAVE_S3C2410_I2C if I2C
863         select HAVE_S3C2410_WATCHDOG if WATCHDOG
864         select NEED_MACH_MEMORY_H
865         help
866           Support for SAMSUNG's EXYNOS SoCs (EXYNOS4/5)
867
868 config ARCH_SHARK
869         bool "Shark"
870         select CPU_SA110
871         select ISA
872         select ISA_DMA
873         select ZONE_DMA
874         select PCI
875         select ARCH_USES_GETTIMEOFFSET
876         select NEED_MACH_MEMORY_H
877         help
878           Support for the StrongARM based Digital DNARD machine, also known
879           as "Shark" (<http://www.shark-linux.de/shark.html>).
880
881 config ARCH_U300
882         bool "ST-Ericsson U300 Series"
883         depends on MMU
884         select CLKSRC_MMIO
885         select CPU_ARM926T
886         select HAVE_SCHED_CLOCK
887         select HAVE_TCM
888         select ARM_AMBA
889         select ARM_PATCH_PHYS_VIRT
890         select ARM_VIC
891         select GENERIC_CLOCKEVENTS
892         select CLKDEV_LOOKUP
893         select HAVE_MACH_CLKDEV
894         select GENERIC_GPIO
895         select ARCH_REQUIRE_GPIOLIB
896         help
897           Support for ST-Ericsson U300 series mobile platforms.
898
899 config ARCH_U8500
900         bool "ST-Ericsson U8500 Series"
901         select CPU_V7
902         select ARM_AMBA
903         select GENERIC_CLOCKEVENTS
904         select CLKDEV_LOOKUP
905         select ARCH_REQUIRE_GPIOLIB
906         select ARCH_HAS_CPUFREQ
907         select HAVE_SMP
908         select MIGHT_HAVE_CACHE_L2X0
909         help
910           Support for ST-Ericsson's Ux500 architecture
911
912 config ARCH_NOMADIK
913         bool "STMicroelectronics Nomadik"
914         select ARM_AMBA
915         select ARM_VIC
916         select CPU_ARM926T
917         select CLKDEV_LOOKUP
918         select GENERIC_CLOCKEVENTS
919         select MIGHT_HAVE_CACHE_L2X0
920         select ARCH_REQUIRE_GPIOLIB
921         help
922           Support for the Nomadik platform by ST-Ericsson
923
924 config ARCH_DAVINCI
925         bool "TI DaVinci"
926         select GENERIC_CLOCKEVENTS
927         select ARCH_REQUIRE_GPIOLIB
928         select ZONE_DMA
929         select HAVE_IDE
930         select CLKDEV_LOOKUP
931         select GENERIC_ALLOCATOR
932         select GENERIC_IRQ_CHIP
933         select ARCH_HAS_HOLES_MEMORYMODEL
934         help
935           Support for TI's DaVinci platform.
936
937 config ARCH_OMAP
938         bool "TI OMAP"
939         select HAVE_CLK
940         select ARCH_REQUIRE_GPIOLIB
941         select ARCH_HAS_CPUFREQ
942         select CLKSRC_MMIO
943         select GENERIC_CLOCKEVENTS
944         select HAVE_SCHED_CLOCK
945         select ARCH_HAS_HOLES_MEMORYMODEL
946         help
947           Support for TI's OMAP platform (OMAP1/2/3/4).
948
949 config PLAT_SPEAR
950         bool "ST SPEAr"
951         select ARM_AMBA
952         select ARCH_REQUIRE_GPIOLIB
953         select CLKDEV_LOOKUP
954         select CLKSRC_MMIO
955         select GENERIC_CLOCKEVENTS
956         select HAVE_CLK
957         help
958           Support for ST's SPEAr platform (SPEAr3xx, SPEAr6xx and SPEAr13xx).
959
960 config ARCH_VT8500
961         bool "VIA/WonderMedia 85xx"
962         select CPU_ARM926T
963         select GENERIC_GPIO
964         select ARCH_HAS_CPUFREQ
965         select GENERIC_CLOCKEVENTS
966         select ARCH_REQUIRE_GPIOLIB
967         select HAVE_PWM
968         help
969           Support for VIA/WonderMedia VT8500/WM85xx System-on-Chip.
970
971 config ARCH_ZYNQ
972         bool "Xilinx Zynq ARM Cortex A9 Platform"
973         select CPU_V7
974         select GENERIC_CLOCKEVENTS
975         select CLKDEV_LOOKUP
976         select ARM_GIC
977         select ARM_AMBA
978         select ICST
979         select MIGHT_HAVE_CACHE_L2X0
980         select USE_OF
981         help
982           Support for Xilinx Zynq ARM Cortex A9 Platform
983 endchoice
984
985 #
986 # This is sorted alphabetically by mach-* pathname.  However, plat-*
987 # Kconfigs may be included either alphabetically (according to the
988 # plat- suffix) or along side the corresponding mach-* source.
989 #
990 source "arch/arm/mach-at91/Kconfig"
991
992 source "arch/arm/mach-bcmring/Kconfig"
993
994 source "arch/arm/mach-clps711x/Kconfig"
995
996 source "arch/arm/mach-cns3xxx/Kconfig"
997
998 source "arch/arm/mach-davinci/Kconfig"
999
1000 source "arch/arm/mach-dove/Kconfig"
1001
1002 source "arch/arm/mach-ep93xx/Kconfig"
1003
1004 source "arch/arm/mach-footbridge/Kconfig"
1005
1006 source "arch/arm/mach-gemini/Kconfig"
1007
1008 source "arch/arm/mach-h720x/Kconfig"
1009
1010 source "arch/arm/mach-integrator/Kconfig"
1011
1012 source "arch/arm/mach-iop32x/Kconfig"
1013
1014 source "arch/arm/mach-iop33x/Kconfig"
1015
1016 source "arch/arm/mach-iop13xx/Kconfig"
1017
1018 source "arch/arm/mach-ixp4xx/Kconfig"
1019
1020 source "arch/arm/mach-ixp2000/Kconfig"
1021
1022 source "arch/arm/mach-ixp23xx/Kconfig"
1023
1024 source "arch/arm/mach-kirkwood/Kconfig"
1025
1026 source "arch/arm/mach-ks8695/Kconfig"
1027
1028 source "arch/arm/mach-lpc32xx/Kconfig"
1029
1030 source "arch/arm/mach-msm/Kconfig"
1031
1032 source "arch/arm/mach-mv78xx0/Kconfig"
1033
1034 source "arch/arm/plat-mxc/Kconfig"
1035
1036 source "arch/arm/mach-mxs/Kconfig"
1037
1038 source "arch/arm/mach-netx/Kconfig"
1039
1040 source "arch/arm/mach-nomadik/Kconfig"
1041 source "arch/arm/plat-nomadik/Kconfig"
1042
1043 source "arch/arm/plat-omap/Kconfig"
1044
1045 source "arch/arm/mach-omap1/Kconfig"
1046
1047 source "arch/arm/mach-omap2/Kconfig"
1048
1049 source "arch/arm/mach-orion5x/Kconfig"
1050
1051 source "arch/arm/mach-pxa/Kconfig"
1052 source "arch/arm/plat-pxa/Kconfig"
1053
1054 source "arch/arm/mach-mmp/Kconfig"
1055
1056 source "arch/arm/mach-realview/Kconfig"
1057
1058 source "arch/arm/mach-sa1100/Kconfig"
1059
1060 source "arch/arm/plat-samsung/Kconfig"
1061 source "arch/arm/plat-s3c24xx/Kconfig"
1062 source "arch/arm/plat-s5p/Kconfig"
1063
1064 source "arch/arm/plat-spear/Kconfig"
1065
1066 if ARCH_S3C2410
1067 source "arch/arm/mach-s3c2410/Kconfig"
1068 source "arch/arm/mach-s3c2412/Kconfig"
1069 source "arch/arm/mach-s3c2416/Kconfig"
1070 source "arch/arm/mach-s3c2440/Kconfig"
1071 source "arch/arm/mach-s3c2443/Kconfig"
1072 endif
1073
1074 if ARCH_S3C64XX
1075 source "arch/arm/mach-s3c64xx/Kconfig"
1076 endif
1077
1078 source "arch/arm/mach-s5p64x0/Kconfig"
1079
1080 source "arch/arm/mach-s5pc100/Kconfig"
1081
1082 source "arch/arm/mach-s5pv210/Kconfig"
1083
1084 source "arch/arm/mach-exynos/Kconfig"
1085
1086 source "arch/arm/mach-shmobile/Kconfig"
1087
1088 source "arch/arm/mach-tegra/Kconfig"
1089
1090 source "arch/arm/mach-u300/Kconfig"
1091
1092 source "arch/arm/mach-ux500/Kconfig"
1093
1094 source "arch/arm/mach-versatile/Kconfig"
1095
1096 source "arch/arm/mach-vexpress/Kconfig"
1097 source "arch/arm/plat-versatile/Kconfig"
1098
1099 source "arch/arm/mach-vt8500/Kconfig"
1100
1101 source "arch/arm/mach-w90x900/Kconfig"
1102
1103 # Definitions to make life easier
1104 config ARCH_ACORN
1105         bool
1106
1107 config PLAT_IOP
1108         bool
1109         select GENERIC_CLOCKEVENTS
1110         select HAVE_SCHED_CLOCK
1111
1112 config PLAT_ORION
1113         bool
1114         select CLKSRC_MMIO
1115         select GENERIC_IRQ_CHIP
1116         select HAVE_SCHED_CLOCK
1117
1118 config PLAT_PXA
1119         bool
1120
1121 config PLAT_VERSATILE
1122         bool
1123
1124 config ARM_TIMER_SP804
1125         bool
1126         select CLKSRC_MMIO
1127
1128 source arch/arm/mm/Kconfig
1129
1130 config ARM_NR_BANKS
1131         int
1132         default 16 if ARCH_EP93XX
1133         default 8
1134
1135 config IWMMXT
1136         bool "Enable iWMMXt support"
1137         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4
1138         default y if PXA27x || PXA3xx || PXA95x || ARCH_MMP
1139         help
1140           Enable support for iWMMXt context switching at run time if
1141           running on a CPU that supports it.
1142
1143 #  bool 'Use XScale PMU as timer source' CONFIG_XSCALE_PMU_TIMER
1144 config XSCALE_PMU
1145         bool
1146         depends on CPU_XSCALE && !XSCALE_PMU_TIMER
1147         default y
1148
1149 config CPU_HAS_PMU
1150         depends on (CPU_V6 || CPU_V6K || CPU_V7 || XSCALE_PMU) && \
1151                    (!ARCH_OMAP3 || OMAP3_EMU)
1152         default y
1153         bool
1154
1155 config MULTI_IRQ_HANDLER
1156         bool
1157         help
1158           Allow each machine to specify it's own IRQ handler at run time.
1159
1160 if !MMU
1161 source "arch/arm/Kconfig-nommu"
1162 endif
1163
1164 config ARM_ERRATA_411920
1165         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1166         depends on CPU_V6 || CPU_V6K
1167         help
1168           Invalidation of the Instruction Cache operation can
1169           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1170           It does not affect the MPCore. This option enables the ARM Ltd.
1171           recommended workaround.
1172
1173 config ARM_ERRATA_430973
1174         bool "ARM errata: Stale prediction on replaced interworking branch"
1175         depends on CPU_V7
1176         help
1177           This option enables the workaround for the 430973 Cortex-A8
1178           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1179           interworking branch is replaced with another code sequence at the
1180           same virtual address, whether due to self-modifying code or virtual
1181           to physical address re-mapping, Cortex-A8 does not recover from the
1182           stale interworking branch prediction. This results in Cortex-A8
1183           executing the new code sequence in the incorrect ARM or Thumb state.
1184           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1185           and also flushes the branch target cache at every context switch.
1186           Note that setting specific bits in the ACTLR register may not be
1187           available in non-secure mode.
1188
1189 config ARM_ERRATA_458693
1190         bool "ARM errata: Processor deadlock when a false hazard is created"
1191         depends on CPU_V7
1192         help
1193           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1194           erratum. For very specific sequences of memory operations, it is
1195           possible for a hazard condition intended for a cache line to instead
1196           be incorrectly associated with a different cache line. This false
1197           hazard might then cause a processor deadlock. The workaround enables
1198           the L1 caching of the NEON accesses and disables the PLD instruction
1199           in the ACTLR register. Note that setting specific bits in the ACTLR
1200           register may not be available in non-secure mode.
1201
1202 config ARM_ERRATA_460075
1203         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1204         depends on CPU_V7
1205         help
1206           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1207           erratum. Any asynchronous access to the L2 cache may encounter a
1208           situation in which recent store transactions to the L2 cache are lost
1209           and overwritten with stale memory contents from external memory. The
1210           workaround disables the write-allocate mode for the L2 cache via the
1211           ACTLR register. Note that setting specific bits in the ACTLR register
1212           may not be available in non-secure mode.
1213
1214 config ARM_ERRATA_742230
1215         bool "ARM errata: DMB operation may be faulty"
1216         depends on CPU_V7 && SMP
1217         help
1218           This option enables the workaround for the 742230 Cortex-A9
1219           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1220           between two write operations may not ensure the correct visibility
1221           ordering of the two writes. This workaround sets a specific bit in
1222           the diagnostic register of the Cortex-A9 which causes the DMB
1223           instruction to behave as a DSB, ensuring the correct behaviour of
1224           the two writes.
1225
1226 config ARM_ERRATA_742231
1227         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1228         depends on CPU_V7 && SMP
1229         help
1230           This option enables the workaround for the 742231 Cortex-A9
1231           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1232           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1233           accessing some data located in the same cache line, may get corrupted
1234           data due to bad handling of the address hazard when the line gets
1235           replaced from one of the CPUs at the same time as another CPU is
1236           accessing it. This workaround sets specific bits in the diagnostic
1237           register of the Cortex-A9 which reduces the linefill issuing
1238           capabilities of the processor.
1239
1240 config PL310_ERRATA_588369
1241         bool "PL310 errata: Clean & Invalidate maintenance operations do not invalidate clean lines"
1242         depends on CACHE_L2X0
1243         help
1244            The PL310 L2 cache controller implements three types of Clean &
1245            Invalidate maintenance operations: by Physical Address
1246            (offset 0x7F0), by Index/Way (0x7F8) and by Way (0x7FC).
1247            They are architecturally defined to behave as the execution of a
1248            clean operation followed immediately by an invalidate operation,
1249            both performing to the same memory location. This functionality
1250            is not correctly implemented in PL310 as clean lines are not
1251            invalidated as a result of these operations.
1252
1253 config ARM_ERRATA_720789
1254         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1255         depends on CPU_V7
1256         help
1257           This option enables the workaround for the 720789 Cortex-A9 (prior to
1258           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1259           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1260           As a consequence of this erratum, some TLB entries which should be
1261           invalidated are not, resulting in an incoherency in the system page
1262           tables. The workaround changes the TLB flushing routines to invalidate
1263           entries regardless of the ASID.
1264
1265 config PL310_ERRATA_727915
1266         bool "PL310 errata: Background Clean & Invalidate by Way operation can cause data corruption"
1267         depends on CACHE_L2X0
1268         help
1269           PL310 implements the Clean & Invalidate by Way L2 cache maintenance
1270           operation (offset 0x7FC). This operation runs in background so that
1271           PL310 can handle normal accesses while it is in progress. Under very
1272           rare circumstances, due to this erratum, write data can be lost when
1273           PL310 treats a cacheable write transaction during a Clean &
1274           Invalidate by Way operation.
1275
1276 config ARM_ERRATA_743622
1277         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1278         depends on CPU_V7
1279         help
1280           This option enables the workaround for the 743622 Cortex-A9
1281           (r2p0..r2p2) erratum. Under very rare conditions, a faulty
1282           optimisation in the Cortex-A9 Store Buffer may lead to data
1283           corruption. This workaround sets a specific bit in the diagnostic
1284           register of the Cortex-A9 which disables the Store Buffer
1285           optimisation, preventing the defect from occurring. This has no
1286           visible impact on the overall performance or power consumption of the
1287           processor.
1288
1289 config ARM_ERRATA_751472
1290         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1291         depends on CPU_V7
1292         help
1293           This option enables the workaround for the 751472 Cortex-A9 (prior
1294           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1295           completion of a following broadcasted operation if the second
1296           operation is received by a CPU before the ICIALLUIS has completed,
1297           potentially leading to corrupted entries in the cache or TLB.
1298
1299 config PL310_ERRATA_753970
1300         bool "PL310 errata: cache sync operation may be faulty"
1301         depends on CACHE_PL310
1302         help
1303           This option enables the workaround for the 753970 PL310 (r3p0) erratum.
1304
1305           Under some condition the effect of cache sync operation on
1306           the store buffer still remains when the operation completes.
1307           This means that the store buffer is always asked to drain and
1308           this prevents it from merging any further writes. The workaround
1309           is to replace the normal offset of cache sync operation (0x730)
1310           by another offset targeting an unmapped PL310 register 0x740.
1311           This has the same effect as the cache sync operation: store buffer
1312           drain and waiting for all buffers empty.
1313
1314 config ARM_ERRATA_754322
1315         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1316         depends on CPU_V7
1317         help
1318           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1319           r3p*) erratum. A speculative memory access may cause a page table walk
1320           which starts prior to an ASID switch but completes afterwards. This
1321           can populate the micro-TLB with a stale entry which may be hit with
1322           the new ASID. This workaround places two dsb instructions in the mm
1323           switching code so that no page table walks can cross the ASID switch.
1324
1325 config ARM_ERRATA_754327
1326         bool "ARM errata: no automatic Store Buffer drain"
1327         depends on CPU_V7 && SMP
1328         help
1329           This option enables the workaround for the 754327 Cortex-A9 (prior to
1330           r2p0) erratum. The Store Buffer does not have any automatic draining
1331           mechanism and therefore a livelock may occur if an external agent
1332           continuously polls a memory location waiting to observe an update.
1333           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1334           written polling loops from denying visibility of updates to memory.
1335
1336 config ARM_ERRATA_364296
1337         bool "ARM errata: Possible cache data corruption with hit-under-miss enabled"
1338         depends on CPU_V6 && !SMP
1339         help
1340           This options enables the workaround for the 364296 ARM1136
1341           r0p2 erratum (possible cache data corruption with
1342           hit-under-miss enabled). It sets the undocumented bit 31 in
1343           the auxiliary control register and the FI bit in the control
1344           register, thus disabling hit-under-miss without putting the
1345           processor into full low interrupt latency mode. ARM11MPCore
1346           is not affected.
1347
1348 config ARM_ERRATA_764369
1349         bool "ARM errata: Data cache line maintenance operation by MVA may not succeed"
1350         depends on CPU_V7 && SMP
1351         help
1352           This option enables the workaround for erratum 764369
1353           affecting Cortex-A9 MPCore with two or more processors (all
1354           current revisions). Under certain timing circumstances, a data
1355           cache line maintenance operation by MVA targeting an Inner
1356           Shareable memory region may fail to proceed up to either the
1357           Point of Coherency or to the Point of Unification of the
1358           system. This workaround adds a DSB instruction before the
1359           relevant cache maintenance functions and sets a specific bit
1360           in the diagnostic control register of the SCU.
1361
1362 config PL310_ERRATA_769419
1363         bool "PL310 errata: no automatic Store Buffer drain"
1364         depends on CACHE_L2X0
1365         help
1366           On revisions of the PL310 prior to r3p2, the Store Buffer does
1367           not automatically drain. This can cause normal, non-cacheable
1368           writes to be retained when the memory system is idle, leading
1369           to suboptimal I/O performance for drivers using coherent DMA.
1370           This option adds a write barrier to the cpu_idle loop so that,
1371           on systems with an outer cache, the store buffer is drained
1372           explicitly.
1373
1374 endmenu
1375
1376 source "arch/arm/common/Kconfig"
1377
1378 menu "Bus support"
1379
1380 config ARM_AMBA
1381         bool
1382
1383 config ISA
1384         bool
1385         help
1386           Find out whether you have ISA slots on your motherboard.  ISA is the
1387           name of a bus system, i.e. the way the CPU talks to the other stuff
1388           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1389           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1390           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1391
1392 # Select ISA DMA controller support
1393 config ISA_DMA
1394         bool
1395         select ISA_DMA_API
1396
1397 # Select ISA DMA interface
1398 config ISA_DMA_API
1399         bool
1400
1401 config PCI
1402         bool "PCI support" if MIGHT_HAVE_PCI
1403         help
1404           Find out whether you have a PCI motherboard. PCI is the name of a
1405           bus system, i.e. the way the CPU talks to the other stuff inside
1406           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1407           VESA. If you have PCI, say Y, otherwise N.
1408
1409 config PCI_DOMAINS
1410         bool
1411         depends on PCI
1412
1413 config PCI_NANOENGINE
1414         bool "BSE nanoEngine PCI support"
1415         depends on SA1100_NANOENGINE
1416         help
1417           Enable PCI on the BSE nanoEngine board.
1418
1419 config PCI_SYSCALL
1420         def_bool PCI
1421
1422 # Select the host bridge type
1423 config PCI_HOST_VIA82C505
1424         bool
1425         depends on PCI && ARCH_SHARK
1426         default y
1427
1428 config PCI_HOST_ITE8152
1429         bool
1430         depends on PCI && MACH_ARMCORE
1431         default y
1432         select DMABOUNCE
1433
1434 source "drivers/pci/Kconfig"
1435
1436 source "drivers/pcmcia/Kconfig"
1437
1438 endmenu
1439
1440 menu "Kernel Features"
1441
1442 source "kernel/time/Kconfig"
1443
1444 config HAVE_SMP
1445         bool
1446         help
1447           This option should be selected by machines which have an SMP-
1448           capable CPU.
1449
1450           The only effect of this option is to make the SMP-related
1451           options available to the user for configuration.
1452
1453 config SMP
1454         bool "Symmetric Multi-Processing"
1455         depends on CPU_V6K || CPU_V7
1456         depends on GENERIC_CLOCKEVENTS
1457         depends on HAVE_SMP
1458         depends on MMU
1459         select USE_GENERIC_SMP_HELPERS
1460         select HAVE_ARM_SCU if !ARCH_MSM_SCORPIONMP
1461         help
1462           This enables support for systems with more than one CPU. If you have
1463           a system with only one CPU, like most personal computers, say N. If
1464           you have a system with more than one CPU, say Y.
1465
1466           If you say N here, the kernel will run on single and multiprocessor
1467           machines, but will use only one CPU of a multiprocessor machine. If
1468           you say Y here, the kernel will run on many, but not all, single
1469           processor machines. On a single processor machine, the kernel will
1470           run faster if you say N here.
1471
1472           See also <file:Documentation/x86/i386/IO-APIC.txt>,
1473           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1474           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1475
1476           If you don't know what to do here, say N.
1477
1478 config SMP_ON_UP
1479         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1480         depends on EXPERIMENTAL
1481         depends on SMP && !XIP_KERNEL
1482         default y
1483         help
1484           SMP kernels contain instructions which fail on non-SMP processors.
1485           Enabling this option allows the kernel to modify itself to make
1486           these instructions safe.  Disabling it allows about 1K of space
1487           savings.
1488
1489           If you don't know what to do here, say Y.
1490
1491 config ARM_CPU_TOPOLOGY
1492         bool "Support cpu topology definition"
1493         depends on SMP && CPU_V7
1494         default y
1495         help
1496           Support ARM cpu topology definition. The MPIDR register defines
1497           affinity between processors which is then used to describe the cpu
1498           topology of an ARM System.
1499
1500 config SCHED_MC
1501         bool "Multi-core scheduler support"
1502         depends on ARM_CPU_TOPOLOGY
1503         help
1504           Multi-core scheduler support improves the CPU scheduler's decision
1505           making when dealing with multi-core CPU chips at a cost of slightly
1506           increased overhead in some places. If unsure say N here.
1507
1508 config SCHED_SMT
1509         bool "SMT scheduler support"
1510         depends on ARM_CPU_TOPOLOGY
1511         help
1512           Improves the CPU scheduler's decision making when dealing with
1513           MultiThreading at a cost of slightly increased overhead in some
1514           places. If unsure say N here.
1515
1516 config HAVE_ARM_SCU
1517         bool
1518         help
1519           This option enables support for the ARM system coherency unit
1520
1521 config HAVE_ARM_TWD
1522         bool
1523         depends on SMP
1524         select TICK_ONESHOT
1525         help
1526           This options enables support for the ARM timer and watchdog unit
1527
1528 choice
1529         prompt "Memory split"
1530         default VMSPLIT_3G
1531         help
1532           Select the desired split between kernel and user memory.
1533
1534           If you are not absolutely sure what you are doing, leave this
1535           option alone!
1536
1537         config VMSPLIT_3G
1538                 bool "3G/1G user/kernel split"
1539         config VMSPLIT_2G
1540                 bool "2G/2G user/kernel split"
1541         config VMSPLIT_1G
1542                 bool "1G/3G user/kernel split"
1543 endchoice
1544
1545 config PAGE_OFFSET
1546         hex
1547         default 0x40000000 if VMSPLIT_1G
1548         default 0x80000000 if VMSPLIT_2G
1549         default 0xC0000000
1550
1551 config NR_CPUS
1552         int "Maximum number of CPUs (2-32)"
1553         range 2 32
1554         depends on SMP
1555         default "4"
1556
1557 config HOTPLUG_CPU
1558         bool "Support for hot-pluggable CPUs (EXPERIMENTAL)"
1559         depends on SMP && HOTPLUG && EXPERIMENTAL
1560         help
1561           Say Y here to experiment with turning CPUs off and on.  CPUs
1562           can be controlled through /sys/devices/system/cpu.
1563
1564 config LOCAL_TIMERS
1565         bool "Use local timer interrupts"
1566         depends on SMP
1567         default y
1568         select HAVE_ARM_TWD if (!ARCH_MSM_SCORPIONMP && !EXYNOS4_MCT)
1569         help
1570           Enable support for local timers on SMP platforms, rather then the
1571           legacy IPI broadcast method.  Local timers allows the system
1572           accounting to be spread across the timer interval, preventing a
1573           "thundering herd" at every timer tick.
1574
1575 config ARCH_NR_GPIO
1576         int
1577         default 1024 if ARCH_SHMOBILE || ARCH_TEGRA
1578         default 350 if ARCH_U8500
1579         default 0
1580         help
1581           Maximum number of GPIOs in the system.
1582
1583           If unsure, leave the default value.
1584
1585 source kernel/Kconfig.preempt
1586
1587 config HZ
1588         int
1589         default 200 if ARCH_EBSA110 || ARCH_S3C2410 || ARCH_S5P64X0 || \
1590                 ARCH_S5PV210 || ARCH_EXYNOS4
1591         default OMAP_32K_TIMER_HZ if ARCH_OMAP && OMAP_32K_TIMER
1592         default AT91_TIMER_HZ if ARCH_AT91
1593         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE
1594         default 100
1595
1596 config THUMB2_KERNEL
1597         bool "Compile the kernel in Thumb-2 mode (EXPERIMENTAL)"
1598         depends on CPU_V7 && !CPU_V6 && !CPU_V6K && EXPERIMENTAL
1599         select AEABI
1600         select ARM_ASM_UNIFIED
1601         select ARM_UNWIND
1602         help
1603           By enabling this option, the kernel will be compiled in
1604           Thumb-2 mode. A compiler/assembler that understand the unified
1605           ARM-Thumb syntax is needed.
1606
1607           If unsure, say N.
1608
1609 config THUMB2_AVOID_R_ARM_THM_JUMP11
1610         bool "Work around buggy Thumb-2 short branch relocations in gas"
1611         depends on THUMB2_KERNEL && MODULES
1612         default y
1613         help
1614           Various binutils versions can resolve Thumb-2 branches to
1615           locally-defined, preemptible global symbols as short-range "b.n"
1616           branch instructions.
1617
1618           This is a problem, because there's no guarantee the final
1619           destination of the symbol, or any candidate locations for a
1620           trampoline, are within range of the branch.  For this reason, the
1621           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1622           relocation in modules at all, and it makes little sense to add
1623           support.
1624
1625           The symptom is that the kernel fails with an "unsupported
1626           relocation" error when loading some modules.
1627
1628           Until fixed tools are available, passing
1629           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1630           code which hits this problem, at the cost of a bit of extra runtime
1631           stack usage in some cases.
1632
1633           The problem is described in more detail at:
1634               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1635
1636           Only Thumb-2 kernels are affected.
1637
1638           Unless you are sure your tools don't have this problem, say Y.
1639
1640 config ARM_ASM_UNIFIED
1641         bool
1642
1643 config AEABI
1644         bool "Use the ARM EABI to compile the kernel"
1645         help
1646           This option allows for the kernel to be compiled using the latest
1647           ARM ABI (aka EABI).  This is only useful if you are using a user
1648           space environment that is also compiled with EABI.
1649
1650           Since there are major incompatibilities between the legacy ABI and
1651           EABI, especially with regard to structure member alignment, this
1652           option also changes the kernel syscall calling convention to
1653           disambiguate both ABIs and allow for backward compatibility support
1654           (selected with CONFIG_OABI_COMPAT).
1655
1656           To use this you need GCC version 4.0.0 or later.
1657
1658 config OABI_COMPAT
1659         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1660         depends on AEABI && EXPERIMENTAL && !THUMB2_KERNEL
1661         default y
1662         help
1663           This option preserves the old syscall interface along with the
1664           new (ARM EABI) one. It also provides a compatibility layer to
1665           intercept syscalls that have structure arguments which layout
1666           in memory differs between the legacy ABI and the new ARM EABI
1667           (only for non "thumb" binaries). This option adds a tiny
1668           overhead to all syscalls and produces a slightly larger kernel.
1669           If you know you'll be using only pure EABI user space then you
1670           can say N here. If this option is not selected and you attempt
1671           to execute a legacy ABI binary then the result will be
1672           UNPREDICTABLE (in fact it can be predicted that it won't work
1673           at all). If in doubt say Y.
1674
1675 config ARCH_HAS_HOLES_MEMORYMODEL
1676         bool
1677
1678 config ARCH_SPARSEMEM_ENABLE
1679         bool
1680
1681 config ARCH_SPARSEMEM_DEFAULT
1682         def_bool ARCH_SPARSEMEM_ENABLE
1683
1684 config ARCH_SELECT_MEMORY_MODEL
1685         def_bool ARCH_SPARSEMEM_ENABLE
1686
1687 config HAVE_ARCH_PFN_VALID
1688         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1689
1690 config HIGHMEM
1691         bool "High Memory Support"
1692         depends on MMU
1693         help
1694           The address space of ARM processors is only 4 Gigabytes large
1695           and it has to accommodate user address space, kernel address
1696           space as well as some memory mapped IO. That means that, if you
1697           have a large amount of physical memory and/or IO, not all of the
1698           memory can be "permanently mapped" by the kernel. The physical
1699           memory that is not permanently mapped is called "high memory".
1700
1701           Depending on the selected kernel/user memory split, minimum
1702           vmalloc space and actual amount of RAM, you may not need this
1703           option which should result in a slightly faster kernel.
1704
1705           If unsure, say n.
1706
1707 config HIGHPTE
1708         bool "Allocate 2nd-level pagetables from highmem"
1709         depends on HIGHMEM
1710
1711 config HW_PERF_EVENTS
1712         bool "Enable hardware performance counter support for perf events"
1713         depends on PERF_EVENTS && CPU_HAS_PMU
1714         default y
1715         help
1716           Enable hardware performance counter support for perf events. If
1717           disabled, perf events will use software events only.
1718
1719 source "mm/Kconfig"
1720
1721 config FORCE_MAX_ZONEORDER
1722         int "Maximum zone order" if ARCH_SHMOBILE
1723         range 11 64 if ARCH_SHMOBILE
1724         default "9" if SA1111
1725         default "11"
1726         help
1727           The kernel memory allocator divides physically contiguous memory
1728           blocks into "zones", where each zone is a power of two number of
1729           pages.  This option selects the largest power of two that the kernel
1730           keeps in the memory allocator.  If you need to allocate very large
1731           blocks of physically contiguous memory, then you may need to
1732           increase this value.
1733
1734           This config option is actually maximum order plus one. For example,
1735           a value of 11 means that the largest free memory block is 2^10 pages.
1736
1737 config LEDS
1738         bool "Timer and CPU usage LEDs"
1739         depends on ARCH_CDB89712 || ARCH_EBSA110 || \
1740                    ARCH_EBSA285 || ARCH_INTEGRATOR || \
1741                    ARCH_LUBBOCK || MACH_MAINSTONE || ARCH_NETWINDER || \
1742                    ARCH_OMAP || ARCH_P720T || ARCH_PXA_IDP || \
1743                    ARCH_SA1100 || ARCH_SHARK || ARCH_VERSATILE || \
1744                    ARCH_AT91 || ARCH_DAVINCI || \
1745                    ARCH_KS8695 || MACH_RD88F5182 || ARCH_REALVIEW
1746         help
1747           If you say Y here, the LEDs on your machine will be used
1748           to provide useful information about your current system status.
1749
1750           If you are compiling a kernel for a NetWinder or EBSA-285, you will
1751           be able to select which LEDs are active using the options below. If
1752           you are compiling a kernel for the EBSA-110 or the LART however, the
1753           red LED will simply flash regularly to indicate that the system is
1754           still functional. It is safe to say Y here if you have a CATS
1755           system, but the driver will do nothing.
1756
1757 config LEDS_TIMER
1758         bool "Timer LED" if (!ARCH_CDB89712 && !ARCH_OMAP) || \
1759                             OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1760                             || MACH_OMAP_PERSEUS2
1761         depends on LEDS
1762         depends on !GENERIC_CLOCKEVENTS
1763         default y if ARCH_EBSA110
1764         help
1765           If you say Y here, one of the system LEDs (the green one on the
1766           NetWinder, the amber one on the EBSA285, or the red one on the LART)
1767           will flash regularly to indicate that the system is still
1768           operational. This is mainly useful to kernel hackers who are
1769           debugging unstable kernels.
1770
1771           The LART uses the same LED for both Timer LED and CPU usage LED
1772           functions. You may choose to use both, but the Timer LED function
1773           will overrule the CPU usage LED.
1774
1775 config LEDS_CPU
1776         bool "CPU usage LED" if (!ARCH_CDB89712 && !ARCH_EBSA110 && \
1777                         !ARCH_OMAP) \
1778                         || OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1779                         || MACH_OMAP_PERSEUS2
1780         depends on LEDS
1781         help
1782           If you say Y here, the red LED will be used to give a good real
1783           time indication of CPU usage, by lighting whenever the idle task
1784           is not currently executing.
1785
1786           The LART uses the same LED for both Timer LED and CPU usage LED
1787           functions. You may choose to use both, but the Timer LED function
1788           will overrule the CPU usage LED.
1789
1790 config ALIGNMENT_TRAP
1791         bool
1792         depends on CPU_CP15_MMU
1793         default y if !ARCH_EBSA110
1794         select HAVE_PROC_CPU if PROC_FS
1795         help
1796           ARM processors cannot fetch/store information which is not
1797           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1798           address divisible by 4. On 32-bit ARM processors, these non-aligned
1799           fetch/store instructions will be emulated in software if you say
1800           here, which has a severe performance impact. This is necessary for
1801           correct operation of some network protocols. With an IP-only
1802           configuration it is safe to say N, otherwise say Y.
1803
1804 config UACCESS_WITH_MEMCPY
1805         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user() (EXPERIMENTAL)"
1806         depends on MMU && EXPERIMENTAL
1807         default y if CPU_FEROCEON
1808         help
1809           Implement faster copy_to_user and clear_user methods for CPU
1810           cores where a 8-word STM instruction give significantly higher
1811           memory write throughput than a sequence of individual 32bit stores.
1812
1813           A possible side effect is a slight increase in scheduling latency
1814           between threads sharing the same address space if they invoke
1815           such copy operations with large buffers.
1816
1817           However, if the CPU data cache is using a write-allocate mode,
1818           this option is unlikely to provide any performance gain.
1819
1820 config SECCOMP
1821         bool
1822         prompt "Enable seccomp to safely compute untrusted bytecode"
1823         ---help---
1824           This kernel feature is useful for number crunching applications
1825           that may need to compute untrusted bytecode during their
1826           execution. By using pipes or other transports made available to
1827           the process as file descriptors supporting the read/write
1828           syscalls, it's possible to isolate those applications in
1829           their own address space using seccomp. Once seccomp is
1830           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1831           and the task is only allowed to execute a few safe syscalls
1832           defined by each seccomp mode.
1833
1834 config CC_STACKPROTECTOR
1835         bool "Enable -fstack-protector buffer overflow detection (EXPERIMENTAL)"
1836         depends on EXPERIMENTAL
1837         help
1838           This option turns on the -fstack-protector GCC feature. This
1839           feature puts, at the beginning of functions, a canary value on
1840           the stack just before the return address, and validates
1841           the value just before actually returning.  Stack based buffer
1842           overflows (that need to overwrite this return address) now also
1843           overwrite the canary, which gets detected and the attack is then
1844           neutralized via a kernel panic.
1845           This feature requires gcc version 4.2 or above.
1846
1847 config DEPRECATED_PARAM_STRUCT
1848         bool "Provide old way to pass kernel parameters"
1849         help
1850           This was deprecated in 2001 and announced to live on for 5 years.
1851           Some old boot loaders still use this way.
1852
1853 endmenu
1854
1855 menu "Boot options"
1856
1857 config USE_OF
1858         bool "Flattened Device Tree support"
1859         select OF
1860         select OF_EARLY_FLATTREE
1861         select IRQ_DOMAIN
1862         help
1863           Include support for flattened device tree machine descriptions.
1864
1865 # Compressed boot loader in ROM.  Yes, we really want to ask about
1866 # TEXT and BSS so we preserve their values in the config files.
1867 config ZBOOT_ROM_TEXT
1868         hex "Compressed ROM boot loader base address"
1869         default "0"
1870         help
1871           The physical address at which the ROM-able zImage is to be
1872           placed in the target.  Platforms which normally make use of
1873           ROM-able zImage formats normally set this to a suitable
1874           value in their defconfig file.
1875
1876           If ZBOOT_ROM is not enabled, this has no effect.
1877
1878 config ZBOOT_ROM_BSS
1879         hex "Compressed ROM boot loader BSS address"
1880         default "0"
1881         help
1882           The base address of an area of read/write memory in the target
1883           for the ROM-able zImage which must be available while the
1884           decompressor is running. It must be large enough to hold the
1885           entire decompressed kernel plus an additional 128 KiB.
1886           Platforms which normally make use of ROM-able zImage formats
1887           normally set this to a suitable value in their defconfig file.
1888
1889           If ZBOOT_ROM is not enabled, this has no effect.
1890
1891 config ZBOOT_ROM
1892         bool "Compressed boot loader in ROM/flash"
1893         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1894         help
1895           Say Y here if you intend to execute your compressed kernel image
1896           (zImage) directly from ROM or flash.  If unsure, say N.
1897
1898 choice
1899         prompt "Include SD/MMC loader in zImage (EXPERIMENTAL)"
1900         depends on ZBOOT_ROM && ARCH_SH7372 && EXPERIMENTAL
1901         default ZBOOT_ROM_NONE
1902         help
1903           Include experimental SD/MMC loading code in the ROM-able zImage.
1904           With this enabled it is possible to write the the ROM-able zImage
1905           kernel image to an MMC or SD card and boot the kernel straight
1906           from the reset vector. At reset the processor Mask ROM will load
1907           the first part of the the ROM-able zImage which in turn loads the
1908           rest the kernel image to RAM.
1909
1910 config ZBOOT_ROM_NONE
1911         bool "No SD/MMC loader in zImage (EXPERIMENTAL)"
1912         help
1913           Do not load image from SD or MMC
1914
1915 config ZBOOT_ROM_MMCIF
1916         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
1917         help
1918           Load image from MMCIF hardware block.
1919
1920 config ZBOOT_ROM_SH_MOBILE_SDHI
1921         bool "Include SuperH Mobile SDHI loader in zImage (EXPERIMENTAL)"
1922         help
1923           Load image from SDHI hardware block
1924
1925 endchoice
1926
1927 config ARM_APPENDED_DTB
1928         bool "Use appended device tree blob to zImage (EXPERIMENTAL)"
1929         depends on OF && !ZBOOT_ROM && EXPERIMENTAL
1930         help
1931           With this option, the boot code will look for a device tree binary
1932           (DTB) appended to zImage
1933           (e.g. cat zImage <filename>.dtb > zImage_w_dtb).
1934
1935           This is meant as a backward compatibility convenience for those
1936           systems with a bootloader that can't be upgraded to accommodate
1937           the documented boot protocol using a device tree.
1938
1939           Beware that there is very little in terms of protection against
1940           this option being confused by leftover garbage in memory that might
1941           look like a DTB header after a reboot if no actual DTB is appended
1942           to zImage.  Do not leave this option active in a production kernel
1943           if you don't intend to always append a DTB.  Proper passing of the
1944           location into r2 of a bootloader provided DTB is always preferable
1945           to this option.
1946
1947 config ARM_ATAG_DTB_COMPAT
1948         bool "Supplement the appended DTB with traditional ATAG information"
1949         depends on ARM_APPENDED_DTB
1950         help
1951           Some old bootloaders can't be updated to a DTB capable one, yet
1952           they provide ATAGs with memory configuration, the ramdisk address,
1953           the kernel cmdline string, etc.  Such information is dynamically
1954           provided by the bootloader and can't always be stored in a static
1955           DTB.  To allow a device tree enabled kernel to be used with such
1956           bootloaders, this option allows zImage to extract the information
1957           from the ATAG list and store it at run time into the appended DTB.
1958
1959 config CMDLINE
1960         string "Default kernel command string"
1961         default ""
1962         help
1963           On some architectures (EBSA110 and CATS), there is currently no way
1964           for the boot loader to pass arguments to the kernel. For these
1965           architectures, you should supply some command-line options at build
1966           time by entering them here. As a minimum, you should specify the
1967           memory size and the root device (e.g., mem=64M root=/dev/nfs).
1968
1969 choice
1970         prompt "Kernel command line type" if CMDLINE != ""
1971         default CMDLINE_FROM_BOOTLOADER
1972
1973 config CMDLINE_FROM_BOOTLOADER
1974         bool "Use bootloader kernel arguments if available"
1975         help
1976           Uses the command-line options passed by the boot loader. If
1977           the boot loader doesn't provide any, the default kernel command
1978           string provided in CMDLINE will be used.
1979
1980 config CMDLINE_EXTEND
1981         bool "Extend bootloader kernel arguments"
1982         help
1983           The command-line arguments provided by the boot loader will be
1984           appended to the default kernel command string.
1985
1986 config CMDLINE_FORCE
1987         bool "Always use the default kernel command string"
1988         help
1989           Always use the default kernel command string, even if the boot
1990           loader passes other arguments to the kernel.
1991           This is useful if you cannot or don't want to change the
1992           command-line options your boot loader passes to the kernel.
1993 endchoice
1994
1995 config XIP_KERNEL
1996         bool "Kernel Execute-In-Place from ROM"
1997         depends on !ZBOOT_ROM && !ARM_LPAE
1998         help
1999           Execute-In-Place allows the kernel to run from non-volatile storage
2000           directly addressable by the CPU, such as NOR flash. This saves RAM
2001           space since the text section of the kernel is not loaded from flash
2002           to RAM.  Read-write sections, such as the data section and stack,
2003           are still copied to RAM.  The XIP kernel is not compressed since
2004           it has to run directly from flash, so it will take more space to
2005           store it.  The flash address used to link the kernel object files,
2006           and for storing it, is configuration dependent. Therefore, if you
2007           say Y here, you must know the proper physical address where to
2008           store the kernel image depending on your own flash memory usage.
2009
2010           Also note that the make target becomes "make xipImage" rather than
2011           "make zImage" or "make Image".  The final kernel binary to put in
2012           ROM memory will be arch/arm/boot/xipImage.
2013
2014           If unsure, say N.
2015
2016 config XIP_PHYS_ADDR
2017         hex "XIP Kernel Physical Location"
2018         depends on XIP_KERNEL
2019         default "0x00080000"
2020         help
2021           This is the physical address in your flash memory the kernel will
2022           be linked for and stored to.  This address is dependent on your
2023           own flash usage.
2024
2025 config KEXEC
2026         bool "Kexec system call (EXPERIMENTAL)"
2027         depends on EXPERIMENTAL && (!SMP || HOTPLUG_CPU)
2028         help
2029           kexec is a system call that implements the ability to shutdown your
2030           current kernel, and to start another kernel.  It is like a reboot
2031           but it is independent of the system firmware.   And like a reboot
2032           you can start any kernel with it, not just Linux.
2033
2034           It is an ongoing process to be certain the hardware in a machine
2035           is properly shutdown, so do not be surprised if this code does not
2036           initially work for you.  It may help to enable device hotplugging
2037           support.
2038
2039 config ATAGS_PROC
2040         bool "Export atags in procfs"
2041         depends on KEXEC
2042         default y
2043         help
2044           Should the atags used to boot the kernel be exported in an "atags"
2045           file in procfs. Useful with kexec.
2046
2047 config CRASH_DUMP
2048         bool "Build kdump crash kernel (EXPERIMENTAL)"
2049         depends on EXPERIMENTAL
2050         help
2051           Generate crash dump after being started by kexec. This should
2052           be normally only set in special crash dump kernels which are
2053           loaded in the main kernel with kexec-tools into a specially
2054           reserved region and then later executed after a crash by
2055           kdump/kexec. The crash dump kernel must be compiled to a
2056           memory address not used by the main kernel
2057
2058           For more details see Documentation/kdump/kdump.txt
2059
2060 config AUTO_ZRELADDR
2061         bool "Auto calculation of the decompressed kernel image address"
2062         depends on !ZBOOT_ROM && !ARCH_U300
2063         help
2064           ZRELADDR is the physical address where the decompressed kernel
2065           image will be placed. If AUTO_ZRELADDR is selected, the address
2066           will be determined at run-time by masking the current IP with
2067           0xf8000000. This assumes the zImage being placed in the first 128MB
2068           from start of memory.
2069
2070 endmenu
2071
2072 menu "CPU Power Management"
2073
2074 if ARCH_HAS_CPUFREQ
2075
2076 source "drivers/cpufreq/Kconfig"
2077
2078 config CPU_FREQ_IMX
2079         tristate "CPUfreq driver for i.MX CPUs"
2080         depends on ARCH_MXC && CPU_FREQ
2081         help
2082           This enables the CPUfreq driver for i.MX CPUs.
2083
2084 config CPU_FREQ_SA1100
2085         bool
2086
2087 config CPU_FREQ_SA1110
2088         bool
2089
2090 config CPU_FREQ_INTEGRATOR
2091         tristate "CPUfreq driver for ARM Integrator CPUs"
2092         depends on ARCH_INTEGRATOR && CPU_FREQ
2093         default y
2094         help
2095           This enables the CPUfreq driver for ARM Integrator CPUs.
2096
2097           For details, take a look at <file:Documentation/cpu-freq>.
2098
2099           If in doubt, say Y.
2100
2101 config CPU_FREQ_PXA
2102         bool
2103         depends on CPU_FREQ && ARCH_PXA && PXA25x
2104         default y
2105         select CPU_FREQ_TABLE
2106         select CPU_FREQ_DEFAULT_GOV_USERSPACE
2107
2108 config CPU_FREQ_S3C
2109         bool
2110         help
2111           Internal configuration node for common cpufreq on Samsung SoC
2112
2113 config CPU_FREQ_S3C24XX
2114         bool "CPUfreq driver for Samsung S3C24XX series CPUs (EXPERIMENTAL)"
2115         depends on ARCH_S3C2410 && CPU_FREQ && EXPERIMENTAL
2116         select CPU_FREQ_S3C
2117         help
2118           This enables the CPUfreq driver for the Samsung S3C24XX family
2119           of CPUs.
2120
2121           For details, take a look at <file:Documentation/cpu-freq>.
2122
2123           If in doubt, say N.
2124
2125 config CPU_FREQ_S3C24XX_PLL
2126         bool "Support CPUfreq changing of PLL frequency (EXPERIMENTAL)"
2127         depends on CPU_FREQ_S3C24XX && EXPERIMENTAL
2128         help
2129           Compile in support for changing the PLL frequency from the
2130           S3C24XX series CPUfreq driver. The PLL takes time to settle
2131           after a frequency change, so by default it is not enabled.
2132
2133           This also means that the PLL tables for the selected CPU(s) will
2134           be built which may increase the size of the kernel image.
2135
2136 config CPU_FREQ_S3C24XX_DEBUG
2137         bool "Debug CPUfreq Samsung driver core"
2138         depends on CPU_FREQ_S3C24XX
2139         help
2140           Enable s3c_freq_dbg for the Samsung S3C CPUfreq core
2141
2142 config CPU_FREQ_S3C24XX_IODEBUG
2143         bool "Debug CPUfreq Samsung driver IO timing"
2144         depends on CPU_FREQ_S3C24XX
2145         help
2146           Enable s3c_freq_iodbg for the Samsung S3C CPUfreq core
2147
2148 config CPU_FREQ_S3C24XX_DEBUGFS
2149         bool "Export debugfs for CPUFreq"
2150         depends on CPU_FREQ_S3C24XX && DEBUG_FS
2151         help
2152           Export status information via debugfs.
2153
2154 endif
2155
2156 source "drivers/cpuidle/Kconfig"
2157
2158 endmenu
2159
2160 menu "Floating point emulation"
2161
2162 comment "At least one emulation must be selected"
2163
2164 config FPE_NWFPE
2165         bool "NWFPE math emulation"
2166         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
2167         ---help---
2168           Say Y to include the NWFPE floating point emulator in the kernel.
2169           This is necessary to run most binaries. Linux does not currently
2170           support floating point hardware so you need to say Y here even if
2171           your machine has an FPA or floating point co-processor podule.
2172
2173           You may say N here if you are going to load the Acorn FPEmulator
2174           early in the bootup.
2175
2176 config FPE_NWFPE_XP
2177         bool "Support extended precision"
2178         depends on FPE_NWFPE
2179         help
2180           Say Y to include 80-bit support in the kernel floating-point
2181           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
2182           Note that gcc does not generate 80-bit operations by default,
2183           so in most cases this option only enlarges the size of the
2184           floating point emulator without any good reason.
2185
2186           You almost surely want to say N here.
2187
2188 config FPE_FASTFPE
2189         bool "FastFPE math emulation (EXPERIMENTAL)"
2190         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3 && EXPERIMENTAL
2191         ---help---
2192           Say Y here to include the FAST floating point emulator in the kernel.
2193           This is an experimental much faster emulator which now also has full
2194           precision for the mantissa.  It does not support any exceptions.
2195           It is very simple, and approximately 3-6 times faster than NWFPE.
2196
2197           It should be sufficient for most programs.  It may be not suitable
2198           for scientific calculations, but you have to check this for yourself.
2199           If you do not feel you need a faster FP emulation you should better
2200           choose NWFPE.
2201
2202 config VFP
2203         bool "VFP-format floating point maths"
2204         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2205         help
2206           Say Y to include VFP support code in the kernel. This is needed
2207           if your hardware includes a VFP unit.
2208
2209           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2210           release notes and additional status information.
2211
2212           Say N if your target does not have VFP hardware.
2213
2214 config VFPv3
2215         bool
2216         depends on VFP
2217         default y if CPU_V7
2218
2219 config NEON
2220         bool "Advanced SIMD (NEON) Extension support"
2221         depends on VFPv3 && CPU_V7
2222         help
2223           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2224           Extension.
2225
2226 endmenu
2227
2228 menu "Userspace binary formats"
2229
2230 source "fs/Kconfig.binfmt"
2231
2232 config ARTHUR
2233         tristate "RISC OS personality"
2234         depends on !AEABI
2235         help
2236           Say Y here to include the kernel code necessary if you want to run
2237           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2238           experimental; if this sounds frightening, say N and sleep in peace.
2239           You can also say M here to compile this support as a module (which
2240           will be called arthur).
2241
2242 endmenu
2243
2244 menu "Power management options"
2245
2246 source "kernel/power/Kconfig"
2247
2248 config ARCH_SUSPEND_POSSIBLE
2249         depends on !ARCH_S5PC100
2250         depends on CPU_ARM920T || CPU_ARM926T || CPU_SA1100 || \
2251                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_XSC3 || CPU_XSCALE
2252         def_bool y
2253
2254 config ARM_CPU_SUSPEND
2255         def_bool PM_SLEEP
2256
2257 endmenu
2258
2259 source "net/Kconfig"
2260
2261 source "drivers/Kconfig"
2262
2263 source "fs/Kconfig"
2264
2265 source "arch/arm/Kconfig.debug"
2266
2267 source "security/Kconfig"
2268
2269 source "crypto/Kconfig"
2270
2271 source "lib/Kconfig"