arm: rk: add plat-rk
[firefly-linux-kernel-4.4.55.git] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select HAVE_AOUT
5         select HAVE_DMA_API_DEBUG
6         select HAVE_IDE
7         select HAVE_MEMBLOCK
8         select RTC_LIB
9         select SYS_SUPPORTS_APM_EMULATION
10         select GENERIC_ATOMIC64 if (CPU_V6 || !CPU_32v6K || !AEABI)
11         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
12         select HAVE_ARCH_KGDB
13         select HAVE_KPROBES if (!XIP_KERNEL && !THUMB2_KERNEL)
14         select HAVE_KRETPROBES if (HAVE_KPROBES)
15         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
16         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
17         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
18         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
19         select HAVE_GENERIC_DMA_COHERENT
20         select HAVE_KERNEL_GZIP
21         select HAVE_KERNEL_LZO
22         select HAVE_KERNEL_LZMA
23         select HAVE_IRQ_WORK
24         select HAVE_PERF_EVENTS
25         select PERF_USE_VMALLOC
26         select HAVE_REGS_AND_STACK_ACCESS_API
27         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
28         select HAVE_C_RECORDMCOUNT
29         select HAVE_GENERIC_HARDIRQS
30         select HAVE_SPARSE_IRQ
31         select GENERIC_IRQ_SHOW
32         help
33           The ARM series is a line of low-power-consumption RISC chip designs
34           licensed by ARM Ltd and targeted at embedded applications and
35           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
36           manufactured, but legacy ARM-based PC hardware remains popular in
37           Europe.  There is an ARM Linux project with a web page at
38           <http://www.arm.linux.org.uk/>.
39
40 config HAVE_PWM
41         bool
42
43 config MIGHT_HAVE_PCI
44         bool
45
46 config SYS_SUPPORTS_APM_EMULATION
47         bool
48
49 config HAVE_SCHED_CLOCK
50         bool
51
52 config GENERIC_GPIO
53         bool
54
55 config ARCH_USES_GETTIMEOFFSET
56         bool
57         default n
58
59 config GENERIC_CLOCKEVENTS
60         bool
61
62 config GENERIC_CLOCKEVENTS_BROADCAST
63         bool
64         depends on GENERIC_CLOCKEVENTS
65         default y if SMP
66
67 config KTIME_SCALAR
68         bool
69         default y
70
71 config HAVE_TCM
72         bool
73         select GENERIC_ALLOCATOR
74
75 config HAVE_PROC_CPU
76         bool
77
78 config NO_IOPORT
79         bool
80
81 config EISA
82         bool
83         ---help---
84           The Extended Industry Standard Architecture (EISA) bus was
85           developed as an open alternative to the IBM MicroChannel bus.
86
87           The EISA bus provided some of the features of the IBM MicroChannel
88           bus while maintaining backward compatibility with cards made for
89           the older ISA bus.  The EISA bus saw limited use between 1988 and
90           1995 when it was made obsolete by the PCI bus.
91
92           Say Y here if you are building a kernel for an EISA-based machine.
93
94           Otherwise, say N.
95
96 config SBUS
97         bool
98
99 config MCA
100         bool
101         help
102           MicroChannel Architecture is found in some IBM PS/2 machines and
103           laptops.  It is a bus system similar to PCI or ISA. See
104           <file:Documentation/mca.txt> (and especially the web page given
105           there) before attempting to build an MCA bus kernel.
106
107 config STACKTRACE_SUPPORT
108         bool
109         default y
110
111 config HAVE_LATENCYTOP_SUPPORT
112         bool
113         depends on !SMP
114         default y
115
116 config LOCKDEP_SUPPORT
117         bool
118         default y
119
120 config TRACE_IRQFLAGS_SUPPORT
121         bool
122         default y
123
124 config HARDIRQS_SW_RESEND
125         bool
126         default y
127
128 config GENERIC_IRQ_PROBE
129         bool
130         default y
131
132 config GENERIC_LOCKBREAK
133         bool
134         default y
135         depends on SMP && PREEMPT
136
137 config RWSEM_GENERIC_SPINLOCK
138         bool
139         default y
140
141 config RWSEM_XCHGADD_ALGORITHM
142         bool
143
144 config ARCH_HAS_ILOG2_U32
145         bool
146
147 config ARCH_HAS_ILOG2_U64
148         bool
149
150 config ARCH_HAS_CPUFREQ
151         bool
152         help
153           Internal node to signify that the ARCH has CPUFREQ support
154           and that the relevant menu configurations are displayed for
155           it.
156
157 config ARCH_HAS_CPU_IDLE_WAIT
158        def_bool y
159
160 config GENERIC_HWEIGHT
161         bool
162         default y
163
164 config GENERIC_CALIBRATE_DELAY
165         bool
166         default y
167
168 config ARCH_MAY_HAVE_PC_FDC
169         bool
170
171 config ZONE_DMA
172         bool
173
174 config NEED_DMA_MAP_STATE
175        def_bool y
176
177 config GENERIC_ISA_DMA
178         bool
179
180 config FIQ
181         bool
182
183 config ARCH_MTD_XIP
184         bool
185
186 config VECTORS_BASE
187         hex
188         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
189         default DRAM_BASE if REMAP_VECTORS_TO_RAM
190         default 0x00000000
191         help
192           The base address of exception vectors.
193
194 config ARM_PATCH_PHYS_VIRT
195         bool "Patch physical to virtual translations at runtime (EXPERIMENTAL)"
196         depends on EXPERIMENTAL
197         depends on !XIP_KERNEL && MMU
198         depends on !ARCH_REALVIEW || !SPARSEMEM
199         help
200           Patch phys-to-virt and virt-to-phys translation functions at
201           boot and module load time according to the position of the
202           kernel in system memory.
203
204           This can only be used with non-XIP MMU kernels where the base
205           of physical memory is at a 16MB boundary, or theoretically 64K
206           for the MSM machine class.
207
208 config ARM_PATCH_PHYS_VIRT_16BIT
209         def_bool y
210         depends on ARM_PATCH_PHYS_VIRT && ARCH_MSM
211         help
212           This option extends the physical to virtual translation patching
213           to allow physical memory down to a theoretical minimum of 64K
214           boundaries.
215
216 source "init/Kconfig"
217
218 source "kernel/Kconfig.freezer"
219
220 menu "System Type"
221
222 config MMU
223         bool "MMU-based Paged Memory Management Support"
224         default y
225         help
226           Select if you want MMU-based virtualised addressing space
227           support by paged memory management. If unsure, say 'Y'.
228
229 #
230 # The "ARM system type" choice list is ordered alphabetically by option
231 # text.  Please add new entries in the option alphabetic order.
232 #
233 choice
234         prompt "ARM system type"
235         default ARCH_VERSATILE
236
237 config ARCH_INTEGRATOR
238         bool "ARM Ltd. Integrator family"
239         select ARM_AMBA
240         select ARCH_HAS_CPUFREQ
241         select CLKDEV_LOOKUP
242         select ICST
243         select GENERIC_CLOCKEVENTS
244         select PLAT_VERSATILE
245         select PLAT_VERSATILE_FPGA_IRQ
246         help
247           Support for ARM's Integrator platform.
248
249 config ARCH_REALVIEW
250         bool "ARM Ltd. RealView family"
251         select ARM_AMBA
252         select CLKDEV_LOOKUP
253         select ICST
254         select GENERIC_CLOCKEVENTS
255         select ARCH_WANT_OPTIONAL_GPIOLIB
256         select PLAT_VERSATILE
257         select PLAT_VERSATILE_CLCD
258         select ARM_TIMER_SP804
259         select GPIO_PL061 if GPIOLIB
260         help
261           This enables support for ARM Ltd RealView boards.
262
263 config ARCH_VERSATILE
264         bool "ARM Ltd. Versatile family"
265         select ARM_AMBA
266         select ARM_VIC
267         select CLKDEV_LOOKUP
268         select ICST
269         select GENERIC_CLOCKEVENTS
270         select ARCH_WANT_OPTIONAL_GPIOLIB
271         select PLAT_VERSATILE
272         select PLAT_VERSATILE_CLCD
273         select PLAT_VERSATILE_FPGA_IRQ
274         select ARM_TIMER_SP804
275         help
276           This enables support for ARM Ltd Versatile board.
277
278 config ARCH_VEXPRESS
279         bool "ARM Ltd. Versatile Express family"
280         select ARCH_WANT_OPTIONAL_GPIOLIB
281         select ARM_AMBA
282         select ARM_TIMER_SP804
283         select CLKDEV_LOOKUP
284         select GENERIC_CLOCKEVENTS
285         select HAVE_CLK
286         select HAVE_PATA_PLATFORM
287         select ICST
288         select PLAT_VERSATILE
289         select PLAT_VERSATILE_CLCD
290         help
291           This enables support for the ARM Ltd Versatile Express boards.
292
293 config ARCH_AT91
294         bool "Atmel AT91"
295         select ARCH_REQUIRE_GPIOLIB
296         select HAVE_CLK
297         select CLKDEV_LOOKUP
298         select ARM_PATCH_PHYS_VIRT if MMU
299         help
300           This enables support for systems based on the Atmel AT91RM9200,
301           AT91SAM9 and AT91CAP9 processors.
302
303 config ARCH_BCMRING
304         bool "Broadcom BCMRING"
305         depends on MMU
306         select CPU_V6
307         select ARM_AMBA
308         select ARM_TIMER_SP804
309         select CLKDEV_LOOKUP
310         select GENERIC_CLOCKEVENTS
311         select ARCH_WANT_OPTIONAL_GPIOLIB
312         help
313           Support for Broadcom's BCMRing platform.
314
315 config ARCH_CLPS711X
316         bool "Cirrus Logic CLPS711x/EP721x-based"
317         select CPU_ARM720T
318         select ARCH_USES_GETTIMEOFFSET
319         help
320           Support for Cirrus Logic 711x/721x based boards.
321
322 config ARCH_CNS3XXX
323         bool "Cavium Networks CNS3XXX family"
324         select CPU_V6
325         select GENERIC_CLOCKEVENTS
326         select ARM_GIC
327         select MIGHT_HAVE_PCI
328         select PCI_DOMAINS if PCI
329         help
330           Support for Cavium Networks CNS3XXX platform.
331
332 config ARCH_GEMINI
333         bool "Cortina Systems Gemini"
334         select CPU_FA526
335         select ARCH_REQUIRE_GPIOLIB
336         select ARCH_USES_GETTIMEOFFSET
337         help
338           Support for the Cortina Systems Gemini family SoCs
339
340 config ARCH_EBSA110
341         bool "EBSA-110"
342         select CPU_SA110
343         select ISA
344         select NO_IOPORT
345         select ARCH_USES_GETTIMEOFFSET
346         help
347           This is an evaluation board for the StrongARM processor available
348           from Digital. It has limited hardware on-board, including an
349           Ethernet interface, two PCMCIA sockets, two serial ports and a
350           parallel port.
351
352 config ARCH_EP93XX
353         bool "EP93xx-based"
354         select CPU_ARM920T
355         select ARM_AMBA
356         select ARM_VIC
357         select CLKDEV_LOOKUP
358         select ARCH_REQUIRE_GPIOLIB
359         select ARCH_HAS_HOLES_MEMORYMODEL
360         select ARCH_USES_GETTIMEOFFSET
361         help
362           This enables support for the Cirrus EP93xx series of CPUs.
363
364 config ARCH_FOOTBRIDGE
365         bool "FootBridge"
366         select CPU_SA110
367         select FOOTBRIDGE
368         select GENERIC_CLOCKEVENTS
369         help
370           Support for systems based on the DC21285 companion chip
371           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
372
373 config ARCH_MXC
374         bool "Freescale MXC/iMX-based"
375         select GENERIC_CLOCKEVENTS
376         select ARCH_REQUIRE_GPIOLIB
377         select CLKDEV_LOOKUP
378         select CLKSRC_MMIO
379         select HAVE_SCHED_CLOCK
380         help
381           Support for Freescale MXC/iMX-based family of processors
382
383 config ARCH_MXS
384         bool "Freescale MXS-based"
385         select GENERIC_CLOCKEVENTS
386         select ARCH_REQUIRE_GPIOLIB
387         select CLKDEV_LOOKUP
388         select CLKSRC_MMIO
389         help
390           Support for Freescale MXS-based family of processors
391
392 config ARCH_NETX
393         bool "Hilscher NetX based"
394         select CLKSRC_MMIO
395         select CPU_ARM926T
396         select ARM_VIC
397         select GENERIC_CLOCKEVENTS
398         help
399           This enables support for systems based on the Hilscher NetX Soc
400
401 config ARCH_H720X
402         bool "Hynix HMS720x-based"
403         select CPU_ARM720T
404         select ISA_DMA_API
405         select ARCH_USES_GETTIMEOFFSET
406         help
407           This enables support for systems based on the Hynix HMS720x
408
409 config ARCH_IOP13XX
410         bool "IOP13xx-based"
411         depends on MMU
412         select CPU_XSC3
413         select PLAT_IOP
414         select PCI
415         select ARCH_SUPPORTS_MSI
416         select VMSPLIT_1G
417         help
418           Support for Intel's IOP13XX (XScale) family of processors.
419
420 config ARCH_IOP32X
421         bool "IOP32x-based"
422         depends on MMU
423         select CPU_XSCALE
424         select PLAT_IOP
425         select PCI
426         select ARCH_REQUIRE_GPIOLIB
427         help
428           Support for Intel's 80219 and IOP32X (XScale) family of
429           processors.
430
431 config ARCH_IOP33X
432         bool "IOP33x-based"
433         depends on MMU
434         select CPU_XSCALE
435         select PLAT_IOP
436         select PCI
437         select ARCH_REQUIRE_GPIOLIB
438         help
439           Support for Intel's IOP33X (XScale) family of processors.
440
441 config ARCH_IXP23XX
442         bool "IXP23XX-based"
443         depends on MMU
444         select CPU_XSC3
445         select PCI
446         select ARCH_USES_GETTIMEOFFSET
447         help
448           Support for Intel's IXP23xx (XScale) family of processors.
449
450 config ARCH_IXP2000
451         bool "IXP2400/2800-based"
452         depends on MMU
453         select CPU_XSCALE
454         select PCI
455         select ARCH_USES_GETTIMEOFFSET
456         help
457           Support for Intel's IXP2400/2800 (XScale) family of processors.
458
459 config ARCH_IXP4XX
460         bool "IXP4xx-based"
461         depends on MMU
462         select CLKSRC_MMIO
463         select CPU_XSCALE
464         select GENERIC_GPIO
465         select GENERIC_CLOCKEVENTS
466         select HAVE_SCHED_CLOCK
467         select MIGHT_HAVE_PCI
468         select DMABOUNCE if PCI
469         help
470           Support for Intel's IXP4XX (XScale) family of processors.
471
472 config ARCH_DOVE
473         bool "Marvell Dove"
474         select CPU_V7
475         select PCI
476         select ARCH_REQUIRE_GPIOLIB
477         select GENERIC_CLOCKEVENTS
478         select PLAT_ORION
479         help
480           Support for the Marvell Dove SoC 88AP510
481
482 config ARCH_KIRKWOOD
483         bool "Marvell Kirkwood"
484         select CPU_FEROCEON
485         select PCI
486         select ARCH_REQUIRE_GPIOLIB
487         select GENERIC_CLOCKEVENTS
488         select PLAT_ORION
489         help
490           Support for the following Marvell Kirkwood series SoCs:
491           88F6180, 88F6192 and 88F6281.
492
493 config ARCH_LOKI
494         bool "Marvell Loki (88RC8480)"
495         select CPU_FEROCEON
496         select GENERIC_CLOCKEVENTS
497         select PLAT_ORION
498         help
499           Support for the Marvell Loki (88RC8480) SoC.
500
501 config ARCH_LPC32XX
502         bool "NXP LPC32XX"
503         select CLKSRC_MMIO
504         select CPU_ARM926T
505         select ARCH_REQUIRE_GPIOLIB
506         select HAVE_IDE
507         select ARM_AMBA
508         select USB_ARCH_HAS_OHCI
509         select CLKDEV_LOOKUP
510         select GENERIC_TIME
511         select GENERIC_CLOCKEVENTS
512         help
513           Support for the NXP LPC32XX family of processors
514
515 config ARCH_MV78XX0
516         bool "Marvell MV78xx0"
517         select CPU_FEROCEON
518         select PCI
519         select ARCH_REQUIRE_GPIOLIB
520         select GENERIC_CLOCKEVENTS
521         select PLAT_ORION
522         help
523           Support for the following Marvell MV78xx0 series SoCs:
524           MV781x0, MV782x0.
525
526 config ARCH_ORION5X
527         bool "Marvell Orion"
528         depends on MMU
529         select CPU_FEROCEON
530         select PCI
531         select ARCH_REQUIRE_GPIOLIB
532         select GENERIC_CLOCKEVENTS
533         select PLAT_ORION
534         help
535           Support for the following Marvell Orion 5x series SoCs:
536           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
537           Orion-2 (5281), Orion-1-90 (6183).
538
539 config ARCH_MMP
540         bool "Marvell PXA168/910/MMP2"
541         depends on MMU
542         select ARCH_REQUIRE_GPIOLIB
543         select CLKDEV_LOOKUP
544         select GENERIC_CLOCKEVENTS
545         select HAVE_SCHED_CLOCK
546         select TICK_ONESHOT
547         select PLAT_PXA
548         select SPARSE_IRQ
549         help
550           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
551
552 config ARCH_KS8695
553         bool "Micrel/Kendin KS8695"
554         select CPU_ARM922T
555         select ARCH_REQUIRE_GPIOLIB
556         select ARCH_USES_GETTIMEOFFSET
557         help
558           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
559           System-on-Chip devices.
560
561 config ARCH_W90X900
562         bool "Nuvoton W90X900 CPU"
563         select CPU_ARM926T
564         select ARCH_REQUIRE_GPIOLIB
565         select CLKDEV_LOOKUP
566         select CLKSRC_MMIO
567         select GENERIC_CLOCKEVENTS
568         help
569           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
570           At present, the w90x900 has been renamed nuc900, regarding
571           the ARM series product line, you can login the following
572           link address to know more.
573
574           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
575                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
576
577 config ARCH_NUC93X
578         bool "Nuvoton NUC93X CPU"
579         select CPU_ARM926T
580         select CLKDEV_LOOKUP
581         help
582           Support for Nuvoton (Winbond logic dept.) NUC93X MCU,The NUC93X is a
583           low-power and high performance MPEG-4/JPEG multimedia controller chip.
584
585 config ARCH_TEGRA
586         bool "NVIDIA Tegra"
587         select CLKDEV_LOOKUP
588         select CLKSRC_MMIO
589         select GENERIC_TIME
590         select GENERIC_CLOCKEVENTS
591         select GENERIC_GPIO
592         select HAVE_CLK
593         select HAVE_SCHED_CLOCK
594         select ARCH_HAS_BARRIERS if CACHE_L2X0
595         select ARCH_HAS_CPUFREQ
596         help
597           This enables support for NVIDIA Tegra based systems (Tegra APX,
598           Tegra 6xx and Tegra 2 series).
599
600 config ARCH_PNX4008
601         bool "Philips Nexperia PNX4008 Mobile"
602         select CPU_ARM926T
603         select CLKDEV_LOOKUP
604         select ARCH_USES_GETTIMEOFFSET
605         help
606           This enables support for Philips PNX4008 mobile platform.
607
608 config ARCH_PXA
609         bool "PXA2xx/PXA3xx-based"
610         depends on MMU
611         select ARCH_MTD_XIP
612         select ARCH_HAS_CPUFREQ
613         select CLKDEV_LOOKUP
614         select CLKSRC_MMIO
615         select ARCH_REQUIRE_GPIOLIB
616         select GENERIC_CLOCKEVENTS
617         select HAVE_SCHED_CLOCK
618         select TICK_ONESHOT
619         select PLAT_PXA
620         select SPARSE_IRQ
621         help
622           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
623
624 config ARCH_MSM
625         bool "Qualcomm MSM"
626         select HAVE_CLK
627         select GENERIC_CLOCKEVENTS
628         select ARCH_REQUIRE_GPIOLIB
629         select CLKDEV_LOOKUP
630         help
631           Support for Qualcomm MSM/QSD based systems.  This runs on the
632           apps processor of the MSM/QSD and depends on a shared memory
633           interface to the modem processor which runs the baseband
634           stack and controls some vital subsystems
635           (clock and power control, etc).
636
637 config ARCH_SHMOBILE
638         bool "Renesas SH-Mobile / R-Mobile"
639         select HAVE_CLK
640         select CLKDEV_LOOKUP
641         select GENERIC_CLOCKEVENTS
642         select NO_IOPORT
643         select SPARSE_IRQ
644         select MULTI_IRQ_HANDLER
645         help
646           Support for Renesas's SH-Mobile and R-Mobile ARM platforms.
647
648 config ARCH_RPC
649         bool "RiscPC"
650         select ARCH_ACORN
651         select FIQ
652         select TIMER_ACORN
653         select ARCH_MAY_HAVE_PC_FDC
654         select HAVE_PATA_PLATFORM
655         select ISA_DMA_API
656         select NO_IOPORT
657         select ARCH_SPARSEMEM_ENABLE
658         select ARCH_USES_GETTIMEOFFSET
659         help
660           On the Acorn Risc-PC, Linux can support the internal IDE disk and
661           CD-ROM interface, serial and parallel port, and the floppy drive.
662
663 config ARCH_SA1100
664         bool "SA1100-based"
665         select CLKSRC_MMIO
666         select CPU_SA1100
667         select ISA
668         select ARCH_SPARSEMEM_ENABLE
669         select ARCH_MTD_XIP
670         select ARCH_HAS_CPUFREQ
671         select CPU_FREQ
672         select GENERIC_CLOCKEVENTS
673         select HAVE_CLK
674         select HAVE_SCHED_CLOCK
675         select TICK_ONESHOT
676         select ARCH_REQUIRE_GPIOLIB
677         help
678           Support for StrongARM 11x0 based boards.
679
680 config ARCH_S3C2410
681         bool "Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443, S3C2450"
682         select GENERIC_GPIO
683         select ARCH_HAS_CPUFREQ
684         select HAVE_CLK
685         select ARCH_USES_GETTIMEOFFSET
686         select HAVE_S3C2410_I2C if I2C
687         help
688           Samsung S3C2410X CPU based systems, such as the Simtec Electronics
689           BAST (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or
690           the Samsung SMDK2410 development board (and derivatives).
691
692           Note, the S3C2416 and the S3C2450 are so close that they even share
693           the same SoC ID code. This means that there is no separate machine
694           directory (no arch/arm/mach-s3c2450) as the S3C2416 was first.
695
696 config ARCH_S3C64XX
697         bool "Samsung S3C64XX"
698         select PLAT_SAMSUNG
699         select CPU_V6
700         select ARM_VIC
701         select HAVE_CLK
702         select NO_IOPORT
703         select ARCH_USES_GETTIMEOFFSET
704         select ARCH_HAS_CPUFREQ
705         select ARCH_REQUIRE_GPIOLIB
706         select SAMSUNG_CLKSRC
707         select SAMSUNG_IRQ_VIC_TIMER
708         select SAMSUNG_IRQ_UART
709         select S3C_GPIO_TRACK
710         select S3C_GPIO_PULL_UPDOWN
711         select S3C_GPIO_CFG_S3C24XX
712         select S3C_GPIO_CFG_S3C64XX
713         select S3C_DEV_NAND
714         select USB_ARCH_HAS_OHCI
715         select SAMSUNG_GPIOLIB_4BIT
716         select HAVE_S3C2410_I2C if I2C
717         select HAVE_S3C2410_WATCHDOG if WATCHDOG
718         help
719           Samsung S3C64XX series based systems
720
721 config ARCH_S5P64X0
722         bool "Samsung S5P6440 S5P6450"
723         select CPU_V6
724         select GENERIC_GPIO
725         select HAVE_CLK
726         select HAVE_S3C2410_WATCHDOG if WATCHDOG
727         select GENERIC_CLOCKEVENTS
728         select HAVE_SCHED_CLOCK
729         select HAVE_S3C2410_I2C if I2C
730         select HAVE_S3C_RTC if RTC_CLASS
731         help
732           Samsung S5P64X0 CPU based systems, such as the Samsung SMDK6440,
733           SMDK6450.
734
735 config ARCH_S5PC100
736         bool "Samsung S5PC100"
737         select GENERIC_GPIO
738         select HAVE_CLK
739         select CPU_V7
740         select ARM_L1_CACHE_SHIFT_6
741         select ARCH_USES_GETTIMEOFFSET
742         select HAVE_S3C2410_I2C if I2C
743         select HAVE_S3C_RTC if RTC_CLASS
744         select HAVE_S3C2410_WATCHDOG if WATCHDOG
745         help
746           Samsung S5PC100 series based systems
747
748 config ARCH_S5PV210
749         bool "Samsung S5PV210/S5PC110"
750         select CPU_V7
751         select ARCH_SPARSEMEM_ENABLE
752         select GENERIC_GPIO
753         select HAVE_CLK
754         select ARM_L1_CACHE_SHIFT_6
755         select ARCH_HAS_CPUFREQ
756         select GENERIC_CLOCKEVENTS
757         select HAVE_SCHED_CLOCK
758         select HAVE_S3C2410_I2C if I2C
759         select HAVE_S3C_RTC if RTC_CLASS
760         select HAVE_S3C2410_WATCHDOG if WATCHDOG
761         help
762           Samsung S5PV210/S5PC110 series based systems
763
764 config ARCH_EXYNOS4
765         bool "Samsung EXYNOS4"
766         select CPU_V7
767         select ARCH_SPARSEMEM_ENABLE
768         select GENERIC_GPIO
769         select HAVE_CLK
770         select ARCH_HAS_CPUFREQ
771         select GENERIC_CLOCKEVENTS
772         select HAVE_S3C_RTC if RTC_CLASS
773         select HAVE_S3C2410_I2C if I2C
774         select HAVE_S3C2410_WATCHDOG if WATCHDOG
775         help
776           Samsung EXYNOS4 series based systems
777
778 config ARCH_SHARK
779         bool "Shark"
780         select CPU_SA110
781         select ISA
782         select ISA_DMA
783         select ZONE_DMA
784         select PCI
785         select ARCH_USES_GETTIMEOFFSET
786         help
787           Support for the StrongARM based Digital DNARD machine, also known
788           as "Shark" (<http://www.shark-linux.de/shark.html>).
789
790 config ARCH_TCC_926
791         bool "Telechips TCC ARM926-based systems"
792         select CLKSRC_MMIO
793         select CPU_ARM926T
794         select HAVE_CLK
795         select CLKDEV_LOOKUP
796         select GENERIC_CLOCKEVENTS
797         help
798           Support for Telechips TCC ARM926-based systems.
799
800 config ARCH_U300
801         bool "ST-Ericsson U300 Series"
802         depends on MMU
803         select CLKSRC_MMIO
804         select CPU_ARM926T
805         select HAVE_SCHED_CLOCK
806         select HAVE_TCM
807         select ARM_AMBA
808         select ARM_VIC
809         select GENERIC_CLOCKEVENTS
810         select CLKDEV_LOOKUP
811         select GENERIC_GPIO
812         help
813           Support for ST-Ericsson U300 series mobile platforms.
814
815 config ARCH_U8500
816         bool "ST-Ericsson U8500 Series"
817         select CPU_V7
818         select ARM_AMBA
819         select GENERIC_CLOCKEVENTS
820         select CLKDEV_LOOKUP
821         select ARCH_REQUIRE_GPIOLIB
822         select ARCH_HAS_CPUFREQ
823         help
824           Support for ST-Ericsson's Ux500 architecture
825
826 config ARCH_NOMADIK
827         bool "STMicroelectronics Nomadik"
828         select ARM_AMBA
829         select ARM_VIC
830         select CPU_ARM926T
831         select CLKDEV_LOOKUP
832         select GENERIC_CLOCKEVENTS
833         select ARCH_REQUIRE_GPIOLIB
834         help
835           Support for the Nomadik platform by ST-Ericsson
836
837 config ARCH_DAVINCI
838         bool "TI DaVinci"
839         select GENERIC_CLOCKEVENTS
840         select ARCH_REQUIRE_GPIOLIB
841         select ZONE_DMA
842         select HAVE_IDE
843         select CLKDEV_LOOKUP
844         select GENERIC_ALLOCATOR
845         select GENERIC_IRQ_CHIP
846         select ARCH_HAS_HOLES_MEMORYMODEL
847         help
848           Support for TI's DaVinci platform.
849
850 config ARCH_OMAP
851         bool "TI OMAP"
852         select HAVE_CLK
853         select ARCH_REQUIRE_GPIOLIB
854         select ARCH_HAS_CPUFREQ
855         select GENERIC_CLOCKEVENTS
856         select HAVE_SCHED_CLOCK
857         select ARCH_HAS_HOLES_MEMORYMODEL
858         help
859           Support for TI's OMAP platform (OMAP1/2/3/4).
860
861 config ARCH_RK29
862         bool "Rockchip RK29xx"
863         select PLAT_RK
864         select CPU_V7
865         select ARM_GIC
866         select PL330
867         select HIGHMEM
868         select ZONE_DMA
869         select ARM_L1_CACHE_SHIFT_6
870         help
871           Support for Rockchip's RK29xx SoCs.
872
873 config PLAT_SPEAR
874         bool "ST SPEAr"
875         select ARM_AMBA
876         select ARCH_REQUIRE_GPIOLIB
877         select CLKDEV_LOOKUP
878         select CLKSRC_MMIO
879         select GENERIC_CLOCKEVENTS
880         select HAVE_CLK
881         help
882           Support for ST's SPEAr platform (SPEAr3xx, SPEAr6xx and SPEAr13xx).
883
884 config ARCH_VT8500
885         bool "VIA/WonderMedia 85xx"
886         select CPU_ARM926T
887         select GENERIC_GPIO
888         select ARCH_HAS_CPUFREQ
889         select GENERIC_CLOCKEVENTS
890         select ARCH_REQUIRE_GPIOLIB
891         select HAVE_PWM
892         help
893           Support for VIA/WonderMedia VT8500/WM85xx System-on-Chip.
894 endchoice
895
896 #
897 # This is sorted alphabetically by mach-* pathname.  However, plat-*
898 # Kconfigs may be included either alphabetically (according to the
899 # plat- suffix) or along side the corresponding mach-* source.
900 #
901 source "arch/arm/mach-at91/Kconfig"
902
903 source "arch/arm/mach-bcmring/Kconfig"
904
905 source "arch/arm/mach-clps711x/Kconfig"
906
907 source "arch/arm/mach-cns3xxx/Kconfig"
908
909 source "arch/arm/mach-davinci/Kconfig"
910
911 source "arch/arm/mach-dove/Kconfig"
912
913 source "arch/arm/mach-ep93xx/Kconfig"
914
915 source "arch/arm/mach-footbridge/Kconfig"
916
917 source "arch/arm/mach-gemini/Kconfig"
918
919 source "arch/arm/mach-h720x/Kconfig"
920
921 source "arch/arm/mach-integrator/Kconfig"
922
923 source "arch/arm/mach-iop32x/Kconfig"
924
925 source "arch/arm/mach-iop33x/Kconfig"
926
927 source "arch/arm/mach-iop13xx/Kconfig"
928
929 source "arch/arm/mach-ixp4xx/Kconfig"
930
931 source "arch/arm/mach-ixp2000/Kconfig"
932
933 source "arch/arm/mach-ixp23xx/Kconfig"
934
935 source "arch/arm/mach-kirkwood/Kconfig"
936
937 source "arch/arm/mach-ks8695/Kconfig"
938
939 source "arch/arm/mach-loki/Kconfig"
940
941 source "arch/arm/mach-lpc32xx/Kconfig"
942
943 source "arch/arm/mach-msm/Kconfig"
944
945 source "arch/arm/mach-mv78xx0/Kconfig"
946
947 source "arch/arm/plat-mxc/Kconfig"
948
949 source "arch/arm/mach-mxs/Kconfig"
950
951 source "arch/arm/mach-netx/Kconfig"
952
953 source "arch/arm/mach-nomadik/Kconfig"
954 source "arch/arm/plat-nomadik/Kconfig"
955
956 source "arch/arm/mach-nuc93x/Kconfig"
957
958 source "arch/arm/plat-omap/Kconfig"
959
960 source "arch/arm/mach-omap1/Kconfig"
961
962 source "arch/arm/mach-omap2/Kconfig"
963
964 source "arch/arm/mach-orion5x/Kconfig"
965
966 source "arch/arm/mach-pxa/Kconfig"
967 source "arch/arm/plat-pxa/Kconfig"
968
969 source "arch/arm/mach-mmp/Kconfig"
970
971 source "arch/arm/mach-realview/Kconfig"
972
973 source "arch/arm/plat-rk/Kconfig"
974 source "arch/arm/mach-rk29/Kconfig"
975
976 source "arch/arm/mach-sa1100/Kconfig"
977
978 source "arch/arm/plat-samsung/Kconfig"
979 source "arch/arm/plat-s3c24xx/Kconfig"
980 source "arch/arm/plat-s5p/Kconfig"
981
982 source "arch/arm/plat-spear/Kconfig"
983
984 source "arch/arm/plat-tcc/Kconfig"
985
986 if ARCH_S3C2410
987 source "arch/arm/mach-s3c2400/Kconfig"
988 source "arch/arm/mach-s3c2410/Kconfig"
989 source "arch/arm/mach-s3c2412/Kconfig"
990 source "arch/arm/mach-s3c2416/Kconfig"
991 source "arch/arm/mach-s3c2440/Kconfig"
992 source "arch/arm/mach-s3c2443/Kconfig"
993 endif
994
995 if ARCH_S3C64XX
996 source "arch/arm/mach-s3c64xx/Kconfig"
997 endif
998
999 source "arch/arm/mach-s5p64x0/Kconfig"
1000
1001 source "arch/arm/mach-s5pc100/Kconfig"
1002
1003 source "arch/arm/mach-s5pv210/Kconfig"
1004
1005 source "arch/arm/mach-exynos4/Kconfig"
1006
1007 source "arch/arm/mach-shmobile/Kconfig"
1008
1009 source "arch/arm/mach-tegra/Kconfig"
1010
1011 source "arch/arm/mach-u300/Kconfig"
1012
1013 source "arch/arm/mach-ux500/Kconfig"
1014
1015 source "arch/arm/mach-versatile/Kconfig"
1016
1017 source "arch/arm/mach-vexpress/Kconfig"
1018 source "arch/arm/plat-versatile/Kconfig"
1019
1020 source "arch/arm/mach-vt8500/Kconfig"
1021
1022 source "arch/arm/mach-w90x900/Kconfig"
1023
1024 # Definitions to make life easier
1025 config ARCH_ACORN
1026         bool
1027
1028 config PLAT_IOP
1029         bool
1030         select GENERIC_CLOCKEVENTS
1031         select HAVE_SCHED_CLOCK
1032
1033 config PLAT_ORION
1034         bool
1035         select CLKSRC_MMIO
1036         select GENERIC_IRQ_CHIP
1037         select HAVE_SCHED_CLOCK
1038
1039 config PLAT_PXA
1040         bool
1041
1042 config PLAT_RK
1043         bool
1044         select CLKDEV_LOOKUP
1045         select HAVE_SCHED_CLOCK
1046         select ARCH_HAS_CPUFREQ
1047         select GENERIC_CLOCKEVENTS
1048         select ARCH_REQUIRE_GPIOLIB
1049
1050 config PLAT_VERSATILE
1051         bool
1052
1053 config ARM_TIMER_SP804
1054         bool
1055         select CLKSRC_MMIO
1056
1057 source arch/arm/mm/Kconfig
1058
1059 config IWMMXT
1060         bool "Enable iWMMXt support"
1061         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4
1062         default y if PXA27x || PXA3xx || PXA95x || ARCH_MMP
1063         help
1064           Enable support for iWMMXt context switching at run time if
1065           running on a CPU that supports it.
1066
1067 #  bool 'Use XScale PMU as timer source' CONFIG_XSCALE_PMU_TIMER
1068 config XSCALE_PMU
1069         bool
1070         depends on CPU_XSCALE && !XSCALE_PMU_TIMER
1071         default y
1072
1073 config CPU_HAS_PMU
1074         depends on (CPU_V6 || CPU_V6K || CPU_V7 || XSCALE_PMU) && \
1075                    (!ARCH_OMAP3 || OMAP3_EMU)
1076         default y
1077         bool
1078
1079 config MULTI_IRQ_HANDLER
1080         bool
1081         help
1082           Allow each machine to specify it's own IRQ handler at run time.
1083
1084 if !MMU
1085 source "arch/arm/Kconfig-nommu"
1086 endif
1087
1088 config ARM_ERRATA_411920
1089         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1090         depends on CPU_V6 || CPU_V6K
1091         help
1092           Invalidation of the Instruction Cache operation can
1093           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1094           It does not affect the MPCore. This option enables the ARM Ltd.
1095           recommended workaround.
1096
1097 config ARM_ERRATA_430973
1098         bool "ARM errata: Stale prediction on replaced interworking branch"
1099         depends on CPU_V7
1100         help
1101           This option enables the workaround for the 430973 Cortex-A8
1102           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1103           interworking branch is replaced with another code sequence at the
1104           same virtual address, whether due to self-modifying code or virtual
1105           to physical address re-mapping, Cortex-A8 does not recover from the
1106           stale interworking branch prediction. This results in Cortex-A8
1107           executing the new code sequence in the incorrect ARM or Thumb state.
1108           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1109           and also flushes the branch target cache at every context switch.
1110           Note that setting specific bits in the ACTLR register may not be
1111           available in non-secure mode.
1112
1113 config ARM_ERRATA_458693
1114         bool "ARM errata: Processor deadlock when a false hazard is created"
1115         depends on CPU_V7
1116         help
1117           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1118           erratum. For very specific sequences of memory operations, it is
1119           possible for a hazard condition intended for a cache line to instead
1120           be incorrectly associated with a different cache line. This false
1121           hazard might then cause a processor deadlock. The workaround enables
1122           the L1 caching of the NEON accesses and disables the PLD instruction
1123           in the ACTLR register. Note that setting specific bits in the ACTLR
1124           register may not be available in non-secure mode.
1125
1126 config ARM_ERRATA_460075
1127         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1128         depends on CPU_V7
1129         help
1130           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1131           erratum. Any asynchronous access to the L2 cache may encounter a
1132           situation in which recent store transactions to the L2 cache are lost
1133           and overwritten with stale memory contents from external memory. The
1134           workaround disables the write-allocate mode for the L2 cache via the
1135           ACTLR register. Note that setting specific bits in the ACTLR register
1136           may not be available in non-secure mode.
1137
1138 config ARM_ERRATA_742230
1139         bool "ARM errata: DMB operation may be faulty"
1140         depends on CPU_V7 && SMP
1141         help
1142           This option enables the workaround for the 742230 Cortex-A9
1143           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1144           between two write operations may not ensure the correct visibility
1145           ordering of the two writes. This workaround sets a specific bit in
1146           the diagnostic register of the Cortex-A9 which causes the DMB
1147           instruction to behave as a DSB, ensuring the correct behaviour of
1148           the two writes.
1149
1150 config ARM_ERRATA_742231
1151         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1152         depends on CPU_V7 && SMP
1153         help
1154           This option enables the workaround for the 742231 Cortex-A9
1155           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1156           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1157           accessing some data located in the same cache line, may get corrupted
1158           data due to bad handling of the address hazard when the line gets
1159           replaced from one of the CPUs at the same time as another CPU is
1160           accessing it. This workaround sets specific bits in the diagnostic
1161           register of the Cortex-A9 which reduces the linefill issuing
1162           capabilities of the processor.
1163
1164 config PL310_ERRATA_588369
1165         bool "Clean & Invalidate maintenance operations do not invalidate clean lines"
1166         depends on CACHE_L2X0
1167         help
1168            The PL310 L2 cache controller implements three types of Clean &
1169            Invalidate maintenance operations: by Physical Address
1170            (offset 0x7F0), by Index/Way (0x7F8) and by Way (0x7FC).
1171            They are architecturally defined to behave as the execution of a
1172            clean operation followed immediately by an invalidate operation,
1173            both performing to the same memory location. This functionality
1174            is not correctly implemented in PL310 as clean lines are not
1175            invalidated as a result of these operations.
1176
1177 config ARM_ERRATA_720789
1178         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1179         depends on CPU_V7 && SMP
1180         help
1181           This option enables the workaround for the 720789 Cortex-A9 (prior to
1182           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1183           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1184           As a consequence of this erratum, some TLB entries which should be
1185           invalidated are not, resulting in an incoherency in the system page
1186           tables. The workaround changes the TLB flushing routines to invalidate
1187           entries regardless of the ASID.
1188
1189 config PL310_ERRATA_727915
1190         bool "Background Clean & Invalidate by Way operation can cause data corruption"
1191         depends on CACHE_L2X0
1192         help
1193           PL310 implements the Clean & Invalidate by Way L2 cache maintenance
1194           operation (offset 0x7FC). This operation runs in background so that
1195           PL310 can handle normal accesses while it is in progress. Under very
1196           rare circumstances, due to this erratum, write data can be lost when
1197           PL310 treats a cacheable write transaction during a Clean &
1198           Invalidate by Way operation.
1199
1200 config ARM_ERRATA_743622
1201         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1202         depends on CPU_V7
1203         help
1204           This option enables the workaround for the 743622 Cortex-A9
1205           (r2p0..r2p2) erratum. Under very rare conditions, a faulty
1206           optimisation in the Cortex-A9 Store Buffer may lead to data
1207           corruption. This workaround sets a specific bit in the diagnostic
1208           register of the Cortex-A9 which disables the Store Buffer
1209           optimisation, preventing the defect from occurring. This has no
1210           visible impact on the overall performance or power consumption of the
1211           processor.
1212
1213 config ARM_ERRATA_751472
1214         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1215         depends on CPU_V7 && SMP
1216         help
1217           This option enables the workaround for the 751472 Cortex-A9 (prior
1218           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1219           completion of a following broadcasted operation if the second
1220           operation is received by a CPU before the ICIALLUIS has completed,
1221           potentially leading to corrupted entries in the cache or TLB.
1222
1223 config ARM_ERRATA_753970
1224         bool "ARM errata: cache sync operation may be faulty"
1225         depends on CACHE_PL310
1226         help
1227           This option enables the workaround for the 753970 PL310 (r3p0) erratum.
1228
1229           Under some condition the effect of cache sync operation on
1230           the store buffer still remains when the operation completes.
1231           This means that the store buffer is always asked to drain and
1232           this prevents it from merging any further writes. The workaround
1233           is to replace the normal offset of cache sync operation (0x730)
1234           by another offset targeting an unmapped PL310 register 0x740.
1235           This has the same effect as the cache sync operation: store buffer
1236           drain and waiting for all buffers empty.
1237
1238 config ARM_ERRATA_754322
1239         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1240         depends on CPU_V7
1241         help
1242           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1243           r3p*) erratum. A speculative memory access may cause a page table walk
1244           which starts prior to an ASID switch but completes afterwards. This
1245           can populate the micro-TLB with a stale entry which may be hit with
1246           the new ASID. This workaround places two dsb instructions in the mm
1247           switching code so that no page table walks can cross the ASID switch.
1248
1249 config ARM_ERRATA_754327
1250         bool "ARM errata: no automatic Store Buffer drain"
1251         depends on CPU_V7 && SMP
1252         help
1253           This option enables the workaround for the 754327 Cortex-A9 (prior to
1254           r2p0) erratum. The Store Buffer does not have any automatic draining
1255           mechanism and therefore a livelock may occur if an external agent
1256           continuously polls a memory location waiting to observe an update.
1257           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1258           written polling loops from denying visibility of updates to memory.
1259
1260 endmenu
1261
1262 source "arch/arm/common/Kconfig"
1263
1264 menu "Bus support"
1265
1266 config ARM_AMBA
1267         bool
1268
1269 config ISA
1270         bool
1271         help
1272           Find out whether you have ISA slots on your motherboard.  ISA is the
1273           name of a bus system, i.e. the way the CPU talks to the other stuff
1274           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1275           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1276           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1277
1278 # Select ISA DMA controller support
1279 config ISA_DMA
1280         bool
1281         select ISA_DMA_API
1282
1283 # Select ISA DMA interface
1284 config ISA_DMA_API
1285         bool
1286
1287 config PCI
1288         bool "PCI support" if MIGHT_HAVE_PCI
1289         help
1290           Find out whether you have a PCI motherboard. PCI is the name of a
1291           bus system, i.e. the way the CPU talks to the other stuff inside
1292           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1293           VESA. If you have PCI, say Y, otherwise N.
1294
1295 config PCI_DOMAINS
1296         bool
1297         depends on PCI
1298
1299 config PCI_NANOENGINE
1300         bool "BSE nanoEngine PCI support"
1301         depends on SA1100_NANOENGINE
1302         help
1303           Enable PCI on the BSE nanoEngine board.
1304
1305 config PCI_SYSCALL
1306         def_bool PCI
1307
1308 # Select the host bridge type
1309 config PCI_HOST_VIA82C505
1310         bool
1311         depends on PCI && ARCH_SHARK
1312         default y
1313
1314 config PCI_HOST_ITE8152
1315         bool
1316         depends on PCI && MACH_ARMCORE
1317         default y
1318         select DMABOUNCE
1319
1320 source "drivers/pci/Kconfig"
1321
1322 source "drivers/pcmcia/Kconfig"
1323
1324 config ARM_ERRATA_764369
1325         bool "ARM errata: Data cache line maintenance operation by MVA may not succeed"
1326         depends on CPU_V7 && SMP
1327         help
1328           This option enables the workaround for erratum 764369
1329           affecting Cortex-A9 MPCore with two or more processors (all
1330           current revisions). Under certain timing circumstances, a data
1331           cache line maintenance operation by MVA targeting an Inner
1332           Shareable memory region may fail to proceed up to either the
1333           Point of Coherency or to the Point of Unification of the
1334           system. This workaround adds a DSB instruction before the
1335           relevant cache maintenance functions and sets a specific bit
1336           in the diagnostic control register of the SCU.
1337
1338 endmenu
1339
1340 menu "Kernel Features"
1341
1342 source "kernel/time/Kconfig"
1343
1344 config SMP
1345         bool "Symmetric Multi-Processing"
1346         depends on CPU_V6K || CPU_V7
1347         depends on GENERIC_CLOCKEVENTS
1348         depends on REALVIEW_EB_ARM11MP || REALVIEW_EB_A9MP || \
1349                  MACH_REALVIEW_PB11MP || MACH_REALVIEW_PBX || ARCH_OMAP4 || \
1350                  ARCH_EXYNOS4 || ARCH_TEGRA || ARCH_U8500 || ARCH_VEXPRESS_CA9X4 || \
1351                  ARCH_MSM_SCORPIONMP || ARCH_SHMOBILE
1352         select USE_GENERIC_SMP_HELPERS
1353         select HAVE_ARM_SCU if !ARCH_MSM_SCORPIONMP
1354         help
1355           This enables support for systems with more than one CPU. If you have
1356           a system with only one CPU, like most personal computers, say N. If
1357           you have a system with more than one CPU, say Y.
1358
1359           If you say N here, the kernel will run on single and multiprocessor
1360           machines, but will use only one CPU of a multiprocessor machine. If
1361           you say Y here, the kernel will run on many, but not all, single
1362           processor machines. On a single processor machine, the kernel will
1363           run faster if you say N here.
1364
1365           See also <file:Documentation/i386/IO-APIC.txt>,
1366           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1367           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1368
1369           If you don't know what to do here, say N.
1370
1371 config SMP_ON_UP
1372         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1373         depends on EXPERIMENTAL
1374         depends on SMP && !XIP_KERNEL
1375         default y
1376         help
1377           SMP kernels contain instructions which fail on non-SMP processors.
1378           Enabling this option allows the kernel to modify itself to make
1379           these instructions safe.  Disabling it allows about 1K of space
1380           savings.
1381
1382           If you don't know what to do here, say Y.
1383
1384 config HAVE_ARM_SCU
1385         bool
1386         depends on SMP
1387         help
1388           This option enables support for the ARM system coherency unit
1389
1390 config HAVE_ARM_TWD
1391         bool
1392         depends on SMP
1393         select TICK_ONESHOT
1394         help
1395           This options enables support for the ARM timer and watchdog unit
1396
1397 choice
1398         prompt "Memory split"
1399         default VMSPLIT_3G
1400         help
1401           Select the desired split between kernel and user memory.
1402
1403           If you are not absolutely sure what you are doing, leave this
1404           option alone!
1405
1406         config VMSPLIT_3G
1407                 bool "3G/1G user/kernel split"
1408         config VMSPLIT_2G
1409                 bool "2G/2G user/kernel split"
1410         config VMSPLIT_1G
1411                 bool "1G/3G user/kernel split"
1412 endchoice
1413
1414 config PAGE_OFFSET
1415         hex
1416         default 0x40000000 if VMSPLIT_1G
1417         default 0x80000000 if VMSPLIT_2G
1418         default 0xC0000000
1419
1420 config NR_CPUS
1421         int "Maximum number of CPUs (2-32)"
1422         range 2 32
1423         depends on SMP
1424         default "4"
1425
1426 config HOTPLUG_CPU
1427         bool "Support for hot-pluggable CPUs (EXPERIMENTAL)"
1428         depends on SMP && HOTPLUG && EXPERIMENTAL
1429         help
1430           Say Y here to experiment with turning CPUs off and on.  CPUs
1431           can be controlled through /sys/devices/system/cpu.
1432
1433 config LOCAL_TIMERS
1434         bool "Use local timer interrupts"
1435         depends on SMP
1436         default y
1437         select HAVE_ARM_TWD if (!ARCH_MSM_SCORPIONMP && !EXYNOS4_MCT)
1438         help
1439           Enable support for local timers on SMP platforms, rather then the
1440           legacy IPI broadcast method.  Local timers allows the system
1441           accounting to be spread across the timer interval, preventing a
1442           "thundering herd" at every timer tick.
1443
1444 source kernel/Kconfig.preempt
1445
1446 config HZ
1447         int
1448         default 200 if ARCH_EBSA110 || ARCH_S3C2410 || ARCH_S5P64X0 || \
1449                 ARCH_S5PV210 || ARCH_EXYNOS4
1450         default OMAP_32K_TIMER_HZ if ARCH_OMAP && OMAP_32K_TIMER
1451         default AT91_TIMER_HZ if ARCH_AT91
1452         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE
1453         default 100
1454
1455 config THUMB2_KERNEL
1456         bool "Compile the kernel in Thumb-2 mode (EXPERIMENTAL)"
1457         depends on CPU_V7 && !CPU_V6 && !CPU_V6K && EXPERIMENTAL
1458         select AEABI
1459         select ARM_ASM_UNIFIED
1460         help
1461           By enabling this option, the kernel will be compiled in
1462           Thumb-2 mode. A compiler/assembler that understand the unified
1463           ARM-Thumb syntax is needed.
1464
1465           If unsure, say N.
1466
1467 config THUMB2_AVOID_R_ARM_THM_JUMP11
1468         bool "Work around buggy Thumb-2 short branch relocations in gas"
1469         depends on THUMB2_KERNEL && MODULES
1470         default y
1471         help
1472           Various binutils versions can resolve Thumb-2 branches to
1473           locally-defined, preemptible global symbols as short-range "b.n"
1474           branch instructions.
1475
1476           This is a problem, because there's no guarantee the final
1477           destination of the symbol, or any candidate locations for a
1478           trampoline, are within range of the branch.  For this reason, the
1479           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1480           relocation in modules at all, and it makes little sense to add
1481           support.
1482
1483           The symptom is that the kernel fails with an "unsupported
1484           relocation" error when loading some modules.
1485
1486           Until fixed tools are available, passing
1487           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1488           code which hits this problem, at the cost of a bit of extra runtime
1489           stack usage in some cases.
1490
1491           The problem is described in more detail at:
1492               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1493
1494           Only Thumb-2 kernels are affected.
1495
1496           Unless you are sure your tools don't have this problem, say Y.
1497
1498 config ARM_ASM_UNIFIED
1499         bool
1500
1501 config AEABI
1502         bool "Use the ARM EABI to compile the kernel"
1503         help
1504           This option allows for the kernel to be compiled using the latest
1505           ARM ABI (aka EABI).  This is only useful if you are using a user
1506           space environment that is also compiled with EABI.
1507
1508           Since there are major incompatibilities between the legacy ABI and
1509           EABI, especially with regard to structure member alignment, this
1510           option also changes the kernel syscall calling convention to
1511           disambiguate both ABIs and allow for backward compatibility support
1512           (selected with CONFIG_OABI_COMPAT).
1513
1514           To use this you need GCC version 4.0.0 or later.
1515
1516 config OABI_COMPAT
1517         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1518         depends on AEABI && EXPERIMENTAL && !THUMB2_KERNEL
1519         default y
1520         help
1521           This option preserves the old syscall interface along with the
1522           new (ARM EABI) one. It also provides a compatibility layer to
1523           intercept syscalls that have structure arguments which layout
1524           in memory differs between the legacy ABI and the new ARM EABI
1525           (only for non "thumb" binaries). This option adds a tiny
1526           overhead to all syscalls and produces a slightly larger kernel.
1527           If you know you'll be using only pure EABI user space then you
1528           can say N here. If this option is not selected and you attempt
1529           to execute a legacy ABI binary then the result will be
1530           UNPREDICTABLE (in fact it can be predicted that it won't work
1531           at all). If in doubt say Y.
1532
1533 config ARCH_HAS_HOLES_MEMORYMODEL
1534         bool
1535
1536 config ARCH_SPARSEMEM_ENABLE
1537         bool
1538
1539 config ARCH_SPARSEMEM_DEFAULT
1540         def_bool ARCH_SPARSEMEM_ENABLE
1541
1542 config ARCH_SELECT_MEMORY_MODEL
1543         def_bool ARCH_SPARSEMEM_ENABLE
1544
1545 config HAVE_ARCH_PFN_VALID
1546         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1547
1548 config HIGHMEM
1549         bool "High Memory Support"
1550         depends on MMU
1551         help
1552           The address space of ARM processors is only 4 Gigabytes large
1553           and it has to accommodate user address space, kernel address
1554           space as well as some memory mapped IO. That means that, if you
1555           have a large amount of physical memory and/or IO, not all of the
1556           memory can be "permanently mapped" by the kernel. The physical
1557           memory that is not permanently mapped is called "high memory".
1558
1559           Depending on the selected kernel/user memory split, minimum
1560           vmalloc space and actual amount of RAM, you may not need this
1561           option which should result in a slightly faster kernel.
1562
1563           If unsure, say n.
1564
1565 config HIGHPTE
1566         bool "Allocate 2nd-level pagetables from highmem"
1567         depends on HIGHMEM
1568
1569 config HW_PERF_EVENTS
1570         bool "Enable hardware performance counter support for perf events"
1571         depends on PERF_EVENTS && CPU_HAS_PMU
1572         default y
1573         help
1574           Enable hardware performance counter support for perf events. If
1575           disabled, perf events will use software events only.
1576
1577 source "mm/Kconfig"
1578
1579 config FORCE_MAX_ZONEORDER
1580         int "Maximum zone order" if ARCH_SHMOBILE
1581         range 11 64 if ARCH_SHMOBILE
1582         default "9" if SA1111
1583         default "11"
1584         help
1585           The kernel memory allocator divides physically contiguous memory
1586           blocks into "zones", where each zone is a power of two number of
1587           pages.  This option selects the largest power of two that the kernel
1588           keeps in the memory allocator.  If you need to allocate very large
1589           blocks of physically contiguous memory, then you may need to
1590           increase this value.
1591
1592           This config option is actually maximum order plus one. For example,
1593           a value of 11 means that the largest free memory block is 2^10 pages.
1594
1595 config LEDS
1596         bool "Timer and CPU usage LEDs"
1597         depends on ARCH_CDB89712 || ARCH_EBSA110 || \
1598                    ARCH_EBSA285 || ARCH_INTEGRATOR || \
1599                    ARCH_LUBBOCK || MACH_MAINSTONE || ARCH_NETWINDER || \
1600                    ARCH_OMAP || ARCH_P720T || ARCH_PXA_IDP || \
1601                    ARCH_SA1100 || ARCH_SHARK || ARCH_VERSATILE || \
1602                    ARCH_AT91 || ARCH_DAVINCI || \
1603                    ARCH_KS8695 || MACH_RD88F5182 || ARCH_REALVIEW
1604         help
1605           If you say Y here, the LEDs on your machine will be used
1606           to provide useful information about your current system status.
1607
1608           If you are compiling a kernel for a NetWinder or EBSA-285, you will
1609           be able to select which LEDs are active using the options below. If
1610           you are compiling a kernel for the EBSA-110 or the LART however, the
1611           red LED will simply flash regularly to indicate that the system is
1612           still functional. It is safe to say Y here if you have a CATS
1613           system, but the driver will do nothing.
1614
1615 config LEDS_TIMER
1616         bool "Timer LED" if (!ARCH_CDB89712 && !ARCH_OMAP) || \
1617                             OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1618                             || MACH_OMAP_PERSEUS2
1619         depends on LEDS
1620         depends on !GENERIC_CLOCKEVENTS
1621         default y if ARCH_EBSA110
1622         help
1623           If you say Y here, one of the system LEDs (the green one on the
1624           NetWinder, the amber one on the EBSA285, or the red one on the LART)
1625           will flash regularly to indicate that the system is still
1626           operational. This is mainly useful to kernel hackers who are
1627           debugging unstable kernels.
1628
1629           The LART uses the same LED for both Timer LED and CPU usage LED
1630           functions. You may choose to use both, but the Timer LED function
1631           will overrule the CPU usage LED.
1632
1633 config LEDS_CPU
1634         bool "CPU usage LED" if (!ARCH_CDB89712 && !ARCH_EBSA110 && \
1635                         !ARCH_OMAP) \
1636                         || OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1637                         || MACH_OMAP_PERSEUS2
1638         depends on LEDS
1639         help
1640           If you say Y here, the red LED will be used to give a good real
1641           time indication of CPU usage, by lighting whenever the idle task
1642           is not currently executing.
1643
1644           The LART uses the same LED for both Timer LED and CPU usage LED
1645           functions. You may choose to use both, but the Timer LED function
1646           will overrule the CPU usage LED.
1647
1648 config ALIGNMENT_TRAP
1649         bool
1650         depends on CPU_CP15_MMU
1651         default y if !ARCH_EBSA110
1652         select HAVE_PROC_CPU if PROC_FS
1653         help
1654           ARM processors cannot fetch/store information which is not
1655           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1656           address divisible by 4. On 32-bit ARM processors, these non-aligned
1657           fetch/store instructions will be emulated in software if you say
1658           here, which has a severe performance impact. This is necessary for
1659           correct operation of some network protocols. With an IP-only
1660           configuration it is safe to say N, otherwise say Y.
1661
1662 config UACCESS_WITH_MEMCPY
1663         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user() (EXPERIMENTAL)"
1664         depends on MMU && EXPERIMENTAL
1665         default y if CPU_FEROCEON
1666         help
1667           Implement faster copy_to_user and clear_user methods for CPU
1668           cores where a 8-word STM instruction give significantly higher
1669           memory write throughput than a sequence of individual 32bit stores.
1670
1671           A possible side effect is a slight increase in scheduling latency
1672           between threads sharing the same address space if they invoke
1673           such copy operations with large buffers.
1674
1675           However, if the CPU data cache is using a write-allocate mode,
1676           this option is unlikely to provide any performance gain.
1677
1678 config SECCOMP
1679         bool
1680         prompt "Enable seccomp to safely compute untrusted bytecode"
1681         ---help---
1682           This kernel feature is useful for number crunching applications
1683           that may need to compute untrusted bytecode during their
1684           execution. By using pipes or other transports made available to
1685           the process as file descriptors supporting the read/write
1686           syscalls, it's possible to isolate those applications in
1687           their own address space using seccomp. Once seccomp is
1688           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1689           and the task is only allowed to execute a few safe syscalls
1690           defined by each seccomp mode.
1691
1692 config CC_STACKPROTECTOR
1693         bool "Enable -fstack-protector buffer overflow detection (EXPERIMENTAL)"
1694         depends on EXPERIMENTAL
1695         help
1696           This option turns on the -fstack-protector GCC feature. This
1697           feature puts, at the beginning of functions, a canary value on
1698           the stack just before the return address, and validates
1699           the value just before actually returning.  Stack based buffer
1700           overflows (that need to overwrite this return address) now also
1701           overwrite the canary, which gets detected and the attack is then
1702           neutralized via a kernel panic.
1703           This feature requires gcc version 4.2 or above.
1704
1705 config DEPRECATED_PARAM_STRUCT
1706         bool "Provide old way to pass kernel parameters"
1707         help
1708           This was deprecated in 2001 and announced to live on for 5 years.
1709           Some old boot loaders still use this way.
1710
1711 config ARM_FLUSH_CONSOLE_ON_RESTART
1712         bool "Force flush the console on restart"
1713         help
1714           If the console is locked while the system is rebooted, the messages
1715           in the temporary logbuffer would not have propogated to all the
1716           console drivers. This option forces the console lock to be
1717           released if it failed to be acquired, which will cause all the
1718           pending messages to be flushed.
1719
1720 endmenu
1721
1722 menu "Boot options"
1723
1724 config USE_OF
1725         bool "Flattened Device Tree support"
1726         select OF
1727         select OF_EARLY_FLATTREE
1728         help
1729           Include support for flattened device tree machine descriptions.
1730
1731 # Compressed boot loader in ROM.  Yes, we really want to ask about
1732 # TEXT and BSS so we preserve their values in the config files.
1733 config ZBOOT_ROM_TEXT
1734         hex "Compressed ROM boot loader base address"
1735         default "0"
1736         help
1737           The physical address at which the ROM-able zImage is to be
1738           placed in the target.  Platforms which normally make use of
1739           ROM-able zImage formats normally set this to a suitable
1740           value in their defconfig file.
1741
1742           If ZBOOT_ROM is not enabled, this has no effect.
1743
1744 config ZBOOT_ROM_BSS
1745         hex "Compressed ROM boot loader BSS address"
1746         default "0"
1747         help
1748           The base address of an area of read/write memory in the target
1749           for the ROM-able zImage which must be available while the
1750           decompressor is running. It must be large enough to hold the
1751           entire decompressed kernel plus an additional 128 KiB.
1752           Platforms which normally make use of ROM-able zImage formats
1753           normally set this to a suitable value in their defconfig file.
1754
1755           If ZBOOT_ROM is not enabled, this has no effect.
1756
1757 config ZBOOT_ROM
1758         bool "Compressed boot loader in ROM/flash"
1759         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1760         help
1761           Say Y here if you intend to execute your compressed kernel image
1762           (zImage) directly from ROM or flash.  If unsure, say N.
1763
1764 config ZBOOT_ROM_MMCIF
1765         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
1766         depends on ZBOOT_ROM && ARCH_SH7372 && EXPERIMENTAL
1767         help
1768           Say Y here to include experimental MMCIF loading code in the
1769           ROM-able zImage. With this enabled it is possible to write the
1770           the ROM-able zImage kernel image to an MMC card and boot the
1771           kernel straight from the reset vector. At reset the processor
1772           Mask ROM will load the first part of the the ROM-able zImage
1773           which in turn loads the rest the kernel image to RAM using the
1774           MMCIF hardware block.
1775
1776 config CMDLINE
1777         string "Default kernel command string"
1778         default ""
1779         help
1780           On some architectures (EBSA110 and CATS), there is currently no way
1781           for the boot loader to pass arguments to the kernel. For these
1782           architectures, you should supply some command-line options at build
1783           time by entering them here. As a minimum, you should specify the
1784           memory size and the root device (e.g., mem=64M root=/dev/nfs).
1785
1786 choice
1787         prompt "Kernel command line type" if CMDLINE != ""
1788         default CMDLINE_FROM_BOOTLOADER
1789
1790 config CMDLINE_FROM_BOOTLOADER
1791         bool "Use bootloader kernel arguments if available"
1792         help
1793           Uses the command-line options passed by the boot loader. If
1794           the boot loader doesn't provide any, the default kernel command
1795           string provided in CMDLINE will be used.
1796
1797 config CMDLINE_EXTEND
1798         bool "Extend bootloader kernel arguments"
1799         help
1800           The command-line arguments provided by the boot loader will be
1801           appended to the default kernel command string.
1802
1803 config CMDLINE_FORCE
1804         bool "Always use the default kernel command string"
1805         help
1806           Always use the default kernel command string, even if the boot
1807           loader passes other arguments to the kernel.
1808           This is useful if you cannot or don't want to change the
1809           command-line options your boot loader passes to the kernel.
1810 endchoice
1811
1812 config XIP_KERNEL
1813         bool "Kernel Execute-In-Place from ROM"
1814         depends on !ZBOOT_ROM
1815         help
1816           Execute-In-Place allows the kernel to run from non-volatile storage
1817           directly addressable by the CPU, such as NOR flash. This saves RAM
1818           space since the text section of the kernel is not loaded from flash
1819           to RAM.  Read-write sections, such as the data section and stack,
1820           are still copied to RAM.  The XIP kernel is not compressed since
1821           it has to run directly from flash, so it will take more space to
1822           store it.  The flash address used to link the kernel object files,
1823           and for storing it, is configuration dependent. Therefore, if you
1824           say Y here, you must know the proper physical address where to
1825           store the kernel image depending on your own flash memory usage.
1826
1827           Also note that the make target becomes "make xipImage" rather than
1828           "make zImage" or "make Image".  The final kernel binary to put in
1829           ROM memory will be arch/arm/boot/xipImage.
1830
1831           If unsure, say N.
1832
1833 config XIP_PHYS_ADDR
1834         hex "XIP Kernel Physical Location"
1835         depends on XIP_KERNEL
1836         default "0x00080000"
1837         help
1838           This is the physical address in your flash memory the kernel will
1839           be linked for and stored to.  This address is dependent on your
1840           own flash usage.
1841
1842 config KEXEC
1843         bool "Kexec system call (EXPERIMENTAL)"
1844         depends on EXPERIMENTAL
1845         help
1846           kexec is a system call that implements the ability to shutdown your
1847           current kernel, and to start another kernel.  It is like a reboot
1848           but it is independent of the system firmware.   And like a reboot
1849           you can start any kernel with it, not just Linux.
1850
1851           It is an ongoing process to be certain the hardware in a machine
1852           is properly shutdown, so do not be surprised if this code does not
1853           initially work for you.  It may help to enable device hotplugging
1854           support.
1855
1856 config ATAGS_PROC
1857         bool "Export atags in procfs"
1858         depends on KEXEC
1859         default y
1860         help
1861           Should the atags used to boot the kernel be exported in an "atags"
1862           file in procfs. Useful with kexec.
1863
1864 config CRASH_DUMP
1865         bool "Build kdump crash kernel (EXPERIMENTAL)"
1866         depends on EXPERIMENTAL
1867         help
1868           Generate crash dump after being started by kexec. This should
1869           be normally only set in special crash dump kernels which are
1870           loaded in the main kernel with kexec-tools into a specially
1871           reserved region and then later executed after a crash by
1872           kdump/kexec. The crash dump kernel must be compiled to a
1873           memory address not used by the main kernel
1874
1875           For more details see Documentation/kdump/kdump.txt
1876
1877 config AUTO_ZRELADDR
1878         bool "Auto calculation of the decompressed kernel image address"
1879         depends on !ZBOOT_ROM && !ARCH_U300
1880         help
1881           ZRELADDR is the physical address where the decompressed kernel
1882           image will be placed. If AUTO_ZRELADDR is selected, the address
1883           will be determined at run-time by masking the current IP with
1884           0xf8000000. This assumes the zImage being placed in the first 128MB
1885           from start of memory.
1886
1887 endmenu
1888
1889 menu "CPU Power Management"
1890
1891 if ARCH_HAS_CPUFREQ
1892
1893 source "drivers/cpufreq/Kconfig"
1894
1895 config CPU_FREQ_IMX
1896         tristate "CPUfreq driver for i.MX CPUs"
1897         depends on ARCH_MXC && CPU_FREQ
1898         help
1899           This enables the CPUfreq driver for i.MX CPUs.
1900
1901 config CPU_FREQ_SA1100
1902         bool
1903
1904 config CPU_FREQ_SA1110
1905         bool
1906
1907 config CPU_FREQ_INTEGRATOR
1908         tristate "CPUfreq driver for ARM Integrator CPUs"
1909         depends on ARCH_INTEGRATOR && CPU_FREQ
1910         default y
1911         help
1912           This enables the CPUfreq driver for ARM Integrator CPUs.
1913
1914           For details, take a look at <file:Documentation/cpu-freq>.
1915
1916           If in doubt, say Y.
1917
1918 config CPU_FREQ_PXA
1919         bool
1920         depends on CPU_FREQ && ARCH_PXA && PXA25x
1921         default y
1922         select CPU_FREQ_DEFAULT_GOV_USERSPACE
1923
1924 config CPU_FREQ_S3C64XX
1925         bool "CPUfreq support for Samsung S3C64XX CPUs"
1926         depends on CPU_FREQ && CPU_S3C6410
1927
1928 config CPU_FREQ_S3C
1929         bool
1930         help
1931           Internal configuration node for common cpufreq on Samsung SoC
1932
1933 config CPU_FREQ_S3C24XX
1934         bool "CPUfreq driver for Samsung S3C24XX series CPUs (EXPERIMENTAL)"
1935         depends on ARCH_S3C2410 && CPU_FREQ && EXPERIMENTAL
1936         select CPU_FREQ_S3C
1937         help
1938           This enables the CPUfreq driver for the Samsung S3C24XX family
1939           of CPUs.
1940
1941           For details, take a look at <file:Documentation/cpu-freq>.
1942
1943           If in doubt, say N.
1944
1945 config CPU_FREQ_S3C24XX_PLL
1946         bool "Support CPUfreq changing of PLL frequency (EXPERIMENTAL)"
1947         depends on CPU_FREQ_S3C24XX && EXPERIMENTAL
1948         help
1949           Compile in support for changing the PLL frequency from the
1950           S3C24XX series CPUfreq driver. The PLL takes time to settle
1951           after a frequency change, so by default it is not enabled.
1952
1953           This also means that the PLL tables for the selected CPU(s) will
1954           be built which may increase the size of the kernel image.
1955
1956 config CPU_FREQ_S3C24XX_DEBUG
1957         bool "Debug CPUfreq Samsung driver core"
1958         depends on CPU_FREQ_S3C24XX
1959         help
1960           Enable s3c_freq_dbg for the Samsung S3C CPUfreq core
1961
1962 config CPU_FREQ_S3C24XX_IODEBUG
1963         bool "Debug CPUfreq Samsung driver IO timing"
1964         depends on CPU_FREQ_S3C24XX
1965         help
1966           Enable s3c_freq_iodbg for the Samsung S3C CPUfreq core
1967
1968 config CPU_FREQ_S3C24XX_DEBUGFS
1969         bool "Export debugfs for CPUFreq"
1970         depends on CPU_FREQ_S3C24XX && DEBUG_FS
1971         help
1972           Export status information via debugfs.
1973
1974 endif
1975
1976 source "drivers/cpuidle/Kconfig"
1977
1978 endmenu
1979
1980 menu "Floating point emulation"
1981
1982 comment "At least one emulation must be selected"
1983
1984 config FPE_NWFPE
1985         bool "NWFPE math emulation"
1986         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
1987         ---help---
1988           Say Y to include the NWFPE floating point emulator in the kernel.
1989           This is necessary to run most binaries. Linux does not currently
1990           support floating point hardware so you need to say Y here even if
1991           your machine has an FPA or floating point co-processor podule.
1992
1993           You may say N here if you are going to load the Acorn FPEmulator
1994           early in the bootup.
1995
1996 config FPE_NWFPE_XP
1997         bool "Support extended precision"
1998         depends on FPE_NWFPE
1999         help
2000           Say Y to include 80-bit support in the kernel floating-point
2001           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
2002           Note that gcc does not generate 80-bit operations by default,
2003           so in most cases this option only enlarges the size of the
2004           floating point emulator without any good reason.
2005
2006           You almost surely want to say N here.
2007
2008 config FPE_FASTFPE
2009         bool "FastFPE math emulation (EXPERIMENTAL)"
2010         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3 && EXPERIMENTAL
2011         ---help---
2012           Say Y here to include the FAST floating point emulator in the kernel.
2013           This is an experimental much faster emulator which now also has full
2014           precision for the mantissa.  It does not support any exceptions.
2015           It is very simple, and approximately 3-6 times faster than NWFPE.
2016
2017           It should be sufficient for most programs.  It may be not suitable
2018           for scientific calculations, but you have to check this for yourself.
2019           If you do not feel you need a faster FP emulation you should better
2020           choose NWFPE.
2021
2022 config VFP
2023         bool "VFP-format floating point maths"
2024         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2025         help
2026           Say Y to include VFP support code in the kernel. This is needed
2027           if your hardware includes a VFP unit.
2028
2029           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2030           release notes and additional status information.
2031
2032           Say N if your target does not have VFP hardware.
2033
2034 config VFPv3
2035         bool
2036         depends on VFP
2037         default y if CPU_V7
2038
2039 config NEON
2040         bool "Advanced SIMD (NEON) Extension support"
2041         depends on VFPv3 && CPU_V7
2042         help
2043           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2044           Extension.
2045
2046 endmenu
2047
2048 menu "Userspace binary formats"
2049
2050 source "fs/Kconfig.binfmt"
2051
2052 config ARTHUR
2053         tristate "RISC OS personality"
2054         depends on !AEABI
2055         help
2056           Say Y here to include the kernel code necessary if you want to run
2057           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2058           experimental; if this sounds frightening, say N and sleep in peace.
2059           You can also say M here to compile this support as a module (which
2060           will be called arthur).
2061
2062 endmenu
2063
2064 menu "Power management options"
2065
2066 source "kernel/power/Kconfig"
2067
2068 config ARCH_SUSPEND_POSSIBLE
2069         depends on !ARCH_S5P64X0 && !ARCH_S5PC100
2070         depends on CPU_ARM920T || CPU_ARM926T || CPU_SA1100 || \
2071                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_XSC3 || CPU_XSCALE
2072         def_bool y
2073
2074 endmenu
2075
2076 source "net/Kconfig"
2077
2078 source "drivers/Kconfig"
2079
2080 source "fs/Kconfig"
2081
2082 source "arch/arm/Kconfig.debug"
2083
2084 source "security/Kconfig"
2085
2086 source "crypto/Kconfig"
2087
2088 source "lib/Kconfig"