Revert "temp revert rk change"
[firefly-linux-kernel-4.4.55.git] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select HAVE_AOUT
5         select HAVE_DMA_API_DEBUG
6         select HAVE_IDE
7         select HAVE_MEMBLOCK
8         select RTC_LIB
9         select SYS_SUPPORTS_APM_EMULATION
10         select GENERIC_ATOMIC64 if (CPU_V6 || !CPU_32v6K || !AEABI)
11         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
12         select HAVE_ARCH_KGDB
13         select HAVE_KPROBES if (!XIP_KERNEL && !THUMB2_KERNEL)
14         select HAVE_KRETPROBES if (HAVE_KPROBES)
15         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
16         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
17         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
18         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
19         select HAVE_GENERIC_DMA_COHERENT
20         select HAVE_KERNEL_GZIP
21         select HAVE_KERNEL_LZO
22         select HAVE_KERNEL_LZMA
23         select HAVE_IRQ_WORK
24         select HAVE_PERF_EVENTS
25         select PERF_USE_VMALLOC
26         select HAVE_REGS_AND_STACK_ACCESS_API
27         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
28         select HAVE_C_RECORDMCOUNT
29         select HAVE_GENERIC_HARDIRQS
30         select HAVE_SPARSE_IRQ
31         select GENERIC_IRQ_SHOW
32         help
33           The ARM series is a line of low-power-consumption RISC chip designs
34           licensed by ARM Ltd and targeted at embedded applications and
35           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
36           manufactured, but legacy ARM-based PC hardware remains popular in
37           Europe.  There is an ARM Linux project with a web page at
38           <http://www.arm.linux.org.uk/>.
39
40 config HAVE_PWM
41         bool
42
43 config MIGHT_HAVE_PCI
44         bool
45
46 config SYS_SUPPORTS_APM_EMULATION
47         bool
48
49 config HAVE_SCHED_CLOCK
50         bool
51
52 config GENERIC_GPIO
53         bool
54
55 config ARCH_USES_GETTIMEOFFSET
56         bool
57         default n
58
59 config GENERIC_CLOCKEVENTS
60         bool
61
62 config GENERIC_CLOCKEVENTS_BROADCAST
63         bool
64         depends on GENERIC_CLOCKEVENTS
65         default y if SMP
66
67 config KTIME_SCALAR
68         bool
69         default y
70
71 config HAVE_TCM
72         bool
73         select GENERIC_ALLOCATOR
74
75 config HAVE_PROC_CPU
76         bool
77
78 config NO_IOPORT
79         bool
80
81 config EISA
82         bool
83         ---help---
84           The Extended Industry Standard Architecture (EISA) bus was
85           developed as an open alternative to the IBM MicroChannel bus.
86
87           The EISA bus provided some of the features of the IBM MicroChannel
88           bus while maintaining backward compatibility with cards made for
89           the older ISA bus.  The EISA bus saw limited use between 1988 and
90           1995 when it was made obsolete by the PCI bus.
91
92           Say Y here if you are building a kernel for an EISA-based machine.
93
94           Otherwise, say N.
95
96 config SBUS
97         bool
98
99 config MCA
100         bool
101         help
102           MicroChannel Architecture is found in some IBM PS/2 machines and
103           laptops.  It is a bus system similar to PCI or ISA. See
104           <file:Documentation/mca.txt> (and especially the web page given
105           there) before attempting to build an MCA bus kernel.
106
107 config STACKTRACE_SUPPORT
108         bool
109         default y
110
111 config HAVE_LATENCYTOP_SUPPORT
112         bool
113         depends on !SMP
114         default y
115
116 config LOCKDEP_SUPPORT
117         bool
118         default y
119
120 config TRACE_IRQFLAGS_SUPPORT
121         bool
122         default y
123
124 config HARDIRQS_SW_RESEND
125         bool
126         default y
127
128 config GENERIC_IRQ_PROBE
129         bool
130         default y
131
132 config GENERIC_LOCKBREAK
133         bool
134         default y
135         depends on SMP && PREEMPT
136
137 config RWSEM_GENERIC_SPINLOCK
138         bool
139         default y
140
141 config RWSEM_XCHGADD_ALGORITHM
142         bool
143
144 config ARCH_HAS_ILOG2_U32
145         bool
146
147 config ARCH_HAS_ILOG2_U64
148         bool
149
150 config ARCH_HAS_CPUFREQ
151         bool
152         help
153           Internal node to signify that the ARCH has CPUFREQ support
154           and that the relevant menu configurations are displayed for
155           it.
156
157 config ARCH_HAS_CPU_IDLE_WAIT
158        def_bool y
159
160 config GENERIC_HWEIGHT
161         bool
162         default y
163
164 config GENERIC_CALIBRATE_DELAY
165         bool
166         default y
167
168 config ARCH_MAY_HAVE_PC_FDC
169         bool
170
171 config ZONE_DMA
172         bool
173
174 config NEED_DMA_MAP_STATE
175        def_bool y
176
177 config GENERIC_ISA_DMA
178         bool
179
180 config FIQ
181         bool
182
183 config ARCH_MTD_XIP
184         bool
185
186 config VECTORS_BASE
187         hex
188         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
189         default DRAM_BASE if REMAP_VECTORS_TO_RAM
190         default 0x00000000
191         help
192           The base address of exception vectors.
193
194 config ARM_PATCH_PHYS_VIRT
195         bool "Patch physical to virtual translations at runtime (EXPERIMENTAL)"
196         depends on EXPERIMENTAL
197         depends on !XIP_KERNEL && MMU
198         depends on !ARCH_REALVIEW || !SPARSEMEM
199         help
200           Patch phys-to-virt and virt-to-phys translation functions at
201           boot and module load time according to the position of the
202           kernel in system memory.
203
204           This can only be used with non-XIP MMU kernels where the base
205           of physical memory is at a 16MB boundary, or theoretically 64K
206           for the MSM machine class.
207
208 config ARM_PATCH_PHYS_VIRT_16BIT
209         def_bool y
210         depends on ARM_PATCH_PHYS_VIRT && ARCH_MSM
211         help
212           This option extends the physical to virtual translation patching
213           to allow physical memory down to a theoretical minimum of 64K
214           boundaries.
215
216 source "init/Kconfig"
217
218 source "kernel/Kconfig.freezer"
219
220 menu "System Type"
221
222 config MMU
223         bool "MMU-based Paged Memory Management Support"
224         default y
225         help
226           Select if you want MMU-based virtualised addressing space
227           support by paged memory management. If unsure, say 'Y'.
228
229 #
230 # The "ARM system type" choice list is ordered alphabetically by option
231 # text.  Please add new entries in the option alphabetic order.
232 #
233 choice
234         prompt "ARM system type"
235         default ARCH_VERSATILE
236
237 config ARCH_INTEGRATOR
238         bool "ARM Ltd. Integrator family"
239         select ARM_AMBA
240         select ARCH_HAS_CPUFREQ
241         select CLKDEV_LOOKUP
242         select ICST
243         select GENERIC_CLOCKEVENTS
244         select PLAT_VERSATILE
245         select PLAT_VERSATILE_FPGA_IRQ
246         help
247           Support for ARM's Integrator platform.
248
249 config ARCH_REALVIEW
250         bool "ARM Ltd. RealView family"
251         select ARM_AMBA
252         select CLKDEV_LOOKUP
253         select ICST
254         select GENERIC_CLOCKEVENTS
255         select ARCH_WANT_OPTIONAL_GPIOLIB
256         select PLAT_VERSATILE
257         select PLAT_VERSATILE_CLCD
258         select ARM_TIMER_SP804
259         select GPIO_PL061 if GPIOLIB
260         help
261           This enables support for ARM Ltd RealView boards.
262
263 config ARCH_VERSATILE
264         bool "ARM Ltd. Versatile family"
265         select ARM_AMBA
266         select ARM_VIC
267         select CLKDEV_LOOKUP
268         select ICST
269         select GENERIC_CLOCKEVENTS
270         select ARCH_WANT_OPTIONAL_GPIOLIB
271         select PLAT_VERSATILE
272         select PLAT_VERSATILE_CLCD
273         select PLAT_VERSATILE_FPGA_IRQ
274         select ARM_TIMER_SP804
275         help
276           This enables support for ARM Ltd Versatile board.
277
278 config ARCH_VEXPRESS
279         bool "ARM Ltd. Versatile Express family"
280         select ARCH_WANT_OPTIONAL_GPIOLIB
281         select ARM_AMBA
282         select ARM_TIMER_SP804
283         select CLKDEV_LOOKUP
284         select GENERIC_CLOCKEVENTS
285         select HAVE_CLK
286         select HAVE_PATA_PLATFORM
287         select ICST
288         select PLAT_VERSATILE
289         select PLAT_VERSATILE_CLCD
290         help
291           This enables support for the ARM Ltd Versatile Express boards.
292
293 config ARCH_AT91
294         bool "Atmel AT91"
295         select ARCH_REQUIRE_GPIOLIB
296         select HAVE_CLK
297         select CLKDEV_LOOKUP
298         select ARM_PATCH_PHYS_VIRT if MMU
299         help
300           This enables support for systems based on the Atmel AT91RM9200,
301           AT91SAM9 and AT91CAP9 processors.
302
303 config ARCH_BCMRING
304         bool "Broadcom BCMRING"
305         depends on MMU
306         select CPU_V6
307         select ARM_AMBA
308         select ARM_TIMER_SP804
309         select CLKDEV_LOOKUP
310         select GENERIC_CLOCKEVENTS
311         select ARCH_WANT_OPTIONAL_GPIOLIB
312         help
313           Support for Broadcom's BCMRing platform.
314
315 config ARCH_CLPS711X
316         bool "Cirrus Logic CLPS711x/EP721x-based"
317         select CPU_ARM720T
318         select ARCH_USES_GETTIMEOFFSET
319         help
320           Support for Cirrus Logic 711x/721x based boards.
321
322 config ARCH_CNS3XXX
323         bool "Cavium Networks CNS3XXX family"
324         select CPU_V6
325         select GENERIC_CLOCKEVENTS
326         select ARM_GIC
327         select MIGHT_HAVE_PCI
328         select PCI_DOMAINS if PCI
329         help
330           Support for Cavium Networks CNS3XXX platform.
331
332 config ARCH_GEMINI
333         bool "Cortina Systems Gemini"
334         select CPU_FA526
335         select ARCH_REQUIRE_GPIOLIB
336         select ARCH_USES_GETTIMEOFFSET
337         help
338           Support for the Cortina Systems Gemini family SoCs
339
340 config ARCH_EBSA110
341         bool "EBSA-110"
342         select CPU_SA110
343         select ISA
344         select NO_IOPORT
345         select ARCH_USES_GETTIMEOFFSET
346         help
347           This is an evaluation board for the StrongARM processor available
348           from Digital. It has limited hardware on-board, including an
349           Ethernet interface, two PCMCIA sockets, two serial ports and a
350           parallel port.
351
352 config ARCH_EP93XX
353         bool "EP93xx-based"
354         select CPU_ARM920T
355         select ARM_AMBA
356         select ARM_VIC
357         select CLKDEV_LOOKUP
358         select ARCH_REQUIRE_GPIOLIB
359         select ARCH_HAS_HOLES_MEMORYMODEL
360         select ARCH_USES_GETTIMEOFFSET
361         help
362           This enables support for the Cirrus EP93xx series of CPUs.
363
364 config ARCH_FOOTBRIDGE
365         bool "FootBridge"
366         select CPU_SA110
367         select FOOTBRIDGE
368         select GENERIC_CLOCKEVENTS
369         help
370           Support for systems based on the DC21285 companion chip
371           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
372
373 config ARCH_MXC
374         bool "Freescale MXC/iMX-based"
375         select GENERIC_CLOCKEVENTS
376         select ARCH_REQUIRE_GPIOLIB
377         select CLKDEV_LOOKUP
378         select CLKSRC_MMIO
379         select HAVE_SCHED_CLOCK
380         help
381           Support for Freescale MXC/iMX-based family of processors
382
383 config ARCH_MXS
384         bool "Freescale MXS-based"
385         select GENERIC_CLOCKEVENTS
386         select ARCH_REQUIRE_GPIOLIB
387         select CLKDEV_LOOKUP
388         select CLKSRC_MMIO
389         help
390           Support for Freescale MXS-based family of processors
391
392 config ARCH_NETX
393         bool "Hilscher NetX based"
394         select CLKSRC_MMIO
395         select CPU_ARM926T
396         select ARM_VIC
397         select GENERIC_CLOCKEVENTS
398         help
399           This enables support for systems based on the Hilscher NetX Soc
400
401 config ARCH_H720X
402         bool "Hynix HMS720x-based"
403         select CPU_ARM720T
404         select ISA_DMA_API
405         select ARCH_USES_GETTIMEOFFSET
406         help
407           This enables support for systems based on the Hynix HMS720x
408
409 config ARCH_IOP13XX
410         bool "IOP13xx-based"
411         depends on MMU
412         select CPU_XSC3
413         select PLAT_IOP
414         select PCI
415         select ARCH_SUPPORTS_MSI
416         select VMSPLIT_1G
417         help
418           Support for Intel's IOP13XX (XScale) family of processors.
419
420 config ARCH_IOP32X
421         bool "IOP32x-based"
422         depends on MMU
423         select CPU_XSCALE
424         select PLAT_IOP
425         select PCI
426         select ARCH_REQUIRE_GPIOLIB
427         help
428           Support for Intel's 80219 and IOP32X (XScale) family of
429           processors.
430
431 config ARCH_IOP33X
432         bool "IOP33x-based"
433         depends on MMU
434         select CPU_XSCALE
435         select PLAT_IOP
436         select PCI
437         select ARCH_REQUIRE_GPIOLIB
438         help
439           Support for Intel's IOP33X (XScale) family of processors.
440
441 config ARCH_IXP23XX
442         bool "IXP23XX-based"
443         depends on MMU
444         select CPU_XSC3
445         select PCI
446         select ARCH_USES_GETTIMEOFFSET
447         help
448           Support for Intel's IXP23xx (XScale) family of processors.
449
450 config ARCH_IXP2000
451         bool "IXP2400/2800-based"
452         depends on MMU
453         select CPU_XSCALE
454         select PCI
455         select ARCH_USES_GETTIMEOFFSET
456         help
457           Support for Intel's IXP2400/2800 (XScale) family of processors.
458
459 config ARCH_IXP4XX
460         bool "IXP4xx-based"
461         depends on MMU
462         select CLKSRC_MMIO
463         select CPU_XSCALE
464         select GENERIC_GPIO
465         select GENERIC_CLOCKEVENTS
466         select HAVE_SCHED_CLOCK
467         select MIGHT_HAVE_PCI
468         select DMABOUNCE if PCI
469         help
470           Support for Intel's IXP4XX (XScale) family of processors.
471
472 config ARCH_DOVE
473         bool "Marvell Dove"
474         select CPU_V7
475         select PCI
476         select ARCH_REQUIRE_GPIOLIB
477         select GENERIC_CLOCKEVENTS
478         select PLAT_ORION
479         help
480           Support for the Marvell Dove SoC 88AP510
481
482 config ARCH_KIRKWOOD
483         bool "Marvell Kirkwood"
484         select CPU_FEROCEON
485         select PCI
486         select ARCH_REQUIRE_GPIOLIB
487         select GENERIC_CLOCKEVENTS
488         select PLAT_ORION
489         help
490           Support for the following Marvell Kirkwood series SoCs:
491           88F6180, 88F6192 and 88F6281.
492
493 config ARCH_LOKI
494         bool "Marvell Loki (88RC8480)"
495         select CPU_FEROCEON
496         select GENERIC_CLOCKEVENTS
497         select PLAT_ORION
498         help
499           Support for the Marvell Loki (88RC8480) SoC.
500
501 config ARCH_LPC32XX
502         bool "NXP LPC32XX"
503         select CLKSRC_MMIO
504         select CPU_ARM926T
505         select ARCH_REQUIRE_GPIOLIB
506         select HAVE_IDE
507         select ARM_AMBA
508         select USB_ARCH_HAS_OHCI
509         select CLKDEV_LOOKUP
510         select GENERIC_TIME
511         select GENERIC_CLOCKEVENTS
512         help
513           Support for the NXP LPC32XX family of processors
514
515 config ARCH_MV78XX0
516         bool "Marvell MV78xx0"
517         select CPU_FEROCEON
518         select PCI
519         select ARCH_REQUIRE_GPIOLIB
520         select GENERIC_CLOCKEVENTS
521         select PLAT_ORION
522         help
523           Support for the following Marvell MV78xx0 series SoCs:
524           MV781x0, MV782x0.
525
526 config ARCH_ORION5X
527         bool "Marvell Orion"
528         depends on MMU
529         select CPU_FEROCEON
530         select PCI
531         select ARCH_REQUIRE_GPIOLIB
532         select GENERIC_CLOCKEVENTS
533         select PLAT_ORION
534         help
535           Support for the following Marvell Orion 5x series SoCs:
536           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
537           Orion-2 (5281), Orion-1-90 (6183).
538
539 config ARCH_MMP
540         bool "Marvell PXA168/910/MMP2"
541         depends on MMU
542         select ARCH_REQUIRE_GPIOLIB
543         select CLKDEV_LOOKUP
544         select GENERIC_CLOCKEVENTS
545         select HAVE_SCHED_CLOCK
546         select TICK_ONESHOT
547         select PLAT_PXA
548         select SPARSE_IRQ
549         help
550           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
551
552 config ARCH_KS8695
553         bool "Micrel/Kendin KS8695"
554         select CPU_ARM922T
555         select ARCH_REQUIRE_GPIOLIB
556         select ARCH_USES_GETTIMEOFFSET
557         help
558           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
559           System-on-Chip devices.
560
561 config ARCH_W90X900
562         bool "Nuvoton W90X900 CPU"
563         select CPU_ARM926T
564         select ARCH_REQUIRE_GPIOLIB
565         select CLKDEV_LOOKUP
566         select CLKSRC_MMIO
567         select GENERIC_CLOCKEVENTS
568         help
569           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
570           At present, the w90x900 has been renamed nuc900, regarding
571           the ARM series product line, you can login the following
572           link address to know more.
573
574           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
575                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
576
577 config ARCH_NUC93X
578         bool "Nuvoton NUC93X CPU"
579         select CPU_ARM926T
580         select CLKDEV_LOOKUP
581         help
582           Support for Nuvoton (Winbond logic dept.) NUC93X MCU,The NUC93X is a
583           low-power and high performance MPEG-4/JPEG multimedia controller chip.
584
585 config ARCH_TEGRA
586         bool "NVIDIA Tegra"
587         select CLKDEV_LOOKUP
588         select CLKSRC_MMIO
589         select GENERIC_TIME
590         select GENERIC_CLOCKEVENTS
591         select GENERIC_GPIO
592         select HAVE_CLK
593         select HAVE_SCHED_CLOCK
594         select ARCH_HAS_BARRIERS if CACHE_L2X0
595         select ARCH_HAS_CPUFREQ
596         help
597           This enables support for NVIDIA Tegra based systems (Tegra APX,
598           Tegra 6xx and Tegra 2 series).
599
600 config ARCH_PNX4008
601         bool "Philips Nexperia PNX4008 Mobile"
602         select CPU_ARM926T
603         select CLKDEV_LOOKUP
604         select ARCH_USES_GETTIMEOFFSET
605         help
606           This enables support for Philips PNX4008 mobile platform.
607
608 config ARCH_PXA
609         bool "PXA2xx/PXA3xx-based"
610         depends on MMU
611         select ARCH_MTD_XIP
612         select ARCH_HAS_CPUFREQ
613         select CLKDEV_LOOKUP
614         select CLKSRC_MMIO
615         select ARCH_REQUIRE_GPIOLIB
616         select GENERIC_CLOCKEVENTS
617         select HAVE_SCHED_CLOCK
618         select TICK_ONESHOT
619         select PLAT_PXA
620         select SPARSE_IRQ
621         help
622           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
623
624 config ARCH_MSM
625         bool "Qualcomm MSM"
626         select HAVE_CLK
627         select GENERIC_CLOCKEVENTS
628         select ARCH_REQUIRE_GPIOLIB
629         select CLKDEV_LOOKUP
630         help
631           Support for Qualcomm MSM/QSD based systems.  This runs on the
632           apps processor of the MSM/QSD and depends on a shared memory
633           interface to the modem processor which runs the baseband
634           stack and controls some vital subsystems
635           (clock and power control, etc).
636
637 config ARCH_SHMOBILE
638         bool "Renesas SH-Mobile / R-Mobile"
639         select HAVE_CLK
640         select CLKDEV_LOOKUP
641         select GENERIC_CLOCKEVENTS
642         select NO_IOPORT
643         select SPARSE_IRQ
644         select MULTI_IRQ_HANDLER
645         help
646           Support for Renesas's SH-Mobile and R-Mobile ARM platforms.
647
648 config ARCH_RPC
649         bool "RiscPC"
650         select ARCH_ACORN
651         select FIQ
652         select TIMER_ACORN
653         select ARCH_MAY_HAVE_PC_FDC
654         select HAVE_PATA_PLATFORM
655         select ISA_DMA_API
656         select NO_IOPORT
657         select ARCH_SPARSEMEM_ENABLE
658         select ARCH_USES_GETTIMEOFFSET
659         help
660           On the Acorn Risc-PC, Linux can support the internal IDE disk and
661           CD-ROM interface, serial and parallel port, and the floppy drive.
662
663 config ARCH_SA1100
664         bool "SA1100-based"
665         select CLKSRC_MMIO
666         select CPU_SA1100
667         select ISA
668         select ARCH_SPARSEMEM_ENABLE
669         select ARCH_MTD_XIP
670         select ARCH_HAS_CPUFREQ
671         select CPU_FREQ
672         select GENERIC_CLOCKEVENTS
673         select HAVE_CLK
674         select HAVE_SCHED_CLOCK
675         select TICK_ONESHOT
676         select ARCH_REQUIRE_GPIOLIB
677         help
678           Support for StrongARM 11x0 based boards.
679
680 config ARCH_S3C2410
681         bool "Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443, S3C2450"
682         select GENERIC_GPIO
683         select ARCH_HAS_CPUFREQ
684         select HAVE_CLK
685         select ARCH_USES_GETTIMEOFFSET
686         select HAVE_S3C2410_I2C if I2C
687         help
688           Samsung S3C2410X CPU based systems, such as the Simtec Electronics
689           BAST (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or
690           the Samsung SMDK2410 development board (and derivatives).
691
692           Note, the S3C2416 and the S3C2450 are so close that they even share
693           the same SoC ID code. This means that there is no separate machine
694           directory (no arch/arm/mach-s3c2450) as the S3C2416 was first.
695
696 config ARCH_S3C64XX
697         bool "Samsung S3C64XX"
698         select PLAT_SAMSUNG
699         select CPU_V6
700         select ARM_VIC
701         select HAVE_CLK
702         select NO_IOPORT
703         select ARCH_USES_GETTIMEOFFSET
704         select ARCH_HAS_CPUFREQ
705         select ARCH_REQUIRE_GPIOLIB
706         select SAMSUNG_CLKSRC
707         select SAMSUNG_IRQ_VIC_TIMER
708         select SAMSUNG_IRQ_UART
709         select S3C_GPIO_TRACK
710         select S3C_GPIO_PULL_UPDOWN
711         select S3C_GPIO_CFG_S3C24XX
712         select S3C_GPIO_CFG_S3C64XX
713         select S3C_DEV_NAND
714         select USB_ARCH_HAS_OHCI
715         select SAMSUNG_GPIOLIB_4BIT
716         select HAVE_S3C2410_I2C if I2C
717         select HAVE_S3C2410_WATCHDOG if WATCHDOG
718         help
719           Samsung S3C64XX series based systems
720
721 config ARCH_S5P64X0
722         bool "Samsung S5P6440 S5P6450"
723         select CPU_V6
724         select GENERIC_GPIO
725         select HAVE_CLK
726         select HAVE_S3C2410_WATCHDOG if WATCHDOG
727         select GENERIC_CLOCKEVENTS
728         select HAVE_SCHED_CLOCK
729         select HAVE_S3C2410_I2C if I2C
730         select HAVE_S3C_RTC if RTC_CLASS
731         help
732           Samsung S5P64X0 CPU based systems, such as the Samsung SMDK6440,
733           SMDK6450.
734
735 config ARCH_S5PC100
736         bool "Samsung S5PC100"
737         select GENERIC_GPIO
738         select HAVE_CLK
739         select CPU_V7
740         select ARM_L1_CACHE_SHIFT_6
741         select ARCH_USES_GETTIMEOFFSET
742         select HAVE_S3C2410_I2C if I2C
743         select HAVE_S3C_RTC if RTC_CLASS
744         select HAVE_S3C2410_WATCHDOG if WATCHDOG
745         help
746           Samsung S5PC100 series based systems
747
748 config ARCH_S5PV210
749         bool "Samsung S5PV210/S5PC110"
750         select CPU_V7
751         select ARCH_SPARSEMEM_ENABLE
752         select GENERIC_GPIO
753         select HAVE_CLK
754         select ARM_L1_CACHE_SHIFT_6
755         select ARCH_HAS_CPUFREQ
756         select GENERIC_CLOCKEVENTS
757         select HAVE_SCHED_CLOCK
758         select HAVE_S3C2410_I2C if I2C
759         select HAVE_S3C_RTC if RTC_CLASS
760         select HAVE_S3C2410_WATCHDOG if WATCHDOG
761         help
762           Samsung S5PV210/S5PC110 series based systems
763
764 config ARCH_EXYNOS4
765         bool "Samsung EXYNOS4"
766         select CPU_V7
767         select ARCH_SPARSEMEM_ENABLE
768         select GENERIC_GPIO
769         select HAVE_CLK
770         select ARCH_HAS_CPUFREQ
771         select GENERIC_CLOCKEVENTS
772         select HAVE_S3C_RTC if RTC_CLASS
773         select HAVE_S3C2410_I2C if I2C
774         select HAVE_S3C2410_WATCHDOG if WATCHDOG
775         help
776           Samsung EXYNOS4 series based systems
777
778 config ARCH_SHARK
779         bool "Shark"
780         select CPU_SA110
781         select ISA
782         select ISA_DMA
783         select ZONE_DMA
784         select PCI
785         select ARCH_USES_GETTIMEOFFSET
786         help
787           Support for the StrongARM based Digital DNARD machine, also known
788           as "Shark" (<http://www.shark-linux.de/shark.html>).
789
790 config ARCH_TCC_926
791         bool "Telechips TCC ARM926-based systems"
792         select CLKSRC_MMIO
793         select CPU_ARM926T
794         select HAVE_CLK
795         select CLKDEV_LOOKUP
796         select GENERIC_CLOCKEVENTS
797         help
798           Support for Telechips TCC ARM926-based systems.
799
800 config ARCH_U300
801         bool "ST-Ericsson U300 Series"
802         depends on MMU
803         select CLKSRC_MMIO
804         select CPU_ARM926T
805         select HAVE_SCHED_CLOCK
806         select HAVE_TCM
807         select ARM_AMBA
808         select ARM_VIC
809         select GENERIC_CLOCKEVENTS
810         select CLKDEV_LOOKUP
811         select GENERIC_GPIO
812         help
813           Support for ST-Ericsson U300 series mobile platforms.
814
815 config ARCH_U8500
816         bool "ST-Ericsson U8500 Series"
817         select CPU_V7
818         select ARM_AMBA
819         select GENERIC_CLOCKEVENTS
820         select CLKDEV_LOOKUP
821         select ARCH_REQUIRE_GPIOLIB
822         select ARCH_HAS_CPUFREQ
823         help
824           Support for ST-Ericsson's Ux500 architecture
825
826 config ARCH_NOMADIK
827         bool "STMicroelectronics Nomadik"
828         select ARM_AMBA
829         select ARM_VIC
830         select CPU_ARM926T
831         select CLKDEV_LOOKUP
832         select GENERIC_CLOCKEVENTS
833         select ARCH_REQUIRE_GPIOLIB
834         help
835           Support for the Nomadik platform by ST-Ericsson
836
837 config ARCH_DAVINCI
838         bool "TI DaVinci"
839         select GENERIC_CLOCKEVENTS
840         select ARCH_REQUIRE_GPIOLIB
841         select ZONE_DMA
842         select HAVE_IDE
843         select CLKDEV_LOOKUP
844         select GENERIC_ALLOCATOR
845         select GENERIC_IRQ_CHIP
846         select ARCH_HAS_HOLES_MEMORYMODEL
847         help
848           Support for TI's DaVinci platform.
849
850 config ARCH_OMAP
851         bool "TI OMAP"
852         select HAVE_CLK
853         select ARCH_REQUIRE_GPIOLIB
854         select ARCH_HAS_CPUFREQ
855         select GENERIC_CLOCKEVENTS
856         select HAVE_SCHED_CLOCK
857         select ARCH_HAS_HOLES_MEMORYMODEL
858         help
859           Support for TI's OMAP platform (OMAP1/2/3/4).
860
861 config ARCH_RK29
862         bool "Rockchip Soc Rk29"
863         select CPU_V7
864         select HAVE_CLK
865         select CLKDEV_LOOKUP
866         select COMMON_CLKDEV
867         select HAVE_SCHED_CLOCK
868         select ARCH_HAS_CPUFREQ
869         select GENERIC_TIME
870         select GENERIC_CLOCKEVENTS
871         select ARCH_REQUIRE_GPIOLIB
872         select ARM_GIC
873         select PL330
874         select HIGHMEM
875         select ZONE_DMA
876         select ARM_L1_CACHE_SHIFT_6
877         help
878           Support for Rockchip RK29 soc.
879
880 config PLAT_SPEAR
881         bool "ST SPEAr"
882         select ARM_AMBA
883         select ARCH_REQUIRE_GPIOLIB
884         select CLKDEV_LOOKUP
885         select CLKSRC_MMIO
886         select GENERIC_CLOCKEVENTS
887         select HAVE_CLK
888         help
889           Support for ST's SPEAr platform (SPEAr3xx, SPEAr6xx and SPEAr13xx).
890
891 config ARCH_VT8500
892         bool "VIA/WonderMedia 85xx"
893         select CPU_ARM926T
894         select GENERIC_GPIO
895         select ARCH_HAS_CPUFREQ
896         select GENERIC_CLOCKEVENTS
897         select ARCH_REQUIRE_GPIOLIB
898         select HAVE_PWM
899         help
900           Support for VIA/WonderMedia VT8500/WM85xx System-on-Chip.
901 endchoice
902
903 #
904 # This is sorted alphabetically by mach-* pathname.  However, plat-*
905 # Kconfigs may be included either alphabetically (according to the
906 # plat- suffix) or along side the corresponding mach-* source.
907 #
908 source "arch/arm/mach-at91/Kconfig"
909
910 source "arch/arm/mach-bcmring/Kconfig"
911
912 source "arch/arm/mach-clps711x/Kconfig"
913
914 source "arch/arm/mach-cns3xxx/Kconfig"
915
916 source "arch/arm/mach-davinci/Kconfig"
917
918 source "arch/arm/mach-dove/Kconfig"
919
920 source "arch/arm/mach-ep93xx/Kconfig"
921
922 source "arch/arm/mach-footbridge/Kconfig"
923
924 source "arch/arm/mach-gemini/Kconfig"
925
926 source "arch/arm/mach-h720x/Kconfig"
927
928 source "arch/arm/mach-integrator/Kconfig"
929
930 source "arch/arm/mach-iop32x/Kconfig"
931
932 source "arch/arm/mach-iop33x/Kconfig"
933
934 source "arch/arm/mach-iop13xx/Kconfig"
935
936 source "arch/arm/mach-ixp4xx/Kconfig"
937
938 source "arch/arm/mach-ixp2000/Kconfig"
939
940 source "arch/arm/mach-ixp23xx/Kconfig"
941
942 source "arch/arm/mach-kirkwood/Kconfig"
943
944 source "arch/arm/mach-ks8695/Kconfig"
945
946 source "arch/arm/mach-loki/Kconfig"
947
948 source "arch/arm/mach-lpc32xx/Kconfig"
949
950 source "arch/arm/mach-msm/Kconfig"
951
952 source "arch/arm/mach-mv78xx0/Kconfig"
953
954 source "arch/arm/plat-mxc/Kconfig"
955
956 source "arch/arm/mach-mxs/Kconfig"
957
958 source "arch/arm/mach-netx/Kconfig"
959
960 source "arch/arm/mach-nomadik/Kconfig"
961 source "arch/arm/plat-nomadik/Kconfig"
962
963 source "arch/arm/mach-nuc93x/Kconfig"
964
965 source "arch/arm/plat-omap/Kconfig"
966
967 source "arch/arm/mach-omap1/Kconfig"
968
969 source "arch/arm/mach-omap2/Kconfig"
970
971 source "arch/arm/mach-orion5x/Kconfig"
972
973 source "arch/arm/mach-pxa/Kconfig"
974 source "arch/arm/plat-pxa/Kconfig"
975
976 source "arch/arm/mach-mmp/Kconfig"
977
978 source "arch/arm/mach-realview/Kconfig"
979
980 source "arch/arm/mach-rk29/Kconfig"
981
982 source "arch/arm/mach-sa1100/Kconfig"
983
984 source "arch/arm/plat-samsung/Kconfig"
985 source "arch/arm/plat-s3c24xx/Kconfig"
986 source "arch/arm/plat-s5p/Kconfig"
987
988 source "arch/arm/plat-spear/Kconfig"
989
990 source "arch/arm/plat-tcc/Kconfig"
991
992 if ARCH_S3C2410
993 source "arch/arm/mach-s3c2400/Kconfig"
994 source "arch/arm/mach-s3c2410/Kconfig"
995 source "arch/arm/mach-s3c2412/Kconfig"
996 source "arch/arm/mach-s3c2416/Kconfig"
997 source "arch/arm/mach-s3c2440/Kconfig"
998 source "arch/arm/mach-s3c2443/Kconfig"
999 endif
1000
1001 if ARCH_S3C64XX
1002 source "arch/arm/mach-s3c64xx/Kconfig"
1003 endif
1004
1005 source "arch/arm/mach-s5p64x0/Kconfig"
1006
1007 source "arch/arm/mach-s5pc100/Kconfig"
1008
1009 source "arch/arm/mach-s5pv210/Kconfig"
1010
1011 source "arch/arm/mach-exynos4/Kconfig"
1012
1013 source "arch/arm/mach-shmobile/Kconfig"
1014
1015 source "arch/arm/mach-tegra/Kconfig"
1016
1017 source "arch/arm/mach-u300/Kconfig"
1018
1019 source "arch/arm/mach-ux500/Kconfig"
1020
1021 source "arch/arm/mach-versatile/Kconfig"
1022
1023 source "arch/arm/mach-vexpress/Kconfig"
1024 source "arch/arm/plat-versatile/Kconfig"
1025
1026 source "arch/arm/mach-vt8500/Kconfig"
1027
1028 source "arch/arm/mach-w90x900/Kconfig"
1029
1030 # Definitions to make life easier
1031 config ARCH_ACORN
1032         bool
1033
1034 config PLAT_IOP
1035         bool
1036         select GENERIC_CLOCKEVENTS
1037         select HAVE_SCHED_CLOCK
1038
1039 config PLAT_ORION
1040         bool
1041         select CLKSRC_MMIO
1042         select GENERIC_IRQ_CHIP
1043         select HAVE_SCHED_CLOCK
1044
1045 config PLAT_PXA
1046         bool
1047
1048 config PLAT_VERSATILE
1049         bool
1050
1051 config ARM_TIMER_SP804
1052         bool
1053         select CLKSRC_MMIO
1054
1055 source arch/arm/mm/Kconfig
1056
1057 config IWMMXT
1058         bool "Enable iWMMXt support"
1059         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4
1060         default y if PXA27x || PXA3xx || PXA95x || ARCH_MMP
1061         help
1062           Enable support for iWMMXt context switching at run time if
1063           running on a CPU that supports it.
1064
1065 #  bool 'Use XScale PMU as timer source' CONFIG_XSCALE_PMU_TIMER
1066 config XSCALE_PMU
1067         bool
1068         depends on CPU_XSCALE && !XSCALE_PMU_TIMER
1069         default y
1070
1071 config CPU_HAS_PMU
1072         depends on (CPU_V6 || CPU_V6K || CPU_V7 || XSCALE_PMU) && \
1073                    (!ARCH_OMAP3 || OMAP3_EMU)
1074         default y
1075         bool
1076
1077 config MULTI_IRQ_HANDLER
1078         bool
1079         help
1080           Allow each machine to specify it's own IRQ handler at run time.
1081
1082 if !MMU
1083 source "arch/arm/Kconfig-nommu"
1084 endif
1085
1086 config ARM_ERRATA_411920
1087         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1088         depends on CPU_V6 || CPU_V6K
1089         help
1090           Invalidation of the Instruction Cache operation can
1091           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1092           It does not affect the MPCore. This option enables the ARM Ltd.
1093           recommended workaround.
1094
1095 config ARM_ERRATA_430973
1096         bool "ARM errata: Stale prediction on replaced interworking branch"
1097         depends on CPU_V7
1098         help
1099           This option enables the workaround for the 430973 Cortex-A8
1100           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1101           interworking branch is replaced with another code sequence at the
1102           same virtual address, whether due to self-modifying code or virtual
1103           to physical address re-mapping, Cortex-A8 does not recover from the
1104           stale interworking branch prediction. This results in Cortex-A8
1105           executing the new code sequence in the incorrect ARM or Thumb state.
1106           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1107           and also flushes the branch target cache at every context switch.
1108           Note that setting specific bits in the ACTLR register may not be
1109           available in non-secure mode.
1110
1111 config ARM_ERRATA_458693
1112         bool "ARM errata: Processor deadlock when a false hazard is created"
1113         depends on CPU_V7
1114         help
1115           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1116           erratum. For very specific sequences of memory operations, it is
1117           possible for a hazard condition intended for a cache line to instead
1118           be incorrectly associated with a different cache line. This false
1119           hazard might then cause a processor deadlock. The workaround enables
1120           the L1 caching of the NEON accesses and disables the PLD instruction
1121           in the ACTLR register. Note that setting specific bits in the ACTLR
1122           register may not be available in non-secure mode.
1123
1124 config ARM_ERRATA_460075
1125         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1126         depends on CPU_V7
1127         help
1128           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1129           erratum. Any asynchronous access to the L2 cache may encounter a
1130           situation in which recent store transactions to the L2 cache are lost
1131           and overwritten with stale memory contents from external memory. The
1132           workaround disables the write-allocate mode for the L2 cache via the
1133           ACTLR register. Note that setting specific bits in the ACTLR register
1134           may not be available in non-secure mode.
1135
1136 config ARM_ERRATA_742230
1137         bool "ARM errata: DMB operation may be faulty"
1138         depends on CPU_V7 && SMP
1139         help
1140           This option enables the workaround for the 742230 Cortex-A9
1141           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1142           between two write operations may not ensure the correct visibility
1143           ordering of the two writes. This workaround sets a specific bit in
1144           the diagnostic register of the Cortex-A9 which causes the DMB
1145           instruction to behave as a DSB, ensuring the correct behaviour of
1146           the two writes.
1147
1148 config ARM_ERRATA_742231
1149         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1150         depends on CPU_V7 && SMP
1151         help
1152           This option enables the workaround for the 742231 Cortex-A9
1153           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1154           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1155           accessing some data located in the same cache line, may get corrupted
1156           data due to bad handling of the address hazard when the line gets
1157           replaced from one of the CPUs at the same time as another CPU is
1158           accessing it. This workaround sets specific bits in the diagnostic
1159           register of the Cortex-A9 which reduces the linefill issuing
1160           capabilities of the processor.
1161
1162 config PL310_ERRATA_588369
1163         bool "Clean & Invalidate maintenance operations do not invalidate clean lines"
1164         depends on CACHE_L2X0
1165         help
1166            The PL310 L2 cache controller implements three types of Clean &
1167            Invalidate maintenance operations: by Physical Address
1168            (offset 0x7F0), by Index/Way (0x7F8) and by Way (0x7FC).
1169            They are architecturally defined to behave as the execution of a
1170            clean operation followed immediately by an invalidate operation,
1171            both performing to the same memory location. This functionality
1172            is not correctly implemented in PL310 as clean lines are not
1173            invalidated as a result of these operations.
1174
1175 config ARM_ERRATA_720789
1176         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1177         depends on CPU_V7 && SMP
1178         help
1179           This option enables the workaround for the 720789 Cortex-A9 (prior to
1180           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1181           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1182           As a consequence of this erratum, some TLB entries which should be
1183           invalidated are not, resulting in an incoherency in the system page
1184           tables. The workaround changes the TLB flushing routines to invalidate
1185           entries regardless of the ASID.
1186
1187 config PL310_ERRATA_727915
1188         bool "Background Clean & Invalidate by Way operation can cause data corruption"
1189         depends on CACHE_L2X0
1190         help
1191           PL310 implements the Clean & Invalidate by Way L2 cache maintenance
1192           operation (offset 0x7FC). This operation runs in background so that
1193           PL310 can handle normal accesses while it is in progress. Under very
1194           rare circumstances, due to this erratum, write data can be lost when
1195           PL310 treats a cacheable write transaction during a Clean &
1196           Invalidate by Way operation.
1197
1198 config ARM_ERRATA_743622
1199         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1200         depends on CPU_V7
1201         help
1202           This option enables the workaround for the 743622 Cortex-A9
1203           (r2p0..r2p2) erratum. Under very rare conditions, a faulty
1204           optimisation in the Cortex-A9 Store Buffer may lead to data
1205           corruption. This workaround sets a specific bit in the diagnostic
1206           register of the Cortex-A9 which disables the Store Buffer
1207           optimisation, preventing the defect from occurring. This has no
1208           visible impact on the overall performance or power consumption of the
1209           processor.
1210
1211 config ARM_ERRATA_751472
1212         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1213         depends on CPU_V7 && SMP
1214         help
1215           This option enables the workaround for the 751472 Cortex-A9 (prior
1216           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1217           completion of a following broadcasted operation if the second
1218           operation is received by a CPU before the ICIALLUIS has completed,
1219           potentially leading to corrupted entries in the cache or TLB.
1220
1221 config ARM_ERRATA_753970
1222         bool "ARM errata: cache sync operation may be faulty"
1223         depends on CACHE_PL310
1224         help
1225           This option enables the workaround for the 753970 PL310 (r3p0) erratum.
1226
1227           Under some condition the effect of cache sync operation on
1228           the store buffer still remains when the operation completes.
1229           This means that the store buffer is always asked to drain and
1230           this prevents it from merging any further writes. The workaround
1231           is to replace the normal offset of cache sync operation (0x730)
1232           by another offset targeting an unmapped PL310 register 0x740.
1233           This has the same effect as the cache sync operation: store buffer
1234           drain and waiting for all buffers empty.
1235
1236 config ARM_ERRATA_754322
1237         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1238         depends on CPU_V7
1239         help
1240           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1241           r3p*) erratum. A speculative memory access may cause a page table walk
1242           which starts prior to an ASID switch but completes afterwards. This
1243           can populate the micro-TLB with a stale entry which may be hit with
1244           the new ASID. This workaround places two dsb instructions in the mm
1245           switching code so that no page table walks can cross the ASID switch.
1246
1247 config ARM_ERRATA_754327
1248         bool "ARM errata: no automatic Store Buffer drain"
1249         depends on CPU_V7 && SMP
1250         help
1251           This option enables the workaround for the 754327 Cortex-A9 (prior to
1252           r2p0) erratum. The Store Buffer does not have any automatic draining
1253           mechanism and therefore a livelock may occur if an external agent
1254           continuously polls a memory location waiting to observe an update.
1255           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1256           written polling loops from denying visibility of updates to memory.
1257
1258 endmenu
1259
1260 source "arch/arm/common/Kconfig"
1261
1262 menu "Bus support"
1263
1264 config ARM_AMBA
1265         bool
1266
1267 config ISA
1268         bool
1269         help
1270           Find out whether you have ISA slots on your motherboard.  ISA is the
1271           name of a bus system, i.e. the way the CPU talks to the other stuff
1272           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1273           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1274           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1275
1276 # Select ISA DMA controller support
1277 config ISA_DMA
1278         bool
1279         select ISA_DMA_API
1280
1281 # Select ISA DMA interface
1282 config ISA_DMA_API
1283         bool
1284
1285 config PCI
1286         bool "PCI support" if MIGHT_HAVE_PCI
1287         help
1288           Find out whether you have a PCI motherboard. PCI is the name of a
1289           bus system, i.e. the way the CPU talks to the other stuff inside
1290           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1291           VESA. If you have PCI, say Y, otherwise N.
1292
1293 config PCI_DOMAINS
1294         bool
1295         depends on PCI
1296
1297 config PCI_NANOENGINE
1298         bool "BSE nanoEngine PCI support"
1299         depends on SA1100_NANOENGINE
1300         help
1301           Enable PCI on the BSE nanoEngine board.
1302
1303 config PCI_SYSCALL
1304         def_bool PCI
1305
1306 # Select the host bridge type
1307 config PCI_HOST_VIA82C505
1308         bool
1309         depends on PCI && ARCH_SHARK
1310         default y
1311
1312 config PCI_HOST_ITE8152
1313         bool
1314         depends on PCI && MACH_ARMCORE
1315         default y
1316         select DMABOUNCE
1317
1318 source "drivers/pci/Kconfig"
1319
1320 source "drivers/pcmcia/Kconfig"
1321
1322 endmenu
1323
1324 menu "Kernel Features"
1325
1326 source "kernel/time/Kconfig"
1327
1328 config SMP
1329         bool "Symmetric Multi-Processing"
1330         depends on CPU_V6K || CPU_V7
1331         depends on GENERIC_CLOCKEVENTS
1332         depends on REALVIEW_EB_ARM11MP || REALVIEW_EB_A9MP || \
1333                  MACH_REALVIEW_PB11MP || MACH_REALVIEW_PBX || ARCH_OMAP4 || \
1334                  ARCH_EXYNOS4 || ARCH_TEGRA || ARCH_U8500 || ARCH_VEXPRESS_CA9X4 || \
1335                  ARCH_MSM_SCORPIONMP || ARCH_SHMOBILE
1336         select USE_GENERIC_SMP_HELPERS
1337         select HAVE_ARM_SCU if !ARCH_MSM_SCORPIONMP
1338         help
1339           This enables support for systems with more than one CPU. If you have
1340           a system with only one CPU, like most personal computers, say N. If
1341           you have a system with more than one CPU, say Y.
1342
1343           If you say N here, the kernel will run on single and multiprocessor
1344           machines, but will use only one CPU of a multiprocessor machine. If
1345           you say Y here, the kernel will run on many, but not all, single
1346           processor machines. On a single processor machine, the kernel will
1347           run faster if you say N here.
1348
1349           See also <file:Documentation/i386/IO-APIC.txt>,
1350           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1351           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1352
1353           If you don't know what to do here, say N.
1354
1355 config SMP_ON_UP
1356         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1357         depends on EXPERIMENTAL
1358         depends on SMP && !XIP_KERNEL
1359         default y
1360         help
1361           SMP kernels contain instructions which fail on non-SMP processors.
1362           Enabling this option allows the kernel to modify itself to make
1363           these instructions safe.  Disabling it allows about 1K of space
1364           savings.
1365
1366           If you don't know what to do here, say Y.
1367
1368 config HAVE_ARM_SCU
1369         bool
1370         depends on SMP
1371         help
1372           This option enables support for the ARM system coherency unit
1373
1374 config HAVE_ARM_TWD
1375         bool
1376         depends on SMP
1377         select TICK_ONESHOT
1378         help
1379           This options enables support for the ARM timer and watchdog unit
1380
1381 choice
1382         prompt "Memory split"
1383         default VMSPLIT_3G
1384         help
1385           Select the desired split between kernel and user memory.
1386
1387           If you are not absolutely sure what you are doing, leave this
1388           option alone!
1389
1390         config VMSPLIT_3G
1391                 bool "3G/1G user/kernel split"
1392         config VMSPLIT_2G
1393                 bool "2G/2G user/kernel split"
1394         config VMSPLIT_1G
1395                 bool "1G/3G user/kernel split"
1396 endchoice
1397
1398 config PAGE_OFFSET
1399         hex
1400         default 0x40000000 if VMSPLIT_1G
1401         default 0x80000000 if VMSPLIT_2G
1402         default 0xC0000000
1403
1404 config NR_CPUS
1405         int "Maximum number of CPUs (2-32)"
1406         range 2 32
1407         depends on SMP
1408         default "4"
1409
1410 config HOTPLUG_CPU
1411         bool "Support for hot-pluggable CPUs (EXPERIMENTAL)"
1412         depends on SMP && HOTPLUG && EXPERIMENTAL
1413         help
1414           Say Y here to experiment with turning CPUs off and on.  CPUs
1415           can be controlled through /sys/devices/system/cpu.
1416
1417 config LOCAL_TIMERS
1418         bool "Use local timer interrupts"
1419         depends on SMP
1420         default y
1421         select HAVE_ARM_TWD if (!ARCH_MSM_SCORPIONMP && !EXYNOS4_MCT)
1422         help
1423           Enable support for local timers on SMP platforms, rather then the
1424           legacy IPI broadcast method.  Local timers allows the system
1425           accounting to be spread across the timer interval, preventing a
1426           "thundering herd" at every timer tick.
1427
1428 source kernel/Kconfig.preempt
1429
1430 config HZ
1431         int
1432         default 200 if ARCH_EBSA110 || ARCH_S3C2410 || ARCH_S5P64X0 || \
1433                 ARCH_S5PV210 || ARCH_EXYNOS4
1434         default OMAP_32K_TIMER_HZ if ARCH_OMAP && OMAP_32K_TIMER
1435         default AT91_TIMER_HZ if ARCH_AT91
1436         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE
1437         default 100
1438
1439 config THUMB2_KERNEL
1440         bool "Compile the kernel in Thumb-2 mode (EXPERIMENTAL)"
1441         depends on CPU_V7 && !CPU_V6 && !CPU_V6K && EXPERIMENTAL
1442         select AEABI
1443         select ARM_ASM_UNIFIED
1444         help
1445           By enabling this option, the kernel will be compiled in
1446           Thumb-2 mode. A compiler/assembler that understand the unified
1447           ARM-Thumb syntax is needed.
1448
1449           If unsure, say N.
1450
1451 config THUMB2_AVOID_R_ARM_THM_JUMP11
1452         bool "Work around buggy Thumb-2 short branch relocations in gas"
1453         depends on THUMB2_KERNEL && MODULES
1454         default y
1455         help
1456           Various binutils versions can resolve Thumb-2 branches to
1457           locally-defined, preemptible global symbols as short-range "b.n"
1458           branch instructions.
1459
1460           This is a problem, because there's no guarantee the final
1461           destination of the symbol, or any candidate locations for a
1462           trampoline, are within range of the branch.  For this reason, the
1463           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1464           relocation in modules at all, and it makes little sense to add
1465           support.
1466
1467           The symptom is that the kernel fails with an "unsupported
1468           relocation" error when loading some modules.
1469
1470           Until fixed tools are available, passing
1471           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1472           code which hits this problem, at the cost of a bit of extra runtime
1473           stack usage in some cases.
1474
1475           The problem is described in more detail at:
1476               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1477
1478           Only Thumb-2 kernels are affected.
1479
1480           Unless you are sure your tools don't have this problem, say Y.
1481
1482 config ARM_ASM_UNIFIED
1483         bool
1484
1485 config AEABI
1486         bool "Use the ARM EABI to compile the kernel"
1487         help
1488           This option allows for the kernel to be compiled using the latest
1489           ARM ABI (aka EABI).  This is only useful if you are using a user
1490           space environment that is also compiled with EABI.
1491
1492           Since there are major incompatibilities between the legacy ABI and
1493           EABI, especially with regard to structure member alignment, this
1494           option also changes the kernel syscall calling convention to
1495           disambiguate both ABIs and allow for backward compatibility support
1496           (selected with CONFIG_OABI_COMPAT).
1497
1498           To use this you need GCC version 4.0.0 or later.
1499
1500 config OABI_COMPAT
1501         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1502         depends on AEABI && EXPERIMENTAL && !THUMB2_KERNEL
1503         default y
1504         help
1505           This option preserves the old syscall interface along with the
1506           new (ARM EABI) one. It also provides a compatibility layer to
1507           intercept syscalls that have structure arguments which layout
1508           in memory differs between the legacy ABI and the new ARM EABI
1509           (only for non "thumb" binaries). This option adds a tiny
1510           overhead to all syscalls and produces a slightly larger kernel.
1511           If you know you'll be using only pure EABI user space then you
1512           can say N here. If this option is not selected and you attempt
1513           to execute a legacy ABI binary then the result will be
1514           UNPREDICTABLE (in fact it can be predicted that it won't work
1515           at all). If in doubt say Y.
1516
1517 config ARCH_HAS_HOLES_MEMORYMODEL
1518         bool
1519
1520 config ARCH_SPARSEMEM_ENABLE
1521         bool
1522
1523 config ARCH_SPARSEMEM_DEFAULT
1524         def_bool ARCH_SPARSEMEM_ENABLE
1525
1526 config ARCH_SELECT_MEMORY_MODEL
1527         def_bool ARCH_SPARSEMEM_ENABLE
1528
1529 config HAVE_ARCH_PFN_VALID
1530         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1531
1532 config HIGHMEM
1533         bool "High Memory Support"
1534         depends on MMU
1535         help
1536           The address space of ARM processors is only 4 Gigabytes large
1537           and it has to accommodate user address space, kernel address
1538           space as well as some memory mapped IO. That means that, if you
1539           have a large amount of physical memory and/or IO, not all of the
1540           memory can be "permanently mapped" by the kernel. The physical
1541           memory that is not permanently mapped is called "high memory".
1542
1543           Depending on the selected kernel/user memory split, minimum
1544           vmalloc space and actual amount of RAM, you may not need this
1545           option which should result in a slightly faster kernel.
1546
1547           If unsure, say n.
1548
1549 config HIGHPTE
1550         bool "Allocate 2nd-level pagetables from highmem"
1551         depends on HIGHMEM
1552
1553 config HW_PERF_EVENTS
1554         bool "Enable hardware performance counter support for perf events"
1555         depends on PERF_EVENTS && CPU_HAS_PMU
1556         default y
1557         help
1558           Enable hardware performance counter support for perf events. If
1559           disabled, perf events will use software events only.
1560
1561 source "mm/Kconfig"
1562
1563 config FORCE_MAX_ZONEORDER
1564         int "Maximum zone order" if ARCH_SHMOBILE
1565         range 11 64 if ARCH_SHMOBILE
1566         default "9" if SA1111
1567         default "11"
1568         help
1569           The kernel memory allocator divides physically contiguous memory
1570           blocks into "zones", where each zone is a power of two number of
1571           pages.  This option selects the largest power of two that the kernel
1572           keeps in the memory allocator.  If you need to allocate very large
1573           blocks of physically contiguous memory, then you may need to
1574           increase this value.
1575
1576           This config option is actually maximum order plus one. For example,
1577           a value of 11 means that the largest free memory block is 2^10 pages.
1578
1579 config LEDS
1580         bool "Timer and CPU usage LEDs"
1581         depends on ARCH_CDB89712 || ARCH_EBSA110 || \
1582                    ARCH_EBSA285 || ARCH_INTEGRATOR || \
1583                    ARCH_LUBBOCK || MACH_MAINSTONE || ARCH_NETWINDER || \
1584                    ARCH_OMAP || ARCH_P720T || ARCH_PXA_IDP || \
1585                    ARCH_SA1100 || ARCH_SHARK || ARCH_VERSATILE || \
1586                    ARCH_AT91 || ARCH_DAVINCI || \
1587                    ARCH_KS8695 || MACH_RD88F5182 || ARCH_REALVIEW
1588         help
1589           If you say Y here, the LEDs on your machine will be used
1590           to provide useful information about your current system status.
1591
1592           If you are compiling a kernel for a NetWinder or EBSA-285, you will
1593           be able to select which LEDs are active using the options below. If
1594           you are compiling a kernel for the EBSA-110 or the LART however, the
1595           red LED will simply flash regularly to indicate that the system is
1596           still functional. It is safe to say Y here if you have a CATS
1597           system, but the driver will do nothing.
1598
1599 config LEDS_TIMER
1600         bool "Timer LED" if (!ARCH_CDB89712 && !ARCH_OMAP) || \
1601                             OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1602                             || MACH_OMAP_PERSEUS2
1603         depends on LEDS
1604         depends on !GENERIC_CLOCKEVENTS
1605         default y if ARCH_EBSA110
1606         help
1607           If you say Y here, one of the system LEDs (the green one on the
1608           NetWinder, the amber one on the EBSA285, or the red one on the LART)
1609           will flash regularly to indicate that the system is still
1610           operational. This is mainly useful to kernel hackers who are
1611           debugging unstable kernels.
1612
1613           The LART uses the same LED for both Timer LED and CPU usage LED
1614           functions. You may choose to use both, but the Timer LED function
1615           will overrule the CPU usage LED.
1616
1617 config LEDS_CPU
1618         bool "CPU usage LED" if (!ARCH_CDB89712 && !ARCH_EBSA110 && \
1619                         !ARCH_OMAP) \
1620                         || OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1621                         || MACH_OMAP_PERSEUS2
1622         depends on LEDS
1623         help
1624           If you say Y here, the red LED will be used to give a good real
1625           time indication of CPU usage, by lighting whenever the idle task
1626           is not currently executing.
1627
1628           The LART uses the same LED for both Timer LED and CPU usage LED
1629           functions. You may choose to use both, but the Timer LED function
1630           will overrule the CPU usage LED.
1631
1632 config ALIGNMENT_TRAP
1633         bool
1634         depends on CPU_CP15_MMU
1635         default y if !ARCH_EBSA110
1636         select HAVE_PROC_CPU if PROC_FS
1637         help
1638           ARM processors cannot fetch/store information which is not
1639           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1640           address divisible by 4. On 32-bit ARM processors, these non-aligned
1641           fetch/store instructions will be emulated in software if you say
1642           here, which has a severe performance impact. This is necessary for
1643           correct operation of some network protocols. With an IP-only
1644           configuration it is safe to say N, otherwise say Y.
1645
1646 config UACCESS_WITH_MEMCPY
1647         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user() (EXPERIMENTAL)"
1648         depends on MMU && EXPERIMENTAL
1649         default y if CPU_FEROCEON
1650         help
1651           Implement faster copy_to_user and clear_user methods for CPU
1652           cores where a 8-word STM instruction give significantly higher
1653           memory write throughput than a sequence of individual 32bit stores.
1654
1655           A possible side effect is a slight increase in scheduling latency
1656           between threads sharing the same address space if they invoke
1657           such copy operations with large buffers.
1658
1659           However, if the CPU data cache is using a write-allocate mode,
1660           this option is unlikely to provide any performance gain.
1661
1662 config SECCOMP
1663         bool
1664         prompt "Enable seccomp to safely compute untrusted bytecode"
1665         ---help---
1666           This kernel feature is useful for number crunching applications
1667           that may need to compute untrusted bytecode during their
1668           execution. By using pipes or other transports made available to
1669           the process as file descriptors supporting the read/write
1670           syscalls, it's possible to isolate those applications in
1671           their own address space using seccomp. Once seccomp is
1672           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1673           and the task is only allowed to execute a few safe syscalls
1674           defined by each seccomp mode.
1675
1676 config CC_STACKPROTECTOR
1677         bool "Enable -fstack-protector buffer overflow detection (EXPERIMENTAL)"
1678         depends on EXPERIMENTAL
1679         help
1680           This option turns on the -fstack-protector GCC feature. This
1681           feature puts, at the beginning of functions, a canary value on
1682           the stack just before the return address, and validates
1683           the value just before actually returning.  Stack based buffer
1684           overflows (that need to overwrite this return address) now also
1685           overwrite the canary, which gets detected and the attack is then
1686           neutralized via a kernel panic.
1687           This feature requires gcc version 4.2 or above.
1688
1689 config DEPRECATED_PARAM_STRUCT
1690         bool "Provide old way to pass kernel parameters"
1691         help
1692           This was deprecated in 2001 and announced to live on for 5 years.
1693           Some old boot loaders still use this way.
1694
1695 config ARM_FLUSH_CONSOLE_ON_RESTART
1696         bool "Force flush the console on restart"
1697         help
1698           If the console is locked while the system is rebooted, the messages
1699           in the temporary logbuffer would not have propogated to all the
1700           console drivers. This option forces the console lock to be
1701           released if it failed to be acquired, which will cause all the
1702           pending messages to be flushed.
1703
1704 endmenu
1705
1706 menu "Boot options"
1707
1708 config USE_OF
1709         bool "Flattened Device Tree support"
1710         select OF
1711         select OF_EARLY_FLATTREE
1712         help
1713           Include support for flattened device tree machine descriptions.
1714
1715 # Compressed boot loader in ROM.  Yes, we really want to ask about
1716 # TEXT and BSS so we preserve their values in the config files.
1717 config ZBOOT_ROM_TEXT
1718         hex "Compressed ROM boot loader base address"
1719         default "0"
1720         help
1721           The physical address at which the ROM-able zImage is to be
1722           placed in the target.  Platforms which normally make use of
1723           ROM-able zImage formats normally set this to a suitable
1724           value in their defconfig file.
1725
1726           If ZBOOT_ROM is not enabled, this has no effect.
1727
1728 config ZBOOT_ROM_BSS
1729         hex "Compressed ROM boot loader BSS address"
1730         default "0"
1731         help
1732           The base address of an area of read/write memory in the target
1733           for the ROM-able zImage which must be available while the
1734           decompressor is running. It must be large enough to hold the
1735           entire decompressed kernel plus an additional 128 KiB.
1736           Platforms which normally make use of ROM-able zImage formats
1737           normally set this to a suitable value in their defconfig file.
1738
1739           If ZBOOT_ROM is not enabled, this has no effect.
1740
1741 config ZBOOT_ROM
1742         bool "Compressed boot loader in ROM/flash"
1743         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1744         help
1745           Say Y here if you intend to execute your compressed kernel image
1746           (zImage) directly from ROM or flash.  If unsure, say N.
1747
1748 config ZBOOT_ROM_MMCIF
1749         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
1750         depends on ZBOOT_ROM && ARCH_SH7372 && EXPERIMENTAL
1751         help
1752           Say Y here to include experimental MMCIF loading code in the
1753           ROM-able zImage. With this enabled it is possible to write the
1754           the ROM-able zImage kernel image to an MMC card and boot the
1755           kernel straight from the reset vector. At reset the processor
1756           Mask ROM will load the first part of the the ROM-able zImage
1757           which in turn loads the rest the kernel image to RAM using the
1758           MMCIF hardware block.
1759
1760 config CMDLINE
1761         string "Default kernel command string"
1762         default ""
1763         help
1764           On some architectures (EBSA110 and CATS), there is currently no way
1765           for the boot loader to pass arguments to the kernel. For these
1766           architectures, you should supply some command-line options at build
1767           time by entering them here. As a minimum, you should specify the
1768           memory size and the root device (e.g., mem=64M root=/dev/nfs).
1769
1770 choice
1771         prompt "Kernel command line type" if CMDLINE != ""
1772         default CMDLINE_FROM_BOOTLOADER
1773
1774 config CMDLINE_FROM_BOOTLOADER
1775         bool "Use bootloader kernel arguments if available"
1776         help
1777           Uses the command-line options passed by the boot loader. If
1778           the boot loader doesn't provide any, the default kernel command
1779           string provided in CMDLINE will be used.
1780
1781 config CMDLINE_EXTEND
1782         bool "Extend bootloader kernel arguments"
1783         help
1784           The command-line arguments provided by the boot loader will be
1785           appended to the default kernel command string.
1786
1787 config CMDLINE_FORCE
1788         bool "Always use the default kernel command string"
1789         help
1790           Always use the default kernel command string, even if the boot
1791           loader passes other arguments to the kernel.
1792           This is useful if you cannot or don't want to change the
1793           command-line options your boot loader passes to the kernel.
1794 endchoice
1795
1796 config XIP_KERNEL
1797         bool "Kernel Execute-In-Place from ROM"
1798         depends on !ZBOOT_ROM
1799         help
1800           Execute-In-Place allows the kernel to run from non-volatile storage
1801           directly addressable by the CPU, such as NOR flash. This saves RAM
1802           space since the text section of the kernel is not loaded from flash
1803           to RAM.  Read-write sections, such as the data section and stack,
1804           are still copied to RAM.  The XIP kernel is not compressed since
1805           it has to run directly from flash, so it will take more space to
1806           store it.  The flash address used to link the kernel object files,
1807           and for storing it, is configuration dependent. Therefore, if you
1808           say Y here, you must know the proper physical address where to
1809           store the kernel image depending on your own flash memory usage.
1810
1811           Also note that the make target becomes "make xipImage" rather than
1812           "make zImage" or "make Image".  The final kernel binary to put in
1813           ROM memory will be arch/arm/boot/xipImage.
1814
1815           If unsure, say N.
1816
1817 config XIP_PHYS_ADDR
1818         hex "XIP Kernel Physical Location"
1819         depends on XIP_KERNEL
1820         default "0x00080000"
1821         help
1822           This is the physical address in your flash memory the kernel will
1823           be linked for and stored to.  This address is dependent on your
1824           own flash usage.
1825
1826 config KEXEC
1827         bool "Kexec system call (EXPERIMENTAL)"
1828         depends on EXPERIMENTAL
1829         help
1830           kexec is a system call that implements the ability to shutdown your
1831           current kernel, and to start another kernel.  It is like a reboot
1832           but it is independent of the system firmware.   And like a reboot
1833           you can start any kernel with it, not just Linux.
1834
1835           It is an ongoing process to be certain the hardware in a machine
1836           is properly shutdown, so do not be surprised if this code does not
1837           initially work for you.  It may help to enable device hotplugging
1838           support.
1839
1840 config ATAGS_PROC
1841         bool "Export atags in procfs"
1842         depends on KEXEC
1843         default y
1844         help
1845           Should the atags used to boot the kernel be exported in an "atags"
1846           file in procfs. Useful with kexec.
1847
1848 config CRASH_DUMP
1849         bool "Build kdump crash kernel (EXPERIMENTAL)"
1850         depends on EXPERIMENTAL
1851         help
1852           Generate crash dump after being started by kexec. This should
1853           be normally only set in special crash dump kernels which are
1854           loaded in the main kernel with kexec-tools into a specially
1855           reserved region and then later executed after a crash by
1856           kdump/kexec. The crash dump kernel must be compiled to a
1857           memory address not used by the main kernel
1858
1859           For more details see Documentation/kdump/kdump.txt
1860
1861 config AUTO_ZRELADDR
1862         bool "Auto calculation of the decompressed kernel image address"
1863         depends on !ZBOOT_ROM && !ARCH_U300
1864         help
1865           ZRELADDR is the physical address where the decompressed kernel
1866           image will be placed. If AUTO_ZRELADDR is selected, the address
1867           will be determined at run-time by masking the current IP with
1868           0xf8000000. This assumes the zImage being placed in the first 128MB
1869           from start of memory.
1870
1871 endmenu
1872
1873 menu "CPU Power Management"
1874
1875 if ARCH_HAS_CPUFREQ
1876
1877 source "drivers/cpufreq/Kconfig"
1878
1879 config CPU_FREQ_IMX
1880         tristate "CPUfreq driver for i.MX CPUs"
1881         depends on ARCH_MXC && CPU_FREQ
1882         help
1883           This enables the CPUfreq driver for i.MX CPUs.
1884
1885 config CPU_FREQ_SA1100
1886         bool
1887
1888 config CPU_FREQ_SA1110
1889         bool
1890
1891 config CPU_FREQ_INTEGRATOR
1892         tristate "CPUfreq driver for ARM Integrator CPUs"
1893         depends on ARCH_INTEGRATOR && CPU_FREQ
1894         default y
1895         help
1896           This enables the CPUfreq driver for ARM Integrator CPUs.
1897
1898           For details, take a look at <file:Documentation/cpu-freq>.
1899
1900           If in doubt, say Y.
1901
1902 config CPU_FREQ_PXA
1903         bool
1904         depends on CPU_FREQ && ARCH_PXA && PXA25x
1905         default y
1906         select CPU_FREQ_DEFAULT_GOV_USERSPACE
1907
1908 config CPU_FREQ_S3C64XX
1909         bool "CPUfreq support for Samsung S3C64XX CPUs"
1910         depends on CPU_FREQ && CPU_S3C6410
1911
1912 config CPU_FREQ_S3C
1913         bool
1914         help
1915           Internal configuration node for common cpufreq on Samsung SoC
1916
1917 config CPU_FREQ_S3C24XX
1918         bool "CPUfreq driver for Samsung S3C24XX series CPUs (EXPERIMENTAL)"
1919         depends on ARCH_S3C2410 && CPU_FREQ && EXPERIMENTAL
1920         select CPU_FREQ_S3C
1921         help
1922           This enables the CPUfreq driver for the Samsung S3C24XX family
1923           of CPUs.
1924
1925           For details, take a look at <file:Documentation/cpu-freq>.
1926
1927           If in doubt, say N.
1928
1929 config CPU_FREQ_S3C24XX_PLL
1930         bool "Support CPUfreq changing of PLL frequency (EXPERIMENTAL)"
1931         depends on CPU_FREQ_S3C24XX && EXPERIMENTAL
1932         help
1933           Compile in support for changing the PLL frequency from the
1934           S3C24XX series CPUfreq driver. The PLL takes time to settle
1935           after a frequency change, so by default it is not enabled.
1936
1937           This also means that the PLL tables for the selected CPU(s) will
1938           be built which may increase the size of the kernel image.
1939
1940 config CPU_FREQ_S3C24XX_DEBUG
1941         bool "Debug CPUfreq Samsung driver core"
1942         depends on CPU_FREQ_S3C24XX
1943         help
1944           Enable s3c_freq_dbg for the Samsung S3C CPUfreq core
1945
1946 config CPU_FREQ_S3C24XX_IODEBUG
1947         bool "Debug CPUfreq Samsung driver IO timing"
1948         depends on CPU_FREQ_S3C24XX
1949         help
1950           Enable s3c_freq_iodbg for the Samsung S3C CPUfreq core
1951
1952 config CPU_FREQ_S3C24XX_DEBUGFS
1953         bool "Export debugfs for CPUFreq"
1954         depends on CPU_FREQ_S3C24XX && DEBUG_FS
1955         help
1956           Export status information via debugfs.
1957
1958 endif
1959
1960 source "drivers/cpuidle/Kconfig"
1961
1962 endmenu
1963
1964 menu "Floating point emulation"
1965
1966 comment "At least one emulation must be selected"
1967
1968 config FPE_NWFPE
1969         bool "NWFPE math emulation"
1970         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
1971         ---help---
1972           Say Y to include the NWFPE floating point emulator in the kernel.
1973           This is necessary to run most binaries. Linux does not currently
1974           support floating point hardware so you need to say Y here even if
1975           your machine has an FPA or floating point co-processor podule.
1976
1977           You may say N here if you are going to load the Acorn FPEmulator
1978           early in the bootup.
1979
1980 config FPE_NWFPE_XP
1981         bool "Support extended precision"
1982         depends on FPE_NWFPE
1983         help
1984           Say Y to include 80-bit support in the kernel floating-point
1985           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
1986           Note that gcc does not generate 80-bit operations by default,
1987           so in most cases this option only enlarges the size of the
1988           floating point emulator without any good reason.
1989
1990           You almost surely want to say N here.
1991
1992 config FPE_FASTFPE
1993         bool "FastFPE math emulation (EXPERIMENTAL)"
1994         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3 && EXPERIMENTAL
1995         ---help---
1996           Say Y here to include the FAST floating point emulator in the kernel.
1997           This is an experimental much faster emulator which now also has full
1998           precision for the mantissa.  It does not support any exceptions.
1999           It is very simple, and approximately 3-6 times faster than NWFPE.
2000
2001           It should be sufficient for most programs.  It may be not suitable
2002           for scientific calculations, but you have to check this for yourself.
2003           If you do not feel you need a faster FP emulation you should better
2004           choose NWFPE.
2005
2006 config VFP
2007         bool "VFP-format floating point maths"
2008         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2009         help
2010           Say Y to include VFP support code in the kernel. This is needed
2011           if your hardware includes a VFP unit.
2012
2013           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2014           release notes and additional status information.
2015
2016           Say N if your target does not have VFP hardware.
2017
2018 config VFPv3
2019         bool
2020         depends on VFP
2021         default y if CPU_V7
2022
2023 config NEON
2024         bool "Advanced SIMD (NEON) Extension support"
2025         depends on VFPv3 && CPU_V7
2026         help
2027           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2028           Extension.
2029
2030 endmenu
2031
2032 menu "Userspace binary formats"
2033
2034 source "fs/Kconfig.binfmt"
2035
2036 config ARTHUR
2037         tristate "RISC OS personality"
2038         depends on !AEABI
2039         help
2040           Say Y here to include the kernel code necessary if you want to run
2041           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2042           experimental; if this sounds frightening, say N and sleep in peace.
2043           You can also say M here to compile this support as a module (which
2044           will be called arthur).
2045
2046 endmenu
2047
2048 menu "Power management options"
2049
2050 source "kernel/power/Kconfig"
2051
2052 config ARCH_SUSPEND_POSSIBLE
2053         depends on !ARCH_S5P64X0 && !ARCH_S5PC100
2054         depends on CPU_ARM920T || CPU_ARM926T || CPU_SA1100 || \
2055                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_XSC3 || CPU_XSCALE
2056         def_bool y
2057
2058 endmenu
2059
2060 source "net/Kconfig"
2061
2062 source "drivers/Kconfig"
2063
2064 source "fs/Kconfig"
2065
2066 source "arch/arm/Kconfig.debug"
2067
2068 source "security/Kconfig"
2069
2070 source "crypto/Kconfig"
2071
2072 source "lib/Kconfig"