rk: Kconfig add RK2928B support
[firefly-linux-kernel-4.4.55.git] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select HAVE_AOUT
5         select HAVE_DMA_API_DEBUG
6         select HAVE_IDE
7         select HAVE_MEMBLOCK
8         select RTC_LIB
9         select SYS_SUPPORTS_APM_EMULATION
10         select GENERIC_ATOMIC64 if (CPU_V6 || !CPU_32v6K || !AEABI)
11         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
12         select HAVE_ARCH_KGDB
13         select HAVE_KPROBES if (!XIP_KERNEL && !THUMB2_KERNEL)
14         select HAVE_KRETPROBES if (HAVE_KPROBES)
15         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
16         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
17         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
18         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
19         select HAVE_GENERIC_DMA_COHERENT
20         select HAVE_KERNEL_GZIP
21         select HAVE_KERNEL_LZO
22         select HAVE_KERNEL_LZMA
23         select HAVE_IRQ_WORK
24         select HAVE_PERF_EVENTS
25         select PERF_USE_VMALLOC
26         select HAVE_REGS_AND_STACK_ACCESS_API
27         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
28         select HAVE_C_RECORDMCOUNT
29         select HAVE_GENERIC_HARDIRQS
30         select HAVE_SPARSE_IRQ
31         select GENERIC_IRQ_SHOW
32         select CPU_PM if (SUSPEND || CPU_IDLE)
33         help
34           The ARM series is a line of low-power-consumption RISC chip designs
35           licensed by ARM Ltd and targeted at embedded applications and
36           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
37           manufactured, but legacy ARM-based PC hardware remains popular in
38           Europe.  There is an ARM Linux project with a web page at
39           <http://www.arm.linux.org.uk/>.
40
41 config HAVE_PWM
42         bool
43
44 config MIGHT_HAVE_PCI
45         bool
46
47 config SYS_SUPPORTS_APM_EMULATION
48         bool
49
50 config HAVE_SCHED_CLOCK
51         bool
52
53 config GENERIC_GPIO
54         bool
55
56 config ARCH_USES_GETTIMEOFFSET
57         bool
58         default n
59
60 config GENERIC_CLOCKEVENTS
61         bool
62
63 config GENERIC_CLOCKEVENTS_BROADCAST
64         bool
65         depends on GENERIC_CLOCKEVENTS
66         default y if SMP
67
68 config KTIME_SCALAR
69         bool
70         default y
71
72 config HAVE_TCM
73         bool
74         select GENERIC_ALLOCATOR
75
76 config HAVE_PROC_CPU
77         bool
78
79 config NO_IOPORT
80         bool
81
82 config EISA
83         bool
84         ---help---
85           The Extended Industry Standard Architecture (EISA) bus was
86           developed as an open alternative to the IBM MicroChannel bus.
87
88           The EISA bus provided some of the features of the IBM MicroChannel
89           bus while maintaining backward compatibility with cards made for
90           the older ISA bus.  The EISA bus saw limited use between 1988 and
91           1995 when it was made obsolete by the PCI bus.
92
93           Say Y here if you are building a kernel for an EISA-based machine.
94
95           Otherwise, say N.
96
97 config SBUS
98         bool
99
100 config MCA
101         bool
102         help
103           MicroChannel Architecture is found in some IBM PS/2 machines and
104           laptops.  It is a bus system similar to PCI or ISA. See
105           <file:Documentation/mca.txt> (and especially the web page given
106           there) before attempting to build an MCA bus kernel.
107
108 config STACKTRACE_SUPPORT
109         bool
110         default y
111
112 config HAVE_LATENCYTOP_SUPPORT
113         bool
114         depends on !SMP
115         default y
116
117 config LOCKDEP_SUPPORT
118         bool
119         default y
120
121 config TRACE_IRQFLAGS_SUPPORT
122         bool
123         default y
124
125 config HARDIRQS_SW_RESEND
126         bool
127         default y
128
129 config GENERIC_IRQ_PROBE
130         bool
131         default y
132
133 config GENERIC_LOCKBREAK
134         bool
135         default y
136         depends on SMP && PREEMPT
137
138 config RWSEM_GENERIC_SPINLOCK
139         bool
140         default y
141
142 config RWSEM_XCHGADD_ALGORITHM
143         bool
144
145 config ARCH_HAS_ILOG2_U32
146         bool
147
148 config ARCH_HAS_ILOG2_U64
149         bool
150
151 config ARCH_HAS_CPUFREQ
152         bool
153         help
154           Internal node to signify that the ARCH has CPUFREQ support
155           and that the relevant menu configurations are displayed for
156           it.
157
158 config ARCH_HAS_CPU_IDLE_WAIT
159        def_bool y
160
161 config GENERIC_HWEIGHT
162         bool
163         default y
164
165 config GENERIC_CALIBRATE_DELAY
166         bool
167         default y
168
169 config ARCH_MAY_HAVE_PC_FDC
170         bool
171
172 config ZONE_DMA
173         bool
174
175 config NEED_DMA_MAP_STATE
176        def_bool y
177
178 config GENERIC_ISA_DMA
179         bool
180
181 config FIQ
182         bool
183
184 config ARCH_MTD_XIP
185         bool
186
187 config VECTORS_BASE
188         hex
189         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
190         default DRAM_BASE if REMAP_VECTORS_TO_RAM
191         default 0x00000000
192         help
193           The base address of exception vectors.
194
195 config ARM_PATCH_PHYS_VIRT
196         bool "Patch physical to virtual translations at runtime (EXPERIMENTAL)"
197         depends on EXPERIMENTAL
198         depends on !XIP_KERNEL && MMU
199         depends on !ARCH_REALVIEW || !SPARSEMEM
200         help
201           Patch phys-to-virt and virt-to-phys translation functions at
202           boot and module load time according to the position of the
203           kernel in system memory.
204
205           This can only be used with non-XIP MMU kernels where the base
206           of physical memory is at a 16MB boundary, or theoretically 64K
207           for the MSM machine class.
208
209 config ARM_PATCH_PHYS_VIRT_16BIT
210         def_bool y
211         depends on ARM_PATCH_PHYS_VIRT && ARCH_MSM
212         help
213           This option extends the physical to virtual translation patching
214           to allow physical memory down to a theoretical minimum of 64K
215           boundaries.
216
217 source "init/Kconfig"
218
219 source "kernel/Kconfig.freezer"
220
221 menu "System Type"
222
223 config MMU
224         bool "MMU-based Paged Memory Management Support"
225         default y
226         help
227           Select if you want MMU-based virtualised addressing space
228           support by paged memory management. If unsure, say 'Y'.
229
230 #
231 # The "ARM system type" choice list is ordered alphabetically by option
232 # text.  Please add new entries in the option alphabetic order.
233 #
234 choice
235         prompt "ARM system type"
236         default ARCH_VERSATILE
237
238 config ARCH_INTEGRATOR
239         bool "ARM Ltd. Integrator family"
240         select ARM_AMBA
241         select ARCH_HAS_CPUFREQ
242         select CLKDEV_LOOKUP
243         select ICST
244         select GENERIC_CLOCKEVENTS
245         select PLAT_VERSATILE
246         select PLAT_VERSATILE_FPGA_IRQ
247         help
248           Support for ARM's Integrator platform.
249
250 config ARCH_REALVIEW
251         bool "ARM Ltd. RealView family"
252         select ARM_AMBA
253         select CLKDEV_LOOKUP
254         select ICST
255         select GENERIC_CLOCKEVENTS
256         select ARCH_WANT_OPTIONAL_GPIOLIB
257         select PLAT_VERSATILE
258         select PLAT_VERSATILE_CLCD
259         select ARM_TIMER_SP804
260         select GPIO_PL061 if GPIOLIB
261         help
262           This enables support for ARM Ltd RealView boards.
263
264 config ARCH_VERSATILE
265         bool "ARM Ltd. Versatile family"
266         select ARM_AMBA
267         select ARM_VIC
268         select CLKDEV_LOOKUP
269         select ICST
270         select GENERIC_CLOCKEVENTS
271         select ARCH_WANT_OPTIONAL_GPIOLIB
272         select PLAT_VERSATILE
273         select PLAT_VERSATILE_CLCD
274         select PLAT_VERSATILE_FPGA_IRQ
275         select ARM_TIMER_SP804
276         help
277           This enables support for ARM Ltd Versatile board.
278
279 config ARCH_VEXPRESS
280         bool "ARM Ltd. Versatile Express family"
281         select ARCH_WANT_OPTIONAL_GPIOLIB
282         select ARM_AMBA
283         select ARM_TIMER_SP804
284         select CLKDEV_LOOKUP
285         select GENERIC_CLOCKEVENTS
286         select HAVE_CLK
287         select HAVE_PATA_PLATFORM
288         select ICST
289         select PLAT_VERSATILE
290         select PLAT_VERSATILE_CLCD
291         help
292           This enables support for the ARM Ltd Versatile Express boards.
293
294 config ARCH_AT91
295         bool "Atmel AT91"
296         select ARCH_REQUIRE_GPIOLIB
297         select HAVE_CLK
298         select CLKDEV_LOOKUP
299         select ARM_PATCH_PHYS_VIRT if MMU
300         help
301           This enables support for systems based on the Atmel AT91RM9200,
302           AT91SAM9 and AT91CAP9 processors.
303
304 config ARCH_BCMRING
305         bool "Broadcom BCMRING"
306         depends on MMU
307         select CPU_V6
308         select ARM_AMBA
309         select ARM_TIMER_SP804
310         select CLKDEV_LOOKUP
311         select GENERIC_CLOCKEVENTS
312         select ARCH_WANT_OPTIONAL_GPIOLIB
313         help
314           Support for Broadcom's BCMRing platform.
315
316 config ARCH_CLPS711X
317         bool "Cirrus Logic CLPS711x/EP721x-based"
318         select CPU_ARM720T
319         select ARCH_USES_GETTIMEOFFSET
320         help
321           Support for Cirrus Logic 711x/721x based boards.
322
323 config ARCH_CNS3XXX
324         bool "Cavium Networks CNS3XXX family"
325         select CPU_V6
326         select GENERIC_CLOCKEVENTS
327         select ARM_GIC
328         select MIGHT_HAVE_PCI
329         select PCI_DOMAINS if PCI
330         help
331           Support for Cavium Networks CNS3XXX platform.
332
333 config ARCH_GEMINI
334         bool "Cortina Systems Gemini"
335         select CPU_FA526
336         select ARCH_REQUIRE_GPIOLIB
337         select ARCH_USES_GETTIMEOFFSET
338         help
339           Support for the Cortina Systems Gemini family SoCs
340
341 config ARCH_EBSA110
342         bool "EBSA-110"
343         select CPU_SA110
344         select ISA
345         select NO_IOPORT
346         select ARCH_USES_GETTIMEOFFSET
347         help
348           This is an evaluation board for the StrongARM processor available
349           from Digital. It has limited hardware on-board, including an
350           Ethernet interface, two PCMCIA sockets, two serial ports and a
351           parallel port.
352
353 config ARCH_EP93XX
354         bool "EP93xx-based"
355         select CPU_ARM920T
356         select ARM_AMBA
357         select ARM_VIC
358         select CLKDEV_LOOKUP
359         select ARCH_REQUIRE_GPIOLIB
360         select ARCH_HAS_HOLES_MEMORYMODEL
361         select ARCH_USES_GETTIMEOFFSET
362         help
363           This enables support for the Cirrus EP93xx series of CPUs.
364
365 config ARCH_FOOTBRIDGE
366         bool "FootBridge"
367         select CPU_SA110
368         select FOOTBRIDGE
369         select GENERIC_CLOCKEVENTS
370         help
371           Support for systems based on the DC21285 companion chip
372           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
373
374 config ARCH_MXC
375         bool "Freescale MXC/iMX-based"
376         select GENERIC_CLOCKEVENTS
377         select ARCH_REQUIRE_GPIOLIB
378         select CLKDEV_LOOKUP
379         select CLKSRC_MMIO
380         select HAVE_SCHED_CLOCK
381         help
382           Support for Freescale MXC/iMX-based family of processors
383
384 config ARCH_MXS
385         bool "Freescale MXS-based"
386         select GENERIC_CLOCKEVENTS
387         select ARCH_REQUIRE_GPIOLIB
388         select CLKDEV_LOOKUP
389         select CLKSRC_MMIO
390         help
391           Support for Freescale MXS-based family of processors
392
393 config ARCH_NETX
394         bool "Hilscher NetX based"
395         select CLKSRC_MMIO
396         select CPU_ARM926T
397         select ARM_VIC
398         select GENERIC_CLOCKEVENTS
399         help
400           This enables support for systems based on the Hilscher NetX Soc
401
402 config ARCH_H720X
403         bool "Hynix HMS720x-based"
404         select CPU_ARM720T
405         select ISA_DMA_API
406         select ARCH_USES_GETTIMEOFFSET
407         help
408           This enables support for systems based on the Hynix HMS720x
409
410 config ARCH_IOP13XX
411         bool "IOP13xx-based"
412         depends on MMU
413         select CPU_XSC3
414         select PLAT_IOP
415         select PCI
416         select ARCH_SUPPORTS_MSI
417         select VMSPLIT_1G
418         help
419           Support for Intel's IOP13XX (XScale) family of processors.
420
421 config ARCH_IOP32X
422         bool "IOP32x-based"
423         depends on MMU
424         select CPU_XSCALE
425         select PLAT_IOP
426         select PCI
427         select ARCH_REQUIRE_GPIOLIB
428         help
429           Support for Intel's 80219 and IOP32X (XScale) family of
430           processors.
431
432 config ARCH_IOP33X
433         bool "IOP33x-based"
434         depends on MMU
435         select CPU_XSCALE
436         select PLAT_IOP
437         select PCI
438         select ARCH_REQUIRE_GPIOLIB
439         help
440           Support for Intel's IOP33X (XScale) family of processors.
441
442 config ARCH_IXP23XX
443         bool "IXP23XX-based"
444         depends on MMU
445         select CPU_XSC3
446         select PCI
447         select ARCH_USES_GETTIMEOFFSET
448         help
449           Support for Intel's IXP23xx (XScale) family of processors.
450
451 config ARCH_IXP2000
452         bool "IXP2400/2800-based"
453         depends on MMU
454         select CPU_XSCALE
455         select PCI
456         select ARCH_USES_GETTIMEOFFSET
457         help
458           Support for Intel's IXP2400/2800 (XScale) family of processors.
459
460 config ARCH_IXP4XX
461         bool "IXP4xx-based"
462         depends on MMU
463         select CLKSRC_MMIO
464         select CPU_XSCALE
465         select GENERIC_GPIO
466         select GENERIC_CLOCKEVENTS
467         select HAVE_SCHED_CLOCK
468         select MIGHT_HAVE_PCI
469         select DMABOUNCE if PCI
470         help
471           Support for Intel's IXP4XX (XScale) family of processors.
472
473 config ARCH_DOVE
474         bool "Marvell Dove"
475         select CPU_V7
476         select PCI
477         select ARCH_REQUIRE_GPIOLIB
478         select GENERIC_CLOCKEVENTS
479         select PLAT_ORION
480         help
481           Support for the Marvell Dove SoC 88AP510
482
483 config ARCH_KIRKWOOD
484         bool "Marvell Kirkwood"
485         select CPU_FEROCEON
486         select PCI
487         select ARCH_REQUIRE_GPIOLIB
488         select GENERIC_CLOCKEVENTS
489         select PLAT_ORION
490         help
491           Support for the following Marvell Kirkwood series SoCs:
492           88F6180, 88F6192 and 88F6281.
493
494 config ARCH_LOKI
495         bool "Marvell Loki (88RC8480)"
496         select CPU_FEROCEON
497         select GENERIC_CLOCKEVENTS
498         select PLAT_ORION
499         help
500           Support for the Marvell Loki (88RC8480) SoC.
501
502 config ARCH_LPC32XX
503         bool "NXP LPC32XX"
504         select CLKSRC_MMIO
505         select CPU_ARM926T
506         select ARCH_REQUIRE_GPIOLIB
507         select HAVE_IDE
508         select ARM_AMBA
509         select USB_ARCH_HAS_OHCI
510         select CLKDEV_LOOKUP
511         select GENERIC_TIME
512         select GENERIC_CLOCKEVENTS
513         help
514           Support for the NXP LPC32XX family of processors
515
516 config ARCH_MV78XX0
517         bool "Marvell MV78xx0"
518         select CPU_FEROCEON
519         select PCI
520         select ARCH_REQUIRE_GPIOLIB
521         select GENERIC_CLOCKEVENTS
522         select PLAT_ORION
523         help
524           Support for the following Marvell MV78xx0 series SoCs:
525           MV781x0, MV782x0.
526
527 config ARCH_ORION5X
528         bool "Marvell Orion"
529         depends on MMU
530         select CPU_FEROCEON
531         select PCI
532         select ARCH_REQUIRE_GPIOLIB
533         select GENERIC_CLOCKEVENTS
534         select PLAT_ORION
535         help
536           Support for the following Marvell Orion 5x series SoCs:
537           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
538           Orion-2 (5281), Orion-1-90 (6183).
539
540 config ARCH_MMP
541         bool "Marvell PXA168/910/MMP2"
542         depends on MMU
543         select ARCH_REQUIRE_GPIOLIB
544         select CLKDEV_LOOKUP
545         select GENERIC_CLOCKEVENTS
546         select HAVE_SCHED_CLOCK
547         select TICK_ONESHOT
548         select PLAT_PXA
549         select SPARSE_IRQ
550         help
551           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
552
553 config ARCH_KS8695
554         bool "Micrel/Kendin KS8695"
555         select CPU_ARM922T
556         select ARCH_REQUIRE_GPIOLIB
557         select ARCH_USES_GETTIMEOFFSET
558         help
559           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
560           System-on-Chip devices.
561
562 config ARCH_W90X900
563         bool "Nuvoton W90X900 CPU"
564         select CPU_ARM926T
565         select ARCH_REQUIRE_GPIOLIB
566         select CLKDEV_LOOKUP
567         select CLKSRC_MMIO
568         select GENERIC_CLOCKEVENTS
569         help
570           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
571           At present, the w90x900 has been renamed nuc900, regarding
572           the ARM series product line, you can login the following
573           link address to know more.
574
575           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
576                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
577
578 config ARCH_NUC93X
579         bool "Nuvoton NUC93X CPU"
580         select CPU_ARM926T
581         select CLKDEV_LOOKUP
582         help
583           Support for Nuvoton (Winbond logic dept.) NUC93X MCU,The NUC93X is a
584           low-power and high performance MPEG-4/JPEG multimedia controller chip.
585
586 config ARCH_TEGRA
587         bool "NVIDIA Tegra"
588         select CLKDEV_LOOKUP
589         select CLKSRC_MMIO
590         select GENERIC_TIME
591         select GENERIC_CLOCKEVENTS
592         select GENERIC_GPIO
593         select HAVE_CLK
594         select HAVE_SCHED_CLOCK
595         select ARCH_HAS_BARRIERS if CACHE_L2X0
596         select ARCH_HAS_CPUFREQ
597         help
598           This enables support for NVIDIA Tegra based systems (Tegra APX,
599           Tegra 6xx and Tegra 2 series).
600
601 config ARCH_PNX4008
602         bool "Philips Nexperia PNX4008 Mobile"
603         select CPU_ARM926T
604         select CLKDEV_LOOKUP
605         select ARCH_USES_GETTIMEOFFSET
606         help
607           This enables support for Philips PNX4008 mobile platform.
608
609 config ARCH_PXA
610         bool "PXA2xx/PXA3xx-based"
611         depends on MMU
612         select ARCH_MTD_XIP
613         select ARCH_HAS_CPUFREQ
614         select CLKDEV_LOOKUP
615         select CLKSRC_MMIO
616         select ARCH_REQUIRE_GPIOLIB
617         select GENERIC_CLOCKEVENTS
618         select HAVE_SCHED_CLOCK
619         select TICK_ONESHOT
620         select PLAT_PXA
621         select SPARSE_IRQ
622         help
623           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
624
625 config ARCH_MSM
626         bool "Qualcomm MSM"
627         select HAVE_CLK
628         select GENERIC_CLOCKEVENTS
629         select ARCH_REQUIRE_GPIOLIB
630         select CLKDEV_LOOKUP
631         help
632           Support for Qualcomm MSM/QSD based systems.  This runs on the
633           apps processor of the MSM/QSD and depends on a shared memory
634           interface to the modem processor which runs the baseband
635           stack and controls some vital subsystems
636           (clock and power control, etc).
637
638 config ARCH_SHMOBILE
639         bool "Renesas SH-Mobile / R-Mobile"
640         select HAVE_CLK
641         select CLKDEV_LOOKUP
642         select GENERIC_CLOCKEVENTS
643         select NO_IOPORT
644         select SPARSE_IRQ
645         select MULTI_IRQ_HANDLER
646         help
647           Support for Renesas's SH-Mobile and R-Mobile ARM platforms.
648
649 config ARCH_RPC
650         bool "RiscPC"
651         select ARCH_ACORN
652         select FIQ
653         select TIMER_ACORN
654         select ARCH_MAY_HAVE_PC_FDC
655         select HAVE_PATA_PLATFORM
656         select ISA_DMA_API
657         select NO_IOPORT
658         select ARCH_SPARSEMEM_ENABLE
659         select ARCH_USES_GETTIMEOFFSET
660         help
661           On the Acorn Risc-PC, Linux can support the internal IDE disk and
662           CD-ROM interface, serial and parallel port, and the floppy drive.
663
664 config ARCH_SA1100
665         bool "SA1100-based"
666         select CLKSRC_MMIO
667         select CPU_SA1100
668         select ISA
669         select ARCH_SPARSEMEM_ENABLE
670         select ARCH_MTD_XIP
671         select ARCH_HAS_CPUFREQ
672         select CPU_FREQ
673         select GENERIC_CLOCKEVENTS
674         select HAVE_CLK
675         select HAVE_SCHED_CLOCK
676         select TICK_ONESHOT
677         select ARCH_REQUIRE_GPIOLIB
678         help
679           Support for StrongARM 11x0 based boards.
680
681 config ARCH_S3C2410
682         bool "Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443, S3C2450"
683         select GENERIC_GPIO
684         select ARCH_HAS_CPUFREQ
685         select HAVE_CLK
686         select ARCH_USES_GETTIMEOFFSET
687         select HAVE_S3C2410_I2C if I2C
688         help
689           Samsung S3C2410X CPU based systems, such as the Simtec Electronics
690           BAST (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or
691           the Samsung SMDK2410 development board (and derivatives).
692
693           Note, the S3C2416 and the S3C2450 are so close that they even share
694           the same SoC ID code. This means that there is no separate machine
695           directory (no arch/arm/mach-s3c2450) as the S3C2416 was first.
696
697 config ARCH_S3C64XX
698         bool "Samsung S3C64XX"
699         select PLAT_SAMSUNG
700         select CPU_V6
701         select ARM_VIC
702         select HAVE_CLK
703         select NO_IOPORT
704         select ARCH_USES_GETTIMEOFFSET
705         select ARCH_HAS_CPUFREQ
706         select ARCH_REQUIRE_GPIOLIB
707         select SAMSUNG_CLKSRC
708         select SAMSUNG_IRQ_VIC_TIMER
709         select SAMSUNG_IRQ_UART
710         select S3C_GPIO_TRACK
711         select S3C_GPIO_PULL_UPDOWN
712         select S3C_GPIO_CFG_S3C24XX
713         select S3C_GPIO_CFG_S3C64XX
714         select S3C_DEV_NAND
715         select USB_ARCH_HAS_OHCI
716         select SAMSUNG_GPIOLIB_4BIT
717         select HAVE_S3C2410_I2C if I2C
718         select HAVE_S3C2410_WATCHDOG if WATCHDOG
719         help
720           Samsung S3C64XX series based systems
721
722 config ARCH_S5P64X0
723         bool "Samsung S5P6440 S5P6450"
724         select CPU_V6
725         select GENERIC_GPIO
726         select HAVE_CLK
727         select HAVE_S3C2410_WATCHDOG if WATCHDOG
728         select GENERIC_CLOCKEVENTS
729         select HAVE_SCHED_CLOCK
730         select HAVE_S3C2410_I2C if I2C
731         select HAVE_S3C_RTC if RTC_CLASS
732         help
733           Samsung S5P64X0 CPU based systems, such as the Samsung SMDK6440,
734           SMDK6450.
735
736 config ARCH_S5PC100
737         bool "Samsung S5PC100"
738         select GENERIC_GPIO
739         select HAVE_CLK
740         select CPU_V7
741         select ARM_L1_CACHE_SHIFT_6
742         select ARCH_USES_GETTIMEOFFSET
743         select HAVE_S3C2410_I2C if I2C
744         select HAVE_S3C_RTC if RTC_CLASS
745         select HAVE_S3C2410_WATCHDOG if WATCHDOG
746         help
747           Samsung S5PC100 series based systems
748
749 config ARCH_S5PV210
750         bool "Samsung S5PV210/S5PC110"
751         select CPU_V7
752         select ARCH_SPARSEMEM_ENABLE
753         select GENERIC_GPIO
754         select HAVE_CLK
755         select ARM_L1_CACHE_SHIFT_6
756         select ARCH_HAS_CPUFREQ
757         select GENERIC_CLOCKEVENTS
758         select HAVE_SCHED_CLOCK
759         select HAVE_S3C2410_I2C if I2C
760         select HAVE_S3C_RTC if RTC_CLASS
761         select HAVE_S3C2410_WATCHDOG if WATCHDOG
762         help
763           Samsung S5PV210/S5PC110 series based systems
764
765 config ARCH_EXYNOS4
766         bool "Samsung EXYNOS4"
767         select CPU_V7
768         select ARCH_SPARSEMEM_ENABLE
769         select GENERIC_GPIO
770         select HAVE_CLK
771         select ARCH_HAS_CPUFREQ
772         select GENERIC_CLOCKEVENTS
773         select HAVE_S3C_RTC if RTC_CLASS
774         select HAVE_S3C2410_I2C if I2C
775         select HAVE_S3C2410_WATCHDOG if WATCHDOG
776         help
777           Samsung EXYNOS4 series based systems
778
779 config ARCH_SHARK
780         bool "Shark"
781         select CPU_SA110
782         select ISA
783         select ISA_DMA
784         select ZONE_DMA
785         select PCI
786         select ARCH_USES_GETTIMEOFFSET
787         help
788           Support for the StrongARM based Digital DNARD machine, also known
789           as "Shark" (<http://www.shark-linux.de/shark.html>).
790
791 config ARCH_TCC_926
792         bool "Telechips TCC ARM926-based systems"
793         select CLKSRC_MMIO
794         select CPU_ARM926T
795         select HAVE_CLK
796         select CLKDEV_LOOKUP
797         select GENERIC_CLOCKEVENTS
798         help
799           Support for Telechips TCC ARM926-based systems.
800
801 config ARCH_U300
802         bool "ST-Ericsson U300 Series"
803         depends on MMU
804         select CLKSRC_MMIO
805         select CPU_ARM926T
806         select HAVE_SCHED_CLOCK
807         select HAVE_TCM
808         select ARM_AMBA
809         select ARM_VIC
810         select GENERIC_CLOCKEVENTS
811         select CLKDEV_LOOKUP
812         select GENERIC_GPIO
813         help
814           Support for ST-Ericsson U300 series mobile platforms.
815
816 config ARCH_U8500
817         bool "ST-Ericsson U8500 Series"
818         select CPU_V7
819         select ARM_AMBA
820         select GENERIC_CLOCKEVENTS
821         select CLKDEV_LOOKUP
822         select ARCH_REQUIRE_GPIOLIB
823         select ARCH_HAS_CPUFREQ
824         help
825           Support for ST-Ericsson's Ux500 architecture
826
827 config ARCH_NOMADIK
828         bool "STMicroelectronics Nomadik"
829         select ARM_AMBA
830         select ARM_VIC
831         select CPU_ARM926T
832         select CLKDEV_LOOKUP
833         select GENERIC_CLOCKEVENTS
834         select ARCH_REQUIRE_GPIOLIB
835         help
836           Support for the Nomadik platform by ST-Ericsson
837
838 config ARCH_DAVINCI
839         bool "TI DaVinci"
840         select GENERIC_CLOCKEVENTS
841         select ARCH_REQUIRE_GPIOLIB
842         select ZONE_DMA
843         select HAVE_IDE
844         select CLKDEV_LOOKUP
845         select GENERIC_ALLOCATOR
846         select GENERIC_IRQ_CHIP
847         select ARCH_HAS_HOLES_MEMORYMODEL
848         help
849           Support for TI's DaVinci platform.
850
851 config ARCH_OMAP
852         bool "TI OMAP"
853         select HAVE_CLK
854         select ARCH_REQUIRE_GPIOLIB
855         select ARCH_HAS_CPUFREQ
856         select GENERIC_CLOCKEVENTS
857         select HAVE_SCHED_CLOCK
858         select ARCH_HAS_HOLES_MEMORYMODEL
859         help
860           Support for TI's OMAP platform (OMAP1/2/3/4).
861
862 config ARCH_RK29
863         bool "Rockchip RK29xx"
864         select PLAT_RK
865         select CPU_V7
866         select ARM_GIC
867         select PL330
868         select HIGHMEM
869         select ZONE_DMA
870         select ARM_L1_CACHE_SHIFT_6
871         help
872           Support for Rockchip's RK29xx SoCs.
873
874 config ARCH_RK2928
875         bool "Rockchip RK2928"
876         select PLAT_RK
877         select CPU_V7
878         select ARM_GIC
879         select RK_PL330_DMA
880         select MIGHT_HAVE_CACHE_L2X0
881         select ARM_ERRATA_754322
882         select ARM_ERRATA_775420
883         help
884           Support for Rockchip's RK2928 SoCs.
885
886 config ARCH_RK30
887         bool "Rockchip RK2928B/RK30xx/RK3108/RK3168"
888         select PLAT_RK
889         select CPU_V7
890         select ARM_GIC
891         select RK_PL330_DMA
892         select HAVE_SMP
893         select MIGHT_HAVE_CACHE_L2X0
894         select ARM_ERRATA_764369
895         select ARM_ERRATA_754322
896         select ARM_ERRATA_775420
897         help
898           Support for Rockchip's RK2928B/RK30xx/RK3108/RK3168 SoCs.
899
900 config ARCH_RK3188
901         bool "Rockchip RK3188"
902         select PLAT_RK
903         select CPU_V7
904         select ARM_GIC
905         select RK_PL330_DMA
906         select RK_TIMER
907         select HAVE_SMP
908         select MIGHT_HAVE_CACHE_L2X0
909         select ARM_ERRATA_764369
910         select ARM_ERRATA_754322
911         select ARM_ERRATA_775420
912         help
913           Support for Rockchip's RK3188 SoCs.
914
915 config PLAT_SPEAR
916         bool "ST SPEAr"
917         select ARM_AMBA
918         select ARCH_REQUIRE_GPIOLIB
919         select CLKDEV_LOOKUP
920         select CLKSRC_MMIO
921         select GENERIC_CLOCKEVENTS
922         select HAVE_CLK
923         help
924           Support for ST's SPEAr platform (SPEAr3xx, SPEAr6xx and SPEAr13xx).
925
926 config ARCH_VT8500
927         bool "VIA/WonderMedia 85xx"
928         select CPU_ARM926T
929         select GENERIC_GPIO
930         select ARCH_HAS_CPUFREQ
931         select GENERIC_CLOCKEVENTS
932         select ARCH_REQUIRE_GPIOLIB
933         select HAVE_PWM
934         help
935           Support for VIA/WonderMedia VT8500/WM85xx System-on-Chip.
936 endchoice
937
938 #
939 # This is sorted alphabetically by mach-* pathname.  However, plat-*
940 # Kconfigs may be included either alphabetically (according to the
941 # plat- suffix) or along side the corresponding mach-* source.
942 #
943 source "arch/arm/mach-at91/Kconfig"
944
945 source "arch/arm/mach-bcmring/Kconfig"
946
947 source "arch/arm/mach-clps711x/Kconfig"
948
949 source "arch/arm/mach-cns3xxx/Kconfig"
950
951 source "arch/arm/mach-davinci/Kconfig"
952
953 source "arch/arm/mach-dove/Kconfig"
954
955 source "arch/arm/mach-ep93xx/Kconfig"
956
957 source "arch/arm/mach-footbridge/Kconfig"
958
959 source "arch/arm/mach-gemini/Kconfig"
960
961 source "arch/arm/mach-h720x/Kconfig"
962
963 source "arch/arm/mach-integrator/Kconfig"
964
965 source "arch/arm/mach-iop32x/Kconfig"
966
967 source "arch/arm/mach-iop33x/Kconfig"
968
969 source "arch/arm/mach-iop13xx/Kconfig"
970
971 source "arch/arm/mach-ixp4xx/Kconfig"
972
973 source "arch/arm/mach-ixp2000/Kconfig"
974
975 source "arch/arm/mach-ixp23xx/Kconfig"
976
977 source "arch/arm/mach-kirkwood/Kconfig"
978
979 source "arch/arm/mach-ks8695/Kconfig"
980
981 source "arch/arm/mach-loki/Kconfig"
982
983 source "arch/arm/mach-lpc32xx/Kconfig"
984
985 source "arch/arm/mach-msm/Kconfig"
986
987 source "arch/arm/mach-mv78xx0/Kconfig"
988
989 source "arch/arm/plat-mxc/Kconfig"
990
991 source "arch/arm/mach-mxs/Kconfig"
992
993 source "arch/arm/mach-netx/Kconfig"
994
995 source "arch/arm/mach-nomadik/Kconfig"
996 source "arch/arm/plat-nomadik/Kconfig"
997
998 source "arch/arm/mach-nuc93x/Kconfig"
999
1000 source "arch/arm/plat-omap/Kconfig"
1001
1002 source "arch/arm/mach-omap1/Kconfig"
1003
1004 source "arch/arm/mach-omap2/Kconfig"
1005
1006 source "arch/arm/mach-orion5x/Kconfig"
1007
1008 source "arch/arm/mach-pxa/Kconfig"
1009 source "arch/arm/plat-pxa/Kconfig"
1010
1011 source "arch/arm/mach-mmp/Kconfig"
1012
1013 source "arch/arm/mach-realview/Kconfig"
1014
1015 source "arch/arm/plat-rk/Kconfig"
1016 source "arch/arm/mach-rk29/Kconfig"
1017 source "arch/arm/mach-rk2928/Kconfig"
1018 source "arch/arm/mach-rk30/Kconfig"
1019 source "arch/arm/mach-rk2928b/Kconfig"
1020 source "arch/arm/mach-rk3188/Kconfig"
1021
1022 source "arch/arm/mach-sa1100/Kconfig"
1023
1024 source "arch/arm/plat-samsung/Kconfig"
1025 source "arch/arm/plat-s3c24xx/Kconfig"
1026 source "arch/arm/plat-s5p/Kconfig"
1027
1028 source "arch/arm/plat-spear/Kconfig"
1029
1030 source "arch/arm/plat-tcc/Kconfig"
1031
1032 if ARCH_S3C2410
1033 source "arch/arm/mach-s3c2400/Kconfig"
1034 source "arch/arm/mach-s3c2410/Kconfig"
1035 source "arch/arm/mach-s3c2412/Kconfig"
1036 source "arch/arm/mach-s3c2416/Kconfig"
1037 source "arch/arm/mach-s3c2440/Kconfig"
1038 source "arch/arm/mach-s3c2443/Kconfig"
1039 endif
1040
1041 if ARCH_S3C64XX
1042 source "arch/arm/mach-s3c64xx/Kconfig"
1043 endif
1044
1045 source "arch/arm/mach-s5p64x0/Kconfig"
1046
1047 source "arch/arm/mach-s5pc100/Kconfig"
1048
1049 source "arch/arm/mach-s5pv210/Kconfig"
1050
1051 source "arch/arm/mach-exynos4/Kconfig"
1052
1053 source "arch/arm/mach-shmobile/Kconfig"
1054
1055 source "arch/arm/mach-tegra/Kconfig"
1056
1057 source "arch/arm/mach-u300/Kconfig"
1058
1059 source "arch/arm/mach-ux500/Kconfig"
1060
1061 source "arch/arm/mach-versatile/Kconfig"
1062
1063 source "arch/arm/mach-vexpress/Kconfig"
1064 source "arch/arm/plat-versatile/Kconfig"
1065
1066 source "arch/arm/mach-vt8500/Kconfig"
1067
1068 source "arch/arm/mach-w90x900/Kconfig"
1069
1070 # Definitions to make life easier
1071 config ARCH_ACORN
1072         bool
1073
1074 config PLAT_IOP
1075         bool
1076         select GENERIC_CLOCKEVENTS
1077         select HAVE_SCHED_CLOCK
1078
1079 config PLAT_ORION
1080         bool
1081         select CLKSRC_MMIO
1082         select GENERIC_IRQ_CHIP
1083         select HAVE_SCHED_CLOCK
1084
1085 config PLAT_PXA
1086         bool
1087
1088 config PLAT_RK
1089         bool
1090         select CLKDEV_LOOKUP
1091         select HAVE_SCHED_CLOCK
1092         select ARCH_HAS_CPUFREQ
1093         select GENERIC_CLOCKEVENTS
1094         select ARCH_REQUIRE_GPIOLIB
1095         select SYNC
1096         select SW_SYNC
1097         select SW_SYNC_USER
1098
1099 config PLAT_VERSATILE
1100         bool
1101
1102 config ARM_TIMER_SP804
1103         bool
1104         select CLKSRC_MMIO
1105
1106 source arch/arm/mm/Kconfig
1107
1108 config IWMMXT
1109         bool "Enable iWMMXt support"
1110         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4
1111         default y if PXA27x || PXA3xx || PXA95x || ARCH_MMP
1112         help
1113           Enable support for iWMMXt context switching at run time if
1114           running on a CPU that supports it.
1115
1116 #  bool 'Use XScale PMU as timer source' CONFIG_XSCALE_PMU_TIMER
1117 config XSCALE_PMU
1118         bool
1119         depends on CPU_XSCALE && !XSCALE_PMU_TIMER
1120         default y
1121
1122 config CPU_HAS_PMU
1123         depends on (CPU_V6 || CPU_V6K || CPU_V7 || XSCALE_PMU) && \
1124                    (!ARCH_OMAP3 || OMAP3_EMU)
1125         default y
1126         bool
1127
1128 config MULTI_IRQ_HANDLER
1129         bool
1130         help
1131           Allow each machine to specify it's own IRQ handler at run time.
1132
1133 if !MMU
1134 source "arch/arm/Kconfig-nommu"
1135 endif
1136
1137 config ARM_ERRATA_411920
1138         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1139         depends on CPU_V6 || CPU_V6K
1140         help
1141           Invalidation of the Instruction Cache operation can
1142           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1143           It does not affect the MPCore. This option enables the ARM Ltd.
1144           recommended workaround.
1145
1146 config ARM_ERRATA_430973
1147         bool "ARM errata: Stale prediction on replaced interworking branch"
1148         depends on CPU_V7
1149         help
1150           This option enables the workaround for the 430973 Cortex-A8
1151           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1152           interworking branch is replaced with another code sequence at the
1153           same virtual address, whether due to self-modifying code or virtual
1154           to physical address re-mapping, Cortex-A8 does not recover from the
1155           stale interworking branch prediction. This results in Cortex-A8
1156           executing the new code sequence in the incorrect ARM or Thumb state.
1157           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1158           and also flushes the branch target cache at every context switch.
1159           Note that setting specific bits in the ACTLR register may not be
1160           available in non-secure mode.
1161
1162 config ARM_ERRATA_458693
1163         bool "ARM errata: Processor deadlock when a false hazard is created"
1164         depends on CPU_V7
1165         help
1166           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1167           erratum. For very specific sequences of memory operations, it is
1168           possible for a hazard condition intended for a cache line to instead
1169           be incorrectly associated with a different cache line. This false
1170           hazard might then cause a processor deadlock. The workaround enables
1171           the L1 caching of the NEON accesses and disables the PLD instruction
1172           in the ACTLR register. Note that setting specific bits in the ACTLR
1173           register may not be available in non-secure mode.
1174
1175 config ARM_ERRATA_460075
1176         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1177         depends on CPU_V7
1178         help
1179           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1180           erratum. Any asynchronous access to the L2 cache may encounter a
1181           situation in which recent store transactions to the L2 cache are lost
1182           and overwritten with stale memory contents from external memory. The
1183           workaround disables the write-allocate mode for the L2 cache via the
1184           ACTLR register. Note that setting specific bits in the ACTLR register
1185           may not be available in non-secure mode.
1186
1187 config ARM_ERRATA_742230
1188         bool "ARM errata: DMB operation may be faulty"
1189         depends on CPU_V7 && SMP
1190         help
1191           This option enables the workaround for the 742230 Cortex-A9
1192           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1193           between two write operations may not ensure the correct visibility
1194           ordering of the two writes. This workaround sets a specific bit in
1195           the diagnostic register of the Cortex-A9 which causes the DMB
1196           instruction to behave as a DSB, ensuring the correct behaviour of
1197           the two writes.
1198
1199 config ARM_ERRATA_742231
1200         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1201         depends on CPU_V7 && SMP
1202         help
1203           This option enables the workaround for the 742231 Cortex-A9
1204           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1205           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1206           accessing some data located in the same cache line, may get corrupted
1207           data due to bad handling of the address hazard when the line gets
1208           replaced from one of the CPUs at the same time as another CPU is
1209           accessing it. This workaround sets specific bits in the diagnostic
1210           register of the Cortex-A9 which reduces the linefill issuing
1211           capabilities of the processor.
1212
1213 config PL310_ERRATA_588369
1214         bool "Clean & Invalidate maintenance operations do not invalidate clean lines"
1215         depends on CACHE_L2X0
1216         help
1217            The PL310 L2 cache controller implements three types of Clean &
1218            Invalidate maintenance operations: by Physical Address
1219            (offset 0x7F0), by Index/Way (0x7F8) and by Way (0x7FC).
1220            They are architecturally defined to behave as the execution of a
1221            clean operation followed immediately by an invalidate operation,
1222            both performing to the same memory location. This functionality
1223            is not correctly implemented in PL310 as clean lines are not
1224            invalidated as a result of these operations.
1225
1226 config ARM_ERRATA_720789
1227         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1228         depends on CPU_V7 && SMP
1229         help
1230           This option enables the workaround for the 720789 Cortex-A9 (prior to
1231           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1232           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1233           As a consequence of this erratum, some TLB entries which should be
1234           invalidated are not, resulting in an incoherency in the system page
1235           tables. The workaround changes the TLB flushing routines to invalidate
1236           entries regardless of the ASID.
1237
1238 config PL310_ERRATA_727915
1239         bool "Background Clean & Invalidate by Way operation can cause data corruption"
1240         depends on CACHE_L2X0
1241         help
1242           PL310 implements the Clean & Invalidate by Way L2 cache maintenance
1243           operation (offset 0x7FC). This operation runs in background so that
1244           PL310 can handle normal accesses while it is in progress. Under very
1245           rare circumstances, due to this erratum, write data can be lost when
1246           PL310 treats a cacheable write transaction during a Clean &
1247           Invalidate by Way operation.
1248
1249 config ARM_ERRATA_743622
1250         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1251         depends on CPU_V7
1252         help
1253           This option enables the workaround for the 743622 Cortex-A9
1254           (r2p*) erratum. Under very rare conditions, a faulty
1255           optimisation in the Cortex-A9 Store Buffer may lead to data
1256           corruption. This workaround sets a specific bit in the diagnostic
1257           register of the Cortex-A9 which disables the Store Buffer
1258           optimisation, preventing the defect from occurring. This has no
1259           visible impact on the overall performance or power consumption of the
1260           processor.
1261
1262 config ARM_ERRATA_751472
1263         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1264         depends on CPU_V7 && SMP
1265         help
1266           This option enables the workaround for the 751472 Cortex-A9 (prior
1267           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1268           completion of a following broadcasted operation if the second
1269           operation is received by a CPU before the ICIALLUIS has completed,
1270           potentially leading to corrupted entries in the cache or TLB.
1271
1272 config ARM_ERRATA_753970
1273         bool "ARM errata: cache sync operation may be faulty"
1274         depends on CACHE_PL310
1275         help
1276           This option enables the workaround for the 753970 PL310 (r3p0) erratum.
1277
1278           Under some condition the effect of cache sync operation on
1279           the store buffer still remains when the operation completes.
1280           This means that the store buffer is always asked to drain and
1281           this prevents it from merging any further writes. The workaround
1282           is to replace the normal offset of cache sync operation (0x730)
1283           by another offset targeting an unmapped PL310 register 0x740.
1284           This has the same effect as the cache sync operation: store buffer
1285           drain and waiting for all buffers empty.
1286
1287 config ARM_ERRATA_754322
1288         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1289         depends on CPU_V7
1290         help
1291           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1292           r3p*) erratum. A speculative memory access may cause a page table walk
1293           which starts prior to an ASID switch but completes afterwards. This
1294           can populate the micro-TLB with a stale entry which may be hit with
1295           the new ASID. This workaround places two dsb instructions in the mm
1296           switching code so that no page table walks can cross the ASID switch.
1297
1298 config ARM_ERRATA_754327
1299         bool "ARM errata: no automatic Store Buffer drain"
1300         depends on CPU_V7 && SMP
1301         help
1302           This option enables the workaround for the 754327 Cortex-A9 (prior to
1303           r2p0) erratum. The Store Buffer does not have any automatic draining
1304           mechanism and therefore a livelock may occur if an external agent
1305           continuously polls a memory location waiting to observe an update.
1306           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1307           written polling loops from denying visibility of updates to memory.
1308
1309 config ARM_ERRATA_764369
1310         bool "ARM errata: Data cache line maintenance operation by MVA may not succeed"
1311         depends on CPU_V7 && SMP
1312         help
1313           This option enables the workaround for erratum 764369
1314           affecting Cortex-A9 MPCore with two or more processors (all
1315           current revisions). Under certain timing circumstances, a data
1316           cache line maintenance operation by MVA targeting an Inner
1317           Shareable memory region may fail to proceed up to either the
1318           Point of Coherency or to the Point of Unification of the
1319           system. This workaround adds a DSB instruction before the
1320           relevant cache maintenance functions and sets a specific bit
1321           in the diagnostic control register of the SCU.
1322
1323 config PL310_ERRATA_769419
1324         bool "PL310 errata: no automatic Store Buffer drain"
1325         depends on CACHE_L2X0
1326         help
1327           On revisions of the PL310 prior to r3p2, the Store Buffer does
1328           not automatically drain. This can cause normal, non-cacheable
1329           writes to be retained when the memory system is idle, leading
1330           to suboptimal I/O performance for drivers using coherent DMA.
1331           This option adds a write barrier to the cpu_idle loop so that,
1332           on systems with an outer cache, the store buffer is drained
1333           explicitly.
1334
1335 config ARM_ERRATA_775420
1336        bool "ARM errata: A data cache maintenance operation which aborts, might lead to deadlock"
1337        depends on CPU_V7
1338        help
1339          This option enables the workaround for the 775420 Cortex-A9 (r2p2,
1340          r2p6,r2p8,r2p10,r3p0) erratum. In case a date cache maintenance
1341          operation aborts with MMU exception, it might cause the processor
1342          to deadlock. This workaround puts DSB before executing ISB if
1343          an abort may occur on cache maintenance.
1344
1345 endmenu
1346
1347 source "arch/arm/common/Kconfig"
1348
1349 menu "Bus support"
1350
1351 config ARM_AMBA
1352         bool
1353
1354 config ISA
1355         bool
1356         help
1357           Find out whether you have ISA slots on your motherboard.  ISA is the
1358           name of a bus system, i.e. the way the CPU talks to the other stuff
1359           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1360           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1361           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1362
1363 # Select ISA DMA controller support
1364 config ISA_DMA
1365         bool
1366         select ISA_DMA_API
1367
1368 # Select ISA DMA interface
1369 config ISA_DMA_API
1370         bool
1371
1372 config PCI
1373         bool "PCI support" if MIGHT_HAVE_PCI
1374         help
1375           Find out whether you have a PCI motherboard. PCI is the name of a
1376           bus system, i.e. the way the CPU talks to the other stuff inside
1377           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1378           VESA. If you have PCI, say Y, otherwise N.
1379
1380 config PCI_DOMAINS
1381         bool
1382         depends on PCI
1383
1384 config PCI_NANOENGINE
1385         bool "BSE nanoEngine PCI support"
1386         depends on SA1100_NANOENGINE
1387         help
1388           Enable PCI on the BSE nanoEngine board.
1389
1390 config PCI_SYSCALL
1391         def_bool PCI
1392
1393 # Select the host bridge type
1394 config PCI_HOST_VIA82C505
1395         bool
1396         depends on PCI && ARCH_SHARK
1397         default y
1398
1399 config PCI_HOST_ITE8152
1400         bool
1401         depends on PCI && MACH_ARMCORE
1402         default y
1403         select DMABOUNCE
1404
1405 source "drivers/pci/Kconfig"
1406
1407 source "drivers/pcmcia/Kconfig"
1408
1409 endmenu
1410
1411 menu "Kernel Features"
1412
1413 source "kernel/time/Kconfig"
1414
1415 config HAVE_SMP
1416         bool
1417         help
1418           This option should be selected by machines which have an SMP-
1419           capable CPU.
1420
1421           The only effect of this option is to make the SMP-related
1422           options available to the user for configuration.
1423
1424 config SMP
1425         bool "Symmetric Multi-Processing"
1426         depends on CPU_V6K || CPU_V7
1427         depends on GENERIC_CLOCKEVENTS
1428         depends on HAVE_SMP
1429         depends on MMU
1430         select USE_GENERIC_SMP_HELPERS
1431         select HAVE_ARM_SCU if !ARCH_MSM_SCORPIONMP
1432         help
1433           This enables support for systems with more than one CPU. If you have
1434           a system with only one CPU, like most personal computers, say N. If
1435           you have a system with more than one CPU, say Y.
1436
1437           If you say N here, the kernel will run on single and multiprocessor
1438           machines, but will use only one CPU of a multiprocessor machine. If
1439           you say Y here, the kernel will run on many, but not all, single
1440           processor machines. On a single processor machine, the kernel will
1441           run faster if you say N here.
1442
1443           See also <file:Documentation/i386/IO-APIC.txt>,
1444           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1445           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1446
1447           If you don't know what to do here, say N.
1448
1449 config SMP_ON_UP
1450         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1451         depends on EXPERIMENTAL
1452         depends on SMP && !XIP_KERNEL
1453         default y
1454         help
1455           SMP kernels contain instructions which fail on non-SMP processors.
1456           Enabling this option allows the kernel to modify itself to make
1457           these instructions safe.  Disabling it allows about 1K of space
1458           savings.
1459
1460           If you don't know what to do here, say Y.
1461
1462 config HAVE_ARM_SCU
1463         bool
1464         depends on SMP
1465         help
1466           This option enables support for the ARM system coherency unit
1467
1468 config HAVE_ARM_TWD
1469         bool
1470         depends on SMP
1471         select TICK_ONESHOT
1472         help
1473           This options enables support for the ARM timer and watchdog unit
1474
1475 choice
1476         prompt "Memory split"
1477         default VMSPLIT_3G
1478         help
1479           Select the desired split between kernel and user memory.
1480
1481           If you are not absolutely sure what you are doing, leave this
1482           option alone!
1483
1484         config VMSPLIT_3G
1485                 bool "3G/1G user/kernel split"
1486         config VMSPLIT_2G
1487                 bool "2G/2G user/kernel split"
1488         config VMSPLIT_1G
1489                 bool "1G/3G user/kernel split"
1490 endchoice
1491
1492 config PAGE_OFFSET
1493         hex
1494         default 0x40000000 if VMSPLIT_1G
1495         default 0x80000000 if VMSPLIT_2G
1496         default 0xC0000000
1497
1498 config NR_CPUS
1499         int "Maximum number of CPUs (2-32)"
1500         range 2 32
1501         depends on SMP
1502         default "4"
1503
1504 config HOTPLUG_CPU
1505         bool "Support for hot-pluggable CPUs (EXPERIMENTAL)"
1506         depends on SMP && HOTPLUG && EXPERIMENTAL
1507         help
1508           Say Y here to experiment with turning CPUs off and on.  CPUs
1509           can be controlled through /sys/devices/system/cpu.
1510
1511 config LOCAL_TIMERS
1512         bool "Use local timer interrupts"
1513         depends on SMP
1514         default y
1515         select HAVE_ARM_TWD if (!ARCH_MSM_SCORPIONMP && !EXYNOS4_MCT && !RK_TIMER)
1516         help
1517           Enable support for local timers on SMP platforms, rather then the
1518           legacy IPI broadcast method.  Local timers allows the system
1519           accounting to be spread across the timer interval, preventing a
1520           "thundering herd" at every timer tick.
1521
1522 source kernel/Kconfig.preempt
1523
1524 config HZ
1525         int
1526         default 200 if ARCH_EBSA110 || ARCH_S3C2410 || ARCH_S5P64X0 || \
1527                 ARCH_S5PV210 || ARCH_EXYNOS4
1528         default OMAP_32K_TIMER_HZ if ARCH_OMAP && OMAP_32K_TIMER
1529         default AT91_TIMER_HZ if ARCH_AT91
1530         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE
1531         default 100
1532
1533 config THUMB2_KERNEL
1534         bool "Compile the kernel in Thumb-2 mode (EXPERIMENTAL)"
1535         depends on CPU_V7 && !CPU_V6 && !CPU_V6K && EXPERIMENTAL
1536         select AEABI
1537         select ARM_ASM_UNIFIED
1538         help
1539           By enabling this option, the kernel will be compiled in
1540           Thumb-2 mode. A compiler/assembler that understand the unified
1541           ARM-Thumb syntax is needed.
1542
1543           If unsure, say N.
1544
1545 config THUMB2_AVOID_R_ARM_THM_JUMP11
1546         bool "Work around buggy Thumb-2 short branch relocations in gas"
1547         depends on THUMB2_KERNEL && MODULES
1548         default y
1549         help
1550           Various binutils versions can resolve Thumb-2 branches to
1551           locally-defined, preemptible global symbols as short-range "b.n"
1552           branch instructions.
1553
1554           This is a problem, because there's no guarantee the final
1555           destination of the symbol, or any candidate locations for a
1556           trampoline, are within range of the branch.  For this reason, the
1557           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1558           relocation in modules at all, and it makes little sense to add
1559           support.
1560
1561           The symptom is that the kernel fails with an "unsupported
1562           relocation" error when loading some modules.
1563
1564           Until fixed tools are available, passing
1565           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1566           code which hits this problem, at the cost of a bit of extra runtime
1567           stack usage in some cases.
1568
1569           The problem is described in more detail at:
1570               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1571
1572           Only Thumb-2 kernels are affected.
1573
1574           Unless you are sure your tools don't have this problem, say Y.
1575
1576 config ARM_ASM_UNIFIED
1577         bool
1578
1579 config AEABI
1580         bool "Use the ARM EABI to compile the kernel"
1581         help
1582           This option allows for the kernel to be compiled using the latest
1583           ARM ABI (aka EABI).  This is only useful if you are using a user
1584           space environment that is also compiled with EABI.
1585
1586           Since there are major incompatibilities between the legacy ABI and
1587           EABI, especially with regard to structure member alignment, this
1588           option also changes the kernel syscall calling convention to
1589           disambiguate both ABIs and allow for backward compatibility support
1590           (selected with CONFIG_OABI_COMPAT).
1591
1592           To use this you need GCC version 4.0.0 or later.
1593
1594 config OABI_COMPAT
1595         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1596         depends on AEABI && EXPERIMENTAL && !THUMB2_KERNEL
1597         default y
1598         help
1599           This option preserves the old syscall interface along with the
1600           new (ARM EABI) one. It also provides a compatibility layer to
1601           intercept syscalls that have structure arguments which layout
1602           in memory differs between the legacy ABI and the new ARM EABI
1603           (only for non "thumb" binaries). This option adds a tiny
1604           overhead to all syscalls and produces a slightly larger kernel.
1605           If you know you'll be using only pure EABI user space then you
1606           can say N here. If this option is not selected and you attempt
1607           to execute a legacy ABI binary then the result will be
1608           UNPREDICTABLE (in fact it can be predicted that it won't work
1609           at all). If in doubt say Y.
1610
1611 config ARCH_HAS_HOLES_MEMORYMODEL
1612         bool
1613
1614 config ARCH_SPARSEMEM_ENABLE
1615         bool
1616
1617 config ARCH_SPARSEMEM_DEFAULT
1618         def_bool ARCH_SPARSEMEM_ENABLE
1619
1620 config ARCH_SELECT_MEMORY_MODEL
1621         def_bool ARCH_SPARSEMEM_ENABLE
1622
1623 config HAVE_ARCH_PFN_VALID
1624         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1625
1626 config HIGHMEM
1627         bool "High Memory Support"
1628         depends on MMU
1629         help
1630           The address space of ARM processors is only 4 Gigabytes large
1631           and it has to accommodate user address space, kernel address
1632           space as well as some memory mapped IO. That means that, if you
1633           have a large amount of physical memory and/or IO, not all of the
1634           memory can be "permanently mapped" by the kernel. The physical
1635           memory that is not permanently mapped is called "high memory".
1636
1637           Depending on the selected kernel/user memory split, minimum
1638           vmalloc space and actual amount of RAM, you may not need this
1639           option which should result in a slightly faster kernel.
1640
1641           If unsure, say n.
1642
1643 config HIGHPTE
1644         bool "Allocate 2nd-level pagetables from highmem"
1645         depends on HIGHMEM
1646
1647 config HW_PERF_EVENTS
1648         bool "Enable hardware performance counter support for perf events"
1649         depends on PERF_EVENTS && CPU_HAS_PMU
1650         default y
1651         help
1652           Enable hardware performance counter support for perf events. If
1653           disabled, perf events will use software events only.
1654
1655 source "mm/Kconfig"
1656
1657 config FORCE_MAX_ZONEORDER
1658         int "Maximum zone order" if ARCH_SHMOBILE
1659         range 11 64 if ARCH_SHMOBILE
1660         default "9" if SA1111
1661         default "11"
1662         help
1663           The kernel memory allocator divides physically contiguous memory
1664           blocks into "zones", where each zone is a power of two number of
1665           pages.  This option selects the largest power of two that the kernel
1666           keeps in the memory allocator.  If you need to allocate very large
1667           blocks of physically contiguous memory, then you may need to
1668           increase this value.
1669
1670           This config option is actually maximum order plus one. For example,
1671           a value of 11 means that the largest free memory block is 2^10 pages.
1672
1673 config LEDS
1674         bool "Timer and CPU usage LEDs"
1675         depends on ARCH_CDB89712 || ARCH_EBSA110 || \
1676                    ARCH_EBSA285 || ARCH_INTEGRATOR || \
1677                    ARCH_LUBBOCK || MACH_MAINSTONE || ARCH_NETWINDER || \
1678                    ARCH_OMAP || ARCH_P720T || ARCH_PXA_IDP || \
1679                    ARCH_SA1100 || ARCH_SHARK || ARCH_VERSATILE || \
1680                    ARCH_AT91 || ARCH_DAVINCI || \
1681                    ARCH_KS8695 || MACH_RD88F5182 || ARCH_REALVIEW
1682         help
1683           If you say Y here, the LEDs on your machine will be used
1684           to provide useful information about your current system status.
1685
1686           If you are compiling a kernel for a NetWinder or EBSA-285, you will
1687           be able to select which LEDs are active using the options below. If
1688           you are compiling a kernel for the EBSA-110 or the LART however, the
1689           red LED will simply flash regularly to indicate that the system is
1690           still functional. It is safe to say Y here if you have a CATS
1691           system, but the driver will do nothing.
1692
1693 config LEDS_TIMER
1694         bool "Timer LED" if (!ARCH_CDB89712 && !ARCH_OMAP) || \
1695                             OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1696                             || MACH_OMAP_PERSEUS2
1697         depends on LEDS
1698         depends on !GENERIC_CLOCKEVENTS
1699         default y if ARCH_EBSA110
1700         help
1701           If you say Y here, one of the system LEDs (the green one on the
1702           NetWinder, the amber one on the EBSA285, or the red one on the LART)
1703           will flash regularly to indicate that the system is still
1704           operational. This is mainly useful to kernel hackers who are
1705           debugging unstable kernels.
1706
1707           The LART uses the same LED for both Timer LED and CPU usage LED
1708           functions. You may choose to use both, but the Timer LED function
1709           will overrule the CPU usage LED.
1710
1711 config LEDS_CPU
1712         bool "CPU usage LED" if (!ARCH_CDB89712 && !ARCH_EBSA110 && \
1713                         !ARCH_OMAP) \
1714                         || OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1715                         || MACH_OMAP_PERSEUS2
1716         depends on LEDS
1717         help
1718           If you say Y here, the red LED will be used to give a good real
1719           time indication of CPU usage, by lighting whenever the idle task
1720           is not currently executing.
1721
1722           The LART uses the same LED for both Timer LED and CPU usage LED
1723           functions. You may choose to use both, but the Timer LED function
1724           will overrule the CPU usage LED.
1725
1726 config ALIGNMENT_TRAP
1727         bool
1728         depends on CPU_CP15_MMU
1729         default y if !ARCH_EBSA110
1730         select HAVE_PROC_CPU if PROC_FS
1731         help
1732           ARM processors cannot fetch/store information which is not
1733           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1734           address divisible by 4. On 32-bit ARM processors, these non-aligned
1735           fetch/store instructions will be emulated in software if you say
1736           here, which has a severe performance impact. This is necessary for
1737           correct operation of some network protocols. With an IP-only
1738           configuration it is safe to say N, otherwise say Y.
1739
1740 config UACCESS_WITH_MEMCPY
1741         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user() (EXPERIMENTAL)"
1742         depends on MMU && EXPERIMENTAL
1743         default y if CPU_FEROCEON
1744         help
1745           Implement faster copy_to_user and clear_user methods for CPU
1746           cores where a 8-word STM instruction give significantly higher
1747           memory write throughput than a sequence of individual 32bit stores.
1748
1749           A possible side effect is a slight increase in scheduling latency
1750           between threads sharing the same address space if they invoke
1751           such copy operations with large buffers.
1752
1753           However, if the CPU data cache is using a write-allocate mode,
1754           this option is unlikely to provide any performance gain.
1755
1756 config SECCOMP
1757         bool
1758         prompt "Enable seccomp to safely compute untrusted bytecode"
1759         ---help---
1760           This kernel feature is useful for number crunching applications
1761           that may need to compute untrusted bytecode during their
1762           execution. By using pipes or other transports made available to
1763           the process as file descriptors supporting the read/write
1764           syscalls, it's possible to isolate those applications in
1765           their own address space using seccomp. Once seccomp is
1766           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1767           and the task is only allowed to execute a few safe syscalls
1768           defined by each seccomp mode.
1769
1770 config CC_STACKPROTECTOR
1771         bool "Enable -fstack-protector buffer overflow detection (EXPERIMENTAL)"
1772         depends on EXPERIMENTAL
1773         help
1774           This option turns on the -fstack-protector GCC feature. This
1775           feature puts, at the beginning of functions, a canary value on
1776           the stack just before the return address, and validates
1777           the value just before actually returning.  Stack based buffer
1778           overflows (that need to overwrite this return address) now also
1779           overwrite the canary, which gets detected and the attack is then
1780           neutralized via a kernel panic.
1781           This feature requires gcc version 4.2 or above.
1782
1783 config DEPRECATED_PARAM_STRUCT
1784         bool "Provide old way to pass kernel parameters"
1785         help
1786           This was deprecated in 2001 and announced to live on for 5 years.
1787           Some old boot loaders still use this way.
1788
1789 config ARM_FLUSH_CONSOLE_ON_RESTART
1790         bool "Force flush the console on restart"
1791         help
1792           If the console is locked while the system is rebooted, the messages
1793           in the temporary logbuffer would not have propogated to all the
1794           console drivers. This option forces the console lock to be
1795           released if it failed to be acquired, which will cause all the
1796           pending messages to be flushed.
1797
1798 endmenu
1799
1800 menu "Boot options"
1801
1802 config USE_OF
1803         bool "Flattened Device Tree support"
1804         select OF
1805         select OF_EARLY_FLATTREE
1806         help
1807           Include support for flattened device tree machine descriptions.
1808
1809 # Compressed boot loader in ROM.  Yes, we really want to ask about
1810 # TEXT and BSS so we preserve their values in the config files.
1811 config ZBOOT_ROM_TEXT
1812         hex "Compressed ROM boot loader base address"
1813         default "0"
1814         help
1815           The physical address at which the ROM-able zImage is to be
1816           placed in the target.  Platforms which normally make use of
1817           ROM-able zImage formats normally set this to a suitable
1818           value in their defconfig file.
1819
1820           If ZBOOT_ROM is not enabled, this has no effect.
1821
1822 config ZBOOT_ROM_BSS
1823         hex "Compressed ROM boot loader BSS address"
1824         default "0"
1825         help
1826           The base address of an area of read/write memory in the target
1827           for the ROM-able zImage which must be available while the
1828           decompressor is running. It must be large enough to hold the
1829           entire decompressed kernel plus an additional 128 KiB.
1830           Platforms which normally make use of ROM-able zImage formats
1831           normally set this to a suitable value in their defconfig file.
1832
1833           If ZBOOT_ROM is not enabled, this has no effect.
1834
1835 config ZBOOT_ROM
1836         bool "Compressed boot loader in ROM/flash"
1837         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1838         help
1839           Say Y here if you intend to execute your compressed kernel image
1840           (zImage) directly from ROM or flash.  If unsure, say N.
1841
1842 config ZBOOT_ROM_MMCIF
1843         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
1844         depends on ZBOOT_ROM && ARCH_SH7372 && EXPERIMENTAL
1845         help
1846           Say Y here to include experimental MMCIF loading code in the
1847           ROM-able zImage. With this enabled it is possible to write the
1848           the ROM-able zImage kernel image to an MMC card and boot the
1849           kernel straight from the reset vector. At reset the processor
1850           Mask ROM will load the first part of the the ROM-able zImage
1851           which in turn loads the rest the kernel image to RAM using the
1852           MMCIF hardware block.
1853
1854 config CMDLINE
1855         string "Default kernel command string"
1856         default ""
1857         help
1858           On some architectures (EBSA110 and CATS), there is currently no way
1859           for the boot loader to pass arguments to the kernel. For these
1860           architectures, you should supply some command-line options at build
1861           time by entering them here. As a minimum, you should specify the
1862           memory size and the root device (e.g., mem=64M root=/dev/nfs).
1863
1864 choice
1865         prompt "Kernel command line type" if CMDLINE != ""
1866         default CMDLINE_FROM_BOOTLOADER
1867
1868 config CMDLINE_FROM_BOOTLOADER
1869         bool "Use bootloader kernel arguments if available"
1870         help
1871           Uses the command-line options passed by the boot loader. If
1872           the boot loader doesn't provide any, the default kernel command
1873           string provided in CMDLINE will be used.
1874
1875 config CMDLINE_EXTEND
1876         bool "Extend bootloader kernel arguments"
1877         help
1878           The command-line arguments provided by the boot loader will be
1879           appended to the default kernel command string.
1880
1881 config CMDLINE_FORCE
1882         bool "Always use the default kernel command string"
1883         help
1884           Always use the default kernel command string, even if the boot
1885           loader passes other arguments to the kernel.
1886           This is useful if you cannot or don't want to change the
1887           command-line options your boot loader passes to the kernel.
1888 endchoice
1889
1890 config XIP_KERNEL
1891         bool "Kernel Execute-In-Place from ROM"
1892         depends on !ZBOOT_ROM
1893         help
1894           Execute-In-Place allows the kernel to run from non-volatile storage
1895           directly addressable by the CPU, such as NOR flash. This saves RAM
1896           space since the text section of the kernel is not loaded from flash
1897           to RAM.  Read-write sections, such as the data section and stack,
1898           are still copied to RAM.  The XIP kernel is not compressed since
1899           it has to run directly from flash, so it will take more space to
1900           store it.  The flash address used to link the kernel object files,
1901           and for storing it, is configuration dependent. Therefore, if you
1902           say Y here, you must know the proper physical address where to
1903           store the kernel image depending on your own flash memory usage.
1904
1905           Also note that the make target becomes "make xipImage" rather than
1906           "make zImage" or "make Image".  The final kernel binary to put in
1907           ROM memory will be arch/arm/boot/xipImage.
1908
1909           If unsure, say N.
1910
1911 config XIP_PHYS_ADDR
1912         hex "XIP Kernel Physical Location"
1913         depends on XIP_KERNEL
1914         default "0x00080000"
1915         help
1916           This is the physical address in your flash memory the kernel will
1917           be linked for and stored to.  This address is dependent on your
1918           own flash usage.
1919
1920 config KEXEC
1921         bool "Kexec system call (EXPERIMENTAL)"
1922         depends on EXPERIMENTAL
1923         help
1924           kexec is a system call that implements the ability to shutdown your
1925           current kernel, and to start another kernel.  It is like a reboot
1926           but it is independent of the system firmware.   And like a reboot
1927           you can start any kernel with it, not just Linux.
1928
1929           It is an ongoing process to be certain the hardware in a machine
1930           is properly shutdown, so do not be surprised if this code does not
1931           initially work for you.  It may help to enable device hotplugging
1932           support.
1933
1934 config ATAGS_PROC
1935         bool "Export atags in procfs"
1936         depends on KEXEC
1937         default y
1938         help
1939           Should the atags used to boot the kernel be exported in an "atags"
1940           file in procfs. Useful with kexec.
1941
1942 config CRASH_DUMP
1943         bool "Build kdump crash kernel (EXPERIMENTAL)"
1944         depends on EXPERIMENTAL
1945         help
1946           Generate crash dump after being started by kexec. This should
1947           be normally only set in special crash dump kernels which are
1948           loaded in the main kernel with kexec-tools into a specially
1949           reserved region and then later executed after a crash by
1950           kdump/kexec. The crash dump kernel must be compiled to a
1951           memory address not used by the main kernel
1952
1953           For more details see Documentation/kdump/kdump.txt
1954
1955 config AUTO_ZRELADDR
1956         bool "Auto calculation of the decompressed kernel image address"
1957         depends on !ZBOOT_ROM && !ARCH_U300
1958         help
1959           ZRELADDR is the physical address where the decompressed kernel
1960           image will be placed. If AUTO_ZRELADDR is selected, the address
1961           will be determined at run-time by masking the current IP with
1962           0xf8000000. This assumes the zImage being placed in the first 128MB
1963           from start of memory.
1964
1965 endmenu
1966
1967 menu "CPU Power Management"
1968
1969 if ARCH_HAS_CPUFREQ
1970
1971 source "drivers/cpufreq/Kconfig"
1972
1973 config CPU_FREQ_IMX
1974         tristate "CPUfreq driver for i.MX CPUs"
1975         depends on ARCH_MXC && CPU_FREQ
1976         select CPU_FREQ_TABLE
1977         help
1978           This enables the CPUfreq driver for i.MX CPUs.
1979
1980 config CPU_FREQ_SA1100
1981         bool
1982
1983 config CPU_FREQ_SA1110
1984         bool
1985
1986 config CPU_FREQ_INTEGRATOR
1987         tristate "CPUfreq driver for ARM Integrator CPUs"
1988         depends on ARCH_INTEGRATOR && CPU_FREQ
1989         default y
1990         help
1991           This enables the CPUfreq driver for ARM Integrator CPUs.
1992
1993           For details, take a look at <file:Documentation/cpu-freq>.
1994
1995           If in doubt, say Y.
1996
1997 config CPU_FREQ_PXA
1998         bool
1999         depends on CPU_FREQ && ARCH_PXA && PXA25x
2000         default y
2001         select CPU_FREQ_DEFAULT_GOV_USERSPACE
2002
2003 config CPU_FREQ_S3C64XX
2004         bool "CPUfreq support for Samsung S3C64XX CPUs"
2005         depends on CPU_FREQ && CPU_S3C6410
2006
2007 config CPU_FREQ_S3C
2008         bool
2009         help
2010           Internal configuration node for common cpufreq on Samsung SoC
2011
2012 config CPU_FREQ_S3C24XX
2013         bool "CPUfreq driver for Samsung S3C24XX series CPUs (EXPERIMENTAL)"
2014         depends on ARCH_S3C2410 && CPU_FREQ && EXPERIMENTAL
2015         select CPU_FREQ_S3C
2016         help
2017           This enables the CPUfreq driver for the Samsung S3C24XX family
2018           of CPUs.
2019
2020           For details, take a look at <file:Documentation/cpu-freq>.
2021
2022           If in doubt, say N.
2023
2024 config CPU_FREQ_S3C24XX_PLL
2025         bool "Support CPUfreq changing of PLL frequency (EXPERIMENTAL)"
2026         depends on CPU_FREQ_S3C24XX && EXPERIMENTAL
2027         help
2028           Compile in support for changing the PLL frequency from the
2029           S3C24XX series CPUfreq driver. The PLL takes time to settle
2030           after a frequency change, so by default it is not enabled.
2031
2032           This also means that the PLL tables for the selected CPU(s) will
2033           be built which may increase the size of the kernel image.
2034
2035 config CPU_FREQ_S3C24XX_DEBUG
2036         bool "Debug CPUfreq Samsung driver core"
2037         depends on CPU_FREQ_S3C24XX
2038         help
2039           Enable s3c_freq_dbg for the Samsung S3C CPUfreq core
2040
2041 config CPU_FREQ_S3C24XX_IODEBUG
2042         bool "Debug CPUfreq Samsung driver IO timing"
2043         depends on CPU_FREQ_S3C24XX
2044         help
2045           Enable s3c_freq_iodbg for the Samsung S3C CPUfreq core
2046
2047 config CPU_FREQ_S3C24XX_DEBUGFS
2048         bool "Export debugfs for CPUFreq"
2049         depends on CPU_FREQ_S3C24XX && DEBUG_FS
2050         help
2051           Export status information via debugfs.
2052
2053 endif
2054
2055 source "drivers/cpuidle/Kconfig"
2056
2057 endmenu
2058
2059 menu "Floating point emulation"
2060
2061 comment "At least one emulation must be selected"
2062
2063 config FPE_NWFPE
2064         bool "NWFPE math emulation"
2065         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
2066         ---help---
2067           Say Y to include the NWFPE floating point emulator in the kernel.
2068           This is necessary to run most binaries. Linux does not currently
2069           support floating point hardware so you need to say Y here even if
2070           your machine has an FPA or floating point co-processor podule.
2071
2072           You may say N here if you are going to load the Acorn FPEmulator
2073           early in the bootup.
2074
2075 config FPE_NWFPE_XP
2076         bool "Support extended precision"
2077         depends on FPE_NWFPE
2078         help
2079           Say Y to include 80-bit support in the kernel floating-point
2080           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
2081           Note that gcc does not generate 80-bit operations by default,
2082           so in most cases this option only enlarges the size of the
2083           floating point emulator without any good reason.
2084
2085           You almost surely want to say N here.
2086
2087 config FPE_FASTFPE
2088         bool "FastFPE math emulation (EXPERIMENTAL)"
2089         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3 && EXPERIMENTAL
2090         ---help---
2091           Say Y here to include the FAST floating point emulator in the kernel.
2092           This is an experimental much faster emulator which now also has full
2093           precision for the mantissa.  It does not support any exceptions.
2094           It is very simple, and approximately 3-6 times faster than NWFPE.
2095
2096           It should be sufficient for most programs.  It may be not suitable
2097           for scientific calculations, but you have to check this for yourself.
2098           If you do not feel you need a faster FP emulation you should better
2099           choose NWFPE.
2100
2101 config VFP
2102         bool "VFP-format floating point maths"
2103         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2104         help
2105           Say Y to include VFP support code in the kernel. This is needed
2106           if your hardware includes a VFP unit.
2107
2108           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2109           release notes and additional status information.
2110
2111           Say N if your target does not have VFP hardware.
2112
2113 config VFPv3
2114         bool
2115         depends on VFP
2116         default y if CPU_V7
2117
2118 config NEON
2119         bool "Advanced SIMD (NEON) Extension support"
2120         depends on VFPv3 && CPU_V7
2121         help
2122           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2123           Extension.
2124
2125 endmenu
2126
2127 menu "Userspace binary formats"
2128
2129 source "fs/Kconfig.binfmt"
2130
2131 config ARTHUR
2132         tristate "RISC OS personality"
2133         depends on !AEABI
2134         help
2135           Say Y here to include the kernel code necessary if you want to run
2136           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2137           experimental; if this sounds frightening, say N and sleep in peace.
2138           You can also say M here to compile this support as a module (which
2139           will be called arthur).
2140
2141 endmenu
2142
2143 menu "Power management options"
2144
2145 source "kernel/power/Kconfig"
2146
2147 config ARCH_SUSPEND_POSSIBLE
2148         depends on !ARCH_S5P64X0 && !ARCH_S5PC100
2149         depends on CPU_ARM920T || CPU_ARM926T || CPU_SA1100 || \
2150                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_XSC3 || CPU_XSCALE
2151         def_bool y
2152
2153 endmenu
2154
2155 source "net/Kconfig"
2156
2157 source "drivers/Kconfig"
2158
2159 source "fs/Kconfig"
2160
2161 source "arch/arm/Kconfig.debug"
2162
2163 source "security/Kconfig"
2164
2165 source "crypto/Kconfig"
2166
2167 source "lib/Kconfig"