Merge remote-tracking branch 'lsk/v3.10/topic/dma-mapping' into linux-linaro-lsk
[firefly-linux-kernel-4.4.55.git] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select ARCH_BINFMT_ELF_RANDOMIZE_PIE
5         select ARCH_HAS_ATOMIC64_DEC_IF_POSITIVE
6         select ARCH_HAVE_CUSTOM_GPIO_H
7         select ARCH_SUPPORTS_ATOMIC_RMW
8         select ARCH_HAS_TICK_BROADCAST if GENERIC_CLOCKEVENTS_BROADCAST
9         select ARCH_WANT_IPC_PARSE_VERSION
10         select BUILDTIME_EXTABLE_SORT if MMU
11         select CPU_PM if (SUSPEND || CPU_IDLE)
12         select DCACHE_WORD_ACCESS if (CPU_V6 || CPU_V6K || CPU_V7) && !CPU_BIG_ENDIAN && MMU
13         select GENERIC_ATOMIC64 if (CPU_V6 || !CPU_32v6K || !AEABI)
14         select GENERIC_CLOCKEVENTS_BROADCAST if SMP
15         select GENERIC_IRQ_PROBE
16         select GENERIC_IRQ_SHOW
17         select GENERIC_PCI_IOMAP
18         select GENERIC_SMP_IDLE_THREAD
19         select GENERIC_IDLE_POLL_SETUP
20         select GENERIC_STRNCPY_FROM_USER
21         select GENERIC_STRNLEN_USER
22         select HARDIRQS_SW_RESEND
23         select HAVE_ARCH_JUMP_LABEL if !XIP_KERNEL
24         select HAVE_ARCH_KGDB
25         select HAVE_ARCH_SECCOMP_FILTER
26         select HAVE_ARCH_TRACEHOOK
27         select HAVE_BPF_JIT
28         select HAVE_C_RECORDMCOUNT
29         select HAVE_DEBUG_KMEMLEAK
30         select HAVE_DMA_API_DEBUG
31         select HAVE_DMA_ATTRS
32         select HAVE_DMA_CONTIGUOUS if MMU
33         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
34         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
35         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
36         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
37         select HAVE_GENERIC_DMA_COHERENT
38         select HAVE_GENERIC_HARDIRQS
39         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
40         select HAVE_IDE if PCI || ISA || PCMCIA
41         select HAVE_IRQ_TIME_ACCOUNTING
42         select HAVE_KERNEL_GZIP
43         select HAVE_KERNEL_LZMA
44         select HAVE_KERNEL_LZO
45         select HAVE_KERNEL_XZ
46         select HAVE_KPROBES if !XIP_KERNEL
47         select HAVE_KRETPROBES if (HAVE_KPROBES)
48         select HAVE_MEMBLOCK
49         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
50         select HAVE_PERF_EVENTS
51         select HAVE_REGS_AND_STACK_ACCESS_API
52         select HAVE_SYSCALL_TRACEPOINTS
53         select HAVE_UID16
54         select KTIME_SCALAR
55         select PERF_USE_VMALLOC
56         select RTC_LIB
57         select SYS_SUPPORTS_APM_EMULATION
58         select HAVE_MOD_ARCH_SPECIFIC if ARM_UNWIND
59         select MODULES_USE_ELF_REL
60         select CLONE_BACKWARDS
61         select OLD_SIGSUSPEND3
62         select OLD_SIGACTION
63         select HAVE_CONTEXT_TRACKING
64         help
65           The ARM series is a line of low-power-consumption RISC chip designs
66           licensed by ARM Ltd and targeted at embedded applications and
67           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
68           manufactured, but legacy ARM-based PC hardware remains popular in
69           Europe.  There is an ARM Linux project with a web page at
70           <http://www.arm.linux.org.uk/>.
71
72 config ARM_HAS_SG_CHAIN
73         bool
74
75 config NEED_SG_DMA_LENGTH
76         bool
77
78 config ARM_DMA_USE_IOMMU
79         bool
80         select ARM_HAS_SG_CHAIN
81         select NEED_SG_DMA_LENGTH
82
83 if ARM_DMA_USE_IOMMU
84
85 config ARM_DMA_IOMMU_ALIGNMENT
86         int "Maximum PAGE_SIZE order of alignment for DMA IOMMU buffers"
87         range 4 9
88         default 8
89         help
90           DMA mapping framework by default aligns all buffers to the smallest
91           PAGE_SIZE order which is greater than or equal to the requested buffer
92           size. This works well for buffers up to a few hundreds kilobytes, but
93           for larger buffers it just a waste of address space. Drivers which has
94           relatively small addressing window (like 64Mib) might run out of
95           virtual space with just a few allocations.
96
97           With this parameter you can specify the maximum PAGE_SIZE order for
98           DMA IOMMU buffers. Larger buffers will be aligned only to this
99           specified order. The order is expressed as a power of two multiplied
100           by the PAGE_SIZE.
101
102 endif
103
104 config HAVE_PWM
105         bool
106
107 config MIGHT_HAVE_PCI
108         bool
109
110 config SYS_SUPPORTS_APM_EMULATION
111         bool
112
113 config HAVE_TCM
114         bool
115         select GENERIC_ALLOCATOR
116
117 config HAVE_PROC_CPU
118         bool
119
120 config NO_IOPORT
121         bool
122
123 config EISA
124         bool
125         ---help---
126           The Extended Industry Standard Architecture (EISA) bus was
127           developed as an open alternative to the IBM MicroChannel bus.
128
129           The EISA bus provided some of the features of the IBM MicroChannel
130           bus while maintaining backward compatibility with cards made for
131           the older ISA bus.  The EISA bus saw limited use between 1988 and
132           1995 when it was made obsolete by the PCI bus.
133
134           Say Y here if you are building a kernel for an EISA-based machine.
135
136           Otherwise, say N.
137
138 config SBUS
139         bool
140
141 config STACKTRACE_SUPPORT
142         bool
143         default y
144
145 config HAVE_LATENCYTOP_SUPPORT
146         bool
147         depends on !SMP
148         default y
149
150 config LOCKDEP_SUPPORT
151         bool
152         default y
153
154 config TRACE_IRQFLAGS_SUPPORT
155         bool
156         default y
157
158 config RWSEM_GENERIC_SPINLOCK
159         bool
160         default y
161
162 config RWSEM_XCHGADD_ALGORITHM
163         bool
164
165 config ARCH_HAS_ILOG2_U32
166         bool
167
168 config ARCH_HAS_ILOG2_U64
169         bool
170
171 config ARCH_HAS_CPUFREQ
172         bool
173         help
174           Internal node to signify that the ARCH has CPUFREQ support
175           and that the relevant menu configurations are displayed for
176           it.
177
178 config GENERIC_HWEIGHT
179         bool
180         default y
181
182 config GENERIC_CALIBRATE_DELAY
183         bool
184         default y
185
186 config ARCH_MAY_HAVE_PC_FDC
187         bool
188
189 config ZONE_DMA
190         bool
191
192 config NEED_DMA_MAP_STATE
193        def_bool y
194
195 config ARCH_HAS_DMA_SET_COHERENT_MASK
196         bool
197
198 config GENERIC_ISA_DMA
199         bool
200
201 config FIQ
202         bool
203
204 config NEED_RET_TO_USER
205         bool
206
207 config ARCH_MTD_XIP
208         bool
209
210 config VECTORS_BASE
211         hex
212         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
213         default DRAM_BASE if REMAP_VECTORS_TO_RAM
214         default 0x00000000
215         help
216           The base address of exception vectors.  This must be two pages
217           in size.
218
219 config ARM_PATCH_PHYS_VIRT
220         bool "Patch physical to virtual translations at runtime" if EMBEDDED
221         default y
222         depends on !XIP_KERNEL && MMU
223         depends on !ARCH_REALVIEW || !SPARSEMEM
224         help
225           Patch phys-to-virt and virt-to-phys translation functions at
226           boot and module load time according to the position of the
227           kernel in system memory.
228
229           This can only be used with non-XIP MMU kernels where the base
230           of physical memory is at a 16MB boundary.
231
232           Only disable this option if you know that you do not require
233           this feature (eg, building a kernel for a single machine) and
234           you need to shrink the kernel to the minimal size.
235
236 config NEED_MACH_GPIO_H
237         bool
238         help
239           Select this when mach/gpio.h is required to provide special
240           definitions for this platform. The need for mach/gpio.h should
241           be avoided when possible.
242
243 config NEED_MACH_IO_H
244         bool
245         help
246           Select this when mach/io.h is required to provide special
247           definitions for this platform.  The need for mach/io.h should
248           be avoided when possible.
249
250 config NEED_MACH_MEMORY_H
251         bool
252         help
253           Select this when mach/memory.h is required to provide special
254           definitions for this platform.  The need for mach/memory.h should
255           be avoided when possible.
256
257 config PHYS_OFFSET
258         hex "Physical address of main memory" if MMU
259         depends on !ARM_PATCH_PHYS_VIRT && !NEED_MACH_MEMORY_H
260         default DRAM_BASE if !MMU
261         help
262           Please provide the physical address corresponding to the
263           location of main memory in your system.
264
265 config GENERIC_BUG
266         def_bool y
267         depends on BUG
268
269 source "init/Kconfig"
270
271 source "kernel/Kconfig.freezer"
272
273 menu "System Type"
274
275 config MMU
276         bool "MMU-based Paged Memory Management Support"
277         default y
278         help
279           Select if you want MMU-based virtualised addressing space
280           support by paged memory management. If unsure, say 'Y'.
281
282 #
283 # The "ARM system type" choice list is ordered alphabetically by option
284 # text.  Please add new entries in the option alphabetic order.
285 #
286 choice
287         prompt "ARM system type"
288         default ARCH_VERSATILE if !MMU
289         default ARCH_MULTIPLATFORM if MMU
290
291 config ARCH_MULTIPLATFORM
292         bool "Allow multiple platforms to be selected"
293         depends on MMU
294         select ARM_PATCH_PHYS_VIRT
295         select AUTO_ZRELADDR
296         select COMMON_CLK
297         select MULTI_IRQ_HANDLER
298         select SPARSE_IRQ
299         select USE_OF
300
301 config ARCH_INTEGRATOR
302         bool "ARM Ltd. Integrator family"
303         select ARCH_HAS_CPUFREQ
304         select ARM_AMBA
305         select COMMON_CLK
306         select COMMON_CLK_VERSATILE
307         select GENERIC_CLOCKEVENTS
308         select HAVE_TCM
309         select ICST
310         select MULTI_IRQ_HANDLER
311         select NEED_MACH_MEMORY_H
312         select PLAT_VERSATILE
313         select SPARSE_IRQ
314         select VERSATILE_FPGA_IRQ
315         help
316           Support for ARM's Integrator platform.
317
318 config ARCH_REALVIEW
319         bool "ARM Ltd. RealView family"
320         select ARCH_WANT_OPTIONAL_GPIOLIB
321         select ARM_AMBA
322         select ARM_TIMER_SP804
323         select COMMON_CLK
324         select COMMON_CLK_VERSATILE
325         select GENERIC_CLOCKEVENTS
326         select GPIO_PL061 if GPIOLIB
327         select ICST
328         select NEED_MACH_MEMORY_H
329         select PLAT_VERSATILE
330         select PLAT_VERSATILE_CLCD
331         help
332           This enables support for ARM Ltd RealView boards.
333
334 config ARCH_VERSATILE
335         bool "ARM Ltd. Versatile family"
336         select ARCH_WANT_OPTIONAL_GPIOLIB
337         select ARM_AMBA
338         select ARM_TIMER_SP804
339         select ARM_VIC
340         select CLKDEV_LOOKUP
341         select GENERIC_CLOCKEVENTS
342         select HAVE_MACH_CLKDEV
343         select ICST
344         select PLAT_VERSATILE
345         select PLAT_VERSATILE_CLCD
346         select PLAT_VERSATILE_CLOCK
347         select VERSATILE_FPGA_IRQ
348         help
349           This enables support for ARM Ltd Versatile board.
350
351 config ARCH_AT91
352         bool "Atmel AT91"
353         select ARCH_REQUIRE_GPIOLIB
354         select CLKDEV_LOOKUP
355         select HAVE_CLK
356         select IRQ_DOMAIN
357         select NEED_MACH_GPIO_H
358         select NEED_MACH_IO_H if PCCARD
359         select PINCTRL
360         select PINCTRL_AT91 if USE_OF
361         help
362           This enables support for systems based on Atmel
363           AT91RM9200 and AT91SAM9* processors.
364
365 config ARCH_CLPS711X
366         bool "Cirrus Logic CLPS711x/EP721x/EP731x-based"
367         select ARCH_REQUIRE_GPIOLIB
368         select AUTO_ZRELADDR
369         select CLKDEV_LOOKUP
370         select COMMON_CLK
371         select CPU_ARM720T
372         select GENERIC_CLOCKEVENTS
373         select MULTI_IRQ_HANDLER
374         select NEED_MACH_MEMORY_H
375         select SPARSE_IRQ
376         help
377           Support for Cirrus Logic 711x/721x/731x based boards.
378
379 config ARCH_GEMINI
380         bool "Cortina Systems Gemini"
381         select ARCH_REQUIRE_GPIOLIB
382         select ARCH_USES_GETTIMEOFFSET
383         select NEED_MACH_GPIO_H
384         select CPU_FA526
385         help
386           Support for the Cortina Systems Gemini family SoCs
387
388 config ARCH_EBSA110
389         bool "EBSA-110"
390         select ARCH_USES_GETTIMEOFFSET
391         select CPU_SA110
392         select ISA
393         select NEED_MACH_IO_H
394         select NEED_MACH_MEMORY_H
395         select NO_IOPORT
396         help
397           This is an evaluation board for the StrongARM processor available
398           from Digital. It has limited hardware on-board, including an
399           Ethernet interface, two PCMCIA sockets, two serial ports and a
400           parallel port.
401
402 config ARCH_EP93XX
403         bool "EP93xx-based"
404         select ARCH_HAS_HOLES_MEMORYMODEL
405         select ARCH_REQUIRE_GPIOLIB
406         select ARCH_USES_GETTIMEOFFSET
407         select ARM_AMBA
408         select ARM_VIC
409         select CLKDEV_LOOKUP
410         select CPU_ARM920T
411         select NEED_MACH_MEMORY_H
412         help
413           This enables support for the Cirrus EP93xx series of CPUs.
414
415 config ARCH_FOOTBRIDGE
416         bool "FootBridge"
417         select CPU_SA110
418         select FOOTBRIDGE
419         select GENERIC_CLOCKEVENTS
420         select HAVE_IDE
421         select NEED_MACH_IO_H if !MMU
422         select NEED_MACH_MEMORY_H
423         help
424           Support for systems based on the DC21285 companion chip
425           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
426
427 config ARCH_NETX
428         bool "Hilscher NetX based"
429         select ARM_VIC
430         select CLKSRC_MMIO
431         select CPU_ARM926T
432         select GENERIC_CLOCKEVENTS
433         help
434           This enables support for systems based on the Hilscher NetX Soc
435
436 config ARCH_IOP13XX
437         bool "IOP13xx-based"
438         depends on MMU
439         select ARCH_SUPPORTS_MSI
440         select CPU_XSC3
441         select NEED_MACH_MEMORY_H
442         select NEED_RET_TO_USER
443         select PCI
444         select PLAT_IOP
445         select VMSPLIT_1G
446         help
447           Support for Intel's IOP13XX (XScale) family of processors.
448
449 config ARCH_IOP32X
450         bool "IOP32x-based"
451         depends on MMU
452         select ARCH_REQUIRE_GPIOLIB
453         select CPU_XSCALE
454         select NEED_MACH_GPIO_H
455         select NEED_RET_TO_USER
456         select PCI
457         select PLAT_IOP
458         help
459           Support for Intel's 80219 and IOP32X (XScale) family of
460           processors.
461
462 config ARCH_IOP33X
463         bool "IOP33x-based"
464         depends on MMU
465         select ARCH_REQUIRE_GPIOLIB
466         select CPU_XSCALE
467         select NEED_MACH_GPIO_H
468         select NEED_RET_TO_USER
469         select PCI
470         select PLAT_IOP
471         help
472           Support for Intel's IOP33X (XScale) family of processors.
473
474 config ARCH_IXP4XX
475         bool "IXP4xx-based"
476         depends on MMU
477         select ARCH_HAS_DMA_SET_COHERENT_MASK
478         select ARCH_SUPPORTS_BIG_ENDIAN
479         select ARCH_REQUIRE_GPIOLIB
480         select CLKSRC_MMIO
481         select CPU_XSCALE
482         select DMABOUNCE if PCI
483         select GENERIC_CLOCKEVENTS
484         select MIGHT_HAVE_PCI
485         select NEED_MACH_IO_H
486         select USB_EHCI_BIG_ENDIAN_MMIO
487         select USB_EHCI_BIG_ENDIAN_DESC
488         help
489           Support for Intel's IXP4XX (XScale) family of processors.
490
491 config ARCH_DOVE
492         bool "Marvell Dove"
493         select ARCH_REQUIRE_GPIOLIB
494         select CPU_PJ4
495         select GENERIC_CLOCKEVENTS
496         select MIGHT_HAVE_PCI
497         select PINCTRL
498         select PINCTRL_DOVE
499         select PLAT_ORION_LEGACY
500         select USB_ARCH_HAS_EHCI
501         select MVEBU_MBUS
502         help
503           Support for the Marvell Dove SoC 88AP510
504
505 config ARCH_KIRKWOOD
506         bool "Marvell Kirkwood"
507         select ARCH_REQUIRE_GPIOLIB
508         select CPU_FEROCEON
509         select GENERIC_CLOCKEVENTS
510         select PCI
511         select PCI_QUIRKS
512         select PINCTRL
513         select PINCTRL_KIRKWOOD
514         select PLAT_ORION_LEGACY
515         select MVEBU_MBUS
516         help
517           Support for the following Marvell Kirkwood series SoCs:
518           88F6180, 88F6192 and 88F6281.
519
520 config ARCH_MV78XX0
521         bool "Marvell MV78xx0"
522         select ARCH_REQUIRE_GPIOLIB
523         select CPU_FEROCEON
524         select GENERIC_CLOCKEVENTS
525         select PCI
526         select PLAT_ORION_LEGACY
527         select MVEBU_MBUS
528         help
529           Support for the following Marvell MV78xx0 series SoCs:
530           MV781x0, MV782x0.
531
532 config ARCH_ORION5X
533         bool "Marvell Orion"
534         depends on MMU
535         select ARCH_REQUIRE_GPIOLIB
536         select CPU_FEROCEON
537         select GENERIC_CLOCKEVENTS
538         select PCI
539         select PLAT_ORION_LEGACY
540         select MVEBU_MBUS
541         help
542           Support for the following Marvell Orion 5x series SoCs:
543           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
544           Orion-2 (5281), Orion-1-90 (6183).
545
546 config ARCH_MMP
547         bool "Marvell PXA168/910/MMP2"
548         depends on MMU
549         select ARCH_REQUIRE_GPIOLIB
550         select CLKDEV_LOOKUP
551         select GENERIC_ALLOCATOR
552         select GENERIC_CLOCKEVENTS
553         select GPIO_PXA
554         select IRQ_DOMAIN
555         select NEED_MACH_GPIO_H
556         select PINCTRL
557         select PLAT_PXA
558         select SPARSE_IRQ
559         help
560           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
561
562 config ARCH_KS8695
563         bool "Micrel/Kendin KS8695"
564         select ARCH_REQUIRE_GPIOLIB
565         select CLKSRC_MMIO
566         select CPU_ARM922T
567         select GENERIC_CLOCKEVENTS
568         select NEED_MACH_MEMORY_H
569         help
570           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
571           System-on-Chip devices.
572
573 config ARCH_W90X900
574         bool "Nuvoton W90X900 CPU"
575         select ARCH_REQUIRE_GPIOLIB
576         select CLKDEV_LOOKUP
577         select CLKSRC_MMIO
578         select CPU_ARM926T
579         select GENERIC_CLOCKEVENTS
580         help
581           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
582           At present, the w90x900 has been renamed nuc900, regarding
583           the ARM series product line, you can login the following
584           link address to know more.
585
586           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
587                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
588
589 config ARCH_LPC32XX
590         bool "NXP LPC32XX"
591         select ARCH_REQUIRE_GPIOLIB
592         select ARM_AMBA
593         select CLKDEV_LOOKUP
594         select CLKSRC_MMIO
595         select CPU_ARM926T
596         select GENERIC_CLOCKEVENTS
597         select HAVE_IDE
598         select HAVE_PWM
599         select USB_ARCH_HAS_OHCI
600         select USE_OF
601         help
602           Support for the NXP LPC32XX family of processors
603
604 config ARCH_PXA
605         bool "PXA2xx/PXA3xx-based"
606         depends on MMU
607         select ARCH_HAS_CPUFREQ
608         select ARCH_MTD_XIP
609         select ARCH_REQUIRE_GPIOLIB
610         select ARM_CPU_SUSPEND if PM
611         select AUTO_ZRELADDR
612         select CLKDEV_LOOKUP
613         select CLKSRC_MMIO
614         select GENERIC_CLOCKEVENTS
615         select GPIO_PXA
616         select HAVE_IDE
617         select MULTI_IRQ_HANDLER
618         select NEED_MACH_GPIO_H
619         select PLAT_PXA
620         select SPARSE_IRQ
621         help
622           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
623
624 config ARCH_MSM
625         bool "Qualcomm MSM"
626         select ARCH_REQUIRE_GPIOLIB
627         select CLKDEV_LOOKUP
628         select GENERIC_CLOCKEVENTS
629         select HAVE_CLK
630         help
631           Support for Qualcomm MSM/QSD based systems.  This runs on the
632           apps processor of the MSM/QSD and depends on a shared memory
633           interface to the modem processor which runs the baseband
634           stack and controls some vital subsystems
635           (clock and power control, etc).
636
637 config ARCH_SHMOBILE
638         bool "Renesas SH-Mobile / R-Mobile"
639         select CLKDEV_LOOKUP
640         select GENERIC_CLOCKEVENTS
641         select HAVE_ARM_SCU if SMP
642         select HAVE_ARM_TWD if LOCAL_TIMERS
643         select HAVE_CLK
644         select HAVE_MACH_CLKDEV
645         select HAVE_SMP
646         select MIGHT_HAVE_CACHE_L2X0
647         select MULTI_IRQ_HANDLER
648         select NEED_MACH_MEMORY_H
649         select NO_IOPORT
650         select PINCTRL if ARCH_WANT_OPTIONAL_GPIOLIB
651         select PM_GENERIC_DOMAINS if PM
652         select SPARSE_IRQ
653         help
654           Support for Renesas's SH-Mobile and R-Mobile ARM platforms.
655
656 config ARCH_RPC
657         bool "RiscPC"
658         select ARCH_ACORN
659         select ARCH_MAY_HAVE_PC_FDC
660         select ARCH_SPARSEMEM_ENABLE
661         select ARCH_USES_GETTIMEOFFSET
662         select FIQ
663         select HAVE_IDE
664         select HAVE_PATA_PLATFORM
665         select ISA_DMA_API
666         select NEED_MACH_IO_H
667         select NEED_MACH_MEMORY_H
668         select NO_IOPORT
669         select VIRT_TO_BUS
670         help
671           On the Acorn Risc-PC, Linux can support the internal IDE disk and
672           CD-ROM interface, serial and parallel port, and the floppy drive.
673
674 config ARCH_SA1100
675         bool "SA1100-based"
676         select ARCH_HAS_CPUFREQ
677         select ARCH_MTD_XIP
678         select ARCH_REQUIRE_GPIOLIB
679         select ARCH_SPARSEMEM_ENABLE
680         select CLKDEV_LOOKUP
681         select CLKSRC_MMIO
682         select CPU_FREQ
683         select CPU_SA1100
684         select GENERIC_CLOCKEVENTS
685         select HAVE_IDE
686         select ISA
687         select NEED_MACH_GPIO_H
688         select NEED_MACH_MEMORY_H
689         select SPARSE_IRQ
690         help
691           Support for StrongARM 11x0 based boards.
692
693 config ARCH_S3C24XX
694         bool "Samsung S3C24XX SoCs"
695         select ARCH_HAS_CPUFREQ
696         select ARCH_REQUIRE_GPIOLIB
697         select CLKDEV_LOOKUP
698         select CLKSRC_MMIO
699         select GENERIC_CLOCKEVENTS
700         select HAVE_CLK
701         select HAVE_S3C2410_I2C if I2C
702         select HAVE_S3C2410_WATCHDOG if WATCHDOG
703         select HAVE_S3C_RTC if RTC_CLASS
704         select MULTI_IRQ_HANDLER
705         select NEED_MACH_GPIO_H
706         select NEED_MACH_IO_H
707         help
708           Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443
709           and S3C2450 SoCs based systems, such as the Simtec Electronics BAST
710           (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or the
711           Samsung SMDK2410 development board (and derivatives).
712
713 config ARCH_S3C64XX
714         bool "Samsung S3C64XX"
715         select ARCH_HAS_CPUFREQ
716         select ARCH_REQUIRE_GPIOLIB
717         select ARM_VIC
718         select CLKDEV_LOOKUP
719         select CLKSRC_MMIO
720         select CPU_V6
721         select GENERIC_CLOCKEVENTS
722         select HAVE_CLK
723         select HAVE_S3C2410_I2C if I2C
724         select HAVE_S3C2410_WATCHDOG if WATCHDOG
725         select HAVE_TCM
726         select NEED_MACH_GPIO_H
727         select NO_IOPORT
728         select PLAT_SAMSUNG
729         select S3C_DEV_NAND
730         select S3C_GPIO_TRACK
731         select SAMSUNG_CLKSRC
732         select SAMSUNG_GPIOLIB_4BIT
733         select SAMSUNG_IRQ_VIC_TIMER
734         select USB_ARCH_HAS_OHCI
735         help
736           Samsung S3C64XX series based systems
737
738 config ARCH_S5P64X0
739         bool "Samsung S5P6440 S5P6450"
740         select CLKDEV_LOOKUP
741         select CLKSRC_MMIO
742         select CPU_V6
743         select GENERIC_CLOCKEVENTS
744         select HAVE_CLK
745         select HAVE_S3C2410_I2C if I2C
746         select HAVE_S3C2410_WATCHDOG if WATCHDOG
747         select HAVE_S3C_RTC if RTC_CLASS
748         select NEED_MACH_GPIO_H
749         help
750           Samsung S5P64X0 CPU based systems, such as the Samsung SMDK6440,
751           SMDK6450.
752
753 config ARCH_S5PC100
754         bool "Samsung S5PC100"
755         select ARCH_REQUIRE_GPIOLIB
756         select CLKDEV_LOOKUP
757         select CLKSRC_MMIO
758         select CPU_V7
759         select GENERIC_CLOCKEVENTS
760         select HAVE_CLK
761         select HAVE_S3C2410_I2C if I2C
762         select HAVE_S3C2410_WATCHDOG if WATCHDOG
763         select HAVE_S3C_RTC if RTC_CLASS
764         select NEED_MACH_GPIO_H
765         help
766           Samsung S5PC100 series based systems
767
768 config ARCH_S5PV210
769         bool "Samsung S5PV210/S5PC110"
770         select ARCH_HAS_CPUFREQ
771         select ARCH_HAS_HOLES_MEMORYMODEL
772         select ARCH_SPARSEMEM_ENABLE
773         select CLKDEV_LOOKUP
774         select CLKSRC_MMIO
775         select CPU_V7
776         select GENERIC_CLOCKEVENTS
777         select HAVE_CLK
778         select HAVE_S3C2410_I2C if I2C
779         select HAVE_S3C2410_WATCHDOG if WATCHDOG
780         select HAVE_S3C_RTC if RTC_CLASS
781         select NEED_MACH_GPIO_H
782         select NEED_MACH_MEMORY_H
783         help
784           Samsung S5PV210/S5PC110 series based systems
785
786 config ARCH_EXYNOS
787         bool "Samsung EXYNOS"
788         select ARCH_HAS_CPUFREQ
789         select ARCH_HAS_HOLES_MEMORYMODEL
790         select ARCH_SPARSEMEM_ENABLE
791         select CLKDEV_LOOKUP
792         select COMMON_CLK
793         select CPU_V7
794         select GENERIC_CLOCKEVENTS
795         select HAVE_CLK
796         select HAVE_S3C2410_I2C if I2C
797         select HAVE_S3C2410_WATCHDOG if WATCHDOG
798         select HAVE_S3C_RTC if RTC_CLASS
799         select NEED_MACH_GPIO_H
800         select NEED_MACH_MEMORY_H
801         help
802           Support for SAMSUNG's EXYNOS SoCs (EXYNOS4/5)
803
804 config ARCH_SHARK
805         bool "Shark"
806         select ARCH_USES_GETTIMEOFFSET
807         select CPU_SA110
808         select ISA
809         select ISA_DMA
810         select NEED_MACH_MEMORY_H
811         select PCI
812         select VIRT_TO_BUS
813         select ZONE_DMA
814         help
815           Support for the StrongARM based Digital DNARD machine, also known
816           as "Shark" (<http://www.shark-linux.de/shark.html>).
817
818 config ARCH_U300
819         bool "ST-Ericsson U300 Series"
820         depends on MMU
821         select ARCH_REQUIRE_GPIOLIB
822         select ARM_AMBA
823         select ARM_PATCH_PHYS_VIRT
824         select ARM_VIC
825         select CLKDEV_LOOKUP
826         select CLKSRC_MMIO
827         select COMMON_CLK
828         select CPU_ARM926T
829         select GENERIC_CLOCKEVENTS
830         select HAVE_TCM
831         select SPARSE_IRQ
832         help
833           Support for ST-Ericsson U300 series mobile platforms.
834
835 config ARCH_DAVINCI
836         bool "TI DaVinci"
837         select ARCH_HAS_HOLES_MEMORYMODEL
838         select ARCH_REQUIRE_GPIOLIB
839         select CLKDEV_LOOKUP
840         select GENERIC_ALLOCATOR
841         select GENERIC_CLOCKEVENTS
842         select GENERIC_IRQ_CHIP
843         select HAVE_IDE
844         select NEED_MACH_GPIO_H
845         select USE_OF
846         select ZONE_DMA
847         help
848           Support for TI's DaVinci platform.
849
850 config ARCH_OMAP1
851         bool "TI OMAP1"
852         depends on MMU
853         select ARCH_HAS_CPUFREQ
854         select ARCH_HAS_HOLES_MEMORYMODEL
855         select ARCH_OMAP
856         select ARCH_REQUIRE_GPIOLIB
857         select CLKDEV_LOOKUP
858         select CLKSRC_MMIO
859         select GENERIC_CLOCKEVENTS
860         select GENERIC_IRQ_CHIP
861         select HAVE_CLK
862         select HAVE_IDE
863         select IRQ_DOMAIN
864         select NEED_MACH_IO_H if PCCARD
865         select NEED_MACH_MEMORY_H
866         help
867           Support for older TI OMAP1 (omap7xx, omap15xx or omap16xx)
868
869 endchoice
870
871 menu "Multiple platform selection"
872         depends on ARCH_MULTIPLATFORM
873
874 comment "CPU Core family selection"
875
876 config ARCH_MULTI_V4
877         bool "ARMv4 based platforms (FA526, StrongARM)"
878         depends on !ARCH_MULTI_V6_V7
879         select ARCH_MULTI_V4_V5
880
881 config ARCH_MULTI_V4T
882         bool "ARMv4T based platforms (ARM720T, ARM920T, ...)"
883         depends on !ARCH_MULTI_V6_V7
884         select ARCH_MULTI_V4_V5
885
886 config ARCH_MULTI_V5
887         bool "ARMv5 based platforms (ARM926T, XSCALE, PJ1, ...)"
888         depends on !ARCH_MULTI_V6_V7
889         select ARCH_MULTI_V4_V5
890
891 config ARCH_MULTI_V4_V5
892         bool
893
894 config ARCH_MULTI_V6
895         bool "ARMv6 based platforms (ARM11)"
896         select ARCH_MULTI_V6_V7
897         select CPU_V6
898
899 config ARCH_MULTI_V7
900         bool "ARMv7 based platforms (Cortex-A, PJ4, Scorpion, Krait)"
901         default y
902         select ARCH_MULTI_V6_V7
903         select CPU_V7
904
905 config ARCH_MULTI_V6_V7
906         bool
907
908 config ARCH_MULTI_CPU_AUTO
909         def_bool !(ARCH_MULTI_V4 || ARCH_MULTI_V4T || ARCH_MULTI_V6_V7)
910         select ARCH_MULTI_V5
911
912 endmenu
913
914 #
915 # This is sorted alphabetically by mach-* pathname.  However, plat-*
916 # Kconfigs may be included either alphabetically (according to the
917 # plat- suffix) or along side the corresponding mach-* source.
918 #
919 source "arch/arm/mach-mvebu/Kconfig"
920
921 source "arch/arm/mach-at91/Kconfig"
922
923 source "arch/arm/mach-bcm/Kconfig"
924
925 source "arch/arm/mach-bcm2835/Kconfig"
926
927 source "arch/arm/mach-clps711x/Kconfig"
928
929 source "arch/arm/mach-cns3xxx/Kconfig"
930
931 source "arch/arm/mach-davinci/Kconfig"
932
933 source "arch/arm/mach-dove/Kconfig"
934
935 source "arch/arm/mach-ep93xx/Kconfig"
936
937 source "arch/arm/mach-footbridge/Kconfig"
938
939 source "arch/arm/mach-gemini/Kconfig"
940
941 source "arch/arm/mach-highbank/Kconfig"
942
943 source "arch/arm/mach-integrator/Kconfig"
944
945 source "arch/arm/mach-iop32x/Kconfig"
946
947 source "arch/arm/mach-iop33x/Kconfig"
948
949 source "arch/arm/mach-iop13xx/Kconfig"
950
951 source "arch/arm/mach-ixp4xx/Kconfig"
952
953 source "arch/arm/mach-kirkwood/Kconfig"
954
955 source "arch/arm/mach-ks8695/Kconfig"
956
957 source "arch/arm/mach-msm/Kconfig"
958
959 source "arch/arm/mach-mv78xx0/Kconfig"
960
961 source "arch/arm/mach-imx/Kconfig"
962
963 source "arch/arm/mach-mxs/Kconfig"
964
965 source "arch/arm/mach-netx/Kconfig"
966
967 source "arch/arm/mach-nomadik/Kconfig"
968
969 source "arch/arm/plat-omap/Kconfig"
970
971 source "arch/arm/mach-omap1/Kconfig"
972
973 source "arch/arm/mach-omap2/Kconfig"
974
975 source "arch/arm/mach-orion5x/Kconfig"
976
977 source "arch/arm/mach-picoxcell/Kconfig"
978
979 source "arch/arm/mach-pxa/Kconfig"
980 source "arch/arm/plat-pxa/Kconfig"
981
982 source "arch/arm/mach-mmp/Kconfig"
983
984 source "arch/arm/mach-realview/Kconfig"
985
986 source "arch/arm/mach-sa1100/Kconfig"
987
988 source "arch/arm/plat-samsung/Kconfig"
989
990 source "arch/arm/mach-socfpga/Kconfig"
991
992 source "arch/arm/mach-spear/Kconfig"
993
994 source "arch/arm/mach-s3c24xx/Kconfig"
995
996 if ARCH_S3C64XX
997 source "arch/arm/mach-s3c64xx/Kconfig"
998 endif
999
1000 source "arch/arm/mach-s5p64x0/Kconfig"
1001
1002 source "arch/arm/mach-s5pc100/Kconfig"
1003
1004 source "arch/arm/mach-s5pv210/Kconfig"
1005
1006 source "arch/arm/mach-exynos/Kconfig"
1007
1008 source "arch/arm/mach-shmobile/Kconfig"
1009
1010 source "arch/arm/mach-sunxi/Kconfig"
1011
1012 source "arch/arm/mach-prima2/Kconfig"
1013
1014 source "arch/arm/mach-tegra/Kconfig"
1015
1016 source "arch/arm/mach-u300/Kconfig"
1017
1018 source "arch/arm/mach-ux500/Kconfig"
1019
1020 source "arch/arm/mach-versatile/Kconfig"
1021
1022 source "arch/arm/mach-vexpress/Kconfig"
1023 source "arch/arm/plat-versatile/Kconfig"
1024
1025 source "arch/arm/mach-virt/Kconfig"
1026
1027 source "arch/arm/mach-vt8500/Kconfig"
1028
1029 source "arch/arm/mach-w90x900/Kconfig"
1030
1031 source "arch/arm/mach-zynq/Kconfig"
1032
1033 # Definitions to make life easier
1034 config ARCH_ACORN
1035         bool
1036
1037 config PLAT_IOP
1038         bool
1039         select GENERIC_CLOCKEVENTS
1040
1041 config PLAT_ORION
1042         bool
1043         select CLKSRC_MMIO
1044         select COMMON_CLK
1045         select GENERIC_IRQ_CHIP
1046         select IRQ_DOMAIN
1047
1048 config PLAT_ORION_LEGACY
1049         bool
1050         select PLAT_ORION
1051
1052 config PLAT_PXA
1053         bool
1054
1055 config PLAT_VERSATILE
1056         bool
1057
1058 config ARM_TIMER_SP804
1059         bool
1060         select CLKSRC_MMIO
1061         select CLKSRC_OF if OF
1062
1063 source arch/arm/mm/Kconfig
1064
1065 config ARM_NR_BANKS
1066         int
1067         default 16 if ARCH_EP93XX
1068         default 8
1069
1070 config IWMMXT
1071         bool "Enable iWMMXt support" if !CPU_PJ4
1072         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4
1073         default y if PXA27x || PXA3xx || ARCH_MMP || CPU_PJ4
1074         help
1075           Enable support for iWMMXt context switching at run time if
1076           running on a CPU that supports it.
1077
1078 config XSCALE_PMU
1079         bool
1080         depends on CPU_XSCALE
1081         default y
1082
1083 config MULTI_IRQ_HANDLER
1084         bool
1085         help
1086           Allow each machine to specify it's own IRQ handler at run time.
1087
1088 if !MMU
1089 source "arch/arm/Kconfig-nommu"
1090 endif
1091
1092 config PJ4B_ERRATA_4742
1093         bool "PJ4B Errata 4742: IDLE Wake Up Commands can Cause the CPU Core to Cease Operation"
1094         depends on CPU_PJ4B && MACH_ARMADA_370
1095         default y
1096         help
1097           When coming out of either a Wait for Interrupt (WFI) or a Wait for
1098           Event (WFE) IDLE states, a specific timing sensitivity exists between
1099           the retiring WFI/WFE instructions and the newly issued subsequent
1100           instructions.  This sensitivity can result in a CPU hang scenario.
1101           Workaround:
1102           The software must insert either a Data Synchronization Barrier (DSB)
1103           or Data Memory Barrier (DMB) command immediately after the WFI/WFE
1104           instruction
1105
1106 config ARM_ERRATA_326103
1107         bool "ARM errata: FSR write bit incorrect on a SWP to read-only memory"
1108         depends on CPU_V6
1109         help
1110           Executing a SWP instruction to read-only memory does not set bit 11
1111           of the FSR on the ARM 1136 prior to r1p0. This causes the kernel to
1112           treat the access as a read, preventing a COW from occurring and
1113           causing the faulting task to livelock.
1114
1115 config ARM_ERRATA_411920
1116         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1117         depends on CPU_V6 || CPU_V6K
1118         help
1119           Invalidation of the Instruction Cache operation can
1120           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1121           It does not affect the MPCore. This option enables the ARM Ltd.
1122           recommended workaround.
1123
1124 config ARM_ERRATA_430973
1125         bool "ARM errata: Stale prediction on replaced interworking branch"
1126         depends on CPU_V7
1127         help
1128           This option enables the workaround for the 430973 Cortex-A8
1129           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1130           interworking branch is replaced with another code sequence at the
1131           same virtual address, whether due to self-modifying code or virtual
1132           to physical address re-mapping, Cortex-A8 does not recover from the
1133           stale interworking branch prediction. This results in Cortex-A8
1134           executing the new code sequence in the incorrect ARM or Thumb state.
1135           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1136           and also flushes the branch target cache at every context switch.
1137           Note that setting specific bits in the ACTLR register may not be
1138           available in non-secure mode.
1139
1140 config ARM_ERRATA_458693
1141         bool "ARM errata: Processor deadlock when a false hazard is created"
1142         depends on CPU_V7
1143         depends on !ARCH_MULTIPLATFORM
1144         help
1145           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1146           erratum. For very specific sequences of memory operations, it is
1147           possible for a hazard condition intended for a cache line to instead
1148           be incorrectly associated with a different cache line. This false
1149           hazard might then cause a processor deadlock. The workaround enables
1150           the L1 caching of the NEON accesses and disables the PLD instruction
1151           in the ACTLR register. Note that setting specific bits in the ACTLR
1152           register may not be available in non-secure mode.
1153
1154 config ARM_ERRATA_460075
1155         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1156         depends on CPU_V7
1157         depends on !ARCH_MULTIPLATFORM
1158         help
1159           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1160           erratum. Any asynchronous access to the L2 cache may encounter a
1161           situation in which recent store transactions to the L2 cache are lost
1162           and overwritten with stale memory contents from external memory. The
1163           workaround disables the write-allocate mode for the L2 cache via the
1164           ACTLR register. Note that setting specific bits in the ACTLR register
1165           may not be available in non-secure mode.
1166
1167 config ARM_ERRATA_742230
1168         bool "ARM errata: DMB operation may be faulty"
1169         depends on CPU_V7 && SMP
1170         depends on !ARCH_MULTIPLATFORM
1171         help
1172           This option enables the workaround for the 742230 Cortex-A9
1173           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1174           between two write operations may not ensure the correct visibility
1175           ordering of the two writes. This workaround sets a specific bit in
1176           the diagnostic register of the Cortex-A9 which causes the DMB
1177           instruction to behave as a DSB, ensuring the correct behaviour of
1178           the two writes.
1179
1180 config ARM_ERRATA_742231
1181         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1182         depends on CPU_V7 && SMP
1183         depends on !ARCH_MULTIPLATFORM
1184         help
1185           This option enables the workaround for the 742231 Cortex-A9
1186           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1187           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1188           accessing some data located in the same cache line, may get corrupted
1189           data due to bad handling of the address hazard when the line gets
1190           replaced from one of the CPUs at the same time as another CPU is
1191           accessing it. This workaround sets specific bits in the diagnostic
1192           register of the Cortex-A9 which reduces the linefill issuing
1193           capabilities of the processor.
1194
1195 config PL310_ERRATA_588369
1196         bool "PL310 errata: Clean & Invalidate maintenance operations do not invalidate clean lines"
1197         depends on CACHE_L2X0
1198         help
1199            The PL310 L2 cache controller implements three types of Clean &
1200            Invalidate maintenance operations: by Physical Address
1201            (offset 0x7F0), by Index/Way (0x7F8) and by Way (0x7FC).
1202            They are architecturally defined to behave as the execution of a
1203            clean operation followed immediately by an invalidate operation,
1204            both performing to the same memory location. This functionality
1205            is not correctly implemented in PL310 as clean lines are not
1206            invalidated as a result of these operations.
1207
1208 config ARM_ERRATA_643719
1209         bool "ARM errata: LoUIS bit field in CLIDR register is incorrect"
1210         depends on CPU_V7 && SMP
1211         help
1212           This option enables the workaround for the 643719 Cortex-A9 (prior to
1213           r1p0) erratum. On affected cores the LoUIS bit field of the CLIDR
1214           register returns zero when it should return one. The workaround
1215           corrects this value, ensuring cache maintenance operations which use
1216           it behave as intended and avoiding data corruption.
1217
1218 config ARM_ERRATA_720789
1219         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1220         depends on CPU_V7
1221         help
1222           This option enables the workaround for the 720789 Cortex-A9 (prior to
1223           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1224           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1225           As a consequence of this erratum, some TLB entries which should be
1226           invalidated are not, resulting in an incoherency in the system page
1227           tables. The workaround changes the TLB flushing routines to invalidate
1228           entries regardless of the ASID.
1229
1230 config PL310_ERRATA_727915
1231         bool "PL310 errata: Background Clean & Invalidate by Way operation can cause data corruption"
1232         depends on CACHE_L2X0
1233         help
1234           PL310 implements the Clean & Invalidate by Way L2 cache maintenance
1235           operation (offset 0x7FC). This operation runs in background so that
1236           PL310 can handle normal accesses while it is in progress. Under very
1237           rare circumstances, due to this erratum, write data can be lost when
1238           PL310 treats a cacheable write transaction during a Clean &
1239           Invalidate by Way operation.
1240
1241 config ARM_ERRATA_743622
1242         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1243         depends on CPU_V7
1244         depends on !ARCH_MULTIPLATFORM
1245         help
1246           This option enables the workaround for the 743622 Cortex-A9
1247           (r2p*) erratum. Under very rare conditions, a faulty
1248           optimisation in the Cortex-A9 Store Buffer may lead to data
1249           corruption. This workaround sets a specific bit in the diagnostic
1250           register of the Cortex-A9 which disables the Store Buffer
1251           optimisation, preventing the defect from occurring. This has no
1252           visible impact on the overall performance or power consumption of the
1253           processor.
1254
1255 config ARM_ERRATA_751472
1256         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1257         depends on CPU_V7
1258         depends on !ARCH_MULTIPLATFORM
1259         help
1260           This option enables the workaround for the 751472 Cortex-A9 (prior
1261           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1262           completion of a following broadcasted operation if the second
1263           operation is received by a CPU before the ICIALLUIS has completed,
1264           potentially leading to corrupted entries in the cache or TLB.
1265
1266 config PL310_ERRATA_753970
1267         bool "PL310 errata: cache sync operation may be faulty"
1268         depends on CACHE_PL310
1269         help
1270           This option enables the workaround for the 753970 PL310 (r3p0) erratum.
1271
1272           Under some condition the effect of cache sync operation on
1273           the store buffer still remains when the operation completes.
1274           This means that the store buffer is always asked to drain and
1275           this prevents it from merging any further writes. The workaround
1276           is to replace the normal offset of cache sync operation (0x730)
1277           by another offset targeting an unmapped PL310 register 0x740.
1278           This has the same effect as the cache sync operation: store buffer
1279           drain and waiting for all buffers empty.
1280
1281 config ARM_ERRATA_754322
1282         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1283         depends on CPU_V7
1284         help
1285           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1286           r3p*) erratum. A speculative memory access may cause a page table walk
1287           which starts prior to an ASID switch but completes afterwards. This
1288           can populate the micro-TLB with a stale entry which may be hit with
1289           the new ASID. This workaround places two dsb instructions in the mm
1290           switching code so that no page table walks can cross the ASID switch.
1291
1292 config ARM_ERRATA_754327
1293         bool "ARM errata: no automatic Store Buffer drain"
1294         depends on CPU_V7 && SMP
1295         help
1296           This option enables the workaround for the 754327 Cortex-A9 (prior to
1297           r2p0) erratum. The Store Buffer does not have any automatic draining
1298           mechanism and therefore a livelock may occur if an external agent
1299           continuously polls a memory location waiting to observe an update.
1300           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1301           written polling loops from denying visibility of updates to memory.
1302
1303 config ARM_ERRATA_364296
1304         bool "ARM errata: Possible cache data corruption with hit-under-miss enabled"
1305         depends on CPU_V6 && !SMP
1306         help
1307           This options enables the workaround for the 364296 ARM1136
1308           r0p2 erratum (possible cache data corruption with
1309           hit-under-miss enabled). It sets the undocumented bit 31 in
1310           the auxiliary control register and the FI bit in the control
1311           register, thus disabling hit-under-miss without putting the
1312           processor into full low interrupt latency mode. ARM11MPCore
1313           is not affected.
1314
1315 config ARM_ERRATA_764369
1316         bool "ARM errata: Data cache line maintenance operation by MVA may not succeed"
1317         depends on CPU_V7 && SMP
1318         help
1319           This option enables the workaround for erratum 764369
1320           affecting Cortex-A9 MPCore with two or more processors (all
1321           current revisions). Under certain timing circumstances, a data
1322           cache line maintenance operation by MVA targeting an Inner
1323           Shareable memory region may fail to proceed up to either the
1324           Point of Coherency or to the Point of Unification of the
1325           system. This workaround adds a DSB instruction before the
1326           relevant cache maintenance functions and sets a specific bit
1327           in the diagnostic control register of the SCU.
1328
1329 config PL310_ERRATA_769419
1330         bool "PL310 errata: no automatic Store Buffer drain"
1331         depends on CACHE_L2X0
1332         help
1333           On revisions of the PL310 prior to r3p2, the Store Buffer does
1334           not automatically drain. This can cause normal, non-cacheable
1335           writes to be retained when the memory system is idle, leading
1336           to suboptimal I/O performance for drivers using coherent DMA.
1337           This option adds a write barrier to the cpu_idle loop so that,
1338           on systems with an outer cache, the store buffer is drained
1339           explicitly.
1340
1341 config ARM_ERRATA_775420
1342        bool "ARM errata: A data cache maintenance operation which aborts, might lead to deadlock"
1343        depends on CPU_V7
1344        help
1345          This option enables the workaround for the 775420 Cortex-A9 (r2p2,
1346          r2p6,r2p8,r2p10,r3p0) erratum. In case a date cache maintenance
1347          operation aborts with MMU exception, it might cause the processor
1348          to deadlock. This workaround puts DSB before executing ISB if
1349          an abort may occur on cache maintenance.
1350
1351 config ARM_ERRATA_798181
1352         bool "ARM errata: TLBI/DSB failure on Cortex-A15"
1353         depends on CPU_V7 && SMP
1354         help
1355           On Cortex-A15 (r0p0..r3p2) the TLBI*IS/DSB operations are not
1356           adequately shooting down all use of the old entries. This
1357           option enables the Linux kernel workaround for this erratum
1358           which sends an IPI to the CPUs that are running the same ASID
1359           as the one being invalidated.
1360
1361 endmenu
1362
1363 source "arch/arm/common/Kconfig"
1364
1365 menu "Bus support"
1366
1367 config ARM_AMBA
1368         bool
1369
1370 config ISA
1371         bool
1372         help
1373           Find out whether you have ISA slots on your motherboard.  ISA is the
1374           name of a bus system, i.e. the way the CPU talks to the other stuff
1375           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1376           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1377           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1378
1379 # Select ISA DMA controller support
1380 config ISA_DMA
1381         bool
1382         select ISA_DMA_API
1383
1384 # Select ISA DMA interface
1385 config ISA_DMA_API
1386         bool
1387
1388 config PCI
1389         bool "PCI support" if MIGHT_HAVE_PCI
1390         help
1391           Find out whether you have a PCI motherboard. PCI is the name of a
1392           bus system, i.e. the way the CPU talks to the other stuff inside
1393           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1394           VESA. If you have PCI, say Y, otherwise N.
1395
1396 config PCI_DOMAINS
1397         bool
1398         depends on PCI
1399
1400 config PCI_NANOENGINE
1401         bool "BSE nanoEngine PCI support"
1402         depends on SA1100_NANOENGINE
1403         help
1404           Enable PCI on the BSE nanoEngine board.
1405
1406 config PCI_SYSCALL
1407         def_bool PCI
1408
1409 # Select the host bridge type
1410 config PCI_HOST_VIA82C505
1411         bool
1412         depends on PCI && ARCH_SHARK
1413         default y
1414
1415 config PCI_HOST_ITE8152
1416         bool
1417         depends on PCI && MACH_ARMCORE
1418         default y
1419         select DMABOUNCE
1420
1421 source "drivers/pci/Kconfig"
1422
1423 source "drivers/pcmcia/Kconfig"
1424
1425 endmenu
1426
1427 menu "Kernel Features"
1428
1429 config HAVE_SMP
1430         bool
1431         help
1432           This option should be selected by machines which have an SMP-
1433           capable CPU.
1434
1435           The only effect of this option is to make the SMP-related
1436           options available to the user for configuration.
1437
1438 config SMP
1439         bool "Symmetric Multi-Processing"
1440         depends on CPU_V6K || CPU_V7
1441         depends on GENERIC_CLOCKEVENTS
1442         depends on HAVE_SMP
1443         depends on MMU
1444         select USE_GENERIC_SMP_HELPERS
1445         help
1446           This enables support for systems with more than one CPU. If you have
1447           a system with only one CPU, like most personal computers, say N. If
1448           you have a system with more than one CPU, say Y.
1449
1450           If you say N here, the kernel will run on single and multiprocessor
1451           machines, but will use only one CPU of a multiprocessor machine. If
1452           you say Y here, the kernel will run on many, but not all, single
1453           processor machines. On a single processor machine, the kernel will
1454           run faster if you say N here.
1455
1456           See also <file:Documentation/x86/i386/IO-APIC.txt>,
1457           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1458           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1459
1460           If you don't know what to do here, say N.
1461
1462 config SMP_ON_UP
1463         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1464         depends on SMP && !XIP_KERNEL
1465         default y
1466         help
1467           SMP kernels contain instructions which fail on non-SMP processors.
1468           Enabling this option allows the kernel to modify itself to make
1469           these instructions safe.  Disabling it allows about 1K of space
1470           savings.
1471
1472           If you don't know what to do here, say Y.
1473
1474 config ARM_CPU_TOPOLOGY
1475         bool "Support cpu topology definition"
1476         depends on SMP && CPU_V7
1477         default y
1478         help
1479           Support ARM cpu topology definition. The MPIDR register defines
1480           affinity between processors which is then used to describe the cpu
1481           topology of an ARM System.
1482
1483 config SCHED_MC
1484         bool "Multi-core scheduler support"
1485         depends on ARM_CPU_TOPOLOGY
1486         help
1487           Multi-core scheduler support improves the CPU scheduler's decision
1488           making when dealing with multi-core CPU chips at a cost of slightly
1489           increased overhead in some places. If unsure say N here.
1490
1491 config SCHED_SMT
1492         bool "SMT scheduler support"
1493         depends on ARM_CPU_TOPOLOGY
1494         help
1495           Improves the CPU scheduler's decision making when dealing with
1496           MultiThreading at a cost of slightly increased overhead in some
1497           places. If unsure say N here.
1498
1499 config DISABLE_CPU_SCHED_DOMAIN_BALANCE
1500         bool "(EXPERIMENTAL) Disable CPU level scheduler load-balancing"
1501         help
1502           Disables scheduler load-balancing at CPU sched domain level.
1503
1504 config SCHED_HMP
1505         bool "(EXPERIMENTAL) Heterogenous multiprocessor scheduling"
1506         depends on DISABLE_CPU_SCHED_DOMAIN_BALANCE && SCHED_MC && FAIR_GROUP_SCHED && !SCHED_AUTOGROUP
1507         help
1508           Experimental scheduler optimizations for heterogeneous platforms.
1509           Attempts to introspectively select task affinity to optimize power
1510           and performance. Basic support for multiple (>2) cpu types is in place,
1511           but it has only been tested with two types of cpus.
1512           There is currently no support for migration of task groups, hence
1513           !SCHED_AUTOGROUP. Furthermore, normal load-balancing must be disabled
1514           between cpus of different type (DISABLE_CPU_SCHED_DOMAIN_BALANCE).
1515           When turned on, this option adds sys/kernel/hmp directory which
1516           contains the following files:
1517           up_threshold - the load average threshold used for up migration
1518                          (0 - 1023)
1519           down_threshold - the load average threshold used for down migration
1520                          (0 - 1023)
1521           hmp_domains - a list of cpumasks for the present HMP domains,
1522                         starting with the 'biggest' and ending with the
1523                         'smallest'.
1524           Note that both the threshold files can be written at runtime to
1525           control scheduler behaviour.
1526
1527 config SCHED_HMP_PRIO_FILTER
1528         bool "(EXPERIMENTAL) Filter HMP migrations by task priority"
1529         depends on SCHED_HMP
1530         help
1531           Enables task priority based HMP migration filter. Any task with
1532           a NICE value above the threshold will always be on low-power cpus
1533           with less compute capacity.
1534
1535 config SCHED_HMP_PRIO_FILTER_VAL
1536         int "NICE priority threshold"
1537         default 5
1538         depends on SCHED_HMP_PRIO_FILTER
1539
1540 config HMP_FAST_CPU_MASK
1541         string "HMP scheduler fast CPU mask"
1542         depends on SCHED_HMP
1543         help
1544           Leave empty to use device tree information.
1545           Specify the cpuids of the fast CPUs in the system as a list string,
1546           e.g. cpuid 0+1 should be specified as 0-1.
1547
1548 config HMP_SLOW_CPU_MASK
1549         string "HMP scheduler slow CPU mask"
1550         depends on SCHED_HMP
1551         help
1552           Leave empty to use device tree information.
1553           Specify the cpuids of the slow CPUs in the system as a list string,
1554           e.g. cpuid 0+1 should be specified as 0-1.
1555
1556 config HMP_VARIABLE_SCALE
1557         bool "Allows changing the load tracking scale through sysfs"
1558         depends on SCHED_HMP
1559         help
1560           When turned on, this option exports the load average period value
1561           for the load tracking patches through sysfs.
1562           The values can be modified to change the rate of load accumulation
1563           used for HMP migration. 'load_avg_period_ms' is the time in ms to
1564           reach a load average of 0.5 for an idle task of 0 load average
1565           ratio which becomes 100% busy.
1566           For example, with load_avg_period_ms = 128 and up_threshold = 512,
1567           a running task with a load of 0 will be migrated to a bigger CPU after
1568           128ms, because after 128ms its load_avg_ratio is 0.5 and the real
1569           up_threshold is 0.5.
1570           This patch has the same behavior as changing the Y of the load
1571           average computation to
1572                 (1002/1024)^(LOAD_AVG_PERIOD/load_avg_period_ms)
1573           but removes intermediate overflows in computation.
1574
1575 config HMP_FREQUENCY_INVARIANT_SCALE
1576         bool "(EXPERIMENTAL) Frequency-Invariant Tracked Load for HMP"
1577         depends on SCHED_HMP && CPU_FREQ
1578         help
1579           Scales the current load contribution in line with the frequency
1580           of the CPU that the task was executed on.
1581           In this version, we use a simple linear scale derived from the
1582           maximum frequency reported by CPUFreq.
1583           Restricting tracked load to be scaled by the CPU's frequency
1584           represents the consumption of possible compute capacity
1585           (rather than consumption of actual instantaneous capacity as
1586           normal) and allows the HMP migration's simple threshold
1587           migration strategy to interact more predictably with CPUFreq's
1588           asynchronous compute capacity changes.
1589
1590 config SCHED_HMP_LITTLE_PACKING
1591         bool "Small task packing for HMP"
1592         depends on SCHED_HMP
1593         default n
1594         help
1595           Allows the HMP Scheduler to pack small tasks into CPUs in the
1596           smallest HMP domain.
1597           Controlled by two sysfs files in sys/kernel/hmp.
1598           packing_enable: 1 to enable, 0 to disable packing. Default 1.
1599           packing_limit: runqueue load ratio where a RQ is considered
1600             to be full. Default is NICE_0_LOAD * 9/8.
1601
1602 config HAVE_ARM_SCU
1603         bool
1604         help
1605           This option enables support for the ARM system coherency unit
1606
1607 config HAVE_ARM_ARCH_TIMER
1608         bool "Architected timer support"
1609         depends on CPU_V7
1610         select ARM_ARCH_TIMER
1611         help
1612           This option enables support for the ARM architected timer
1613
1614 config HAVE_ARM_TWD
1615         bool
1616         depends on SMP
1617         select CLKSRC_OF if OF
1618         help
1619           This options enables support for the ARM timer and watchdog unit
1620
1621 config MCPM
1622         bool "Multi-Cluster Power Management"
1623         depends on CPU_V7 && SMP
1624         help
1625           This option provides the common power management infrastructure
1626           for (multi-)cluster based systems, such as big.LITTLE based
1627           systems.
1628
1629 config BIG_LITTLE
1630         bool "big.LITTLE support (Experimental)"
1631         depends on CPU_V7 && SMP
1632         select MCPM
1633         help
1634           This option enables support for the big.LITTLE architecture.
1635
1636 config BL_SWITCHER
1637         bool "big.LITTLE switcher support"
1638         depends on BIG_LITTLE && MCPM && HOTPLUG_CPU
1639         select CPU_PM
1640         select ARM_CPU_SUSPEND
1641         help
1642           The big.LITTLE "switcher" provides the core functionality to
1643           transparently handle transition between a cluster of A15's
1644           and a cluster of A7's in a big.LITTLE system.
1645
1646 config BL_SWITCHER_DUMMY_IF
1647         tristate "Simple big.LITTLE switcher user interface"
1648         depends on BL_SWITCHER && DEBUG_KERNEL
1649         help
1650           This is a simple and dummy char dev interface to control
1651           the big.LITTLE switcher core code.  It is meant for
1652           debugging purposes only.
1653
1654 choice
1655         prompt "Memory split"
1656         default VMSPLIT_3G
1657         help
1658           Select the desired split between kernel and user memory.
1659
1660           If you are not absolutely sure what you are doing, leave this
1661           option alone!
1662
1663         config VMSPLIT_3G
1664                 bool "3G/1G user/kernel split"
1665         config VMSPLIT_2G
1666                 bool "2G/2G user/kernel split"
1667         config VMSPLIT_1G
1668                 bool "1G/3G user/kernel split"
1669 endchoice
1670
1671 config PAGE_OFFSET
1672         hex
1673         default 0x40000000 if VMSPLIT_1G
1674         default 0x80000000 if VMSPLIT_2G
1675         default 0xC0000000
1676
1677 config NR_CPUS
1678         int "Maximum number of CPUs (2-32)"
1679         range 2 32
1680         depends on SMP
1681         default "4"
1682
1683 config HOTPLUG_CPU
1684         bool "Support for hot-pluggable CPUs"
1685         depends on SMP && HOTPLUG
1686         help
1687           Say Y here to experiment with turning CPUs off and on.  CPUs
1688           can be controlled through /sys/devices/system/cpu.
1689
1690 config ARM_PSCI
1691         bool "Support for the ARM Power State Coordination Interface (PSCI)"
1692         depends on CPU_V7
1693         help
1694           Say Y here if you want Linux to communicate with system firmware
1695           implementing the PSCI specification for CPU-centric power
1696           management operations described in ARM document number ARM DEN
1697           0022A ("Power State Coordination Interface System Software on
1698           ARM processors").
1699
1700 config LOCAL_TIMERS
1701         bool "Use local timer interrupts"
1702         depends on SMP
1703         default y
1704         help
1705           Enable support for local timers on SMP platforms, rather then the
1706           legacy IPI broadcast method.  Local timers allows the system
1707           accounting to be spread across the timer interval, preventing a
1708           "thundering herd" at every timer tick.
1709
1710 # The GPIO number here must be sorted by descending number. In case of
1711 # a multiplatform kernel, we just want the highest value required by the
1712 # selected platforms.
1713 config ARCH_NR_GPIO
1714         int
1715         default 1024 if ARCH_SHMOBILE || ARCH_TEGRA
1716         default 512 if SOC_OMAP5
1717         default 392 if ARCH_U8500
1718         default 352 if ARCH_VT8500
1719         default 288 if ARCH_SUNXI
1720         default 264 if MACH_H4700
1721         default 0
1722         help
1723           Maximum number of GPIOs in the system.
1724
1725           If unsure, leave the default value.
1726
1727 source kernel/Kconfig.preempt
1728
1729 config HZ
1730         int
1731         default 200 if ARCH_EBSA110 || ARCH_S3C24XX || ARCH_S5P64X0 || \
1732                 ARCH_S5PV210 || ARCH_EXYNOS4
1733         default AT91_TIMER_HZ if ARCH_AT91
1734         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE
1735         default 100
1736
1737 config SCHED_HRTICK
1738         def_bool HIGH_RES_TIMERS
1739
1740 config THUMB2_KERNEL
1741         bool "Compile the kernel in Thumb-2 mode" if !CPU_THUMBONLY
1742         depends on CPU_V7 && !CPU_V6 && !CPU_V6K
1743         default y if CPU_THUMBONLY
1744         select AEABI
1745         select ARM_ASM_UNIFIED
1746         select ARM_UNWIND
1747         help
1748           By enabling this option, the kernel will be compiled in
1749           Thumb-2 mode. A compiler/assembler that understand the unified
1750           ARM-Thumb syntax is needed.
1751
1752           If unsure, say N.
1753
1754 config THUMB2_AVOID_R_ARM_THM_JUMP11
1755         bool "Work around buggy Thumb-2 short branch relocations in gas"
1756         depends on THUMB2_KERNEL && MODULES
1757         default y
1758         help
1759           Various binutils versions can resolve Thumb-2 branches to
1760           locally-defined, preemptible global symbols as short-range "b.n"
1761           branch instructions.
1762
1763           This is a problem, because there's no guarantee the final
1764           destination of the symbol, or any candidate locations for a
1765           trampoline, are within range of the branch.  For this reason, the
1766           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1767           relocation in modules at all, and it makes little sense to add
1768           support.
1769
1770           The symptom is that the kernel fails with an "unsupported
1771           relocation" error when loading some modules.
1772
1773           Until fixed tools are available, passing
1774           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1775           code which hits this problem, at the cost of a bit of extra runtime
1776           stack usage in some cases.
1777
1778           The problem is described in more detail at:
1779               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1780
1781           Only Thumb-2 kernels are affected.
1782
1783           Unless you are sure your tools don't have this problem, say Y.
1784
1785 config ARM_ASM_UNIFIED
1786         bool
1787
1788 config AEABI
1789         bool "Use the ARM EABI to compile the kernel"
1790         help
1791           This option allows for the kernel to be compiled using the latest
1792           ARM ABI (aka EABI).  This is only useful if you are using a user
1793           space environment that is also compiled with EABI.
1794
1795           Since there are major incompatibilities between the legacy ABI and
1796           EABI, especially with regard to structure member alignment, this
1797           option also changes the kernel syscall calling convention to
1798           disambiguate both ABIs and allow for backward compatibility support
1799           (selected with CONFIG_OABI_COMPAT).
1800
1801           To use this you need GCC version 4.0.0 or later.
1802
1803 config OABI_COMPAT
1804         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1805         depends on AEABI && !THUMB2_KERNEL
1806         default y
1807         help
1808           This option preserves the old syscall interface along with the
1809           new (ARM EABI) one. It also provides a compatibility layer to
1810           intercept syscalls that have structure arguments which layout
1811           in memory differs between the legacy ABI and the new ARM EABI
1812           (only for non "thumb" binaries). This option adds a tiny
1813           overhead to all syscalls and produces a slightly larger kernel.
1814           If you know you'll be using only pure EABI user space then you
1815           can say N here. If this option is not selected and you attempt
1816           to execute a legacy ABI binary then the result will be
1817           UNPREDICTABLE (in fact it can be predicted that it won't work
1818           at all). If in doubt say Y.
1819
1820 config ARCH_HAS_HOLES_MEMORYMODEL
1821         bool
1822
1823 config ARCH_SPARSEMEM_ENABLE
1824         bool
1825
1826 config ARCH_SPARSEMEM_DEFAULT
1827         def_bool ARCH_SPARSEMEM_ENABLE
1828
1829 config ARCH_SELECT_MEMORY_MODEL
1830         def_bool ARCH_SPARSEMEM_ENABLE
1831
1832 config HAVE_ARCH_PFN_VALID
1833         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1834
1835 config HIGHMEM
1836         bool "High Memory Support"
1837         depends on MMU
1838         help
1839           The address space of ARM processors is only 4 Gigabytes large
1840           and it has to accommodate user address space, kernel address
1841           space as well as some memory mapped IO. That means that, if you
1842           have a large amount of physical memory and/or IO, not all of the
1843           memory can be "permanently mapped" by the kernel. The physical
1844           memory that is not permanently mapped is called "high memory".
1845
1846           Depending on the selected kernel/user memory split, minimum
1847           vmalloc space and actual amount of RAM, you may not need this
1848           option which should result in a slightly faster kernel.
1849
1850           If unsure, say n.
1851
1852 config HIGHPTE
1853         bool "Allocate 2nd-level pagetables from highmem"
1854         depends on HIGHMEM
1855
1856 config HW_PERF_EVENTS
1857         bool "Enable hardware performance counter support for perf events"
1858         depends on PERF_EVENTS
1859         default y
1860         help
1861           Enable hardware performance counter support for perf events. If
1862           disabled, perf events will use software events only.
1863
1864 config SYS_SUPPORTS_HUGETLBFS
1865        def_bool y
1866        depends on ARM_LPAE
1867
1868 config HAVE_ARCH_TRANSPARENT_HUGEPAGE
1869        def_bool y
1870        depends on ARM_LPAE
1871
1872 source "mm/Kconfig"
1873
1874 config FORCE_MAX_ZONEORDER
1875         int "Maximum zone order" if ARCH_SHMOBILE
1876         range 11 64 if ARCH_SHMOBILE
1877         default "12" if SOC_AM33XX
1878         default "9" if SA1111
1879         default "11"
1880         help
1881           The kernel memory allocator divides physically contiguous memory
1882           blocks into "zones", where each zone is a power of two number of
1883           pages.  This option selects the largest power of two that the kernel
1884           keeps in the memory allocator.  If you need to allocate very large
1885           blocks of physically contiguous memory, then you may need to
1886           increase this value.
1887
1888           This config option is actually maximum order plus one. For example,
1889           a value of 11 means that the largest free memory block is 2^10 pages.
1890
1891 config ALIGNMENT_TRAP
1892         bool
1893         depends on CPU_CP15_MMU
1894         default y if !ARCH_EBSA110
1895         select HAVE_PROC_CPU if PROC_FS
1896         help
1897           ARM processors cannot fetch/store information which is not
1898           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1899           address divisible by 4. On 32-bit ARM processors, these non-aligned
1900           fetch/store instructions will be emulated in software if you say
1901           here, which has a severe performance impact. This is necessary for
1902           correct operation of some network protocols. With an IP-only
1903           configuration it is safe to say N, otherwise say Y.
1904
1905 config UACCESS_WITH_MEMCPY
1906         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user()"
1907         depends on MMU
1908         default y if CPU_FEROCEON
1909         help
1910           Implement faster copy_to_user and clear_user methods for CPU
1911           cores where a 8-word STM instruction give significantly higher
1912           memory write throughput than a sequence of individual 32bit stores.
1913
1914           A possible side effect is a slight increase in scheduling latency
1915           between threads sharing the same address space if they invoke
1916           such copy operations with large buffers.
1917
1918           However, if the CPU data cache is using a write-allocate mode,
1919           this option is unlikely to provide any performance gain.
1920
1921 config SECCOMP
1922         bool
1923         prompt "Enable seccomp to safely compute untrusted bytecode"
1924         ---help---
1925           This kernel feature is useful for number crunching applications
1926           that may need to compute untrusted bytecode during their
1927           execution. By using pipes or other transports made available to
1928           the process as file descriptors supporting the read/write
1929           syscalls, it's possible to isolate those applications in
1930           their own address space using seccomp. Once seccomp is
1931           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1932           and the task is only allowed to execute a few safe syscalls
1933           defined by each seccomp mode.
1934
1935 config CC_STACKPROTECTOR
1936         bool "Enable -fstack-protector buffer overflow detection (EXPERIMENTAL)"
1937         help
1938           This option turns on the -fstack-protector GCC feature. This
1939           feature puts, at the beginning of functions, a canary value on
1940           the stack just before the return address, and validates
1941           the value just before actually returning.  Stack based buffer
1942           overflows (that need to overwrite this return address) now also
1943           overwrite the canary, which gets detected and the attack is then
1944           neutralized via a kernel panic.
1945           This feature requires gcc version 4.2 or above.
1946
1947 config XEN_DOM0
1948         def_bool y
1949         depends on XEN
1950
1951 config XEN
1952         bool "Xen guest support on ARM (EXPERIMENTAL)"
1953         depends on ARM && AEABI && OF
1954         depends on CPU_V7 && !CPU_V6
1955         depends on !GENERIC_ATOMIC64
1956         select ARM_PSCI
1957         help
1958           Say Y if you want to run Linux in a Virtual Machine on Xen on ARM.
1959
1960 endmenu
1961
1962 menu "Boot options"
1963
1964 config USE_OF
1965         bool "Flattened Device Tree support"
1966         select IRQ_DOMAIN
1967         select OF
1968         select OF_EARLY_FLATTREE
1969         help
1970           Include support for flattened device tree machine descriptions.
1971
1972 config ATAGS
1973         bool "Support for the traditional ATAGS boot data passing" if USE_OF
1974         default y
1975         help
1976           This is the traditional way of passing data to the kernel at boot
1977           time. If you are solely relying on the flattened device tree (or
1978           the ARM_ATAG_DTB_COMPAT option) then you may unselect this option
1979           to remove ATAGS support from your kernel binary.  If unsure,
1980           leave this to y.
1981
1982 config DEPRECATED_PARAM_STRUCT
1983         bool "Provide old way to pass kernel parameters"
1984         depends on ATAGS
1985         help
1986           This was deprecated in 2001 and announced to live on for 5 years.
1987           Some old boot loaders still use this way.
1988
1989 # Compressed boot loader in ROM.  Yes, we really want to ask about
1990 # TEXT and BSS so we preserve their values in the config files.
1991 config ZBOOT_ROM_TEXT
1992         hex "Compressed ROM boot loader base address"
1993         default "0"
1994         help
1995           The physical address at which the ROM-able zImage is to be
1996           placed in the target.  Platforms which normally make use of
1997           ROM-able zImage formats normally set this to a suitable
1998           value in their defconfig file.
1999
2000           If ZBOOT_ROM is not enabled, this has no effect.
2001
2002 config ZBOOT_ROM_BSS
2003         hex "Compressed ROM boot loader BSS address"
2004         default "0"
2005         help
2006           The base address of an area of read/write memory in the target
2007           for the ROM-able zImage which must be available while the
2008           decompressor is running. It must be large enough to hold the
2009           entire decompressed kernel plus an additional 128 KiB.
2010           Platforms which normally make use of ROM-able zImage formats
2011           normally set this to a suitable value in their defconfig file.
2012
2013           If ZBOOT_ROM is not enabled, this has no effect.
2014
2015 config ZBOOT_ROM
2016         bool "Compressed boot loader in ROM/flash"
2017         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
2018         help
2019           Say Y here if you intend to execute your compressed kernel image
2020           (zImage) directly from ROM or flash.  If unsure, say N.
2021
2022 choice
2023         prompt "Include SD/MMC loader in zImage (EXPERIMENTAL)"
2024         depends on ZBOOT_ROM && ARCH_SH7372
2025         default ZBOOT_ROM_NONE
2026         help
2027           Include experimental SD/MMC loading code in the ROM-able zImage.
2028           With this enabled it is possible to write the ROM-able zImage
2029           kernel image to an MMC or SD card and boot the kernel straight
2030           from the reset vector. At reset the processor Mask ROM will load
2031           the first part of the ROM-able zImage which in turn loads the
2032           rest the kernel image to RAM.
2033
2034 config ZBOOT_ROM_NONE
2035         bool "No SD/MMC loader in zImage (EXPERIMENTAL)"
2036         help
2037           Do not load image from SD or MMC
2038
2039 config ZBOOT_ROM_MMCIF
2040         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
2041         help
2042           Load image from MMCIF hardware block.
2043
2044 config ZBOOT_ROM_SH_MOBILE_SDHI
2045         bool "Include SuperH Mobile SDHI loader in zImage (EXPERIMENTAL)"
2046         help
2047           Load image from SDHI hardware block
2048
2049 endchoice
2050
2051 config ARM_APPENDED_DTB
2052         bool "Use appended device tree blob to zImage (EXPERIMENTAL)"
2053         depends on OF && !ZBOOT_ROM
2054         help
2055           With this option, the boot code will look for a device tree binary
2056           (DTB) appended to zImage
2057           (e.g. cat zImage <filename>.dtb > zImage_w_dtb).
2058
2059           This is meant as a backward compatibility convenience for those
2060           systems with a bootloader that can't be upgraded to accommodate
2061           the documented boot protocol using a device tree.
2062
2063           Beware that there is very little in terms of protection against
2064           this option being confused by leftover garbage in memory that might
2065           look like a DTB header after a reboot if no actual DTB is appended
2066           to zImage.  Do not leave this option active in a production kernel
2067           if you don't intend to always append a DTB.  Proper passing of the
2068           location into r2 of a bootloader provided DTB is always preferable
2069           to this option.
2070
2071 config ARM_ATAG_DTB_COMPAT
2072         bool "Supplement the appended DTB with traditional ATAG information"
2073         depends on ARM_APPENDED_DTB
2074         help
2075           Some old bootloaders can't be updated to a DTB capable one, yet
2076           they provide ATAGs with memory configuration, the ramdisk address,
2077           the kernel cmdline string, etc.  Such information is dynamically
2078           provided by the bootloader and can't always be stored in a static
2079           DTB.  To allow a device tree enabled kernel to be used with such
2080           bootloaders, this option allows zImage to extract the information
2081           from the ATAG list and store it at run time into the appended DTB.
2082
2083 choice
2084         prompt "Kernel command line type" if ARM_ATAG_DTB_COMPAT
2085         default ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
2086
2087 config ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
2088         bool "Use bootloader kernel arguments if available"
2089         help
2090           Uses the command-line options passed by the boot loader instead of
2091           the device tree bootargs property. If the boot loader doesn't provide
2092           any, the device tree bootargs property will be used.
2093
2094 config ARM_ATAG_DTB_COMPAT_CMDLINE_EXTEND
2095         bool "Extend with bootloader kernel arguments"
2096         help
2097           The command-line arguments provided by the boot loader will be
2098           appended to the the device tree bootargs property.
2099
2100 endchoice
2101
2102 config CMDLINE
2103         string "Default kernel command string"
2104         default ""
2105         help
2106           On some architectures (EBSA110 and CATS), there is currently no way
2107           for the boot loader to pass arguments to the kernel. For these
2108           architectures, you should supply some command-line options at build
2109           time by entering them here. As a minimum, you should specify the
2110           memory size and the root device (e.g., mem=64M root=/dev/nfs).
2111
2112 choice
2113         prompt "Kernel command line type" if CMDLINE != ""
2114         default CMDLINE_FROM_BOOTLOADER
2115         depends on ATAGS
2116
2117 config CMDLINE_FROM_BOOTLOADER
2118         bool "Use bootloader kernel arguments if available"
2119         help
2120           Uses the command-line options passed by the boot loader. If
2121           the boot loader doesn't provide any, the default kernel command
2122           string provided in CMDLINE will be used.
2123
2124 config CMDLINE_EXTEND
2125         bool "Extend bootloader kernel arguments"
2126         help
2127           The command-line arguments provided by the boot loader will be
2128           appended to the default kernel command string.
2129
2130 config CMDLINE_FORCE
2131         bool "Always use the default kernel command string"
2132         help
2133           Always use the default kernel command string, even if the boot
2134           loader passes other arguments to the kernel.
2135           This is useful if you cannot or don't want to change the
2136           command-line options your boot loader passes to the kernel.
2137 endchoice
2138
2139 config XIP_KERNEL
2140         bool "Kernel Execute-In-Place from ROM"
2141         depends on !ZBOOT_ROM && !ARM_LPAE && !ARCH_MULTIPLATFORM
2142         help
2143           Execute-In-Place allows the kernel to run from non-volatile storage
2144           directly addressable by the CPU, such as NOR flash. This saves RAM
2145           space since the text section of the kernel is not loaded from flash
2146           to RAM.  Read-write sections, such as the data section and stack,
2147           are still copied to RAM.  The XIP kernel is not compressed since
2148           it has to run directly from flash, so it will take more space to
2149           store it.  The flash address used to link the kernel object files,
2150           and for storing it, is configuration dependent. Therefore, if you
2151           say Y here, you must know the proper physical address where to
2152           store the kernel image depending on your own flash memory usage.
2153
2154           Also note that the make target becomes "make xipImage" rather than
2155           "make zImage" or "make Image".  The final kernel binary to put in
2156           ROM memory will be arch/arm/boot/xipImage.
2157
2158           If unsure, say N.
2159
2160 config XIP_PHYS_ADDR
2161         hex "XIP Kernel Physical Location"
2162         depends on XIP_KERNEL
2163         default "0x00080000"
2164         help
2165           This is the physical address in your flash memory the kernel will
2166           be linked for and stored to.  This address is dependent on your
2167           own flash usage.
2168
2169 config KEXEC
2170         bool "Kexec system call (EXPERIMENTAL)"
2171         depends on (!SMP || PM_SLEEP_SMP)
2172         help
2173           kexec is a system call that implements the ability to shutdown your
2174           current kernel, and to start another kernel.  It is like a reboot
2175           but it is independent of the system firmware.   And like a reboot
2176           you can start any kernel with it, not just Linux.
2177
2178           It is an ongoing process to be certain the hardware in a machine
2179           is properly shutdown, so do not be surprised if this code does not
2180           initially work for you.  It may help to enable device hotplugging
2181           support.
2182
2183 config ATAGS_PROC
2184         bool "Export atags in procfs"
2185         depends on ATAGS && KEXEC
2186         default y
2187         help
2188           Should the atags used to boot the kernel be exported in an "atags"
2189           file in procfs. Useful with kexec.
2190
2191 config CRASH_DUMP
2192         bool "Build kdump crash kernel (EXPERIMENTAL)"
2193         help
2194           Generate crash dump after being started by kexec. This should
2195           be normally only set in special crash dump kernels which are
2196           loaded in the main kernel with kexec-tools into a specially
2197           reserved region and then later executed after a crash by
2198           kdump/kexec. The crash dump kernel must be compiled to a
2199           memory address not used by the main kernel
2200
2201           For more details see Documentation/kdump/kdump.txt
2202
2203 config AUTO_ZRELADDR
2204         bool "Auto calculation of the decompressed kernel image address"
2205         depends on !ZBOOT_ROM && !ARCH_U300
2206         help
2207           ZRELADDR is the physical address where the decompressed kernel
2208           image will be placed. If AUTO_ZRELADDR is selected, the address
2209           will be determined at run-time by masking the current IP with
2210           0xf8000000. This assumes the zImage being placed in the first 128MB
2211           from start of memory.
2212
2213 endmenu
2214
2215 menu "CPU Power Management"
2216
2217 if ARCH_HAS_CPUFREQ
2218 source "drivers/cpufreq/Kconfig"
2219
2220 config CPU_FREQ_S3C
2221         bool
2222         help
2223           Internal configuration node for common cpufreq on Samsung SoC
2224
2225 config CPU_FREQ_S3C24XX
2226         bool "CPUfreq driver for Samsung S3C24XX series CPUs (EXPERIMENTAL)"
2227         depends on ARCH_S3C24XX && CPU_FREQ
2228         select CPU_FREQ_S3C
2229         help
2230           This enables the CPUfreq driver for the Samsung S3C24XX family
2231           of CPUs.
2232
2233           For details, take a look at <file:Documentation/cpu-freq>.
2234
2235           If in doubt, say N.
2236
2237 config CPU_FREQ_S3C24XX_PLL
2238         bool "Support CPUfreq changing of PLL frequency (EXPERIMENTAL)"
2239         depends on CPU_FREQ_S3C24XX
2240         help
2241           Compile in support for changing the PLL frequency from the
2242           S3C24XX series CPUfreq driver. The PLL takes time to settle
2243           after a frequency change, so by default it is not enabled.
2244
2245           This also means that the PLL tables for the selected CPU(s) will
2246           be built which may increase the size of the kernel image.
2247
2248 config CPU_FREQ_S3C24XX_DEBUG
2249         bool "Debug CPUfreq Samsung driver core"
2250         depends on CPU_FREQ_S3C24XX
2251         help
2252           Enable s3c_freq_dbg for the Samsung S3C CPUfreq core
2253
2254 config CPU_FREQ_S3C24XX_IODEBUG
2255         bool "Debug CPUfreq Samsung driver IO timing"
2256         depends on CPU_FREQ_S3C24XX
2257         help
2258           Enable s3c_freq_iodbg for the Samsung S3C CPUfreq core
2259
2260 config CPU_FREQ_S3C24XX_DEBUGFS
2261         bool "Export debugfs for CPUFreq"
2262         depends on CPU_FREQ_S3C24XX && DEBUG_FS
2263         help
2264           Export status information via debugfs.
2265
2266 endif
2267
2268 source "drivers/cpuidle/Kconfig"
2269
2270 endmenu
2271
2272 menu "Floating point emulation"
2273
2274 comment "At least one emulation must be selected"
2275
2276 config FPE_NWFPE
2277         bool "NWFPE math emulation"
2278         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
2279         ---help---
2280           Say Y to include the NWFPE floating point emulator in the kernel.
2281           This is necessary to run most binaries. Linux does not currently
2282           support floating point hardware so you need to say Y here even if
2283           your machine has an FPA or floating point co-processor podule.
2284
2285           You may say N here if you are going to load the Acorn FPEmulator
2286           early in the bootup.
2287
2288 config FPE_NWFPE_XP
2289         bool "Support extended precision"
2290         depends on FPE_NWFPE
2291         help
2292           Say Y to include 80-bit support in the kernel floating-point
2293           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
2294           Note that gcc does not generate 80-bit operations by default,
2295           so in most cases this option only enlarges the size of the
2296           floating point emulator without any good reason.
2297
2298           You almost surely want to say N here.
2299
2300 config FPE_FASTFPE
2301         bool "FastFPE math emulation (EXPERIMENTAL)"
2302         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3
2303         ---help---
2304           Say Y here to include the FAST floating point emulator in the kernel.
2305           This is an experimental much faster emulator which now also has full
2306           precision for the mantissa.  It does not support any exceptions.
2307           It is very simple, and approximately 3-6 times faster than NWFPE.
2308
2309           It should be sufficient for most programs.  It may be not suitable
2310           for scientific calculations, but you have to check this for yourself.
2311           If you do not feel you need a faster FP emulation you should better
2312           choose NWFPE.
2313
2314 config VFP
2315         bool "VFP-format floating point maths"
2316         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2317         help
2318           Say Y to include VFP support code in the kernel. This is needed
2319           if your hardware includes a VFP unit.
2320
2321           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2322           release notes and additional status information.
2323
2324           Say N if your target does not have VFP hardware.
2325
2326 config VFPv3
2327         bool
2328         depends on VFP
2329         default y if CPU_V7
2330
2331 config NEON
2332         bool "Advanced SIMD (NEON) Extension support"
2333         depends on VFPv3 && CPU_V7
2334         help
2335           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2336           Extension.
2337
2338 endmenu
2339
2340 menu "Userspace binary formats"
2341
2342 source "fs/Kconfig.binfmt"
2343
2344 config ARTHUR
2345         tristate "RISC OS personality"
2346         depends on !AEABI
2347         help
2348           Say Y here to include the kernel code necessary if you want to run
2349           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2350           experimental; if this sounds frightening, say N and sleep in peace.
2351           You can also say M here to compile this support as a module (which
2352           will be called arthur).
2353
2354 endmenu
2355
2356 menu "Power management options"
2357
2358 source "kernel/power/Kconfig"
2359
2360 config ARCH_SUSPEND_POSSIBLE
2361         depends on !ARCH_S5PC100
2362         depends on CPU_ARM920T || CPU_ARM926T || CPU_SA1100 || \
2363                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_XSC3 || CPU_XSCALE || CPU_MOHAWK
2364         def_bool y
2365
2366 config ARM_CPU_SUSPEND
2367         def_bool PM_SLEEP
2368
2369 endmenu
2370
2371 source "net/Kconfig"
2372
2373 source "drivers/Kconfig"
2374
2375 source "fs/Kconfig"
2376
2377 source "arch/arm/Kconfig.debug"
2378
2379 source "security/Kconfig"
2380
2381 source "crypto/Kconfig"
2382
2383 source "lib/Kconfig"
2384
2385 source "arch/arm/kvm/Kconfig"