rk_timer: v1.2, update sched clock support, only use 32bits
[firefly-linux-kernel-4.4.55.git] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select HAVE_AOUT
5         select HAVE_DMA_API_DEBUG
6         select HAVE_IDE
7         select HAVE_MEMBLOCK
8         select RTC_LIB
9         select SYS_SUPPORTS_APM_EMULATION
10         select GENERIC_ATOMIC64 if (CPU_V6 || !CPU_32v6K || !AEABI)
11         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
12         select HAVE_ARCH_KGDB
13         select HAVE_KPROBES if (!XIP_KERNEL && !THUMB2_KERNEL)
14         select HAVE_KRETPROBES if (HAVE_KPROBES)
15         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
16         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
17         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
18         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
19         select HAVE_GENERIC_DMA_COHERENT
20         select HAVE_KERNEL_GZIP
21         select HAVE_KERNEL_LZO
22         select HAVE_KERNEL_LZMA
23         select HAVE_IRQ_WORK
24         select HAVE_PERF_EVENTS
25         select PERF_USE_VMALLOC
26         select HAVE_REGS_AND_STACK_ACCESS_API
27         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
28         select HAVE_C_RECORDMCOUNT
29         select HAVE_GENERIC_HARDIRQS
30         select HAVE_SPARSE_IRQ
31         select GENERIC_IRQ_SHOW
32         select CPU_PM if (SUSPEND || CPU_IDLE)
33         help
34           The ARM series is a line of low-power-consumption RISC chip designs
35           licensed by ARM Ltd and targeted at embedded applications and
36           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
37           manufactured, but legacy ARM-based PC hardware remains popular in
38           Europe.  There is an ARM Linux project with a web page at
39           <http://www.arm.linux.org.uk/>.
40
41 config HAVE_PWM
42         bool
43
44 config MIGHT_HAVE_PCI
45         bool
46
47 config SYS_SUPPORTS_APM_EMULATION
48         bool
49
50 config HAVE_SCHED_CLOCK
51         bool
52
53 config GENERIC_GPIO
54         bool
55
56 config ARCH_USES_GETTIMEOFFSET
57         bool
58         default n
59
60 config GENERIC_CLOCKEVENTS
61         bool
62
63 config GENERIC_CLOCKEVENTS_BROADCAST
64         bool
65         depends on GENERIC_CLOCKEVENTS
66         default y if SMP
67
68 config KTIME_SCALAR
69         bool
70         default y
71
72 config HAVE_TCM
73         bool
74         select GENERIC_ALLOCATOR
75
76 config HAVE_PROC_CPU
77         bool
78
79 config NO_IOPORT
80         bool
81
82 config EISA
83         bool
84         ---help---
85           The Extended Industry Standard Architecture (EISA) bus was
86           developed as an open alternative to the IBM MicroChannel bus.
87
88           The EISA bus provided some of the features of the IBM MicroChannel
89           bus while maintaining backward compatibility with cards made for
90           the older ISA bus.  The EISA bus saw limited use between 1988 and
91           1995 when it was made obsolete by the PCI bus.
92
93           Say Y here if you are building a kernel for an EISA-based machine.
94
95           Otherwise, say N.
96
97 config SBUS
98         bool
99
100 config MCA
101         bool
102         help
103           MicroChannel Architecture is found in some IBM PS/2 machines and
104           laptops.  It is a bus system similar to PCI or ISA. See
105           <file:Documentation/mca.txt> (and especially the web page given
106           there) before attempting to build an MCA bus kernel.
107
108 config STACKTRACE_SUPPORT
109         bool
110         default y
111
112 config HAVE_LATENCYTOP_SUPPORT
113         bool
114         depends on !SMP
115         default y
116
117 config LOCKDEP_SUPPORT
118         bool
119         default y
120
121 config TRACE_IRQFLAGS_SUPPORT
122         bool
123         default y
124
125 config HARDIRQS_SW_RESEND
126         bool
127         default y
128
129 config GENERIC_IRQ_PROBE
130         bool
131         default y
132
133 config GENERIC_LOCKBREAK
134         bool
135         default y
136         depends on SMP && PREEMPT
137
138 config RWSEM_GENERIC_SPINLOCK
139         bool
140         default y
141
142 config RWSEM_XCHGADD_ALGORITHM
143         bool
144
145 config ARCH_HAS_ILOG2_U32
146         bool
147
148 config ARCH_HAS_ILOG2_U64
149         bool
150
151 config ARCH_HAS_CPUFREQ
152         bool
153         help
154           Internal node to signify that the ARCH has CPUFREQ support
155           and that the relevant menu configurations are displayed for
156           it.
157
158 config ARCH_HAS_CPU_IDLE_WAIT
159        def_bool y
160
161 config GENERIC_HWEIGHT
162         bool
163         default y
164
165 config GENERIC_CALIBRATE_DELAY
166         bool
167         default y
168
169 config ARCH_MAY_HAVE_PC_FDC
170         bool
171
172 config ZONE_DMA
173         bool
174
175 config NEED_DMA_MAP_STATE
176        def_bool y
177
178 config GENERIC_ISA_DMA
179         bool
180
181 config FIQ
182         bool
183
184 config ARCH_MTD_XIP
185         bool
186
187 config VECTORS_BASE
188         hex
189         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
190         default DRAM_BASE if REMAP_VECTORS_TO_RAM
191         default 0x00000000
192         help
193           The base address of exception vectors.
194
195 config ARM_PATCH_PHYS_VIRT
196         bool "Patch physical to virtual translations at runtime (EXPERIMENTAL)"
197         depends on EXPERIMENTAL
198         depends on !XIP_KERNEL && MMU
199         depends on !ARCH_REALVIEW || !SPARSEMEM
200         help
201           Patch phys-to-virt and virt-to-phys translation functions at
202           boot and module load time according to the position of the
203           kernel in system memory.
204
205           This can only be used with non-XIP MMU kernels where the base
206           of physical memory is at a 16MB boundary, or theoretically 64K
207           for the MSM machine class.
208
209 config ARM_PATCH_PHYS_VIRT_16BIT
210         def_bool y
211         depends on ARM_PATCH_PHYS_VIRT && ARCH_MSM
212         help
213           This option extends the physical to virtual translation patching
214           to allow physical memory down to a theoretical minimum of 64K
215           boundaries.
216
217 source "init/Kconfig"
218
219 source "kernel/Kconfig.freezer"
220
221 menu "System Type"
222
223 config MMU
224         bool "MMU-based Paged Memory Management Support"
225         default y
226         help
227           Select if you want MMU-based virtualised addressing space
228           support by paged memory management. If unsure, say 'Y'.
229
230 #
231 # The "ARM system type" choice list is ordered alphabetically by option
232 # text.  Please add new entries in the option alphabetic order.
233 #
234 choice
235         prompt "ARM system type"
236         default ARCH_VERSATILE
237
238 config ARCH_INTEGRATOR
239         bool "ARM Ltd. Integrator family"
240         select ARM_AMBA
241         select ARCH_HAS_CPUFREQ
242         select CLKDEV_LOOKUP
243         select ICST
244         select GENERIC_CLOCKEVENTS
245         select PLAT_VERSATILE
246         select PLAT_VERSATILE_FPGA_IRQ
247         help
248           Support for ARM's Integrator platform.
249
250 config ARCH_REALVIEW
251         bool "ARM Ltd. RealView family"
252         select ARM_AMBA
253         select CLKDEV_LOOKUP
254         select ICST
255         select GENERIC_CLOCKEVENTS
256         select ARCH_WANT_OPTIONAL_GPIOLIB
257         select PLAT_VERSATILE
258         select PLAT_VERSATILE_CLCD
259         select ARM_TIMER_SP804
260         select GPIO_PL061 if GPIOLIB
261         help
262           This enables support for ARM Ltd RealView boards.
263
264 config ARCH_VERSATILE
265         bool "ARM Ltd. Versatile family"
266         select ARM_AMBA
267         select ARM_VIC
268         select CLKDEV_LOOKUP
269         select ICST
270         select GENERIC_CLOCKEVENTS
271         select ARCH_WANT_OPTIONAL_GPIOLIB
272         select PLAT_VERSATILE
273         select PLAT_VERSATILE_CLCD
274         select PLAT_VERSATILE_FPGA_IRQ
275         select ARM_TIMER_SP804
276         help
277           This enables support for ARM Ltd Versatile board.
278
279 config ARCH_VEXPRESS
280         bool "ARM Ltd. Versatile Express family"
281         select ARCH_WANT_OPTIONAL_GPIOLIB
282         select ARM_AMBA
283         select ARM_TIMER_SP804
284         select CLKDEV_LOOKUP
285         select GENERIC_CLOCKEVENTS
286         select HAVE_CLK
287         select HAVE_PATA_PLATFORM
288         select ICST
289         select PLAT_VERSATILE
290         select PLAT_VERSATILE_CLCD
291         help
292           This enables support for the ARM Ltd Versatile Express boards.
293
294 config ARCH_AT91
295         bool "Atmel AT91"
296         select ARCH_REQUIRE_GPIOLIB
297         select HAVE_CLK
298         select CLKDEV_LOOKUP
299         select ARM_PATCH_PHYS_VIRT if MMU
300         help
301           This enables support for systems based on the Atmel AT91RM9200,
302           AT91SAM9 and AT91CAP9 processors.
303
304 config ARCH_BCMRING
305         bool "Broadcom BCMRING"
306         depends on MMU
307         select CPU_V6
308         select ARM_AMBA
309         select ARM_TIMER_SP804
310         select CLKDEV_LOOKUP
311         select GENERIC_CLOCKEVENTS
312         select ARCH_WANT_OPTIONAL_GPIOLIB
313         help
314           Support for Broadcom's BCMRing platform.
315
316 config ARCH_CLPS711X
317         bool "Cirrus Logic CLPS711x/EP721x-based"
318         select CPU_ARM720T
319         select ARCH_USES_GETTIMEOFFSET
320         help
321           Support for Cirrus Logic 711x/721x based boards.
322
323 config ARCH_CNS3XXX
324         bool "Cavium Networks CNS3XXX family"
325         select CPU_V6
326         select GENERIC_CLOCKEVENTS
327         select ARM_GIC
328         select MIGHT_HAVE_PCI
329         select PCI_DOMAINS if PCI
330         help
331           Support for Cavium Networks CNS3XXX platform.
332
333 config ARCH_GEMINI
334         bool "Cortina Systems Gemini"
335         select CPU_FA526
336         select ARCH_REQUIRE_GPIOLIB
337         select ARCH_USES_GETTIMEOFFSET
338         help
339           Support for the Cortina Systems Gemini family SoCs
340
341 config ARCH_EBSA110
342         bool "EBSA-110"
343         select CPU_SA110
344         select ISA
345         select NO_IOPORT
346         select ARCH_USES_GETTIMEOFFSET
347         help
348           This is an evaluation board for the StrongARM processor available
349           from Digital. It has limited hardware on-board, including an
350           Ethernet interface, two PCMCIA sockets, two serial ports and a
351           parallel port.
352
353 config ARCH_EP93XX
354         bool "EP93xx-based"
355         select CPU_ARM920T
356         select ARM_AMBA
357         select ARM_VIC
358         select CLKDEV_LOOKUP
359         select ARCH_REQUIRE_GPIOLIB
360         select ARCH_HAS_HOLES_MEMORYMODEL
361         select ARCH_USES_GETTIMEOFFSET
362         help
363           This enables support for the Cirrus EP93xx series of CPUs.
364
365 config ARCH_FOOTBRIDGE
366         bool "FootBridge"
367         select CPU_SA110
368         select FOOTBRIDGE
369         select GENERIC_CLOCKEVENTS
370         help
371           Support for systems based on the DC21285 companion chip
372           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
373
374 config ARCH_MXC
375         bool "Freescale MXC/iMX-based"
376         select GENERIC_CLOCKEVENTS
377         select ARCH_REQUIRE_GPIOLIB
378         select CLKDEV_LOOKUP
379         select CLKSRC_MMIO
380         select HAVE_SCHED_CLOCK
381         help
382           Support for Freescale MXC/iMX-based family of processors
383
384 config ARCH_MXS
385         bool "Freescale MXS-based"
386         select GENERIC_CLOCKEVENTS
387         select ARCH_REQUIRE_GPIOLIB
388         select CLKDEV_LOOKUP
389         select CLKSRC_MMIO
390         help
391           Support for Freescale MXS-based family of processors
392
393 config ARCH_NETX
394         bool "Hilscher NetX based"
395         select CLKSRC_MMIO
396         select CPU_ARM926T
397         select ARM_VIC
398         select GENERIC_CLOCKEVENTS
399         help
400           This enables support for systems based on the Hilscher NetX Soc
401
402 config ARCH_H720X
403         bool "Hynix HMS720x-based"
404         select CPU_ARM720T
405         select ISA_DMA_API
406         select ARCH_USES_GETTIMEOFFSET
407         help
408           This enables support for systems based on the Hynix HMS720x
409
410 config ARCH_IOP13XX
411         bool "IOP13xx-based"
412         depends on MMU
413         select CPU_XSC3
414         select PLAT_IOP
415         select PCI
416         select ARCH_SUPPORTS_MSI
417         select VMSPLIT_1G
418         help
419           Support for Intel's IOP13XX (XScale) family of processors.
420
421 config ARCH_IOP32X
422         bool "IOP32x-based"
423         depends on MMU
424         select CPU_XSCALE
425         select PLAT_IOP
426         select PCI
427         select ARCH_REQUIRE_GPIOLIB
428         help
429           Support for Intel's 80219 and IOP32X (XScale) family of
430           processors.
431
432 config ARCH_IOP33X
433         bool "IOP33x-based"
434         depends on MMU
435         select CPU_XSCALE
436         select PLAT_IOP
437         select PCI
438         select ARCH_REQUIRE_GPIOLIB
439         help
440           Support for Intel's IOP33X (XScale) family of processors.
441
442 config ARCH_IXP23XX
443         bool "IXP23XX-based"
444         depends on MMU
445         select CPU_XSC3
446         select PCI
447         select ARCH_USES_GETTIMEOFFSET
448         help
449           Support for Intel's IXP23xx (XScale) family of processors.
450
451 config ARCH_IXP2000
452         bool "IXP2400/2800-based"
453         depends on MMU
454         select CPU_XSCALE
455         select PCI
456         select ARCH_USES_GETTIMEOFFSET
457         help
458           Support for Intel's IXP2400/2800 (XScale) family of processors.
459
460 config ARCH_IXP4XX
461         bool "IXP4xx-based"
462         depends on MMU
463         select CLKSRC_MMIO
464         select CPU_XSCALE
465         select GENERIC_GPIO
466         select GENERIC_CLOCKEVENTS
467         select HAVE_SCHED_CLOCK
468         select MIGHT_HAVE_PCI
469         select DMABOUNCE if PCI
470         help
471           Support for Intel's IXP4XX (XScale) family of processors.
472
473 config ARCH_DOVE
474         bool "Marvell Dove"
475         select CPU_V7
476         select PCI
477         select ARCH_REQUIRE_GPIOLIB
478         select GENERIC_CLOCKEVENTS
479         select PLAT_ORION
480         help
481           Support for the Marvell Dove SoC 88AP510
482
483 config ARCH_KIRKWOOD
484         bool "Marvell Kirkwood"
485         select CPU_FEROCEON
486         select PCI
487         select ARCH_REQUIRE_GPIOLIB
488         select GENERIC_CLOCKEVENTS
489         select PLAT_ORION
490         help
491           Support for the following Marvell Kirkwood series SoCs:
492           88F6180, 88F6192 and 88F6281.
493
494 config ARCH_LOKI
495         bool "Marvell Loki (88RC8480)"
496         select CPU_FEROCEON
497         select GENERIC_CLOCKEVENTS
498         select PLAT_ORION
499         help
500           Support for the Marvell Loki (88RC8480) SoC.
501
502 config ARCH_LPC32XX
503         bool "NXP LPC32XX"
504         select CLKSRC_MMIO
505         select CPU_ARM926T
506         select ARCH_REQUIRE_GPIOLIB
507         select HAVE_IDE
508         select ARM_AMBA
509         select USB_ARCH_HAS_OHCI
510         select CLKDEV_LOOKUP
511         select GENERIC_TIME
512         select GENERIC_CLOCKEVENTS
513         help
514           Support for the NXP LPC32XX family of processors
515
516 config ARCH_MV78XX0
517         bool "Marvell MV78xx0"
518         select CPU_FEROCEON
519         select PCI
520         select ARCH_REQUIRE_GPIOLIB
521         select GENERIC_CLOCKEVENTS
522         select PLAT_ORION
523         help
524           Support for the following Marvell MV78xx0 series SoCs:
525           MV781x0, MV782x0.
526
527 config ARCH_ORION5X
528         bool "Marvell Orion"
529         depends on MMU
530         select CPU_FEROCEON
531         select PCI
532         select ARCH_REQUIRE_GPIOLIB
533         select GENERIC_CLOCKEVENTS
534         select PLAT_ORION
535         help
536           Support for the following Marvell Orion 5x series SoCs:
537           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
538           Orion-2 (5281), Orion-1-90 (6183).
539
540 config ARCH_MMP
541         bool "Marvell PXA168/910/MMP2"
542         depends on MMU
543         select ARCH_REQUIRE_GPIOLIB
544         select CLKDEV_LOOKUP
545         select GENERIC_CLOCKEVENTS
546         select HAVE_SCHED_CLOCK
547         select TICK_ONESHOT
548         select PLAT_PXA
549         select SPARSE_IRQ
550         help
551           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
552
553 config ARCH_KS8695
554         bool "Micrel/Kendin KS8695"
555         select CPU_ARM922T
556         select ARCH_REQUIRE_GPIOLIB
557         select ARCH_USES_GETTIMEOFFSET
558         help
559           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
560           System-on-Chip devices.
561
562 config ARCH_W90X900
563         bool "Nuvoton W90X900 CPU"
564         select CPU_ARM926T
565         select ARCH_REQUIRE_GPIOLIB
566         select CLKDEV_LOOKUP
567         select CLKSRC_MMIO
568         select GENERIC_CLOCKEVENTS
569         help
570           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
571           At present, the w90x900 has been renamed nuc900, regarding
572           the ARM series product line, you can login the following
573           link address to know more.
574
575           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
576                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
577
578 config ARCH_NUC93X
579         bool "Nuvoton NUC93X CPU"
580         select CPU_ARM926T
581         select CLKDEV_LOOKUP
582         help
583           Support for Nuvoton (Winbond logic dept.) NUC93X MCU,The NUC93X is a
584           low-power and high performance MPEG-4/JPEG multimedia controller chip.
585
586 config ARCH_TEGRA
587         bool "NVIDIA Tegra"
588         select CLKDEV_LOOKUP
589         select CLKSRC_MMIO
590         select GENERIC_TIME
591         select GENERIC_CLOCKEVENTS
592         select GENERIC_GPIO
593         select HAVE_CLK
594         select HAVE_SCHED_CLOCK
595         select ARCH_HAS_BARRIERS if CACHE_L2X0
596         select ARCH_HAS_CPUFREQ
597         help
598           This enables support for NVIDIA Tegra based systems (Tegra APX,
599           Tegra 6xx and Tegra 2 series).
600
601 config ARCH_PNX4008
602         bool "Philips Nexperia PNX4008 Mobile"
603         select CPU_ARM926T
604         select CLKDEV_LOOKUP
605         select ARCH_USES_GETTIMEOFFSET
606         help
607           This enables support for Philips PNX4008 mobile platform.
608
609 config ARCH_PXA
610         bool "PXA2xx/PXA3xx-based"
611         depends on MMU
612         select ARCH_MTD_XIP
613         select ARCH_HAS_CPUFREQ
614         select CLKDEV_LOOKUP
615         select CLKSRC_MMIO
616         select ARCH_REQUIRE_GPIOLIB
617         select GENERIC_CLOCKEVENTS
618         select HAVE_SCHED_CLOCK
619         select TICK_ONESHOT
620         select PLAT_PXA
621         select SPARSE_IRQ
622         help
623           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
624
625 config ARCH_MSM
626         bool "Qualcomm MSM"
627         select HAVE_CLK
628         select GENERIC_CLOCKEVENTS
629         select ARCH_REQUIRE_GPIOLIB
630         select CLKDEV_LOOKUP
631         help
632           Support for Qualcomm MSM/QSD based systems.  This runs on the
633           apps processor of the MSM/QSD and depends on a shared memory
634           interface to the modem processor which runs the baseband
635           stack and controls some vital subsystems
636           (clock and power control, etc).
637
638 config ARCH_SHMOBILE
639         bool "Renesas SH-Mobile / R-Mobile"
640         select HAVE_CLK
641         select CLKDEV_LOOKUP
642         select GENERIC_CLOCKEVENTS
643         select NO_IOPORT
644         select SPARSE_IRQ
645         select MULTI_IRQ_HANDLER
646         help
647           Support for Renesas's SH-Mobile and R-Mobile ARM platforms.
648
649 config ARCH_RPC
650         bool "RiscPC"
651         select ARCH_ACORN
652         select FIQ
653         select TIMER_ACORN
654         select ARCH_MAY_HAVE_PC_FDC
655         select HAVE_PATA_PLATFORM
656         select ISA_DMA_API
657         select NO_IOPORT
658         select ARCH_SPARSEMEM_ENABLE
659         select ARCH_USES_GETTIMEOFFSET
660         help
661           On the Acorn Risc-PC, Linux can support the internal IDE disk and
662           CD-ROM interface, serial and parallel port, and the floppy drive.
663
664 config ARCH_SA1100
665         bool "SA1100-based"
666         select CLKSRC_MMIO
667         select CPU_SA1100
668         select ISA
669         select ARCH_SPARSEMEM_ENABLE
670         select ARCH_MTD_XIP
671         select ARCH_HAS_CPUFREQ
672         select CPU_FREQ
673         select GENERIC_CLOCKEVENTS
674         select HAVE_CLK
675         select HAVE_SCHED_CLOCK
676         select TICK_ONESHOT
677         select ARCH_REQUIRE_GPIOLIB
678         help
679           Support for StrongARM 11x0 based boards.
680
681 config ARCH_S3C2410
682         bool "Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443, S3C2450"
683         select GENERIC_GPIO
684         select ARCH_HAS_CPUFREQ
685         select HAVE_CLK
686         select ARCH_USES_GETTIMEOFFSET
687         select HAVE_S3C2410_I2C if I2C
688         help
689           Samsung S3C2410X CPU based systems, such as the Simtec Electronics
690           BAST (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or
691           the Samsung SMDK2410 development board (and derivatives).
692
693           Note, the S3C2416 and the S3C2450 are so close that they even share
694           the same SoC ID code. This means that there is no separate machine
695           directory (no arch/arm/mach-s3c2450) as the S3C2416 was first.
696
697 config ARCH_S3C64XX
698         bool "Samsung S3C64XX"
699         select PLAT_SAMSUNG
700         select CPU_V6
701         select ARM_VIC
702         select HAVE_CLK
703         select NO_IOPORT
704         select ARCH_USES_GETTIMEOFFSET
705         select ARCH_HAS_CPUFREQ
706         select ARCH_REQUIRE_GPIOLIB
707         select SAMSUNG_CLKSRC
708         select SAMSUNG_IRQ_VIC_TIMER
709         select SAMSUNG_IRQ_UART
710         select S3C_GPIO_TRACK
711         select S3C_GPIO_PULL_UPDOWN
712         select S3C_GPIO_CFG_S3C24XX
713         select S3C_GPIO_CFG_S3C64XX
714         select S3C_DEV_NAND
715         select USB_ARCH_HAS_OHCI
716         select SAMSUNG_GPIOLIB_4BIT
717         select HAVE_S3C2410_I2C if I2C
718         select HAVE_S3C2410_WATCHDOG if WATCHDOG
719         help
720           Samsung S3C64XX series based systems
721
722 config ARCH_S5P64X0
723         bool "Samsung S5P6440 S5P6450"
724         select CPU_V6
725         select GENERIC_GPIO
726         select HAVE_CLK
727         select HAVE_S3C2410_WATCHDOG if WATCHDOG
728         select GENERIC_CLOCKEVENTS
729         select HAVE_SCHED_CLOCK
730         select HAVE_S3C2410_I2C if I2C
731         select HAVE_S3C_RTC if RTC_CLASS
732         help
733           Samsung S5P64X0 CPU based systems, such as the Samsung SMDK6440,
734           SMDK6450.
735
736 config ARCH_S5PC100
737         bool "Samsung S5PC100"
738         select GENERIC_GPIO
739         select HAVE_CLK
740         select CPU_V7
741         select ARM_L1_CACHE_SHIFT_6
742         select ARCH_USES_GETTIMEOFFSET
743         select HAVE_S3C2410_I2C if I2C
744         select HAVE_S3C_RTC if RTC_CLASS
745         select HAVE_S3C2410_WATCHDOG if WATCHDOG
746         help
747           Samsung S5PC100 series based systems
748
749 config ARCH_S5PV210
750         bool "Samsung S5PV210/S5PC110"
751         select CPU_V7
752         select ARCH_SPARSEMEM_ENABLE
753         select GENERIC_GPIO
754         select HAVE_CLK
755         select ARM_L1_CACHE_SHIFT_6
756         select ARCH_HAS_CPUFREQ
757         select GENERIC_CLOCKEVENTS
758         select HAVE_SCHED_CLOCK
759         select HAVE_S3C2410_I2C if I2C
760         select HAVE_S3C_RTC if RTC_CLASS
761         select HAVE_S3C2410_WATCHDOG if WATCHDOG
762         help
763           Samsung S5PV210/S5PC110 series based systems
764
765 config ARCH_EXYNOS4
766         bool "Samsung EXYNOS4"
767         select CPU_V7
768         select ARCH_SPARSEMEM_ENABLE
769         select GENERIC_GPIO
770         select HAVE_CLK
771         select ARCH_HAS_CPUFREQ
772         select GENERIC_CLOCKEVENTS
773         select HAVE_S3C_RTC if RTC_CLASS
774         select HAVE_S3C2410_I2C if I2C
775         select HAVE_S3C2410_WATCHDOG if WATCHDOG
776         help
777           Samsung EXYNOS4 series based systems
778
779 config ARCH_SHARK
780         bool "Shark"
781         select CPU_SA110
782         select ISA
783         select ISA_DMA
784         select ZONE_DMA
785         select PCI
786         select ARCH_USES_GETTIMEOFFSET
787         help
788           Support for the StrongARM based Digital DNARD machine, also known
789           as "Shark" (<http://www.shark-linux.de/shark.html>).
790
791 config ARCH_TCC_926
792         bool "Telechips TCC ARM926-based systems"
793         select CLKSRC_MMIO
794         select CPU_ARM926T
795         select HAVE_CLK
796         select CLKDEV_LOOKUP
797         select GENERIC_CLOCKEVENTS
798         help
799           Support for Telechips TCC ARM926-based systems.
800
801 config ARCH_U300
802         bool "ST-Ericsson U300 Series"
803         depends on MMU
804         select CLKSRC_MMIO
805         select CPU_ARM926T
806         select HAVE_SCHED_CLOCK
807         select HAVE_TCM
808         select ARM_AMBA
809         select ARM_VIC
810         select GENERIC_CLOCKEVENTS
811         select CLKDEV_LOOKUP
812         select GENERIC_GPIO
813         help
814           Support for ST-Ericsson U300 series mobile platforms.
815
816 config ARCH_U8500
817         bool "ST-Ericsson U8500 Series"
818         select CPU_V7
819         select ARM_AMBA
820         select GENERIC_CLOCKEVENTS
821         select CLKDEV_LOOKUP
822         select ARCH_REQUIRE_GPIOLIB
823         select ARCH_HAS_CPUFREQ
824         help
825           Support for ST-Ericsson's Ux500 architecture
826
827 config ARCH_NOMADIK
828         bool "STMicroelectronics Nomadik"
829         select ARM_AMBA
830         select ARM_VIC
831         select CPU_ARM926T
832         select CLKDEV_LOOKUP
833         select GENERIC_CLOCKEVENTS
834         select ARCH_REQUIRE_GPIOLIB
835         help
836           Support for the Nomadik platform by ST-Ericsson
837
838 config ARCH_DAVINCI
839         bool "TI DaVinci"
840         select GENERIC_CLOCKEVENTS
841         select ARCH_REQUIRE_GPIOLIB
842         select ZONE_DMA
843         select HAVE_IDE
844         select CLKDEV_LOOKUP
845         select GENERIC_ALLOCATOR
846         select GENERIC_IRQ_CHIP
847         select ARCH_HAS_HOLES_MEMORYMODEL
848         help
849           Support for TI's DaVinci platform.
850
851 config ARCH_OMAP
852         bool "TI OMAP"
853         select HAVE_CLK
854         select ARCH_REQUIRE_GPIOLIB
855         select ARCH_HAS_CPUFREQ
856         select GENERIC_CLOCKEVENTS
857         select HAVE_SCHED_CLOCK
858         select ARCH_HAS_HOLES_MEMORYMODEL
859         help
860           Support for TI's OMAP platform (OMAP1/2/3/4).
861
862 config ARCH_RK29
863         bool "Rockchip RK29xx"
864         select PLAT_RK
865         select CPU_V7
866         select ARM_GIC
867         select PL330
868         select HIGHMEM
869         select ZONE_DMA
870         select ARM_L1_CACHE_SHIFT_6
871         help
872           Support for Rockchip's RK29xx SoCs.
873
874 config ARCH_RK2928
875         bool "Rockchip RK2928"
876         select PLAT_RK
877         select CPU_V7
878         select ARM_GIC
879         select RK_PL330_DMA
880         select MIGHT_HAVE_CACHE_L2X0
881         select ARM_ERRATA_754322
882         select ARM_ERRATA_775420
883         help
884           Support for Rockchip's RK2928 SoCs.
885
886 config ARCH_RK30
887         bool "Rockchip RK30xx/RK3108/RK3168"
888         select PLAT_RK
889         select CPU_V7
890         select ARM_GIC
891         select RK_PL330_DMA
892         select HAVE_SMP
893         select MIGHT_HAVE_CACHE_L2X0
894         select ARM_ERRATA_764369
895         select ARM_ERRATA_754322
896         select ARM_ERRATA_775420
897         help
898           Support for Rockchip's RK30xx/RK3108/RK3168 SoCs.
899
900 config ARCH_RK3188
901         bool "Rockchip RK3188"
902         select PLAT_RK
903         select CPU_V7
904         select ARM_GIC
905         select RK_PL330_DMA
906         select RK_TIMER
907         select HAVE_SMP
908         select MIGHT_HAVE_CACHE_L2X0
909         select ARM_ERRATA_764369
910         select ARM_ERRATA_754322
911         select ARM_ERRATA_775420
912         help
913           Support for Rockchip's RK3188 SoCs.
914
915 config PLAT_SPEAR
916         bool "ST SPEAr"
917         select ARM_AMBA
918         select ARCH_REQUIRE_GPIOLIB
919         select CLKDEV_LOOKUP
920         select CLKSRC_MMIO
921         select GENERIC_CLOCKEVENTS
922         select HAVE_CLK
923         help
924           Support for ST's SPEAr platform (SPEAr3xx, SPEAr6xx and SPEAr13xx).
925
926 config ARCH_VT8500
927         bool "VIA/WonderMedia 85xx"
928         select CPU_ARM926T
929         select GENERIC_GPIO
930         select ARCH_HAS_CPUFREQ
931         select GENERIC_CLOCKEVENTS
932         select ARCH_REQUIRE_GPIOLIB
933         select HAVE_PWM
934         help
935           Support for VIA/WonderMedia VT8500/WM85xx System-on-Chip.
936 endchoice
937
938 #
939 # This is sorted alphabetically by mach-* pathname.  However, plat-*
940 # Kconfigs may be included either alphabetically (according to the
941 # plat- suffix) or along side the corresponding mach-* source.
942 #
943 source "arch/arm/mach-at91/Kconfig"
944
945 source "arch/arm/mach-bcmring/Kconfig"
946
947 source "arch/arm/mach-clps711x/Kconfig"
948
949 source "arch/arm/mach-cns3xxx/Kconfig"
950
951 source "arch/arm/mach-davinci/Kconfig"
952
953 source "arch/arm/mach-dove/Kconfig"
954
955 source "arch/arm/mach-ep93xx/Kconfig"
956
957 source "arch/arm/mach-footbridge/Kconfig"
958
959 source "arch/arm/mach-gemini/Kconfig"
960
961 source "arch/arm/mach-h720x/Kconfig"
962
963 source "arch/arm/mach-integrator/Kconfig"
964
965 source "arch/arm/mach-iop32x/Kconfig"
966
967 source "arch/arm/mach-iop33x/Kconfig"
968
969 source "arch/arm/mach-iop13xx/Kconfig"
970
971 source "arch/arm/mach-ixp4xx/Kconfig"
972
973 source "arch/arm/mach-ixp2000/Kconfig"
974
975 source "arch/arm/mach-ixp23xx/Kconfig"
976
977 source "arch/arm/mach-kirkwood/Kconfig"
978
979 source "arch/arm/mach-ks8695/Kconfig"
980
981 source "arch/arm/mach-loki/Kconfig"
982
983 source "arch/arm/mach-lpc32xx/Kconfig"
984
985 source "arch/arm/mach-msm/Kconfig"
986
987 source "arch/arm/mach-mv78xx0/Kconfig"
988
989 source "arch/arm/plat-mxc/Kconfig"
990
991 source "arch/arm/mach-mxs/Kconfig"
992
993 source "arch/arm/mach-netx/Kconfig"
994
995 source "arch/arm/mach-nomadik/Kconfig"
996 source "arch/arm/plat-nomadik/Kconfig"
997
998 source "arch/arm/mach-nuc93x/Kconfig"
999
1000 source "arch/arm/plat-omap/Kconfig"
1001
1002 source "arch/arm/mach-omap1/Kconfig"
1003
1004 source "arch/arm/mach-omap2/Kconfig"
1005
1006 source "arch/arm/mach-orion5x/Kconfig"
1007
1008 source "arch/arm/mach-pxa/Kconfig"
1009 source "arch/arm/plat-pxa/Kconfig"
1010
1011 source "arch/arm/mach-mmp/Kconfig"
1012
1013 source "arch/arm/mach-realview/Kconfig"
1014
1015 source "arch/arm/plat-rk/Kconfig"
1016 source "arch/arm/mach-rk29/Kconfig"
1017 source "arch/arm/mach-rk2928/Kconfig"
1018 source "arch/arm/mach-rk30/Kconfig"
1019 source "arch/arm/mach-rk3188/Kconfig"
1020
1021 source "arch/arm/mach-sa1100/Kconfig"
1022
1023 source "arch/arm/plat-samsung/Kconfig"
1024 source "arch/arm/plat-s3c24xx/Kconfig"
1025 source "arch/arm/plat-s5p/Kconfig"
1026
1027 source "arch/arm/plat-spear/Kconfig"
1028
1029 source "arch/arm/plat-tcc/Kconfig"
1030
1031 if ARCH_S3C2410
1032 source "arch/arm/mach-s3c2400/Kconfig"
1033 source "arch/arm/mach-s3c2410/Kconfig"
1034 source "arch/arm/mach-s3c2412/Kconfig"
1035 source "arch/arm/mach-s3c2416/Kconfig"
1036 source "arch/arm/mach-s3c2440/Kconfig"
1037 source "arch/arm/mach-s3c2443/Kconfig"
1038 endif
1039
1040 if ARCH_S3C64XX
1041 source "arch/arm/mach-s3c64xx/Kconfig"
1042 endif
1043
1044 source "arch/arm/mach-s5p64x0/Kconfig"
1045
1046 source "arch/arm/mach-s5pc100/Kconfig"
1047
1048 source "arch/arm/mach-s5pv210/Kconfig"
1049
1050 source "arch/arm/mach-exynos4/Kconfig"
1051
1052 source "arch/arm/mach-shmobile/Kconfig"
1053
1054 source "arch/arm/mach-tegra/Kconfig"
1055
1056 source "arch/arm/mach-u300/Kconfig"
1057
1058 source "arch/arm/mach-ux500/Kconfig"
1059
1060 source "arch/arm/mach-versatile/Kconfig"
1061
1062 source "arch/arm/mach-vexpress/Kconfig"
1063 source "arch/arm/plat-versatile/Kconfig"
1064
1065 source "arch/arm/mach-vt8500/Kconfig"
1066
1067 source "arch/arm/mach-w90x900/Kconfig"
1068
1069 # Definitions to make life easier
1070 config ARCH_ACORN
1071         bool
1072
1073 config PLAT_IOP
1074         bool
1075         select GENERIC_CLOCKEVENTS
1076         select HAVE_SCHED_CLOCK
1077
1078 config PLAT_ORION
1079         bool
1080         select CLKSRC_MMIO
1081         select GENERIC_IRQ_CHIP
1082         select HAVE_SCHED_CLOCK
1083
1084 config PLAT_PXA
1085         bool
1086
1087 config PLAT_RK
1088         bool
1089         select CLKDEV_LOOKUP
1090         select HAVE_SCHED_CLOCK
1091         select ARCH_HAS_CPUFREQ
1092         select GENERIC_CLOCKEVENTS
1093         select ARCH_REQUIRE_GPIOLIB
1094
1095 config PLAT_VERSATILE
1096         bool
1097
1098 config ARM_TIMER_SP804
1099         bool
1100         select CLKSRC_MMIO
1101
1102 source arch/arm/mm/Kconfig
1103
1104 config IWMMXT
1105         bool "Enable iWMMXt support"
1106         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4
1107         default y if PXA27x || PXA3xx || PXA95x || ARCH_MMP
1108         help
1109           Enable support for iWMMXt context switching at run time if
1110           running on a CPU that supports it.
1111
1112 #  bool 'Use XScale PMU as timer source' CONFIG_XSCALE_PMU_TIMER
1113 config XSCALE_PMU
1114         bool
1115         depends on CPU_XSCALE && !XSCALE_PMU_TIMER
1116         default y
1117
1118 config CPU_HAS_PMU
1119         depends on (CPU_V6 || CPU_V6K || CPU_V7 || XSCALE_PMU) && \
1120                    (!ARCH_OMAP3 || OMAP3_EMU)
1121         default y
1122         bool
1123
1124 config MULTI_IRQ_HANDLER
1125         bool
1126         help
1127           Allow each machine to specify it's own IRQ handler at run time.
1128
1129 if !MMU
1130 source "arch/arm/Kconfig-nommu"
1131 endif
1132
1133 config ARM_ERRATA_411920
1134         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1135         depends on CPU_V6 || CPU_V6K
1136         help
1137           Invalidation of the Instruction Cache operation can
1138           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1139           It does not affect the MPCore. This option enables the ARM Ltd.
1140           recommended workaround.
1141
1142 config ARM_ERRATA_430973
1143         bool "ARM errata: Stale prediction on replaced interworking branch"
1144         depends on CPU_V7
1145         help
1146           This option enables the workaround for the 430973 Cortex-A8
1147           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1148           interworking branch is replaced with another code sequence at the
1149           same virtual address, whether due to self-modifying code or virtual
1150           to physical address re-mapping, Cortex-A8 does not recover from the
1151           stale interworking branch prediction. This results in Cortex-A8
1152           executing the new code sequence in the incorrect ARM or Thumb state.
1153           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1154           and also flushes the branch target cache at every context switch.
1155           Note that setting specific bits in the ACTLR register may not be
1156           available in non-secure mode.
1157
1158 config ARM_ERRATA_458693
1159         bool "ARM errata: Processor deadlock when a false hazard is created"
1160         depends on CPU_V7
1161         help
1162           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1163           erratum. For very specific sequences of memory operations, it is
1164           possible for a hazard condition intended for a cache line to instead
1165           be incorrectly associated with a different cache line. This false
1166           hazard might then cause a processor deadlock. The workaround enables
1167           the L1 caching of the NEON accesses and disables the PLD instruction
1168           in the ACTLR register. Note that setting specific bits in the ACTLR
1169           register may not be available in non-secure mode.
1170
1171 config ARM_ERRATA_460075
1172         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1173         depends on CPU_V7
1174         help
1175           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1176           erratum. Any asynchronous access to the L2 cache may encounter a
1177           situation in which recent store transactions to the L2 cache are lost
1178           and overwritten with stale memory contents from external memory. The
1179           workaround disables the write-allocate mode for the L2 cache via the
1180           ACTLR register. Note that setting specific bits in the ACTLR register
1181           may not be available in non-secure mode.
1182
1183 config ARM_ERRATA_742230
1184         bool "ARM errata: DMB operation may be faulty"
1185         depends on CPU_V7 && SMP
1186         help
1187           This option enables the workaround for the 742230 Cortex-A9
1188           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1189           between two write operations may not ensure the correct visibility
1190           ordering of the two writes. This workaround sets a specific bit in
1191           the diagnostic register of the Cortex-A9 which causes the DMB
1192           instruction to behave as a DSB, ensuring the correct behaviour of
1193           the two writes.
1194
1195 config ARM_ERRATA_742231
1196         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1197         depends on CPU_V7 && SMP
1198         help
1199           This option enables the workaround for the 742231 Cortex-A9
1200           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1201           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1202           accessing some data located in the same cache line, may get corrupted
1203           data due to bad handling of the address hazard when the line gets
1204           replaced from one of the CPUs at the same time as another CPU is
1205           accessing it. This workaround sets specific bits in the diagnostic
1206           register of the Cortex-A9 which reduces the linefill issuing
1207           capabilities of the processor.
1208
1209 config PL310_ERRATA_588369
1210         bool "Clean & Invalidate maintenance operations do not invalidate clean lines"
1211         depends on CACHE_L2X0
1212         help
1213            The PL310 L2 cache controller implements three types of Clean &
1214            Invalidate maintenance operations: by Physical Address
1215            (offset 0x7F0), by Index/Way (0x7F8) and by Way (0x7FC).
1216            They are architecturally defined to behave as the execution of a
1217            clean operation followed immediately by an invalidate operation,
1218            both performing to the same memory location. This functionality
1219            is not correctly implemented in PL310 as clean lines are not
1220            invalidated as a result of these operations.
1221
1222 config ARM_ERRATA_720789
1223         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1224         depends on CPU_V7 && SMP
1225         help
1226           This option enables the workaround for the 720789 Cortex-A9 (prior to
1227           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1228           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1229           As a consequence of this erratum, some TLB entries which should be
1230           invalidated are not, resulting in an incoherency in the system page
1231           tables. The workaround changes the TLB flushing routines to invalidate
1232           entries regardless of the ASID.
1233
1234 config PL310_ERRATA_727915
1235         bool "Background Clean & Invalidate by Way operation can cause data corruption"
1236         depends on CACHE_L2X0
1237         help
1238           PL310 implements the Clean & Invalidate by Way L2 cache maintenance
1239           operation (offset 0x7FC). This operation runs in background so that
1240           PL310 can handle normal accesses while it is in progress. Under very
1241           rare circumstances, due to this erratum, write data can be lost when
1242           PL310 treats a cacheable write transaction during a Clean &
1243           Invalidate by Way operation.
1244
1245 config ARM_ERRATA_743622
1246         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1247         depends on CPU_V7
1248         help
1249           This option enables the workaround for the 743622 Cortex-A9
1250           (r2p*) erratum. Under very rare conditions, a faulty
1251           optimisation in the Cortex-A9 Store Buffer may lead to data
1252           corruption. This workaround sets a specific bit in the diagnostic
1253           register of the Cortex-A9 which disables the Store Buffer
1254           optimisation, preventing the defect from occurring. This has no
1255           visible impact on the overall performance or power consumption of the
1256           processor.
1257
1258 config ARM_ERRATA_751472
1259         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1260         depends on CPU_V7 && SMP
1261         help
1262           This option enables the workaround for the 751472 Cortex-A9 (prior
1263           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1264           completion of a following broadcasted operation if the second
1265           operation is received by a CPU before the ICIALLUIS has completed,
1266           potentially leading to corrupted entries in the cache or TLB.
1267
1268 config ARM_ERRATA_753970
1269         bool "ARM errata: cache sync operation may be faulty"
1270         depends on CACHE_PL310
1271         help
1272           This option enables the workaround for the 753970 PL310 (r3p0) erratum.
1273
1274           Under some condition the effect of cache sync operation on
1275           the store buffer still remains when the operation completes.
1276           This means that the store buffer is always asked to drain and
1277           this prevents it from merging any further writes. The workaround
1278           is to replace the normal offset of cache sync operation (0x730)
1279           by another offset targeting an unmapped PL310 register 0x740.
1280           This has the same effect as the cache sync operation: store buffer
1281           drain and waiting for all buffers empty.
1282
1283 config ARM_ERRATA_754322
1284         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1285         depends on CPU_V7
1286         help
1287           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1288           r3p*) erratum. A speculative memory access may cause a page table walk
1289           which starts prior to an ASID switch but completes afterwards. This
1290           can populate the micro-TLB with a stale entry which may be hit with
1291           the new ASID. This workaround places two dsb instructions in the mm
1292           switching code so that no page table walks can cross the ASID switch.
1293
1294 config ARM_ERRATA_754327
1295         bool "ARM errata: no automatic Store Buffer drain"
1296         depends on CPU_V7 && SMP
1297         help
1298           This option enables the workaround for the 754327 Cortex-A9 (prior to
1299           r2p0) erratum. The Store Buffer does not have any automatic draining
1300           mechanism and therefore a livelock may occur if an external agent
1301           continuously polls a memory location waiting to observe an update.
1302           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1303           written polling loops from denying visibility of updates to memory.
1304
1305 config ARM_ERRATA_764369
1306         bool "ARM errata: Data cache line maintenance operation by MVA may not succeed"
1307         depends on CPU_V7 && SMP
1308         help
1309           This option enables the workaround for erratum 764369
1310           affecting Cortex-A9 MPCore with two or more processors (all
1311           current revisions). Under certain timing circumstances, a data
1312           cache line maintenance operation by MVA targeting an Inner
1313           Shareable memory region may fail to proceed up to either the
1314           Point of Coherency or to the Point of Unification of the
1315           system. This workaround adds a DSB instruction before the
1316           relevant cache maintenance functions and sets a specific bit
1317           in the diagnostic control register of the SCU.
1318
1319 config PL310_ERRATA_769419
1320         bool "PL310 errata: no automatic Store Buffer drain"
1321         depends on CACHE_L2X0
1322         help
1323           On revisions of the PL310 prior to r3p2, the Store Buffer does
1324           not automatically drain. This can cause normal, non-cacheable
1325           writes to be retained when the memory system is idle, leading
1326           to suboptimal I/O performance for drivers using coherent DMA.
1327           This option adds a write barrier to the cpu_idle loop so that,
1328           on systems with an outer cache, the store buffer is drained
1329           explicitly.
1330
1331 config ARM_ERRATA_775420
1332        bool "ARM errata: A data cache maintenance operation which aborts, might lead to deadlock"
1333        depends on CPU_V7
1334        help
1335          This option enables the workaround for the 775420 Cortex-A9 (r2p2,
1336          r2p6,r2p8,r2p10,r3p0) erratum. In case a date cache maintenance
1337          operation aborts with MMU exception, it might cause the processor
1338          to deadlock. This workaround puts DSB before executing ISB if
1339          an abort may occur on cache maintenance.
1340
1341 endmenu
1342
1343 source "arch/arm/common/Kconfig"
1344
1345 menu "Bus support"
1346
1347 config ARM_AMBA
1348         bool
1349
1350 config ISA
1351         bool
1352         help
1353           Find out whether you have ISA slots on your motherboard.  ISA is the
1354           name of a bus system, i.e. the way the CPU talks to the other stuff
1355           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1356           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1357           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1358
1359 # Select ISA DMA controller support
1360 config ISA_DMA
1361         bool
1362         select ISA_DMA_API
1363
1364 # Select ISA DMA interface
1365 config ISA_DMA_API
1366         bool
1367
1368 config PCI
1369         bool "PCI support" if MIGHT_HAVE_PCI
1370         help
1371           Find out whether you have a PCI motherboard. PCI is the name of a
1372           bus system, i.e. the way the CPU talks to the other stuff inside
1373           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1374           VESA. If you have PCI, say Y, otherwise N.
1375
1376 config PCI_DOMAINS
1377         bool
1378         depends on PCI
1379
1380 config PCI_NANOENGINE
1381         bool "BSE nanoEngine PCI support"
1382         depends on SA1100_NANOENGINE
1383         help
1384           Enable PCI on the BSE nanoEngine board.
1385
1386 config PCI_SYSCALL
1387         def_bool PCI
1388
1389 # Select the host bridge type
1390 config PCI_HOST_VIA82C505
1391         bool
1392         depends on PCI && ARCH_SHARK
1393         default y
1394
1395 config PCI_HOST_ITE8152
1396         bool
1397         depends on PCI && MACH_ARMCORE
1398         default y
1399         select DMABOUNCE
1400
1401 source "drivers/pci/Kconfig"
1402
1403 source "drivers/pcmcia/Kconfig"
1404
1405 endmenu
1406
1407 menu "Kernel Features"
1408
1409 source "kernel/time/Kconfig"
1410
1411 config HAVE_SMP
1412         bool
1413         help
1414           This option should be selected by machines which have an SMP-
1415           capable CPU.
1416
1417           The only effect of this option is to make the SMP-related
1418           options available to the user for configuration.
1419
1420 config SMP
1421         bool "Symmetric Multi-Processing"
1422         depends on CPU_V6K || CPU_V7
1423         depends on GENERIC_CLOCKEVENTS
1424         depends on HAVE_SMP
1425         depends on MMU
1426         select USE_GENERIC_SMP_HELPERS
1427         select HAVE_ARM_SCU if !ARCH_MSM_SCORPIONMP
1428         help
1429           This enables support for systems with more than one CPU. If you have
1430           a system with only one CPU, like most personal computers, say N. If
1431           you have a system with more than one CPU, say Y.
1432
1433           If you say N here, the kernel will run on single and multiprocessor
1434           machines, but will use only one CPU of a multiprocessor machine. If
1435           you say Y here, the kernel will run on many, but not all, single
1436           processor machines. On a single processor machine, the kernel will
1437           run faster if you say N here.
1438
1439           See also <file:Documentation/i386/IO-APIC.txt>,
1440           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1441           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1442
1443           If you don't know what to do here, say N.
1444
1445 config SMP_ON_UP
1446         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1447         depends on EXPERIMENTAL
1448         depends on SMP && !XIP_KERNEL
1449         default y
1450         help
1451           SMP kernels contain instructions which fail on non-SMP processors.
1452           Enabling this option allows the kernel to modify itself to make
1453           these instructions safe.  Disabling it allows about 1K of space
1454           savings.
1455
1456           If you don't know what to do here, say Y.
1457
1458 config HAVE_ARM_SCU
1459         bool
1460         depends on SMP
1461         help
1462           This option enables support for the ARM system coherency unit
1463
1464 config HAVE_ARM_TWD
1465         bool
1466         depends on SMP
1467         select TICK_ONESHOT
1468         help
1469           This options enables support for the ARM timer and watchdog unit
1470
1471 choice
1472         prompt "Memory split"
1473         default VMSPLIT_3G
1474         help
1475           Select the desired split between kernel and user memory.
1476
1477           If you are not absolutely sure what you are doing, leave this
1478           option alone!
1479
1480         config VMSPLIT_3G
1481                 bool "3G/1G user/kernel split"
1482         config VMSPLIT_2G
1483                 bool "2G/2G user/kernel split"
1484         config VMSPLIT_1G
1485                 bool "1G/3G user/kernel split"
1486 endchoice
1487
1488 config PAGE_OFFSET
1489         hex
1490         default 0x40000000 if VMSPLIT_1G
1491         default 0x80000000 if VMSPLIT_2G
1492         default 0xC0000000
1493
1494 config NR_CPUS
1495         int "Maximum number of CPUs (2-32)"
1496         range 2 32
1497         depends on SMP
1498         default "4"
1499
1500 config HOTPLUG_CPU
1501         bool "Support for hot-pluggable CPUs (EXPERIMENTAL)"
1502         depends on SMP && HOTPLUG && EXPERIMENTAL
1503         help
1504           Say Y here to experiment with turning CPUs off and on.  CPUs
1505           can be controlled through /sys/devices/system/cpu.
1506
1507 config LOCAL_TIMERS
1508         bool "Use local timer interrupts"
1509         depends on SMP
1510         default y
1511         select HAVE_ARM_TWD if (!ARCH_MSM_SCORPIONMP && !EXYNOS4_MCT && !RK_TIMER)
1512         help
1513           Enable support for local timers on SMP platforms, rather then the
1514           legacy IPI broadcast method.  Local timers allows the system
1515           accounting to be spread across the timer interval, preventing a
1516           "thundering herd" at every timer tick.
1517
1518 source kernel/Kconfig.preempt
1519
1520 config HZ
1521         int
1522         default 200 if ARCH_EBSA110 || ARCH_S3C2410 || ARCH_S5P64X0 || \
1523                 ARCH_S5PV210 || ARCH_EXYNOS4
1524         default OMAP_32K_TIMER_HZ if ARCH_OMAP && OMAP_32K_TIMER
1525         default AT91_TIMER_HZ if ARCH_AT91
1526         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE
1527         default 100
1528
1529 config THUMB2_KERNEL
1530         bool "Compile the kernel in Thumb-2 mode (EXPERIMENTAL)"
1531         depends on CPU_V7 && !CPU_V6 && !CPU_V6K && EXPERIMENTAL
1532         select AEABI
1533         select ARM_ASM_UNIFIED
1534         help
1535           By enabling this option, the kernel will be compiled in
1536           Thumb-2 mode. A compiler/assembler that understand the unified
1537           ARM-Thumb syntax is needed.
1538
1539           If unsure, say N.
1540
1541 config THUMB2_AVOID_R_ARM_THM_JUMP11
1542         bool "Work around buggy Thumb-2 short branch relocations in gas"
1543         depends on THUMB2_KERNEL && MODULES
1544         default y
1545         help
1546           Various binutils versions can resolve Thumb-2 branches to
1547           locally-defined, preemptible global symbols as short-range "b.n"
1548           branch instructions.
1549
1550           This is a problem, because there's no guarantee the final
1551           destination of the symbol, or any candidate locations for a
1552           trampoline, are within range of the branch.  For this reason, the
1553           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1554           relocation in modules at all, and it makes little sense to add
1555           support.
1556
1557           The symptom is that the kernel fails with an "unsupported
1558           relocation" error when loading some modules.
1559
1560           Until fixed tools are available, passing
1561           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1562           code which hits this problem, at the cost of a bit of extra runtime
1563           stack usage in some cases.
1564
1565           The problem is described in more detail at:
1566               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1567
1568           Only Thumb-2 kernels are affected.
1569
1570           Unless you are sure your tools don't have this problem, say Y.
1571
1572 config ARM_ASM_UNIFIED
1573         bool
1574
1575 config AEABI
1576         bool "Use the ARM EABI to compile the kernel"
1577         help
1578           This option allows for the kernel to be compiled using the latest
1579           ARM ABI (aka EABI).  This is only useful if you are using a user
1580           space environment that is also compiled with EABI.
1581
1582           Since there are major incompatibilities between the legacy ABI and
1583           EABI, especially with regard to structure member alignment, this
1584           option also changes the kernel syscall calling convention to
1585           disambiguate both ABIs and allow for backward compatibility support
1586           (selected with CONFIG_OABI_COMPAT).
1587
1588           To use this you need GCC version 4.0.0 or later.
1589
1590 config OABI_COMPAT
1591         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1592         depends on AEABI && EXPERIMENTAL && !THUMB2_KERNEL
1593         default y
1594         help
1595           This option preserves the old syscall interface along with the
1596           new (ARM EABI) one. It also provides a compatibility layer to
1597           intercept syscalls that have structure arguments which layout
1598           in memory differs between the legacy ABI and the new ARM EABI
1599           (only for non "thumb" binaries). This option adds a tiny
1600           overhead to all syscalls and produces a slightly larger kernel.
1601           If you know you'll be using only pure EABI user space then you
1602           can say N here. If this option is not selected and you attempt
1603           to execute a legacy ABI binary then the result will be
1604           UNPREDICTABLE (in fact it can be predicted that it won't work
1605           at all). If in doubt say Y.
1606
1607 config ARCH_HAS_HOLES_MEMORYMODEL
1608         bool
1609
1610 config ARCH_SPARSEMEM_ENABLE
1611         bool
1612
1613 config ARCH_SPARSEMEM_DEFAULT
1614         def_bool ARCH_SPARSEMEM_ENABLE
1615
1616 config ARCH_SELECT_MEMORY_MODEL
1617         def_bool ARCH_SPARSEMEM_ENABLE
1618
1619 config HAVE_ARCH_PFN_VALID
1620         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1621
1622 config HIGHMEM
1623         bool "High Memory Support"
1624         depends on MMU
1625         help
1626           The address space of ARM processors is only 4 Gigabytes large
1627           and it has to accommodate user address space, kernel address
1628           space as well as some memory mapped IO. That means that, if you
1629           have a large amount of physical memory and/or IO, not all of the
1630           memory can be "permanently mapped" by the kernel. The physical
1631           memory that is not permanently mapped is called "high memory".
1632
1633           Depending on the selected kernel/user memory split, minimum
1634           vmalloc space and actual amount of RAM, you may not need this
1635           option which should result in a slightly faster kernel.
1636
1637           If unsure, say n.
1638
1639 config HIGHPTE
1640         bool "Allocate 2nd-level pagetables from highmem"
1641         depends on HIGHMEM
1642
1643 config HW_PERF_EVENTS
1644         bool "Enable hardware performance counter support for perf events"
1645         depends on PERF_EVENTS && CPU_HAS_PMU
1646         default y
1647         help
1648           Enable hardware performance counter support for perf events. If
1649           disabled, perf events will use software events only.
1650
1651 source "mm/Kconfig"
1652
1653 config FORCE_MAX_ZONEORDER
1654         int "Maximum zone order" if ARCH_SHMOBILE
1655         range 11 64 if ARCH_SHMOBILE
1656         default "9" if SA1111
1657         default "11"
1658         help
1659           The kernel memory allocator divides physically contiguous memory
1660           blocks into "zones", where each zone is a power of two number of
1661           pages.  This option selects the largest power of two that the kernel
1662           keeps in the memory allocator.  If you need to allocate very large
1663           blocks of physically contiguous memory, then you may need to
1664           increase this value.
1665
1666           This config option is actually maximum order plus one. For example,
1667           a value of 11 means that the largest free memory block is 2^10 pages.
1668
1669 config LEDS
1670         bool "Timer and CPU usage LEDs"
1671         depends on ARCH_CDB89712 || ARCH_EBSA110 || \
1672                    ARCH_EBSA285 || ARCH_INTEGRATOR || \
1673                    ARCH_LUBBOCK || MACH_MAINSTONE || ARCH_NETWINDER || \
1674                    ARCH_OMAP || ARCH_P720T || ARCH_PXA_IDP || \
1675                    ARCH_SA1100 || ARCH_SHARK || ARCH_VERSATILE || \
1676                    ARCH_AT91 || ARCH_DAVINCI || \
1677                    ARCH_KS8695 || MACH_RD88F5182 || ARCH_REALVIEW
1678         help
1679           If you say Y here, the LEDs on your machine will be used
1680           to provide useful information about your current system status.
1681
1682           If you are compiling a kernel for a NetWinder or EBSA-285, you will
1683           be able to select which LEDs are active using the options below. If
1684           you are compiling a kernel for the EBSA-110 or the LART however, the
1685           red LED will simply flash regularly to indicate that the system is
1686           still functional. It is safe to say Y here if you have a CATS
1687           system, but the driver will do nothing.
1688
1689 config LEDS_TIMER
1690         bool "Timer LED" if (!ARCH_CDB89712 && !ARCH_OMAP) || \
1691                             OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1692                             || MACH_OMAP_PERSEUS2
1693         depends on LEDS
1694         depends on !GENERIC_CLOCKEVENTS
1695         default y if ARCH_EBSA110
1696         help
1697           If you say Y here, one of the system LEDs (the green one on the
1698           NetWinder, the amber one on the EBSA285, or the red one on the LART)
1699           will flash regularly to indicate that the system is still
1700           operational. This is mainly useful to kernel hackers who are
1701           debugging unstable kernels.
1702
1703           The LART uses the same LED for both Timer LED and CPU usage LED
1704           functions. You may choose to use both, but the Timer LED function
1705           will overrule the CPU usage LED.
1706
1707 config LEDS_CPU
1708         bool "CPU usage LED" if (!ARCH_CDB89712 && !ARCH_EBSA110 && \
1709                         !ARCH_OMAP) \
1710                         || OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1711                         || MACH_OMAP_PERSEUS2
1712         depends on LEDS
1713         help
1714           If you say Y here, the red LED will be used to give a good real
1715           time indication of CPU usage, by lighting whenever the idle task
1716           is not currently executing.
1717
1718           The LART uses the same LED for both Timer LED and CPU usage LED
1719           functions. You may choose to use both, but the Timer LED function
1720           will overrule the CPU usage LED.
1721
1722 config ALIGNMENT_TRAP
1723         bool
1724         depends on CPU_CP15_MMU
1725         default y if !ARCH_EBSA110
1726         select HAVE_PROC_CPU if PROC_FS
1727         help
1728           ARM processors cannot fetch/store information which is not
1729           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1730           address divisible by 4. On 32-bit ARM processors, these non-aligned
1731           fetch/store instructions will be emulated in software if you say
1732           here, which has a severe performance impact. This is necessary for
1733           correct operation of some network protocols. With an IP-only
1734           configuration it is safe to say N, otherwise say Y.
1735
1736 config UACCESS_WITH_MEMCPY
1737         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user() (EXPERIMENTAL)"
1738         depends on MMU && EXPERIMENTAL
1739         default y if CPU_FEROCEON
1740         help
1741           Implement faster copy_to_user and clear_user methods for CPU
1742           cores where a 8-word STM instruction give significantly higher
1743           memory write throughput than a sequence of individual 32bit stores.
1744
1745           A possible side effect is a slight increase in scheduling latency
1746           between threads sharing the same address space if they invoke
1747           such copy operations with large buffers.
1748
1749           However, if the CPU data cache is using a write-allocate mode,
1750           this option is unlikely to provide any performance gain.
1751
1752 config SECCOMP
1753         bool
1754         prompt "Enable seccomp to safely compute untrusted bytecode"
1755         ---help---
1756           This kernel feature is useful for number crunching applications
1757           that may need to compute untrusted bytecode during their
1758           execution. By using pipes or other transports made available to
1759           the process as file descriptors supporting the read/write
1760           syscalls, it's possible to isolate those applications in
1761           their own address space using seccomp. Once seccomp is
1762           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1763           and the task is only allowed to execute a few safe syscalls
1764           defined by each seccomp mode.
1765
1766 config CC_STACKPROTECTOR
1767         bool "Enable -fstack-protector buffer overflow detection (EXPERIMENTAL)"
1768         depends on EXPERIMENTAL
1769         help
1770           This option turns on the -fstack-protector GCC feature. This
1771           feature puts, at the beginning of functions, a canary value on
1772           the stack just before the return address, and validates
1773           the value just before actually returning.  Stack based buffer
1774           overflows (that need to overwrite this return address) now also
1775           overwrite the canary, which gets detected and the attack is then
1776           neutralized via a kernel panic.
1777           This feature requires gcc version 4.2 or above.
1778
1779 config DEPRECATED_PARAM_STRUCT
1780         bool "Provide old way to pass kernel parameters"
1781         help
1782           This was deprecated in 2001 and announced to live on for 5 years.
1783           Some old boot loaders still use this way.
1784
1785 config ARM_FLUSH_CONSOLE_ON_RESTART
1786         bool "Force flush the console on restart"
1787         help
1788           If the console is locked while the system is rebooted, the messages
1789           in the temporary logbuffer would not have propogated to all the
1790           console drivers. This option forces the console lock to be
1791           released if it failed to be acquired, which will cause all the
1792           pending messages to be flushed.
1793
1794 endmenu
1795
1796 menu "Boot options"
1797
1798 config USE_OF
1799         bool "Flattened Device Tree support"
1800         select OF
1801         select OF_EARLY_FLATTREE
1802         help
1803           Include support for flattened device tree machine descriptions.
1804
1805 # Compressed boot loader in ROM.  Yes, we really want to ask about
1806 # TEXT and BSS so we preserve their values in the config files.
1807 config ZBOOT_ROM_TEXT
1808         hex "Compressed ROM boot loader base address"
1809         default "0"
1810         help
1811           The physical address at which the ROM-able zImage is to be
1812           placed in the target.  Platforms which normally make use of
1813           ROM-able zImage formats normally set this to a suitable
1814           value in their defconfig file.
1815
1816           If ZBOOT_ROM is not enabled, this has no effect.
1817
1818 config ZBOOT_ROM_BSS
1819         hex "Compressed ROM boot loader BSS address"
1820         default "0"
1821         help
1822           The base address of an area of read/write memory in the target
1823           for the ROM-able zImage which must be available while the
1824           decompressor is running. It must be large enough to hold the
1825           entire decompressed kernel plus an additional 128 KiB.
1826           Platforms which normally make use of ROM-able zImage formats
1827           normally set this to a suitable value in their defconfig file.
1828
1829           If ZBOOT_ROM is not enabled, this has no effect.
1830
1831 config ZBOOT_ROM
1832         bool "Compressed boot loader in ROM/flash"
1833         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1834         help
1835           Say Y here if you intend to execute your compressed kernel image
1836           (zImage) directly from ROM or flash.  If unsure, say N.
1837
1838 config ZBOOT_ROM_MMCIF
1839         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
1840         depends on ZBOOT_ROM && ARCH_SH7372 && EXPERIMENTAL
1841         help
1842           Say Y here to include experimental MMCIF loading code in the
1843           ROM-able zImage. With this enabled it is possible to write the
1844           the ROM-able zImage kernel image to an MMC card and boot the
1845           kernel straight from the reset vector. At reset the processor
1846           Mask ROM will load the first part of the the ROM-able zImage
1847           which in turn loads the rest the kernel image to RAM using the
1848           MMCIF hardware block.
1849
1850 config CMDLINE
1851         string "Default kernel command string"
1852         default ""
1853         help
1854           On some architectures (EBSA110 and CATS), there is currently no way
1855           for the boot loader to pass arguments to the kernel. For these
1856           architectures, you should supply some command-line options at build
1857           time by entering them here. As a minimum, you should specify the
1858           memory size and the root device (e.g., mem=64M root=/dev/nfs).
1859
1860 choice
1861         prompt "Kernel command line type" if CMDLINE != ""
1862         default CMDLINE_FROM_BOOTLOADER
1863
1864 config CMDLINE_FROM_BOOTLOADER
1865         bool "Use bootloader kernel arguments if available"
1866         help
1867           Uses the command-line options passed by the boot loader. If
1868           the boot loader doesn't provide any, the default kernel command
1869           string provided in CMDLINE will be used.
1870
1871 config CMDLINE_EXTEND
1872         bool "Extend bootloader kernel arguments"
1873         help
1874           The command-line arguments provided by the boot loader will be
1875           appended to the default kernel command string.
1876
1877 config CMDLINE_FORCE
1878         bool "Always use the default kernel command string"
1879         help
1880           Always use the default kernel command string, even if the boot
1881           loader passes other arguments to the kernel.
1882           This is useful if you cannot or don't want to change the
1883           command-line options your boot loader passes to the kernel.
1884 endchoice
1885
1886 config XIP_KERNEL
1887         bool "Kernel Execute-In-Place from ROM"
1888         depends on !ZBOOT_ROM
1889         help
1890           Execute-In-Place allows the kernel to run from non-volatile storage
1891           directly addressable by the CPU, such as NOR flash. This saves RAM
1892           space since the text section of the kernel is not loaded from flash
1893           to RAM.  Read-write sections, such as the data section and stack,
1894           are still copied to RAM.  The XIP kernel is not compressed since
1895           it has to run directly from flash, so it will take more space to
1896           store it.  The flash address used to link the kernel object files,
1897           and for storing it, is configuration dependent. Therefore, if you
1898           say Y here, you must know the proper physical address where to
1899           store the kernel image depending on your own flash memory usage.
1900
1901           Also note that the make target becomes "make xipImage" rather than
1902           "make zImage" or "make Image".  The final kernel binary to put in
1903           ROM memory will be arch/arm/boot/xipImage.
1904
1905           If unsure, say N.
1906
1907 config XIP_PHYS_ADDR
1908         hex "XIP Kernel Physical Location"
1909         depends on XIP_KERNEL
1910         default "0x00080000"
1911         help
1912           This is the physical address in your flash memory the kernel will
1913           be linked for and stored to.  This address is dependent on your
1914           own flash usage.
1915
1916 config KEXEC
1917         bool "Kexec system call (EXPERIMENTAL)"
1918         depends on EXPERIMENTAL
1919         help
1920           kexec is a system call that implements the ability to shutdown your
1921           current kernel, and to start another kernel.  It is like a reboot
1922           but it is independent of the system firmware.   And like a reboot
1923           you can start any kernel with it, not just Linux.
1924
1925           It is an ongoing process to be certain the hardware in a machine
1926           is properly shutdown, so do not be surprised if this code does not
1927           initially work for you.  It may help to enable device hotplugging
1928           support.
1929
1930 config ATAGS_PROC
1931         bool "Export atags in procfs"
1932         depends on KEXEC
1933         default y
1934         help
1935           Should the atags used to boot the kernel be exported in an "atags"
1936           file in procfs. Useful with kexec.
1937
1938 config CRASH_DUMP
1939         bool "Build kdump crash kernel (EXPERIMENTAL)"
1940         depends on EXPERIMENTAL
1941         help
1942           Generate crash dump after being started by kexec. This should
1943           be normally only set in special crash dump kernels which are
1944           loaded in the main kernel with kexec-tools into a specially
1945           reserved region and then later executed after a crash by
1946           kdump/kexec. The crash dump kernel must be compiled to a
1947           memory address not used by the main kernel
1948
1949           For more details see Documentation/kdump/kdump.txt
1950
1951 config AUTO_ZRELADDR
1952         bool "Auto calculation of the decompressed kernel image address"
1953         depends on !ZBOOT_ROM && !ARCH_U300
1954         help
1955           ZRELADDR is the physical address where the decompressed kernel
1956           image will be placed. If AUTO_ZRELADDR is selected, the address
1957           will be determined at run-time by masking the current IP with
1958           0xf8000000. This assumes the zImage being placed in the first 128MB
1959           from start of memory.
1960
1961 endmenu
1962
1963 menu "CPU Power Management"
1964
1965 if ARCH_HAS_CPUFREQ
1966
1967 source "drivers/cpufreq/Kconfig"
1968
1969 config CPU_FREQ_IMX
1970         tristate "CPUfreq driver for i.MX CPUs"
1971         depends on ARCH_MXC && CPU_FREQ
1972         select CPU_FREQ_TABLE
1973         help
1974           This enables the CPUfreq driver for i.MX CPUs.
1975
1976 config CPU_FREQ_SA1100
1977         bool
1978
1979 config CPU_FREQ_SA1110
1980         bool
1981
1982 config CPU_FREQ_INTEGRATOR
1983         tristate "CPUfreq driver for ARM Integrator CPUs"
1984         depends on ARCH_INTEGRATOR && CPU_FREQ
1985         default y
1986         help
1987           This enables the CPUfreq driver for ARM Integrator CPUs.
1988
1989           For details, take a look at <file:Documentation/cpu-freq>.
1990
1991           If in doubt, say Y.
1992
1993 config CPU_FREQ_PXA
1994         bool
1995         depends on CPU_FREQ && ARCH_PXA && PXA25x
1996         default y
1997         select CPU_FREQ_DEFAULT_GOV_USERSPACE
1998
1999 config CPU_FREQ_S3C64XX
2000         bool "CPUfreq support for Samsung S3C64XX CPUs"
2001         depends on CPU_FREQ && CPU_S3C6410
2002
2003 config CPU_FREQ_S3C
2004         bool
2005         help
2006           Internal configuration node for common cpufreq on Samsung SoC
2007
2008 config CPU_FREQ_S3C24XX
2009         bool "CPUfreq driver for Samsung S3C24XX series CPUs (EXPERIMENTAL)"
2010         depends on ARCH_S3C2410 && CPU_FREQ && EXPERIMENTAL
2011         select CPU_FREQ_S3C
2012         help
2013           This enables the CPUfreq driver for the Samsung S3C24XX family
2014           of CPUs.
2015
2016           For details, take a look at <file:Documentation/cpu-freq>.
2017
2018           If in doubt, say N.
2019
2020 config CPU_FREQ_S3C24XX_PLL
2021         bool "Support CPUfreq changing of PLL frequency (EXPERIMENTAL)"
2022         depends on CPU_FREQ_S3C24XX && EXPERIMENTAL
2023         help
2024           Compile in support for changing the PLL frequency from the
2025           S3C24XX series CPUfreq driver. The PLL takes time to settle
2026           after a frequency change, so by default it is not enabled.
2027
2028           This also means that the PLL tables for the selected CPU(s) will
2029           be built which may increase the size of the kernel image.
2030
2031 config CPU_FREQ_S3C24XX_DEBUG
2032         bool "Debug CPUfreq Samsung driver core"
2033         depends on CPU_FREQ_S3C24XX
2034         help
2035           Enable s3c_freq_dbg for the Samsung S3C CPUfreq core
2036
2037 config CPU_FREQ_S3C24XX_IODEBUG
2038         bool "Debug CPUfreq Samsung driver IO timing"
2039         depends on CPU_FREQ_S3C24XX
2040         help
2041           Enable s3c_freq_iodbg for the Samsung S3C CPUfreq core
2042
2043 config CPU_FREQ_S3C24XX_DEBUGFS
2044         bool "Export debugfs for CPUFreq"
2045         depends on CPU_FREQ_S3C24XX && DEBUG_FS
2046         help
2047           Export status information via debugfs.
2048
2049 endif
2050
2051 source "drivers/cpuidle/Kconfig"
2052
2053 endmenu
2054
2055 menu "Floating point emulation"
2056
2057 comment "At least one emulation must be selected"
2058
2059 config FPE_NWFPE
2060         bool "NWFPE math emulation"
2061         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
2062         ---help---
2063           Say Y to include the NWFPE floating point emulator in the kernel.
2064           This is necessary to run most binaries. Linux does not currently
2065           support floating point hardware so you need to say Y here even if
2066           your machine has an FPA or floating point co-processor podule.
2067
2068           You may say N here if you are going to load the Acorn FPEmulator
2069           early in the bootup.
2070
2071 config FPE_NWFPE_XP
2072         bool "Support extended precision"
2073         depends on FPE_NWFPE
2074         help
2075           Say Y to include 80-bit support in the kernel floating-point
2076           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
2077           Note that gcc does not generate 80-bit operations by default,
2078           so in most cases this option only enlarges the size of the
2079           floating point emulator without any good reason.
2080
2081           You almost surely want to say N here.
2082
2083 config FPE_FASTFPE
2084         bool "FastFPE math emulation (EXPERIMENTAL)"
2085         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3 && EXPERIMENTAL
2086         ---help---
2087           Say Y here to include the FAST floating point emulator in the kernel.
2088           This is an experimental much faster emulator which now also has full
2089           precision for the mantissa.  It does not support any exceptions.
2090           It is very simple, and approximately 3-6 times faster than NWFPE.
2091
2092           It should be sufficient for most programs.  It may be not suitable
2093           for scientific calculations, but you have to check this for yourself.
2094           If you do not feel you need a faster FP emulation you should better
2095           choose NWFPE.
2096
2097 config VFP
2098         bool "VFP-format floating point maths"
2099         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2100         help
2101           Say Y to include VFP support code in the kernel. This is needed
2102           if your hardware includes a VFP unit.
2103
2104           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2105           release notes and additional status information.
2106
2107           Say N if your target does not have VFP hardware.
2108
2109 config VFPv3
2110         bool
2111         depends on VFP
2112         default y if CPU_V7
2113
2114 config NEON
2115         bool "Advanced SIMD (NEON) Extension support"
2116         depends on VFPv3 && CPU_V7
2117         help
2118           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2119           Extension.
2120
2121 endmenu
2122
2123 menu "Userspace binary formats"
2124
2125 source "fs/Kconfig.binfmt"
2126
2127 config ARTHUR
2128         tristate "RISC OS personality"
2129         depends on !AEABI
2130         help
2131           Say Y here to include the kernel code necessary if you want to run
2132           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2133           experimental; if this sounds frightening, say N and sleep in peace.
2134           You can also say M here to compile this support as a module (which
2135           will be called arthur).
2136
2137 endmenu
2138
2139 menu "Power management options"
2140
2141 source "kernel/power/Kconfig"
2142
2143 config ARCH_SUSPEND_POSSIBLE
2144         depends on !ARCH_S5P64X0 && !ARCH_S5PC100
2145         depends on CPU_ARM920T || CPU_ARM926T || CPU_SA1100 || \
2146                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_XSC3 || CPU_XSCALE
2147         def_bool y
2148
2149 endmenu
2150
2151 source "net/Kconfig"
2152
2153 source "drivers/Kconfig"
2154
2155 source "fs/Kconfig"
2156
2157 source "arch/arm/Kconfig.debug"
2158
2159 source "security/Kconfig"
2160
2161 source "crypto/Kconfig"
2162
2163 source "lib/Kconfig"