dma-mapping: detect and configure IOMMU in of_dma_configure
[firefly-linux-kernel-4.4.55.git] / arch / arm / include / asm / dma-mapping.h
1 #ifndef ASMARM_DMA_MAPPING_H
2 #define ASMARM_DMA_MAPPING_H
3
4 #ifdef __KERNEL__
5
6 #include <linux/mm_types.h>
7 #include <linux/scatterlist.h>
8 #include <linux/dma-attrs.h>
9 #include <linux/dma-debug.h>
10
11 #include <asm-generic/dma-coherent.h>
12 #include <asm/memory.h>
13
14 #include <xen/xen.h>
15 #include <asm/xen/hypervisor.h>
16
17 #define DMA_ERROR_CODE  (~0)
18 extern struct dma_map_ops arm_dma_ops;
19 extern struct dma_map_ops arm_coherent_dma_ops;
20
21 static inline struct dma_map_ops *__generic_dma_ops(struct device *dev)
22 {
23         if (dev && dev->archdata.dma_ops)
24                 return dev->archdata.dma_ops;
25         return &arm_dma_ops;
26 }
27
28 static inline struct dma_map_ops *get_dma_ops(struct device *dev)
29 {
30         if (xen_initial_domain())
31                 return xen_dma_ops;
32         else
33                 return __generic_dma_ops(dev);
34 }
35
36 static inline void set_dma_ops(struct device *dev, struct dma_map_ops *ops)
37 {
38         BUG_ON(!dev);
39         dev->archdata.dma_ops = ops;
40 }
41
42 #include <asm-generic/dma-mapping-common.h>
43
44 static inline int dma_set_mask(struct device *dev, u64 mask)
45 {
46         return get_dma_ops(dev)->set_dma_mask(dev, mask);
47 }
48
49 #ifdef __arch_page_to_dma
50 #error Please update to __arch_pfn_to_dma
51 #endif
52
53 /*
54  * dma_to_pfn/pfn_to_dma/dma_to_virt/virt_to_dma are architecture private
55  * functions used internally by the DMA-mapping API to provide DMA
56  * addresses. They must not be used by drivers.
57  */
58 #ifndef __arch_pfn_to_dma
59 static inline dma_addr_t pfn_to_dma(struct device *dev, unsigned long pfn)
60 {
61         if (dev)
62                 pfn -= dev->dma_pfn_offset;
63         return (dma_addr_t)__pfn_to_bus(pfn);
64 }
65
66 static inline unsigned long dma_to_pfn(struct device *dev, dma_addr_t addr)
67 {
68         unsigned long pfn = __bus_to_pfn(addr);
69
70         if (dev)
71                 pfn += dev->dma_pfn_offset;
72
73         return pfn;
74 }
75
76 static inline void *dma_to_virt(struct device *dev, dma_addr_t addr)
77 {
78         if (dev) {
79                 unsigned long pfn = dma_to_pfn(dev, addr);
80
81                 return phys_to_virt(__pfn_to_phys(pfn));
82         }
83
84         return (void *)__bus_to_virt((unsigned long)addr);
85 }
86
87 static inline dma_addr_t virt_to_dma(struct device *dev, void *addr)
88 {
89         if (dev)
90                 return pfn_to_dma(dev, virt_to_pfn(addr));
91
92         return (dma_addr_t)__virt_to_bus((unsigned long)(addr));
93 }
94
95 #else
96 static inline dma_addr_t pfn_to_dma(struct device *dev, unsigned long pfn)
97 {
98         return __arch_pfn_to_dma(dev, pfn);
99 }
100
101 static inline unsigned long dma_to_pfn(struct device *dev, dma_addr_t addr)
102 {
103         return __arch_dma_to_pfn(dev, addr);
104 }
105
106 static inline void *dma_to_virt(struct device *dev, dma_addr_t addr)
107 {
108         return __arch_dma_to_virt(dev, addr);
109 }
110
111 static inline dma_addr_t virt_to_dma(struct device *dev, void *addr)
112 {
113         return __arch_virt_to_dma(dev, addr);
114 }
115 #endif
116
117 /* The ARM override for dma_max_pfn() */
118 static inline unsigned long dma_max_pfn(struct device *dev)
119 {
120         return PHYS_PFN_OFFSET + dma_to_pfn(dev, *dev->dma_mask);
121 }
122 #define dma_max_pfn(dev) dma_max_pfn(dev)
123
124 static inline void arch_setup_dma_ops(struct device *dev, u64 dma_base,
125                                       u64 size, struct iommu_ops *iommu,
126                                       bool coherent)
127 {
128         if (coherent)
129                 set_dma_ops(dev, &arm_coherent_dma_ops);
130 }
131 #define arch_setup_dma_ops arch_setup_dma_ops
132
133 static inline dma_addr_t phys_to_dma(struct device *dev, phys_addr_t paddr)
134 {
135         unsigned int offset = paddr & ~PAGE_MASK;
136         return pfn_to_dma(dev, __phys_to_pfn(paddr)) + offset;
137 }
138
139 static inline phys_addr_t dma_to_phys(struct device *dev, dma_addr_t dev_addr)
140 {
141         unsigned int offset = dev_addr & ~PAGE_MASK;
142         return __pfn_to_phys(dma_to_pfn(dev, dev_addr)) + offset;
143 }
144
145 static inline bool dma_capable(struct device *dev, dma_addr_t addr, size_t size)
146 {
147         u64 limit, mask;
148
149         if (!dev->dma_mask)
150                 return 0;
151
152         mask = *dev->dma_mask;
153
154         limit = (mask + 1) & ~mask;
155         if (limit && size > limit)
156                 return 0;
157
158         if ((addr | (addr + size - 1)) & ~mask)
159                 return 0;
160
161         return 1;
162 }
163
164 static inline void dma_mark_clean(void *addr, size_t size) { }
165
166 /*
167  * DMA errors are defined by all-bits-set in the DMA address.
168  */
169 static inline int dma_mapping_error(struct device *dev, dma_addr_t dma_addr)
170 {
171         debug_dma_mapping_error(dev, dma_addr);
172         return dma_addr == DMA_ERROR_CODE;
173 }
174
175 /*
176  * Dummy noncoherent implementation.  We don't provide a dma_cache_sync
177  * function so drivers using this API are highlighted with build warnings.
178  */
179 static inline void *dma_alloc_noncoherent(struct device *dev, size_t size,
180                 dma_addr_t *handle, gfp_t gfp)
181 {
182         return NULL;
183 }
184
185 static inline void dma_free_noncoherent(struct device *dev, size_t size,
186                 void *cpu_addr, dma_addr_t handle)
187 {
188 }
189
190 extern int dma_supported(struct device *dev, u64 mask);
191
192 extern int arm_dma_set_mask(struct device *dev, u64 dma_mask);
193
194 /**
195  * arm_dma_alloc - allocate consistent memory for DMA
196  * @dev: valid struct device pointer, or NULL for ISA and EISA-like devices
197  * @size: required memory size
198  * @handle: bus-specific DMA address
199  * @attrs: optinal attributes that specific mapping properties
200  *
201  * Allocate some memory for a device for performing DMA.  This function
202  * allocates pages, and will return the CPU-viewed address, and sets @handle
203  * to be the device-viewed address.
204  */
205 extern void *arm_dma_alloc(struct device *dev, size_t size, dma_addr_t *handle,
206                            gfp_t gfp, struct dma_attrs *attrs);
207
208 #define dma_alloc_coherent(d, s, h, f) dma_alloc_attrs(d, s, h, f, NULL)
209
210 static inline void *dma_alloc_attrs(struct device *dev, size_t size,
211                                        dma_addr_t *dma_handle, gfp_t flag,
212                                        struct dma_attrs *attrs)
213 {
214         struct dma_map_ops *ops = get_dma_ops(dev);
215         void *cpu_addr;
216         BUG_ON(!ops);
217
218         cpu_addr = ops->alloc(dev, size, dma_handle, flag, attrs);
219         debug_dma_alloc_coherent(dev, size, *dma_handle, cpu_addr);
220         return cpu_addr;
221 }
222
223 /**
224  * arm_dma_free - free memory allocated by arm_dma_alloc
225  * @dev: valid struct device pointer, or NULL for ISA and EISA-like devices
226  * @size: size of memory originally requested in dma_alloc_coherent
227  * @cpu_addr: CPU-view address returned from dma_alloc_coherent
228  * @handle: device-view address returned from dma_alloc_coherent
229  * @attrs: optinal attributes that specific mapping properties
230  *
231  * Free (and unmap) a DMA buffer previously allocated by
232  * arm_dma_alloc().
233  *
234  * References to memory and mappings associated with cpu_addr/handle
235  * during and after this call executing are illegal.
236  */
237 extern void arm_dma_free(struct device *dev, size_t size, void *cpu_addr,
238                          dma_addr_t handle, struct dma_attrs *attrs);
239
240 #define dma_free_coherent(d, s, c, h) dma_free_attrs(d, s, c, h, NULL)
241
242 static inline void dma_free_attrs(struct device *dev, size_t size,
243                                      void *cpu_addr, dma_addr_t dma_handle,
244                                      struct dma_attrs *attrs)
245 {
246         struct dma_map_ops *ops = get_dma_ops(dev);
247         BUG_ON(!ops);
248
249         debug_dma_free_coherent(dev, size, cpu_addr, dma_handle);
250         ops->free(dev, size, cpu_addr, dma_handle, attrs);
251 }
252
253 /**
254  * arm_dma_mmap - map a coherent DMA allocation into user space
255  * @dev: valid struct device pointer, or NULL for ISA and EISA-like devices
256  * @vma: vm_area_struct describing requested user mapping
257  * @cpu_addr: kernel CPU-view address returned from dma_alloc_coherent
258  * @handle: device-view address returned from dma_alloc_coherent
259  * @size: size of memory originally requested in dma_alloc_coherent
260  * @attrs: optinal attributes that specific mapping properties
261  *
262  * Map a coherent DMA buffer previously allocated by dma_alloc_coherent
263  * into user space.  The coherent DMA buffer must not be freed by the
264  * driver until the user space mapping has been released.
265  */
266 extern int arm_dma_mmap(struct device *dev, struct vm_area_struct *vma,
267                         void *cpu_addr, dma_addr_t dma_addr, size_t size,
268                         struct dma_attrs *attrs);
269
270 /*
271  * This can be called during early boot to increase the size of the atomic
272  * coherent DMA pool above the default value of 256KiB. It must be called
273  * before postcore_initcall.
274  */
275 extern void __init init_dma_coherent_pool_size(unsigned long size);
276
277 /*
278  * For SA-1111, IXP425, and ADI systems  the dma-mapping functions are "magic"
279  * and utilize bounce buffers as needed to work around limited DMA windows.
280  *
281  * On the SA-1111, a bug limits DMA to only certain regions of RAM.
282  * On the IXP425, the PCI inbound window is 64MB (256MB total RAM)
283  * On some ADI engineering systems, PCI inbound window is 32MB (12MB total RAM)
284  *
285  * The following are helper functions used by the dmabounce subystem
286  *
287  */
288
289 /**
290  * dmabounce_register_dev
291  *
292  * @dev: valid struct device pointer
293  * @small_buf_size: size of buffers to use with small buffer pool
294  * @large_buf_size: size of buffers to use with large buffer pool (can be 0)
295  * @needs_bounce_fn: called to determine whether buffer needs bouncing
296  *
297  * This function should be called by low-level platform code to register
298  * a device as requireing DMA buffer bouncing. The function will allocate
299  * appropriate DMA pools for the device.
300  */
301 extern int dmabounce_register_dev(struct device *, unsigned long,
302                 unsigned long, int (*)(struct device *, dma_addr_t, size_t));
303
304 /**
305  * dmabounce_unregister_dev
306  *
307  * @dev: valid struct device pointer
308  *
309  * This function should be called by low-level platform code when device
310  * that was previously registered with dmabounce_register_dev is removed
311  * from the system.
312  *
313  */
314 extern void dmabounce_unregister_dev(struct device *);
315
316
317
318 /*
319  * The scatter list versions of the above methods.
320  */
321 extern int arm_dma_map_sg(struct device *, struct scatterlist *, int,
322                 enum dma_data_direction, struct dma_attrs *attrs);
323 extern void arm_dma_unmap_sg(struct device *, struct scatterlist *, int,
324                 enum dma_data_direction, struct dma_attrs *attrs);
325 extern void arm_dma_sync_sg_for_cpu(struct device *, struct scatterlist *, int,
326                 enum dma_data_direction);
327 extern void arm_dma_sync_sg_for_device(struct device *, struct scatterlist *, int,
328                 enum dma_data_direction);
329 extern int arm_dma_get_sgtable(struct device *dev, struct sg_table *sgt,
330                 void *cpu_addr, dma_addr_t dma_addr, size_t size,
331                 struct dma_attrs *attrs);
332
333 #endif /* __KERNEL__ */
334 #endif