Merge tag 'v4.4.47' into linux-linaro-lsk-v4.4
[firefly-linux-kernel-4.4.55.git] / arch / arm / include / asm / kvm_mmu.h
1 /*
2  * Copyright (C) 2012 - Virtual Open Systems and Columbia University
3  * Author: Christoffer Dall <c.dall@virtualopensystems.com>
4  *
5  * This program is free software; you can redistribute it and/or modify
6  * it under the terms of the GNU General Public License, version 2, as
7  * published by the Free Software Foundation.
8  *
9  * This program is distributed in the hope that it will be useful,
10  * but WITHOUT ANY WARRANTY; without even the implied warranty of
11  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
12  * GNU General Public License for more details.
13  *
14  * You should have received a copy of the GNU General Public License
15  * along with this program; if not, write to the Free Software
16  * Foundation, 51 Franklin Street, Fifth Floor, Boston, MA  02110-1301, USA.
17  */
18
19 #ifndef __ARM_KVM_MMU_H__
20 #define __ARM_KVM_MMU_H__
21
22 #include <asm/memory.h>
23 #include <asm/page.h>
24
25 /*
26  * We directly use the kernel VA for the HYP, as we can directly share
27  * the mapping (HTTBR "covers" TTBR1).
28  */
29 #define HYP_PAGE_OFFSET_MASK    UL(~0)
30 #define HYP_PAGE_OFFSET         PAGE_OFFSET
31 #define KERN_TO_HYP(kva)        (kva)
32
33 /*
34  * Our virtual mapping for the boot-time MMU-enable code. Must be
35  * shared across all the page-tables. Conveniently, we use the vectors
36  * page, where no kernel data will ever be shared with HYP.
37  */
38 #define TRAMPOLINE_VA           UL(CONFIG_VECTORS_BASE)
39
40 /*
41  * KVM_MMU_CACHE_MIN_PAGES is the number of stage2 page table translation levels.
42  */
43 #define KVM_MMU_CACHE_MIN_PAGES 2
44
45 #ifndef __ASSEMBLY__
46
47 #include <linux/highmem.h>
48 #include <asm/cacheflush.h>
49 #include <asm/pgalloc.h>
50
51 int create_hyp_mappings(void *from, void *to);
52 int create_hyp_io_mappings(void *from, void *to, phys_addr_t);
53 void free_boot_hyp_pgd(void);
54 void free_hyp_pgds(void);
55
56 void stage2_unmap_vm(struct kvm *kvm);
57 int kvm_alloc_stage2_pgd(struct kvm *kvm);
58 void kvm_free_stage2_pgd(struct kvm *kvm);
59 int kvm_phys_addr_ioremap(struct kvm *kvm, phys_addr_t guest_ipa,
60                           phys_addr_t pa, unsigned long size, bool writable);
61
62 int kvm_handle_guest_abort(struct kvm_vcpu *vcpu, struct kvm_run *run);
63
64 void kvm_mmu_free_memory_caches(struct kvm_vcpu *vcpu);
65
66 phys_addr_t kvm_mmu_get_httbr(void);
67 phys_addr_t kvm_mmu_get_boot_httbr(void);
68 phys_addr_t kvm_get_idmap_vector(void);
69 phys_addr_t kvm_get_idmap_start(void);
70 int kvm_mmu_init(void);
71 void kvm_clear_hyp_idmap(void);
72
73 static inline void kvm_set_pmd(pmd_t *pmd, pmd_t new_pmd)
74 {
75         *pmd = new_pmd;
76         flush_pmd_entry(pmd);
77 }
78
79 static inline void kvm_set_pte(pte_t *pte, pte_t new_pte)
80 {
81         *pte = new_pte;
82         /*
83          * flush_pmd_entry just takes a void pointer and cleans the necessary
84          * cache entries, so we can reuse the function for ptes.
85          */
86         flush_pmd_entry(pte);
87 }
88
89 static inline void kvm_clean_pgd(pgd_t *pgd)
90 {
91         clean_dcache_area(pgd, PTRS_PER_S2_PGD * sizeof(pgd_t));
92 }
93
94 static inline void kvm_clean_pmd(pmd_t *pmd)
95 {
96         clean_dcache_area(pmd, PTRS_PER_PMD * sizeof(pmd_t));
97 }
98
99 static inline void kvm_clean_pmd_entry(pmd_t *pmd)
100 {
101         clean_pmd_entry(pmd);
102 }
103
104 static inline void kvm_clean_pte(pte_t *pte)
105 {
106         clean_pte_table(pte);
107 }
108
109 static inline void kvm_set_s2pte_writable(pte_t *pte)
110 {
111         pte_val(*pte) |= L_PTE_S2_RDWR;
112 }
113
114 static inline void kvm_set_s2pmd_writable(pmd_t *pmd)
115 {
116         pmd_val(*pmd) |= L_PMD_S2_RDWR;
117 }
118
119 static inline void kvm_set_s2pte_readonly(pte_t *pte)
120 {
121         pte_val(*pte) = (pte_val(*pte) & ~L_PTE_S2_RDWR) | L_PTE_S2_RDONLY;
122 }
123
124 static inline bool kvm_s2pte_readonly(pte_t *pte)
125 {
126         return (pte_val(*pte) & L_PTE_S2_RDWR) == L_PTE_S2_RDONLY;
127 }
128
129 static inline void kvm_set_s2pmd_readonly(pmd_t *pmd)
130 {
131         pmd_val(*pmd) = (pmd_val(*pmd) & ~L_PMD_S2_RDWR) | L_PMD_S2_RDONLY;
132 }
133
134 static inline bool kvm_s2pmd_readonly(pmd_t *pmd)
135 {
136         return (pmd_val(*pmd) & L_PMD_S2_RDWR) == L_PMD_S2_RDONLY;
137 }
138
139
140 /* Open coded p*d_addr_end that can deal with 64bit addresses */
141 #define kvm_pgd_addr_end(addr, end)                                     \
142 ({      u64 __boundary = ((addr) + PGDIR_SIZE) & PGDIR_MASK;            \
143         (__boundary - 1 < (end) - 1)? __boundary: (end);                \
144 })
145
146 #define kvm_pud_addr_end(addr,end)              (end)
147
148 #define kvm_pmd_addr_end(addr, end)                                     \
149 ({      u64 __boundary = ((addr) + PMD_SIZE) & PMD_MASK;                \
150         (__boundary - 1 < (end) - 1)? __boundary: (end);                \
151 })
152
153 #define kvm_pgd_index(addr)                     pgd_index(addr)
154
155 static inline bool kvm_page_empty(void *ptr)
156 {
157         struct page *ptr_page = virt_to_page(ptr);
158         return page_count(ptr_page) == 1;
159 }
160
161 #define kvm_pte_table_empty(kvm, ptep) kvm_page_empty(ptep)
162 #define kvm_pmd_table_empty(kvm, pmdp) kvm_page_empty(pmdp)
163 #define kvm_pud_table_empty(kvm, pudp) (0)
164
165 #define KVM_PREALLOC_LEVEL      0
166
167 static inline void *kvm_get_hwpgd(struct kvm *kvm)
168 {
169         return kvm->arch.pgd;
170 }
171
172 static inline unsigned int kvm_get_hwpgd_size(void)
173 {
174         return PTRS_PER_S2_PGD * sizeof(pgd_t);
175 }
176
177 struct kvm;
178
179 #define kvm_flush_dcache_to_poc(a,l)    __cpuc_flush_dcache_area((a), (l))
180
181 static inline bool vcpu_has_cache_enabled(struct kvm_vcpu *vcpu)
182 {
183         return (vcpu->arch.cp15[c1_SCTLR] & 0b101) == 0b101;
184 }
185
186 static inline void __coherent_cache_guest_page(struct kvm_vcpu *vcpu, pfn_t pfn,
187                                                unsigned long size,
188                                                bool ipa_uncached)
189 {
190         /*
191          * If we are going to insert an instruction page and the icache is
192          * either VIPT or PIPT, there is a potential problem where the host
193          * (or another VM) may have used the same page as this guest, and we
194          * read incorrect data from the icache.  If we're using a PIPT cache,
195          * we can invalidate just that page, but if we are using a VIPT cache
196          * we need to invalidate the entire icache - damn shame - as written
197          * in the ARM ARM (DDI 0406C.b - Page B3-1393).
198          *
199          * VIVT caches are tagged using both the ASID and the VMID and doesn't
200          * need any kind of flushing (DDI 0406C.b - Page B3-1392).
201          *
202          * We need to do this through a kernel mapping (using the
203          * user-space mapping has proved to be the wrong
204          * solution). For that, we need to kmap one page at a time,
205          * and iterate over the range.
206          */
207
208         bool need_flush = !vcpu_has_cache_enabled(vcpu) || ipa_uncached;
209
210         VM_BUG_ON(size & ~PAGE_MASK);
211
212         if (!need_flush && !icache_is_pipt())
213                 goto vipt_cache;
214
215         while (size) {
216                 void *va = kmap_atomic_pfn(pfn);
217
218                 if (need_flush)
219                         kvm_flush_dcache_to_poc(va, PAGE_SIZE);
220
221                 if (icache_is_pipt())
222                         __cpuc_coherent_user_range((unsigned long)va,
223                                                    (unsigned long)va + PAGE_SIZE);
224
225                 size -= PAGE_SIZE;
226                 pfn++;
227
228                 kunmap_atomic(va);
229         }
230
231 vipt_cache:
232         if (!icache_is_pipt() && !icache_is_vivt_asid_tagged()) {
233                 /* any kind of VIPT cache */
234                 __flush_icache_all();
235         }
236 }
237
238 static inline void __kvm_flush_dcache_pte(pte_t pte)
239 {
240         void *va = kmap_atomic(pte_page(pte));
241
242         kvm_flush_dcache_to_poc(va, PAGE_SIZE);
243
244         kunmap_atomic(va);
245 }
246
247 static inline void __kvm_flush_dcache_pmd(pmd_t pmd)
248 {
249         unsigned long size = PMD_SIZE;
250         pfn_t pfn = pmd_pfn(pmd);
251
252         while (size) {
253                 void *va = kmap_atomic_pfn(pfn);
254
255                 kvm_flush_dcache_to_poc(va, PAGE_SIZE);
256
257                 pfn++;
258                 size -= PAGE_SIZE;
259
260                 kunmap_atomic(va);
261         }
262 }
263
264 static inline void __kvm_flush_dcache_pud(pud_t pud)
265 {
266 }
267
268 #define kvm_virt_to_phys(x)             virt_to_idmap((unsigned long)(x))
269
270 void kvm_set_way_flush(struct kvm_vcpu *vcpu);
271 void kvm_toggle_cache(struct kvm_vcpu *vcpu, bool was_enabled);
272
273 static inline bool __kvm_cpu_uses_extended_idmap(void)
274 {
275         return false;
276 }
277
278 static inline void __kvm_extend_hypmap(pgd_t *boot_hyp_pgd,
279                                        pgd_t *hyp_pgd,
280                                        pgd_t *merged_hyp_pgd,
281                                        unsigned long hyp_idmap_start) { }
282
283 static inline unsigned int kvm_get_vmid_bits(void)
284 {
285         return 8;
286 }
287
288 #endif  /* !__ASSEMBLY__ */
289
290 #endif /* __ARM_KVM_MMU_H__ */