ARM: at91: move at91rm9200 sdramc defines to at91rm9200_sdramc.h
[firefly-linux-kernel-4.4.55.git] / arch / arm / mach-at91 / pm.h
1 /*
2  * AT91 Power Management
3  *
4  * Copyright (C) 2005 David Brownell
5  *
6  * This program is free software; you can redistribute it and/or modify
7  * it under the terms of the GNU General Public License as published by
8  * the Free Software Foundation; either version 2 of the License, or
9  * (at your option) any later version.
10  */
11 #ifndef __ARCH_ARM_MACH_AT91_PM
12 #define __ARCH_ARM_MACH_AT91_PM
13
14 #ifdef CONFIG_ARCH_AT91RM9200
15 #include <mach/at91rm9200_mc.h>
16 #include <mach/at91rm9200_sdramc.h>
17
18 /*
19  * The AT91RM9200 goes into self-refresh mode with this command, and will
20  * terminate self-refresh automatically on the next SDRAM access.
21  *
22  * Self-refresh mode is exited as soon as a memory access is made, but we don't
23  * know for sure when that happens. However, we need to restore the low-power
24  * mode if it was enabled before going idle. Restoring low-power mode while
25  * still in self-refresh is "not recommended", but seems to work.
26  */
27
28 static inline void at91rm9200_standby(void)
29 {
30         u32 lpr = at91_sys_read(AT91RM9200_SDRAMC_LPR);
31
32         asm volatile(
33                 "b    1f\n\t"
34                 ".align    5\n\t"
35                 "1:  mcr    p15, 0, %0, c7, c10, 4\n\t"
36                 "    str    %0, [%1, %2]\n\t"
37                 "    str    %3, [%1, %4]\n\t"
38                 "    mcr    p15, 0, %0, c7, c0, 4\n\t"
39                 "    str    %5, [%1, %2]"
40                 :
41                 : "r" (0), "r" (AT91_BASE_SYS), "r" (AT91RM9200_SDRAMC_LPR),
42                   "r" (1), "r" (AT91RM9200_SDRAMC_SRR),
43                   "r" (lpr));
44 }
45
46 #define at91_standby at91rm9200_standby
47
48 #elif defined(CONFIG_ARCH_AT91SAM9G45)
49 #include <mach/at91sam9_ddrsdr.h>
50
51 /* We manage both DDRAM/SDRAM controllers, we need more than one value to
52  * remember.
53  */
54 static inline void at91sam9g45_standby(void)
55 {
56         /* Those two values allow us to delay self-refresh activation
57          * to the maximum. */
58         u32 lpr0, lpr1;
59         u32 saved_lpr0, saved_lpr1;
60
61         saved_lpr1 = at91_ramc_read(1, AT91_DDRSDRC_LPR);
62         lpr1 = saved_lpr1 & ~AT91_DDRSDRC_LPCB;
63         lpr1 |= AT91_DDRSDRC_LPCB_SELF_REFRESH;
64
65         saved_lpr0 = at91_ramc_read(0, AT91_DDRSDRC_LPR);
66         lpr0 = saved_lpr0 & ~AT91_DDRSDRC_LPCB;
67         lpr0 |= AT91_DDRSDRC_LPCB_SELF_REFRESH;
68
69         /* self-refresh mode now */
70         at91_ramc_write(0, AT91_DDRSDRC_LPR, lpr0);
71         at91_ramc_write(1, AT91_DDRSDRC_LPR, lpr1);
72
73         cpu_do_idle();
74
75         at91_ramc_write(0, AT91_DDRSDRC_LPR, saved_lpr0);
76         at91_ramc_write(1, AT91_DDRSDRC_LPR, saved_lpr1);
77 }
78
79 #define at91_standby at91sam9g45_standby
80
81 #else
82 #include <mach/at91sam9_sdramc.h>
83
84 #ifdef CONFIG_ARCH_AT91SAM9263
85 /*
86  * FIXME either or both the SDRAM controllers (EB0, EB1) might be in use;
87  * handle those cases both here and in the Suspend-To-RAM support.
88  */
89 #warning Assuming EB1 SDRAM controller is *NOT* used
90 #endif
91
92 static inline void at91sam9_standby(void)
93 {
94         u32 saved_lpr, lpr;
95
96         saved_lpr = at91_ramc_read(0, AT91_SDRAMC_LPR);
97
98         lpr = saved_lpr & ~AT91_SDRAMC_LPCB;
99         at91_ramc_write(0, AT91_SDRAMC_LPR, lpr |
100                         AT91_SDRAMC_LPCB_SELF_REFRESH);
101
102         cpu_do_idle();
103
104         at91_ramc_write(0, AT91_SDRAMC_LPR, saved_lpr);
105 }
106
107 #define at91_standby at91sam9_standby
108
109 #endif
110
111 #endif