4880b0f7036243257973fd92fb3bb5322d17e470
[firefly-linux-kernel-4.4.55.git] / arch / arm / mach-mvebu / platsmp.c
1 /*
2  * Symmetric Multi Processing (SMP) support for Armada XP
3  *
4  * Copyright (C) 2012 Marvell
5  *
6  * Lior Amsalem <alior@marvell.com>
7  * Yehuda Yitschak <yehuday@marvell.com>
8  * Gregory CLEMENT <gregory.clement@free-electrons.com>
9  * Thomas Petazzoni <thomas.petazzoni@free-electrons.com>
10  *
11  * This file is licensed under the terms of the GNU General Public
12  * License version 2.  This program is licensed "as is" without any
13  * warranty of any kind, whether express or implied.
14  *
15  * The Armada XP SoC has 4 ARMv7 PJ4B CPUs running in full HW coherency
16  * This file implements the routines for preparing the SMP infrastructure
17  * and waking up the secondary CPUs
18  */
19
20 #include <linux/init.h>
21 #include <linux/smp.h>
22 #include <linux/clk.h>
23 #include <linux/of.h>
24 #include <linux/of_address.h>
25 #include <linux/mbus.h>
26 #include <asm/cacheflush.h>
27 #include <asm/smp_plat.h>
28 #include "common.h"
29 #include "armada-370-xp.h"
30 #include "pmsu.h"
31 #include "coherency.h"
32
33 #define AXP_BOOTROM_BASE 0xfff00000
34 #define AXP_BOOTROM_SIZE 0x100000
35
36 static struct clk *__init get_cpu_clk(int cpu)
37 {
38         struct clk *cpu_clk;
39         struct device_node *np = of_get_cpu_node(cpu, NULL);
40
41         if (WARN(!np, "missing cpu node\n"))
42                 return NULL;
43         cpu_clk = of_clk_get(np, 0);
44         if (WARN_ON(IS_ERR(cpu_clk)))
45                 return NULL;
46         return cpu_clk;
47 }
48
49 static void __init set_secondary_cpus_clock(void)
50 {
51         int thiscpu, cpu;
52         unsigned long rate;
53         struct clk *cpu_clk;
54
55         thiscpu = smp_processor_id();
56         cpu_clk = get_cpu_clk(thiscpu);
57         if (!cpu_clk)
58                 return;
59         clk_prepare_enable(cpu_clk);
60         rate = clk_get_rate(cpu_clk);
61
62         /* set all the other CPU clk to the same rate than the boot CPU */
63         for_each_possible_cpu(cpu) {
64                 if (cpu == thiscpu)
65                         continue;
66                 cpu_clk = get_cpu_clk(cpu);
67                 if (!cpu_clk)
68                         return;
69                 clk_set_rate(cpu_clk, rate);
70                 clk_prepare_enable(cpu_clk);
71         }
72 }
73
74 static int armada_xp_boot_secondary(unsigned int cpu, struct task_struct *idle)
75 {
76         int ret, hw_cpu;
77
78         pr_info("Booting CPU %d\n", cpu);
79
80         hw_cpu = cpu_logical_map(cpu);
81         mvebu_pmsu_set_cpu_boot_addr(hw_cpu, armada_xp_secondary_startup);
82         ret = mvebu_cpu_reset_deassert(hw_cpu);
83         if (ret) {
84                 pr_warn("unable to boot CPU: %d\n", ret);
85                 return ret;
86         }
87
88         return 0;
89 }
90
91 static void __init armada_xp_smp_init_cpus(void)
92 {
93         unsigned int ncores = num_possible_cpus();
94
95         if (ncores == 0 || ncores > ARMADA_XP_MAX_CPUS)
96                 panic("Invalid number of CPUs in DT\n");
97 }
98
99 static void __init armada_xp_smp_prepare_cpus(unsigned int max_cpus)
100 {
101         struct device_node *node;
102         struct resource res;
103         int err;
104
105         set_secondary_cpus_clock();
106         flush_cache_all();
107         set_cpu_coherent();
108
109         /*
110          * In order to boot the secondary CPUs we need to ensure
111          * the bootROM is mapped at the correct address.
112          */
113         node = of_find_compatible_node(NULL, NULL, "marvell,bootrom");
114         if (!node)
115                 panic("Cannot find 'marvell,bootrom' compatible node");
116
117         err = of_address_to_resource(node, 0, &res);
118         if (err < 0)
119                 panic("Cannot get 'bootrom' node address");
120
121         if (res.start != AXP_BOOTROM_BASE ||
122             resource_size(&res) != AXP_BOOTROM_SIZE)
123                 panic("The address for the BootROM is incorrect");
124 }
125
126 struct smp_operations armada_xp_smp_ops __initdata = {
127         .smp_init_cpus          = armada_xp_smp_init_cpus,
128         .smp_prepare_cpus       = armada_xp_smp_prepare_cpus,
129         .smp_boot_secondary     = armada_xp_boot_secondary,
130 #ifdef CONFIG_HOTPLUG_CPU
131         .cpu_die                = armada_xp_cpu_die,
132 #endif
133 };
134
135 CPU_METHOD_OF_DECLARE(armada_xp_smp, "marvell,armada-xp-smp",
136                       &armada_xp_smp_ops);