27451b1ba3f1cc9470e38899627b8b390f8bc138
[firefly-linux-kernel-4.4.55.git] / arch / arm / mach-mxs / timer.c
1 /*
2  *  Copyright (C) 2000-2001 Deep Blue Solutions
3  *  Copyright (C) 2002 Shane Nay (shane@minirl.com)
4  *  Copyright (C) 2006-2007 Pavel Pisa (ppisa@pikron.com)
5  *  Copyright (C) 2008 Juergen Beisert (kernel@pengutronix.de)
6  *  Copyright (C) 2010 Freescale Semiconductor, Inc. All Rights Reserved.
7  *
8  * This program is free software; you can redistribute it and/or
9  * modify it under the terms of the GNU General Public License
10  * as published by the Free Software Foundation; either version 2
11  * of the License, or (at your option) any later version.
12  * This program is distributed in the hope that it will be useful,
13  * but WITHOUT ANY WARRANTY; without even the implied warranty of
14  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15  * GNU General Public License for more details.
16  *
17  * You should have received a copy of the GNU General Public License
18  * along with this program; if not, write to the Free Software
19  * Foundation, Inc., 51 Franklin Street, Fifth Floor, Boston,
20  * MA 02110-1301, USA.
21  */
22
23 #include <linux/err.h>
24 #include <linux/interrupt.h>
25 #include <linux/irq.h>
26 #include <linux/clockchips.h>
27 #include <linux/clk.h>
28 #include <linux/of.h>
29 #include <linux/of_irq.h>
30
31 #include <asm/mach/time.h>
32 #include <asm/sched_clock.h>
33 #include <mach/mxs.h>
34 #include <mach/common.h>
35
36 /*
37  * There are 2 versions of the timrot on Freescale MXS-based SoCs.
38  * The v1 on MX23 only gets 16 bits counter, while v2 on MX28
39  * extends the counter to 32 bits.
40  *
41  * The implementation uses two timers, one for clock_event and
42  * another for clocksource. MX28 uses timrot 0 and 1, while MX23
43  * uses 0 and 2.
44  */
45
46 #define MX23_TIMROT_VERSION_OFFSET      0x0a0
47 #define MX28_TIMROT_VERSION_OFFSET      0x120
48 #define BP_TIMROT_MAJOR_VERSION         24
49 #define BV_TIMROT_VERSION_1             0x01
50 #define BV_TIMROT_VERSION_2             0x02
51 #define timrot_is_v1()  (timrot_major_version == BV_TIMROT_VERSION_1)
52
53 /*
54  * There are 4 registers for each timrotv2 instance, and 2 registers
55  * for each timrotv1. So address step 0x40 in macros below strides
56  * one instance of timrotv2 while two instances of timrotv1.
57  *
58  * As the result, HW_TIMROT_XXXn(1) defines the address of timrot1
59  * on MX28 while timrot2 on MX23.
60  */
61 /* common between v1 and v2 */
62 #define HW_TIMROT_ROTCTRL               0x00
63 #define HW_TIMROT_TIMCTRLn(n)           (0x20 + (n) * 0x40)
64 /* v1 only */
65 #define HW_TIMROT_TIMCOUNTn(n)          (0x30 + (n) * 0x40)
66 /* v2 only */
67 #define HW_TIMROT_RUNNING_COUNTn(n)     (0x30 + (n) * 0x40)
68 #define HW_TIMROT_FIXED_COUNTn(n)       (0x40 + (n) * 0x40)
69
70 #define BM_TIMROT_TIMCTRLn_RELOAD       (1 << 6)
71 #define BM_TIMROT_TIMCTRLn_UPDATE       (1 << 7)
72 #define BM_TIMROT_TIMCTRLn_IRQ_EN       (1 << 14)
73 #define BM_TIMROT_TIMCTRLn_IRQ          (1 << 15)
74 #define BP_TIMROT_TIMCTRLn_SELECT       0
75 #define BV_TIMROTv1_TIMCTRLn_SELECT__32KHZ_XTAL 0x8
76 #define BV_TIMROTv2_TIMCTRLn_SELECT__32KHZ_XTAL 0xb
77
78 static struct clock_event_device mxs_clockevent_device;
79 static enum clock_event_mode mxs_clockevent_mode = CLOCK_EVT_MODE_UNUSED;
80
81 static void __iomem *mxs_timrot_base = MXS_IO_ADDRESS(MXS_TIMROT_BASE_ADDR);
82 static u32 timrot_major_version;
83
84 static inline void timrot_irq_disable(void)
85 {
86         __mxs_clrl(BM_TIMROT_TIMCTRLn_IRQ_EN,
87                         mxs_timrot_base + HW_TIMROT_TIMCTRLn(0));
88 }
89
90 static inline void timrot_irq_enable(void)
91 {
92         __mxs_setl(BM_TIMROT_TIMCTRLn_IRQ_EN,
93                         mxs_timrot_base + HW_TIMROT_TIMCTRLn(0));
94 }
95
96 static void timrot_irq_acknowledge(void)
97 {
98         __mxs_clrl(BM_TIMROT_TIMCTRLn_IRQ,
99                         mxs_timrot_base + HW_TIMROT_TIMCTRLn(0));
100 }
101
102 static cycle_t timrotv1_get_cycles(struct clocksource *cs)
103 {
104         return ~((__raw_readl(mxs_timrot_base + HW_TIMROT_TIMCOUNTn(1))
105                         & 0xffff0000) >> 16);
106 }
107
108 static int timrotv1_set_next_event(unsigned long evt,
109                                         struct clock_event_device *dev)
110 {
111         /* timrot decrements the count */
112         __raw_writel(evt, mxs_timrot_base + HW_TIMROT_TIMCOUNTn(0));
113
114         return 0;
115 }
116
117 static int timrotv2_set_next_event(unsigned long evt,
118                                         struct clock_event_device *dev)
119 {
120         /* timrot decrements the count */
121         __raw_writel(evt, mxs_timrot_base + HW_TIMROT_FIXED_COUNTn(0));
122
123         return 0;
124 }
125
126 static irqreturn_t mxs_timer_interrupt(int irq, void *dev_id)
127 {
128         struct clock_event_device *evt = dev_id;
129
130         timrot_irq_acknowledge();
131         evt->event_handler(evt);
132
133         return IRQ_HANDLED;
134 }
135
136 static struct irqaction mxs_timer_irq = {
137         .name           = "MXS Timer Tick",
138         .dev_id         = &mxs_clockevent_device,
139         .flags          = IRQF_TIMER | IRQF_IRQPOLL,
140         .handler        = mxs_timer_interrupt,
141 };
142
143 #ifdef DEBUG
144 static const char *clock_event_mode_label[] const = {
145         [CLOCK_EVT_MODE_PERIODIC] = "CLOCK_EVT_MODE_PERIODIC",
146         [CLOCK_EVT_MODE_ONESHOT]  = "CLOCK_EVT_MODE_ONESHOT",
147         [CLOCK_EVT_MODE_SHUTDOWN] = "CLOCK_EVT_MODE_SHUTDOWN",
148         [CLOCK_EVT_MODE_UNUSED]   = "CLOCK_EVT_MODE_UNUSED"
149 };
150 #endif /* DEBUG */
151
152 static void mxs_set_mode(enum clock_event_mode mode,
153                                 struct clock_event_device *evt)
154 {
155         /* Disable interrupt in timer module */
156         timrot_irq_disable();
157
158         if (mode != mxs_clockevent_mode) {
159                 /* Set event time into the furthest future */
160                 if (timrot_is_v1())
161                         __raw_writel(0xffff,
162                                 mxs_timrot_base + HW_TIMROT_TIMCOUNTn(1));
163                 else
164                         __raw_writel(0xffffffff,
165                                 mxs_timrot_base + HW_TIMROT_FIXED_COUNTn(1));
166
167                 /* Clear pending interrupt */
168                 timrot_irq_acknowledge();
169         }
170
171 #ifdef DEBUG
172         pr_info("%s: changing mode from %s to %s\n", __func__,
173                 clock_event_mode_label[mxs_clockevent_mode],
174                 clock_event_mode_label[mode]);
175 #endif /* DEBUG */
176
177         /* Remember timer mode */
178         mxs_clockevent_mode = mode;
179
180         switch (mode) {
181         case CLOCK_EVT_MODE_PERIODIC:
182                 pr_err("%s: Periodic mode is not implemented\n", __func__);
183                 break;
184         case CLOCK_EVT_MODE_ONESHOT:
185                 timrot_irq_enable();
186                 break;
187         case CLOCK_EVT_MODE_SHUTDOWN:
188         case CLOCK_EVT_MODE_UNUSED:
189         case CLOCK_EVT_MODE_RESUME:
190                 /* Left event sources disabled, no more interrupts appear */
191                 break;
192         }
193 }
194
195 static struct clock_event_device mxs_clockevent_device = {
196         .name           = "mxs_timrot",
197         .features       = CLOCK_EVT_FEAT_ONESHOT,
198         .set_mode       = mxs_set_mode,
199         .set_next_event = timrotv2_set_next_event,
200         .rating         = 200,
201 };
202
203 static int __init mxs_clockevent_init(struct clk *timer_clk)
204 {
205         if (timrot_is_v1())
206                 mxs_clockevent_device.set_next_event = timrotv1_set_next_event;
207         mxs_clockevent_device.cpumask = cpumask_of(0);
208         clockevents_config_and_register(&mxs_clockevent_device,
209                                         clk_get_rate(timer_clk), 0xf,
210                                         timrot_is_v1() ? 0xfffe : 0xfffffffe);
211
212         return 0;
213 }
214
215 static struct clocksource clocksource_mxs = {
216         .name           = "mxs_timer",
217         .rating         = 200,
218         .read           = timrotv1_get_cycles,
219         .mask           = CLOCKSOURCE_MASK(16),
220         .flags          = CLOCK_SOURCE_IS_CONTINUOUS,
221 };
222
223 static u32 notrace mxs_read_sched_clock_v2(void)
224 {
225         return ~readl_relaxed(mxs_timrot_base + HW_TIMROT_RUNNING_COUNTn(1));
226 }
227
228 static int __init mxs_clocksource_init(struct clk *timer_clk)
229 {
230         unsigned int c = clk_get_rate(timer_clk);
231
232         if (timrot_is_v1())
233                 clocksource_register_hz(&clocksource_mxs, c);
234         else {
235                 clocksource_mmio_init(mxs_timrot_base + HW_TIMROT_RUNNING_COUNTn(1),
236                         "mxs_timer", c, 200, 32, clocksource_mmio_readl_down);
237                 setup_sched_clock(mxs_read_sched_clock_v2, 32, c);
238         }
239
240         return 0;
241 }
242
243 void __init mxs_timer_init(void)
244 {
245         struct device_node *np;
246         struct clk *timer_clk;
247         int irq;
248
249         np = of_find_compatible_node(NULL, NULL, "fsl,timrot");
250         if (!np) {
251                 pr_err("%s: failed find timrot node\n", __func__);
252                 return;
253         }
254
255         timer_clk = clk_get_sys("timrot", NULL);
256         if (IS_ERR(timer_clk)) {
257                 pr_err("%s: failed to get clk\n", __func__);
258                 return;
259         }
260
261         clk_prepare_enable(timer_clk);
262
263         /*
264          * Initialize timers to a known state
265          */
266         mxs_reset_block(mxs_timrot_base + HW_TIMROT_ROTCTRL);
267
268         /* get timrot version */
269         timrot_major_version = __raw_readl(mxs_timrot_base +
270                                 (cpu_is_mx23() ? MX23_TIMROT_VERSION_OFFSET :
271                                                 MX28_TIMROT_VERSION_OFFSET));
272         timrot_major_version >>= BP_TIMROT_MAJOR_VERSION;
273
274         /* one for clock_event */
275         __raw_writel((timrot_is_v1() ?
276                         BV_TIMROTv1_TIMCTRLn_SELECT__32KHZ_XTAL :
277                         BV_TIMROTv2_TIMCTRLn_SELECT__32KHZ_XTAL) |
278                         BM_TIMROT_TIMCTRLn_UPDATE |
279                         BM_TIMROT_TIMCTRLn_IRQ_EN,
280                         mxs_timrot_base + HW_TIMROT_TIMCTRLn(0));
281
282         /* another for clocksource */
283         __raw_writel((timrot_is_v1() ?
284                         BV_TIMROTv1_TIMCTRLn_SELECT__32KHZ_XTAL :
285                         BV_TIMROTv2_TIMCTRLn_SELECT__32KHZ_XTAL) |
286                         BM_TIMROT_TIMCTRLn_RELOAD,
287                         mxs_timrot_base + HW_TIMROT_TIMCTRLn(1));
288
289         /* set clocksource timer fixed count to the maximum */
290         if (timrot_is_v1())
291                 __raw_writel(0xffff,
292                         mxs_timrot_base + HW_TIMROT_TIMCOUNTn(1));
293         else
294                 __raw_writel(0xffffffff,
295                         mxs_timrot_base + HW_TIMROT_FIXED_COUNTn(1));
296
297         /* init and register the timer to the framework */
298         mxs_clocksource_init(timer_clk);
299         mxs_clockevent_init(timer_clk);
300
301         /* Make irqs happen */
302         irq = irq_of_parse_and_map(np, 0);
303         setup_irq(irq, &mxs_timer_irq);
304 }