2a948bfcaf8791f334d55aae9142d3af2ee9641a
[firefly-linux-kernel-4.4.55.git] / arch / arm64 / kernel / asm-offsets.c
1 /*
2  * Based on arch/arm/kernel/asm-offsets.c
3  *
4  * Copyright (C) 1995-2003 Russell King
5  *               2001-2002 Keith Owens
6  * Copyright (C) 2012 ARM Ltd.
7  *
8  * This program is free software; you can redistribute it and/or modify
9  * it under the terms of the GNU General Public License version 2 as
10  * published by the Free Software Foundation.
11  *
12  * This program is distributed in the hope that it will be useful,
13  * but WITHOUT ANY WARRANTY; without even the implied warranty of
14  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15  * GNU General Public License for more details.
16  *
17  * You should have received a copy of the GNU General Public License
18  * along with this program.  If not, see <http://www.gnu.org/licenses/>.
19  */
20
21 #include <linux/sched.h>
22 #include <linux/mm.h>
23 #include <linux/dma-mapping.h>
24 #include <linux/kvm_host.h>
25 #include <asm/thread_info.h>
26 #include <asm/memory.h>
27 #include <asm/smp_plat.h>
28 #include <asm/suspend.h>
29 #include <asm/vdso_datapage.h>
30 #include <linux/kbuild.h>
31 #include <linux/arm-smccc.h>
32
33 int main(void)
34 {
35   DEFINE(TSK_ACTIVE_MM,         offsetof(struct task_struct, active_mm));
36   BLANK();
37   DEFINE(TI_FLAGS,              offsetof(struct thread_info, flags));
38   DEFINE(TI_PREEMPT,            offsetof(struct thread_info, preempt_count));
39   DEFINE(TI_ADDR_LIMIT,         offsetof(struct thread_info, addr_limit));
40   DEFINE(TI_TASK,               offsetof(struct thread_info, task));
41   DEFINE(TI_CPU,                offsetof(struct thread_info, cpu));
42   BLANK();
43   DEFINE(THREAD_CPU_CONTEXT,    offsetof(struct task_struct, thread.cpu_context));
44   BLANK();
45   DEFINE(S_X0,                  offsetof(struct pt_regs, regs[0]));
46   DEFINE(S_X1,                  offsetof(struct pt_regs, regs[1]));
47   DEFINE(S_X2,                  offsetof(struct pt_regs, regs[2]));
48   DEFINE(S_X3,                  offsetof(struct pt_regs, regs[3]));
49   DEFINE(S_X4,                  offsetof(struct pt_regs, regs[4]));
50   DEFINE(S_X5,                  offsetof(struct pt_regs, regs[5]));
51   DEFINE(S_X6,                  offsetof(struct pt_regs, regs[6]));
52   DEFINE(S_X7,                  offsetof(struct pt_regs, regs[7]));
53   DEFINE(S_X8,                  offsetof(struct pt_regs, regs[8]));
54   DEFINE(S_X10,                 offsetof(struct pt_regs, regs[10]));
55   DEFINE(S_X12,                 offsetof(struct pt_regs, regs[12]));
56   DEFINE(S_X14,                 offsetof(struct pt_regs, regs[14]));
57   DEFINE(S_X16,                 offsetof(struct pt_regs, regs[16]));
58   DEFINE(S_X18,                 offsetof(struct pt_regs, regs[18]));
59   DEFINE(S_X20,                 offsetof(struct pt_regs, regs[20]));
60   DEFINE(S_X22,                 offsetof(struct pt_regs, regs[22]));
61   DEFINE(S_X24,                 offsetof(struct pt_regs, regs[24]));
62   DEFINE(S_X26,                 offsetof(struct pt_regs, regs[26]));
63   DEFINE(S_X28,                 offsetof(struct pt_regs, regs[28]));
64   DEFINE(S_LR,                  offsetof(struct pt_regs, regs[30]));
65   DEFINE(S_SP,                  offsetof(struct pt_regs, sp));
66 #ifdef CONFIG_COMPAT
67   DEFINE(S_COMPAT_SP,           offsetof(struct pt_regs, compat_sp));
68 #endif
69   DEFINE(S_PSTATE,              offsetof(struct pt_regs, pstate));
70   DEFINE(S_PC,                  offsetof(struct pt_regs, pc));
71   DEFINE(S_ORIG_X0,             offsetof(struct pt_regs, orig_x0));
72   DEFINE(S_SYSCALLNO,           offsetof(struct pt_regs, syscallno));
73   DEFINE(S_ORIG_ADDR_LIMIT,     offsetof(struct pt_regs, orig_addr_limit));
74   DEFINE(S_FRAME_SIZE,          sizeof(struct pt_regs));
75   BLANK();
76   DEFINE(MM_CONTEXT_ID,         offsetof(struct mm_struct, context.id.counter));
77   BLANK();
78   DEFINE(VMA_VM_MM,             offsetof(struct vm_area_struct, vm_mm));
79   DEFINE(VMA_VM_FLAGS,          offsetof(struct vm_area_struct, vm_flags));
80   BLANK();
81   DEFINE(VM_EXEC,               VM_EXEC);
82   BLANK();
83   DEFINE(PAGE_SZ,               PAGE_SIZE);
84   BLANK();
85   DEFINE(DMA_BIDIRECTIONAL,     DMA_BIDIRECTIONAL);
86   DEFINE(DMA_TO_DEVICE,         DMA_TO_DEVICE);
87   DEFINE(DMA_FROM_DEVICE,       DMA_FROM_DEVICE);
88   BLANK();
89   DEFINE(CLOCK_REALTIME,        CLOCK_REALTIME);
90   DEFINE(CLOCK_MONOTONIC,       CLOCK_MONOTONIC);
91   DEFINE(CLOCK_REALTIME_RES,    MONOTONIC_RES_NSEC);
92   DEFINE(CLOCK_REALTIME_COARSE, CLOCK_REALTIME_COARSE);
93   DEFINE(CLOCK_MONOTONIC_COARSE,CLOCK_MONOTONIC_COARSE);
94   DEFINE(CLOCK_COARSE_RES,      LOW_RES_NSEC);
95   DEFINE(NSEC_PER_SEC,          NSEC_PER_SEC);
96   BLANK();
97   DEFINE(VDSO_CS_CYCLE_LAST,    offsetof(struct vdso_data, cs_cycle_last));
98   DEFINE(VDSO_XTIME_CLK_SEC,    offsetof(struct vdso_data, xtime_clock_sec));
99   DEFINE(VDSO_XTIME_CLK_NSEC,   offsetof(struct vdso_data, xtime_clock_nsec));
100   DEFINE(VDSO_XTIME_CRS_SEC,    offsetof(struct vdso_data, xtime_coarse_sec));
101   DEFINE(VDSO_XTIME_CRS_NSEC,   offsetof(struct vdso_data, xtime_coarse_nsec));
102   DEFINE(VDSO_WTM_CLK_SEC,      offsetof(struct vdso_data, wtm_clock_sec));
103   DEFINE(VDSO_WTM_CLK_NSEC,     offsetof(struct vdso_data, wtm_clock_nsec));
104   DEFINE(VDSO_TB_SEQ_COUNT,     offsetof(struct vdso_data, tb_seq_count));
105   DEFINE(VDSO_CS_MULT,          offsetof(struct vdso_data, cs_mult));
106   DEFINE(VDSO_CS_SHIFT,         offsetof(struct vdso_data, cs_shift));
107   DEFINE(VDSO_TZ_MINWEST,       offsetof(struct vdso_data, tz_minuteswest));
108   DEFINE(VDSO_TZ_DSTTIME,       offsetof(struct vdso_data, tz_dsttime));
109   DEFINE(VDSO_USE_SYSCALL,      offsetof(struct vdso_data, use_syscall));
110   BLANK();
111   DEFINE(TVAL_TV_SEC,           offsetof(struct timeval, tv_sec));
112   DEFINE(TVAL_TV_USEC,          offsetof(struct timeval, tv_usec));
113   DEFINE(TSPEC_TV_SEC,          offsetof(struct timespec, tv_sec));
114   DEFINE(TSPEC_TV_NSEC,         offsetof(struct timespec, tv_nsec));
115   BLANK();
116   DEFINE(TZ_MINWEST,            offsetof(struct timezone, tz_minuteswest));
117   DEFINE(TZ_DSTTIME,            offsetof(struct timezone, tz_dsttime));
118   BLANK();
119 #ifdef CONFIG_KVM_ARM_HOST
120   DEFINE(VCPU_CONTEXT,          offsetof(struct kvm_vcpu, arch.ctxt));
121   DEFINE(CPU_GP_REGS,           offsetof(struct kvm_cpu_context, gp_regs));
122   DEFINE(CPU_USER_PT_REGS,      offsetof(struct kvm_regs, regs));
123   DEFINE(CPU_FP_REGS,           offsetof(struct kvm_regs, fp_regs));
124   DEFINE(CPU_SP_EL1,            offsetof(struct kvm_regs, sp_el1));
125   DEFINE(CPU_ELR_EL1,           offsetof(struct kvm_regs, elr_el1));
126   DEFINE(CPU_SPSR,              offsetof(struct kvm_regs, spsr));
127   DEFINE(CPU_SYSREGS,           offsetof(struct kvm_cpu_context, sys_regs));
128   DEFINE(VCPU_ESR_EL2,          offsetof(struct kvm_vcpu, arch.fault.esr_el2));
129   DEFINE(VCPU_FAR_EL2,          offsetof(struct kvm_vcpu, arch.fault.far_el2));
130   DEFINE(VCPU_HPFAR_EL2,        offsetof(struct kvm_vcpu, arch.fault.hpfar_el2));
131   DEFINE(VCPU_DEBUG_FLAGS,      offsetof(struct kvm_vcpu, arch.debug_flags));
132   DEFINE(VCPU_DEBUG_PTR,        offsetof(struct kvm_vcpu, arch.debug_ptr));
133   DEFINE(DEBUG_BCR,             offsetof(struct kvm_guest_debug_arch, dbg_bcr));
134   DEFINE(DEBUG_BVR,             offsetof(struct kvm_guest_debug_arch, dbg_bvr));
135   DEFINE(DEBUG_WCR,             offsetof(struct kvm_guest_debug_arch, dbg_wcr));
136   DEFINE(DEBUG_WVR,             offsetof(struct kvm_guest_debug_arch, dbg_wvr));
137   DEFINE(VCPU_HCR_EL2,          offsetof(struct kvm_vcpu, arch.hcr_el2));
138   DEFINE(VCPU_MDCR_EL2, offsetof(struct kvm_vcpu, arch.mdcr_el2));
139   DEFINE(VCPU_IRQ_LINES,        offsetof(struct kvm_vcpu, arch.irq_lines));
140   DEFINE(VCPU_HOST_CONTEXT,     offsetof(struct kvm_vcpu, arch.host_cpu_context));
141   DEFINE(VCPU_HOST_DEBUG_STATE, offsetof(struct kvm_vcpu, arch.host_debug_state));
142   DEFINE(VCPU_TIMER_CNTV_CTL,   offsetof(struct kvm_vcpu, arch.timer_cpu.cntv_ctl));
143   DEFINE(VCPU_TIMER_CNTV_CVAL,  offsetof(struct kvm_vcpu, arch.timer_cpu.cntv_cval));
144   DEFINE(KVM_TIMER_CNTVOFF,     offsetof(struct kvm, arch.timer.cntvoff));
145   DEFINE(KVM_TIMER_ENABLED,     offsetof(struct kvm, arch.timer.enabled));
146   DEFINE(VCPU_KVM,              offsetof(struct kvm_vcpu, kvm));
147   DEFINE(VCPU_VGIC_CPU,         offsetof(struct kvm_vcpu, arch.vgic_cpu));
148   DEFINE(VGIC_V2_CPU_HCR,       offsetof(struct vgic_cpu, vgic_v2.vgic_hcr));
149   DEFINE(VGIC_V2_CPU_VMCR,      offsetof(struct vgic_cpu, vgic_v2.vgic_vmcr));
150   DEFINE(VGIC_V2_CPU_MISR,      offsetof(struct vgic_cpu, vgic_v2.vgic_misr));
151   DEFINE(VGIC_V2_CPU_EISR,      offsetof(struct vgic_cpu, vgic_v2.vgic_eisr));
152   DEFINE(VGIC_V2_CPU_ELRSR,     offsetof(struct vgic_cpu, vgic_v2.vgic_elrsr));
153   DEFINE(VGIC_V2_CPU_APR,       offsetof(struct vgic_cpu, vgic_v2.vgic_apr));
154   DEFINE(VGIC_V2_CPU_LR,        offsetof(struct vgic_cpu, vgic_v2.vgic_lr));
155   DEFINE(VGIC_V3_CPU_SRE,       offsetof(struct vgic_cpu, vgic_v3.vgic_sre));
156   DEFINE(VGIC_V3_CPU_HCR,       offsetof(struct vgic_cpu, vgic_v3.vgic_hcr));
157   DEFINE(VGIC_V3_CPU_VMCR,      offsetof(struct vgic_cpu, vgic_v3.vgic_vmcr));
158   DEFINE(VGIC_V3_CPU_MISR,      offsetof(struct vgic_cpu, vgic_v3.vgic_misr));
159   DEFINE(VGIC_V3_CPU_EISR,      offsetof(struct vgic_cpu, vgic_v3.vgic_eisr));
160   DEFINE(VGIC_V3_CPU_ELRSR,     offsetof(struct vgic_cpu, vgic_v3.vgic_elrsr));
161   DEFINE(VGIC_V3_CPU_AP0R,      offsetof(struct vgic_cpu, vgic_v3.vgic_ap0r));
162   DEFINE(VGIC_V3_CPU_AP1R,      offsetof(struct vgic_cpu, vgic_v3.vgic_ap1r));
163   DEFINE(VGIC_V3_CPU_LR,        offsetof(struct vgic_cpu, vgic_v3.vgic_lr));
164   DEFINE(VGIC_CPU_NR_LR,        offsetof(struct vgic_cpu, nr_lr));
165   DEFINE(KVM_VTTBR,             offsetof(struct kvm, arch.vttbr));
166   DEFINE(KVM_VGIC_VCTRL,        offsetof(struct kvm, arch.vgic.vctrl_base));
167 #endif
168 #ifdef CONFIG_CPU_PM
169   DEFINE(CPU_SUSPEND_SZ,        sizeof(struct cpu_suspend_ctx));
170   DEFINE(CPU_CTX_SP,            offsetof(struct cpu_suspend_ctx, sp));
171   DEFINE(MPIDR_HASH_MASK,       offsetof(struct mpidr_hash, mask));
172   DEFINE(MPIDR_HASH_SHIFTS,     offsetof(struct mpidr_hash, shift_aff));
173   DEFINE(SLEEP_SAVE_SP_SZ,      sizeof(struct sleep_save_sp));
174   DEFINE(SLEEP_SAVE_SP_PHYS,    offsetof(struct sleep_save_sp, save_ptr_stash_phys));
175   DEFINE(SLEEP_SAVE_SP_VIRT,    offsetof(struct sleep_save_sp, save_ptr_stash));
176 #endif
177   DEFINE(ARM_SMCCC_RES_X0_OFFS, offsetof(struct arm_smccc_res, a0));
178   DEFINE(ARM_SMCCC_RES_X2_OFFS, offsetof(struct arm_smccc_res, a2));
179   return 0;
180 }