bfin: Use generic idle loop
[firefly-linux-kernel-4.4.55.git] / arch / blackfin / Kconfig
1 config SYMBOL_PREFIX
2         string
3         default "_"
4
5 config MMU
6         def_bool n
7
8 config FPU
9         def_bool n
10
11 config RWSEM_GENERIC_SPINLOCK
12         def_bool y
13
14 config RWSEM_XCHGADD_ALGORITHM
15         def_bool n
16
17 config BLACKFIN
18         def_bool y
19         select HAVE_ARCH_KGDB
20         select HAVE_ARCH_TRACEHOOK
21         select HAVE_DYNAMIC_FTRACE
22         select HAVE_FTRACE_MCOUNT_RECORD
23         select HAVE_FUNCTION_GRAPH_TRACER
24         select HAVE_FUNCTION_TRACER
25         select HAVE_FUNCTION_TRACE_MCOUNT_TEST
26         select HAVE_IDE
27         select HAVE_KERNEL_GZIP if RAMKERNEL
28         select HAVE_KERNEL_BZIP2 if RAMKERNEL
29         select HAVE_KERNEL_LZMA if RAMKERNEL
30         select HAVE_KERNEL_LZO if RAMKERNEL
31         select HAVE_OPROFILE
32         select HAVE_PERF_EVENTS
33         select ARCH_HAVE_CUSTOM_GPIO_H
34         select ARCH_WANT_OPTIONAL_GPIOLIB
35         select HAVE_UID16
36         select VIRT_TO_BUS
37         select ARCH_WANT_IPC_PARSE_VERSION
38         select HAVE_GENERIC_HARDIRQS
39         select GENERIC_ATOMIC64
40         select GENERIC_IRQ_PROBE
41         select USE_GENERIC_SMP_HELPERS if SMP
42         select HAVE_NMI_WATCHDOG if NMI_WATCHDOG
43         select GENERIC_SMP_IDLE_THREAD
44         select GENERIC_IDLE_LOOP
45         select ARCH_USES_GETTIMEOFFSET if !GENERIC_CLOCKEVENTS
46         select HAVE_MOD_ARCH_SPECIFIC
47         select MODULES_USE_ELF_RELA
48
49 config GENERIC_CSUM
50         def_bool y
51
52 config GENERIC_BUG
53         def_bool y
54         depends on BUG
55
56 config ZONE_DMA
57         def_bool y
58
59 config GENERIC_GPIO
60         def_bool y
61
62 config FORCE_MAX_ZONEORDER
63         int
64         default "14"
65
66 config GENERIC_CALIBRATE_DELAY
67         def_bool y
68
69 config LOCKDEP_SUPPORT
70         def_bool y
71
72 config STACKTRACE_SUPPORT
73         def_bool y
74
75 config TRACE_IRQFLAGS_SUPPORT
76         def_bool y
77
78 source "init/Kconfig"
79
80 source "kernel/Kconfig.preempt"
81
82 source "kernel/Kconfig.freezer"
83
84 menu "Blackfin Processor Options"
85
86 comment "Processor and Board Settings"
87
88 choice
89         prompt "CPU"
90         default BF533
91
92 config BF512
93         bool "BF512"
94         help
95           BF512 Processor Support.
96
97 config BF514
98         bool "BF514"
99         help
100           BF514 Processor Support.
101
102 config BF516
103         bool "BF516"
104         help
105           BF516 Processor Support.
106
107 config BF518
108         bool "BF518"
109         help
110           BF518 Processor Support.
111
112 config BF522
113         bool "BF522"
114         help
115           BF522 Processor Support.
116
117 config BF523
118         bool "BF523"
119         help
120           BF523 Processor Support.
121
122 config BF524
123         bool "BF524"
124         help
125           BF524 Processor Support.
126
127 config BF525
128         bool "BF525"
129         help
130           BF525 Processor Support.
131
132 config BF526
133         bool "BF526"
134         help
135           BF526 Processor Support.
136
137 config BF527
138         bool "BF527"
139         help
140           BF527 Processor Support.
141
142 config BF531
143         bool "BF531"
144         help
145           BF531 Processor Support.
146
147 config BF532
148         bool "BF532"
149         help
150           BF532 Processor Support.
151
152 config BF533
153         bool "BF533"
154         help
155           BF533 Processor Support.
156
157 config BF534
158         bool "BF534"
159         help
160           BF534 Processor Support.
161
162 config BF536
163         bool "BF536"
164         help
165           BF536 Processor Support.
166
167 config BF537
168         bool "BF537"
169         help
170           BF537 Processor Support.
171
172 config BF538
173         bool "BF538"
174         help
175           BF538 Processor Support.
176
177 config BF539
178         bool "BF539"
179         help
180           BF539 Processor Support.
181
182 config BF542_std
183         bool "BF542"
184         help
185           BF542 Processor Support.
186
187 config BF542M
188         bool "BF542m"
189         help
190           BF542 Processor Support.
191
192 config BF544_std
193         bool "BF544"
194         help
195           BF544 Processor Support.
196
197 config BF544M
198         bool "BF544m"
199         help
200           BF544 Processor Support.
201
202 config BF547_std
203         bool "BF547"
204         help
205           BF547 Processor Support.
206
207 config BF547M
208         bool "BF547m"
209         help
210           BF547 Processor Support.
211
212 config BF548_std
213         bool "BF548"
214         help
215           BF548 Processor Support.
216
217 config BF548M
218         bool "BF548m"
219         help
220           BF548 Processor Support.
221
222 config BF549_std
223         bool "BF549"
224         help
225           BF549 Processor Support.
226
227 config BF549M
228         bool "BF549m"
229         help
230           BF549 Processor Support.
231
232 config BF561
233         bool "BF561"
234         help
235           BF561 Processor Support.
236
237 config BF609
238         bool "BF609"
239         select CLKDEV_LOOKUP
240         help
241           BF609 Processor Support.
242
243 endchoice
244
245 config SMP
246         depends on BF561
247         select TICKSOURCE_CORETMR
248         bool "Symmetric multi-processing support"
249         ---help---
250           This enables support for systems with more than one CPU,
251           like the dual core BF561. If you have a system with only one
252           CPU, say N. If you have a system with more than one CPU, say Y.
253
254           If you don't know what to do here, say N.
255
256 config NR_CPUS
257         int
258         depends on SMP
259         default 2 if BF561
260
261 config HOTPLUG_CPU
262         bool "Support for hot-pluggable CPUs"
263         depends on SMP && HOTPLUG
264         default y
265
266 config BF_REV_MIN
267         int
268         default 0 if (BF51x || BF52x || (BF54x && !BF54xM)) || BF60x
269         default 2 if (BF537 || BF536 || BF534)
270         default 3 if (BF561 || BF533 || BF532 || BF531 || BF54xM)
271         default 4 if (BF538 || BF539)
272
273 config BF_REV_MAX
274         int
275         default 2 if (BF51x || BF52x || (BF54x && !BF54xM)) || BF60x
276         default 3 if (BF537 || BF536 || BF534 || BF54xM)
277         default 5 if (BF561 || BF538 || BF539)
278         default 6 if (BF533 || BF532 || BF531)
279
280 choice
281         prompt "Silicon Rev"
282         default BF_REV_0_0 if (BF51x || BF52x || BF60x)
283         default BF_REV_0_2 if (BF534 || BF536 || BF537 || (BF54x && !BF54xM))
284         default BF_REV_0_3 if (BF531 || BF532 || BF533 || BF54xM || BF561)
285
286 config BF_REV_0_0
287         bool "0.0"
288         depends on (BF51x || BF52x || (BF54x && !BF54xM) || BF60x)
289
290 config BF_REV_0_1
291         bool "0.1"
292         depends on (BF51x || BF52x || (BF54x && !BF54xM))
293
294 config BF_REV_0_2
295         bool "0.2"
296         depends on (BF51x || BF52x || BF537 || BF536 || BF534 || (BF54x && !BF54xM))
297
298 config BF_REV_0_3
299         bool "0.3"
300         depends on (BF54xM || BF561 || BF537 || BF536 || BF534 || BF533 || BF532 || BF531)
301
302 config BF_REV_0_4
303         bool "0.4"
304         depends on (BF561 || BF533 || BF532 || BF531 || BF538 || BF539 || BF54x)
305
306 config BF_REV_0_5
307         bool "0.5"
308         depends on (BF561 || BF533 || BF532 || BF531 || BF538 || BF539)
309
310 config BF_REV_0_6
311         bool "0.6"
312         depends on (BF533 || BF532 || BF531)
313
314 config BF_REV_ANY
315         bool "any"
316
317 config BF_REV_NONE
318         bool "none"
319
320 endchoice
321
322 config BF53x
323         bool
324         depends on (BF531 || BF532 || BF533 || BF534 || BF536 || BF537)
325         default y
326
327 config MEM_MT48LC64M4A2FB_7E
328         bool
329         depends on (BFIN533_STAMP)
330         default y
331
332 config MEM_MT48LC16M16A2TG_75
333         bool
334         depends on (BFIN533_EZKIT || BFIN561_EZKIT \
335                 || BFIN533_BLUETECHNIX_CM || BFIN537_BLUETECHNIX_CM_E \
336                 || BFIN537_BLUETECHNIX_CM_U || H8606_HVSISTEMAS \
337                 || BFIN527_BLUETECHNIX_CM)
338         default y
339
340 config MEM_MT48LC32M8A2_75
341         bool
342         depends on (BFIN518F_EZBRD || BFIN537_STAMP || PNAV10 || BFIN538_EZKIT)
343         default y
344
345 config MEM_MT48LC8M32B2B5_7
346         bool
347         depends on (BFIN561_BLUETECHNIX_CM)
348         default y
349
350 config MEM_MT48LC32M16A2TG_75
351         bool
352         depends on (BFIN527_EZKIT || BFIN527_EZKIT_V2 || BFIN532_IP0X || BLACKSTAMP || BFIN527_AD7160EVAL)
353         default y
354
355 config MEM_MT48H32M16LFCJ_75
356         bool
357         depends on (BFIN526_EZBRD)
358         default y
359
360 config MEM_MT47H64M16
361         bool
362         depends on (BFIN609_EZKIT)
363         default y
364
365 source "arch/blackfin/mach-bf518/Kconfig"
366 source "arch/blackfin/mach-bf527/Kconfig"
367 source "arch/blackfin/mach-bf533/Kconfig"
368 source "arch/blackfin/mach-bf561/Kconfig"
369 source "arch/blackfin/mach-bf537/Kconfig"
370 source "arch/blackfin/mach-bf538/Kconfig"
371 source "arch/blackfin/mach-bf548/Kconfig"
372 source "arch/blackfin/mach-bf609/Kconfig"
373
374 menu "Board customizations"
375
376 config CMDLINE_BOOL
377         bool "Default bootloader kernel arguments"
378
379 config CMDLINE
380         string "Initial kernel command string"
381         depends on CMDLINE_BOOL
382         default "console=ttyBF0,57600"
383         help
384           If you don't have a boot loader capable of passing a command line string
385           to the kernel, you may specify one here. As a minimum, you should specify
386           the memory size and the root device (e.g., mem=8M, root=/dev/nfs).
387
388 config BOOT_LOAD
389         hex "Kernel load address for booting"
390         default "0x1000"
391         range 0x1000 0x20000000
392         help
393           This option allows you to set the load address of the kernel.
394           This can be useful if you are on a board which has a small amount
395           of memory or you wish to reserve some memory at the beginning of
396           the address space.
397
398           Note that you need to keep this value above 4k (0x1000) as this
399           memory region is used to capture NULL pointer references as well
400           as some core kernel functions.
401
402 config PHY_RAM_BASE_ADDRESS
403         hex "Physical RAM Base"
404         default 0x0
405         help
406           set BF609 FPGA physical SRAM base address
407
408 config ROM_BASE
409         hex "Kernel ROM Base"
410         depends on ROMKERNEL
411         default "0x20040040"
412         range 0x20000000 0x20400000 if !(BF54x || BF561 || BF60x)
413         range 0x20000000 0x30000000 if (BF54x || BF561)
414         range 0xB0000000 0xC0000000 if (BF60x)
415         help
416           Make sure your ROM base does not include any file-header
417           information that is prepended to the kernel.
418
419           For example, the bootable U-Boot format (created with
420           mkimage) has a 64 byte header (0x40).  So while the image
421           you write to flash might start at say 0x20080000, you have
422           to add 0x40 to get the kernel's ROM base as it will come
423           after the header.
424
425 comment "Clock/PLL Setup"
426
427 config CLKIN_HZ
428         int "Frequency of the crystal on the board in Hz"
429         default "10000000" if BFIN532_IP0X
430         default "11059200" if BFIN533_STAMP
431         default "24576000" if PNAV10
432         default "25000000" # most people use this
433         default "27000000" if BFIN533_EZKIT
434         default "30000000" if BFIN561_EZKIT
435         default "24000000" if BFIN527_AD7160EVAL
436         help
437           The frequency of CLKIN crystal oscillator on the board in Hz.
438           Warning: This value should match the crystal on the board. Otherwise,
439           peripherals won't work properly.
440
441 config BFIN_KERNEL_CLOCK
442         bool "Re-program Clocks while Kernel boots?"
443         default n
444         help
445           This option decides if kernel clocks are re-programed from the
446           bootloader settings. If the clocks are not set, the SDRAM settings
447           are also not changed, and the Bootloader does 100% of the hardware
448           configuration.
449
450 config PLL_BYPASS
451         bool "Bypass PLL"
452         depends on BFIN_KERNEL_CLOCK && (!BF60x)
453         default n
454
455 config CLKIN_HALF
456         bool "Half Clock In"
457         depends on BFIN_KERNEL_CLOCK && (! PLL_BYPASS)
458         default n
459         help
460           If this is set the clock will be divided by 2, before it goes to the PLL.
461
462 config VCO_MULT
463         int "VCO Multiplier"
464         depends on BFIN_KERNEL_CLOCK && (! PLL_BYPASS)
465         range 1 64
466         default "22" if BFIN533_EZKIT
467         default "45" if BFIN533_STAMP
468         default "20" if (BFIN537_STAMP || BFIN527_EZKIT || BFIN527_EZKIT_V2 || BFIN548_EZKIT || BFIN548_BLUETECHNIX_CM || BFIN538_EZKIT)
469         default "22" if BFIN533_BLUETECHNIX_CM
470         default "20" if (BFIN537_BLUETECHNIX_CM_E || BFIN537_BLUETECHNIX_CM_U || BFIN527_BLUETECHNIX_CM || BFIN561_BLUETECHNIX_CM)
471         default "20" if (BFIN561_EZKIT || BF609)
472         default "16" if (H8606_HVSISTEMAS || BLACKSTAMP || BFIN526_EZBRD || BFIN518F_EZBRD)
473         default "25" if BFIN527_AD7160EVAL
474         help
475           This controls the frequency of the on-chip PLL. This can be between 1 and 64.
476           PLL Frequency = (Crystal Frequency) * (this setting)
477
478 choice
479         prompt "Core Clock Divider"
480         depends on BFIN_KERNEL_CLOCK
481         default CCLK_DIV_1
482         help
483           This sets the frequency of the core. It can be 1, 2, 4 or 8
484           Core Frequency = (PLL frequency) / (this setting)
485
486 config CCLK_DIV_1
487         bool "1"
488
489 config CCLK_DIV_2
490         bool "2"
491
492 config CCLK_DIV_4
493         bool "4"
494
495 config CCLK_DIV_8
496         bool "8"
497 endchoice
498
499 config SCLK_DIV
500         int "System Clock Divider"
501         depends on BFIN_KERNEL_CLOCK
502         range 1 15
503         default 4
504         help
505           This sets the frequency of the system clock (including SDRAM or DDR) on
506           !BF60x else it set the clock for system buses and provides the
507           source from which SCLK0 and SCLK1 are derived.
508           This can be between 1 and 15
509           System Clock = (PLL frequency) / (this setting)
510
511 config SCLK0_DIV
512         int "System Clock0 Divider"
513         depends on BFIN_KERNEL_CLOCK && BF60x
514         range 1 15
515         default 1
516         help
517           This sets the frequency of the system clock0 for PVP and all other
518           peripherals not clocked by SCLK1.
519           This can be between 1 and 15
520           System Clock0 = (System Clock) / (this setting)
521
522 config SCLK1_DIV
523         int "System Clock1 Divider"
524         depends on BFIN_KERNEL_CLOCK && BF60x
525         range 1 15
526         default 1
527         help
528           This sets the frequency of the system clock1 (including SPORT, SPI and ACM).
529           This can be between 1 and 15
530           System Clock1 = (System Clock) / (this setting)
531
532 config DCLK_DIV
533         int "DDR Clock Divider"
534         depends on BFIN_KERNEL_CLOCK && BF60x
535         range 1 15
536         default 2
537         help
538           This sets the frequency of the DDR memory.
539           This can be between 1 and 15
540           DDR Clock = (PLL frequency) / (this setting)
541
542 choice
543         prompt "DDR SDRAM Chip Type"
544         depends on BFIN_KERNEL_CLOCK
545         depends on BF54x
546         default MEM_MT46V32M16_5B
547
548 config MEM_MT46V32M16_6T
549         bool "MT46V32M16_6T"
550
551 config MEM_MT46V32M16_5B
552         bool "MT46V32M16_5B"
553 endchoice
554
555 choice
556         prompt "DDR/SDRAM Timing"
557         depends on BFIN_KERNEL_CLOCK && !BF60x
558         default BFIN_KERNEL_CLOCK_MEMINIT_CALC
559         help
560           This option allows you to specify Blackfin SDRAM/DDR Timing parameters
561           The calculated SDRAM timing parameters may not be 100%
562           accurate - This option is therefore marked experimental.
563
564 config BFIN_KERNEL_CLOCK_MEMINIT_CALC
565         bool "Calculate Timings"
566
567 config BFIN_KERNEL_CLOCK_MEMINIT_SPEC
568         bool "Provide accurate Timings based on target SCLK"
569         help
570           Please consult the Blackfin Hardware Reference Manuals as well
571           as the memory device datasheet.
572           http://docs.blackfin.uclinux.org/doku.php?id=bfin:sdram
573 endchoice
574
575 menu "Memory Init Control"
576         depends on BFIN_KERNEL_CLOCK_MEMINIT_SPEC
577
578 config MEM_DDRCTL0
579         depends on BF54x
580         hex "DDRCTL0"
581         default 0x0
582
583 config MEM_DDRCTL1
584         depends on BF54x
585         hex "DDRCTL1"
586         default 0x0
587
588 config MEM_DDRCTL2
589         depends on BF54x
590         hex "DDRCTL2"
591         default 0x0
592
593 config MEM_EBIU_DDRQUE
594         depends on BF54x
595         hex "DDRQUE"
596         default 0x0
597
598 config MEM_SDRRC
599         depends on !BF54x
600         hex "SDRRC"
601         default 0x0
602
603 config MEM_SDGCTL
604         depends on !BF54x
605         hex "SDGCTL"
606         default 0x0
607 endmenu
608
609 #
610 # Max & Min Speeds for various Chips
611 #
612 config MAX_VCO_HZ
613         int
614         default 400000000 if BF512
615         default 400000000 if BF514
616         default 400000000 if BF516
617         default 400000000 if BF518
618         default 400000000 if BF522
619         default 600000000 if BF523
620         default 400000000 if BF524
621         default 600000000 if BF525
622         default 400000000 if BF526
623         default 600000000 if BF527
624         default 400000000 if BF531
625         default 400000000 if BF532
626         default 750000000 if BF533
627         default 500000000 if BF534
628         default 400000000 if BF536
629         default 600000000 if BF537
630         default 533333333 if BF538
631         default 533333333 if BF539
632         default 600000000 if BF542
633         default 533333333 if BF544
634         default 600000000 if BF547
635         default 600000000 if BF548
636         default 533333333 if BF549
637         default 600000000 if BF561
638         default 800000000 if BF609
639
640 config MIN_VCO_HZ
641         int
642         default 50000000
643
644 config MAX_SCLK_HZ
645         int
646         default 200000000 if BF609
647         default 133333333
648
649 config MIN_SCLK_HZ
650         int
651         default 27000000
652
653 comment "Kernel Timer/Scheduler"
654
655 source kernel/Kconfig.hz
656
657 config SET_GENERIC_CLOCKEVENTS
658         bool "Generic clock events"
659         default y
660         select GENERIC_CLOCKEVENTS
661
662 menu "Clock event device"
663         depends on GENERIC_CLOCKEVENTS
664 config TICKSOURCE_GPTMR0
665         bool "GPTimer0"
666         depends on !SMP
667         select BFIN_GPTIMERS
668
669 config TICKSOURCE_CORETMR
670         bool "Core timer"
671         default y
672 endmenu
673
674 menu "Clock souce"
675         depends on GENERIC_CLOCKEVENTS
676 config CYCLES_CLOCKSOURCE
677         bool "CYCLES"
678         default y
679         depends on !BFIN_SCRATCH_REG_CYCLES
680         depends on !SMP
681         help
682           If you say Y here, you will enable support for using the 'cycles'
683           registers as a clock source.  Doing so means you will be unable to
684           safely write to the 'cycles' register during runtime.  You will
685           still be able to read it (such as for performance monitoring), but
686           writing the registers will most likely crash the kernel.
687
688 config GPTMR0_CLOCKSOURCE
689         bool "GPTimer0"
690         select BFIN_GPTIMERS
691         depends on !TICKSOURCE_GPTMR0
692 endmenu
693
694 comment "Misc"
695
696 choice
697         prompt "Blackfin Exception Scratch Register"
698         default BFIN_SCRATCH_REG_RETN
699         help
700           Select the resource to reserve for the Exception handler:
701             - RETN: Non-Maskable Interrupt (NMI)
702             - RETE: Exception Return (JTAG/ICE)
703             - CYCLES: Performance counter
704
705           If you are unsure, please select "RETN".
706
707 config BFIN_SCRATCH_REG_RETN
708         bool "RETN"
709         help
710           Use the RETN register in the Blackfin exception handler
711           as a stack scratch register.  This means you cannot
712           safely use NMI on the Blackfin while running Linux, but
713           you can debug the system with a JTAG ICE and use the
714           CYCLES performance registers.
715
716           If you are unsure, please select "RETN".
717
718 config BFIN_SCRATCH_REG_RETE
719         bool "RETE"
720         help
721           Use the RETE register in the Blackfin exception handler
722           as a stack scratch register.  This means you cannot
723           safely use a JTAG ICE while debugging a Blackfin board,
724           but you can safely use the CYCLES performance registers
725           and the NMI.
726
727           If you are unsure, please select "RETN".
728
729 config BFIN_SCRATCH_REG_CYCLES
730         bool "CYCLES"
731         help
732           Use the CYCLES register in the Blackfin exception handler
733           as a stack scratch register.  This means you cannot
734           safely use the CYCLES performance registers on a Blackfin
735           board at anytime, but you can debug the system with a JTAG
736           ICE and use the NMI.
737
738           If you are unsure, please select "RETN".
739
740 endchoice
741
742 endmenu
743
744
745 menu "Blackfin Kernel Optimizations"
746
747 comment "Memory Optimizations"
748
749 config I_ENTRY_L1
750         bool "Locate interrupt entry code in L1 Memory"
751         default y
752         depends on !SMP
753         help
754           If enabled, interrupt entry code (STORE/RESTORE CONTEXT) is linked
755           into L1 instruction memory. (less latency)
756
757 config EXCPT_IRQ_SYSC_L1
758         bool "Locate entire ASM lowlevel exception / interrupt - Syscall and CPLB handler code in L1 Memory"
759         default y
760         depends on !SMP
761         help
762           If enabled, the entire ASM lowlevel exception and interrupt entry code
763           (STORE/RESTORE CONTEXT) is linked into L1 instruction memory.
764           (less latency)
765
766 config DO_IRQ_L1
767         bool "Locate frequently called do_irq dispatcher function in L1 Memory"
768         default y
769         depends on !SMP
770         help
771           If enabled, the frequently called do_irq dispatcher function is linked
772           into L1 instruction memory. (less latency)
773
774 config CORE_TIMER_IRQ_L1
775         bool "Locate frequently called timer_interrupt() function in L1 Memory"
776         default y
777         depends on !SMP
778         help
779           If enabled, the frequently called timer_interrupt() function is linked
780           into L1 instruction memory. (less latency)
781
782 config IDLE_L1
783         bool "Locate frequently idle function in L1 Memory"
784         default y
785         depends on !SMP
786         help
787           If enabled, the frequently called idle function is linked
788           into L1 instruction memory. (less latency)
789
790 config SCHEDULE_L1
791         bool "Locate kernel schedule function in L1 Memory"
792         default y
793         depends on !SMP
794         help
795           If enabled, the frequently called kernel schedule is linked
796           into L1 instruction memory. (less latency)
797
798 config ARITHMETIC_OPS_L1
799         bool "Locate kernel owned arithmetic functions in L1 Memory"
800         default y
801         depends on !SMP
802         help
803           If enabled, arithmetic functions are linked
804           into L1 instruction memory. (less latency)
805
806 config ACCESS_OK_L1
807         bool "Locate access_ok function in L1 Memory"
808         default y
809         depends on !SMP
810         help
811           If enabled, the access_ok function is linked
812           into L1 instruction memory. (less latency)
813
814 config MEMSET_L1
815         bool "Locate memset function in L1 Memory"
816         default y
817         depends on !SMP
818         help
819           If enabled, the memset function is linked
820           into L1 instruction memory. (less latency)
821
822 config MEMCPY_L1
823         bool "Locate memcpy function in L1 Memory"
824         default y
825         depends on !SMP
826         help
827           If enabled, the memcpy function is linked
828           into L1 instruction memory. (less latency)
829
830 config STRCMP_L1
831         bool "locate strcmp function in L1 Memory"
832         default y
833         depends on !SMP
834         help
835           If enabled, the strcmp function is linked
836           into L1 instruction memory (less latency).
837
838 config STRNCMP_L1
839         bool "locate strncmp function in L1 Memory"
840         default y
841         depends on !SMP
842         help
843           If enabled, the strncmp function is linked
844           into L1 instruction memory (less latency).
845
846 config STRCPY_L1
847         bool "locate strcpy function in L1 Memory"
848         default y
849         depends on !SMP
850         help
851           If enabled, the strcpy function is linked
852           into L1 instruction memory (less latency).
853
854 config STRNCPY_L1
855         bool "locate strncpy function in L1 Memory"
856         default y
857         depends on !SMP
858         help
859           If enabled, the strncpy function is linked
860           into L1 instruction memory (less latency).
861
862 config SYS_BFIN_SPINLOCK_L1
863         bool "Locate sys_bfin_spinlock function in L1 Memory"
864         default y
865         depends on !SMP
866         help
867           If enabled, sys_bfin_spinlock function is linked
868           into L1 instruction memory. (less latency)
869
870 config IP_CHECKSUM_L1
871         bool "Locate IP Checksum function in L1 Memory"
872         default n
873         depends on !SMP
874         help
875           If enabled, the IP Checksum function is linked
876           into L1 instruction memory. (less latency)
877
878 config CACHELINE_ALIGNED_L1
879         bool "Locate cacheline_aligned data to L1 Data Memory"
880         default y if !BF54x
881         default n if BF54x
882         depends on !SMP && !BF531 && !CRC32
883         help
884           If enabled, cacheline_aligned data is linked
885           into L1 data memory. (less latency)
886
887 config SYSCALL_TAB_L1
888         bool "Locate Syscall Table L1 Data Memory"
889         default n
890         depends on !SMP && !BF531
891         help
892           If enabled, the Syscall LUT is linked
893           into L1 data memory. (less latency)
894
895 config CPLB_SWITCH_TAB_L1
896         bool "Locate CPLB Switch Tables L1 Data Memory"
897         default n
898         depends on !SMP && !BF531
899         help
900           If enabled, the CPLB Switch Tables are linked
901           into L1 data memory. (less latency)
902
903 config ICACHE_FLUSH_L1
904         bool "Locate icache flush funcs in L1 Inst Memory"
905         default y
906         help
907           If enabled, the Blackfin icache flushing functions are linked
908           into L1 instruction memory.
909
910           Note that this might be required to address anomalies, but
911           these functions are pretty small, so it shouldn't be too bad.
912           If you are using a processor affected by an anomaly, the build
913           system will double check for you and prevent it.
914
915 config DCACHE_FLUSH_L1
916         bool "Locate dcache flush funcs in L1 Inst Memory"
917         default y
918         depends on !SMP
919         help
920           If enabled, the Blackfin dcache flushing functions are linked
921           into L1 instruction memory.
922
923 config APP_STACK_L1
924         bool "Support locating application stack in L1 Scratch Memory"
925         default y
926         depends on !SMP
927         help
928           If enabled the application stack can be located in L1
929           scratch memory (less latency).
930
931           Currently only works with FLAT binaries.
932
933 config EXCEPTION_L1_SCRATCH
934         bool "Locate exception stack in L1 Scratch Memory"
935         default n
936         depends on !SMP && !APP_STACK_L1
937         help
938           Whenever an exception occurs, use the L1 Scratch memory for
939           stack storage.  You cannot place the stacks of FLAT binaries
940           in L1 when using this option.
941
942           If you don't use L1 Scratch, then you should say Y here.
943
944 comment "Speed Optimizations"
945 config BFIN_INS_LOWOVERHEAD
946         bool "ins[bwl] low overhead, higher interrupt latency"
947         default y
948         depends on !SMP
949         help
950           Reads on the Blackfin are speculative. In Blackfin terms, this means
951           they can be interrupted at any time (even after they have been issued
952           on to the external bus), and re-issued after the interrupt occurs.
953           For memory - this is not a big deal, since memory does not change if
954           it sees a read.
955
956           If a FIFO is sitting on the end of the read, it will see two reads,
957           when the core only sees one since the FIFO receives both the read
958           which is cancelled (and not delivered to the core) and the one which
959           is re-issued (which is delivered to the core).
960
961           To solve this, interrupts are turned off before reads occur to
962           I/O space. This option controls which the overhead/latency of
963           controlling interrupts during this time
964            "n" turns interrupts off every read
965                 (higher overhead, but lower interrupt latency)
966            "y" turns interrupts off every loop
967                 (low overhead, but longer interrupt latency)
968
969           default behavior is to leave this set to on (type "Y"). If you are experiencing
970           interrupt latency issues, it is safe and OK to turn this off.
971
972 endmenu
973
974 choice
975         prompt "Kernel executes from"
976         help
977           Choose the memory type that the kernel will be running in.
978
979 config RAMKERNEL
980         bool "RAM"
981         help
982           The kernel will be resident in RAM when running.
983
984 config ROMKERNEL
985         bool "ROM"
986         help
987           The kernel will be resident in FLASH/ROM when running.
988
989 endchoice
990
991 # Common code uses "ROMKERNEL" or "XIP_KERNEL", so define both
992 config XIP_KERNEL
993         bool
994         default y
995         depends on ROMKERNEL
996
997 source "mm/Kconfig"
998
999 config BFIN_GPTIMERS
1000         tristate "Enable Blackfin General Purpose Timers API"
1001         default n
1002         help
1003           Enable support for the General Purpose Timers API.  If you
1004           are unsure, say N.
1005
1006           To compile this driver as a module, choose M here: the module
1007           will be called gptimers.
1008
1009 choice
1010         prompt "Uncached DMA region"
1011         default DMA_UNCACHED_1M
1012 config DMA_UNCACHED_32M
1013         bool "Enable 32M DMA region"
1014 config DMA_UNCACHED_16M
1015         bool "Enable 16M DMA region"
1016 config DMA_UNCACHED_8M
1017         bool "Enable 8M DMA region"
1018 config DMA_UNCACHED_4M
1019         bool "Enable 4M DMA region"
1020 config DMA_UNCACHED_2M
1021         bool "Enable 2M DMA region"
1022 config DMA_UNCACHED_1M
1023         bool "Enable 1M DMA region"
1024 config DMA_UNCACHED_512K
1025         bool "Enable 512K DMA region"
1026 config DMA_UNCACHED_256K
1027         bool "Enable 256K DMA region"
1028 config DMA_UNCACHED_128K
1029         bool "Enable 128K DMA region"
1030 config DMA_UNCACHED_NONE
1031         bool "Disable DMA region"
1032 endchoice
1033
1034
1035 comment "Cache Support"
1036
1037 config BFIN_ICACHE
1038         bool "Enable ICACHE"
1039         default y
1040 config BFIN_EXTMEM_ICACHEABLE
1041         bool "Enable ICACHE for external memory"
1042         depends on BFIN_ICACHE
1043         default y
1044 config BFIN_L2_ICACHEABLE
1045         bool "Enable ICACHE for L2 SRAM"
1046         depends on BFIN_ICACHE
1047         depends on (BF54x || BF561 || BF60x) && !SMP
1048         default n
1049
1050 config BFIN_DCACHE
1051         bool "Enable DCACHE"
1052         default y
1053 config BFIN_DCACHE_BANKA
1054         bool "Enable only 16k BankA DCACHE - BankB is SRAM"
1055         depends on BFIN_DCACHE && !BF531
1056         default n
1057 config BFIN_EXTMEM_DCACHEABLE
1058         bool "Enable DCACHE for external memory"
1059         depends on BFIN_DCACHE
1060         default y
1061 choice
1062         prompt "External memory DCACHE policy"
1063         depends on BFIN_EXTMEM_DCACHEABLE
1064         default BFIN_EXTMEM_WRITEBACK if !SMP
1065         default BFIN_EXTMEM_WRITETHROUGH if SMP
1066 config BFIN_EXTMEM_WRITEBACK
1067         bool "Write back"
1068         depends on !SMP
1069         help
1070           Write Back Policy:
1071             Cached data will be written back to SDRAM only when needed.
1072             This can give a nice increase in performance, but beware of
1073             broken drivers that do not properly invalidate/flush their
1074             cache.
1075
1076           Write Through Policy:
1077             Cached data will always be written back to SDRAM when the
1078             cache is updated.  This is a completely safe setting, but
1079             performance is worse than Write Back.
1080
1081           If you are unsure of the options and you want to be safe,
1082           then go with Write Through.
1083
1084 config BFIN_EXTMEM_WRITETHROUGH
1085         bool "Write through"
1086         help
1087           Write Back Policy:
1088             Cached data will be written back to SDRAM only when needed.
1089             This can give a nice increase in performance, but beware of
1090             broken drivers that do not properly invalidate/flush their
1091             cache.
1092
1093           Write Through Policy:
1094             Cached data will always be written back to SDRAM when the
1095             cache is updated.  This is a completely safe setting, but
1096             performance is worse than Write Back.
1097
1098           If you are unsure of the options and you want to be safe,
1099           then go with Write Through.
1100
1101 endchoice
1102
1103 config BFIN_L2_DCACHEABLE
1104         bool "Enable DCACHE for L2 SRAM"
1105         depends on BFIN_DCACHE
1106         depends on (BF54x || BF561 || BF60x) && !SMP
1107         default n
1108 choice
1109         prompt "L2 SRAM DCACHE policy"
1110         depends on BFIN_L2_DCACHEABLE
1111         default BFIN_L2_WRITEBACK
1112 config BFIN_L2_WRITEBACK
1113         bool "Write back"
1114
1115 config BFIN_L2_WRITETHROUGH
1116         bool "Write through"
1117 endchoice
1118
1119
1120 comment "Memory Protection Unit"
1121 config MPU
1122         bool "Enable the memory protection unit"
1123         default n
1124         help
1125           Use the processor's MPU to protect applications from accessing
1126           memory they do not own.  This comes at a performance penalty
1127           and is recommended only for debugging.
1128
1129 comment "Asynchronous Memory Configuration"
1130
1131 menu "EBIU_AMGCTL Global Control"
1132         depends on !BF60x
1133 config C_AMCKEN
1134         bool "Enable CLKOUT"
1135         default y
1136
1137 config C_CDPRIO
1138         bool "DMA has priority over core for ext. accesses"
1139         default n
1140
1141 config C_B0PEN
1142         depends on BF561
1143         bool "Bank 0 16 bit packing enable"
1144         default y
1145
1146 config C_B1PEN
1147         depends on BF561
1148         bool "Bank 1 16 bit packing enable"
1149         default y
1150
1151 config C_B2PEN
1152         depends on BF561
1153         bool "Bank 2 16 bit packing enable"
1154         default y
1155
1156 config C_B3PEN
1157         depends on BF561
1158         bool "Bank 3 16 bit packing enable"
1159         default n
1160
1161 choice
1162         prompt "Enable Asynchronous Memory Banks"
1163         default C_AMBEN_ALL
1164
1165 config C_AMBEN
1166         bool "Disable All Banks"
1167
1168 config C_AMBEN_B0
1169         bool "Enable Bank 0"
1170
1171 config C_AMBEN_B0_B1
1172         bool "Enable Bank 0 & 1"
1173
1174 config C_AMBEN_B0_B1_B2
1175         bool "Enable Bank 0 & 1 & 2"
1176
1177 config C_AMBEN_ALL
1178         bool "Enable All Banks"
1179 endchoice
1180 endmenu
1181
1182 menu "EBIU_AMBCTL Control"
1183         depends on !BF60x
1184 config BANK_0
1185         hex "Bank 0 (AMBCTL0.L)"
1186         default 0x7BB0
1187         help
1188           These are the low 16 bits of the EBIU_AMBCTL0 MMR which are
1189           used to control the Asynchronous Memory Bank 0 settings.
1190
1191 config BANK_1
1192         hex "Bank 1 (AMBCTL0.H)"
1193         default 0x7BB0
1194         default 0x5558 if BF54x
1195         help
1196           These are the high 16 bits of the EBIU_AMBCTL0 MMR which are
1197           used to control the Asynchronous Memory Bank 1 settings.
1198
1199 config BANK_2
1200         hex "Bank 2 (AMBCTL1.L)"
1201         default 0x7BB0
1202         help
1203           These are the low 16 bits of the EBIU_AMBCTL1 MMR which are
1204           used to control the Asynchronous Memory Bank 2 settings.
1205
1206 config BANK_3
1207         hex "Bank 3 (AMBCTL1.H)"
1208         default 0x99B3
1209         help
1210           These are the high 16 bits of the EBIU_AMBCTL1 MMR which are
1211           used to control the Asynchronous Memory Bank 3 settings.
1212
1213 endmenu
1214
1215 config EBIU_MBSCTLVAL
1216         hex "EBIU Bank Select Control Register"
1217         depends on BF54x
1218         default 0
1219
1220 config EBIU_MODEVAL
1221         hex "Flash Memory Mode Control Register"
1222         depends on BF54x
1223         default 1
1224
1225 config EBIU_FCTLVAL
1226         hex "Flash Memory Bank Control Register"
1227         depends on BF54x
1228         default 6
1229 endmenu
1230
1231 #############################################################################
1232 menu "Bus options (PCI, PCMCIA, EISA, MCA, ISA)"
1233
1234 config PCI
1235         bool "PCI support"
1236         depends on BROKEN
1237         help
1238           Support for PCI bus.
1239
1240 source "drivers/pci/Kconfig"
1241
1242 source "drivers/pcmcia/Kconfig"
1243
1244 source "drivers/pci/hotplug/Kconfig"
1245
1246 endmenu
1247
1248 menu "Executable file formats"
1249
1250 source "fs/Kconfig.binfmt"
1251
1252 endmenu
1253
1254 menu "Power management options"
1255
1256 source "kernel/power/Kconfig"
1257
1258 config ARCH_SUSPEND_POSSIBLE
1259         def_bool y
1260
1261 choice
1262         prompt "Standby Power Saving Mode"
1263         depends on PM && !BF60x
1264         default PM_BFIN_SLEEP_DEEPER
1265 config  PM_BFIN_SLEEP_DEEPER
1266         bool "Sleep Deeper"
1267         help
1268           Sleep "Deeper" Mode (High Power Savings) - This mode reduces dynamic
1269           power dissipation by disabling the clock to the processor core (CCLK).
1270           Furthermore, Standby sets the internal power supply voltage (VDDINT)
1271           to 0.85 V to provide the greatest power savings, while preserving the
1272           processor state.
1273           The PLL and system clock (SCLK) continue to operate at a very low
1274           frequency of about 3.3 MHz. To preserve data integrity in the SDRAM,
1275           the SDRAM is put into Self Refresh Mode. Typically an external event
1276           such as GPIO interrupt or RTC activity wakes up the processor.
1277           Various Peripherals such as UART, SPORT, PPI may not function as
1278           normal during Sleep Deeper, due to the reduced SCLK frequency.
1279           When in the sleep mode, system DMA access to L1 memory is not supported.
1280
1281           If unsure, select "Sleep Deeper".
1282
1283 config  PM_BFIN_SLEEP
1284         bool "Sleep"
1285         help
1286           Sleep Mode (High Power Savings) - The sleep mode reduces power
1287           dissipation by disabling the clock to the processor core (CCLK).
1288           The PLL and system clock (SCLK), however, continue to operate in
1289           this mode. Typically an external event or RTC activity will wake
1290           up the processor. When in the sleep mode, system DMA access to L1
1291           memory is not supported.
1292
1293           If unsure, select "Sleep Deeper".
1294 endchoice
1295
1296 comment "Possible Suspend Mem / Hibernate Wake-Up Sources"
1297         depends on PM
1298
1299 config PM_BFIN_WAKE_PH6
1300         bool "Allow Wake-Up from on-chip PHY or PH6 GP"
1301         depends on PM && (BF51x || BF52x || BF534 || BF536 || BF537)
1302         default n
1303         help
1304           Enable PHY and PH6 GP Wake-Up (Voltage Regulator Power-Up)
1305
1306 config PM_BFIN_WAKE_GP
1307         bool "Allow Wake-Up from GPIOs"
1308         depends on PM && BF54x
1309         default n
1310         help
1311           Enable General-Purpose Wake-Up (Voltage Regulator Power-Up)
1312           (all processors, except ADSP-BF549). This option sets
1313           the general-purpose wake-up enable (GPWE) control bit to enable
1314           wake-up upon detection of an active low signal on the /GPW (PH7) pin.
1315           On ADSP-BF549 this option enables the same functionality on the
1316           /MRXON pin also PH7.
1317
1318 config PM_BFIN_WAKE_PA15
1319         bool "Allow Wake-Up from PA15"
1320         depends on PM && BF60x
1321         default n
1322         help
1323           Enable PA15 Wake-Up
1324
1325 config PM_BFIN_WAKE_PA15_POL
1326         int "Wake-up priority"
1327         depends on PM_BFIN_WAKE_PA15
1328         default 0
1329         help
1330           Wake-Up priority 0(low) 1(high)
1331
1332 config PM_BFIN_WAKE_PB15
1333         bool "Allow Wake-Up from PB15"
1334         depends on PM && BF60x
1335         default n
1336         help
1337           Enable PB15 Wake-Up
1338
1339 config PM_BFIN_WAKE_PB15_POL
1340         int "Wake-up priority"
1341         depends on PM_BFIN_WAKE_PB15
1342         default 0
1343         help
1344           Wake-Up priority 0(low) 1(high)
1345
1346 config PM_BFIN_WAKE_PC15
1347         bool "Allow Wake-Up from PC15"
1348         depends on PM && BF60x
1349         default n
1350         help
1351           Enable PC15 Wake-Up
1352
1353 config PM_BFIN_WAKE_PC15_POL
1354         int "Wake-up priority"
1355         depends on PM_BFIN_WAKE_PC15
1356         default 0
1357         help
1358           Wake-Up priority 0(low) 1(high)
1359
1360 config PM_BFIN_WAKE_PD06
1361         bool "Allow Wake-Up from PD06(ETH0_PHYINT)"
1362         depends on PM && BF60x
1363         default n
1364         help
1365           Enable PD06(ETH0_PHYINT) Wake-up
1366
1367 config PM_BFIN_WAKE_PD06_POL
1368         int "Wake-up priority"
1369         depends on PM_BFIN_WAKE_PD06
1370         default 0
1371         help
1372           Wake-Up priority 0(low) 1(high)
1373
1374 config PM_BFIN_WAKE_PE12
1375         bool "Allow Wake-Up from PE12(ETH1_PHYINT, PUSH BUTTON)"
1376         depends on PM && BF60x
1377         default n
1378         help
1379           Enable PE12(ETH1_PHYINT, PUSH BUTTON) Wake-up
1380
1381 config PM_BFIN_WAKE_PE12_POL
1382         int "Wake-up priority"
1383         depends on PM_BFIN_WAKE_PE12
1384         default 0
1385         help
1386           Wake-Up priority 0(low) 1(high)
1387
1388 config PM_BFIN_WAKE_PG04
1389         bool "Allow Wake-Up from PG04(CAN0_RX)"
1390         depends on PM && BF60x
1391         default n
1392         help
1393           Enable PG04(CAN0_RX) Wake-up
1394
1395 config PM_BFIN_WAKE_PG04_POL
1396         int "Wake-up priority"
1397         depends on PM_BFIN_WAKE_PG04
1398         default 0
1399         help
1400           Wake-Up priority 0(low) 1(high)
1401
1402 config PM_BFIN_WAKE_PG13
1403         bool "Allow Wake-Up from PG13"
1404         depends on PM && BF60x
1405         default n
1406         help
1407           Enable PG13 Wake-Up
1408
1409 config PM_BFIN_WAKE_PG13_POL
1410         int "Wake-up priority"
1411         depends on PM_BFIN_WAKE_PG13
1412         default 0
1413         help
1414           Wake-Up priority 0(low) 1(high)
1415
1416 config PM_BFIN_WAKE_USB
1417         bool "Allow Wake-Up from (USB)"
1418         depends on PM && BF60x
1419         default n
1420         help
1421           Enable (USB) Wake-up
1422
1423 config PM_BFIN_WAKE_USB_POL
1424         int "Wake-up priority"
1425         depends on PM_BFIN_WAKE_USB
1426         default 0
1427         help
1428           Wake-Up priority 0(low) 1(high)
1429
1430 endmenu
1431
1432 menu "CPU Frequency scaling"
1433
1434 source "drivers/cpufreq/Kconfig"
1435
1436 config BFIN_CPU_FREQ
1437         bool
1438         depends on CPU_FREQ
1439         select CPU_FREQ_TABLE
1440         default y
1441
1442 config CPU_VOLTAGE
1443         bool "CPU Voltage scaling"
1444         depends on CPU_FREQ
1445         default n
1446         help
1447           Say Y here if you want CPU voltage scaling according to the CPU frequency.
1448           This option violates the PLL BYPASS recommendation in the Blackfin Processor
1449           manuals. There is a theoretical risk that during VDDINT transitions
1450           the PLL may unlock.
1451
1452 endmenu
1453
1454 source "net/Kconfig"
1455
1456 source "drivers/Kconfig"
1457
1458 source "drivers/firmware/Kconfig"
1459
1460 source "fs/Kconfig"
1461
1462 source "arch/blackfin/Kconfig.debug"
1463
1464 source "security/Kconfig"
1465
1466 source "crypto/Kconfig"
1467
1468 source "lib/Kconfig"