cfa64297da08132e02e2123a5bc38f393d9c22c0
[firefly-linux-kernel-4.4.55.git] / arch / mips / include / asm / mach-db1x00 / db1x00.h
1 /*
2  * AMD Alchemy DBAu1x00 Reference Boards
3  *
4  * Copyright 2001, 2008 MontaVista Software Inc.
5  * Author: MontaVista Software, Inc. <source@mvista.com>
6  * Copyright (C) 2005 Ralf Baechle (ralf@linux-mips.org)
7  *
8  * ########################################################################
9  *
10  *  This program is free software; you can distribute it and/or modify it
11  *  under the terms of the GNU General Public License (Version 2) as
12  *  published by the Free Software Foundation.
13  *
14  *  This program is distributed in the hope it will be useful, but WITHOUT
15  *  ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
16  *  FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License
17  *  for more details.
18  *
19  *  You should have received a copy of the GNU General Public License along
20  *  with this program; if not, write to the Free Software Foundation, Inc.,
21  *  59 Temple Place - Suite 330, Boston MA 02111-1307, USA.
22  *
23  * ########################################################################
24  *
25  *
26  */
27 #ifndef __ASM_DB1X00_H
28 #define __ASM_DB1X00_H
29
30 #include <asm/mach-au1x00/au1xxx_psc.h>
31
32 #ifdef CONFIG_MIPS_DB1550
33
34 #define DBDMA_AC97_TX_CHAN      DSCR_CMD0_PSC1_TX
35 #define DBDMA_AC97_RX_CHAN      DSCR_CMD0_PSC1_RX
36 #define DBDMA_I2S_TX_CHAN       DSCR_CMD0_PSC3_TX
37 #define DBDMA_I2S_RX_CHAN       DSCR_CMD0_PSC3_RX
38
39 #define SPI_PSC_BASE            PSC0_BASE_ADDR
40 #define AC97_PSC_BASE           PSC1_BASE_ADDR
41 #define SMBUS_PSC_BASE          PSC2_BASE_ADDR
42 #define I2S_PSC_BASE            PSC3_BASE_ADDR
43
44 #define NAND_PHYS_ADDR          0x20000000
45
46 #endif
47
48 /* PCMCIA DBAu1x00 specific defines */
49 #define PCMCIA_MAX_SOCK  1
50 #define PCMCIA_NUM_SOCKS (PCMCIA_MAX_SOCK + 1)
51
52 /* VPP/VCC */
53 #define SET_VCC_VPP(VCC, VPP, SLOT)\
54         ((((VCC) << 2) | ((VPP) << 0)) << ((SLOT) * 8))
55
56 /*
57  * NAND defines
58  *
59  * Timing values as described in databook, * ns value stripped of the
60  * lower 2 bits.
61  * These defines are here rather than an Au1550 generic file because
62  * the parts chosen on another board may be different and may require
63  * different timings.
64  */
65 #define NAND_T_H                (18 >> 2)
66 #define NAND_T_PUL              (30 >> 2)
67 #define NAND_T_SU               (30 >> 2)
68 #define NAND_T_WH               (30 >> 2)
69
70 /* Bitfield shift amounts */
71 #define NAND_T_H_SHIFT          0
72 #define NAND_T_PUL_SHIFT        4
73 #define NAND_T_SU_SHIFT         8
74 #define NAND_T_WH_SHIFT         12
75
76 #define NAND_TIMING     (((NAND_T_H   & 0xF) << NAND_T_H_SHIFT)   | \
77                          ((NAND_T_PUL & 0xF) << NAND_T_PUL_SHIFT) | \
78                          ((NAND_T_SU  & 0xF) << NAND_T_SU_SHIFT)  | \
79                          ((NAND_T_WH  & 0xF) << NAND_T_WH_SHIFT))
80 #define NAND_CS         1
81
82 /* Should be done by YAMON */
83 #define NAND_STCFG      0x00400005 /* 8-bit NAND */
84 #define NAND_STTIME     0x00007774 /* valid for 396 MHz SD=2 only */
85 #define NAND_STADDR     0x12000FFF /* physical address 0x20000000 */
86
87 #endif /* __ASM_DB1X00_H */