powerpc/powernv: Group VF PE when IOV BAR is big on PHB3
[firefly-linux-kernel-4.4.55.git] / arch / powerpc / include / asm / pci-bridge.h
1 #ifndef _ASM_POWERPC_PCI_BRIDGE_H
2 #define _ASM_POWERPC_PCI_BRIDGE_H
3 #ifdef __KERNEL__
4 /*
5  * This program is free software; you can redistribute it and/or
6  * modify it under the terms of the GNU General Public License
7  * as published by the Free Software Foundation; either version
8  * 2 of the License, or (at your option) any later version.
9  */
10 #include <linux/pci.h>
11 #include <linux/list.h>
12 #include <linux/ioport.h>
13 #include <asm-generic/pci-bridge.h>
14
15 struct device_node;
16
17 /*
18  * Structure of a PCI controller (host bridge)
19  */
20 struct pci_controller {
21         struct pci_bus *bus;
22         char is_dynamic;
23 #ifdef CONFIG_PPC64
24         int node;
25 #endif
26         struct device_node *dn;
27         struct list_head list_node;
28         struct device *parent;
29
30         int first_busno;
31         int last_busno;
32         int self_busno;
33         struct resource busn;
34
35         void __iomem *io_base_virt;
36 #ifdef CONFIG_PPC64
37         void *io_base_alloc;
38 #endif
39         resource_size_t io_base_phys;
40         resource_size_t pci_io_size;
41
42         /* Some machines have a special region to forward the ISA
43          * "memory" cycles such as VGA memory regions. Left to 0
44          * if unsupported
45          */
46         resource_size_t isa_mem_phys;
47         resource_size_t isa_mem_size;
48
49         struct pci_ops *ops;
50         unsigned int __iomem *cfg_addr;
51         void __iomem *cfg_data;
52
53         /*
54          * Used for variants of PCI indirect handling and possible quirks:
55          *  SET_CFG_TYPE - used on 4xx or any PHB that does explicit type0/1
56          *  EXT_REG - provides access to PCI-e extended registers
57          *  SURPRESS_PRIMARY_BUS - we suppress the setting of PCI_PRIMARY_BUS
58          *   on Freescale PCI-e controllers since they used the PCI_PRIMARY_BUS
59          *   to determine which bus number to match on when generating type0
60          *   config cycles
61          *  NO_PCIE_LINK - the Freescale PCI-e controllers have issues with
62          *   hanging if we don't have link and try to do config cycles to
63          *   anything but the PHB.  Only allow talking to the PHB if this is
64          *   set.
65          *  BIG_ENDIAN - cfg_addr is a big endian register
66          *  BROKEN_MRM - the 440EPx/GRx chips have an errata that causes hangs on
67          *   the PLB4.  Effectively disable MRM commands by setting this.
68          *  FSL_CFG_REG_LINK - Freescale controller version in which the PCIe
69          *   link status is in a RC PCIe cfg register (vs being a SoC register)
70          */
71 #define PPC_INDIRECT_TYPE_SET_CFG_TYPE          0x00000001
72 #define PPC_INDIRECT_TYPE_EXT_REG               0x00000002
73 #define PPC_INDIRECT_TYPE_SURPRESS_PRIMARY_BUS  0x00000004
74 #define PPC_INDIRECT_TYPE_NO_PCIE_LINK          0x00000008
75 #define PPC_INDIRECT_TYPE_BIG_ENDIAN            0x00000010
76 #define PPC_INDIRECT_TYPE_BROKEN_MRM            0x00000020
77 #define PPC_INDIRECT_TYPE_FSL_CFG_REG_LINK      0x00000040
78         u32 indirect_type;
79         /* Currently, we limit ourselves to 1 IO range and 3 mem
80          * ranges since the common pci_bus structure can't handle more
81          */
82         struct resource io_resource;
83         struct resource mem_resources[3];
84         resource_size_t mem_offset[3];
85         int global_number;              /* PCI domain number */
86
87         resource_size_t dma_window_base_cur;
88         resource_size_t dma_window_size;
89
90 #ifdef CONFIG_PPC64
91         unsigned long buid;
92         struct pci_dn *pci_data;
93 #endif  /* CONFIG_PPC64 */
94
95         void *private_data;
96 };
97
98 /* These are used for config access before all the PCI probing
99    has been done. */
100 extern int early_read_config_byte(struct pci_controller *hose, int bus,
101                         int dev_fn, int where, u8 *val);
102 extern int early_read_config_word(struct pci_controller *hose, int bus,
103                         int dev_fn, int where, u16 *val);
104 extern int early_read_config_dword(struct pci_controller *hose, int bus,
105                         int dev_fn, int where, u32 *val);
106 extern int early_write_config_byte(struct pci_controller *hose, int bus,
107                         int dev_fn, int where, u8 val);
108 extern int early_write_config_word(struct pci_controller *hose, int bus,
109                         int dev_fn, int where, u16 val);
110 extern int early_write_config_dword(struct pci_controller *hose, int bus,
111                         int dev_fn, int where, u32 val);
112
113 extern int early_find_capability(struct pci_controller *hose, int bus,
114                                  int dev_fn, int cap);
115
116 extern void setup_indirect_pci(struct pci_controller* hose,
117                                resource_size_t cfg_addr,
118                                resource_size_t cfg_data, u32 flags);
119
120 extern int indirect_read_config(struct pci_bus *bus, unsigned int devfn,
121                                 int offset, int len, u32 *val);
122
123 extern int __indirect_read_config(struct pci_controller *hose,
124                                   unsigned char bus_number, unsigned int devfn,
125                                   int offset, int len, u32 *val);
126
127 extern int indirect_write_config(struct pci_bus *bus, unsigned int devfn,
128                                  int offset, int len, u32 val);
129
130 static inline struct pci_controller *pci_bus_to_host(const struct pci_bus *bus)
131 {
132         return bus->sysdata;
133 }
134
135 #ifndef CONFIG_PPC64
136
137 extern int pci_device_from_OF_node(struct device_node *node,
138                                    u8 *bus, u8 *devfn);
139 extern void pci_create_OF_bus_map(void);
140
141 static inline int isa_vaddr_is_ioport(void __iomem *address)
142 {
143         /* No specific ISA handling on ppc32 at this stage, it
144          * all goes through PCI
145          */
146         return 0;
147 }
148
149 #else   /* CONFIG_PPC64 */
150
151 /*
152  * PCI stuff, for nodes representing PCI devices, pointed to
153  * by device_node->data.
154  */
155 struct iommu_table;
156
157 struct pci_dn {
158         int     flags;
159 #define PCI_DN_FLAG_IOV_VF      0x01
160
161         int     busno;                  /* pci bus number */
162         int     devfn;                  /* pci device and function number */
163         int     vendor_id;              /* Vendor ID */
164         int     device_id;              /* Device ID */
165         int     class_code;             /* Device class code */
166
167         struct  pci_dn *parent;
168         struct  pci_controller *phb;    /* for pci devices */
169         struct  iommu_table *iommu_table;       /* for phb's or bridges */
170         struct  device_node *node;      /* back-pointer to the device_node */
171
172         int     pci_ext_config_space;   /* for pci devices */
173
174         struct  pci_dev *pcidev;        /* back-pointer to the pci device */
175 #ifdef CONFIG_EEH
176         struct eeh_dev *edev;           /* eeh device */
177 #endif
178 #define IODA_INVALID_PE         (-1)
179 #ifdef CONFIG_PPC_POWERNV
180         int     pe_number;
181 #ifdef CONFIG_PCI_IOV
182         u16     vfs_expanded;           /* number of VFs IOV BAR expanded */
183         u16     num_vfs;                /* number of VFs enabled*/
184         int     offset;                 /* PE# for the first VF PE */
185 #define M64_PER_IOV 4
186         int     m64_per_iov;
187 #define IODA_INVALID_M64        (-1)
188         int     m64_wins[PCI_SRIOV_NUM_BARS][M64_PER_IOV];
189 #endif /* CONFIG_PCI_IOV */
190 #endif
191         struct list_head child_list;
192         struct list_head list;
193 };
194
195 /* Get the pointer to a device_node's pci_dn */
196 #define PCI_DN(dn)      ((struct pci_dn *) (dn)->data)
197
198 extern struct pci_dn *pci_get_pdn_by_devfn(struct pci_bus *bus,
199                                            int devfn);
200 extern struct pci_dn *pci_get_pdn(struct pci_dev *pdev);
201 extern struct pci_dn *add_dev_pci_data(struct pci_dev *pdev);
202 extern void remove_dev_pci_data(struct pci_dev *pdev);
203 extern void *update_dn_pci_info(struct device_node *dn, void *data);
204
205 static inline int pci_device_from_OF_node(struct device_node *np,
206                                           u8 *bus, u8 *devfn)
207 {
208         if (!PCI_DN(np))
209                 return -ENODEV;
210         *bus = PCI_DN(np)->busno;
211         *devfn = PCI_DN(np)->devfn;
212         return 0;
213 }
214
215 #if defined(CONFIG_EEH)
216 static inline struct eeh_dev *pdn_to_eeh_dev(struct pci_dn *pdn)
217 {
218         return pdn ? pdn->edev : NULL;
219 }
220 #else
221 #define pdn_to_eeh_dev(x)       (NULL)
222 #endif
223
224 /** Find the bus corresponding to the indicated device node */
225 extern struct pci_bus *pcibios_find_pci_bus(struct device_node *dn);
226
227 /** Remove all of the PCI devices under this bus */
228 extern void pcibios_remove_pci_devices(struct pci_bus *bus);
229
230 /** Discover new pci devices under this bus, and add them */
231 extern void pcibios_add_pci_devices(struct pci_bus *bus);
232
233
234 extern void isa_bridge_find_early(struct pci_controller *hose);
235
236 static inline int isa_vaddr_is_ioport(void __iomem *address)
237 {
238         /* Check if address hits the reserved legacy IO range */
239         unsigned long ea = (unsigned long)address;
240         return ea >= ISA_IO_BASE && ea < ISA_IO_END;
241 }
242
243 extern int pcibios_unmap_io_space(struct pci_bus *bus);
244 extern int pcibios_map_io_space(struct pci_bus *bus);
245
246 #ifdef CONFIG_NUMA
247 #define PHB_SET_NODE(PHB, NODE)         ((PHB)->node = (NODE))
248 #else
249 #define PHB_SET_NODE(PHB, NODE)         ((PHB)->node = -1)
250 #endif
251
252 #endif  /* CONFIG_PPC64 */
253
254 /* Get the PCI host controller for an OF device */
255 extern struct pci_controller *pci_find_hose_for_OF_device(
256                         struct device_node* node);
257
258 /* Fill up host controller resources from the OF node */
259 extern void pci_process_bridge_OF_ranges(struct pci_controller *hose,
260                         struct device_node *dev, int primary);
261
262 /* Allocate & free a PCI host bridge structure */
263 extern struct pci_controller *pcibios_alloc_controller(struct device_node *dev);
264 extern void pcibios_free_controller(struct pci_controller *phb);
265
266 #ifdef CONFIG_PCI
267 extern int pcibios_vaddr_is_ioport(void __iomem *address);
268 #else
269 static inline int pcibios_vaddr_is_ioport(void __iomem *address)
270 {
271         return 0;
272 }
273 #endif  /* CONFIG_PCI */
274
275 #endif  /* __KERNEL__ */
276 #endif  /* _ASM_POWERPC_PCI_BRIDGE_H */