7c567be3dd033aec3070004525951746947f033f
[firefly-linux-kernel-4.4.55.git] / arch / powerpc / kernel / eeh.c
1 /*
2  * Copyright IBM Corporation 2001, 2005, 2006
3  * Copyright Dave Engebretsen & Todd Inglett 2001
4  * Copyright Linas Vepstas 2005, 2006
5  * Copyright 2001-2012 IBM Corporation.
6  *
7  * This program is free software; you can redistribute it and/or modify
8  * it under the terms of the GNU General Public License as published by
9  * the Free Software Foundation; either version 2 of the License, or
10  * (at your option) any later version.
11  *
12  * This program is distributed in the hope that it will be useful,
13  * but WITHOUT ANY WARRANTY; without even the implied warranty of
14  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15  * GNU General Public License for more details.
16  *
17  * You should have received a copy of the GNU General Public License
18  * along with this program; if not, write to the Free Software
19  * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA  02111-1307 USA
20  *
21  * Please address comments and feedback to Linas Vepstas <linas@austin.ibm.com>
22  */
23
24 #include <linux/delay.h>
25 #include <linux/sched.h>
26 #include <linux/init.h>
27 #include <linux/list.h>
28 #include <linux/pci.h>
29 #include <linux/proc_fs.h>
30 #include <linux/rbtree.h>
31 #include <linux/seq_file.h>
32 #include <linux/spinlock.h>
33 #include <linux/export.h>
34 #include <linux/of.h>
35
36 #include <linux/atomic.h>
37 #include <asm/eeh.h>
38 #include <asm/eeh_event.h>
39 #include <asm/io.h>
40 #include <asm/machdep.h>
41 #include <asm/ppc-pci.h>
42 #include <asm/rtas.h>
43
44
45 /** Overview:
46  *  EEH, or "Extended Error Handling" is a PCI bridge technology for
47  *  dealing with PCI bus errors that can't be dealt with within the
48  *  usual PCI framework, except by check-stopping the CPU.  Systems
49  *  that are designed for high-availability/reliability cannot afford
50  *  to crash due to a "mere" PCI error, thus the need for EEH.
51  *  An EEH-capable bridge operates by converting a detected error
52  *  into a "slot freeze", taking the PCI adapter off-line, making
53  *  the slot behave, from the OS'es point of view, as if the slot
54  *  were "empty": all reads return 0xff's and all writes are silently
55  *  ignored.  EEH slot isolation events can be triggered by parity
56  *  errors on the address or data busses (e.g. during posted writes),
57  *  which in turn might be caused by low voltage on the bus, dust,
58  *  vibration, humidity, radioactivity or plain-old failed hardware.
59  *
60  *  Note, however, that one of the leading causes of EEH slot
61  *  freeze events are buggy device drivers, buggy device microcode,
62  *  or buggy device hardware.  This is because any attempt by the
63  *  device to bus-master data to a memory address that is not
64  *  assigned to the device will trigger a slot freeze.   (The idea
65  *  is to prevent devices-gone-wild from corrupting system memory).
66  *  Buggy hardware/drivers will have a miserable time co-existing
67  *  with EEH.
68  *
69  *  Ideally, a PCI device driver, when suspecting that an isolation
70  *  event has occurred (e.g. by reading 0xff's), will then ask EEH
71  *  whether this is the case, and then take appropriate steps to
72  *  reset the PCI slot, the PCI device, and then resume operations.
73  *  However, until that day,  the checking is done here, with the
74  *  eeh_check_failure() routine embedded in the MMIO macros.  If
75  *  the slot is found to be isolated, an "EEH Event" is synthesized
76  *  and sent out for processing.
77  */
78
79 /* If a device driver keeps reading an MMIO register in an interrupt
80  * handler after a slot isolation event, it might be broken.
81  * This sets the threshold for how many read attempts we allow
82  * before printing an error message.
83  */
84 #define EEH_MAX_FAILS   2100000
85
86 /* Time to wait for a PCI slot to report status, in milliseconds */
87 #define PCI_BUS_RESET_WAIT_MSEC (60*1000)
88
89 /* Platform dependent EEH operations */
90 struct eeh_ops *eeh_ops = NULL;
91
92 int eeh_subsystem_enabled;
93 EXPORT_SYMBOL(eeh_subsystem_enabled);
94
95 /*
96  * EEH probe mode support. The intention is to support multiple
97  * platforms for EEH. Some platforms like pSeries do PCI emunation
98  * based on device tree. However, other platforms like powernv probe
99  * PCI devices from hardware. The flag is used to distinguish that.
100  * In addition, struct eeh_ops::probe would be invoked for particular
101  * OF node or PCI device so that the corresponding PE would be created
102  * there.
103  */
104 int eeh_probe_mode;
105
106 /* Global EEH mutex */
107 DEFINE_MUTEX(eeh_mutex);
108
109 /* Lock to avoid races due to multiple reports of an error */
110 DEFINE_RAW_SPINLOCK(confirm_error_lock);
111
112 /* Buffer for reporting pci register dumps. Its here in BSS, and
113  * not dynamically alloced, so that it ends up in RMO where RTAS
114  * can access it.
115  */
116 #define EEH_PCI_REGS_LOG_LEN 4096
117 static unsigned char pci_regs_buf[EEH_PCI_REGS_LOG_LEN];
118
119 /*
120  * The struct is used to maintain the EEH global statistic
121  * information. Besides, the EEH global statistics will be
122  * exported to user space through procfs
123  */
124 struct eeh_stats {
125         u64 no_device;          /* PCI device not found         */
126         u64 no_dn;              /* OF node not found            */
127         u64 no_cfg_addr;        /* Config address not found     */
128         u64 ignored_check;      /* EEH check skipped            */
129         u64 total_mmio_ffs;     /* Total EEH checks             */
130         u64 false_positives;    /* Unnecessary EEH checks       */
131         u64 slot_resets;        /* PE reset                     */
132 };
133
134 static struct eeh_stats eeh_stats;
135
136 #define IS_BRIDGE(class_code) (((class_code)<<16) == PCI_BASE_CLASS_BRIDGE)
137
138 /**
139  * eeh_gather_pci_data - Copy assorted PCI config space registers to buff
140  * @edev: device to report data for
141  * @buf: point to buffer in which to log
142  * @len: amount of room in buffer
143  *
144  * This routine captures assorted PCI configuration space data,
145  * and puts them into a buffer for RTAS error logging.
146  */
147 static size_t eeh_gather_pci_data(struct eeh_dev *edev, char * buf, size_t len)
148 {
149         struct device_node *dn = eeh_dev_to_of_node(edev);
150         struct pci_dev *dev = eeh_dev_to_pci_dev(edev);
151         u32 cfg;
152         int cap, i;
153         int n = 0;
154
155         n += scnprintf(buf+n, len-n, "%s\n", dn->full_name);
156         printk(KERN_WARNING "EEH: of node=%s\n", dn->full_name);
157
158         eeh_ops->read_config(dn, PCI_VENDOR_ID, 4, &cfg);
159         n += scnprintf(buf+n, len-n, "dev/vend:%08x\n", cfg);
160         printk(KERN_WARNING "EEH: PCI device/vendor: %08x\n", cfg);
161
162         eeh_ops->read_config(dn, PCI_COMMAND, 4, &cfg);
163         n += scnprintf(buf+n, len-n, "cmd/stat:%x\n", cfg);
164         printk(KERN_WARNING "EEH: PCI cmd/status register: %08x\n", cfg);
165
166         if (!dev) {
167                 printk(KERN_WARNING "EEH: no PCI device for this of node\n");
168                 return n;
169         }
170
171         /* Gather bridge-specific registers */
172         if (dev->class >> 16 == PCI_BASE_CLASS_BRIDGE) {
173                 eeh_ops->read_config(dn, PCI_SEC_STATUS, 2, &cfg);
174                 n += scnprintf(buf+n, len-n, "sec stat:%x\n", cfg);
175                 printk(KERN_WARNING "EEH: Bridge secondary status: %04x\n", cfg);
176
177                 eeh_ops->read_config(dn, PCI_BRIDGE_CONTROL, 2, &cfg);
178                 n += scnprintf(buf+n, len-n, "brdg ctl:%x\n", cfg);
179                 printk(KERN_WARNING "EEH: Bridge control: %04x\n", cfg);
180         }
181
182         /* Dump out the PCI-X command and status regs */
183         cap = pci_find_capability(dev, PCI_CAP_ID_PCIX);
184         if (cap) {
185                 eeh_ops->read_config(dn, cap, 4, &cfg);
186                 n += scnprintf(buf+n, len-n, "pcix-cmd:%x\n", cfg);
187                 printk(KERN_WARNING "EEH: PCI-X cmd: %08x\n", cfg);
188
189                 eeh_ops->read_config(dn, cap+4, 4, &cfg);
190                 n += scnprintf(buf+n, len-n, "pcix-stat:%x\n", cfg);
191                 printk(KERN_WARNING "EEH: PCI-X status: %08x\n", cfg);
192         }
193
194         /* If PCI-E capable, dump PCI-E cap 10, and the AER */
195         cap = pci_find_capability(dev, PCI_CAP_ID_EXP);
196         if (cap) {
197                 n += scnprintf(buf+n, len-n, "pci-e cap10:\n");
198                 printk(KERN_WARNING
199                        "EEH: PCI-E capabilities and status follow:\n");
200
201                 for (i=0; i<=8; i++) {
202                         eeh_ops->read_config(dn, cap+4*i, 4, &cfg);
203                         n += scnprintf(buf+n, len-n, "%02x:%x\n", 4*i, cfg);
204                         printk(KERN_WARNING "EEH: PCI-E %02x: %08x\n", i, cfg);
205                 }
206
207                 cap = pci_find_ext_capability(dev, PCI_EXT_CAP_ID_ERR);
208                 if (cap) {
209                         n += scnprintf(buf+n, len-n, "pci-e AER:\n");
210                         printk(KERN_WARNING
211                                "EEH: PCI-E AER capability register set follows:\n");
212
213                         for (i=0; i<14; i++) {
214                                 eeh_ops->read_config(dn, cap+4*i, 4, &cfg);
215                                 n += scnprintf(buf+n, len-n, "%02x:%x\n", 4*i, cfg);
216                                 printk(KERN_WARNING "EEH: PCI-E AER %02x: %08x\n", i, cfg);
217                         }
218                 }
219         }
220
221         return n;
222 }
223
224 /**
225  * eeh_slot_error_detail - Generate combined log including driver log and error log
226  * @pe: EEH PE
227  * @severity: temporary or permanent error log
228  *
229  * This routine should be called to generate the combined log, which
230  * is comprised of driver log and error log. The driver log is figured
231  * out from the config space of the corresponding PCI device, while
232  * the error log is fetched through platform dependent function call.
233  */
234 void eeh_slot_error_detail(struct eeh_pe *pe, int severity)
235 {
236         size_t loglen = 0;
237         struct eeh_dev *edev;
238
239         eeh_pci_enable(pe, EEH_OPT_THAW_MMIO);
240         eeh_ops->configure_bridge(pe);
241         eeh_pe_restore_bars(pe);
242
243         pci_regs_buf[0] = 0;
244         eeh_pe_for_each_dev(pe, edev) {
245                 loglen += eeh_gather_pci_data(edev, pci_regs_buf,
246                                 EEH_PCI_REGS_LOG_LEN);
247         }
248
249         eeh_ops->get_log(pe, severity, pci_regs_buf, loglen);
250 }
251
252 /**
253  * eeh_token_to_phys - Convert EEH address token to phys address
254  * @token: I/O token, should be address in the form 0xA....
255  *
256  * This routine should be called to convert virtual I/O address
257  * to physical one.
258  */
259 static inline unsigned long eeh_token_to_phys(unsigned long token)
260 {
261         pte_t *ptep;
262         unsigned long pa;
263
264         ptep = find_linux_pte(init_mm.pgd, token);
265         if (!ptep)
266                 return token;
267         pa = pte_pfn(*ptep) << PAGE_SHIFT;
268
269         return pa | (token & (PAGE_SIZE-1));
270 }
271
272 /*
273  * On PowerNV platform, we might already have fenced PHB there.
274  * For that case, it's meaningless to recover frozen PE. Intead,
275  * We have to handle fenced PHB firstly.
276  */
277 static int eeh_phb_check_failure(struct eeh_pe *pe)
278 {
279         struct eeh_pe *phb_pe;
280         unsigned long flags;
281         int ret;
282
283         if (!eeh_probe_mode_dev())
284                 return -EPERM;
285
286         /* Find the PHB PE */
287         phb_pe = eeh_phb_pe_get(pe->phb);
288         if (!phb_pe) {
289                 pr_warning("%s Can't find PE for PHB#%d\n",
290                            __func__, pe->phb->global_number);
291                 return -EEXIST;
292         }
293
294         /* If the PHB has been in problematic state */
295         eeh_serialize_lock(&flags);
296         if (phb_pe->state & (EEH_PE_ISOLATED | EEH_PE_PHB_DEAD)) {
297                 ret = 0;
298                 goto out;
299         }
300
301         /* Check PHB state */
302         ret = eeh_ops->get_state(phb_pe, NULL);
303         if ((ret < 0) ||
304             (ret == EEH_STATE_NOT_SUPPORT) ||
305             (ret & (EEH_STATE_MMIO_ACTIVE | EEH_STATE_DMA_ACTIVE)) ==
306             (EEH_STATE_MMIO_ACTIVE | EEH_STATE_DMA_ACTIVE)) {
307                 ret = 0;
308                 goto out;
309         }
310
311         /* Isolate the PHB and send event */
312         eeh_pe_state_mark(phb_pe, EEH_PE_ISOLATED);
313         eeh_serialize_unlock(flags);
314         eeh_send_failure_event(phb_pe);
315
316         WARN(1, "EEH: PHB failure detected\n");
317
318         return 1;
319 out:
320         eeh_serialize_unlock(flags);
321         return ret;
322 }
323
324 /**
325  * eeh_dev_check_failure - Check if all 1's data is due to EEH slot freeze
326  * @edev: eeh device
327  *
328  * Check for an EEH failure for the given device node.  Call this
329  * routine if the result of a read was all 0xff's and you want to
330  * find out if this is due to an EEH slot freeze.  This routine
331  * will query firmware for the EEH status.
332  *
333  * Returns 0 if there has not been an EEH error; otherwise returns
334  * a non-zero value and queues up a slot isolation event notification.
335  *
336  * It is safe to call this routine in an interrupt context.
337  */
338 int eeh_dev_check_failure(struct eeh_dev *edev)
339 {
340         int ret;
341         unsigned long flags;
342         struct device_node *dn;
343         struct pci_dev *dev;
344         struct eeh_pe *pe;
345         int rc = 0;
346         const char *location;
347
348         eeh_stats.total_mmio_ffs++;
349
350         if (!eeh_subsystem_enabled)
351                 return 0;
352
353         if (!edev) {
354                 eeh_stats.no_dn++;
355                 return 0;
356         }
357         dn = eeh_dev_to_of_node(edev);
358         dev = eeh_dev_to_pci_dev(edev);
359         pe = edev->pe;
360
361         /* Access to IO BARs might get this far and still not want checking. */
362         if (!pe) {
363                 eeh_stats.ignored_check++;
364                 pr_debug("EEH: Ignored check for %s %s\n",
365                         eeh_pci_name(dev), dn->full_name);
366                 return 0;
367         }
368
369         if (!pe->addr && !pe->config_addr) {
370                 eeh_stats.no_cfg_addr++;
371                 return 0;
372         }
373
374         /*
375          * On PowerNV platform, we might already have fenced PHB
376          * there and we need take care of that firstly.
377          */
378         ret = eeh_phb_check_failure(pe);
379         if (ret > 0)
380                 return ret;
381
382         /* If we already have a pending isolation event for this
383          * slot, we know it's bad already, we don't need to check.
384          * Do this checking under a lock; as multiple PCI devices
385          * in one slot might report errors simultaneously, and we
386          * only want one error recovery routine running.
387          */
388         eeh_serialize_lock(&flags);
389         rc = 1;
390         if (pe->state & EEH_PE_ISOLATED) {
391                 pe->check_count++;
392                 if (pe->check_count % EEH_MAX_FAILS == 0) {
393                         location = of_get_property(dn, "ibm,loc-code", NULL);
394                         printk(KERN_ERR "EEH: %d reads ignored for recovering device at "
395                                 "location=%s driver=%s pci addr=%s\n",
396                                 pe->check_count, location,
397                                 eeh_driver_name(dev), eeh_pci_name(dev));
398                         printk(KERN_ERR "EEH: Might be infinite loop in %s driver\n",
399                                 eeh_driver_name(dev));
400                         dump_stack();
401                 }
402                 goto dn_unlock;
403         }
404
405         /*
406          * Now test for an EEH failure.  This is VERY expensive.
407          * Note that the eeh_config_addr may be a parent device
408          * in the case of a device behind a bridge, or it may be
409          * function zero of a multi-function device.
410          * In any case they must share a common PHB.
411          */
412         ret = eeh_ops->get_state(pe, NULL);
413
414         /* Note that config-io to empty slots may fail;
415          * they are empty when they don't have children.
416          * We will punt with the following conditions: Failure to get
417          * PE's state, EEH not support and Permanently unavailable
418          * state, PE is in good state.
419          */
420         if ((ret < 0) ||
421             (ret == EEH_STATE_NOT_SUPPORT) ||
422             (ret & (EEH_STATE_MMIO_ACTIVE | EEH_STATE_DMA_ACTIVE)) ==
423             (EEH_STATE_MMIO_ACTIVE | EEH_STATE_DMA_ACTIVE)) {
424                 eeh_stats.false_positives++;
425                 pe->false_positives++;
426                 rc = 0;
427                 goto dn_unlock;
428         }
429
430         eeh_stats.slot_resets++;
431
432         /* Avoid repeated reports of this failure, including problems
433          * with other functions on this device, and functions under
434          * bridges.
435          */
436         eeh_pe_state_mark(pe, EEH_PE_ISOLATED);
437         eeh_serialize_unlock(flags);
438
439         eeh_send_failure_event(pe);
440
441         /* Most EEH events are due to device driver bugs.  Having
442          * a stack trace will help the device-driver authors figure
443          * out what happened.  So print that out.
444          */
445         WARN(1, "EEH: failure detected\n");
446         return 1;
447
448 dn_unlock:
449         eeh_serialize_unlock(flags);
450         return rc;
451 }
452
453 EXPORT_SYMBOL_GPL(eeh_dev_check_failure);
454
455 /**
456  * eeh_check_failure - Check if all 1's data is due to EEH slot freeze
457  * @token: I/O token, should be address in the form 0xA....
458  * @val: value, should be all 1's (XXX why do we need this arg??)
459  *
460  * Check for an EEH failure at the given token address.  Call this
461  * routine if the result of a read was all 0xff's and you want to
462  * find out if this is due to an EEH slot freeze event.  This routine
463  * will query firmware for the EEH status.
464  *
465  * Note this routine is safe to call in an interrupt context.
466  */
467 unsigned long eeh_check_failure(const volatile void __iomem *token, unsigned long val)
468 {
469         unsigned long addr;
470         struct eeh_dev *edev;
471
472         /* Finding the phys addr + pci device; this is pretty quick. */
473         addr = eeh_token_to_phys((unsigned long __force) token);
474         edev = eeh_addr_cache_get_dev(addr);
475         if (!edev) {
476                 eeh_stats.no_device++;
477                 return val;
478         }
479
480         eeh_dev_check_failure(edev);
481
482         pci_dev_put(eeh_dev_to_pci_dev(edev));
483         return val;
484 }
485
486 EXPORT_SYMBOL(eeh_check_failure);
487
488
489 /**
490  * eeh_pci_enable - Enable MMIO or DMA transfers for this slot
491  * @pe: EEH PE
492  *
493  * This routine should be called to reenable frozen MMIO or DMA
494  * so that it would work correctly again. It's useful while doing
495  * recovery or log collection on the indicated device.
496  */
497 int eeh_pci_enable(struct eeh_pe *pe, int function)
498 {
499         int rc;
500
501         rc = eeh_ops->set_option(pe, function);
502         if (rc)
503                 pr_warning("%s: Unexpected state change %d on PHB#%d-PE#%x, err=%d\n",
504                         __func__, function, pe->phb->global_number, pe->addr, rc);
505
506         rc = eeh_ops->wait_state(pe, PCI_BUS_RESET_WAIT_MSEC);
507         if (rc > 0 && (rc & EEH_STATE_MMIO_ENABLED) &&
508            (function == EEH_OPT_THAW_MMIO))
509                 return 0;
510
511         return rc;
512 }
513
514 /**
515  * pcibios_set_pcie_slot_reset - Set PCI-E reset state
516  * @dev: pci device struct
517  * @state: reset state to enter
518  *
519  * Return value:
520  *      0 if success
521  */
522 int pcibios_set_pcie_reset_state(struct pci_dev *dev, enum pcie_reset_state state)
523 {
524         struct eeh_dev *edev = pci_dev_to_eeh_dev(dev);
525         struct eeh_pe *pe = edev->pe;
526
527         if (!pe) {
528                 pr_err("%s: No PE found on PCI device %s\n",
529                         __func__, pci_name(dev));
530                 return -EINVAL;
531         }
532
533         switch (state) {
534         case pcie_deassert_reset:
535                 eeh_ops->reset(pe, EEH_RESET_DEACTIVATE);
536                 break;
537         case pcie_hot_reset:
538                 eeh_ops->reset(pe, EEH_RESET_HOT);
539                 break;
540         case pcie_warm_reset:
541                 eeh_ops->reset(pe, EEH_RESET_FUNDAMENTAL);
542                 break;
543         default:
544                 return -EINVAL;
545         };
546
547         return 0;
548 }
549
550 /**
551  * eeh_set_pe_freset - Check the required reset for the indicated device
552  * @data: EEH device
553  * @flag: return value
554  *
555  * Each device might have its preferred reset type: fundamental or
556  * hot reset. The routine is used to collected the information for
557  * the indicated device and its children so that the bunch of the
558  * devices could be reset properly.
559  */
560 static void *eeh_set_dev_freset(void *data, void *flag)
561 {
562         struct pci_dev *dev;
563         unsigned int *freset = (unsigned int *)flag;
564         struct eeh_dev *edev = (struct eeh_dev *)data;
565
566         dev = eeh_dev_to_pci_dev(edev);
567         if (dev)
568                 *freset |= dev->needs_freset;
569
570         return NULL;
571 }
572
573 /**
574  * eeh_reset_pe_once - Assert the pci #RST line for 1/4 second
575  * @pe: EEH PE
576  *
577  * Assert the PCI #RST line for 1/4 second.
578  */
579 static void eeh_reset_pe_once(struct eeh_pe *pe)
580 {
581         unsigned int freset = 0;
582
583         /* Determine type of EEH reset required for
584          * Partitionable Endpoint, a hot-reset (1)
585          * or a fundamental reset (3).
586          * A fundamental reset required by any device under
587          * Partitionable Endpoint trumps hot-reset.
588          */
589         eeh_pe_dev_traverse(pe, eeh_set_dev_freset, &freset);
590
591         if (freset)
592                 eeh_ops->reset(pe, EEH_RESET_FUNDAMENTAL);
593         else
594                 eeh_ops->reset(pe, EEH_RESET_HOT);
595
596         /* The PCI bus requires that the reset be held high for at least
597          * a 100 milliseconds. We wait a bit longer 'just in case'.
598          */
599 #define PCI_BUS_RST_HOLD_TIME_MSEC 250
600         msleep(PCI_BUS_RST_HOLD_TIME_MSEC);
601
602         /* We might get hit with another EEH freeze as soon as the
603          * pci slot reset line is dropped. Make sure we don't miss
604          * these, and clear the flag now.
605          */
606         eeh_pe_state_clear(pe, EEH_PE_ISOLATED);
607
608         eeh_ops->reset(pe, EEH_RESET_DEACTIVATE);
609
610         /* After a PCI slot has been reset, the PCI Express spec requires
611          * a 1.5 second idle time for the bus to stabilize, before starting
612          * up traffic.
613          */
614 #define PCI_BUS_SETTLE_TIME_MSEC 1800
615         msleep(PCI_BUS_SETTLE_TIME_MSEC);
616 }
617
618 /**
619  * eeh_reset_pe - Reset the indicated PE
620  * @pe: EEH PE
621  *
622  * This routine should be called to reset indicated device, including
623  * PE. A PE might include multiple PCI devices and sometimes PCI bridges
624  * might be involved as well.
625  */
626 int eeh_reset_pe(struct eeh_pe *pe)
627 {
628         int flags = (EEH_STATE_MMIO_ACTIVE | EEH_STATE_DMA_ACTIVE);
629         int i, rc;
630
631         /* Take three shots at resetting the bus */
632         for (i=0; i<3; i++) {
633                 eeh_reset_pe_once(pe);
634
635                 rc = eeh_ops->wait_state(pe, PCI_BUS_RESET_WAIT_MSEC);
636                 if ((rc & flags) == flags)
637                         return 0;
638
639                 if (rc < 0) {
640                         pr_err("%s: Unrecoverable slot failure on PHB#%d-PE#%x",
641                                 __func__, pe->phb->global_number, pe->addr);
642                         return -1;
643                 }
644                 pr_err("EEH: bus reset %d failed on PHB#%d-PE#%x, rc=%d\n",
645                         i+1, pe->phb->global_number, pe->addr, rc);
646         }
647
648         return -1;
649 }
650
651 /**
652  * eeh_save_bars - Save device bars
653  * @edev: PCI device associated EEH device
654  *
655  * Save the values of the device bars. Unlike the restore
656  * routine, this routine is *not* recursive. This is because
657  * PCI devices are added individually; but, for the restore,
658  * an entire slot is reset at a time.
659  */
660 void eeh_save_bars(struct eeh_dev *edev)
661 {
662         int i;
663         struct device_node *dn;
664
665         if (!edev)
666                 return;
667         dn = eeh_dev_to_of_node(edev);
668
669         for (i = 0; i < 16; i++)
670                 eeh_ops->read_config(dn, i * 4, 4, &edev->config_space[i]);
671 }
672
673 /**
674  * eeh_ops_register - Register platform dependent EEH operations
675  * @ops: platform dependent EEH operations
676  *
677  * Register the platform dependent EEH operation callback
678  * functions. The platform should call this function before
679  * any other EEH operations.
680  */
681 int __init eeh_ops_register(struct eeh_ops *ops)
682 {
683         if (!ops->name) {
684                 pr_warning("%s: Invalid EEH ops name for %p\n",
685                         __func__, ops);
686                 return -EINVAL;
687         }
688
689         if (eeh_ops && eeh_ops != ops) {
690                 pr_warning("%s: EEH ops of platform %s already existing (%s)\n",
691                         __func__, eeh_ops->name, ops->name);
692                 return -EEXIST;
693         }
694
695         eeh_ops = ops;
696
697         return 0;
698 }
699
700 /**
701  * eeh_ops_unregister - Unreigster platform dependent EEH operations
702  * @name: name of EEH platform operations
703  *
704  * Unregister the platform dependent EEH operation callback
705  * functions.
706  */
707 int __exit eeh_ops_unregister(const char *name)
708 {
709         if (!name || !strlen(name)) {
710                 pr_warning("%s: Invalid EEH ops name\n",
711                         __func__);
712                 return -EINVAL;
713         }
714
715         if (eeh_ops && !strcmp(eeh_ops->name, name)) {
716                 eeh_ops = NULL;
717                 return 0;
718         }
719
720         return -EEXIST;
721 }
722
723 /**
724  * eeh_init - EEH initialization
725  *
726  * Initialize EEH by trying to enable it for all of the adapters in the system.
727  * As a side effect we can determine here if eeh is supported at all.
728  * Note that we leave EEH on so failed config cycles won't cause a machine
729  * check.  If a user turns off EEH for a particular adapter they are really
730  * telling Linux to ignore errors.  Some hardware (e.g. POWER5) won't
731  * grant access to a slot if EEH isn't enabled, and so we always enable
732  * EEH for all slots/all devices.
733  *
734  * The eeh-force-off option disables EEH checking globally, for all slots.
735  * Even if force-off is set, the EEH hardware is still enabled, so that
736  * newer systems can boot.
737  */
738 int __init eeh_init(void)
739 {
740         struct pci_controller *hose, *tmp;
741         struct device_node *phb;
742         static int cnt = 0;
743         int ret = 0;
744
745         /*
746          * We have to delay the initialization on PowerNV after
747          * the PCI hierarchy tree has been built because the PEs
748          * are figured out based on PCI devices instead of device
749          * tree nodes
750          */
751         if (machine_is(powernv) && cnt++ <= 0)
752                 return ret;
753
754         /* call platform initialization function */
755         if (!eeh_ops) {
756                 pr_warning("%s: Platform EEH operation not found\n",
757                         __func__);
758                 return -EEXIST;
759         } else if ((ret = eeh_ops->init())) {
760                 pr_warning("%s: Failed to call platform init function (%d)\n",
761                         __func__, ret);
762                 return ret;
763         }
764
765         /* Initialize EEH event */
766         ret = eeh_event_init();
767         if (ret)
768                 return ret;
769
770         /* Enable EEH for all adapters */
771         if (eeh_probe_mode_devtree()) {
772                 list_for_each_entry_safe(hose, tmp,
773                         &hose_list, list_node) {
774                         phb = hose->dn;
775                         traverse_pci_devices(phb, eeh_ops->of_probe, NULL);
776                 }
777         } else if (eeh_probe_mode_dev()) {
778                 list_for_each_entry_safe(hose, tmp,
779                         &hose_list, list_node)
780                         pci_walk_bus(hose->bus, eeh_ops->dev_probe, NULL);
781         } else {
782                 pr_warning("%s: Invalid probe mode %d\n",
783                            __func__, eeh_probe_mode);
784                 return -EINVAL;
785         }
786
787         /*
788          * Call platform post-initialization. Actually, It's good chance
789          * to inform platform that EEH is ready to supply service if the
790          * I/O cache stuff has been built up.
791          */
792         if (eeh_ops->post_init) {
793                 ret = eeh_ops->post_init();
794                 if (ret)
795                         return ret;
796         }
797
798         if (eeh_subsystem_enabled)
799                 pr_info("EEH: PCI Enhanced I/O Error Handling Enabled\n");
800         else
801                 pr_warning("EEH: No capable adapters found\n");
802
803         return ret;
804 }
805
806 core_initcall_sync(eeh_init);
807
808 /**
809  * eeh_add_device_early - Enable EEH for the indicated device_node
810  * @dn: device node for which to set up EEH
811  *
812  * This routine must be used to perform EEH initialization for PCI
813  * devices that were added after system boot (e.g. hotplug, dlpar).
814  * This routine must be called before any i/o is performed to the
815  * adapter (inluding any config-space i/o).
816  * Whether this actually enables EEH or not for this device depends
817  * on the CEC architecture, type of the device, on earlier boot
818  * command-line arguments & etc.
819  */
820 static void eeh_add_device_early(struct device_node *dn)
821 {
822         struct pci_controller *phb;
823
824         /*
825          * If we're doing EEH probe based on PCI device, we
826          * would delay the probe until late stage because
827          * the PCI device isn't available this moment.
828          */
829         if (!eeh_probe_mode_devtree())
830                 return;
831
832         if (!of_node_to_eeh_dev(dn))
833                 return;
834         phb = of_node_to_eeh_dev(dn)->phb;
835
836         /* USB Bus children of PCI devices will not have BUID's */
837         if (NULL == phb || 0 == phb->buid)
838                 return;
839
840         eeh_ops->of_probe(dn, NULL);
841 }
842
843 /**
844  * eeh_add_device_tree_early - Enable EEH for the indicated device
845  * @dn: device node
846  *
847  * This routine must be used to perform EEH initialization for the
848  * indicated PCI device that was added after system boot (e.g.
849  * hotplug, dlpar).
850  */
851 void eeh_add_device_tree_early(struct device_node *dn)
852 {
853         struct device_node *sib;
854
855         for_each_child_of_node(dn, sib)
856                 eeh_add_device_tree_early(sib);
857         eeh_add_device_early(dn);
858 }
859 EXPORT_SYMBOL_GPL(eeh_add_device_tree_early);
860
861 /**
862  * eeh_add_device_late - Perform EEH initialization for the indicated pci device
863  * @dev: pci device for which to set up EEH
864  *
865  * This routine must be used to complete EEH initialization for PCI
866  * devices that were added after system boot (e.g. hotplug, dlpar).
867  */
868 static void eeh_add_device_late(struct pci_dev *dev)
869 {
870         struct device_node *dn;
871         struct eeh_dev *edev;
872
873         if (!dev || !eeh_subsystem_enabled)
874                 return;
875
876         pr_debug("EEH: Adding device %s\n", pci_name(dev));
877
878         dn = pci_device_to_OF_node(dev);
879         edev = of_node_to_eeh_dev(dn);
880         if (edev->pdev == dev) {
881                 pr_debug("EEH: Already referenced !\n");
882                 return;
883         }
884         WARN_ON(edev->pdev);
885
886         pci_dev_get(dev);
887         edev->pdev = dev;
888         dev->dev.archdata.edev = edev;
889
890         /*
891          * We have to do the EEH probe here because the PCI device
892          * hasn't been created yet in the early stage.
893          */
894         if (eeh_probe_mode_dev())
895                 eeh_ops->dev_probe(dev, NULL);
896
897         eeh_addr_cache_insert_dev(dev);
898 }
899
900 /**
901  * eeh_add_device_tree_late - Perform EEH initialization for the indicated PCI bus
902  * @bus: PCI bus
903  *
904  * This routine must be used to perform EEH initialization for PCI
905  * devices which are attached to the indicated PCI bus. The PCI bus
906  * is added after system boot through hotplug or dlpar.
907  */
908 void eeh_add_device_tree_late(struct pci_bus *bus)
909 {
910         struct pci_dev *dev;
911
912         list_for_each_entry(dev, &bus->devices, bus_list) {
913                 eeh_add_device_late(dev);
914                 if (dev->hdr_type == PCI_HEADER_TYPE_BRIDGE) {
915                         struct pci_bus *subbus = dev->subordinate;
916                         if (subbus)
917                                 eeh_add_device_tree_late(subbus);
918                 }
919         }
920 }
921 EXPORT_SYMBOL_GPL(eeh_add_device_tree_late);
922
923 /**
924  * eeh_add_sysfs_files - Add EEH sysfs files for the indicated PCI bus
925  * @bus: PCI bus
926  *
927  * This routine must be used to add EEH sysfs files for PCI
928  * devices which are attached to the indicated PCI bus. The PCI bus
929  * is added after system boot through hotplug or dlpar.
930  */
931 void eeh_add_sysfs_files(struct pci_bus *bus)
932 {
933         struct pci_dev *dev;
934
935         list_for_each_entry(dev, &bus->devices, bus_list) {
936                 eeh_sysfs_add_device(dev);
937                 if (dev->hdr_type == PCI_HEADER_TYPE_BRIDGE) {
938                         struct pci_bus *subbus = dev->subordinate;
939                         if (subbus)
940                                 eeh_add_sysfs_files(subbus);
941                 }
942         }
943 }
944 EXPORT_SYMBOL_GPL(eeh_add_sysfs_files);
945
946 /**
947  * eeh_remove_device - Undo EEH setup for the indicated pci device
948  * @dev: pci device to be removed
949  * @purge_pe: remove the PE or not
950  *
951  * This routine should be called when a device is removed from
952  * a running system (e.g. by hotplug or dlpar).  It unregisters
953  * the PCI device from the EEH subsystem.  I/O errors affecting
954  * this device will no longer be detected after this call; thus,
955  * i/o errors affecting this slot may leave this device unusable.
956  */
957 static void eeh_remove_device(struct pci_dev *dev, int purge_pe)
958 {
959         struct eeh_dev *edev;
960
961         if (!dev || !eeh_subsystem_enabled)
962                 return;
963         edev = pci_dev_to_eeh_dev(dev);
964
965         /* Unregister the device with the EEH/PCI address search system */
966         pr_debug("EEH: Removing device %s\n", pci_name(dev));
967
968         if (!edev || !edev->pdev) {
969                 pr_debug("EEH: Not referenced !\n");
970                 return;
971         }
972         edev->pdev = NULL;
973         dev->dev.archdata.edev = NULL;
974         pci_dev_put(dev);
975
976         eeh_rmv_from_parent_pe(edev, purge_pe);
977         eeh_addr_cache_rmv_dev(dev);
978         eeh_sysfs_remove_device(dev);
979 }
980
981 /**
982  * eeh_remove_bus_device - Undo EEH setup for the indicated PCI device
983  * @dev: PCI device
984  * @purge_pe: remove the corresponding PE or not
985  *
986  * This routine must be called when a device is removed from the
987  * running system through hotplug or dlpar. The corresponding
988  * PCI address cache will be removed.
989  */
990 void eeh_remove_bus_device(struct pci_dev *dev, int purge_pe)
991 {
992         struct pci_bus *bus = dev->subordinate;
993         struct pci_dev *child, *tmp;
994
995         eeh_remove_device(dev, purge_pe);
996
997         if (bus && dev->hdr_type == PCI_HEADER_TYPE_BRIDGE) {
998                 list_for_each_entry_safe(child, tmp, &bus->devices, bus_list)
999                          eeh_remove_bus_device(child, purge_pe);
1000         }
1001 }
1002 EXPORT_SYMBOL_GPL(eeh_remove_bus_device);
1003
1004 static int proc_eeh_show(struct seq_file *m, void *v)
1005 {
1006         if (0 == eeh_subsystem_enabled) {
1007                 seq_printf(m, "EEH Subsystem is globally disabled\n");
1008                 seq_printf(m, "eeh_total_mmio_ffs=%llu\n", eeh_stats.total_mmio_ffs);
1009         } else {
1010                 seq_printf(m, "EEH Subsystem is enabled\n");
1011                 seq_printf(m,
1012                                 "no device=%llu\n"
1013                                 "no device node=%llu\n"
1014                                 "no config address=%llu\n"
1015                                 "check not wanted=%llu\n"
1016                                 "eeh_total_mmio_ffs=%llu\n"
1017                                 "eeh_false_positives=%llu\n"
1018                                 "eeh_slot_resets=%llu\n",
1019                                 eeh_stats.no_device,
1020                                 eeh_stats.no_dn,
1021                                 eeh_stats.no_cfg_addr,
1022                                 eeh_stats.ignored_check,
1023                                 eeh_stats.total_mmio_ffs,
1024                                 eeh_stats.false_positives,
1025                                 eeh_stats.slot_resets);
1026         }
1027
1028         return 0;
1029 }
1030
1031 static int proc_eeh_open(struct inode *inode, struct file *file)
1032 {
1033         return single_open(file, proc_eeh_show, NULL);
1034 }
1035
1036 static const struct file_operations proc_eeh_operations = {
1037         .open      = proc_eeh_open,
1038         .read      = seq_read,
1039         .llseek    = seq_lseek,
1040         .release   = single_release,
1041 };
1042
1043 static int __init eeh_init_proc(void)
1044 {
1045         if (machine_is(pseries))
1046                 proc_create("powerpc/eeh", 0, NULL, &proc_eeh_operations);
1047         return 0;
1048 }
1049 __initcall(eeh_init_proc);