powerpc/fsl_booke: make sure PAGE_OFFSET map to memstart_addr for relocatable kernel
[firefly-linux-kernel-4.4.55.git] / arch / powerpc / kernel / head_fsl_booke.S
1 /*
2  * Kernel execution entry point code.
3  *
4  *    Copyright (c) 1995-1996 Gary Thomas <gdt@linuxppc.org>
5  *      Initial PowerPC version.
6  *    Copyright (c) 1996 Cort Dougan <cort@cs.nmt.edu>
7  *      Rewritten for PReP
8  *    Copyright (c) 1996 Paul Mackerras <paulus@cs.anu.edu.au>
9  *      Low-level exception handers, MMU support, and rewrite.
10  *    Copyright (c) 1997 Dan Malek <dmalek@jlc.net>
11  *      PowerPC 8xx modifications.
12  *    Copyright (c) 1998-1999 TiVo, Inc.
13  *      PowerPC 403GCX modifications.
14  *    Copyright (c) 1999 Grant Erickson <grant@lcse.umn.edu>
15  *      PowerPC 403GCX/405GP modifications.
16  *    Copyright 2000 MontaVista Software Inc.
17  *      PPC405 modifications
18  *      PowerPC 403GCX/405GP modifications.
19  *      Author: MontaVista Software, Inc.
20  *              frank_rowand@mvista.com or source@mvista.com
21  *              debbie_chu@mvista.com
22  *    Copyright 2002-2004 MontaVista Software, Inc.
23  *      PowerPC 44x support, Matt Porter <mporter@kernel.crashing.org>
24  *    Copyright 2004 Freescale Semiconductor, Inc
25  *      PowerPC e500 modifications, Kumar Gala <galak@kernel.crashing.org>
26  *
27  * This program is free software; you can redistribute  it and/or modify it
28  * under  the terms of  the GNU General  Public License as published by the
29  * Free Software Foundation;  either version 2 of the  License, or (at your
30  * option) any later version.
31  */
32
33 #include <linux/init.h>
34 #include <linux/threads.h>
35 #include <asm/processor.h>
36 #include <asm/page.h>
37 #include <asm/mmu.h>
38 #include <asm/pgtable.h>
39 #include <asm/cputable.h>
40 #include <asm/thread_info.h>
41 #include <asm/ppc_asm.h>
42 #include <asm/asm-offsets.h>
43 #include <asm/cache.h>
44 #include <asm/ptrace.h>
45 #include "head_booke.h"
46
47 /* As with the other PowerPC ports, it is expected that when code
48  * execution begins here, the following registers contain valid, yet
49  * optional, information:
50  *
51  *   r3 - Board info structure pointer (DRAM, frequency, MAC address, etc.)
52  *   r4 - Starting address of the init RAM disk
53  *   r5 - Ending address of the init RAM disk
54  *   r6 - Start of kernel command line string (e.g. "mem=128")
55  *   r7 - End of kernel command line string
56  *
57  */
58         __HEAD
59 _ENTRY(_stext);
60 _ENTRY(_start);
61         /*
62          * Reserve a word at a fixed location to store the address
63          * of abatron_pteptrs
64          */
65         nop
66
67         /* Translate device tree address to physical, save in r30/r31 */
68         bl      get_phys_addr
69         mr      r30,r3
70         mr      r31,r4
71
72         li      r25,0                   /* phys kernel start (low) */
73         li      r24,0                   /* CPU number */
74         li      r23,0                   /* phys kernel start (high) */
75
76 #ifdef CONFIG_RELOCATABLE
77         LOAD_REG_ADDR_PIC(r3, _stext)   /* Get our current runtime base */
78
79         /* Translate _stext address to physical, save in r23/r25 */
80         bl      get_phys_addr
81         mr      r23,r3
82         mr      r25,r4
83
84         bl      0f
85 0:      mflr    r8
86         addis   r3,r8,(is_second_reloc - 0b)@ha
87         lwz     r19,(is_second_reloc - 0b)@l(r3)
88
89         /* Check if this is the second relocation. */
90         cmpwi   r19,1
91         bne     1f
92
93         /*
94          * For the second relocation, we already get the real memstart_addr
95          * from device tree. So we will map PAGE_OFFSET to memstart_addr,
96          * then the virtual address of start kernel should be:
97          *          PAGE_OFFSET + (kernstart_addr - memstart_addr)
98          * Since the offset between kernstart_addr and memstart_addr should
99          * never be beyond 1G, so we can just use the lower 32bit of them
100          * for the calculation.
101          */
102         lis     r3,PAGE_OFFSET@h
103
104         addis   r4,r8,(kernstart_addr - 0b)@ha
105         addi    r4,r4,(kernstart_addr - 0b)@l
106         lwz     r5,4(r4)
107
108         addis   r6,r8,(memstart_addr - 0b)@ha
109         addi    r6,r6,(memstart_addr - 0b)@l
110         lwz     r7,4(r6)
111
112         subf    r5,r7,r5
113         add     r3,r3,r5
114         b       2f
115
116 1:
117         /*
118          * We have the runtime (virutal) address of our base.
119          * We calculate our shift of offset from a 64M page.
120          * We could map the 64M page we belong to at PAGE_OFFSET and
121          * get going from there.
122          */
123         lis     r4,KERNELBASE@h
124         ori     r4,r4,KERNELBASE@l
125         rlwinm  r6,r25,0,0x3ffffff              /* r6 = PHYS_START % 64M */
126         rlwinm  r5,r4,0,0x3ffffff               /* r5 = KERNELBASE % 64M */
127         subf    r3,r5,r6                        /* r3 = r6 - r5 */
128         add     r3,r4,r3                        /* Required Virtual Address */
129
130 2:      bl      relocate
131
132         /*
133          * For the second relocation, we already set the right tlb entries
134          * for the kernel space, so skip the code in fsl_booke_entry_mapping.S
135         */
136         cmpwi   r19,1
137         beq     set_ivor
138 #endif
139
140 /* We try to not make any assumptions about how the boot loader
141  * setup or used the TLBs.  We invalidate all mappings from the
142  * boot loader and load a single entry in TLB1[0] to map the
143  * first 64M of kernel memory.  Any boot info passed from the
144  * bootloader needs to live in this first 64M.
145  *
146  * Requirement on bootloader:
147  *  - The page we're executing in needs to reside in TLB1 and
148  *    have IPROT=1.  If not an invalidate broadcast could
149  *    evict the entry we're currently executing in.
150  *
151  *  r3 = Index of TLB1 were executing in
152  *  r4 = Current MSR[IS]
153  *  r5 = Index of TLB1 temp mapping
154  *
155  * Later in mapin_ram we will correctly map lowmem, and resize TLB1[0]
156  * if needed
157  */
158
159 _ENTRY(__early_start)
160
161 #define ENTRY_MAPPING_BOOT_SETUP
162 #include "fsl_booke_entry_mapping.S"
163 #undef ENTRY_MAPPING_BOOT_SETUP
164
165 set_ivor:
166         /* Establish the interrupt vector offsets */
167         SET_IVOR(0,  CriticalInput);
168         SET_IVOR(1,  MachineCheck);
169         SET_IVOR(2,  DataStorage);
170         SET_IVOR(3,  InstructionStorage);
171         SET_IVOR(4,  ExternalInput);
172         SET_IVOR(5,  Alignment);
173         SET_IVOR(6,  Program);
174         SET_IVOR(7,  FloatingPointUnavailable);
175         SET_IVOR(8,  SystemCall);
176         SET_IVOR(9,  AuxillaryProcessorUnavailable);
177         SET_IVOR(10, Decrementer);
178         SET_IVOR(11, FixedIntervalTimer);
179         SET_IVOR(12, WatchdogTimer);
180         SET_IVOR(13, DataTLBError);
181         SET_IVOR(14, InstructionTLBError);
182         SET_IVOR(15, DebugCrit);
183
184         /* Establish the interrupt vector base */
185         lis     r4,interrupt_base@h     /* IVPR only uses the high 16-bits */
186         mtspr   SPRN_IVPR,r4
187
188         /* Setup the defaults for TLB entries */
189         li      r2,(MAS4_TSIZED(BOOK3E_PAGESZ_4K))@l
190 #ifdef CONFIG_E200
191         oris    r2,r2,MAS4_TLBSELD(1)@h
192 #endif
193         mtspr   SPRN_MAS4, r2
194
195 #if 0
196         /* Enable DOZE */
197         mfspr   r2,SPRN_HID0
198         oris    r2,r2,HID0_DOZE@h
199         mtspr   SPRN_HID0, r2
200 #endif
201
202 #if !defined(CONFIG_BDI_SWITCH)
203         /*
204          * The Abatron BDI JTAG debugger does not tolerate others
205          * mucking with the debug registers.
206          */
207         lis     r2,DBCR0_IDM@h
208         mtspr   SPRN_DBCR0,r2
209         isync
210         /* clear any residual debug events */
211         li      r2,-1
212         mtspr   SPRN_DBSR,r2
213 #endif
214
215 #ifdef CONFIG_SMP
216         /* Check to see if we're the second processor, and jump
217          * to the secondary_start code if so
218          */
219         lis     r24, boot_cpuid@h
220         ori     r24, r24, boot_cpuid@l
221         lwz     r24, 0(r24)
222         cmpwi   r24, -1
223         mfspr   r24,SPRN_PIR
224         bne     __secondary_start
225 #endif
226
227         /*
228          * This is where the main kernel code starts.
229          */
230
231         /* ptr to current */
232         lis     r2,init_task@h
233         ori     r2,r2,init_task@l
234
235         /* ptr to current thread */
236         addi    r4,r2,THREAD    /* init task's THREAD */
237         mtspr   SPRN_SPRG_THREAD,r4
238
239         /* stack */
240         lis     r1,init_thread_union@h
241         ori     r1,r1,init_thread_union@l
242         li      r0,0
243         stwu    r0,THREAD_SIZE-STACK_FRAME_OVERHEAD(r1)
244
245         CURRENT_THREAD_INFO(r22, r1)
246         stw     r24, TI_CPU(r22)
247
248         bl      early_init
249
250 #ifdef CONFIG_RELOCATABLE
251         mr      r3,r30
252         mr      r4,r31
253 #ifdef CONFIG_PHYS_64BIT
254         mr      r5,r23
255         mr      r6,r25
256 #else
257         mr      r5,r25
258 #endif
259         bl      relocate_init
260 #endif
261
262 #ifdef CONFIG_DYNAMIC_MEMSTART
263         lis     r3,kernstart_addr@ha
264         la      r3,kernstart_addr@l(r3)
265 #ifdef CONFIG_PHYS_64BIT
266         stw     r23,0(r3)
267         stw     r25,4(r3)
268 #else
269         stw     r25,0(r3)
270 #endif
271 #endif
272
273 /*
274  * Decide what sort of machine this is and initialize the MMU.
275  */
276         mr      r3,r30
277         mr      r4,r31
278         bl      machine_init
279         bl      MMU_init
280
281         /* Setup PTE pointers for the Abatron bdiGDB */
282         lis     r6, swapper_pg_dir@h
283         ori     r6, r6, swapper_pg_dir@l
284         lis     r5, abatron_pteptrs@h
285         ori     r5, r5, abatron_pteptrs@l
286         lis     r4, KERNELBASE@h
287         ori     r4, r4, KERNELBASE@l
288         stw     r5, 0(r4)       /* Save abatron_pteptrs at a fixed location */
289         stw     r6, 0(r5)
290
291         /* Let's move on */
292         lis     r4,start_kernel@h
293         ori     r4,r4,start_kernel@l
294         lis     r3,MSR_KERNEL@h
295         ori     r3,r3,MSR_KERNEL@l
296         mtspr   SPRN_SRR0,r4
297         mtspr   SPRN_SRR1,r3
298         rfi                     /* change context and jump to start_kernel */
299
300 /* Macros to hide the PTE size differences
301  *
302  * FIND_PTE -- walks the page tables given EA & pgdir pointer
303  *   r10 -- EA of fault
304  *   r11 -- PGDIR pointer
305  *   r12 -- free
306  *   label 2: is the bailout case
307  *
308  * if we find the pte (fall through):
309  *   r11 is low pte word
310  *   r12 is pointer to the pte
311  *   r10 is the pshift from the PGD, if we're a hugepage
312  */
313 #ifdef CONFIG_PTE_64BIT
314 #ifdef CONFIG_HUGETLB_PAGE
315 #define FIND_PTE        \
316         rlwinm  r12, r10, 13, 19, 29;   /* Compute pgdir/pmd offset */  \
317         lwzx    r11, r12, r11;          /* Get pgd/pmd entry */         \
318         rlwinm. r12, r11, 0, 0, 20;     /* Extract pt base address */   \
319         blt     1000f;                  /* Normal non-huge page */      \
320         beq     2f;                     /* Bail if no table */          \
321         oris    r11, r11, PD_HUGE@h;    /* Put back address bit */      \
322         andi.   r10, r11, HUGEPD_SHIFT_MASK@l; /* extract size field */ \
323         xor     r12, r10, r11;          /* drop size bits from pointer */ \
324         b       1001f;                                                  \
325 1000:   rlwimi  r12, r10, 23, 20, 28;   /* Compute pte address */       \
326         li      r10, 0;                 /* clear r10 */                 \
327 1001:   lwz     r11, 4(r12);            /* Get pte entry */
328 #else
329 #define FIND_PTE        \
330         rlwinm  r12, r10, 13, 19, 29;   /* Compute pgdir/pmd offset */  \
331         lwzx    r11, r12, r11;          /* Get pgd/pmd entry */         \
332         rlwinm. r12, r11, 0, 0, 20;     /* Extract pt base address */   \
333         beq     2f;                     /* Bail if no table */          \
334         rlwimi  r12, r10, 23, 20, 28;   /* Compute pte address */       \
335         lwz     r11, 4(r12);            /* Get pte entry */
336 #endif /* HUGEPAGE */
337 #else /* !PTE_64BIT */
338 #define FIND_PTE        \
339         rlwimi  r11, r10, 12, 20, 29;   /* Create L1 (pgdir/pmd) address */     \
340         lwz     r11, 0(r11);            /* Get L1 entry */                      \
341         rlwinm. r12, r11, 0, 0, 19;     /* Extract L2 (pte) base address */     \
342         beq     2f;                     /* Bail if no table */                  \
343         rlwimi  r12, r10, 22, 20, 29;   /* Compute PTE address */               \
344         lwz     r11, 0(r12);            /* Get Linux PTE */
345 #endif
346
347 /*
348  * Interrupt vector entry code
349  *
350  * The Book E MMUs are always on so we don't need to handle
351  * interrupts in real mode as with previous PPC processors. In
352  * this case we handle interrupts in the kernel virtual address
353  * space.
354  *
355  * Interrupt vectors are dynamically placed relative to the
356  * interrupt prefix as determined by the address of interrupt_base.
357  * The interrupt vectors offsets are programmed using the labels
358  * for each interrupt vector entry.
359  *
360  * Interrupt vectors must be aligned on a 16 byte boundary.
361  * We align on a 32 byte cache line boundary for good measure.
362  */
363
364 interrupt_base:
365         /* Critical Input Interrupt */
366         CRITICAL_EXCEPTION(0x0100, CRITICAL, CriticalInput, unknown_exception)
367
368         /* Machine Check Interrupt */
369 #ifdef CONFIG_E200
370         /* no RFMCI, MCSRRs on E200 */
371         CRITICAL_EXCEPTION(0x0200, MACHINE_CHECK, MachineCheck, \
372                            machine_check_exception)
373 #else
374         MCHECK_EXCEPTION(0x0200, MachineCheck, machine_check_exception)
375 #endif
376
377         /* Data Storage Interrupt */
378         START_EXCEPTION(DataStorage)
379         NORMAL_EXCEPTION_PROLOG(DATA_STORAGE)
380         mfspr   r5,SPRN_ESR             /* Grab the ESR, save it, pass arg3 */
381         stw     r5,_ESR(r11)
382         mfspr   r4,SPRN_DEAR            /* Grab the DEAR, save it, pass arg2 */
383         andis.  r10,r5,(ESR_ILK|ESR_DLK)@h
384         bne     1f
385         EXC_XFER_LITE(0x0300, handle_page_fault)
386 1:
387         addi    r3,r1,STACK_FRAME_OVERHEAD
388         EXC_XFER_EE_LITE(0x0300, CacheLockingException)
389
390         /* Instruction Storage Interrupt */
391         INSTRUCTION_STORAGE_EXCEPTION
392
393         /* External Input Interrupt */
394         EXCEPTION(0x0500, EXTERNAL, ExternalInput, do_IRQ, EXC_XFER_LITE)
395
396         /* Alignment Interrupt */
397         ALIGNMENT_EXCEPTION
398
399         /* Program Interrupt */
400         PROGRAM_EXCEPTION
401
402         /* Floating Point Unavailable Interrupt */
403 #ifdef CONFIG_PPC_FPU
404         FP_UNAVAILABLE_EXCEPTION
405 #else
406 #ifdef CONFIG_E200
407         /* E200 treats 'normal' floating point instructions as FP Unavail exception */
408         EXCEPTION(0x0800, FP_UNAVAIL, FloatingPointUnavailable, \
409                   program_check_exception, EXC_XFER_EE)
410 #else
411         EXCEPTION(0x0800, FP_UNAVAIL, FloatingPointUnavailable, \
412                   unknown_exception, EXC_XFER_EE)
413 #endif
414 #endif
415
416         /* System Call Interrupt */
417         START_EXCEPTION(SystemCall)
418         NORMAL_EXCEPTION_PROLOG(SYSCALL)
419         EXC_XFER_EE_LITE(0x0c00, DoSyscall)
420
421         /* Auxiliary Processor Unavailable Interrupt */
422         EXCEPTION(0x2900, AP_UNAVAIL, AuxillaryProcessorUnavailable, \
423                   unknown_exception, EXC_XFER_EE)
424
425         /* Decrementer Interrupt */
426         DECREMENTER_EXCEPTION
427
428         /* Fixed Internal Timer Interrupt */
429         /* TODO: Add FIT support */
430         EXCEPTION(0x3100, FIT, FixedIntervalTimer, \
431                   unknown_exception, EXC_XFER_EE)
432
433         /* Watchdog Timer Interrupt */
434 #ifdef CONFIG_BOOKE_WDT
435         CRITICAL_EXCEPTION(0x3200, WATCHDOG, WatchdogTimer, WatchdogException)
436 #else
437         CRITICAL_EXCEPTION(0x3200, WATCHDOG, WatchdogTimer, unknown_exception)
438 #endif
439
440         /* Data TLB Error Interrupt */
441         START_EXCEPTION(DataTLBError)
442         mtspr   SPRN_SPRG_WSCRATCH0, r10 /* Save some working registers */
443         mfspr   r10, SPRN_SPRG_THREAD
444         stw     r11, THREAD_NORMSAVE(0)(r10)
445 #ifdef CONFIG_KVM_BOOKE_HV
446 BEGIN_FTR_SECTION
447         mfspr   r11, SPRN_SRR1
448 END_FTR_SECTION_IFSET(CPU_FTR_EMB_HV)
449 #endif
450         stw     r12, THREAD_NORMSAVE(1)(r10)
451         stw     r13, THREAD_NORMSAVE(2)(r10)
452         mfcr    r13
453         stw     r13, THREAD_NORMSAVE(3)(r10)
454         DO_KVM  BOOKE_INTERRUPT_DTLB_MISS SPRN_SRR1
455         mfspr   r10, SPRN_DEAR          /* Get faulting address */
456
457         /* If we are faulting a kernel address, we have to use the
458          * kernel page tables.
459          */
460         lis     r11, PAGE_OFFSET@h
461         cmplw   5, r10, r11
462         blt     5, 3f
463         lis     r11, swapper_pg_dir@h
464         ori     r11, r11, swapper_pg_dir@l
465
466         mfspr   r12,SPRN_MAS1           /* Set TID to 0 */
467         rlwinm  r12,r12,0,16,1
468         mtspr   SPRN_MAS1,r12
469
470         b       4f
471
472         /* Get the PGD for the current thread */
473 3:
474         mfspr   r11,SPRN_SPRG_THREAD
475         lwz     r11,PGDIR(r11)
476
477 4:
478         /* Mask of required permission bits. Note that while we
479          * do copy ESR:ST to _PAGE_RW position as trying to write
480          * to an RO page is pretty common, we don't do it with
481          * _PAGE_DIRTY. We could do it, but it's a fairly rare
482          * event so I'd rather take the overhead when it happens
483          * rather than adding an instruction here. We should measure
484          * whether the whole thing is worth it in the first place
485          * as we could avoid loading SPRN_ESR completely in the first
486          * place...
487          *
488          * TODO: Is it worth doing that mfspr & rlwimi in the first
489          *       place or can we save a couple of instructions here ?
490          */
491         mfspr   r12,SPRN_ESR
492 #ifdef CONFIG_PTE_64BIT
493         li      r13,_PAGE_PRESENT
494         oris    r13,r13,_PAGE_ACCESSED@h
495 #else
496         li      r13,_PAGE_PRESENT|_PAGE_ACCESSED
497 #endif
498         rlwimi  r13,r12,11,29,29
499
500         FIND_PTE
501         andc.   r13,r13,r11             /* Check permission */
502
503 #ifdef CONFIG_PTE_64BIT
504 #ifdef CONFIG_SMP
505         subf    r13,r11,r12             /* create false data dep */
506         lwzx    r13,r11,r13             /* Get upper pte bits */
507 #else
508         lwz     r13,0(r12)              /* Get upper pte bits */
509 #endif
510 #endif
511
512         bne     2f                      /* Bail if permission/valid mismach */
513
514         /* Jump to common tlb load */
515         b       finish_tlb_load
516 2:
517         /* The bailout.  Restore registers to pre-exception conditions
518          * and call the heavyweights to help us out.
519          */
520         mfspr   r10, SPRN_SPRG_THREAD
521         lwz     r11, THREAD_NORMSAVE(3)(r10)
522         mtcr    r11
523         lwz     r13, THREAD_NORMSAVE(2)(r10)
524         lwz     r12, THREAD_NORMSAVE(1)(r10)
525         lwz     r11, THREAD_NORMSAVE(0)(r10)
526         mfspr   r10, SPRN_SPRG_RSCRATCH0
527         b       DataStorage
528
529         /* Instruction TLB Error Interrupt */
530         /*
531          * Nearly the same as above, except we get our
532          * information from different registers and bailout
533          * to a different point.
534          */
535         START_EXCEPTION(InstructionTLBError)
536         mtspr   SPRN_SPRG_WSCRATCH0, r10 /* Save some working registers */
537         mfspr   r10, SPRN_SPRG_THREAD
538         stw     r11, THREAD_NORMSAVE(0)(r10)
539 #ifdef CONFIG_KVM_BOOKE_HV
540 BEGIN_FTR_SECTION
541         mfspr   r11, SPRN_SRR1
542 END_FTR_SECTION_IFSET(CPU_FTR_EMB_HV)
543 #endif
544         stw     r12, THREAD_NORMSAVE(1)(r10)
545         stw     r13, THREAD_NORMSAVE(2)(r10)
546         mfcr    r13
547         stw     r13, THREAD_NORMSAVE(3)(r10)
548         DO_KVM  BOOKE_INTERRUPT_ITLB_MISS SPRN_SRR1
549         mfspr   r10, SPRN_SRR0          /* Get faulting address */
550
551         /* If we are faulting a kernel address, we have to use the
552          * kernel page tables.
553          */
554         lis     r11, PAGE_OFFSET@h
555         cmplw   5, r10, r11
556         blt     5, 3f
557         lis     r11, swapper_pg_dir@h
558         ori     r11, r11, swapper_pg_dir@l
559
560         mfspr   r12,SPRN_MAS1           /* Set TID to 0 */
561         rlwinm  r12,r12,0,16,1
562         mtspr   SPRN_MAS1,r12
563
564         /* Make up the required permissions for kernel code */
565 #ifdef CONFIG_PTE_64BIT
566         li      r13,_PAGE_PRESENT | _PAGE_BAP_SX
567         oris    r13,r13,_PAGE_ACCESSED@h
568 #else
569         li      r13,_PAGE_PRESENT | _PAGE_ACCESSED | _PAGE_EXEC
570 #endif
571         b       4f
572
573         /* Get the PGD for the current thread */
574 3:
575         mfspr   r11,SPRN_SPRG_THREAD
576         lwz     r11,PGDIR(r11)
577
578         /* Make up the required permissions for user code */
579 #ifdef CONFIG_PTE_64BIT
580         li      r13,_PAGE_PRESENT | _PAGE_BAP_UX
581         oris    r13,r13,_PAGE_ACCESSED@h
582 #else
583         li      r13,_PAGE_PRESENT | _PAGE_ACCESSED | _PAGE_EXEC
584 #endif
585
586 4:
587         FIND_PTE
588         andc.   r13,r13,r11             /* Check permission */
589
590 #ifdef CONFIG_PTE_64BIT
591 #ifdef CONFIG_SMP
592         subf    r13,r11,r12             /* create false data dep */
593         lwzx    r13,r11,r13             /* Get upper pte bits */
594 #else
595         lwz     r13,0(r12)              /* Get upper pte bits */
596 #endif
597 #endif
598
599         bne     2f                      /* Bail if permission mismach */
600
601         /* Jump to common TLB load point */
602         b       finish_tlb_load
603
604 2:
605         /* The bailout.  Restore registers to pre-exception conditions
606          * and call the heavyweights to help us out.
607          */
608         mfspr   r10, SPRN_SPRG_THREAD
609         lwz     r11, THREAD_NORMSAVE(3)(r10)
610         mtcr    r11
611         lwz     r13, THREAD_NORMSAVE(2)(r10)
612         lwz     r12, THREAD_NORMSAVE(1)(r10)
613         lwz     r11, THREAD_NORMSAVE(0)(r10)
614         mfspr   r10, SPRN_SPRG_RSCRATCH0
615         b       InstructionStorage
616
617 #ifdef CONFIG_SPE
618         /* SPE Unavailable */
619         START_EXCEPTION(SPEUnavailable)
620         NORMAL_EXCEPTION_PROLOG(SPE_ALTIVEC_UNAVAIL)
621         beq     1f
622         bl      load_up_spe
623         b       fast_exception_return
624 1:      addi    r3,r1,STACK_FRAME_OVERHEAD
625         EXC_XFER_EE_LITE(0x2010, KernelSPE)
626 #else
627         EXCEPTION(0x2020, SPE_ALTIVEC_UNAVAIL, SPEUnavailable, \
628                   unknown_exception, EXC_XFER_EE)
629 #endif /* CONFIG_SPE */
630
631         /* SPE Floating Point Data */
632 #ifdef CONFIG_SPE
633         EXCEPTION(0x2030, SPE_FP_DATA_ALTIVEC_ASSIST, SPEFloatingPointData,
634                   SPEFloatingPointException, EXC_XFER_EE)
635
636         /* SPE Floating Point Round */
637         EXCEPTION(0x2050, SPE_FP_ROUND, SPEFloatingPointRound, \
638                   SPEFloatingPointRoundException, EXC_XFER_EE)
639 #else
640         EXCEPTION(0x2040, SPE_FP_DATA_ALTIVEC_ASSIST, SPEFloatingPointData,
641                   unknown_exception, EXC_XFER_EE)
642         EXCEPTION(0x2050, SPE_FP_ROUND, SPEFloatingPointRound, \
643                   unknown_exception, EXC_XFER_EE)
644 #endif /* CONFIG_SPE */
645
646         /* Performance Monitor */
647         EXCEPTION(0x2060, PERFORMANCE_MONITOR, PerformanceMonitor, \
648                   performance_monitor_exception, EXC_XFER_STD)
649
650         EXCEPTION(0x2070, DOORBELL, Doorbell, doorbell_exception, EXC_XFER_STD)
651
652         CRITICAL_EXCEPTION(0x2080, DOORBELL_CRITICAL, \
653                            CriticalDoorbell, unknown_exception)
654
655         /* Debug Interrupt */
656         DEBUG_DEBUG_EXCEPTION
657         DEBUG_CRIT_EXCEPTION
658
659         GUEST_DOORBELL_EXCEPTION
660
661         CRITICAL_EXCEPTION(0, GUEST_DBELL_CRIT, CriticalGuestDoorbell, \
662                            unknown_exception)
663
664         /* Hypercall */
665         EXCEPTION(0, HV_SYSCALL, Hypercall, unknown_exception, EXC_XFER_EE)
666
667         /* Embedded Hypervisor Privilege */
668         EXCEPTION(0, HV_PRIV, Ehvpriv, unknown_exception, EXC_XFER_EE)
669
670 interrupt_end:
671
672 /*
673  * Local functions
674  */
675
676 /*
677  * Both the instruction and data TLB miss get to this
678  * point to load the TLB.
679  *      r10 - tsize encoding (if HUGETLB_PAGE) or available to use
680  *      r11 - TLB (info from Linux PTE)
681  *      r12 - available to use
682  *      r13 - upper bits of PTE (if PTE_64BIT) or available to use
683  *      CR5 - results of addr >= PAGE_OFFSET
684  *      MAS0, MAS1 - loaded with proper value when we get here
685  *      MAS2, MAS3 - will need additional info from Linux PTE
686  *      Upon exit, we reload everything and RFI.
687  */
688 finish_tlb_load:
689 #ifdef CONFIG_HUGETLB_PAGE
690         cmpwi   6, r10, 0                       /* check for huge page */
691         beq     6, finish_tlb_load_cont         /* !huge */
692
693         /* Alas, we need more scratch registers for hugepages */
694         mfspr   r12, SPRN_SPRG_THREAD
695         stw     r14, THREAD_NORMSAVE(4)(r12)
696         stw     r15, THREAD_NORMSAVE(5)(r12)
697         stw     r16, THREAD_NORMSAVE(6)(r12)
698         stw     r17, THREAD_NORMSAVE(7)(r12)
699
700         /* Get the next_tlbcam_idx percpu var */
701 #ifdef CONFIG_SMP
702         lwz     r12, THREAD_INFO-THREAD(r12)
703         lwz     r15, TI_CPU(r12)
704         lis     r14, __per_cpu_offset@h
705         ori     r14, r14, __per_cpu_offset@l
706         rlwinm  r15, r15, 2, 0, 29
707         lwzx    r16, r14, r15
708 #else
709         li      r16, 0
710 #endif
711         lis     r17, next_tlbcam_idx@h
712         ori     r17, r17, next_tlbcam_idx@l
713         add     r17, r17, r16                   /* r17 = *next_tlbcam_idx */
714         lwz     r15, 0(r17)                     /* r15 = next_tlbcam_idx */
715
716         lis     r14, MAS0_TLBSEL(1)@h           /* select TLB1 (TLBCAM) */
717         rlwimi  r14, r15, 16, 4, 15             /* next_tlbcam_idx entry */
718         mtspr   SPRN_MAS0, r14
719
720         /* Extract TLB1CFG(NENTRY) */
721         mfspr   r16, SPRN_TLB1CFG
722         andi.   r16, r16, 0xfff
723
724         /* Update next_tlbcam_idx, wrapping when necessary */
725         addi    r15, r15, 1
726         cmpw    r15, r16
727         blt     100f
728         lis     r14, tlbcam_index@h
729         ori     r14, r14, tlbcam_index@l
730         lwz     r15, 0(r14)
731 100:    stw     r15, 0(r17)
732
733         /*
734          * Calc MAS1_TSIZE from r10 (which has pshift encoded)
735          * tlb_enc = (pshift - 10).
736          */
737         subi    r15, r10, 10
738         mfspr   r16, SPRN_MAS1
739         rlwimi  r16, r15, 7, 20, 24
740         mtspr   SPRN_MAS1, r16
741
742         /* copy the pshift for use later */
743         mr      r14, r10
744
745         /* fall through */
746
747 #endif /* CONFIG_HUGETLB_PAGE */
748
749         /*
750          * We set execute, because we don't have the granularity to
751          * properly set this at the page level (Linux problem).
752          * Many of these bits are software only.  Bits we don't set
753          * here we (properly should) assume have the appropriate value.
754          */
755 finish_tlb_load_cont:
756 #ifdef CONFIG_PTE_64BIT
757         rlwinm  r12, r11, 32-2, 26, 31  /* Move in perm bits */
758         andi.   r10, r11, _PAGE_DIRTY
759         bne     1f
760         li      r10, MAS3_SW | MAS3_UW
761         andc    r12, r12, r10
762 1:      rlwimi  r12, r13, 20, 0, 11     /* grab RPN[32:43] */
763         rlwimi  r12, r11, 20, 12, 19    /* grab RPN[44:51] */
764 2:      mtspr   SPRN_MAS3, r12
765 BEGIN_MMU_FTR_SECTION
766         srwi    r10, r13, 12            /* grab RPN[12:31] */
767         mtspr   SPRN_MAS7, r10
768 END_MMU_FTR_SECTION_IFSET(MMU_FTR_BIG_PHYS)
769 #else
770         li      r10, (_PAGE_EXEC | _PAGE_PRESENT)
771         mr      r13, r11
772         rlwimi  r10, r11, 31, 29, 29    /* extract _PAGE_DIRTY into SW */
773         and     r12, r11, r10
774         andi.   r10, r11, _PAGE_USER    /* Test for _PAGE_USER */
775         slwi    r10, r12, 1
776         or      r10, r10, r12
777         iseleq  r12, r12, r10
778         rlwimi  r13, r12, 0, 20, 31     /* Get RPN from PTE, merge w/ perms */
779         mtspr   SPRN_MAS3, r13
780 #endif
781
782         mfspr   r12, SPRN_MAS2
783 #ifdef CONFIG_PTE_64BIT
784         rlwimi  r12, r11, 32-19, 27, 31 /* extract WIMGE from pte */
785 #else
786         rlwimi  r12, r11, 26, 27, 31    /* extract WIMGE from pte */
787 #endif
788 #ifdef CONFIG_HUGETLB_PAGE
789         beq     6, 3f                   /* don't mask if page isn't huge */
790         li      r13, 1
791         slw     r13, r13, r14
792         subi    r13, r13, 1
793         rlwinm  r13, r13, 0, 0, 19      /* bottom bits used for WIMGE/etc */
794         andc    r12, r12, r13           /* mask off ea bits within the page */
795 #endif
796 3:      mtspr   SPRN_MAS2, r12
797
798 #ifdef CONFIG_E200
799         /* Round robin TLB1 entries assignment */
800         mfspr   r12, SPRN_MAS0
801
802         /* Extract TLB1CFG(NENTRY) */
803         mfspr   r11, SPRN_TLB1CFG
804         andi.   r11, r11, 0xfff
805
806         /* Extract MAS0(NV) */
807         andi.   r13, r12, 0xfff
808         addi    r13, r13, 1
809         cmpw    0, r13, r11
810         addi    r12, r12, 1
811
812         /* check if we need to wrap */
813         blt     7f
814
815         /* wrap back to first free tlbcam entry */
816         lis     r13, tlbcam_index@ha
817         lwz     r13, tlbcam_index@l(r13)
818         rlwimi  r12, r13, 0, 20, 31
819 7:
820         mtspr   SPRN_MAS0,r12
821 #endif /* CONFIG_E200 */
822
823 tlb_write_entry:
824         tlbwe
825
826         /* Done...restore registers and get out of here.  */
827         mfspr   r10, SPRN_SPRG_THREAD
828 #ifdef CONFIG_HUGETLB_PAGE
829         beq     6, 8f /* skip restore for 4k page faults */
830         lwz     r14, THREAD_NORMSAVE(4)(r10)
831         lwz     r15, THREAD_NORMSAVE(5)(r10)
832         lwz     r16, THREAD_NORMSAVE(6)(r10)
833         lwz     r17, THREAD_NORMSAVE(7)(r10)
834 #endif
835 8:      lwz     r11, THREAD_NORMSAVE(3)(r10)
836         mtcr    r11
837         lwz     r13, THREAD_NORMSAVE(2)(r10)
838         lwz     r12, THREAD_NORMSAVE(1)(r10)
839         lwz     r11, THREAD_NORMSAVE(0)(r10)
840         mfspr   r10, SPRN_SPRG_RSCRATCH0
841         rfi                                     /* Force context change */
842
843 #ifdef CONFIG_SPE
844 /* Note that the SPE support is closely modeled after the AltiVec
845  * support.  Changes to one are likely to be applicable to the
846  * other!  */
847 _GLOBAL(load_up_spe)
848 /*
849  * Disable SPE for the task which had SPE previously,
850  * and save its SPE registers in its thread_struct.
851  * Enables SPE for use in the kernel on return.
852  * On SMP we know the SPE units are free, since we give it up every
853  * switch.  -- Kumar
854  */
855         mfmsr   r5
856         oris    r5,r5,MSR_SPE@h
857         mtmsr   r5                      /* enable use of SPE now */
858         isync
859 /*
860  * For SMP, we don't do lazy SPE switching because it just gets too
861  * horrendously complex, especially when a task switches from one CPU
862  * to another.  Instead we call giveup_spe in switch_to.
863  */
864 #ifndef CONFIG_SMP
865         lis     r3,last_task_used_spe@ha
866         lwz     r4,last_task_used_spe@l(r3)
867         cmpi    0,r4,0
868         beq     1f
869         addi    r4,r4,THREAD    /* want THREAD of last_task_used_spe */
870         SAVE_32EVRS(0,r10,r4,THREAD_EVR0)
871         evxor   evr10, evr10, evr10     /* clear out evr10 */
872         evmwumiaa evr10, evr10, evr10   /* evr10 <- ACC = 0 * 0 + ACC */
873         li      r5,THREAD_ACC
874         evstddx evr10, r4, r5           /* save off accumulator */
875         lwz     r5,PT_REGS(r4)
876         lwz     r4,_MSR-STACK_FRAME_OVERHEAD(r5)
877         lis     r10,MSR_SPE@h
878         andc    r4,r4,r10       /* disable SPE for previous task */
879         stw     r4,_MSR-STACK_FRAME_OVERHEAD(r5)
880 1:
881 #endif /* !CONFIG_SMP */
882         /* enable use of SPE after return */
883         oris    r9,r9,MSR_SPE@h
884         mfspr   r5,SPRN_SPRG_THREAD     /* current task's THREAD (phys) */
885         li      r4,1
886         li      r10,THREAD_ACC
887         stw     r4,THREAD_USED_SPE(r5)
888         evlddx  evr4,r10,r5
889         evmra   evr4,evr4
890         REST_32EVRS(0,r10,r5,THREAD_EVR0)
891 #ifndef CONFIG_SMP
892         subi    r4,r5,THREAD
893         stw     r4,last_task_used_spe@l(r3)
894 #endif /* !CONFIG_SMP */
895         blr
896
897 /*
898  * SPE unavailable trap from kernel - print a message, but let
899  * the task use SPE in the kernel until it returns to user mode.
900  */
901 KernelSPE:
902         lwz     r3,_MSR(r1)
903         oris    r3,r3,MSR_SPE@h
904         stw     r3,_MSR(r1)     /* enable use of SPE after return */
905 #ifdef CONFIG_PRINTK
906         lis     r3,87f@h
907         ori     r3,r3,87f@l
908         mr      r4,r2           /* current */
909         lwz     r5,_NIP(r1)
910         bl      printk
911 #endif
912         b       ret_from_except
913 #ifdef CONFIG_PRINTK
914 87:     .string "SPE used in kernel  (task=%p, pc=%x)  \n"
915 #endif
916         .align  4,0
917
918 #endif /* CONFIG_SPE */
919
920 /*
921  * Translate the effec addr in r3 to phys addr. The phys addr will be put
922  * into r3(higher 32bit) and r4(lower 32bit)
923  */
924 get_phys_addr:
925         mfmsr   r8
926         mfspr   r9,SPRN_PID
927         rlwinm  r9,r9,16,0x3fff0000     /* turn PID into MAS6[SPID] */
928         rlwimi  r9,r8,28,0x00000001     /* turn MSR[DS] into MAS6[SAS] */
929         mtspr   SPRN_MAS6,r9
930
931         tlbsx   0,r3                    /* must succeed */
932
933         mfspr   r8,SPRN_MAS1
934         mfspr   r12,SPRN_MAS3
935         rlwinm  r9,r8,25,0x1f           /* r9 = log2(page size) */
936         li      r10,1024
937         slw     r10,r10,r9              /* r10 = page size */
938         addi    r10,r10,-1
939         and     r11,r3,r10              /* r11 = page offset */
940         andc    r4,r12,r10              /* r4 = page base */
941         or      r4,r4,r11               /* r4 = devtree phys addr */
942 #ifdef CONFIG_PHYS_64BIT
943         mfspr   r3,SPRN_MAS7
944 #endif
945         blr
946
947 /*
948  * Global functions
949  */
950
951 /* Adjust or setup IVORs for e200 */
952 _GLOBAL(__setup_e200_ivors)
953         li      r3,DebugDebug@l
954         mtspr   SPRN_IVOR15,r3
955         li      r3,SPEUnavailable@l
956         mtspr   SPRN_IVOR32,r3
957         li      r3,SPEFloatingPointData@l
958         mtspr   SPRN_IVOR33,r3
959         li      r3,SPEFloatingPointRound@l
960         mtspr   SPRN_IVOR34,r3
961         sync
962         blr
963
964 /* Adjust or setup IVORs for e500v1/v2 */
965 _GLOBAL(__setup_e500_ivors)
966         li      r3,DebugCrit@l
967         mtspr   SPRN_IVOR15,r3
968         li      r3,SPEUnavailable@l
969         mtspr   SPRN_IVOR32,r3
970         li      r3,SPEFloatingPointData@l
971         mtspr   SPRN_IVOR33,r3
972         li      r3,SPEFloatingPointRound@l
973         mtspr   SPRN_IVOR34,r3
974         li      r3,PerformanceMonitor@l
975         mtspr   SPRN_IVOR35,r3
976         sync
977         blr
978
979 /* Adjust or setup IVORs for e500mc */
980 _GLOBAL(__setup_e500mc_ivors)
981         li      r3,DebugDebug@l
982         mtspr   SPRN_IVOR15,r3
983         li      r3,PerformanceMonitor@l
984         mtspr   SPRN_IVOR35,r3
985         li      r3,Doorbell@l
986         mtspr   SPRN_IVOR36,r3
987         li      r3,CriticalDoorbell@l
988         mtspr   SPRN_IVOR37,r3
989         sync
990         blr
991
992 /* setup ehv ivors for */
993 _GLOBAL(__setup_ehv_ivors)
994         li      r3,GuestDoorbell@l
995         mtspr   SPRN_IVOR38,r3
996         li      r3,CriticalGuestDoorbell@l
997         mtspr   SPRN_IVOR39,r3
998         li      r3,Hypercall@l
999         mtspr   SPRN_IVOR40,r3
1000         li      r3,Ehvpriv@l
1001         mtspr   SPRN_IVOR41,r3
1002         sync
1003         blr
1004
1005 #ifdef CONFIG_SPE
1006 /*
1007  * extern void giveup_spe(struct task_struct *prev)
1008  *
1009  */
1010 _GLOBAL(giveup_spe)
1011         mfmsr   r5
1012         oris    r5,r5,MSR_SPE@h
1013         mtmsr   r5                      /* enable use of SPE now */
1014         isync
1015         cmpi    0,r3,0
1016         beqlr-                          /* if no previous owner, done */
1017         addi    r3,r3,THREAD            /* want THREAD of task */
1018         lwz     r5,PT_REGS(r3)
1019         cmpi    0,r5,0
1020         SAVE_32EVRS(0, r4, r3, THREAD_EVR0)
1021         evxor   evr6, evr6, evr6        /* clear out evr6 */
1022         evmwumiaa evr6, evr6, evr6      /* evr6 <- ACC = 0 * 0 + ACC */
1023         li      r4,THREAD_ACC
1024         evstddx evr6, r4, r3            /* save off accumulator */
1025         beq     1f
1026         lwz     r4,_MSR-STACK_FRAME_OVERHEAD(r5)
1027         lis     r3,MSR_SPE@h
1028         andc    r4,r4,r3                /* disable SPE for previous task */
1029         stw     r4,_MSR-STACK_FRAME_OVERHEAD(r5)
1030 1:
1031 #ifndef CONFIG_SMP
1032         li      r5,0
1033         lis     r4,last_task_used_spe@ha
1034         stw     r5,last_task_used_spe@l(r4)
1035 #endif /* !CONFIG_SMP */
1036         blr
1037 #endif /* CONFIG_SPE */
1038
1039 /*
1040  * extern void abort(void)
1041  *
1042  * At present, this routine just applies a system reset.
1043  */
1044 _GLOBAL(abort)
1045         li      r13,0
1046         mtspr   SPRN_DBCR0,r13          /* disable all debug events */
1047         isync
1048         mfmsr   r13
1049         ori     r13,r13,MSR_DE@l        /* Enable Debug Events */
1050         mtmsr   r13
1051         isync
1052         mfspr   r13,SPRN_DBCR0
1053         lis     r13,(DBCR0_IDM|DBCR0_RST_CHIP)@h
1054         mtspr   SPRN_DBCR0,r13
1055         isync
1056
1057 _GLOBAL(set_context)
1058
1059 #ifdef CONFIG_BDI_SWITCH
1060         /* Context switch the PTE pointer for the Abatron BDI2000.
1061          * The PGDIR is the second parameter.
1062          */
1063         lis     r5, abatron_pteptrs@h
1064         ori     r5, r5, abatron_pteptrs@l
1065         stw     r4, 0x4(r5)
1066 #endif
1067         mtspr   SPRN_PID,r3
1068         isync                   /* Force context change */
1069         blr
1070
1071 _GLOBAL(flush_dcache_L1)
1072         mfspr   r3,SPRN_L1CFG0
1073
1074         rlwinm  r5,r3,9,3       /* Extract cache block size */
1075         twlgti  r5,1            /* Only 32 and 64 byte cache blocks
1076                                  * are currently defined.
1077                                  */
1078         li      r4,32
1079         subfic  r6,r5,2         /* r6 = log2(1KiB / cache block size) -
1080                                  *      log2(number of ways)
1081                                  */
1082         slw     r5,r4,r5        /* r5 = cache block size */
1083
1084         rlwinm  r7,r3,0,0xff    /* Extract number of KiB in the cache */
1085         mulli   r7,r7,13        /* An 8-way cache will require 13
1086                                  * loads per set.
1087                                  */
1088         slw     r7,r7,r6
1089
1090         /* save off HID0 and set DCFA */
1091         mfspr   r8,SPRN_HID0
1092         ori     r9,r8,HID0_DCFA@l
1093         mtspr   SPRN_HID0,r9
1094         isync
1095
1096         lis     r4,KERNELBASE@h
1097         mtctr   r7
1098
1099 1:      lwz     r3,0(r4)        /* Load... */
1100         add     r4,r4,r5
1101         bdnz    1b
1102
1103         msync
1104         lis     r4,KERNELBASE@h
1105         mtctr   r7
1106
1107 1:      dcbf    0,r4            /* ...and flush. */
1108         add     r4,r4,r5
1109         bdnz    1b
1110         
1111         /* restore HID0 */
1112         mtspr   SPRN_HID0,r8
1113         isync
1114
1115         blr
1116
1117 /* Flush L1 d-cache, invalidate and disable d-cache and i-cache */
1118 _GLOBAL(__flush_disable_L1)
1119         mflr    r10
1120         bl      flush_dcache_L1 /* Flush L1 d-cache */
1121         mtlr    r10
1122
1123         mfspr   r4, SPRN_L1CSR0 /* Invalidate and disable d-cache */
1124         li      r5, 2
1125         rlwimi  r4, r5, 0, 3
1126
1127         msync
1128         isync
1129         mtspr   SPRN_L1CSR0, r4
1130         isync
1131
1132 1:      mfspr   r4, SPRN_L1CSR0 /* Wait for the invalidate to finish */
1133         andi.   r4, r4, 2
1134         bne     1b
1135
1136         mfspr   r4, SPRN_L1CSR1 /* Invalidate and disable i-cache */
1137         li      r5, 2
1138         rlwimi  r4, r5, 0, 3
1139
1140         mtspr   SPRN_L1CSR1, r4
1141         isync
1142
1143         blr
1144
1145 #ifdef CONFIG_SMP
1146 /* When we get here, r24 needs to hold the CPU # */
1147         .globl __secondary_start
1148 __secondary_start:
1149         lis     r3,__secondary_hold_acknowledge@h
1150         ori     r3,r3,__secondary_hold_acknowledge@l
1151         stw     r24,0(r3)
1152
1153         li      r3,0
1154         mr      r4,r24          /* Why? */
1155         bl      call_setup_cpu
1156
1157         lis     r3,tlbcam_index@ha
1158         lwz     r3,tlbcam_index@l(r3)
1159         mtctr   r3
1160         li      r26,0           /* r26 safe? */
1161
1162         /* Load each CAM entry */
1163 1:      mr      r3,r26
1164         bl      loadcam_entry
1165         addi    r26,r26,1
1166         bdnz    1b
1167
1168         /* get current_thread_info and current */
1169         lis     r1,secondary_ti@ha
1170         lwz     r1,secondary_ti@l(r1)
1171         lwz     r2,TI_TASK(r1)
1172
1173         /* stack */
1174         addi    r1,r1,THREAD_SIZE-STACK_FRAME_OVERHEAD
1175         li      r0,0
1176         stw     r0,0(r1)
1177
1178         /* ptr to current thread */
1179         addi    r4,r2,THREAD    /* address of our thread_struct */
1180         mtspr   SPRN_SPRG_THREAD,r4
1181
1182         /* Setup the defaults for TLB entries */
1183         li      r4,(MAS4_TSIZED(BOOK3E_PAGESZ_4K))@l
1184         mtspr   SPRN_MAS4,r4
1185
1186         /* Jump to start_secondary */
1187         lis     r4,MSR_KERNEL@h
1188         ori     r4,r4,MSR_KERNEL@l
1189         lis     r3,start_secondary@h
1190         ori     r3,r3,start_secondary@l
1191         mtspr   SPRN_SRR0,r3
1192         mtspr   SPRN_SRR1,r4
1193         sync
1194         rfi
1195         sync
1196
1197         .globl __secondary_hold_acknowledge
1198 __secondary_hold_acknowledge:
1199         .long   -1
1200 #endif
1201
1202 /*
1203  * Create a tlb entry with the same effective and physical address as
1204  * the tlb entry used by the current running code. But set the TS to 1.
1205  * Then switch to the address space 1. It will return with the r3 set to
1206  * the ESEL of the new created tlb.
1207  */
1208 _GLOBAL(switch_to_as1)
1209         mflr    r5
1210
1211         /* Find a entry not used */
1212         mfspr   r3,SPRN_TLB1CFG
1213         andi.   r3,r3,0xfff
1214         mfspr   r4,SPRN_PID
1215         rlwinm  r4,r4,16,0x3fff0000     /* turn PID into MAS6[SPID] */
1216         mtspr   SPRN_MAS6,r4
1217 1:      lis     r4,0x1000               /* Set MAS0(TLBSEL) = 1 */
1218         addi    r3,r3,-1
1219         rlwimi  r4,r3,16,4,15           /* Setup MAS0 = TLBSEL | ESEL(r3) */
1220         mtspr   SPRN_MAS0,r4
1221         tlbre
1222         mfspr   r4,SPRN_MAS1
1223         andis.  r4,r4,MAS1_VALID@h
1224         bne     1b
1225
1226         /* Get the tlb entry used by the current running code */
1227         bl      0f
1228 0:      mflr    r4
1229         tlbsx   0,r4
1230
1231         mfspr   r4,SPRN_MAS1
1232         ori     r4,r4,MAS1_TS           /* Set the TS = 1 */
1233         mtspr   SPRN_MAS1,r4
1234
1235         mfspr   r4,SPRN_MAS0
1236         rlwinm  r4,r4,0,~MAS0_ESEL_MASK
1237         rlwimi  r4,r3,16,4,15           /* Setup MAS0 = TLBSEL | ESEL(r3) */
1238         mtspr   SPRN_MAS0,r4
1239         tlbwe
1240         isync
1241         sync
1242
1243         mfmsr   r4
1244         ori     r4,r4,MSR_IS | MSR_DS
1245         mtspr   SPRN_SRR0,r5
1246         mtspr   SPRN_SRR1,r4
1247         sync
1248         rfi
1249
1250 /*
1251  * Restore to the address space 0 and also invalidate the tlb entry created
1252  * by switch_to_as1.
1253  * r3 - the tlb entry which should be invalidated
1254  * r4 - __pa(PAGE_OFFSET in AS1) - __pa(PAGE_OFFSET in AS0)
1255  * r5 - device tree virtual address. If r4 is 0, r5 is ignored.
1256 */
1257 _GLOBAL(restore_to_as0)
1258         mflr    r0
1259
1260         bl      0f
1261 0:      mflr    r9
1262         addi    r9,r9,1f - 0b
1263
1264         /*
1265          * We may map the PAGE_OFFSET in AS0 to a different physical address,
1266          * so we need calculate the right jump and device tree address based
1267          * on the offset passed by r4.
1268          */
1269         add     r9,r9,r4
1270         add     r5,r5,r4
1271
1272 2:      mfmsr   r7
1273         li      r8,(MSR_IS | MSR_DS)
1274         andc    r7,r7,r8
1275
1276         mtspr   SPRN_SRR0,r9
1277         mtspr   SPRN_SRR1,r7
1278         sync
1279         rfi
1280
1281         /* Invalidate the temporary tlb entry for AS1 */
1282 1:      lis     r9,0x1000               /* Set MAS0(TLBSEL) = 1 */
1283         rlwimi  r9,r3,16,4,15           /* Setup MAS0 = TLBSEL | ESEL(r3) */
1284         mtspr   SPRN_MAS0,r9
1285         tlbre
1286         mfspr   r9,SPRN_MAS1
1287         rlwinm  r9,r9,0,2,31            /* Clear MAS1 Valid and IPPROT */
1288         mtspr   SPRN_MAS1,r9
1289         tlbwe
1290         isync
1291
1292         cmpwi   r4,0
1293         bne     3f
1294         mtlr    r0
1295         blr
1296
1297         /*
1298          * The PAGE_OFFSET will map to a different physical address,
1299          * jump to _start to do another relocation again.
1300         */
1301 3:      mr      r3,r5
1302         bl      _start
1303
1304 /*
1305  * We put a few things here that have to be page-aligned. This stuff
1306  * goes at the beginning of the data segment, which is page-aligned.
1307  */
1308         .data
1309         .align  12
1310         .globl  sdata
1311 sdata:
1312         .globl  empty_zero_page
1313 empty_zero_page:
1314         .space  4096
1315         .globl  swapper_pg_dir
1316 swapper_pg_dir:
1317         .space  PGD_TABLE_SIZE
1318
1319 /*
1320  * Room for two PTE pointers, usually the kernel and current user pointers
1321  * to their respective root page table.
1322  */
1323 abatron_pteptrs:
1324         .space  8