drm/i915: Adding VBT fields to support eDP DRRS feature
[firefly-linux-kernel-4.4.55.git] / drivers / gpu / drm / i915 / i915_drv.h
1 /* i915_drv.h -- Private header for the I915 driver -*- linux-c -*-
2  */
3 /*
4  *
5  * Copyright 2003 Tungsten Graphics, Inc., Cedar Park, Texas.
6  * All Rights Reserved.
7  *
8  * Permission is hereby granted, free of charge, to any person obtaining a
9  * copy of this software and associated documentation files (the
10  * "Software"), to deal in the Software without restriction, including
11  * without limitation the rights to use, copy, modify, merge, publish,
12  * distribute, sub license, and/or sell copies of the Software, and to
13  * permit persons to whom the Software is furnished to do so, subject to
14  * the following conditions:
15  *
16  * The above copyright notice and this permission notice (including the
17  * next paragraph) shall be included in all copies or substantial portions
18  * of the Software.
19  *
20  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS
21  * OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
22  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND NON-INFRINGEMENT.
23  * IN NO EVENT SHALL TUNGSTEN GRAPHICS AND/OR ITS SUPPLIERS BE LIABLE FOR
24  * ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT,
25  * TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION WITH THE
26  * SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
27  *
28  */
29
30 #ifndef _I915_DRV_H_
31 #define _I915_DRV_H_
32
33 #include <uapi/drm/i915_drm.h>
34
35 #include "i915_reg.h"
36 #include "intel_bios.h"
37 #include "intel_ringbuffer.h"
38 #include "i915_gem_gtt.h"
39 #include <linux/io-mapping.h>
40 #include <linux/i2c.h>
41 #include <linux/i2c-algo-bit.h>
42 #include <drm/intel-gtt.h>
43 #include <linux/backlight.h>
44 #include <linux/intel-iommu.h>
45 #include <linux/kref.h>
46 #include <linux/pm_qos.h>
47
48 /* General customization:
49  */
50
51 #define DRIVER_AUTHOR           "Tungsten Graphics, Inc."
52
53 #define DRIVER_NAME             "i915"
54 #define DRIVER_DESC             "Intel Graphics"
55 #define DRIVER_DATE             "20080730"
56
57 enum pipe {
58         INVALID_PIPE = -1,
59         PIPE_A = 0,
60         PIPE_B,
61         PIPE_C,
62         _PIPE_EDP,
63         I915_MAX_PIPES = _PIPE_EDP
64 };
65 #define pipe_name(p) ((p) + 'A')
66
67 enum transcoder {
68         TRANSCODER_A = 0,
69         TRANSCODER_B,
70         TRANSCODER_C,
71         TRANSCODER_EDP,
72         I915_MAX_TRANSCODERS
73 };
74 #define transcoder_name(t) ((t) + 'A')
75
76 enum plane {
77         PLANE_A = 0,
78         PLANE_B,
79         PLANE_C,
80 };
81 #define plane_name(p) ((p) + 'A')
82
83 #define sprite_name(p, s) ((p) * INTEL_INFO(dev)->num_sprites[(p)] + (s) + 'A')
84
85 enum port {
86         PORT_A = 0,
87         PORT_B,
88         PORT_C,
89         PORT_D,
90         PORT_E,
91         I915_MAX_PORTS
92 };
93 #define port_name(p) ((p) + 'A')
94
95 #define I915_NUM_PHYS_VLV 1
96
97 enum dpio_channel {
98         DPIO_CH0,
99         DPIO_CH1
100 };
101
102 enum dpio_phy {
103         DPIO_PHY0,
104         DPIO_PHY1
105 };
106
107 enum intel_display_power_domain {
108         POWER_DOMAIN_PIPE_A,
109         POWER_DOMAIN_PIPE_B,
110         POWER_DOMAIN_PIPE_C,
111         POWER_DOMAIN_PIPE_A_PANEL_FITTER,
112         POWER_DOMAIN_PIPE_B_PANEL_FITTER,
113         POWER_DOMAIN_PIPE_C_PANEL_FITTER,
114         POWER_DOMAIN_TRANSCODER_A,
115         POWER_DOMAIN_TRANSCODER_B,
116         POWER_DOMAIN_TRANSCODER_C,
117         POWER_DOMAIN_TRANSCODER_EDP,
118         POWER_DOMAIN_PORT_DDI_A_2_LANES,
119         POWER_DOMAIN_PORT_DDI_A_4_LANES,
120         POWER_DOMAIN_PORT_DDI_B_2_LANES,
121         POWER_DOMAIN_PORT_DDI_B_4_LANES,
122         POWER_DOMAIN_PORT_DDI_C_2_LANES,
123         POWER_DOMAIN_PORT_DDI_C_4_LANES,
124         POWER_DOMAIN_PORT_DDI_D_2_LANES,
125         POWER_DOMAIN_PORT_DDI_D_4_LANES,
126         POWER_DOMAIN_PORT_DSI,
127         POWER_DOMAIN_PORT_CRT,
128         POWER_DOMAIN_PORT_OTHER,
129         POWER_DOMAIN_VGA,
130         POWER_DOMAIN_AUDIO,
131         POWER_DOMAIN_INIT,
132
133         POWER_DOMAIN_NUM,
134 };
135
136 #define POWER_DOMAIN_PIPE(pipe) ((pipe) + POWER_DOMAIN_PIPE_A)
137 #define POWER_DOMAIN_PIPE_PANEL_FITTER(pipe) \
138                 ((pipe) + POWER_DOMAIN_PIPE_A_PANEL_FITTER)
139 #define POWER_DOMAIN_TRANSCODER(tran) \
140         ((tran) == TRANSCODER_EDP ? POWER_DOMAIN_TRANSCODER_EDP : \
141          (tran) + POWER_DOMAIN_TRANSCODER_A)
142
143 enum hpd_pin {
144         HPD_NONE = 0,
145         HPD_PORT_A = HPD_NONE, /* PORT_A is internal */
146         HPD_TV = HPD_NONE,     /* TV is known to be unreliable */
147         HPD_CRT,
148         HPD_SDVO_B,
149         HPD_SDVO_C,
150         HPD_PORT_B,
151         HPD_PORT_C,
152         HPD_PORT_D,
153         HPD_NUM_PINS
154 };
155
156 #define I915_GEM_GPU_DOMAINS \
157         (I915_GEM_DOMAIN_RENDER | \
158          I915_GEM_DOMAIN_SAMPLER | \
159          I915_GEM_DOMAIN_COMMAND | \
160          I915_GEM_DOMAIN_INSTRUCTION | \
161          I915_GEM_DOMAIN_VERTEX)
162
163 #define for_each_pipe(p) for ((p) = 0; (p) < INTEL_INFO(dev)->num_pipes; (p)++)
164 #define for_each_sprite(p, s) for ((s) = 0; (s) < INTEL_INFO(dev)->num_sprites[(p)]; (s)++)
165
166 #define for_each_encoder_on_crtc(dev, __crtc, intel_encoder) \
167         list_for_each_entry((intel_encoder), &(dev)->mode_config.encoder_list, base.head) \
168                 if ((intel_encoder)->base.crtc == (__crtc))
169
170 #define for_each_connector_on_encoder(dev, __encoder, intel_connector) \
171         list_for_each_entry((intel_connector), &(dev)->mode_config.connector_list, base.head) \
172                 if ((intel_connector)->base.encoder == (__encoder))
173
174 struct drm_i915_private;
175
176 enum intel_dpll_id {
177         DPLL_ID_PRIVATE = -1, /* non-shared dpll in use */
178         /* real shared dpll ids must be >= 0 */
179         DPLL_ID_PCH_PLL_A,
180         DPLL_ID_PCH_PLL_B,
181 };
182 #define I915_NUM_PLLS 2
183
184 struct intel_dpll_hw_state {
185         uint32_t dpll;
186         uint32_t dpll_md;
187         uint32_t fp0;
188         uint32_t fp1;
189 };
190
191 struct intel_shared_dpll {
192         int refcount; /* count of number of CRTCs sharing this PLL */
193         int active; /* count of number of active CRTCs (i.e. DPMS on) */
194         bool on; /* is the PLL actually active? Disabled during modeset */
195         const char *name;
196         /* should match the index in the dev_priv->shared_dplls array */
197         enum intel_dpll_id id;
198         struct intel_dpll_hw_state hw_state;
199         void (*mode_set)(struct drm_i915_private *dev_priv,
200                          struct intel_shared_dpll *pll);
201         void (*enable)(struct drm_i915_private *dev_priv,
202                        struct intel_shared_dpll *pll);
203         void (*disable)(struct drm_i915_private *dev_priv,
204                         struct intel_shared_dpll *pll);
205         bool (*get_hw_state)(struct drm_i915_private *dev_priv,
206                              struct intel_shared_dpll *pll,
207                              struct intel_dpll_hw_state *hw_state);
208 };
209
210 /* Used by dp and fdi links */
211 struct intel_link_m_n {
212         uint32_t        tu;
213         uint32_t        gmch_m;
214         uint32_t        gmch_n;
215         uint32_t        link_m;
216         uint32_t        link_n;
217 };
218
219 void intel_link_compute_m_n(int bpp, int nlanes,
220                             int pixel_clock, int link_clock,
221                             struct intel_link_m_n *m_n);
222
223 struct intel_ddi_plls {
224         int spll_refcount;
225         int wrpll1_refcount;
226         int wrpll2_refcount;
227 };
228
229 /* Interface history:
230  *
231  * 1.1: Original.
232  * 1.2: Add Power Management
233  * 1.3: Add vblank support
234  * 1.4: Fix cmdbuffer path, add heap destroy
235  * 1.5: Add vblank pipe configuration
236  * 1.6: - New ioctl for scheduling buffer swaps on vertical blank
237  *      - Support vertical blank on secondary display pipe
238  */
239 #define DRIVER_MAJOR            1
240 #define DRIVER_MINOR            6
241 #define DRIVER_PATCHLEVEL       0
242
243 #define WATCH_LISTS     0
244 #define WATCH_GTT       0
245
246 #define I915_GEM_PHYS_CURSOR_0 1
247 #define I915_GEM_PHYS_CURSOR_1 2
248 #define I915_GEM_PHYS_OVERLAY_REGS 3
249 #define I915_MAX_PHYS_OBJECT (I915_GEM_PHYS_OVERLAY_REGS)
250
251 struct drm_i915_gem_phys_object {
252         int id;
253         struct page **page_list;
254         drm_dma_handle_t *handle;
255         struct drm_i915_gem_object *cur_obj;
256 };
257
258 struct opregion_header;
259 struct opregion_acpi;
260 struct opregion_swsci;
261 struct opregion_asle;
262
263 struct intel_opregion {
264         struct opregion_header __iomem *header;
265         struct opregion_acpi __iomem *acpi;
266         struct opregion_swsci __iomem *swsci;
267         u32 swsci_gbda_sub_functions;
268         u32 swsci_sbcb_sub_functions;
269         struct opregion_asle __iomem *asle;
270         void __iomem *vbt;
271         u32 __iomem *lid_state;
272         struct work_struct asle_work;
273 };
274 #define OPREGION_SIZE            (8*1024)
275
276 struct intel_overlay;
277 struct intel_overlay_error_state;
278
279 struct drm_i915_master_private {
280         drm_local_map_t *sarea;
281         struct _drm_i915_sarea *sarea_priv;
282 };
283 #define I915_FENCE_REG_NONE -1
284 #define I915_MAX_NUM_FENCES 32
285 /* 32 fences + sign bit for FENCE_REG_NONE */
286 #define I915_MAX_NUM_FENCE_BITS 6
287
288 struct drm_i915_fence_reg {
289         struct list_head lru_list;
290         struct drm_i915_gem_object *obj;
291         int pin_count;
292 };
293
294 struct sdvo_device_mapping {
295         u8 initialized;
296         u8 dvo_port;
297         u8 slave_addr;
298         u8 dvo_wiring;
299         u8 i2c_pin;
300         u8 ddc_pin;
301 };
302
303 struct intel_display_error_state;
304
305 struct drm_i915_error_state {
306         struct kref ref;
307         struct timeval time;
308
309         char error_msg[128];
310         u32 reset_count;
311         u32 suspend_count;
312
313         /* Generic register state */
314         u32 eir;
315         u32 pgtbl_er;
316         u32 ier;
317         u32 ccid;
318         u32 derrmr;
319         u32 forcewake;
320         u32 error; /* gen6+ */
321         u32 err_int; /* gen7 */
322         u32 done_reg;
323         u32 gac_eco;
324         u32 gam_ecochk;
325         u32 gab_ctl;
326         u32 gfx_mode;
327         u32 extra_instdone[I915_NUM_INSTDONE_REG];
328         u32 pipestat[I915_MAX_PIPES];
329         u64 fence[I915_MAX_NUM_FENCES];
330         struct intel_overlay_error_state *overlay;
331         struct intel_display_error_state *display;
332
333         struct drm_i915_error_ring {
334                 bool valid;
335                 /* Software tracked state */
336                 bool waiting;
337                 int hangcheck_score;
338                 enum intel_ring_hangcheck_action hangcheck_action;
339                 int num_requests;
340
341                 /* our own tracking of ring head and tail */
342                 u32 cpu_ring_head;
343                 u32 cpu_ring_tail;
344
345                 u32 semaphore_seqno[I915_NUM_RINGS - 1];
346
347                 /* Register state */
348                 u32 tail;
349                 u32 head;
350                 u32 ctl;
351                 u32 hws;
352                 u32 ipeir;
353                 u32 ipehr;
354                 u32 instdone;
355                 u32 bbstate;
356                 u32 instpm;
357                 u32 instps;
358                 u32 seqno;
359                 u64 bbaddr;
360                 u64 acthd;
361                 u32 fault_reg;
362                 u32 faddr;
363                 u32 rc_psmi; /* sleep state */
364                 u32 semaphore_mboxes[I915_NUM_RINGS - 1];
365
366                 struct drm_i915_error_object {
367                         int page_count;
368                         u32 gtt_offset;
369                         u32 *pages[0];
370                 } *ringbuffer, *batchbuffer, *wa_batchbuffer, *ctx, *hws_page;
371
372                 struct drm_i915_error_request {
373                         long jiffies;
374                         u32 seqno;
375                         u32 tail;
376                 } *requests;
377
378                 struct {
379                         u32 gfx_mode;
380                         union {
381                                 u64 pdp[4];
382                                 u32 pp_dir_base;
383                         };
384                 } vm_info;
385
386                 pid_t pid;
387                 char comm[TASK_COMM_LEN];
388         } ring[I915_NUM_RINGS];
389         struct drm_i915_error_buffer {
390                 u32 size;
391                 u32 name;
392                 u32 rseqno, wseqno;
393                 u32 gtt_offset;
394                 u32 read_domains;
395                 u32 write_domain;
396                 s32 fence_reg:I915_MAX_NUM_FENCE_BITS;
397                 s32 pinned:2;
398                 u32 tiling:2;
399                 u32 dirty:1;
400                 u32 purgeable:1;
401                 s32 ring:4;
402                 u32 cache_level:3;
403         } **active_bo, **pinned_bo;
404
405         u32 *active_bo_count, *pinned_bo_count;
406 };
407
408 struct intel_connector;
409 struct intel_crtc_config;
410 struct intel_plane_config;
411 struct intel_crtc;
412 struct intel_limit;
413 struct dpll;
414
415 struct drm_i915_display_funcs {
416         bool (*fbc_enabled)(struct drm_device *dev);
417         void (*enable_fbc)(struct drm_crtc *crtc);
418         void (*disable_fbc)(struct drm_device *dev);
419         int (*get_display_clock_speed)(struct drm_device *dev);
420         int (*get_fifo_size)(struct drm_device *dev, int plane);
421         /**
422          * find_dpll() - Find the best values for the PLL
423          * @limit: limits for the PLL
424          * @crtc: current CRTC
425          * @target: target frequency in kHz
426          * @refclk: reference clock frequency in kHz
427          * @match_clock: if provided, @best_clock P divider must
428          *               match the P divider from @match_clock
429          *               used for LVDS downclocking
430          * @best_clock: best PLL values found
431          *
432          * Returns true on success, false on failure.
433          */
434         bool (*find_dpll)(const struct intel_limit *limit,
435                           struct drm_crtc *crtc,
436                           int target, int refclk,
437                           struct dpll *match_clock,
438                           struct dpll *best_clock);
439         void (*update_wm)(struct drm_crtc *crtc);
440         void (*update_sprite_wm)(struct drm_plane *plane,
441                                  struct drm_crtc *crtc,
442                                  uint32_t sprite_width, int pixel_size,
443                                  bool enable, bool scaled);
444         void (*modeset_global_resources)(struct drm_device *dev);
445         /* Returns the active state of the crtc, and if the crtc is active,
446          * fills out the pipe-config with the hw state. */
447         bool (*get_pipe_config)(struct intel_crtc *,
448                                 struct intel_crtc_config *);
449         void (*get_plane_config)(struct intel_crtc *,
450                                  struct intel_plane_config *);
451         int (*crtc_mode_set)(struct drm_crtc *crtc,
452                              int x, int y,
453                              struct drm_framebuffer *old_fb);
454         void (*crtc_enable)(struct drm_crtc *crtc);
455         void (*crtc_disable)(struct drm_crtc *crtc);
456         void (*off)(struct drm_crtc *crtc);
457         void (*write_eld)(struct drm_connector *connector,
458                           struct drm_crtc *crtc,
459                           struct drm_display_mode *mode);
460         void (*fdi_link_train)(struct drm_crtc *crtc);
461         void (*init_clock_gating)(struct drm_device *dev);
462         int (*queue_flip)(struct drm_device *dev, struct drm_crtc *crtc,
463                           struct drm_framebuffer *fb,
464                           struct drm_i915_gem_object *obj,
465                           uint32_t flags);
466         int (*update_primary_plane)(struct drm_crtc *crtc,
467                                     struct drm_framebuffer *fb,
468                                     int x, int y);
469         void (*hpd_irq_setup)(struct drm_device *dev);
470         /* clock updates for mode set */
471         /* cursor updates */
472         /* render clock increase/decrease */
473         /* display clock increase/decrease */
474         /* pll clock increase/decrease */
475
476         int (*setup_backlight)(struct intel_connector *connector);
477         uint32_t (*get_backlight)(struct intel_connector *connector);
478         void (*set_backlight)(struct intel_connector *connector,
479                               uint32_t level);
480         void (*disable_backlight)(struct intel_connector *connector);
481         void (*enable_backlight)(struct intel_connector *connector);
482 };
483
484 struct intel_uncore_funcs {
485         void (*force_wake_get)(struct drm_i915_private *dev_priv,
486                                                         int fw_engine);
487         void (*force_wake_put)(struct drm_i915_private *dev_priv,
488                                                         int fw_engine);
489
490         uint8_t  (*mmio_readb)(struct drm_i915_private *dev_priv, off_t offset, bool trace);
491         uint16_t (*mmio_readw)(struct drm_i915_private *dev_priv, off_t offset, bool trace);
492         uint32_t (*mmio_readl)(struct drm_i915_private *dev_priv, off_t offset, bool trace);
493         uint64_t (*mmio_readq)(struct drm_i915_private *dev_priv, off_t offset, bool trace);
494
495         void (*mmio_writeb)(struct drm_i915_private *dev_priv, off_t offset,
496                                 uint8_t val, bool trace);
497         void (*mmio_writew)(struct drm_i915_private *dev_priv, off_t offset,
498                                 uint16_t val, bool trace);
499         void (*mmio_writel)(struct drm_i915_private *dev_priv, off_t offset,
500                                 uint32_t val, bool trace);
501         void (*mmio_writeq)(struct drm_i915_private *dev_priv, off_t offset,
502                                 uint64_t val, bool trace);
503 };
504
505 struct intel_uncore {
506         spinlock_t lock; /** lock is also taken in irq contexts. */
507
508         struct intel_uncore_funcs funcs;
509
510         unsigned fifo_count;
511         unsigned forcewake_count;
512
513         unsigned fw_rendercount;
514         unsigned fw_mediacount;
515
516         struct timer_list force_wake_timer;
517 };
518
519 #define DEV_INFO_FOR_EACH_FLAG(func, sep) \
520         func(is_mobile) sep \
521         func(is_i85x) sep \
522         func(is_i915g) sep \
523         func(is_i945gm) sep \
524         func(is_g33) sep \
525         func(need_gfx_hws) sep \
526         func(is_g4x) sep \
527         func(is_pineview) sep \
528         func(is_broadwater) sep \
529         func(is_crestline) sep \
530         func(is_ivybridge) sep \
531         func(is_valleyview) sep \
532         func(is_haswell) sep \
533         func(is_preliminary) sep \
534         func(has_fbc) sep \
535         func(has_pipe_cxsr) sep \
536         func(has_hotplug) sep \
537         func(cursor_needs_physical) sep \
538         func(has_overlay) sep \
539         func(overlay_needs_physical) sep \
540         func(supports_tv) sep \
541         func(has_llc) sep \
542         func(has_ddi) sep \
543         func(has_fpga_dbg)
544
545 #define DEFINE_FLAG(name) u8 name:1
546 #define SEP_SEMICOLON ;
547
548 struct intel_device_info {
549         u32 display_mmio_offset;
550         u8 num_pipes:3;
551         u8 num_sprites[I915_MAX_PIPES];
552         u8 gen;
553         u8 ring_mask; /* Rings supported by the HW */
554         DEV_INFO_FOR_EACH_FLAG(DEFINE_FLAG, SEP_SEMICOLON);
555         /* Register offsets for the various display pipes and transcoders */
556         int pipe_offsets[I915_MAX_TRANSCODERS];
557         int trans_offsets[I915_MAX_TRANSCODERS];
558         int dpll_offsets[I915_MAX_PIPES];
559         int dpll_md_offsets[I915_MAX_PIPES];
560         int palette_offsets[I915_MAX_PIPES];
561 };
562
563 #undef DEFINE_FLAG
564 #undef SEP_SEMICOLON
565
566 enum i915_cache_level {
567         I915_CACHE_NONE = 0,
568         I915_CACHE_LLC, /* also used for snoopable memory on non-LLC */
569         I915_CACHE_L3_LLC, /* gen7+, L3 sits between the domain specifc
570                               caches, eg sampler/render caches, and the
571                               large Last-Level-Cache. LLC is coherent with
572                               the CPU, but L3 is only visible to the GPU. */
573         I915_CACHE_WT, /* hsw:gt3e WriteThrough for scanouts */
574 };
575
576 struct i915_ctx_hang_stats {
577         /* This context had batch pending when hang was declared */
578         unsigned batch_pending;
579
580         /* This context had batch active when hang was declared */
581         unsigned batch_active;
582
583         /* Time when this context was last blamed for a GPU reset */
584         unsigned long guilty_ts;
585
586         /* This context is banned to submit more work */
587         bool banned;
588 };
589
590 /* This must match up with the value previously used for execbuf2.rsvd1. */
591 #define DEFAULT_CONTEXT_ID 0
592 struct i915_hw_context {
593         struct kref ref;
594         int id;
595         bool is_initialized;
596         uint8_t remap_slice;
597         struct drm_i915_file_private *file_priv;
598         struct intel_ring_buffer *last_ring;
599         struct drm_i915_gem_object *obj;
600         struct i915_ctx_hang_stats hang_stats;
601         struct i915_address_space *vm;
602
603         struct list_head link;
604 };
605
606 struct i915_fbc {
607         unsigned long size;
608         unsigned int fb_id;
609         enum plane plane;
610         int y;
611
612         struct drm_mm_node *compressed_fb;
613         struct drm_mm_node *compressed_llb;
614
615         struct intel_fbc_work {
616                 struct delayed_work work;
617                 struct drm_crtc *crtc;
618                 struct drm_framebuffer *fb;
619         } *fbc_work;
620
621         enum no_fbc_reason {
622                 FBC_OK, /* FBC is enabled */
623                 FBC_UNSUPPORTED, /* FBC is not supported by this chipset */
624                 FBC_NO_OUTPUT, /* no outputs enabled to compress */
625                 FBC_STOLEN_TOO_SMALL, /* not enough space for buffers */
626                 FBC_UNSUPPORTED_MODE, /* interlace or doublescanned mode */
627                 FBC_MODE_TOO_LARGE, /* mode too large for compression */
628                 FBC_BAD_PLANE, /* fbc not supported on plane */
629                 FBC_NOT_TILED, /* buffer not tiled */
630                 FBC_MULTIPLE_PIPES, /* more than one pipe active */
631                 FBC_MODULE_PARAM,
632                 FBC_CHIP_DEFAULT, /* disabled by default on this chip */
633         } no_fbc_reason;
634 };
635
636 struct i915_psr {
637         bool sink_support;
638         bool source_ok;
639 };
640
641 enum intel_pch {
642         PCH_NONE = 0,   /* No PCH present */
643         PCH_IBX,        /* Ibexpeak PCH */
644         PCH_CPT,        /* Cougarpoint PCH */
645         PCH_LPT,        /* Lynxpoint PCH */
646         PCH_NOP,
647 };
648
649 enum intel_sbi_destination {
650         SBI_ICLK,
651         SBI_MPHY,
652 };
653
654 #define QUIRK_PIPEA_FORCE (1<<0)
655 #define QUIRK_LVDS_SSC_DISABLE (1<<1)
656 #define QUIRK_INVERT_BRIGHTNESS (1<<2)
657
658 struct intel_fbdev;
659 struct intel_fbc_work;
660
661 struct intel_gmbus {
662         struct i2c_adapter adapter;
663         u32 force_bit;
664         u32 reg0;
665         u32 gpio_reg;
666         struct i2c_algo_bit_data bit_algo;
667         struct drm_i915_private *dev_priv;
668 };
669
670 struct i915_suspend_saved_registers {
671         u8 saveLBB;
672         u32 saveDSPACNTR;
673         u32 saveDSPBCNTR;
674         u32 saveDSPARB;
675         u32 savePIPEACONF;
676         u32 savePIPEBCONF;
677         u32 savePIPEASRC;
678         u32 savePIPEBSRC;
679         u32 saveFPA0;
680         u32 saveFPA1;
681         u32 saveDPLL_A;
682         u32 saveDPLL_A_MD;
683         u32 saveHTOTAL_A;
684         u32 saveHBLANK_A;
685         u32 saveHSYNC_A;
686         u32 saveVTOTAL_A;
687         u32 saveVBLANK_A;
688         u32 saveVSYNC_A;
689         u32 saveBCLRPAT_A;
690         u32 saveTRANSACONF;
691         u32 saveTRANS_HTOTAL_A;
692         u32 saveTRANS_HBLANK_A;
693         u32 saveTRANS_HSYNC_A;
694         u32 saveTRANS_VTOTAL_A;
695         u32 saveTRANS_VBLANK_A;
696         u32 saveTRANS_VSYNC_A;
697         u32 savePIPEASTAT;
698         u32 saveDSPASTRIDE;
699         u32 saveDSPASIZE;
700         u32 saveDSPAPOS;
701         u32 saveDSPAADDR;
702         u32 saveDSPASURF;
703         u32 saveDSPATILEOFF;
704         u32 savePFIT_PGM_RATIOS;
705         u32 saveBLC_HIST_CTL;
706         u32 saveBLC_PWM_CTL;
707         u32 saveBLC_PWM_CTL2;
708         u32 saveBLC_HIST_CTL_B;
709         u32 saveBLC_CPU_PWM_CTL;
710         u32 saveBLC_CPU_PWM_CTL2;
711         u32 saveFPB0;
712         u32 saveFPB1;
713         u32 saveDPLL_B;
714         u32 saveDPLL_B_MD;
715         u32 saveHTOTAL_B;
716         u32 saveHBLANK_B;
717         u32 saveHSYNC_B;
718         u32 saveVTOTAL_B;
719         u32 saveVBLANK_B;
720         u32 saveVSYNC_B;
721         u32 saveBCLRPAT_B;
722         u32 saveTRANSBCONF;
723         u32 saveTRANS_HTOTAL_B;
724         u32 saveTRANS_HBLANK_B;
725         u32 saveTRANS_HSYNC_B;
726         u32 saveTRANS_VTOTAL_B;
727         u32 saveTRANS_VBLANK_B;
728         u32 saveTRANS_VSYNC_B;
729         u32 savePIPEBSTAT;
730         u32 saveDSPBSTRIDE;
731         u32 saveDSPBSIZE;
732         u32 saveDSPBPOS;
733         u32 saveDSPBADDR;
734         u32 saveDSPBSURF;
735         u32 saveDSPBTILEOFF;
736         u32 saveVGA0;
737         u32 saveVGA1;
738         u32 saveVGA_PD;
739         u32 saveVGACNTRL;
740         u32 saveADPA;
741         u32 saveLVDS;
742         u32 savePP_ON_DELAYS;
743         u32 savePP_OFF_DELAYS;
744         u32 saveDVOA;
745         u32 saveDVOB;
746         u32 saveDVOC;
747         u32 savePP_ON;
748         u32 savePP_OFF;
749         u32 savePP_CONTROL;
750         u32 savePP_DIVISOR;
751         u32 savePFIT_CONTROL;
752         u32 save_palette_a[256];
753         u32 save_palette_b[256];
754         u32 saveFBC_CONTROL;
755         u32 saveIER;
756         u32 saveIIR;
757         u32 saveIMR;
758         u32 saveDEIER;
759         u32 saveDEIMR;
760         u32 saveGTIER;
761         u32 saveGTIMR;
762         u32 saveFDI_RXA_IMR;
763         u32 saveFDI_RXB_IMR;
764         u32 saveCACHE_MODE_0;
765         u32 saveMI_ARB_STATE;
766         u32 saveSWF0[16];
767         u32 saveSWF1[16];
768         u32 saveSWF2[3];
769         u8 saveMSR;
770         u8 saveSR[8];
771         u8 saveGR[25];
772         u8 saveAR_INDEX;
773         u8 saveAR[21];
774         u8 saveDACMASK;
775         u8 saveCR[37];
776         uint64_t saveFENCE[I915_MAX_NUM_FENCES];
777         u32 saveCURACNTR;
778         u32 saveCURAPOS;
779         u32 saveCURABASE;
780         u32 saveCURBCNTR;
781         u32 saveCURBPOS;
782         u32 saveCURBBASE;
783         u32 saveCURSIZE;
784         u32 saveDP_B;
785         u32 saveDP_C;
786         u32 saveDP_D;
787         u32 savePIPEA_GMCH_DATA_M;
788         u32 savePIPEB_GMCH_DATA_M;
789         u32 savePIPEA_GMCH_DATA_N;
790         u32 savePIPEB_GMCH_DATA_N;
791         u32 savePIPEA_DP_LINK_M;
792         u32 savePIPEB_DP_LINK_M;
793         u32 savePIPEA_DP_LINK_N;
794         u32 savePIPEB_DP_LINK_N;
795         u32 saveFDI_RXA_CTL;
796         u32 saveFDI_TXA_CTL;
797         u32 saveFDI_RXB_CTL;
798         u32 saveFDI_TXB_CTL;
799         u32 savePFA_CTL_1;
800         u32 savePFB_CTL_1;
801         u32 savePFA_WIN_SZ;
802         u32 savePFB_WIN_SZ;
803         u32 savePFA_WIN_POS;
804         u32 savePFB_WIN_POS;
805         u32 savePCH_DREF_CONTROL;
806         u32 saveDISP_ARB_CTL;
807         u32 savePIPEA_DATA_M1;
808         u32 savePIPEA_DATA_N1;
809         u32 savePIPEA_LINK_M1;
810         u32 savePIPEA_LINK_N1;
811         u32 savePIPEB_DATA_M1;
812         u32 savePIPEB_DATA_N1;
813         u32 savePIPEB_LINK_M1;
814         u32 savePIPEB_LINK_N1;
815         u32 saveMCHBAR_RENDER_STANDBY;
816         u32 savePCH_PORT_HOTPLUG;
817 };
818
819 struct intel_gen6_power_mgmt {
820         /* work and pm_iir are protected by dev_priv->irq_lock */
821         struct work_struct work;
822         u32 pm_iir;
823
824         /* Frequencies are stored in potentially platform dependent multiples.
825          * In other words, *_freq needs to be multiplied by X to be interesting.
826          * Soft limits are those which are used for the dynamic reclocking done
827          * by the driver (raise frequencies under heavy loads, and lower for
828          * lighter loads). Hard limits are those imposed by the hardware.
829          *
830          * A distinction is made for overclocking, which is never enabled by
831          * default, and is considered to be above the hard limit if it's
832          * possible at all.
833          */
834         u8 cur_freq;            /* Current frequency (cached, may not == HW) */
835         u8 min_freq_softlimit;  /* Minimum frequency permitted by the driver */
836         u8 max_freq_softlimit;  /* Max frequency permitted by the driver */
837         u8 max_freq;            /* Maximum frequency, RP0 if not overclocking */
838         u8 min_freq;            /* AKA RPn. Minimum frequency */
839         u8 efficient_freq;      /* AKA RPe. Pre-determined balanced frequency */
840         u8 rp1_freq;            /* "less than" RP0 power/freqency */
841         u8 rp0_freq;            /* Non-overclocked max frequency. */
842
843         int last_adj;
844         enum { LOW_POWER, BETWEEN, HIGH_POWER } power;
845
846         bool enabled;
847         struct delayed_work delayed_resume_work;
848
849         /*
850          * Protects RPS/RC6 register access and PCU communication.
851          * Must be taken after struct_mutex if nested.
852          */
853         struct mutex hw_lock;
854 };
855
856 /* defined intel_pm.c */
857 extern spinlock_t mchdev_lock;
858
859 struct intel_ilk_power_mgmt {
860         u8 cur_delay;
861         u8 min_delay;
862         u8 max_delay;
863         u8 fmax;
864         u8 fstart;
865
866         u64 last_count1;
867         unsigned long last_time1;
868         unsigned long chipset_power;
869         u64 last_count2;
870         struct timespec last_time2;
871         unsigned long gfx_power;
872         u8 corr;
873
874         int c_m;
875         int r_t;
876
877         struct drm_i915_gem_object *pwrctx;
878         struct drm_i915_gem_object *renderctx;
879 };
880
881 struct drm_i915_private;
882 struct i915_power_well;
883
884 struct i915_power_well_ops {
885         /*
886          * Synchronize the well's hw state to match the current sw state, for
887          * example enable/disable it based on the current refcount. Called
888          * during driver init and resume time, possibly after first calling
889          * the enable/disable handlers.
890          */
891         void (*sync_hw)(struct drm_i915_private *dev_priv,
892                         struct i915_power_well *power_well);
893         /*
894          * Enable the well and resources that depend on it (for example
895          * interrupts located on the well). Called after the 0->1 refcount
896          * transition.
897          */
898         void (*enable)(struct drm_i915_private *dev_priv,
899                        struct i915_power_well *power_well);
900         /*
901          * Disable the well and resources that depend on it. Called after
902          * the 1->0 refcount transition.
903          */
904         void (*disable)(struct drm_i915_private *dev_priv,
905                         struct i915_power_well *power_well);
906         /* Returns the hw enabled state. */
907         bool (*is_enabled)(struct drm_i915_private *dev_priv,
908                            struct i915_power_well *power_well);
909 };
910
911 /* Power well structure for haswell */
912 struct i915_power_well {
913         const char *name;
914         bool always_on;
915         /* power well enable/disable usage count */
916         int count;
917         unsigned long domains;
918         unsigned long data;
919         const struct i915_power_well_ops *ops;
920 };
921
922 struct i915_power_domains {
923         /*
924          * Power wells needed for initialization at driver init and suspend
925          * time are on. They are kept on until after the first modeset.
926          */
927         bool init_power_on;
928         int power_well_count;
929
930         struct mutex lock;
931         int domain_use_count[POWER_DOMAIN_NUM];
932         struct i915_power_well *power_wells;
933 };
934
935 struct i915_dri1_state {
936         unsigned allow_batchbuffer : 1;
937         u32 __iomem *gfx_hws_cpu_addr;
938
939         unsigned int cpp;
940         int back_offset;
941         int front_offset;
942         int current_page;
943         int page_flipping;
944
945         uint32_t counter;
946 };
947
948 struct i915_ums_state {
949         /**
950          * Flag if the X Server, and thus DRM, is not currently in
951          * control of the device.
952          *
953          * This is set between LeaveVT and EnterVT.  It needs to be
954          * replaced with a semaphore.  It also needs to be
955          * transitioned away from for kernel modesetting.
956          */
957         int mm_suspended;
958 };
959
960 #define MAX_L3_SLICES 2
961 struct intel_l3_parity {
962         u32 *remap_info[MAX_L3_SLICES];
963         struct work_struct error_work;
964         int which_slice;
965 };
966
967 struct i915_gem_mm {
968         /** Memory allocator for GTT stolen memory */
969         struct drm_mm stolen;
970         /** List of all objects in gtt_space. Used to restore gtt
971          * mappings on resume */
972         struct list_head bound_list;
973         /**
974          * List of objects which are not bound to the GTT (thus
975          * are idle and not used by the GPU) but still have
976          * (presumably uncached) pages still attached.
977          */
978         struct list_head unbound_list;
979
980         /** Usable portion of the GTT for GEM */
981         unsigned long stolen_base; /* limited to low memory (32-bit) */
982
983         /** PPGTT used for aliasing the PPGTT with the GTT */
984         struct i915_hw_ppgtt *aliasing_ppgtt;
985
986         struct shrinker inactive_shrinker;
987         bool shrinker_no_lock_stealing;
988
989         /** LRU list of objects with fence regs on them. */
990         struct list_head fence_list;
991
992         /**
993          * We leave the user IRQ off as much as possible,
994          * but this means that requests will finish and never
995          * be retired once the system goes idle. Set a timer to
996          * fire periodically while the ring is running. When it
997          * fires, go retire requests.
998          */
999         struct delayed_work retire_work;
1000
1001         /**
1002          * When we detect an idle GPU, we want to turn on
1003          * powersaving features. So once we see that there
1004          * are no more requests outstanding and no more
1005          * arrive within a small period of time, we fire
1006          * off the idle_work.
1007          */
1008         struct delayed_work idle_work;
1009
1010         /**
1011          * Are we in a non-interruptible section of code like
1012          * modesetting?
1013          */
1014         bool interruptible;
1015
1016         /**
1017          * Is the GPU currently considered idle, or busy executing userspace
1018          * requests?  Whilst idle, we attempt to power down the hardware and
1019          * display clocks. In order to reduce the effect on performance, there
1020          * is a slight delay before we do so.
1021          */
1022         bool busy;
1023
1024         /** Bit 6 swizzling required for X tiling */
1025         uint32_t bit_6_swizzle_x;
1026         /** Bit 6 swizzling required for Y tiling */
1027         uint32_t bit_6_swizzle_y;
1028
1029         /* storage for physical objects */
1030         struct drm_i915_gem_phys_object *phys_objs[I915_MAX_PHYS_OBJECT];
1031
1032         /* accounting, useful for userland debugging */
1033         spinlock_t object_stat_lock;
1034         size_t object_memory;
1035         u32 object_count;
1036 };
1037
1038 struct drm_i915_error_state_buf {
1039         unsigned bytes;
1040         unsigned size;
1041         int err;
1042         u8 *buf;
1043         loff_t start;
1044         loff_t pos;
1045 };
1046
1047 struct i915_error_state_file_priv {
1048         struct drm_device *dev;
1049         struct drm_i915_error_state *error;
1050 };
1051
1052 struct i915_gpu_error {
1053         /* For hangcheck timer */
1054 #define DRM_I915_HANGCHECK_PERIOD 1500 /* in ms */
1055 #define DRM_I915_HANGCHECK_JIFFIES msecs_to_jiffies(DRM_I915_HANGCHECK_PERIOD)
1056         /* Hang gpu twice in this window and your context gets banned */
1057 #define DRM_I915_CTX_BAN_PERIOD DIV_ROUND_UP(8*DRM_I915_HANGCHECK_PERIOD, 1000)
1058
1059         struct timer_list hangcheck_timer;
1060
1061         /* For reset and error_state handling. */
1062         spinlock_t lock;
1063         /* Protected by the above dev->gpu_error.lock. */
1064         struct drm_i915_error_state *first_error;
1065         struct work_struct work;
1066
1067
1068         unsigned long missed_irq_rings;
1069
1070         /**
1071          * State variable controlling the reset flow and count
1072          *
1073          * This is a counter which gets incremented when reset is triggered,
1074          * and again when reset has been handled. So odd values (lowest bit set)
1075          * means that reset is in progress and even values that
1076          * (reset_counter >> 1):th reset was successfully completed.
1077          *
1078          * If reset is not completed succesfully, the I915_WEDGE bit is
1079          * set meaning that hardware is terminally sour and there is no
1080          * recovery. All waiters on the reset_queue will be woken when
1081          * that happens.
1082          *
1083          * This counter is used by the wait_seqno code to notice that reset
1084          * event happened and it needs to restart the entire ioctl (since most
1085          * likely the seqno it waited for won't ever signal anytime soon).
1086          *
1087          * This is important for lock-free wait paths, where no contended lock
1088          * naturally enforces the correct ordering between the bail-out of the
1089          * waiter and the gpu reset work code.
1090          */
1091         atomic_t reset_counter;
1092
1093 #define I915_RESET_IN_PROGRESS_FLAG     1
1094 #define I915_WEDGED                     (1 << 31)
1095
1096         /**
1097          * Waitqueue to signal when the reset has completed. Used by clients
1098          * that wait for dev_priv->mm.wedged to settle.
1099          */
1100         wait_queue_head_t reset_queue;
1101
1102         /* For gpu hang simulation. */
1103         unsigned int stop_rings;
1104
1105         /* For missed irq/seqno simulation. */
1106         unsigned int test_irq_rings;
1107 };
1108
1109 enum modeset_restore {
1110         MODESET_ON_LID_OPEN,
1111         MODESET_DONE,
1112         MODESET_SUSPENDED,
1113 };
1114
1115 struct ddi_vbt_port_info {
1116         uint8_t hdmi_level_shift;
1117
1118         uint8_t supports_dvi:1;
1119         uint8_t supports_hdmi:1;
1120         uint8_t supports_dp:1;
1121 };
1122
1123 enum drrs_support_type {
1124         DRRS_NOT_SUPPORTED = 0,
1125         STATIC_DRRS_SUPPORT = 1,
1126         SEAMLESS_DRRS_SUPPORT = 2
1127 };
1128
1129 struct intel_vbt_data {
1130         struct drm_display_mode *lfp_lvds_vbt_mode; /* if any */
1131         struct drm_display_mode *sdvo_lvds_vbt_mode; /* if any */
1132
1133         /* Feature bits */
1134         unsigned int int_tv_support:1;
1135         unsigned int lvds_dither:1;
1136         unsigned int lvds_vbt:1;
1137         unsigned int int_crt_support:1;
1138         unsigned int lvds_use_ssc:1;
1139         unsigned int display_clock_mode:1;
1140         unsigned int fdi_rx_polarity_inverted:1;
1141         int lvds_ssc_freq;
1142         unsigned int bios_lvds_val; /* initial [PCH_]LVDS reg val in VBIOS */
1143
1144         enum drrs_support_type drrs_type;
1145
1146         /* eDP */
1147         int edp_rate;
1148         int edp_lanes;
1149         int edp_preemphasis;
1150         int edp_vswing;
1151         bool edp_initialized;
1152         bool edp_support;
1153         int edp_bpp;
1154         struct edp_power_seq edp_pps;
1155
1156         struct {
1157                 u16 pwm_freq_hz;
1158                 bool active_low_pwm;
1159         } backlight;
1160
1161         /* MIPI DSI */
1162         struct {
1163                 u16 panel_id;
1164         } dsi;
1165
1166         int crt_ddc_pin;
1167
1168         int child_dev_num;
1169         union child_device_config *child_dev;
1170
1171         struct ddi_vbt_port_info ddi_port_info[I915_MAX_PORTS];
1172 };
1173
1174 enum intel_ddb_partitioning {
1175         INTEL_DDB_PART_1_2,
1176         INTEL_DDB_PART_5_6, /* IVB+ */
1177 };
1178
1179 struct intel_wm_level {
1180         bool enable;
1181         uint32_t pri_val;
1182         uint32_t spr_val;
1183         uint32_t cur_val;
1184         uint32_t fbc_val;
1185 };
1186
1187 struct ilk_wm_values {
1188         uint32_t wm_pipe[3];
1189         uint32_t wm_lp[3];
1190         uint32_t wm_lp_spr[3];
1191         uint32_t wm_linetime[3];
1192         bool enable_fbc_wm;
1193         enum intel_ddb_partitioning partitioning;
1194 };
1195
1196 /*
1197  * This struct helps tracking the state needed for runtime PM, which puts the
1198  * device in PCI D3 state. Notice that when this happens, nothing on the
1199  * graphics device works, even register access, so we don't get interrupts nor
1200  * anything else.
1201  *
1202  * Every piece of our code that needs to actually touch the hardware needs to
1203  * either call intel_runtime_pm_get or call intel_display_power_get with the
1204  * appropriate power domain.
1205  *
1206  * Our driver uses the autosuspend delay feature, which means we'll only really
1207  * suspend if we stay with zero refcount for a certain amount of time. The
1208  * default value is currently very conservative (see intel_init_runtime_pm), but
1209  * it can be changed with the standard runtime PM files from sysfs.
1210  *
1211  * The irqs_disabled variable becomes true exactly after we disable the IRQs and
1212  * goes back to false exactly before we reenable the IRQs. We use this variable
1213  * to check if someone is trying to enable/disable IRQs while they're supposed
1214  * to be disabled. This shouldn't happen and we'll print some error messages in
1215  * case it happens, but if it actually happens we'll also update the variables
1216  * inside struct regsave so when we restore the IRQs they will contain the
1217  * latest expected values.
1218  *
1219  * For more, read the Documentation/power/runtime_pm.txt.
1220  */
1221 struct i915_runtime_pm {
1222         bool suspended;
1223         bool irqs_disabled;
1224
1225         struct {
1226                 uint32_t deimr;
1227                 uint32_t sdeimr;
1228                 uint32_t gtimr;
1229                 uint32_t gtier;
1230                 uint32_t gen6_pmimr;
1231         } regsave;
1232 };
1233
1234 enum intel_pipe_crc_source {
1235         INTEL_PIPE_CRC_SOURCE_NONE,
1236         INTEL_PIPE_CRC_SOURCE_PLANE1,
1237         INTEL_PIPE_CRC_SOURCE_PLANE2,
1238         INTEL_PIPE_CRC_SOURCE_PF,
1239         INTEL_PIPE_CRC_SOURCE_PIPE,
1240         /* TV/DP on pre-gen5/vlv can't use the pipe source. */
1241         INTEL_PIPE_CRC_SOURCE_TV,
1242         INTEL_PIPE_CRC_SOURCE_DP_B,
1243         INTEL_PIPE_CRC_SOURCE_DP_C,
1244         INTEL_PIPE_CRC_SOURCE_DP_D,
1245         INTEL_PIPE_CRC_SOURCE_AUTO,
1246         INTEL_PIPE_CRC_SOURCE_MAX,
1247 };
1248
1249 struct intel_pipe_crc_entry {
1250         uint32_t frame;
1251         uint32_t crc[5];
1252 };
1253
1254 #define INTEL_PIPE_CRC_ENTRIES_NR       128
1255 struct intel_pipe_crc {
1256         spinlock_t lock;
1257         bool opened;            /* exclusive access to the result file */
1258         struct intel_pipe_crc_entry *entries;
1259         enum intel_pipe_crc_source source;
1260         int head, tail;
1261         wait_queue_head_t wq;
1262 };
1263
1264 struct drm_i915_private {
1265         struct drm_device *dev;
1266         struct kmem_cache *slab;
1267
1268         const struct intel_device_info info;
1269
1270         int relative_constants_mode;
1271
1272         void __iomem *regs;
1273
1274         struct intel_uncore uncore;
1275
1276         struct intel_gmbus gmbus[GMBUS_NUM_PORTS];
1277
1278
1279         /** gmbus_mutex protects against concurrent usage of the single hw gmbus
1280          * controller on different i2c buses. */
1281         struct mutex gmbus_mutex;
1282
1283         /**
1284          * Base address of the gmbus and gpio block.
1285          */
1286         uint32_t gpio_mmio_base;
1287
1288         wait_queue_head_t gmbus_wait_queue;
1289
1290         struct pci_dev *bridge_dev;
1291         struct intel_ring_buffer ring[I915_NUM_RINGS];
1292         uint32_t last_seqno, next_seqno;
1293
1294         drm_dma_handle_t *status_page_dmah;
1295         struct resource mch_res;
1296
1297         /* protects the irq masks */
1298         spinlock_t irq_lock;
1299
1300         bool display_irqs_enabled;
1301
1302         /* To control wakeup latency, e.g. for irq-driven dp aux transfers. */
1303         struct pm_qos_request pm_qos;
1304
1305         /* DPIO indirect register protection */
1306         struct mutex dpio_lock;
1307
1308         /** Cached value of IMR to avoid reads in updating the bitfield */
1309         union {
1310                 u32 irq_mask;
1311                 u32 de_irq_mask[I915_MAX_PIPES];
1312         };
1313         u32 gt_irq_mask;
1314         u32 pm_irq_mask;
1315         u32 pm_rps_events;
1316         u32 pipestat_irq_mask[I915_MAX_PIPES];
1317
1318         struct work_struct hotplug_work;
1319         bool enable_hotplug_processing;
1320         struct {
1321                 unsigned long hpd_last_jiffies;
1322                 int hpd_cnt;
1323                 enum {
1324                         HPD_ENABLED = 0,
1325                         HPD_DISABLED = 1,
1326                         HPD_MARK_DISABLED = 2
1327                 } hpd_mark;
1328         } hpd_stats[HPD_NUM_PINS];
1329         u32 hpd_event_bits;
1330         struct timer_list hotplug_reenable_timer;
1331
1332         struct i915_fbc fbc;
1333         struct intel_opregion opregion;
1334         struct intel_vbt_data vbt;
1335
1336         /* overlay */
1337         struct intel_overlay *overlay;
1338
1339         /* backlight registers and fields in struct intel_panel */
1340         spinlock_t backlight_lock;
1341
1342         /* LVDS info */
1343         bool no_aux_handshake;
1344
1345         struct drm_i915_fence_reg fence_regs[I915_MAX_NUM_FENCES]; /* assume 965 */
1346         int fence_reg_start; /* 4 if userland hasn't ioctl'd us yet */
1347         int num_fence_regs; /* 8 on pre-965, 16 otherwise */
1348
1349         unsigned int fsb_freq, mem_freq, is_ddr3;
1350         unsigned int vlv_cdclk_freq;
1351
1352         /**
1353          * wq - Driver workqueue for GEM.
1354          *
1355          * NOTE: Work items scheduled here are not allowed to grab any modeset
1356          * locks, for otherwise the flushing done in the pageflip code will
1357          * result in deadlocks.
1358          */
1359         struct workqueue_struct *wq;
1360
1361         /* Display functions */
1362         struct drm_i915_display_funcs display;
1363
1364         /* PCH chipset type */
1365         enum intel_pch pch_type;
1366         unsigned short pch_id;
1367
1368         unsigned long quirks;
1369
1370         enum modeset_restore modeset_restore;
1371         struct mutex modeset_restore_lock;
1372
1373         struct list_head vm_list; /* Global list of all address spaces */
1374         struct i915_gtt gtt; /* VM representing the global address space */
1375
1376         struct i915_gem_mm mm;
1377
1378         /* Kernel Modesetting */
1379
1380         struct sdvo_device_mapping sdvo_mappings[2];
1381
1382         struct drm_crtc *plane_to_crtc_mapping[I915_MAX_PIPES];
1383         struct drm_crtc *pipe_to_crtc_mapping[I915_MAX_PIPES];
1384         wait_queue_head_t pending_flip_queue;
1385
1386 #ifdef CONFIG_DEBUG_FS
1387         struct intel_pipe_crc pipe_crc[I915_MAX_PIPES];
1388 #endif
1389
1390         int num_shared_dpll;
1391         struct intel_shared_dpll shared_dplls[I915_NUM_PLLS];
1392         struct intel_ddi_plls ddi_plls;
1393         int dpio_phy_iosf_port[I915_NUM_PHYS_VLV];
1394
1395         /* Reclocking support */
1396         bool render_reclock_avail;
1397         bool lvds_downclock_avail;
1398         /* indicates the reduced downclock for LVDS*/
1399         int lvds_downclock;
1400         u16 orig_clock;
1401
1402         bool mchbar_need_disable;
1403
1404         struct intel_l3_parity l3_parity;
1405
1406         /* Cannot be determined by PCIID. You must always read a register. */
1407         size_t ellc_size;
1408
1409         /* gen6+ rps state */
1410         struct intel_gen6_power_mgmt rps;
1411
1412         /* ilk-only ips/rps state. Everything in here is protected by the global
1413          * mchdev_lock in intel_pm.c */
1414         struct intel_ilk_power_mgmt ips;
1415
1416         struct i915_power_domains power_domains;
1417
1418         struct i915_psr psr;
1419
1420         struct i915_gpu_error gpu_error;
1421
1422         struct drm_i915_gem_object *vlv_pctx;
1423
1424 #ifdef CONFIG_DRM_I915_FBDEV
1425         /* list of fbdev register on this device */
1426         struct intel_fbdev *fbdev;
1427 #endif
1428
1429         /*
1430          * The console may be contended at resume, but we don't
1431          * want it to block on it.
1432          */
1433         struct work_struct console_resume_work;
1434
1435         struct drm_property *broadcast_rgb_property;
1436         struct drm_property *force_audio_property;
1437
1438         uint32_t hw_context_size;
1439         struct list_head context_list;
1440
1441         u32 fdi_rx_config;
1442
1443         u32 suspend_count;
1444         struct i915_suspend_saved_registers regfile;
1445
1446         struct {
1447                 /*
1448                  * Raw watermark latency values:
1449                  * in 0.1us units for WM0,
1450                  * in 0.5us units for WM1+.
1451                  */
1452                 /* primary */
1453                 uint16_t pri_latency[5];
1454                 /* sprite */
1455                 uint16_t spr_latency[5];
1456                 /* cursor */
1457                 uint16_t cur_latency[5];
1458
1459                 /* current hardware state */
1460                 struct ilk_wm_values hw;
1461         } wm;
1462
1463         struct i915_runtime_pm pm;
1464
1465         /* Old dri1 support infrastructure, beware the dragons ya fools entering
1466          * here! */
1467         struct i915_dri1_state dri1;
1468         /* Old ums support infrastructure, same warning applies. */
1469         struct i915_ums_state ums;
1470 };
1471
1472 static inline struct drm_i915_private *to_i915(const struct drm_device *dev)
1473 {
1474         return dev->dev_private;
1475 }
1476
1477 /* Iterate over initialised rings */
1478 #define for_each_ring(ring__, dev_priv__, i__) \
1479         for ((i__) = 0; (i__) < I915_NUM_RINGS; (i__)++) \
1480                 if (((ring__) = &(dev_priv__)->ring[(i__)]), intel_ring_initialized((ring__)))
1481
1482 enum hdmi_force_audio {
1483         HDMI_AUDIO_OFF_DVI = -2,        /* no aux data for HDMI-DVI converter */
1484         HDMI_AUDIO_OFF,                 /* force turn off HDMI audio */
1485         HDMI_AUDIO_AUTO,                /* trust EDID */
1486         HDMI_AUDIO_ON,                  /* force turn on HDMI audio */
1487 };
1488
1489 #define I915_GTT_OFFSET_NONE ((u32)-1)
1490
1491 struct drm_i915_gem_object_ops {
1492         /* Interface between the GEM object and its backing storage.
1493          * get_pages() is called once prior to the use of the associated set
1494          * of pages before to binding them into the GTT, and put_pages() is
1495          * called after we no longer need them. As we expect there to be
1496          * associated cost with migrating pages between the backing storage
1497          * and making them available for the GPU (e.g. clflush), we may hold
1498          * onto the pages after they are no longer referenced by the GPU
1499          * in case they may be used again shortly (for example migrating the
1500          * pages to a different memory domain within the GTT). put_pages()
1501          * will therefore most likely be called when the object itself is
1502          * being released or under memory pressure (where we attempt to
1503          * reap pages for the shrinker).
1504          */
1505         int (*get_pages)(struct drm_i915_gem_object *);
1506         void (*put_pages)(struct drm_i915_gem_object *);
1507 };
1508
1509 struct drm_i915_gem_object {
1510         struct drm_gem_object base;
1511
1512         const struct drm_i915_gem_object_ops *ops;
1513
1514         /** List of VMAs backed by this object */
1515         struct list_head vma_list;
1516
1517         /** Stolen memory for this object, instead of being backed by shmem. */
1518         struct drm_mm_node *stolen;
1519         struct list_head global_list;
1520
1521         struct list_head ring_list;
1522         /** Used in execbuf to temporarily hold a ref */
1523         struct list_head obj_exec_link;
1524
1525         /**
1526          * This is set if the object is on the active lists (has pending
1527          * rendering and so a non-zero seqno), and is not set if it i s on
1528          * inactive (ready to be unbound) list.
1529          */
1530         unsigned int active:1;
1531
1532         /**
1533          * This is set if the object has been written to since last bound
1534          * to the GTT
1535          */
1536         unsigned int dirty:1;
1537
1538         /**
1539          * Fence register bits (if any) for this object.  Will be set
1540          * as needed when mapped into the GTT.
1541          * Protected by dev->struct_mutex.
1542          */
1543         signed int fence_reg:I915_MAX_NUM_FENCE_BITS;
1544
1545         /**
1546          * Advice: are the backing pages purgeable?
1547          */
1548         unsigned int madv:2;
1549
1550         /**
1551          * Current tiling mode for the object.
1552          */
1553         unsigned int tiling_mode:2;
1554         /**
1555          * Whether the tiling parameters for the currently associated fence
1556          * register have changed. Note that for the purposes of tracking
1557          * tiling changes we also treat the unfenced register, the register
1558          * slot that the object occupies whilst it executes a fenced
1559          * command (such as BLT on gen2/3), as a "fence".
1560          */
1561         unsigned int fence_dirty:1;
1562
1563         /**
1564          * Is the object at the current location in the gtt mappable and
1565          * fenceable? Used to avoid costly recalculations.
1566          */
1567         unsigned int map_and_fenceable:1;
1568
1569         /**
1570          * Whether the current gtt mapping needs to be mappable (and isn't just
1571          * mappable by accident). Track pin and fault separate for a more
1572          * accurate mappable working set.
1573          */
1574         unsigned int fault_mappable:1;
1575         unsigned int pin_mappable:1;
1576         unsigned int pin_display:1;
1577
1578         /*
1579          * Is the GPU currently using a fence to access this buffer,
1580          */
1581         unsigned int pending_fenced_gpu_access:1;
1582         unsigned int fenced_gpu_access:1;
1583
1584         unsigned int cache_level:3;
1585
1586         unsigned int has_aliasing_ppgtt_mapping:1;
1587         unsigned int has_global_gtt_mapping:1;
1588         unsigned int has_dma_mapping:1;
1589
1590         struct sg_table *pages;
1591         int pages_pin_count;
1592
1593         /* prime dma-buf support */
1594         void *dma_buf_vmapping;
1595         int vmapping_count;
1596
1597         struct intel_ring_buffer *ring;
1598
1599         /** Breadcrumb of last rendering to the buffer. */
1600         uint32_t last_read_seqno;
1601         uint32_t last_write_seqno;
1602         /** Breadcrumb of last fenced GPU access to the buffer. */
1603         uint32_t last_fenced_seqno;
1604
1605         /** Current tiling stride for the object, if it's tiled. */
1606         uint32_t stride;
1607
1608         /** References from framebuffers, locks out tiling changes. */
1609         unsigned long framebuffer_references;
1610
1611         /** Record of address bit 17 of each page at last unbind. */
1612         unsigned long *bit_17;
1613
1614         /** User space pin count and filp owning the pin */
1615         unsigned long user_pin_count;
1616         struct drm_file *pin_filp;
1617
1618         /** for phy allocated objects */
1619         struct drm_i915_gem_phys_object *phys_obj;
1620 };
1621
1622 #define to_intel_bo(x) container_of(x, struct drm_i915_gem_object, base)
1623
1624 /**
1625  * Request queue structure.
1626  *
1627  * The request queue allows us to note sequence numbers that have been emitted
1628  * and may be associated with active buffers to be retired.
1629  *
1630  * By keeping this list, we can avoid having to do questionable
1631  * sequence-number comparisons on buffer last_rendering_seqnos, and associate
1632  * an emission time with seqnos for tracking how far ahead of the GPU we are.
1633  */
1634 struct drm_i915_gem_request {
1635         /** On Which ring this request was generated */
1636         struct intel_ring_buffer *ring;
1637
1638         /** GEM sequence number associated with this request. */
1639         uint32_t seqno;
1640
1641         /** Position in the ringbuffer of the start of the request */
1642         u32 head;
1643
1644         /** Position in the ringbuffer of the end of the request */
1645         u32 tail;
1646
1647         /** Context related to this request */
1648         struct i915_hw_context *ctx;
1649
1650         /** Batch buffer related to this request if any */
1651         struct drm_i915_gem_object *batch_obj;
1652
1653         /** Time at which this request was emitted, in jiffies. */
1654         unsigned long emitted_jiffies;
1655
1656         /** global list entry for this request */
1657         struct list_head list;
1658
1659         struct drm_i915_file_private *file_priv;
1660         /** file_priv list entry for this request */
1661         struct list_head client_list;
1662 };
1663
1664 struct drm_i915_file_private {
1665         struct drm_i915_private *dev_priv;
1666         struct drm_file *file;
1667
1668         struct {
1669                 spinlock_t lock;
1670                 struct list_head request_list;
1671                 struct delayed_work idle_work;
1672         } mm;
1673         struct idr context_idr;
1674
1675         struct i915_hw_context *private_default_ctx;
1676         atomic_t rps_wait_boost;
1677 };
1678
1679 /*
1680  * A command that requires special handling by the command parser.
1681  */
1682 struct drm_i915_cmd_descriptor {
1683         /*
1684          * Flags describing how the command parser processes the command.
1685          *
1686          * CMD_DESC_FIXED: The command has a fixed length if this is set,
1687          *                 a length mask if not set
1688          * CMD_DESC_SKIP: The command is allowed but does not follow the
1689          *                standard length encoding for the opcode range in
1690          *                which it falls
1691          * CMD_DESC_REJECT: The command is never allowed
1692          * CMD_DESC_REGISTER: The command should be checked against the
1693          *                    register whitelist for the appropriate ring
1694          * CMD_DESC_MASTER: The command is allowed if the submitting process
1695          *                  is the DRM master
1696          */
1697         u32 flags;
1698 #define CMD_DESC_FIXED    (1<<0)
1699 #define CMD_DESC_SKIP     (1<<1)
1700 #define CMD_DESC_REJECT   (1<<2)
1701 #define CMD_DESC_REGISTER (1<<3)
1702 #define CMD_DESC_BITMASK  (1<<4)
1703 #define CMD_DESC_MASTER   (1<<5)
1704
1705         /*
1706          * The command's unique identification bits and the bitmask to get them.
1707          * This isn't strictly the opcode field as defined in the spec and may
1708          * also include type, subtype, and/or subop fields.
1709          */
1710         struct {
1711                 u32 value;
1712                 u32 mask;
1713         } cmd;
1714
1715         /*
1716          * The command's length. The command is either fixed length (i.e. does
1717          * not include a length field) or has a length field mask. The flag
1718          * CMD_DESC_FIXED indicates a fixed length. Otherwise, the command has
1719          * a length mask. All command entries in a command table must include
1720          * length information.
1721          */
1722         union {
1723                 u32 fixed;
1724                 u32 mask;
1725         } length;
1726
1727         /*
1728          * Describes where to find a register address in the command to check
1729          * against the ring's register whitelist. Only valid if flags has the
1730          * CMD_DESC_REGISTER bit set.
1731          */
1732         struct {
1733                 u32 offset;
1734                 u32 mask;
1735         } reg;
1736
1737 #define MAX_CMD_DESC_BITMASKS 3
1738         /*
1739          * Describes command checks where a particular dword is masked and
1740          * compared against an expected value. If the command does not match
1741          * the expected value, the parser rejects it. Only valid if flags has
1742          * the CMD_DESC_BITMASK bit set. Only entries where mask is non-zero
1743          * are valid.
1744          *
1745          * If the check specifies a non-zero condition_mask then the parser
1746          * only performs the check when the bits specified by condition_mask
1747          * are non-zero.
1748          */
1749         struct {
1750                 u32 offset;
1751                 u32 mask;
1752                 u32 expected;
1753                 u32 condition_offset;
1754                 u32 condition_mask;
1755         } bits[MAX_CMD_DESC_BITMASKS];
1756 };
1757
1758 /*
1759  * A table of commands requiring special handling by the command parser.
1760  *
1761  * Each ring has an array of tables. Each table consists of an array of command
1762  * descriptors, which must be sorted with command opcodes in ascending order.
1763  */
1764 struct drm_i915_cmd_table {
1765         const struct drm_i915_cmd_descriptor *table;
1766         int count;
1767 };
1768
1769 #define INTEL_INFO(dev) (&to_i915(dev)->info)
1770
1771 #define IS_I830(dev)            ((dev)->pdev->device == 0x3577)
1772 #define IS_845G(dev)            ((dev)->pdev->device == 0x2562)
1773 #define IS_I85X(dev)            (INTEL_INFO(dev)->is_i85x)
1774 #define IS_I865G(dev)           ((dev)->pdev->device == 0x2572)
1775 #define IS_I915G(dev)           (INTEL_INFO(dev)->is_i915g)
1776 #define IS_I915GM(dev)          ((dev)->pdev->device == 0x2592)
1777 #define IS_I945G(dev)           ((dev)->pdev->device == 0x2772)
1778 #define IS_I945GM(dev)          (INTEL_INFO(dev)->is_i945gm)
1779 #define IS_BROADWATER(dev)      (INTEL_INFO(dev)->is_broadwater)
1780 #define IS_CRESTLINE(dev)       (INTEL_INFO(dev)->is_crestline)
1781 #define IS_GM45(dev)            ((dev)->pdev->device == 0x2A42)
1782 #define IS_G4X(dev)             (INTEL_INFO(dev)->is_g4x)
1783 #define IS_PINEVIEW_G(dev)      ((dev)->pdev->device == 0xa001)
1784 #define IS_PINEVIEW_M(dev)      ((dev)->pdev->device == 0xa011)
1785 #define IS_PINEVIEW(dev)        (INTEL_INFO(dev)->is_pineview)
1786 #define IS_G33(dev)             (INTEL_INFO(dev)->is_g33)
1787 #define IS_IRONLAKE_M(dev)      ((dev)->pdev->device == 0x0046)
1788 #define IS_IVYBRIDGE(dev)       (INTEL_INFO(dev)->is_ivybridge)
1789 #define IS_IVB_GT1(dev)         ((dev)->pdev->device == 0x0156 || \
1790                                  (dev)->pdev->device == 0x0152 || \
1791                                  (dev)->pdev->device == 0x015a)
1792 #define IS_SNB_GT1(dev)         ((dev)->pdev->device == 0x0102 || \
1793                                  (dev)->pdev->device == 0x0106 || \
1794                                  (dev)->pdev->device == 0x010A)
1795 #define IS_VALLEYVIEW(dev)      (INTEL_INFO(dev)->is_valleyview)
1796 #define IS_HASWELL(dev) (INTEL_INFO(dev)->is_haswell)
1797 #define IS_BROADWELL(dev)       (INTEL_INFO(dev)->gen == 8)
1798 #define IS_MOBILE(dev)          (INTEL_INFO(dev)->is_mobile)
1799 #define IS_HSW_EARLY_SDV(dev)   (IS_HASWELL(dev) && \
1800                                  ((dev)->pdev->device & 0xFF00) == 0x0C00)
1801 #define IS_BDW_ULT(dev)         (IS_BROADWELL(dev) && \
1802                                  (((dev)->pdev->device & 0xf) == 0x2  || \
1803                                  ((dev)->pdev->device & 0xf) == 0x6 || \
1804                                  ((dev)->pdev->device & 0xf) == 0xe))
1805 #define IS_HSW_ULT(dev)         (IS_HASWELL(dev) && \
1806                                  ((dev)->pdev->device & 0xFF00) == 0x0A00)
1807 #define IS_ULT(dev)             (IS_HSW_ULT(dev) || IS_BDW_ULT(dev))
1808 #define IS_HSW_GT3(dev)         (IS_HASWELL(dev) && \
1809                                  ((dev)->pdev->device & 0x00F0) == 0x0020)
1810 #define IS_PRELIMINARY_HW(intel_info) ((intel_info)->is_preliminary)
1811
1812 /*
1813  * The genX designation typically refers to the render engine, so render
1814  * capability related checks should use IS_GEN, while display and other checks
1815  * have their own (e.g. HAS_PCH_SPLIT for ILK+ display, IS_foo for particular
1816  * chips, etc.).
1817  */
1818 #define IS_GEN2(dev)    (INTEL_INFO(dev)->gen == 2)
1819 #define IS_GEN3(dev)    (INTEL_INFO(dev)->gen == 3)
1820 #define IS_GEN4(dev)    (INTEL_INFO(dev)->gen == 4)
1821 #define IS_GEN5(dev)    (INTEL_INFO(dev)->gen == 5)
1822 #define IS_GEN6(dev)    (INTEL_INFO(dev)->gen == 6)
1823 #define IS_GEN7(dev)    (INTEL_INFO(dev)->gen == 7)
1824 #define IS_GEN8(dev)    (INTEL_INFO(dev)->gen == 8)
1825
1826 #define RENDER_RING             (1<<RCS)
1827 #define BSD_RING                (1<<VCS)
1828 #define BLT_RING                (1<<BCS)
1829 #define VEBOX_RING              (1<<VECS)
1830 #define HAS_BSD(dev)            (INTEL_INFO(dev)->ring_mask & BSD_RING)
1831 #define HAS_BLT(dev)            (INTEL_INFO(dev)->ring_mask & BLT_RING)
1832 #define HAS_VEBOX(dev)            (INTEL_INFO(dev)->ring_mask & VEBOX_RING)
1833 #define HAS_LLC(dev)            (INTEL_INFO(dev)->has_llc)
1834 #define HAS_WT(dev)            (IS_HASWELL(dev) && to_i915(dev)->ellc_size)
1835 #define I915_NEED_GFX_HWS(dev)  (INTEL_INFO(dev)->need_gfx_hws)
1836
1837 #define HAS_HW_CONTEXTS(dev)    (INTEL_INFO(dev)->gen >= 6)
1838 #define HAS_ALIASING_PPGTT(dev) (INTEL_INFO(dev)->gen >= 6 && !IS_VALLEYVIEW(dev))
1839 #define HAS_PPGTT(dev)          (INTEL_INFO(dev)->gen >= 7 && !IS_VALLEYVIEW(dev) \
1840                                  && !IS_BROADWELL(dev))
1841 #define USES_PPGTT(dev)         intel_enable_ppgtt(dev, false)
1842 #define USES_FULL_PPGTT(dev)    intel_enable_ppgtt(dev, true)
1843
1844 #define HAS_OVERLAY(dev)                (INTEL_INFO(dev)->has_overlay)
1845 #define OVERLAY_NEEDS_PHYSICAL(dev)     (INTEL_INFO(dev)->overlay_needs_physical)
1846
1847 /* Early gen2 have a totally busted CS tlb and require pinned batches. */
1848 #define HAS_BROKEN_CS_TLB(dev)          (IS_I830(dev) || IS_845G(dev))
1849 /*
1850  * dp aux and gmbus irq on gen4 seems to be able to generate legacy interrupts
1851  * even when in MSI mode. This results in spurious interrupt warnings if the
1852  * legacy irq no. is shared with another device. The kernel then disables that
1853  * interrupt source and so prevents the other device from working properly.
1854  */
1855 #define HAS_AUX_IRQ(dev) (INTEL_INFO(dev)->gen >= 5)
1856 #define HAS_GMBUS_IRQ(dev) (INTEL_INFO(dev)->gen >= 5)
1857
1858 /* With the 945 and later, Y tiling got adjusted so that it was 32 128-byte
1859  * rows, which changed the alignment requirements and fence programming.
1860  */
1861 #define HAS_128_BYTE_Y_TILING(dev) (!IS_GEN2(dev) && !(IS_I915G(dev) || \
1862                                                       IS_I915GM(dev)))
1863 #define SUPPORTS_DIGITAL_OUTPUTS(dev)   (!IS_GEN2(dev) && !IS_PINEVIEW(dev))
1864 #define SUPPORTS_INTEGRATED_HDMI(dev)   (IS_G4X(dev) || IS_GEN5(dev))
1865 #define SUPPORTS_INTEGRATED_DP(dev)     (IS_G4X(dev) || IS_GEN5(dev))
1866 #define SUPPORTS_TV(dev)                (INTEL_INFO(dev)->supports_tv)
1867 #define I915_HAS_HOTPLUG(dev)            (INTEL_INFO(dev)->has_hotplug)
1868
1869 #define HAS_FW_BLC(dev) (INTEL_INFO(dev)->gen > 2)
1870 #define HAS_PIPE_CXSR(dev) (INTEL_INFO(dev)->has_pipe_cxsr)
1871 #define HAS_FBC(dev) (INTEL_INFO(dev)->has_fbc)
1872
1873 #define HAS_IPS(dev)            (IS_ULT(dev) || IS_BROADWELL(dev))
1874
1875 #define HAS_DDI(dev)            (INTEL_INFO(dev)->has_ddi)
1876 #define HAS_FPGA_DBG_UNCLAIMED(dev)     (INTEL_INFO(dev)->has_fpga_dbg)
1877 #define HAS_PSR(dev)            (IS_HASWELL(dev) || IS_BROADWELL(dev))
1878 #define HAS_PC8(dev)            (IS_HASWELL(dev)) /* XXX HSW:ULX */
1879 #define HAS_RUNTIME_PM(dev)     (IS_HASWELL(dev))
1880
1881 #define INTEL_PCH_DEVICE_ID_MASK                0xff00
1882 #define INTEL_PCH_IBX_DEVICE_ID_TYPE            0x3b00
1883 #define INTEL_PCH_CPT_DEVICE_ID_TYPE            0x1c00
1884 #define INTEL_PCH_PPT_DEVICE_ID_TYPE            0x1e00
1885 #define INTEL_PCH_LPT_DEVICE_ID_TYPE            0x8c00
1886 #define INTEL_PCH_LPT_LP_DEVICE_ID_TYPE         0x9c00
1887
1888 #define INTEL_PCH_TYPE(dev) (to_i915(dev)->pch_type)
1889 #define HAS_PCH_LPT(dev) (INTEL_PCH_TYPE(dev) == PCH_LPT)
1890 #define HAS_PCH_CPT(dev) (INTEL_PCH_TYPE(dev) == PCH_CPT)
1891 #define HAS_PCH_IBX(dev) (INTEL_PCH_TYPE(dev) == PCH_IBX)
1892 #define HAS_PCH_NOP(dev) (INTEL_PCH_TYPE(dev) == PCH_NOP)
1893 #define HAS_PCH_SPLIT(dev) (INTEL_PCH_TYPE(dev) != PCH_NONE)
1894
1895 /* DPF == dynamic parity feature */
1896 #define HAS_L3_DPF(dev) (IS_IVYBRIDGE(dev) || IS_HASWELL(dev))
1897 #define NUM_L3_SLICES(dev) (IS_HSW_GT3(dev) ? 2 : HAS_L3_DPF(dev))
1898
1899 #define GT_FREQUENCY_MULTIPLIER 50
1900
1901 #include "i915_trace.h"
1902
1903 extern const struct drm_ioctl_desc i915_ioctls[];
1904 extern int i915_max_ioctl;
1905
1906 extern int i915_suspend(struct drm_device *dev, pm_message_t state);
1907 extern int i915_resume(struct drm_device *dev);
1908 extern int i915_master_create(struct drm_device *dev, struct drm_master *master);
1909 extern void i915_master_destroy(struct drm_device *dev, struct drm_master *master);
1910
1911 /* i915_params.c */
1912 struct i915_params {
1913         int modeset;
1914         int panel_ignore_lid;
1915         unsigned int powersave;
1916         int semaphores;
1917         unsigned int lvds_downclock;
1918         int lvds_channel_mode;
1919         int panel_use_ssc;
1920         int vbt_sdvo_panel_type;
1921         int enable_rc6;
1922         int enable_fbc;
1923         int enable_ppgtt;
1924         int enable_psr;
1925         unsigned int preliminary_hw_support;
1926         int disable_power_well;
1927         int enable_ips;
1928         int invert_brightness;
1929         int enable_cmd_parser;
1930         /* leave bools at the end to not create holes */
1931         bool enable_hangcheck;
1932         bool fastboot;
1933         bool prefault_disable;
1934         bool reset;
1935         bool disable_display;
1936 };
1937 extern struct i915_params i915 __read_mostly;
1938
1939                                 /* i915_dma.c */
1940 void i915_update_dri1_breadcrumb(struct drm_device *dev);
1941 extern void i915_kernel_lost_context(struct drm_device * dev);
1942 extern int i915_driver_load(struct drm_device *, unsigned long flags);
1943 extern int i915_driver_unload(struct drm_device *);
1944 extern int i915_driver_open(struct drm_device *dev, struct drm_file *file_priv);
1945 extern void i915_driver_lastclose(struct drm_device * dev);
1946 extern void i915_driver_preclose(struct drm_device *dev,
1947                                  struct drm_file *file_priv);
1948 extern void i915_driver_postclose(struct drm_device *dev,
1949                                   struct drm_file *file_priv);
1950 extern int i915_driver_device_is_agp(struct drm_device * dev);
1951 #ifdef CONFIG_COMPAT
1952 extern long i915_compat_ioctl(struct file *filp, unsigned int cmd,
1953                               unsigned long arg);
1954 #endif
1955 extern int i915_emit_box(struct drm_device *dev,
1956                          struct drm_clip_rect *box,
1957                          int DR1, int DR4);
1958 extern int intel_gpu_reset(struct drm_device *dev);
1959 extern int i915_reset(struct drm_device *dev);
1960 extern unsigned long i915_chipset_val(struct drm_i915_private *dev_priv);
1961 extern unsigned long i915_mch_val(struct drm_i915_private *dev_priv);
1962 extern unsigned long i915_gfx_val(struct drm_i915_private *dev_priv);
1963 extern void i915_update_gfx_val(struct drm_i915_private *dev_priv);
1964
1965 extern void intel_console_resume(struct work_struct *work);
1966
1967 /* i915_irq.c */
1968 void i915_queue_hangcheck(struct drm_device *dev);
1969 __printf(3, 4)
1970 void i915_handle_error(struct drm_device *dev, bool wedged,
1971                        const char *fmt, ...);
1972
1973 void gen6_set_pm_mask(struct drm_i915_private *dev_priv, u32 pm_iir,
1974                                                         int new_delay);
1975 extern void intel_irq_init(struct drm_device *dev);
1976 extern void intel_hpd_init(struct drm_device *dev);
1977
1978 extern void intel_uncore_sanitize(struct drm_device *dev);
1979 extern void intel_uncore_early_sanitize(struct drm_device *dev);
1980 extern void intel_uncore_init(struct drm_device *dev);
1981 extern void intel_uncore_check_errors(struct drm_device *dev);
1982 extern void intel_uncore_fini(struct drm_device *dev);
1983
1984 void
1985 i915_enable_pipestat(struct drm_i915_private *dev_priv, enum pipe pipe,
1986                      u32 status_mask);
1987
1988 void
1989 i915_disable_pipestat(struct drm_i915_private *dev_priv, enum pipe pipe,
1990                       u32 status_mask);
1991
1992 void valleyview_enable_display_irqs(struct drm_i915_private *dev_priv);
1993 void valleyview_disable_display_irqs(struct drm_i915_private *dev_priv);
1994
1995 /* i915_gem.c */
1996 int i915_gem_init_ioctl(struct drm_device *dev, void *data,
1997                         struct drm_file *file_priv);
1998 int i915_gem_create_ioctl(struct drm_device *dev, void *data,
1999                           struct drm_file *file_priv);
2000 int i915_gem_pread_ioctl(struct drm_device *dev, void *data,
2001                          struct drm_file *file_priv);
2002 int i915_gem_pwrite_ioctl(struct drm_device *dev, void *data,
2003                           struct drm_file *file_priv);
2004 int i915_gem_mmap_ioctl(struct drm_device *dev, void *data,
2005                         struct drm_file *file_priv);
2006 int i915_gem_mmap_gtt_ioctl(struct drm_device *dev, void *data,
2007                         struct drm_file *file_priv);
2008 int i915_gem_set_domain_ioctl(struct drm_device *dev, void *data,
2009                               struct drm_file *file_priv);
2010 int i915_gem_sw_finish_ioctl(struct drm_device *dev, void *data,
2011                              struct drm_file *file_priv);
2012 int i915_gem_execbuffer(struct drm_device *dev, void *data,
2013                         struct drm_file *file_priv);
2014 int i915_gem_execbuffer2(struct drm_device *dev, void *data,
2015                          struct drm_file *file_priv);
2016 int i915_gem_pin_ioctl(struct drm_device *dev, void *data,
2017                        struct drm_file *file_priv);
2018 int i915_gem_unpin_ioctl(struct drm_device *dev, void *data,
2019                          struct drm_file *file_priv);
2020 int i915_gem_busy_ioctl(struct drm_device *dev, void *data,
2021                         struct drm_file *file_priv);
2022 int i915_gem_get_caching_ioctl(struct drm_device *dev, void *data,
2023                                struct drm_file *file);
2024 int i915_gem_set_caching_ioctl(struct drm_device *dev, void *data,
2025                                struct drm_file *file);
2026 int i915_gem_throttle_ioctl(struct drm_device *dev, void *data,
2027                             struct drm_file *file_priv);
2028 int i915_gem_madvise_ioctl(struct drm_device *dev, void *data,
2029                            struct drm_file *file_priv);
2030 int i915_gem_entervt_ioctl(struct drm_device *dev, void *data,
2031                            struct drm_file *file_priv);
2032 int i915_gem_leavevt_ioctl(struct drm_device *dev, void *data,
2033                            struct drm_file *file_priv);
2034 int i915_gem_set_tiling(struct drm_device *dev, void *data,
2035                         struct drm_file *file_priv);
2036 int i915_gem_get_tiling(struct drm_device *dev, void *data,
2037                         struct drm_file *file_priv);
2038 int i915_gem_get_aperture_ioctl(struct drm_device *dev, void *data,
2039                                 struct drm_file *file_priv);
2040 int i915_gem_wait_ioctl(struct drm_device *dev, void *data,
2041                         struct drm_file *file_priv);
2042 void i915_gem_load(struct drm_device *dev);
2043 void *i915_gem_object_alloc(struct drm_device *dev);
2044 void i915_gem_object_free(struct drm_i915_gem_object *obj);
2045 void i915_gem_object_init(struct drm_i915_gem_object *obj,
2046                          const struct drm_i915_gem_object_ops *ops);
2047 struct drm_i915_gem_object *i915_gem_alloc_object(struct drm_device *dev,
2048                                                   size_t size);
2049 void i915_init_vm(struct drm_i915_private *dev_priv,
2050                   struct i915_address_space *vm);
2051 void i915_gem_free_object(struct drm_gem_object *obj);
2052 void i915_gem_vma_destroy(struct i915_vma *vma);
2053
2054 #define PIN_MAPPABLE 0x1
2055 #define PIN_NONBLOCK 0x2
2056 #define PIN_GLOBAL 0x4
2057 int __must_check i915_gem_object_pin(struct drm_i915_gem_object *obj,
2058                                      struct i915_address_space *vm,
2059                                      uint32_t alignment,
2060                                      unsigned flags);
2061 int __must_check i915_vma_unbind(struct i915_vma *vma);
2062 int i915_gem_object_put_pages(struct drm_i915_gem_object *obj);
2063 void i915_gem_release_all_mmaps(struct drm_i915_private *dev_priv);
2064 void i915_gem_release_mmap(struct drm_i915_gem_object *obj);
2065 void i915_gem_lastclose(struct drm_device *dev);
2066
2067 int i915_gem_obj_prepare_shmem_read(struct drm_i915_gem_object *obj,
2068                                     int *needs_clflush);
2069
2070 int __must_check i915_gem_object_get_pages(struct drm_i915_gem_object *obj);
2071 static inline struct page *i915_gem_object_get_page(struct drm_i915_gem_object *obj, int n)
2072 {
2073         struct sg_page_iter sg_iter;
2074
2075         for_each_sg_page(obj->pages->sgl, &sg_iter, obj->pages->nents, n)
2076                 return sg_page_iter_page(&sg_iter);
2077
2078         return NULL;
2079 }
2080 static inline void i915_gem_object_pin_pages(struct drm_i915_gem_object *obj)
2081 {
2082         BUG_ON(obj->pages == NULL);
2083         obj->pages_pin_count++;
2084 }
2085 static inline void i915_gem_object_unpin_pages(struct drm_i915_gem_object *obj)
2086 {
2087         BUG_ON(obj->pages_pin_count == 0);
2088         obj->pages_pin_count--;
2089 }
2090
2091 int __must_check i915_mutex_lock_interruptible(struct drm_device *dev);
2092 int i915_gem_object_sync(struct drm_i915_gem_object *obj,
2093                          struct intel_ring_buffer *to);
2094 void i915_vma_move_to_active(struct i915_vma *vma,
2095                              struct intel_ring_buffer *ring);
2096 int i915_gem_dumb_create(struct drm_file *file_priv,
2097                          struct drm_device *dev,
2098                          struct drm_mode_create_dumb *args);
2099 int i915_gem_mmap_gtt(struct drm_file *file_priv, struct drm_device *dev,
2100                       uint32_t handle, uint64_t *offset);
2101 /**
2102  * Returns true if seq1 is later than seq2.
2103  */
2104 static inline bool
2105 i915_seqno_passed(uint32_t seq1, uint32_t seq2)
2106 {
2107         return (int32_t)(seq1 - seq2) >= 0;
2108 }
2109
2110 int __must_check i915_gem_get_seqno(struct drm_device *dev, u32 *seqno);
2111 int __must_check i915_gem_set_seqno(struct drm_device *dev, u32 seqno);
2112 int __must_check i915_gem_object_get_fence(struct drm_i915_gem_object *obj);
2113 int __must_check i915_gem_object_put_fence(struct drm_i915_gem_object *obj);
2114
2115 static inline bool
2116 i915_gem_object_pin_fence(struct drm_i915_gem_object *obj)
2117 {
2118         if (obj->fence_reg != I915_FENCE_REG_NONE) {
2119                 struct drm_i915_private *dev_priv = obj->base.dev->dev_private;
2120                 dev_priv->fence_regs[obj->fence_reg].pin_count++;
2121                 return true;
2122         } else
2123                 return false;
2124 }
2125
2126 static inline void
2127 i915_gem_object_unpin_fence(struct drm_i915_gem_object *obj)
2128 {
2129         if (obj->fence_reg != I915_FENCE_REG_NONE) {
2130                 struct drm_i915_private *dev_priv = obj->base.dev->dev_private;
2131                 WARN_ON(dev_priv->fence_regs[obj->fence_reg].pin_count <= 0);
2132                 dev_priv->fence_regs[obj->fence_reg].pin_count--;
2133         }
2134 }
2135
2136 struct drm_i915_gem_request *
2137 i915_gem_find_active_request(struct intel_ring_buffer *ring);
2138
2139 bool i915_gem_retire_requests(struct drm_device *dev);
2140 int __must_check i915_gem_check_wedge(struct i915_gpu_error *error,
2141                                       bool interruptible);
2142 static inline bool i915_reset_in_progress(struct i915_gpu_error *error)
2143 {
2144         return unlikely(atomic_read(&error->reset_counter)
2145                         & (I915_RESET_IN_PROGRESS_FLAG | I915_WEDGED));
2146 }
2147
2148 static inline bool i915_terminally_wedged(struct i915_gpu_error *error)
2149 {
2150         return atomic_read(&error->reset_counter) & I915_WEDGED;
2151 }
2152
2153 static inline u32 i915_reset_count(struct i915_gpu_error *error)
2154 {
2155         return ((atomic_read(&error->reset_counter) & ~I915_WEDGED) + 1) / 2;
2156 }
2157
2158 void i915_gem_reset(struct drm_device *dev);
2159 bool i915_gem_clflush_object(struct drm_i915_gem_object *obj, bool force);
2160 int __must_check i915_gem_object_finish_gpu(struct drm_i915_gem_object *obj);
2161 int __must_check i915_gem_init(struct drm_device *dev);
2162 int __must_check i915_gem_init_hw(struct drm_device *dev);
2163 int i915_gem_l3_remap(struct intel_ring_buffer *ring, int slice);
2164 void i915_gem_init_swizzling(struct drm_device *dev);
2165 void i915_gem_cleanup_ringbuffer(struct drm_device *dev);
2166 int __must_check i915_gpu_idle(struct drm_device *dev);
2167 int __must_check i915_gem_suspend(struct drm_device *dev);
2168 int __i915_add_request(struct intel_ring_buffer *ring,
2169                        struct drm_file *file,
2170                        struct drm_i915_gem_object *batch_obj,
2171                        u32 *seqno);
2172 #define i915_add_request(ring, seqno) \
2173         __i915_add_request(ring, NULL, NULL, seqno)
2174 int __must_check i915_wait_seqno(struct intel_ring_buffer *ring,
2175                                  uint32_t seqno);
2176 int i915_gem_fault(struct vm_area_struct *vma, struct vm_fault *vmf);
2177 int __must_check
2178 i915_gem_object_set_to_gtt_domain(struct drm_i915_gem_object *obj,
2179                                   bool write);
2180 int __must_check
2181 i915_gem_object_set_to_cpu_domain(struct drm_i915_gem_object *obj, bool write);
2182 int __must_check
2183 i915_gem_object_pin_to_display_plane(struct drm_i915_gem_object *obj,
2184                                      u32 alignment,
2185                                      struct intel_ring_buffer *pipelined);
2186 void i915_gem_object_unpin_from_display_plane(struct drm_i915_gem_object *obj);
2187 int i915_gem_attach_phys_object(struct drm_device *dev,
2188                                 struct drm_i915_gem_object *obj,
2189                                 int id,
2190                                 int align);
2191 void i915_gem_detach_phys_object(struct drm_device *dev,
2192                                  struct drm_i915_gem_object *obj);
2193 void i915_gem_free_all_phys_object(struct drm_device *dev);
2194 int i915_gem_open(struct drm_device *dev, struct drm_file *file);
2195 void i915_gem_release(struct drm_device *dev, struct drm_file *file);
2196
2197 uint32_t
2198 i915_gem_get_gtt_size(struct drm_device *dev, uint32_t size, int tiling_mode);
2199 uint32_t
2200 i915_gem_get_gtt_alignment(struct drm_device *dev, uint32_t size,
2201                             int tiling_mode, bool fenced);
2202
2203 int i915_gem_object_set_cache_level(struct drm_i915_gem_object *obj,
2204                                     enum i915_cache_level cache_level);
2205
2206 struct drm_gem_object *i915_gem_prime_import(struct drm_device *dev,
2207                                 struct dma_buf *dma_buf);
2208
2209 struct dma_buf *i915_gem_prime_export(struct drm_device *dev,
2210                                 struct drm_gem_object *gem_obj, int flags);
2211
2212 void i915_gem_restore_fences(struct drm_device *dev);
2213
2214 unsigned long i915_gem_obj_offset(struct drm_i915_gem_object *o,
2215                                   struct i915_address_space *vm);
2216 bool i915_gem_obj_bound_any(struct drm_i915_gem_object *o);
2217 bool i915_gem_obj_bound(struct drm_i915_gem_object *o,
2218                         struct i915_address_space *vm);
2219 unsigned long i915_gem_obj_size(struct drm_i915_gem_object *o,
2220                                 struct i915_address_space *vm);
2221 struct i915_vma *i915_gem_obj_to_vma(struct drm_i915_gem_object *obj,
2222                                      struct i915_address_space *vm);
2223 struct i915_vma *
2224 i915_gem_obj_lookup_or_create_vma(struct drm_i915_gem_object *obj,
2225                                   struct i915_address_space *vm);
2226
2227 struct i915_vma *i915_gem_obj_to_ggtt(struct drm_i915_gem_object *obj);
2228 static inline bool i915_gem_obj_is_pinned(struct drm_i915_gem_object *obj) {
2229         struct i915_vma *vma;
2230         list_for_each_entry(vma, &obj->vma_list, vma_link)
2231                 if (vma->pin_count > 0)
2232                         return true;
2233         return false;
2234 }
2235
2236 /* Some GGTT VM helpers */
2237 #define obj_to_ggtt(obj) \
2238         (&((struct drm_i915_private *)(obj)->base.dev->dev_private)->gtt.base)
2239 static inline bool i915_is_ggtt(struct i915_address_space *vm)
2240 {
2241         struct i915_address_space *ggtt =
2242                 &((struct drm_i915_private *)(vm)->dev->dev_private)->gtt.base;
2243         return vm == ggtt;
2244 }
2245
2246 static inline bool i915_gem_obj_ggtt_bound(struct drm_i915_gem_object *obj)
2247 {
2248         return i915_gem_obj_bound(obj, obj_to_ggtt(obj));
2249 }
2250
2251 static inline unsigned long
2252 i915_gem_obj_ggtt_offset(struct drm_i915_gem_object *obj)
2253 {
2254         return i915_gem_obj_offset(obj, obj_to_ggtt(obj));
2255 }
2256
2257 static inline unsigned long
2258 i915_gem_obj_ggtt_size(struct drm_i915_gem_object *obj)
2259 {
2260         return i915_gem_obj_size(obj, obj_to_ggtt(obj));
2261 }
2262
2263 static inline int __must_check
2264 i915_gem_obj_ggtt_pin(struct drm_i915_gem_object *obj,
2265                       uint32_t alignment,
2266                       unsigned flags)
2267 {
2268         return i915_gem_object_pin(obj, obj_to_ggtt(obj), alignment, flags | PIN_GLOBAL);
2269 }
2270
2271 static inline int
2272 i915_gem_object_ggtt_unbind(struct drm_i915_gem_object *obj)
2273 {
2274         return i915_vma_unbind(i915_gem_obj_to_ggtt(obj));
2275 }
2276
2277 void i915_gem_object_ggtt_unpin(struct drm_i915_gem_object *obj);
2278
2279 /* i915_gem_context.c */
2280 #define ctx_to_ppgtt(ctx) container_of((ctx)->vm, struct i915_hw_ppgtt, base)
2281 int __must_check i915_gem_context_init(struct drm_device *dev);
2282 void i915_gem_context_fini(struct drm_device *dev);
2283 void i915_gem_context_reset(struct drm_device *dev);
2284 int i915_gem_context_open(struct drm_device *dev, struct drm_file *file);
2285 int i915_gem_context_enable(struct drm_i915_private *dev_priv);
2286 void i915_gem_context_close(struct drm_device *dev, struct drm_file *file);
2287 int i915_switch_context(struct intel_ring_buffer *ring,
2288                         struct drm_file *file, struct i915_hw_context *to);
2289 struct i915_hw_context *
2290 i915_gem_context_get(struct drm_i915_file_private *file_priv, u32 id);
2291 void i915_gem_context_free(struct kref *ctx_ref);
2292 static inline void i915_gem_context_reference(struct i915_hw_context *ctx)
2293 {
2294         if (ctx->obj && HAS_HW_CONTEXTS(ctx->obj->base.dev))
2295                 kref_get(&ctx->ref);
2296 }
2297
2298 static inline void i915_gem_context_unreference(struct i915_hw_context *ctx)
2299 {
2300         if (ctx->obj && HAS_HW_CONTEXTS(ctx->obj->base.dev))
2301                 kref_put(&ctx->ref, i915_gem_context_free);
2302 }
2303
2304 static inline bool i915_gem_context_is_default(const struct i915_hw_context *c)
2305 {
2306         return c->id == DEFAULT_CONTEXT_ID;
2307 }
2308
2309 int i915_gem_context_create_ioctl(struct drm_device *dev, void *data,
2310                                   struct drm_file *file);
2311 int i915_gem_context_destroy_ioctl(struct drm_device *dev, void *data,
2312                                    struct drm_file *file);
2313
2314 /* i915_gem_evict.c */
2315 int __must_check i915_gem_evict_something(struct drm_device *dev,
2316                                           struct i915_address_space *vm,
2317                                           int min_size,
2318                                           unsigned alignment,
2319                                           unsigned cache_level,
2320                                           unsigned flags);
2321 int i915_gem_evict_vm(struct i915_address_space *vm, bool do_idle);
2322 int i915_gem_evict_everything(struct drm_device *dev);
2323
2324 /* belongs in i915_gem_gtt.h */
2325 static inline void i915_gem_chipset_flush(struct drm_device *dev)
2326 {
2327         if (INTEL_INFO(dev)->gen < 6)
2328                 intel_gtt_chipset_flush();
2329 }
2330
2331 /* i915_gem_stolen.c */
2332 int i915_gem_init_stolen(struct drm_device *dev);
2333 int i915_gem_stolen_setup_compression(struct drm_device *dev, int size);
2334 void i915_gem_stolen_cleanup_compression(struct drm_device *dev);
2335 void i915_gem_cleanup_stolen(struct drm_device *dev);
2336 struct drm_i915_gem_object *
2337 i915_gem_object_create_stolen(struct drm_device *dev, u32 size);
2338 struct drm_i915_gem_object *
2339 i915_gem_object_create_stolen_for_preallocated(struct drm_device *dev,
2340                                                u32 stolen_offset,
2341                                                u32 gtt_offset,
2342                                                u32 size);
2343 void i915_gem_object_release_stolen(struct drm_i915_gem_object *obj);
2344
2345 /* i915_gem_tiling.c */
2346 static inline bool i915_gem_object_needs_bit17_swizzle(struct drm_i915_gem_object *obj)
2347 {
2348         struct drm_i915_private *dev_priv = obj->base.dev->dev_private;
2349
2350         return dev_priv->mm.bit_6_swizzle_x == I915_BIT_6_SWIZZLE_9_10_17 &&
2351                 obj->tiling_mode != I915_TILING_NONE;
2352 }
2353
2354 void i915_gem_detect_bit_6_swizzle(struct drm_device *dev);
2355 void i915_gem_object_do_bit_17_swizzle(struct drm_i915_gem_object *obj);
2356 void i915_gem_object_save_bit_17_swizzle(struct drm_i915_gem_object *obj);
2357
2358 /* i915_gem_debug.c */
2359 #if WATCH_LISTS
2360 int i915_verify_lists(struct drm_device *dev);
2361 #else
2362 #define i915_verify_lists(dev) 0
2363 #endif
2364
2365 /* i915_debugfs.c */
2366 int i915_debugfs_init(struct drm_minor *minor);
2367 void i915_debugfs_cleanup(struct drm_minor *minor);
2368 #ifdef CONFIG_DEBUG_FS
2369 void intel_display_crc_init(struct drm_device *dev);
2370 #else
2371 static inline void intel_display_crc_init(struct drm_device *dev) {}
2372 #endif
2373
2374 /* i915_gpu_error.c */
2375 __printf(2, 3)
2376 void i915_error_printf(struct drm_i915_error_state_buf *e, const char *f, ...);
2377 int i915_error_state_to_str(struct drm_i915_error_state_buf *estr,
2378                             const struct i915_error_state_file_priv *error);
2379 int i915_error_state_buf_init(struct drm_i915_error_state_buf *eb,
2380                               size_t count, loff_t pos);
2381 static inline void i915_error_state_buf_release(
2382         struct drm_i915_error_state_buf *eb)
2383 {
2384         kfree(eb->buf);
2385 }
2386 void i915_capture_error_state(struct drm_device *dev, bool wedge,
2387                               const char *error_msg);
2388 void i915_error_state_get(struct drm_device *dev,
2389                           struct i915_error_state_file_priv *error_priv);
2390 void i915_error_state_put(struct i915_error_state_file_priv *error_priv);
2391 void i915_destroy_error_state(struct drm_device *dev);
2392
2393 void i915_get_extra_instdone(struct drm_device *dev, uint32_t *instdone);
2394 const char *i915_cache_level_str(int type);
2395
2396 /* i915_cmd_parser.c */
2397 int i915_cmd_parser_get_version(void);
2398 void i915_cmd_parser_init_ring(struct intel_ring_buffer *ring);
2399 bool i915_needs_cmd_parser(struct intel_ring_buffer *ring);
2400 int i915_parse_cmds(struct intel_ring_buffer *ring,
2401                     struct drm_i915_gem_object *batch_obj,
2402                     u32 batch_start_offset,
2403                     bool is_master);
2404
2405 /* i915_suspend.c */
2406 extern int i915_save_state(struct drm_device *dev);
2407 extern int i915_restore_state(struct drm_device *dev);
2408
2409 /* i915_ums.c */
2410 void i915_save_display_reg(struct drm_device *dev);
2411 void i915_restore_display_reg(struct drm_device *dev);
2412
2413 /* i915_sysfs.c */
2414 void i915_setup_sysfs(struct drm_device *dev_priv);
2415 void i915_teardown_sysfs(struct drm_device *dev_priv);
2416
2417 /* intel_i2c.c */
2418 extern int intel_setup_gmbus(struct drm_device *dev);
2419 extern void intel_teardown_gmbus(struct drm_device *dev);
2420 static inline bool intel_gmbus_is_port_valid(unsigned port)
2421 {
2422         return (port >= GMBUS_PORT_SSC && port <= GMBUS_PORT_DPD);
2423 }
2424
2425 extern struct i2c_adapter *intel_gmbus_get_adapter(
2426                 struct drm_i915_private *dev_priv, unsigned port);
2427 extern void intel_gmbus_set_speed(struct i2c_adapter *adapter, int speed);
2428 extern void intel_gmbus_force_bit(struct i2c_adapter *adapter, bool force_bit);
2429 static inline bool intel_gmbus_is_forced_bit(struct i2c_adapter *adapter)
2430 {
2431         return container_of(adapter, struct intel_gmbus, adapter)->force_bit;
2432 }
2433 extern void intel_i2c_reset(struct drm_device *dev);
2434
2435 /* intel_opregion.c */
2436 struct intel_encoder;
2437 #ifdef CONFIG_ACPI
2438 extern int intel_opregion_setup(struct drm_device *dev);
2439 extern void intel_opregion_init(struct drm_device *dev);
2440 extern void intel_opregion_fini(struct drm_device *dev);
2441 extern void intel_opregion_asle_intr(struct drm_device *dev);
2442 extern int intel_opregion_notify_encoder(struct intel_encoder *intel_encoder,
2443                                          bool enable);
2444 extern int intel_opregion_notify_adapter(struct drm_device *dev,
2445                                          pci_power_t state);
2446 #else
2447 static inline int intel_opregion_setup(struct drm_device *dev) { return 0; }
2448 static inline void intel_opregion_init(struct drm_device *dev) { return; }
2449 static inline void intel_opregion_fini(struct drm_device *dev) { return; }
2450 static inline void intel_opregion_asle_intr(struct drm_device *dev) { return; }
2451 static inline int
2452 intel_opregion_notify_encoder(struct intel_encoder *intel_encoder, bool enable)
2453 {
2454         return 0;
2455 }
2456 static inline int
2457 intel_opregion_notify_adapter(struct drm_device *dev, pci_power_t state)
2458 {
2459         return 0;
2460 }
2461 #endif
2462
2463 /* intel_acpi.c */
2464 #ifdef CONFIG_ACPI
2465 extern void intel_register_dsm_handler(void);
2466 extern void intel_unregister_dsm_handler(void);
2467 #else
2468 static inline void intel_register_dsm_handler(void) { return; }
2469 static inline void intel_unregister_dsm_handler(void) { return; }
2470 #endif /* CONFIG_ACPI */
2471
2472 /* modesetting */
2473 extern void intel_modeset_init_hw(struct drm_device *dev);
2474 extern void intel_modeset_suspend_hw(struct drm_device *dev);
2475 extern void intel_modeset_init(struct drm_device *dev);
2476 extern void intel_modeset_gem_init(struct drm_device *dev);
2477 extern void intel_modeset_cleanup(struct drm_device *dev);
2478 extern void intel_connector_unregister(struct intel_connector *);
2479 extern int intel_modeset_vga_set_state(struct drm_device *dev, bool state);
2480 extern void intel_modeset_setup_hw_state(struct drm_device *dev,
2481                                          bool force_restore);
2482 extern void i915_redisable_vga(struct drm_device *dev);
2483 extern void i915_redisable_vga_power_on(struct drm_device *dev);
2484 extern bool intel_fbc_enabled(struct drm_device *dev);
2485 extern void intel_disable_fbc(struct drm_device *dev);
2486 extern bool ironlake_set_drps(struct drm_device *dev, u8 val);
2487 extern void intel_init_pch_refclk(struct drm_device *dev);
2488 extern void gen6_set_rps(struct drm_device *dev, u8 val);
2489 extern void valleyview_set_rps(struct drm_device *dev, u8 val);
2490 extern int valleyview_rps_max_freq(struct drm_i915_private *dev_priv);
2491 extern int valleyview_rps_min_freq(struct drm_i915_private *dev_priv);
2492 extern void intel_detect_pch(struct drm_device *dev);
2493 extern int intel_trans_dp_port_sel(struct drm_crtc *crtc);
2494 extern int intel_enable_rc6(const struct drm_device *dev);
2495
2496 extern bool i915_semaphore_is_enabled(struct drm_device *dev);
2497 int i915_reg_read_ioctl(struct drm_device *dev, void *data,
2498                         struct drm_file *file);
2499 int i915_get_reset_stats_ioctl(struct drm_device *dev, void *data,
2500                                struct drm_file *file);
2501
2502 /* overlay */
2503 extern struct intel_overlay_error_state *intel_overlay_capture_error_state(struct drm_device *dev);
2504 extern void intel_overlay_print_error_state(struct drm_i915_error_state_buf *e,
2505                                             struct intel_overlay_error_state *error);
2506
2507 extern struct intel_display_error_state *intel_display_capture_error_state(struct drm_device *dev);
2508 extern void intel_display_print_error_state(struct drm_i915_error_state_buf *e,
2509                                             struct drm_device *dev,
2510                                             struct intel_display_error_state *error);
2511
2512 /* On SNB platform, before reading ring registers forcewake bit
2513  * must be set to prevent GT core from power down and stale values being
2514  * returned.
2515  */
2516 void gen6_gt_force_wake_get(struct drm_i915_private *dev_priv, int fw_engine);
2517 void gen6_gt_force_wake_put(struct drm_i915_private *dev_priv, int fw_engine);
2518 void assert_force_wake_inactive(struct drm_i915_private *dev_priv);
2519
2520 int sandybridge_pcode_read(struct drm_i915_private *dev_priv, u8 mbox, u32 *val);
2521 int sandybridge_pcode_write(struct drm_i915_private *dev_priv, u8 mbox, u32 val);
2522
2523 /* intel_sideband.c */
2524 u32 vlv_punit_read(struct drm_i915_private *dev_priv, u8 addr);
2525 void vlv_punit_write(struct drm_i915_private *dev_priv, u8 addr, u32 val);
2526 u32 vlv_nc_read(struct drm_i915_private *dev_priv, u8 addr);
2527 u32 vlv_gpio_nc_read(struct drm_i915_private *dev_priv, u32 reg);
2528 void vlv_gpio_nc_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
2529 u32 vlv_cck_read(struct drm_i915_private *dev_priv, u32 reg);
2530 void vlv_cck_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
2531 u32 vlv_ccu_read(struct drm_i915_private *dev_priv, u32 reg);
2532 void vlv_ccu_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
2533 u32 vlv_bunit_read(struct drm_i915_private *dev_priv, u32 reg);
2534 void vlv_bunit_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
2535 u32 vlv_gps_core_read(struct drm_i915_private *dev_priv, u32 reg);
2536 void vlv_gps_core_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
2537 u32 vlv_dpio_read(struct drm_i915_private *dev_priv, enum pipe pipe, int reg);
2538 void vlv_dpio_write(struct drm_i915_private *dev_priv, enum pipe pipe, int reg, u32 val);
2539 u32 intel_sbi_read(struct drm_i915_private *dev_priv, u16 reg,
2540                    enum intel_sbi_destination destination);
2541 void intel_sbi_write(struct drm_i915_private *dev_priv, u16 reg, u32 value,
2542                      enum intel_sbi_destination destination);
2543 u32 vlv_flisdsi_read(struct drm_i915_private *dev_priv, u32 reg);
2544 void vlv_flisdsi_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
2545
2546 int vlv_gpu_freq(struct drm_i915_private *dev_priv, int val);
2547 int vlv_freq_opcode(struct drm_i915_private *dev_priv, int val);
2548
2549 #define FORCEWAKE_RENDER        (1 << 0)
2550 #define FORCEWAKE_MEDIA         (1 << 1)
2551 #define FORCEWAKE_ALL           (FORCEWAKE_RENDER | FORCEWAKE_MEDIA)
2552
2553
2554 #define I915_READ8(reg)         dev_priv->uncore.funcs.mmio_readb(dev_priv, (reg), true)
2555 #define I915_WRITE8(reg, val)   dev_priv->uncore.funcs.mmio_writeb(dev_priv, (reg), (val), true)
2556
2557 #define I915_READ16(reg)        dev_priv->uncore.funcs.mmio_readw(dev_priv, (reg), true)
2558 #define I915_WRITE16(reg, val)  dev_priv->uncore.funcs.mmio_writew(dev_priv, (reg), (val), true)
2559 #define I915_READ16_NOTRACE(reg)        dev_priv->uncore.funcs.mmio_readw(dev_priv, (reg), false)
2560 #define I915_WRITE16_NOTRACE(reg, val)  dev_priv->uncore.funcs.mmio_writew(dev_priv, (reg), (val), false)
2561
2562 #define I915_READ(reg)          dev_priv->uncore.funcs.mmio_readl(dev_priv, (reg), true)
2563 #define I915_WRITE(reg, val)    dev_priv->uncore.funcs.mmio_writel(dev_priv, (reg), (val), true)
2564 #define I915_READ_NOTRACE(reg)          dev_priv->uncore.funcs.mmio_readl(dev_priv, (reg), false)
2565 #define I915_WRITE_NOTRACE(reg, val)    dev_priv->uncore.funcs.mmio_writel(dev_priv, (reg), (val), false)
2566
2567 /* Be very careful with read/write 64-bit values. On 32-bit machines, they
2568  * will be implemented using 2 32-bit writes in an arbitrary order with
2569  * an arbitrary delay between them. This can cause the hardware to
2570  * act upon the intermediate value, possibly leading to corruption and
2571  * machine death. You have been warned.
2572  */
2573 #define I915_WRITE64(reg, val)  dev_priv->uncore.funcs.mmio_writeq(dev_priv, (reg), (val), true)
2574 #define I915_READ64(reg)        dev_priv->uncore.funcs.mmio_readq(dev_priv, (reg), true)
2575
2576 #define I915_READ64_2x32(lower_reg, upper_reg) ({                       \
2577                 u32 upper = I915_READ(upper_reg);                       \
2578                 u32 lower = I915_READ(lower_reg);                       \
2579                 u32 tmp = I915_READ(upper_reg);                         \
2580                 if (upper != tmp) {                                     \
2581                         upper = tmp;                                    \
2582                         lower = I915_READ(lower_reg);                   \
2583                         WARN_ON(I915_READ(upper_reg) != upper);         \
2584                 }                                                       \
2585                 (u64)upper << 32 | lower; })
2586
2587 #define POSTING_READ(reg)       (void)I915_READ_NOTRACE(reg)
2588 #define POSTING_READ16(reg)     (void)I915_READ16_NOTRACE(reg)
2589
2590 /* "Broadcast RGB" property */
2591 #define INTEL_BROADCAST_RGB_AUTO 0
2592 #define INTEL_BROADCAST_RGB_FULL 1
2593 #define INTEL_BROADCAST_RGB_LIMITED 2
2594
2595 static inline uint32_t i915_vgacntrl_reg(struct drm_device *dev)
2596 {
2597         if (HAS_PCH_SPLIT(dev))
2598                 return CPU_VGACNTRL;
2599         else if (IS_VALLEYVIEW(dev))
2600                 return VLV_VGACNTRL;
2601         else
2602                 return VGACNTRL;
2603 }
2604
2605 static inline void __user *to_user_ptr(u64 address)
2606 {
2607         return (void __user *)(uintptr_t)address;
2608 }
2609
2610 static inline unsigned long msecs_to_jiffies_timeout(const unsigned int m)
2611 {
2612         unsigned long j = msecs_to_jiffies(m);
2613
2614         return min_t(unsigned long, MAX_JIFFY_OFFSET, j + 1);
2615 }
2616
2617 static inline unsigned long
2618 timespec_to_jiffies_timeout(const struct timespec *value)
2619 {
2620         unsigned long j = timespec_to_jiffies(value);
2621
2622         return min_t(unsigned long, MAX_JIFFY_OFFSET, j + 1);
2623 }
2624
2625 /*
2626  * If you need to wait X milliseconds between events A and B, but event B
2627  * doesn't happen exactly after event A, you record the timestamp (jiffies) of
2628  * when event A happened, then just before event B you call this function and
2629  * pass the timestamp as the first argument, and X as the second argument.
2630  */
2631 static inline void
2632 wait_remaining_ms_from_jiffies(unsigned long timestamp_jiffies, int to_wait_ms)
2633 {
2634         unsigned long target_jiffies, tmp_jiffies, remaining_jiffies;
2635
2636         /*
2637          * Don't re-read the value of "jiffies" every time since it may change
2638          * behind our back and break the math.
2639          */
2640         tmp_jiffies = jiffies;
2641         target_jiffies = timestamp_jiffies +
2642                          msecs_to_jiffies_timeout(to_wait_ms);
2643
2644         if (time_after(target_jiffies, tmp_jiffies)) {
2645                 remaining_jiffies = target_jiffies - tmp_jiffies;
2646                 while (remaining_jiffies)
2647                         remaining_jiffies =
2648                             schedule_timeout_uninterruptible(remaining_jiffies);
2649         }
2650 }
2651
2652 #endif