drm/i915/debugfs: Report ring in error state
[firefly-linux-kernel-4.4.55.git] / drivers / gpu / drm / i915 / i915_drv.h
1 /* i915_drv.h -- Private header for the I915 driver -*- linux-c -*-
2  */
3 /*
4  *
5  * Copyright 2003 Tungsten Graphics, Inc., Cedar Park, Texas.
6  * All Rights Reserved.
7  *
8  * Permission is hereby granted, free of charge, to any person obtaining a
9  * copy of this software and associated documentation files (the
10  * "Software"), to deal in the Software without restriction, including
11  * without limitation the rights to use, copy, modify, merge, publish,
12  * distribute, sub license, and/or sell copies of the Software, and to
13  * permit persons to whom the Software is furnished to do so, subject to
14  * the following conditions:
15  *
16  * The above copyright notice and this permission notice (including the
17  * next paragraph) shall be included in all copies or substantial portions
18  * of the Software.
19  *
20  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS
21  * OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
22  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND NON-INFRINGEMENT.
23  * IN NO EVENT SHALL TUNGSTEN GRAPHICS AND/OR ITS SUPPLIERS BE LIABLE FOR
24  * ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT,
25  * TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION WITH THE
26  * SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
27  *
28  */
29
30 #ifndef _I915_DRV_H_
31 #define _I915_DRV_H_
32
33 #include "i915_reg.h"
34 #include "intel_bios.h"
35 #include "intel_ringbuffer.h"
36 #include <linux/io-mapping.h>
37 #include <linux/i2c.h>
38 #include <drm/intel-gtt.h>
39
40 /* General customization:
41  */
42
43 #define DRIVER_AUTHOR           "Tungsten Graphics, Inc."
44
45 #define DRIVER_NAME             "i915"
46 #define DRIVER_DESC             "Intel Graphics"
47 #define DRIVER_DATE             "20080730"
48
49 enum pipe {
50         PIPE_A = 0,
51         PIPE_B,
52 };
53
54 enum plane {
55         PLANE_A = 0,
56         PLANE_B,
57 };
58
59 #define I915_NUM_PIPE   2
60
61 #define I915_GEM_GPU_DOMAINS    (~(I915_GEM_DOMAIN_CPU | I915_GEM_DOMAIN_GTT))
62
63 /* Interface history:
64  *
65  * 1.1: Original.
66  * 1.2: Add Power Management
67  * 1.3: Add vblank support
68  * 1.4: Fix cmdbuffer path, add heap destroy
69  * 1.5: Add vblank pipe configuration
70  * 1.6: - New ioctl for scheduling buffer swaps on vertical blank
71  *      - Support vertical blank on secondary display pipe
72  */
73 #define DRIVER_MAJOR            1
74 #define DRIVER_MINOR            6
75 #define DRIVER_PATCHLEVEL       0
76
77 #define WATCH_COHERENCY 0
78 #define WATCH_EXEC      0
79 #define WATCH_RELOC     0
80 #define WATCH_LISTS     0
81 #define WATCH_PWRITE    0
82
83 #define I915_GEM_PHYS_CURSOR_0 1
84 #define I915_GEM_PHYS_CURSOR_1 2
85 #define I915_GEM_PHYS_OVERLAY_REGS 3
86 #define I915_MAX_PHYS_OBJECT (I915_GEM_PHYS_OVERLAY_REGS)
87
88 struct drm_i915_gem_phys_object {
89         int id;
90         struct page **page_list;
91         drm_dma_handle_t *handle;
92         struct drm_gem_object *cur_obj;
93 };
94
95 struct mem_block {
96         struct mem_block *next;
97         struct mem_block *prev;
98         int start;
99         int size;
100         struct drm_file *file_priv; /* NULL: free, -1: heap, other: real files */
101 };
102
103 struct opregion_header;
104 struct opregion_acpi;
105 struct opregion_swsci;
106 struct opregion_asle;
107
108 struct intel_opregion {
109         struct opregion_header *header;
110         struct opregion_acpi *acpi;
111         struct opregion_swsci *swsci;
112         struct opregion_asle *asle;
113         void *vbt;
114 };
115 #define OPREGION_SIZE            (8*1024)
116
117 struct intel_overlay;
118 struct intel_overlay_error_state;
119
120 struct drm_i915_master_private {
121         drm_local_map_t *sarea;
122         struct _drm_i915_sarea *sarea_priv;
123 };
124 #define I915_FENCE_REG_NONE -1
125
126 struct drm_i915_fence_reg {
127         struct drm_gem_object *obj;
128         struct list_head lru_list;
129         bool gpu;
130 };
131
132 struct sdvo_device_mapping {
133         u8 initialized;
134         u8 dvo_port;
135         u8 slave_addr;
136         u8 dvo_wiring;
137         u8 i2c_pin;
138         u8 i2c_speed;
139         u8 ddc_pin;
140 };
141
142 struct drm_i915_error_state {
143         u32 eir;
144         u32 pgtbl_er;
145         u32 pipeastat;
146         u32 pipebstat;
147         u32 ipeir;
148         u32 ipehr;
149         u32 instdone;
150         u32 acthd;
151         u32 error; /* gen6+ */
152         u32 bcs_acthd; /* gen6+ blt engine */
153         u32 bcs_ipehr;
154         u32 bcs_ipeir;
155         u32 bcs_instdone;
156         u32 bcs_seqno;
157         u32 vcs_acthd; /* gen6+ bsd engine */
158         u32 vcs_ipehr;
159         u32 vcs_ipeir;
160         u32 vcs_instdone;
161         u32 vcs_seqno;
162         u32 instpm;
163         u32 instps;
164         u32 instdone1;
165         u32 seqno;
166         u64 bbaddr;
167         struct timeval time;
168         struct drm_i915_error_object {
169                 int page_count;
170                 u32 gtt_offset;
171                 u32 *pages[0];
172         } *ringbuffer, *batchbuffer[2];
173         struct drm_i915_error_buffer {
174                 size_t size;
175                 u32 name;
176                 u32 seqno;
177                 u32 gtt_offset;
178                 u32 read_domains;
179                 u32 write_domain;
180                 u32 fence_reg;
181                 s32 pinned:2;
182                 u32 tiling:2;
183                 u32 dirty:1;
184                 u32 purgeable:1;
185                 u32 ring:4;
186         } *active_bo;
187         u32 active_bo_count;
188         struct intel_overlay_error_state *overlay;
189 };
190
191 struct drm_i915_display_funcs {
192         void (*dpms)(struct drm_crtc *crtc, int mode);
193         bool (*fbc_enabled)(struct drm_device *dev);
194         void (*enable_fbc)(struct drm_crtc *crtc, unsigned long interval);
195         void (*disable_fbc)(struct drm_device *dev);
196         int (*get_display_clock_speed)(struct drm_device *dev);
197         int (*get_fifo_size)(struct drm_device *dev, int plane);
198         void (*update_wm)(struct drm_device *dev, int planea_clock,
199                           int planeb_clock, int sr_hdisplay, int sr_htotal,
200                           int pixel_size);
201         /* clock updates for mode set */
202         /* cursor updates */
203         /* render clock increase/decrease */
204         /* display clock increase/decrease */
205         /* pll clock increase/decrease */
206         /* clock gating init */
207 };
208
209 struct intel_device_info {
210         u8 gen;
211         u8 is_mobile : 1;
212         u8 is_i85x : 1;
213         u8 is_i915g : 1;
214         u8 is_i945gm : 1;
215         u8 is_g33 : 1;
216         u8 need_gfx_hws : 1;
217         u8 is_g4x : 1;
218         u8 is_pineview : 1;
219         u8 is_broadwater : 1;
220         u8 is_crestline : 1;
221         u8 has_fbc : 1;
222         u8 has_rc6 : 1;
223         u8 has_pipe_cxsr : 1;
224         u8 has_hotplug : 1;
225         u8 cursor_needs_physical : 1;
226         u8 has_overlay : 1;
227         u8 overlay_needs_physical : 1;
228         u8 supports_tv : 1;
229         u8 has_bsd_ring : 1;
230         u8 has_blt_ring : 1;
231 };
232
233 enum no_fbc_reason {
234         FBC_NO_OUTPUT, /* no outputs enabled to compress */
235         FBC_STOLEN_TOO_SMALL, /* not enough space to hold compressed buffers */
236         FBC_UNSUPPORTED_MODE, /* interlace or doublescanned mode */
237         FBC_MODE_TOO_LARGE, /* mode too large for compression */
238         FBC_BAD_PLANE, /* fbc not supported on plane */
239         FBC_NOT_TILED, /* buffer not tiled */
240         FBC_MULTIPLE_PIPES, /* more than one pipe active */
241 };
242
243 enum intel_pch {
244         PCH_IBX,        /* Ibexpeak PCH */
245         PCH_CPT,        /* Cougarpoint PCH */
246 };
247
248 #define QUIRK_PIPEA_FORCE (1<<0)
249
250 struct intel_fbdev;
251
252 typedef struct drm_i915_private {
253         struct drm_device *dev;
254
255         const struct intel_device_info *info;
256
257         int has_gem;
258
259         void __iomem *regs;
260
261         struct intel_gmbus {
262                 struct i2c_adapter adapter;
263                 struct i2c_adapter *force_bit;
264                 u32 reg0;
265         } *gmbus;
266
267         struct pci_dev *bridge_dev;
268         struct intel_ring_buffer render_ring;
269         struct intel_ring_buffer bsd_ring;
270         struct intel_ring_buffer blt_ring;
271         uint32_t next_seqno;
272
273         drm_dma_handle_t *status_page_dmah;
274         void *seqno_page;
275         dma_addr_t dma_status_page;
276         uint32_t counter;
277         unsigned int seqno_gfx_addr;
278         drm_local_map_t hws_map;
279         struct drm_gem_object *seqno_obj;
280         struct drm_gem_object *pwrctx;
281         struct drm_gem_object *renderctx;
282
283         struct resource mch_res;
284
285         unsigned int cpp;
286         int back_offset;
287         int front_offset;
288         int current_page;
289         int page_flipping;
290 #define I915_DEBUG_READ (1<<0)
291 #define I915_DEBUG_WRITE (1<<1)
292         unsigned long debug_flags;
293
294         wait_queue_head_t irq_queue;
295         atomic_t irq_received;
296         /** Protects user_irq_refcount and irq_mask_reg */
297         spinlock_t user_irq_lock;
298         u32 trace_irq_seqno;
299         /** Cached value of IMR to avoid reads in updating the bitfield */
300         u32 irq_mask_reg;
301         u32 pipestat[2];
302         /** splitted irq regs for graphics and display engine on Ironlake,
303             irq_mask_reg is still used for display irq. */
304         u32 gt_irq_mask_reg;
305         u32 gt_irq_enable_reg;
306         u32 de_irq_enable_reg;
307         u32 pch_irq_mask_reg;
308         u32 pch_irq_enable_reg;
309
310         u32 hotplug_supported_mask;
311         struct work_struct hotplug_work;
312
313         int tex_lru_log_granularity;
314         int allow_batchbuffer;
315         struct mem_block *agp_heap;
316         unsigned int sr01, adpa, ppcr, dvob, dvoc, lvds;
317         int vblank_pipe;
318         int num_pipe;
319
320         /* For hangcheck timer */
321 #define DRM_I915_HANGCHECK_PERIOD 250 /* in ms */
322         struct timer_list hangcheck_timer;
323         int hangcheck_count;
324         uint32_t last_acthd;
325         uint32_t last_instdone;
326         uint32_t last_instdone1;
327
328         unsigned long cfb_size;
329         unsigned long cfb_pitch;
330         unsigned long cfb_offset;
331         int cfb_fence;
332         int cfb_plane;
333         int cfb_y;
334
335         int irq_enabled;
336
337         struct intel_opregion opregion;
338
339         /* overlay */
340         struct intel_overlay *overlay;
341
342         /* LVDS info */
343         int backlight_level;  /* restore backlight to this value */
344         struct drm_display_mode *panel_fixed_mode;
345         struct drm_display_mode *lfp_lvds_vbt_mode; /* if any */
346         struct drm_display_mode *sdvo_lvds_vbt_mode; /* if any */
347
348         /* Feature bits from the VBIOS */
349         unsigned int int_tv_support:1;
350         unsigned int lvds_dither:1;
351         unsigned int lvds_vbt:1;
352         unsigned int int_crt_support:1;
353         unsigned int lvds_use_ssc:1;
354         int lvds_ssc_freq;
355         struct {
356                 int rate;
357                 int lanes;
358                 int preemphasis;
359                 int vswing;
360
361                 bool initialized;
362                 bool support;
363                 int bpp;
364                 struct edp_power_seq pps;
365         } edp;
366         bool no_aux_handshake;
367
368         struct notifier_block lid_notifier;
369
370         int crt_ddc_pin;
371         struct drm_i915_fence_reg fence_regs[16]; /* assume 965 */
372         int fence_reg_start; /* 4 if userland hasn't ioctl'd us yet */
373         int num_fence_regs; /* 8 on pre-965, 16 otherwise */
374
375         unsigned int fsb_freq, mem_freq, is_ddr3;
376
377         spinlock_t error_lock;
378         struct drm_i915_error_state *first_error;
379         struct work_struct error_work;
380         struct completion error_completion;
381         struct workqueue_struct *wq;
382
383         /* Display functions */
384         struct drm_i915_display_funcs display;
385
386         /* PCH chipset type */
387         enum intel_pch pch_type;
388
389         unsigned long quirks;
390
391         /* Register state */
392         bool modeset_on_lid;
393         u8 saveLBB;
394         u32 saveDSPACNTR;
395         u32 saveDSPBCNTR;
396         u32 saveDSPARB;
397         u32 saveHWS;
398         u32 savePIPEACONF;
399         u32 savePIPEBCONF;
400         u32 savePIPEASRC;
401         u32 savePIPEBSRC;
402         u32 saveFPA0;
403         u32 saveFPA1;
404         u32 saveDPLL_A;
405         u32 saveDPLL_A_MD;
406         u32 saveHTOTAL_A;
407         u32 saveHBLANK_A;
408         u32 saveHSYNC_A;
409         u32 saveVTOTAL_A;
410         u32 saveVBLANK_A;
411         u32 saveVSYNC_A;
412         u32 saveBCLRPAT_A;
413         u32 saveTRANSACONF;
414         u32 saveTRANS_HTOTAL_A;
415         u32 saveTRANS_HBLANK_A;
416         u32 saveTRANS_HSYNC_A;
417         u32 saveTRANS_VTOTAL_A;
418         u32 saveTRANS_VBLANK_A;
419         u32 saveTRANS_VSYNC_A;
420         u32 savePIPEASTAT;
421         u32 saveDSPASTRIDE;
422         u32 saveDSPASIZE;
423         u32 saveDSPAPOS;
424         u32 saveDSPAADDR;
425         u32 saveDSPASURF;
426         u32 saveDSPATILEOFF;
427         u32 savePFIT_PGM_RATIOS;
428         u32 saveBLC_HIST_CTL;
429         u32 saveBLC_PWM_CTL;
430         u32 saveBLC_PWM_CTL2;
431         u32 saveBLC_CPU_PWM_CTL;
432         u32 saveBLC_CPU_PWM_CTL2;
433         u32 saveFPB0;
434         u32 saveFPB1;
435         u32 saveDPLL_B;
436         u32 saveDPLL_B_MD;
437         u32 saveHTOTAL_B;
438         u32 saveHBLANK_B;
439         u32 saveHSYNC_B;
440         u32 saveVTOTAL_B;
441         u32 saveVBLANK_B;
442         u32 saveVSYNC_B;
443         u32 saveBCLRPAT_B;
444         u32 saveTRANSBCONF;
445         u32 saveTRANS_HTOTAL_B;
446         u32 saveTRANS_HBLANK_B;
447         u32 saveTRANS_HSYNC_B;
448         u32 saveTRANS_VTOTAL_B;
449         u32 saveTRANS_VBLANK_B;
450         u32 saveTRANS_VSYNC_B;
451         u32 savePIPEBSTAT;
452         u32 saveDSPBSTRIDE;
453         u32 saveDSPBSIZE;
454         u32 saveDSPBPOS;
455         u32 saveDSPBADDR;
456         u32 saveDSPBSURF;
457         u32 saveDSPBTILEOFF;
458         u32 saveVGA0;
459         u32 saveVGA1;
460         u32 saveVGA_PD;
461         u32 saveVGACNTRL;
462         u32 saveADPA;
463         u32 saveLVDS;
464         u32 savePP_ON_DELAYS;
465         u32 savePP_OFF_DELAYS;
466         u32 saveDVOA;
467         u32 saveDVOB;
468         u32 saveDVOC;
469         u32 savePP_ON;
470         u32 savePP_OFF;
471         u32 savePP_CONTROL;
472         u32 savePP_DIVISOR;
473         u32 savePFIT_CONTROL;
474         u32 save_palette_a[256];
475         u32 save_palette_b[256];
476         u32 saveDPFC_CB_BASE;
477         u32 saveFBC_CFB_BASE;
478         u32 saveFBC_LL_BASE;
479         u32 saveFBC_CONTROL;
480         u32 saveFBC_CONTROL2;
481         u32 saveIER;
482         u32 saveIIR;
483         u32 saveIMR;
484         u32 saveDEIER;
485         u32 saveDEIMR;
486         u32 saveGTIER;
487         u32 saveGTIMR;
488         u32 saveFDI_RXA_IMR;
489         u32 saveFDI_RXB_IMR;
490         u32 saveCACHE_MODE_0;
491         u32 saveMI_ARB_STATE;
492         u32 saveSWF0[16];
493         u32 saveSWF1[16];
494         u32 saveSWF2[3];
495         u8 saveMSR;
496         u8 saveSR[8];
497         u8 saveGR[25];
498         u8 saveAR_INDEX;
499         u8 saveAR[21];
500         u8 saveDACMASK;
501         u8 saveCR[37];
502         uint64_t saveFENCE[16];
503         u32 saveCURACNTR;
504         u32 saveCURAPOS;
505         u32 saveCURABASE;
506         u32 saveCURBCNTR;
507         u32 saveCURBPOS;
508         u32 saveCURBBASE;
509         u32 saveCURSIZE;
510         u32 saveDP_B;
511         u32 saveDP_C;
512         u32 saveDP_D;
513         u32 savePIPEA_GMCH_DATA_M;
514         u32 savePIPEB_GMCH_DATA_M;
515         u32 savePIPEA_GMCH_DATA_N;
516         u32 savePIPEB_GMCH_DATA_N;
517         u32 savePIPEA_DP_LINK_M;
518         u32 savePIPEB_DP_LINK_M;
519         u32 savePIPEA_DP_LINK_N;
520         u32 savePIPEB_DP_LINK_N;
521         u32 saveFDI_RXA_CTL;
522         u32 saveFDI_TXA_CTL;
523         u32 saveFDI_RXB_CTL;
524         u32 saveFDI_TXB_CTL;
525         u32 savePFA_CTL_1;
526         u32 savePFB_CTL_1;
527         u32 savePFA_WIN_SZ;
528         u32 savePFB_WIN_SZ;
529         u32 savePFA_WIN_POS;
530         u32 savePFB_WIN_POS;
531         u32 savePCH_DREF_CONTROL;
532         u32 saveDISP_ARB_CTL;
533         u32 savePIPEA_DATA_M1;
534         u32 savePIPEA_DATA_N1;
535         u32 savePIPEA_LINK_M1;
536         u32 savePIPEA_LINK_N1;
537         u32 savePIPEB_DATA_M1;
538         u32 savePIPEB_DATA_N1;
539         u32 savePIPEB_LINK_M1;
540         u32 savePIPEB_LINK_N1;
541         u32 saveMCHBAR_RENDER_STANDBY;
542
543         struct {
544                 /** Bridge to intel-gtt-ko */
545                 struct intel_gtt *gtt;
546                 /** Memory allocator for GTT stolen memory */
547                 struct drm_mm vram;
548                 /** Memory allocator for GTT */
549                 struct drm_mm gtt_space;
550                 /** End of mappable part of GTT */
551                 unsigned long gtt_mappable_end;
552
553                 struct io_mapping *gtt_mapping;
554                 int gtt_mtrr;
555
556                 struct shrinker inactive_shrinker;
557
558                 /**
559                  * List of objects currently involved in rendering.
560                  *
561                  * Includes buffers having the contents of their GPU caches
562                  * flushed, not necessarily primitives.  last_rendering_seqno
563                  * represents when the rendering involved will be completed.
564                  *
565                  * A reference is held on the buffer while on this list.
566                  */
567                 struct list_head active_list;
568
569                 /**
570                  * List of objects which are not in the ringbuffer but which
571                  * still have a write_domain which needs to be flushed before
572                  * unbinding.
573                  *
574                  * last_rendering_seqno is 0 while an object is in this list.
575                  *
576                  * A reference is held on the buffer while on this list.
577                  */
578                 struct list_head flushing_list;
579
580                 /**
581                  * LRU list of objects which are not in the ringbuffer and
582                  * are ready to unbind, but are still in the GTT.
583                  *
584                  * last_rendering_seqno is 0 while an object is in this list.
585                  *
586                  * A reference is not held on the buffer while on this list,
587                  * as merely being GTT-bound shouldn't prevent its being
588                  * freed, and we'll pull it off the list in the free path.
589                  */
590                 struct list_head inactive_list;
591
592                 /**
593                  * LRU list of objects which are not in the ringbuffer but
594                  * are still pinned in the GTT.
595                  */
596                 struct list_head pinned_list;
597
598                 /** LRU list of objects with fence regs on them. */
599                 struct list_head fence_list;
600
601                 /**
602                  * List of objects currently pending being freed.
603                  *
604                  * These objects are no longer in use, but due to a signal
605                  * we were prevented from freeing them at the appointed time.
606                  */
607                 struct list_head deferred_free_list;
608
609                 /**
610                  * We leave the user IRQ off as much as possible,
611                  * but this means that requests will finish and never
612                  * be retired once the system goes idle. Set a timer to
613                  * fire periodically while the ring is running. When it
614                  * fires, go retire requests.
615                  */
616                 struct delayed_work retire_work;
617
618                 /**
619                  * Flag if the X Server, and thus DRM, is not currently in
620                  * control of the device.
621                  *
622                  * This is set between LeaveVT and EnterVT.  It needs to be
623                  * replaced with a semaphore.  It also needs to be
624                  * transitioned away from for kernel modesetting.
625                  */
626                 int suspended;
627
628                 /**
629                  * Flag if the hardware appears to be wedged.
630                  *
631                  * This is set when attempts to idle the device timeout.
632                  * It prevents command submission from occuring and makes
633                  * every pending request fail
634                  */
635                 atomic_t wedged;
636
637                 /** Bit 6 swizzling required for X tiling */
638                 uint32_t bit_6_swizzle_x;
639                 /** Bit 6 swizzling required for Y tiling */
640                 uint32_t bit_6_swizzle_y;
641
642                 /* storage for physical objects */
643                 struct drm_i915_gem_phys_object *phys_objs[I915_MAX_PHYS_OBJECT];
644
645                 uint32_t flush_rings;
646
647                 /* accounting, useful for userland debugging */
648                 size_t object_memory;
649                 size_t pin_memory;
650                 size_t gtt_memory;
651                 size_t gtt_mappable_memory;
652                 size_t mappable_gtt_used;
653                 size_t mappable_gtt_total;
654                 size_t gtt_total;
655                 u32 object_count;
656                 u32 pin_count;
657                 u32 gtt_mappable_count;
658                 u32 gtt_count;
659         } mm;
660         struct sdvo_device_mapping sdvo_mappings[2];
661         /* indicate whether the LVDS_BORDER should be enabled or not */
662         unsigned int lvds_border_bits;
663         /* Panel fitter placement and size for Ironlake+ */
664         u32 pch_pf_pos, pch_pf_size;
665
666         struct drm_crtc *plane_to_crtc_mapping[2];
667         struct drm_crtc *pipe_to_crtc_mapping[2];
668         wait_queue_head_t pending_flip_queue;
669         bool flip_pending_is_done;
670
671         /* Reclocking support */
672         bool render_reclock_avail;
673         bool lvds_downclock_avail;
674         /* indicates the reduced downclock for LVDS*/
675         int lvds_downclock;
676         struct work_struct idle_work;
677         struct timer_list idle_timer;
678         bool busy;
679         u16 orig_clock;
680         int child_dev_num;
681         struct child_device_config *child_dev;
682         struct drm_connector *int_lvds_connector;
683
684         bool mchbar_need_disable;
685
686         u8 cur_delay;
687         u8 min_delay;
688         u8 max_delay;
689         u8 fmax;
690         u8 fstart;
691
692         u64 last_count1;
693         unsigned long last_time1;
694         u64 last_count2;
695         struct timespec last_time2;
696         unsigned long gfx_power;
697         int c_m;
698         int r_t;
699         u8 corr;
700         spinlock_t *mchdev_lock;
701
702         enum no_fbc_reason no_fbc_reason;
703
704         struct drm_mm_node *compressed_fb;
705         struct drm_mm_node *compressed_llb;
706
707         unsigned long last_gpu_reset;
708
709         /* list of fbdev register on this device */
710         struct intel_fbdev *fbdev;
711 } drm_i915_private_t;
712
713 /** driver private structure attached to each drm_gem_object */
714 struct drm_i915_gem_object {
715         struct drm_gem_object base;
716
717         /** Current space allocated to this object in the GTT, if any. */
718         struct drm_mm_node *gtt_space;
719
720         /** This object's place on the active/flushing/inactive lists */
721         struct list_head ring_list;
722         struct list_head mm_list;
723         /** This object's place on GPU write list */
724         struct list_head gpu_write_list;
725         /** This object's place on eviction list */
726         struct list_head evict_list;
727
728         /**
729          * This is set if the object is on the active or flushing lists
730          * (has pending rendering), and is not set if it's on inactive (ready
731          * to be unbound).
732          */
733         unsigned int active : 1;
734
735         /**
736          * This is set if the object has been written to since last bound
737          * to the GTT
738          */
739         unsigned int dirty : 1;
740
741         /**
742          * Fence register bits (if any) for this object.  Will be set
743          * as needed when mapped into the GTT.
744          * Protected by dev->struct_mutex.
745          *
746          * Size: 4 bits for 16 fences + sign (for FENCE_REG_NONE)
747          */
748         signed int fence_reg : 5;
749
750         /**
751          * Used for checking the object doesn't appear more than once
752          * in an execbuffer object list.
753          */
754         unsigned int in_execbuffer : 1;
755
756         /**
757          * Advice: are the backing pages purgeable?
758          */
759         unsigned int madv : 2;
760         unsigned int fenceable : 1;
761         unsigned int mappable : 1;
762
763         /**
764          * Current tiling mode for the object.
765          */
766         unsigned int tiling_mode : 2;
767
768         /** How many users have pinned this object in GTT space. The following
769          * users can each hold at most one reference: pwrite/pread, pin_ioctl
770          * (via user_pin_count), execbuffer (objects are not allowed multiple
771          * times for the same batchbuffer), and the framebuffer code. When
772          * switching/pageflipping, the framebuffer code has at most two buffers
773          * pinned per crtc.
774          *
775          * In the worst case this is 1 + 1 + 1 + 2*2 = 7. That would fit into 3
776          * bits with absolutely no headroom. So use 4 bits. */
777         unsigned int pin_count : 4;
778 #define DRM_I915_GEM_OBJECT_MAX_PIN_COUNT 0xf
779
780         /**
781          * Whether the current gtt mapping needs to be mappable (and isn't just
782          * mappable by accident). Track pin and fault separate for a more
783          * accurate mappable working set.
784          */
785         unsigned int fault_mappable : 1;
786         unsigned int pin_mappable : 1;
787
788         /** AGP memory structure for our GTT binding. */
789         DRM_AGP_MEM *agp_mem;
790
791         struct page **pages;
792
793         /**
794          * Current offset of the object in GTT space.
795          *
796          * This is the same as gtt_space->start
797          */
798         uint32_t gtt_offset;
799
800         /* Which ring is refering to is this object */
801         struct intel_ring_buffer *ring;
802
803         /** Breadcrumb of last rendering to the buffer. */
804         uint32_t last_rendering_seqno;
805
806         /** Current tiling stride for the object, if it's tiled. */
807         uint32_t stride;
808
809         /** Record of address bit 17 of each page at last unbind. */
810         unsigned long *bit_17;
811
812         /** AGP mapping type (AGP_USER_MEMORY or AGP_USER_CACHED_MEMORY */
813         uint32_t agp_type;
814
815         /**
816          * If present, while GEM_DOMAIN_CPU is in the read domain this array
817          * flags which individual pages are valid.
818          */
819         uint8_t *page_cpu_valid;
820
821         /** User space pin count and filp owning the pin */
822         uint32_t user_pin_count;
823         struct drm_file *pin_filp;
824
825         /** for phy allocated objects */
826         struct drm_i915_gem_phys_object *phys_obj;
827
828         /**
829          * Number of crtcs where this object is currently the fb, but
830          * will be page flipped away on the next vblank.  When it
831          * reaches 0, dev_priv->pending_flip_queue will be woken up.
832          */
833         atomic_t pending_flip;
834 };
835
836 #define to_intel_bo(x) container_of(x, struct drm_i915_gem_object, base)
837
838 /**
839  * Request queue structure.
840  *
841  * The request queue allows us to note sequence numbers that have been emitted
842  * and may be associated with active buffers to be retired.
843  *
844  * By keeping this list, we can avoid having to do questionable
845  * sequence-number comparisons on buffer last_rendering_seqnos, and associate
846  * an emission time with seqnos for tracking how far ahead of the GPU we are.
847  */
848 struct drm_i915_gem_request {
849         /** On Which ring this request was generated */
850         struct intel_ring_buffer *ring;
851
852         /** GEM sequence number associated with this request. */
853         uint32_t seqno;
854
855         /** Time at which this request was emitted, in jiffies. */
856         unsigned long emitted_jiffies;
857
858         /** global list entry for this request */
859         struct list_head list;
860
861         struct drm_i915_file_private *file_priv;
862         /** file_priv list entry for this request */
863         struct list_head client_list;
864 };
865
866 struct drm_i915_file_private {
867         struct {
868                 struct spinlock lock;
869                 struct list_head request_list;
870         } mm;
871 };
872
873 enum intel_chip_family {
874         CHIP_I8XX = 0x01,
875         CHIP_I9XX = 0x02,
876         CHIP_I915 = 0x04,
877         CHIP_I965 = 0x08,
878 };
879
880 extern struct drm_ioctl_desc i915_ioctls[];
881 extern int i915_max_ioctl;
882 extern unsigned int i915_fbpercrtc;
883 extern unsigned int i915_powersave;
884 extern unsigned int i915_lvds_downclock;
885
886 extern int i915_suspend(struct drm_device *dev, pm_message_t state);
887 extern int i915_resume(struct drm_device *dev);
888 extern void i915_save_display(struct drm_device *dev);
889 extern void i915_restore_display(struct drm_device *dev);
890 extern int i915_master_create(struct drm_device *dev, struct drm_master *master);
891 extern void i915_master_destroy(struct drm_device *dev, struct drm_master *master);
892
893                                 /* i915_dma.c */
894 extern void i915_kernel_lost_context(struct drm_device * dev);
895 extern int i915_driver_load(struct drm_device *, unsigned long flags);
896 extern int i915_driver_unload(struct drm_device *);
897 extern int i915_driver_open(struct drm_device *dev, struct drm_file *file_priv);
898 extern void i915_driver_lastclose(struct drm_device * dev);
899 extern void i915_driver_preclose(struct drm_device *dev,
900                                  struct drm_file *file_priv);
901 extern void i915_driver_postclose(struct drm_device *dev,
902                                   struct drm_file *file_priv);
903 extern int i915_driver_device_is_agp(struct drm_device * dev);
904 extern long i915_compat_ioctl(struct file *filp, unsigned int cmd,
905                               unsigned long arg);
906 extern int i915_emit_box(struct drm_device *dev,
907                          struct drm_clip_rect *boxes,
908                          int i, int DR1, int DR4);
909 extern int i915_reset(struct drm_device *dev, u8 flags);
910 extern unsigned long i915_chipset_val(struct drm_i915_private *dev_priv);
911 extern unsigned long i915_mch_val(struct drm_i915_private *dev_priv);
912 extern unsigned long i915_gfx_val(struct drm_i915_private *dev_priv);
913 extern void i915_update_gfx_val(struct drm_i915_private *dev_priv);
914
915
916 /* i915_irq.c */
917 void i915_hangcheck_elapsed(unsigned long data);
918 extern int i915_irq_emit(struct drm_device *dev, void *data,
919                          struct drm_file *file_priv);
920 extern int i915_irq_wait(struct drm_device *dev, void *data,
921                          struct drm_file *file_priv);
922 void i915_trace_irq_get(struct drm_device *dev, u32 seqno);
923 extern void i915_enable_interrupt (struct drm_device *dev);
924
925 extern irqreturn_t i915_driver_irq_handler(DRM_IRQ_ARGS);
926 extern void i915_driver_irq_preinstall(struct drm_device * dev);
927 extern int i915_driver_irq_postinstall(struct drm_device *dev);
928 extern void i915_driver_irq_uninstall(struct drm_device * dev);
929 extern int i915_vblank_pipe_set(struct drm_device *dev, void *data,
930                                 struct drm_file *file_priv);
931 extern int i915_vblank_pipe_get(struct drm_device *dev, void *data,
932                                 struct drm_file *file_priv);
933 extern int i915_enable_vblank(struct drm_device *dev, int crtc);
934 extern void i915_disable_vblank(struct drm_device *dev, int crtc);
935 extern u32 i915_get_vblank_counter(struct drm_device *dev, int crtc);
936 extern u32 gm45_get_vblank_counter(struct drm_device *dev, int crtc);
937 extern int i915_vblank_swap(struct drm_device *dev, void *data,
938                             struct drm_file *file_priv);
939 extern void i915_enable_irq(drm_i915_private_t *dev_priv, u32 mask);
940 extern void i915_disable_irq(drm_i915_private_t *dev_priv, u32 mask);
941 extern void ironlake_enable_graphics_irq(drm_i915_private_t *dev_priv,
942                 u32 mask);
943 extern void ironlake_disable_graphics_irq(drm_i915_private_t *dev_priv,
944                 u32 mask);
945
946 void
947 i915_enable_pipestat(drm_i915_private_t *dev_priv, int pipe, u32 mask);
948
949 void
950 i915_disable_pipestat(drm_i915_private_t *dev_priv, int pipe, u32 mask);
951
952 void intel_enable_asle (struct drm_device *dev);
953
954 #ifdef CONFIG_DEBUG_FS
955 extern void i915_destroy_error_state(struct drm_device *dev);
956 #else
957 #define i915_destroy_error_state(x)
958 #endif
959
960
961 /* i915_mem.c */
962 extern int i915_mem_alloc(struct drm_device *dev, void *data,
963                           struct drm_file *file_priv);
964 extern int i915_mem_free(struct drm_device *dev, void *data,
965                          struct drm_file *file_priv);
966 extern int i915_mem_init_heap(struct drm_device *dev, void *data,
967                               struct drm_file *file_priv);
968 extern int i915_mem_destroy_heap(struct drm_device *dev, void *data,
969                                  struct drm_file *file_priv);
970 extern void i915_mem_takedown(struct mem_block **heap);
971 extern void i915_mem_release(struct drm_device * dev,
972                              struct drm_file *file_priv, struct mem_block *heap);
973 /* i915_gem.c */
974 int i915_gem_check_is_wedged(struct drm_device *dev);
975 int i915_gem_init_ioctl(struct drm_device *dev, void *data,
976                         struct drm_file *file_priv);
977 int i915_gem_create_ioctl(struct drm_device *dev, void *data,
978                           struct drm_file *file_priv);
979 int i915_gem_pread_ioctl(struct drm_device *dev, void *data,
980                          struct drm_file *file_priv);
981 int i915_gem_pwrite_ioctl(struct drm_device *dev, void *data,
982                           struct drm_file *file_priv);
983 int i915_gem_mmap_ioctl(struct drm_device *dev, void *data,
984                         struct drm_file *file_priv);
985 int i915_gem_mmap_gtt_ioctl(struct drm_device *dev, void *data,
986                         struct drm_file *file_priv);
987 int i915_gem_set_domain_ioctl(struct drm_device *dev, void *data,
988                               struct drm_file *file_priv);
989 int i915_gem_sw_finish_ioctl(struct drm_device *dev, void *data,
990                              struct drm_file *file_priv);
991 int i915_gem_execbuffer(struct drm_device *dev, void *data,
992                         struct drm_file *file_priv);
993 int i915_gem_execbuffer2(struct drm_device *dev, void *data,
994                          struct drm_file *file_priv);
995 int i915_gem_pin_ioctl(struct drm_device *dev, void *data,
996                        struct drm_file *file_priv);
997 int i915_gem_unpin_ioctl(struct drm_device *dev, void *data,
998                          struct drm_file *file_priv);
999 int i915_gem_busy_ioctl(struct drm_device *dev, void *data,
1000                         struct drm_file *file_priv);
1001 int i915_gem_throttle_ioctl(struct drm_device *dev, void *data,
1002                             struct drm_file *file_priv);
1003 int i915_gem_madvise_ioctl(struct drm_device *dev, void *data,
1004                            struct drm_file *file_priv);
1005 int i915_gem_entervt_ioctl(struct drm_device *dev, void *data,
1006                            struct drm_file *file_priv);
1007 int i915_gem_leavevt_ioctl(struct drm_device *dev, void *data,
1008                            struct drm_file *file_priv);
1009 int i915_gem_set_tiling(struct drm_device *dev, void *data,
1010                         struct drm_file *file_priv);
1011 int i915_gem_get_tiling(struct drm_device *dev, void *data,
1012                         struct drm_file *file_priv);
1013 int i915_gem_get_aperture_ioctl(struct drm_device *dev, void *data,
1014                                 struct drm_file *file_priv);
1015 void i915_gem_load(struct drm_device *dev);
1016 int i915_gem_init_object(struct drm_gem_object *obj);
1017 struct drm_gem_object * i915_gem_alloc_object(struct drm_device *dev,
1018                                               size_t size);
1019 void i915_gem_free_object(struct drm_gem_object *obj);
1020 int i915_gem_object_pin(struct drm_gem_object *obj, uint32_t alignment,
1021                         bool mappable, bool need_fence);
1022 void i915_gem_object_unpin(struct drm_gem_object *obj);
1023 int i915_gem_object_unbind(struct drm_gem_object *obj);
1024 void i915_gem_release_mmap(struct drm_gem_object *obj);
1025 void i915_gem_lastclose(struct drm_device *dev);
1026
1027 /**
1028  * Returns true if seq1 is later than seq2.
1029  */
1030 static inline bool
1031 i915_seqno_passed(uint32_t seq1, uint32_t seq2)
1032 {
1033         return (int32_t)(seq1 - seq2) >= 0;
1034 }
1035
1036 int i915_gem_object_get_fence_reg(struct drm_gem_object *obj,
1037                                   bool interruptible);
1038 int i915_gem_object_put_fence_reg(struct drm_gem_object *obj,
1039                                   bool interruptible);
1040 void i915_gem_retire_requests(struct drm_device *dev);
1041 void i915_gem_reset(struct drm_device *dev);
1042 void i915_gem_clflush_object(struct drm_gem_object *obj);
1043 int i915_gem_object_set_domain(struct drm_gem_object *obj,
1044                                uint32_t read_domains,
1045                                uint32_t write_domain);
1046 int i915_gem_init_ringbuffer(struct drm_device *dev);
1047 void i915_gem_cleanup_ringbuffer(struct drm_device *dev);
1048 int i915_gem_do_init(struct drm_device *dev, unsigned long start,
1049                      unsigned long mappable_end, unsigned long end);
1050 int i915_gpu_idle(struct drm_device *dev);
1051 int i915_gem_idle(struct drm_device *dev);
1052 int i915_add_request(struct drm_device *dev,
1053                      struct drm_file *file_priv,
1054                      struct drm_i915_gem_request *request,
1055                      struct intel_ring_buffer *ring);
1056 int i915_do_wait_request(struct drm_device *dev,
1057                          uint32_t seqno,
1058                          bool interruptible,
1059                          struct intel_ring_buffer *ring);
1060 int i915_gem_fault(struct vm_area_struct *vma, struct vm_fault *vmf);
1061 int i915_gem_object_set_to_gtt_domain(struct drm_gem_object *obj,
1062                                       int write);
1063 int i915_gem_object_set_to_display_plane(struct drm_gem_object *obj,
1064                                          bool pipelined);
1065 int i915_gem_attach_phys_object(struct drm_device *dev,
1066                                 struct drm_gem_object *obj,
1067                                 int id,
1068                                 int align);
1069 void i915_gem_detach_phys_object(struct drm_device *dev,
1070                                  struct drm_gem_object *obj);
1071 void i915_gem_free_all_phys_object(struct drm_device *dev);
1072 void i915_gem_release(struct drm_device * dev, struct drm_file *file_priv);
1073
1074 /* i915_gem_evict.c */
1075 int i915_gem_evict_something(struct drm_device *dev, int min_size,
1076                              unsigned alignment, bool mappable);
1077 int i915_gem_evict_everything(struct drm_device *dev, bool purgeable_only);
1078 int i915_gem_evict_inactive(struct drm_device *dev, bool purgeable_only);
1079
1080 /* i915_gem_tiling.c */
1081 void i915_gem_detect_bit_6_swizzle(struct drm_device *dev);
1082 void i915_gem_object_do_bit_17_swizzle(struct drm_gem_object *obj);
1083 void i915_gem_object_save_bit_17_swizzle(struct drm_gem_object *obj);
1084
1085 /* i915_gem_debug.c */
1086 void i915_gem_dump_object(struct drm_gem_object *obj, int len,
1087                           const char *where, uint32_t mark);
1088 #if WATCH_LISTS
1089 int i915_verify_lists(struct drm_device *dev);
1090 #else
1091 #define i915_verify_lists(dev) 0
1092 #endif
1093 void i915_gem_object_check_coherency(struct drm_gem_object *obj, int handle);
1094 void i915_gem_dump_object(struct drm_gem_object *obj, int len,
1095                           const char *where, uint32_t mark);
1096
1097 /* i915_debugfs.c */
1098 int i915_debugfs_init(struct drm_minor *minor);
1099 void i915_debugfs_cleanup(struct drm_minor *minor);
1100
1101 /* i915_suspend.c */
1102 extern int i915_save_state(struct drm_device *dev);
1103 extern int i915_restore_state(struct drm_device *dev);
1104
1105 /* i915_suspend.c */
1106 extern int i915_save_state(struct drm_device *dev);
1107 extern int i915_restore_state(struct drm_device *dev);
1108
1109 /* intel_i2c.c */
1110 extern int intel_setup_gmbus(struct drm_device *dev);
1111 extern void intel_teardown_gmbus(struct drm_device *dev);
1112 extern void intel_gmbus_set_speed(struct i2c_adapter *adapter, int speed);
1113 extern void intel_gmbus_force_bit(struct i2c_adapter *adapter, bool force_bit);
1114 extern inline bool intel_gmbus_is_forced_bit(struct i2c_adapter *adapter)
1115 {
1116         return container_of(adapter, struct intel_gmbus, adapter)->force_bit;
1117 }
1118 extern void intel_i2c_reset(struct drm_device *dev);
1119
1120 /* intel_opregion.c */
1121 extern int intel_opregion_setup(struct drm_device *dev);
1122 #ifdef CONFIG_ACPI
1123 extern void intel_opregion_init(struct drm_device *dev);
1124 extern void intel_opregion_fini(struct drm_device *dev);
1125 extern void intel_opregion_asle_intr(struct drm_device *dev);
1126 extern void intel_opregion_gse_intr(struct drm_device *dev);
1127 extern void intel_opregion_enable_asle(struct drm_device *dev);
1128 #else
1129 static inline void intel_opregion_init(struct drm_device *dev) { return; }
1130 static inline void intel_opregion_fini(struct drm_device *dev) { return; }
1131 static inline void intel_opregion_asle_intr(struct drm_device *dev) { return; }
1132 static inline void intel_opregion_gse_intr(struct drm_device *dev) { return; }
1133 static inline void intel_opregion_enable_asle(struct drm_device *dev) { return; }
1134 #endif
1135
1136 /* intel_acpi.c */
1137 #ifdef CONFIG_ACPI
1138 extern void intel_register_dsm_handler(void);
1139 extern void intel_unregister_dsm_handler(void);
1140 #else
1141 static inline void intel_register_dsm_handler(void) { return; }
1142 static inline void intel_unregister_dsm_handler(void) { return; }
1143 #endif /* CONFIG_ACPI */
1144
1145 /* modesetting */
1146 extern void intel_modeset_init(struct drm_device *dev);
1147 extern void intel_modeset_cleanup(struct drm_device *dev);
1148 extern int intel_modeset_vga_set_state(struct drm_device *dev, bool state);
1149 extern void i8xx_disable_fbc(struct drm_device *dev);
1150 extern void g4x_disable_fbc(struct drm_device *dev);
1151 extern void ironlake_disable_fbc(struct drm_device *dev);
1152 extern void intel_disable_fbc(struct drm_device *dev);
1153 extern void intel_enable_fbc(struct drm_crtc *crtc, unsigned long interval);
1154 extern bool intel_fbc_enabled(struct drm_device *dev);
1155 extern bool ironlake_set_drps(struct drm_device *dev, u8 val);
1156 extern void intel_detect_pch (struct drm_device *dev);
1157 extern int intel_trans_dp_port_sel (struct drm_crtc *crtc);
1158
1159 /* overlay */
1160 #ifdef CONFIG_DEBUG_FS
1161 extern struct intel_overlay_error_state *intel_overlay_capture_error_state(struct drm_device *dev);
1162 extern void intel_overlay_print_error_state(struct seq_file *m, struct intel_overlay_error_state *error);
1163 #endif
1164
1165 /**
1166  * Lock test for when it's just for synchronization of ring access.
1167  *
1168  * In that case, we don't need to do it when GEM is initialized as nobody else
1169  * has access to the ring.
1170  */
1171 #define RING_LOCK_TEST_WITH_RETURN(dev, file_priv) do {                 \
1172         if (((drm_i915_private_t *)dev->dev_private)->render_ring.gem_object \
1173                         == NULL)                                        \
1174                 LOCK_TEST_WITH_RETURN(dev, file_priv);                  \
1175 } while (0)
1176
1177 static inline u32 i915_read(struct drm_i915_private *dev_priv, u32 reg)
1178 {
1179         u32 val;
1180
1181         val = readl(dev_priv->regs + reg);
1182         if (dev_priv->debug_flags & I915_DEBUG_READ)
1183                 printk(KERN_ERR "read 0x%08x from 0x%08x\n", val, reg);
1184         return val;
1185 }
1186
1187 static inline void i915_write(struct drm_i915_private *dev_priv, u32 reg,
1188                               u32 val)
1189 {
1190         writel(val, dev_priv->regs + reg);
1191         if (dev_priv->debug_flags & I915_DEBUG_WRITE)
1192                 printk(KERN_ERR "wrote 0x%08x to 0x%08x\n", val, reg);
1193 }
1194
1195 #define I915_READ(reg)          i915_read(dev_priv, (reg))
1196 #define I915_WRITE(reg, val)    i915_write(dev_priv, (reg), (val))
1197 #define I915_READ16(reg)        readw(dev_priv->regs + (reg))
1198 #define I915_WRITE16(reg, val)  writel(val, dev_priv->regs + (reg))
1199 #define I915_READ8(reg)         readb(dev_priv->regs + (reg))
1200 #define I915_WRITE8(reg, val)   writeb(val, dev_priv->regs + (reg))
1201 #define I915_WRITE64(reg, val)  writeq(val, dev_priv->regs + (reg))
1202 #define I915_READ64(reg)        readq(dev_priv->regs + (reg))
1203 #define POSTING_READ(reg)       (void)I915_READ(reg)
1204 #define POSTING_READ16(reg)     (void)I915_READ16(reg)
1205
1206 #define I915_DEBUG_ENABLE_IO() (dev_priv->debug_flags |= I915_DEBUG_READ | \
1207                                 I915_DEBUG_WRITE)
1208 #define I915_DEBUG_DISABLE_IO() (dev_priv->debug_flags &= ~(I915_DEBUG_READ | \
1209                                                             I915_DEBUG_WRITE))
1210
1211 #define BEGIN_LP_RING(n) \
1212         intel_ring_begin(&dev_priv->render_ring, (n))
1213
1214 #define OUT_RING(x) \
1215         intel_ring_emit(&dev_priv->render_ring, x)
1216
1217 #define ADVANCE_LP_RING() \
1218         intel_ring_advance(&dev_priv->render_ring)
1219
1220 /**
1221  * Reads a dword out of the status page, which is written to from the command
1222  * queue by automatic updates, MI_REPORT_HEAD, MI_STORE_DATA_INDEX, or
1223  * MI_STORE_DATA_IMM.
1224  *
1225  * The following dwords have a reserved meaning:
1226  * 0x00: ISR copy, updated when an ISR bit not set in the HWSTAM changes.
1227  * 0x04: ring 0 head pointer
1228  * 0x05: ring 1 head pointer (915-class)
1229  * 0x06: ring 2 head pointer (915-class)
1230  * 0x10-0x1b: Context status DWords (GM45)
1231  * 0x1f: Last written status offset. (GM45)
1232  *
1233  * The area from dword 0x20 to 0x3ff is available for driver usage.
1234  */
1235 #define READ_HWSP(dev_priv, reg)  (((volatile u32 *)\
1236                         (dev_priv->render_ring.status_page.page_addr))[reg])
1237 #define READ_BREADCRUMB(dev_priv) READ_HWSP(dev_priv, I915_BREADCRUMB_INDEX)
1238 #define I915_GEM_HWS_INDEX              0x20
1239 #define I915_BREADCRUMB_INDEX           0x21
1240
1241 #define INTEL_INFO(dev) (((struct drm_i915_private *) (dev)->dev_private)->info)
1242
1243 #define IS_I830(dev)            ((dev)->pci_device == 0x3577)
1244 #define IS_845G(dev)            ((dev)->pci_device == 0x2562)
1245 #define IS_I85X(dev)            (INTEL_INFO(dev)->is_i85x)
1246 #define IS_I865G(dev)           ((dev)->pci_device == 0x2572)
1247 #define IS_I915G(dev)           (INTEL_INFO(dev)->is_i915g)
1248 #define IS_I915GM(dev)          ((dev)->pci_device == 0x2592)
1249 #define IS_I945G(dev)           ((dev)->pci_device == 0x2772)
1250 #define IS_I945GM(dev)          (INTEL_INFO(dev)->is_i945gm)
1251 #define IS_BROADWATER(dev)      (INTEL_INFO(dev)->is_broadwater)
1252 #define IS_CRESTLINE(dev)       (INTEL_INFO(dev)->is_crestline)
1253 #define IS_GM45(dev)            ((dev)->pci_device == 0x2A42)
1254 #define IS_G4X(dev)             (INTEL_INFO(dev)->is_g4x)
1255 #define IS_PINEVIEW_G(dev)      ((dev)->pci_device == 0xa001)
1256 #define IS_PINEVIEW_M(dev)      ((dev)->pci_device == 0xa011)
1257 #define IS_PINEVIEW(dev)        (INTEL_INFO(dev)->is_pineview)
1258 #define IS_G33(dev)             (INTEL_INFO(dev)->is_g33)
1259 #define IS_IRONLAKE_D(dev)      ((dev)->pci_device == 0x0042)
1260 #define IS_IRONLAKE_M(dev)      ((dev)->pci_device == 0x0046)
1261 #define IS_MOBILE(dev)          (INTEL_INFO(dev)->is_mobile)
1262
1263 #define IS_GEN2(dev)    (INTEL_INFO(dev)->gen == 2)
1264 #define IS_GEN3(dev)    (INTEL_INFO(dev)->gen == 3)
1265 #define IS_GEN4(dev)    (INTEL_INFO(dev)->gen == 4)
1266 #define IS_GEN5(dev)    (INTEL_INFO(dev)->gen == 5)
1267 #define IS_GEN6(dev)    (INTEL_INFO(dev)->gen == 6)
1268
1269 #define HAS_BSD(dev)            (INTEL_INFO(dev)->has_bsd_ring)
1270 #define HAS_BLT(dev)            (INTEL_INFO(dev)->has_blt_ring)
1271 #define I915_NEED_GFX_HWS(dev)  (INTEL_INFO(dev)->need_gfx_hws)
1272
1273 #define HAS_OVERLAY(dev)                (INTEL_INFO(dev)->has_overlay)
1274 #define OVERLAY_NEEDS_PHYSICAL(dev)     (INTEL_INFO(dev)->overlay_needs_physical)
1275
1276 /* With the 945 and later, Y tiling got adjusted so that it was 32 128-byte
1277  * rows, which changed the alignment requirements and fence programming.
1278  */
1279 #define HAS_128_BYTE_Y_TILING(dev) (!IS_GEN2(dev) && !(IS_I915G(dev) || \
1280                                                       IS_I915GM(dev)))
1281 #define SUPPORTS_DIGITAL_OUTPUTS(dev)   (!IS_GEN2(dev) && !IS_PINEVIEW(dev))
1282 #define SUPPORTS_INTEGRATED_HDMI(dev)   (IS_G4X(dev) || IS_GEN5(dev))
1283 #define SUPPORTS_INTEGRATED_DP(dev)     (IS_G4X(dev) || IS_GEN5(dev))
1284 #define SUPPORTS_EDP(dev)               (IS_IRONLAKE_M(dev))
1285 #define SUPPORTS_TV(dev)                (INTEL_INFO(dev)->supports_tv)
1286 #define I915_HAS_HOTPLUG(dev)            (INTEL_INFO(dev)->has_hotplug)
1287 /* dsparb controlled by hw only */
1288 #define DSPARB_HWCONTROL(dev) (IS_G4X(dev) || IS_IRONLAKE(dev))
1289
1290 #define HAS_FW_BLC(dev) (INTEL_INFO(dev)->gen > 2)
1291 #define HAS_PIPE_CXSR(dev) (INTEL_INFO(dev)->has_pipe_cxsr)
1292 #define I915_HAS_FBC(dev) (INTEL_INFO(dev)->has_fbc)
1293 #define I915_HAS_RC6(dev) (INTEL_INFO(dev)->has_rc6)
1294
1295 #define HAS_PCH_SPLIT(dev) (IS_GEN5(dev) || IS_GEN6(dev))
1296 #define HAS_PIPE_CONTROL(dev) (IS_GEN5(dev) || IS_GEN6(dev))
1297
1298 #define INTEL_PCH_TYPE(dev) (((struct drm_i915_private *)(dev)->dev_private)->pch_type)
1299 #define HAS_PCH_CPT(dev) (INTEL_PCH_TYPE(dev) == PCH_CPT)
1300
1301 #define PRIMARY_RINGBUFFER_SIZE         (128*1024)
1302
1303 #endif