drm/i915: Use global atomic state for staged pll, config, v3.
[firefly-linux-kernel-4.4.55.git] / drivers / gpu / drm / i915 / intel_drv.h
1 /*
2  * Copyright (c) 2006 Dave Airlie <airlied@linux.ie>
3  * Copyright (c) 2007-2008 Intel Corporation
4  *   Jesse Barnes <jesse.barnes@intel.com>
5  *
6  * Permission is hereby granted, free of charge, to any person obtaining a
7  * copy of this software and associated documentation files (the "Software"),
8  * to deal in the Software without restriction, including without limitation
9  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
10  * and/or sell copies of the Software, and to permit persons to whom the
11  * Software is furnished to do so, subject to the following conditions:
12  *
13  * The above copyright notice and this permission notice (including the next
14  * paragraph) shall be included in all copies or substantial portions of the
15  * Software.
16  *
17  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
18  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
19  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
20  * THE AUTHORS OR COPYRIGHT HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER
21  * LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING
22  * FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS
23  * IN THE SOFTWARE.
24  */
25 #ifndef __INTEL_DRV_H__
26 #define __INTEL_DRV_H__
27
28 #include <linux/async.h>
29 #include <linux/i2c.h>
30 #include <linux/hdmi.h>
31 #include <drm/i915_drm.h>
32 #include "i915_drv.h"
33 #include <drm/drm_crtc.h>
34 #include <drm/drm_crtc_helper.h>
35 #include <drm/drm_fb_helper.h>
36 #include <drm/drm_dp_mst_helper.h>
37 #include <drm/drm_rect.h>
38 #include <drm/drm_atomic.h>
39
40 /**
41  * _wait_for - magic (register) wait macro
42  *
43  * Does the right thing for modeset paths when run under kdgb or similar atomic
44  * contexts. Note that it's important that we check the condition again after
45  * having timed out, since the timeout could be due to preemption or similar and
46  * we've never had a chance to check the condition before the timeout.
47  */
48 #define _wait_for(COND, MS, W) ({ \
49         unsigned long timeout__ = jiffies + msecs_to_jiffies(MS) + 1;   \
50         int ret__ = 0;                                                  \
51         while (!(COND)) {                                               \
52                 if (time_after(jiffies, timeout__)) {                   \
53                         if (!(COND))                                    \
54                                 ret__ = -ETIMEDOUT;                     \
55                         break;                                          \
56                 }                                                       \
57                 if ((W) && drm_can_sleep()) {                           \
58                         usleep_range((W)*1000, (W)*2000);               \
59                 } else {                                                \
60                         cpu_relax();                                    \
61                 }                                                       \
62         }                                                               \
63         ret__;                                                          \
64 })
65
66 #define wait_for(COND, MS) _wait_for(COND, MS, 1)
67 #define wait_for_atomic(COND, MS) _wait_for(COND, MS, 0)
68 #define wait_for_atomic_us(COND, US) _wait_for((COND), \
69                                                DIV_ROUND_UP((US), 1000), 0)
70
71 #define KHz(x) (1000 * (x))
72 #define MHz(x) KHz(1000 * (x))
73
74 /*
75  * Display related stuff
76  */
77
78 /* store information about an Ixxx DVO */
79 /* The i830->i865 use multiple DVOs with multiple i2cs */
80 /* the i915, i945 have a single sDVO i2c bus - which is different */
81 #define MAX_OUTPUTS 6
82 /* maximum connectors per crtcs in the mode set */
83
84 /* Maximum cursor sizes */
85 #define GEN2_CURSOR_WIDTH 64
86 #define GEN2_CURSOR_HEIGHT 64
87 #define MAX_CURSOR_WIDTH 256
88 #define MAX_CURSOR_HEIGHT 256
89
90 #define INTEL_I2C_BUS_DVO 1
91 #define INTEL_I2C_BUS_SDVO 2
92
93 /* these are outputs from the chip - integrated only
94    external chips are via DVO or SDVO output */
95 enum intel_output_type {
96         INTEL_OUTPUT_UNUSED = 0,
97         INTEL_OUTPUT_ANALOG = 1,
98         INTEL_OUTPUT_DVO = 2,
99         INTEL_OUTPUT_SDVO = 3,
100         INTEL_OUTPUT_LVDS = 4,
101         INTEL_OUTPUT_TVOUT = 5,
102         INTEL_OUTPUT_HDMI = 6,
103         INTEL_OUTPUT_DISPLAYPORT = 7,
104         INTEL_OUTPUT_EDP = 8,
105         INTEL_OUTPUT_DSI = 9,
106         INTEL_OUTPUT_UNKNOWN = 10,
107         INTEL_OUTPUT_DP_MST = 11,
108 };
109
110 #define INTEL_DVO_CHIP_NONE 0
111 #define INTEL_DVO_CHIP_LVDS 1
112 #define INTEL_DVO_CHIP_TMDS 2
113 #define INTEL_DVO_CHIP_TVOUT 4
114
115 #define INTEL_DSI_VIDEO_MODE    0
116 #define INTEL_DSI_COMMAND_MODE  1
117
118 struct intel_framebuffer {
119         struct drm_framebuffer base;
120         struct drm_i915_gem_object *obj;
121 };
122
123 struct intel_fbdev {
124         struct drm_fb_helper helper;
125         struct intel_framebuffer *fb;
126         struct list_head fbdev_list;
127         struct drm_display_mode *our_mode;
128         int preferred_bpp;
129 };
130
131 struct intel_encoder {
132         struct drm_encoder base;
133         /*
134          * The new crtc this encoder will be driven from. Only differs from
135          * base->crtc while a modeset is in progress.
136          */
137         struct intel_crtc *new_crtc;
138
139         enum intel_output_type type;
140         unsigned int cloneable;
141         bool connectors_active;
142         void (*hot_plug)(struct intel_encoder *);
143         bool (*compute_config)(struct intel_encoder *,
144                                struct intel_crtc_state *);
145         void (*pre_pll_enable)(struct intel_encoder *);
146         void (*pre_enable)(struct intel_encoder *);
147         void (*enable)(struct intel_encoder *);
148         void (*mode_set)(struct intel_encoder *intel_encoder);
149         void (*disable)(struct intel_encoder *);
150         void (*post_disable)(struct intel_encoder *);
151         /* Read out the current hw state of this connector, returning true if
152          * the encoder is active. If the encoder is enabled it also set the pipe
153          * it is connected to in the pipe parameter. */
154         bool (*get_hw_state)(struct intel_encoder *, enum pipe *pipe);
155         /* Reconstructs the equivalent mode flags for the current hardware
156          * state. This must be called _after_ display->get_pipe_config has
157          * pre-filled the pipe config. Note that intel_encoder->base.crtc must
158          * be set correctly before calling this function. */
159         void (*get_config)(struct intel_encoder *,
160                            struct intel_crtc_state *pipe_config);
161         /*
162          * Called during system suspend after all pending requests for the
163          * encoder are flushed (for example for DP AUX transactions) and
164          * device interrupts are disabled.
165          */
166         void (*suspend)(struct intel_encoder *);
167         int crtc_mask;
168         enum hpd_pin hpd_pin;
169 };
170
171 struct intel_panel {
172         struct drm_display_mode *fixed_mode;
173         struct drm_display_mode *downclock_mode;
174         int fitting_mode;
175
176         /* backlight */
177         struct {
178                 bool present;
179                 u32 level;
180                 u32 min;
181                 u32 max;
182                 bool enabled;
183                 bool combination_mode;  /* gen 2/4 only */
184                 bool active_low_pwm;
185                 struct backlight_device *device;
186         } backlight;
187
188         void (*backlight_power)(struct intel_connector *, bool enable);
189 };
190
191 struct intel_connector {
192         struct drm_connector base;
193         /*
194          * The fixed encoder this connector is connected to.
195          */
196         struct intel_encoder *encoder;
197
198         /*
199          * The new encoder this connector will be driven. Only differs from
200          * encoder while a modeset is in progress.
201          */
202         struct intel_encoder *new_encoder;
203
204         /* Reads out the current hw, returning true if the connector is enabled
205          * and active (i.e. dpms ON state). */
206         bool (*get_hw_state)(struct intel_connector *);
207
208         /*
209          * Removes all interfaces through which the connector is accessible
210          * - like sysfs, debugfs entries -, so that no new operations can be
211          * started on the connector. Also makes sure all currently pending
212          * operations finish before returing.
213          */
214         void (*unregister)(struct intel_connector *);
215
216         /* Panel info for eDP and LVDS */
217         struct intel_panel panel;
218
219         /* Cached EDID for eDP and LVDS. May hold ERR_PTR for invalid EDID. */
220         struct edid *edid;
221         struct edid *detect_edid;
222
223         /* since POLL and HPD connectors may use the same HPD line keep the native
224            state of connector->polled in case hotplug storm detection changes it */
225         u8 polled;
226
227         void *port; /* store this opaque as its illegal to dereference it */
228
229         struct intel_dp *mst_port;
230 };
231
232 typedef struct dpll {
233         /* given values */
234         int n;
235         int m1, m2;
236         int p1, p2;
237         /* derived values */
238         int     dot;
239         int     vco;
240         int     m;
241         int     p;
242 } intel_clock_t;
243
244 struct intel_atomic_state {
245         struct drm_atomic_state base;
246
247         bool dpll_set;
248         struct intel_shared_dpll_config shared_dpll[I915_NUM_PLLS];
249 };
250
251 struct intel_plane_state {
252         struct drm_plane_state base;
253         struct drm_rect src;
254         struct drm_rect dst;
255         struct drm_rect clip;
256         bool visible;
257
258         /*
259          * scaler_id
260          *    = -1 : not using a scaler
261          *    >=  0 : using a scalers
262          *
263          * plane requiring a scaler:
264          *   - During check_plane, its bit is set in
265          *     crtc_state->scaler_state.scaler_users by calling helper function
266          *     update_scaler_users.
267          *   - scaler_id indicates the scaler it got assigned.
268          *
269          * plane doesn't require a scaler:
270          *   - this can happen when scaling is no more required or plane simply
271          *     got disabled.
272          *   - During check_plane, corresponding bit is reset in
273          *     crtc_state->scaler_state.scaler_users by calling helper function
274          *     update_scaler_users.
275          */
276         int scaler_id;
277 };
278
279 struct intel_initial_plane_config {
280         struct intel_framebuffer *fb;
281         unsigned int tiling;
282         int size;
283         u32 base;
284 };
285
286 #define SKL_MIN_SRC_W 8
287 #define SKL_MAX_SRC_W 4096
288 #define SKL_MIN_SRC_H 8
289 #define SKL_MAX_SRC_H 4096
290 #define SKL_MIN_DST_W 8
291 #define SKL_MAX_DST_W 4096
292 #define SKL_MIN_DST_H 8
293 #define SKL_MAX_DST_H 4096
294
295 struct intel_scaler {
296         int id;
297         int in_use;
298         uint32_t mode;
299 };
300
301 struct intel_crtc_scaler_state {
302 #define SKL_NUM_SCALERS 2
303         struct intel_scaler scalers[SKL_NUM_SCALERS];
304
305         /*
306          * scaler_users: keeps track of users requesting scalers on this crtc.
307          *
308          *     If a bit is set, a user is using a scaler.
309          *     Here user can be a plane or crtc as defined below:
310          *       bits 0-30 - plane (bit position is index from drm_plane_index)
311          *       bit 31    - crtc
312          *
313          * Instead of creating a new index to cover planes and crtc, using
314          * existing drm_plane_index for planes which is well less than 31
315          * planes and bit 31 for crtc. This should be fine to cover all
316          * our platforms.
317          *
318          * intel_atomic_setup_scalers will setup available scalers to users
319          * requesting scalers. It will gracefully fail if request exceeds
320          * avilability.
321          */
322 #define SKL_CRTC_INDEX 31
323         unsigned scaler_users;
324
325         /* scaler used by crtc for panel fitting purpose */
326         int scaler_id;
327 };
328
329 struct intel_crtc_state {
330         struct drm_crtc_state base;
331
332         /**
333          * quirks - bitfield with hw state readout quirks
334          *
335          * For various reasons the hw state readout code might not be able to
336          * completely faithfully read out the current state. These cases are
337          * tracked with quirk flags so that fastboot and state checker can act
338          * accordingly.
339          */
340 #define PIPE_CONFIG_QUIRK_MODE_SYNC_FLAGS       (1<<0) /* unreliable sync mode.flags */
341 #define PIPE_CONFIG_QUIRK_INHERITED_MODE        (1<<1) /* mode inherited from firmware */
342         unsigned long quirks;
343
344         /* Pipe source size (ie. panel fitter input size)
345          * All planes will be positioned inside this space,
346          * and get clipped at the edges. */
347         int pipe_src_w, pipe_src_h;
348
349         /* Whether to set up the PCH/FDI. Note that we never allow sharing
350          * between pch encoders and cpu encoders. */
351         bool has_pch_encoder;
352
353         /* Are we sending infoframes on the attached port */
354         bool has_infoframe;
355
356         /* CPU Transcoder for the pipe. Currently this can only differ from the
357          * pipe on Haswell (where we have a special eDP transcoder). */
358         enum transcoder cpu_transcoder;
359
360         /*
361          * Use reduced/limited/broadcast rbg range, compressing from the full
362          * range fed into the crtcs.
363          */
364         bool limited_color_range;
365
366         /* DP has a bunch of special case unfortunately, so mark the pipe
367          * accordingly. */
368         bool has_dp_encoder;
369
370         /* Whether we should send NULL infoframes. Required for audio. */
371         bool has_hdmi_sink;
372
373         /* Audio enabled on this pipe. Only valid if either has_hdmi_sink or
374          * has_dp_encoder is set. */
375         bool has_audio;
376
377         /*
378          * Enable dithering, used when the selected pipe bpp doesn't match the
379          * plane bpp.
380          */
381         bool dither;
382
383         /* Controls for the clock computation, to override various stages. */
384         bool clock_set;
385
386         /* SDVO TV has a bunch of special case. To make multifunction encoders
387          * work correctly, we need to track this at runtime.*/
388         bool sdvo_tv_clock;
389
390         /*
391          * crtc bandwidth limit, don't increase pipe bpp or clock if not really
392          * required. This is set in the 2nd loop of calling encoder's
393          * ->compute_config if the first pick doesn't work out.
394          */
395         bool bw_constrained;
396
397         /* Settings for the intel dpll used on pretty much everything but
398          * haswell. */
399         struct dpll dpll;
400
401         /* Selected dpll when shared or DPLL_ID_PRIVATE. */
402         enum intel_dpll_id shared_dpll;
403
404         /*
405          * - PORT_CLK_SEL for DDI ports on HSW/BDW.
406          * - enum skl_dpll on SKL
407          */
408         uint32_t ddi_pll_sel;
409
410         /* Actual register state of the dpll, for shared dpll cross-checking. */
411         struct intel_dpll_hw_state dpll_hw_state;
412
413         int pipe_bpp;
414         struct intel_link_m_n dp_m_n;
415
416         /* m2_n2 for eDP downclock */
417         struct intel_link_m_n dp_m2_n2;
418         bool has_drrs;
419
420         /*
421          * Frequence the dpll for the port should run at. Differs from the
422          * adjusted dotclock e.g. for DP or 12bpc hdmi mode. This is also
423          * already multiplied by pixel_multiplier.
424          */
425         int port_clock;
426
427         /* Used by SDVO (and if we ever fix it, HDMI). */
428         unsigned pixel_multiplier;
429
430         /* Panel fitter controls for gen2-gen4 + VLV */
431         struct {
432                 u32 control;
433                 u32 pgm_ratios;
434                 u32 lvds_border_bits;
435         } gmch_pfit;
436
437         /* Panel fitter placement and size for Ironlake+ */
438         struct {
439                 u32 pos;
440                 u32 size;
441                 bool enabled;
442                 bool force_thru;
443         } pch_pfit;
444
445         /* FDI configuration, only valid if has_pch_encoder is set. */
446         int fdi_lanes;
447         struct intel_link_m_n fdi_m_n;
448
449         bool ips_enabled;
450
451         bool double_wide;
452
453         bool dp_encoder_is_mst;
454         int pbn;
455
456         struct intel_crtc_scaler_state scaler_state;
457 };
458
459 struct intel_pipe_wm {
460         struct intel_wm_level wm[5];
461         uint32_t linetime;
462         bool fbc_wm_enabled;
463         bool pipe_enabled;
464         bool sprites_enabled;
465         bool sprites_scaled;
466 };
467
468 struct intel_mmio_flip {
469         struct work_struct work;
470         struct drm_i915_private *i915;
471         struct drm_i915_gem_request *req;
472         struct intel_crtc *crtc;
473 };
474
475 struct skl_pipe_wm {
476         struct skl_wm_level wm[8];
477         struct skl_wm_level trans_wm;
478         uint32_t linetime;
479 };
480
481 /*
482  * Tracking of operations that need to be performed at the beginning/end of an
483  * atomic commit, outside the atomic section where interrupts are disabled.
484  * These are generally operations that grab mutexes or might otherwise sleep
485  * and thus can't be run with interrupts disabled.
486  */
487 struct intel_crtc_atomic_commit {
488         /* vblank evasion */
489         bool evade;
490         unsigned start_vbl_count;
491
492         /* Sleepable operations to perform before commit */
493         bool wait_for_flips;
494         bool disable_fbc;
495         bool pre_disable_primary;
496         bool update_wm;
497         unsigned disabled_planes;
498
499         /* Sleepable operations to perform after commit */
500         unsigned fb_bits;
501         bool wait_vblank;
502         bool update_fbc;
503         bool post_enable_primary;
504         unsigned update_sprite_watermarks;
505 };
506
507 struct intel_crtc {
508         struct drm_crtc base;
509         enum pipe pipe;
510         enum plane plane;
511         u8 lut_r[256], lut_g[256], lut_b[256];
512         /*
513          * Whether the crtc and the connected output pipeline is active. Implies
514          * that crtc->enabled is set, i.e. the current mode configuration has
515          * some outputs connected to this crtc.
516          */
517         bool active;
518         unsigned long enabled_power_domains;
519         bool lowfreq_avail;
520         struct intel_overlay *overlay;
521         struct intel_unpin_work *unpin_work;
522
523         atomic_t unpin_work_count;
524
525         /* Display surface base address adjustement for pageflips. Note that on
526          * gen4+ this only adjusts up to a tile, offsets within a tile are
527          * handled in the hw itself (with the TILEOFF register). */
528         unsigned long dspaddr_offset;
529
530         struct drm_i915_gem_object *cursor_bo;
531         uint32_t cursor_addr;
532         uint32_t cursor_cntl;
533         uint32_t cursor_size;
534         uint32_t cursor_base;
535
536         struct intel_initial_plane_config plane_config;
537         struct intel_crtc_state *config;
538         bool new_enabled;
539
540         /* reset counter value when the last flip was submitted */
541         unsigned int reset_counter;
542
543         /* Access to these should be protected by dev_priv->irq_lock. */
544         bool cpu_fifo_underrun_disabled;
545         bool pch_fifo_underrun_disabled;
546
547         /* per-pipe watermark state */
548         struct {
549                 /* watermarks currently being used  */
550                 struct intel_pipe_wm active;
551                 /* SKL wm values currently in use */
552                 struct skl_pipe_wm skl_active;
553         } wm;
554
555         int scanline_offset;
556
557         struct intel_crtc_atomic_commit atomic;
558
559         /* scalers available on this crtc */
560         int num_scalers;
561 };
562
563 struct intel_plane_wm_parameters {
564         uint32_t horiz_pixels;
565         uint32_t vert_pixels;
566         /*
567          *   For packed pixel formats:
568          *     bytes_per_pixel - holds bytes per pixel
569          *   For planar pixel formats:
570          *     bytes_per_pixel - holds bytes per pixel for uv-plane
571          *     y_bytes_per_pixel - holds bytes per pixel for y-plane
572          */
573         uint8_t bytes_per_pixel;
574         uint8_t y_bytes_per_pixel;
575         bool enabled;
576         bool scaled;
577         u64 tiling;
578         unsigned int rotation;
579 };
580
581 struct intel_plane {
582         struct drm_plane base;
583         int plane;
584         enum pipe pipe;
585         bool can_scale;
586         int max_downscale;
587
588         /* FIXME convert to properties */
589         struct drm_intel_sprite_colorkey ckey;
590
591         /* Since we need to change the watermarks before/after
592          * enabling/disabling the planes, we need to store the parameters here
593          * as the other pieces of the struct may not reflect the values we want
594          * for the watermark calculations. Currently only Haswell uses this.
595          */
596         struct intel_plane_wm_parameters wm;
597
598         /*
599          * NOTE: Do not place new plane state fields here (e.g., when adding
600          * new plane properties).  New runtime state should now be placed in
601          * the intel_plane_state structure and accessed via drm_plane->state.
602          */
603
604         void (*update_plane)(struct drm_plane *plane,
605                              struct drm_crtc *crtc,
606                              struct drm_framebuffer *fb,
607                              int crtc_x, int crtc_y,
608                              unsigned int crtc_w, unsigned int crtc_h,
609                              uint32_t x, uint32_t y,
610                              uint32_t src_w, uint32_t src_h);
611         void (*disable_plane)(struct drm_plane *plane,
612                               struct drm_crtc *crtc, bool force);
613         int (*check_plane)(struct drm_plane *plane,
614                            struct intel_plane_state *state);
615         void (*commit_plane)(struct drm_plane *plane,
616                              struct intel_plane_state *state);
617 };
618
619 struct intel_watermark_params {
620         unsigned long fifo_size;
621         unsigned long max_wm;
622         unsigned long default_wm;
623         unsigned long guard_size;
624         unsigned long cacheline_size;
625 };
626
627 struct cxsr_latency {
628         int is_desktop;
629         int is_ddr3;
630         unsigned long fsb_freq;
631         unsigned long mem_freq;
632         unsigned long display_sr;
633         unsigned long display_hpll_disable;
634         unsigned long cursor_sr;
635         unsigned long cursor_hpll_disable;
636 };
637
638 #define to_intel_atomic_state(x) container_of(x, struct intel_atomic_state, base)
639 #define to_intel_crtc(x) container_of(x, struct intel_crtc, base)
640 #define to_intel_crtc_state(x) container_of(x, struct intel_crtc_state, base)
641 #define to_intel_connector(x) container_of(x, struct intel_connector, base)
642 #define to_intel_encoder(x) container_of(x, struct intel_encoder, base)
643 #define to_intel_framebuffer(x) container_of(x, struct intel_framebuffer, base)
644 #define to_intel_plane(x) container_of(x, struct intel_plane, base)
645 #define to_intel_plane_state(x) container_of(x, struct intel_plane_state, base)
646 #define intel_fb_obj(x) (x ? to_intel_framebuffer(x)->obj : NULL)
647
648 struct intel_hdmi {
649         u32 hdmi_reg;
650         int ddc_bus;
651         uint32_t color_range;
652         bool color_range_auto;
653         bool has_hdmi_sink;
654         bool has_audio;
655         enum hdmi_force_audio force_audio;
656         bool rgb_quant_range_selectable;
657         enum hdmi_picture_aspect aspect_ratio;
658         void (*write_infoframe)(struct drm_encoder *encoder,
659                                 enum hdmi_infoframe_type type,
660                                 const void *frame, ssize_t len);
661         void (*set_infoframes)(struct drm_encoder *encoder,
662                                bool enable,
663                                struct drm_display_mode *adjusted_mode);
664         bool (*infoframe_enabled)(struct drm_encoder *encoder);
665 };
666
667 struct intel_dp_mst_encoder;
668 #define DP_MAX_DOWNSTREAM_PORTS         0x10
669
670 /*
671  * enum link_m_n_set:
672  *      When platform provides two set of M_N registers for dp, we can
673  *      program them and switch between them incase of DRRS.
674  *      But When only one such register is provided, we have to program the
675  *      required divider value on that registers itself based on the DRRS state.
676  *
677  * M1_N1        : Program dp_m_n on M1_N1 registers
678  *                        dp_m2_n2 on M2_N2 registers (If supported)
679  *
680  * M2_N2        : Program dp_m2_n2 on M1_N1 registers
681  *                        M2_N2 registers are not supported
682  */
683
684 enum link_m_n_set {
685         /* Sets the m1_n1 and m2_n2 */
686         M1_N1 = 0,
687         M2_N2
688 };
689
690 struct intel_dp {
691         uint32_t output_reg;
692         uint32_t aux_ch_ctl_reg;
693         uint32_t DP;
694         bool has_audio;
695         enum hdmi_force_audio force_audio;
696         uint32_t color_range;
697         bool color_range_auto;
698         uint8_t link_bw;
699         uint8_t rate_select;
700         uint8_t lane_count;
701         uint8_t dpcd[DP_RECEIVER_CAP_SIZE];
702         uint8_t psr_dpcd[EDP_PSR_RECEIVER_CAP_SIZE];
703         uint8_t downstream_ports[DP_MAX_DOWNSTREAM_PORTS];
704         /* sink rates as reported by DP_SUPPORTED_LINK_RATES */
705         uint8_t num_sink_rates;
706         int sink_rates[DP_MAX_SUPPORTED_RATES];
707         struct drm_dp_aux aux;
708         uint8_t train_set[4];
709         int panel_power_up_delay;
710         int panel_power_down_delay;
711         int panel_power_cycle_delay;
712         int backlight_on_delay;
713         int backlight_off_delay;
714         struct delayed_work panel_vdd_work;
715         bool want_panel_vdd;
716         unsigned long last_power_cycle;
717         unsigned long last_power_on;
718         unsigned long last_backlight_off;
719
720         struct notifier_block edp_notifier;
721
722         /*
723          * Pipe whose power sequencer is currently locked into
724          * this port. Only relevant on VLV/CHV.
725          */
726         enum pipe pps_pipe;
727         struct edp_power_seq pps_delays;
728
729         bool use_tps3;
730         bool can_mst; /* this port supports mst */
731         bool is_mst;
732         int active_mst_links;
733         /* connector directly attached - won't be use for modeset in mst world */
734         struct intel_connector *attached_connector;
735
736         /* mst connector list */
737         struct intel_dp_mst_encoder *mst_encoders[I915_MAX_PIPES];
738         struct drm_dp_mst_topology_mgr mst_mgr;
739
740         uint32_t (*get_aux_clock_divider)(struct intel_dp *dp, int index);
741         /*
742          * This function returns the value we have to program the AUX_CTL
743          * register with to kick off an AUX transaction.
744          */
745         uint32_t (*get_aux_send_ctl)(struct intel_dp *dp,
746                                      bool has_aux_irq,
747                                      int send_bytes,
748                                      uint32_t aux_clock_divider);
749         bool train_set_valid;
750
751         /* Displayport compliance testing */
752         unsigned long compliance_test_type;
753         unsigned long compliance_test_data;
754         bool compliance_test_active;
755 };
756
757 struct intel_digital_port {
758         struct intel_encoder base;
759         enum port port;
760         u32 saved_port_bits;
761         struct intel_dp dp;
762         struct intel_hdmi hdmi;
763         enum irqreturn (*hpd_pulse)(struct intel_digital_port *, bool);
764 };
765
766 struct intel_dp_mst_encoder {
767         struct intel_encoder base;
768         enum pipe pipe;
769         struct intel_digital_port *primary;
770         void *port; /* store this opaque as its illegal to dereference it */
771 };
772
773 static inline int
774 vlv_dport_to_channel(struct intel_digital_port *dport)
775 {
776         switch (dport->port) {
777         case PORT_B:
778         case PORT_D:
779                 return DPIO_CH0;
780         case PORT_C:
781                 return DPIO_CH1;
782         default:
783                 BUG();
784         }
785 }
786
787 static inline int
788 vlv_pipe_to_channel(enum pipe pipe)
789 {
790         switch (pipe) {
791         case PIPE_A:
792         case PIPE_C:
793                 return DPIO_CH0;
794         case PIPE_B:
795                 return DPIO_CH1;
796         default:
797                 BUG();
798         }
799 }
800
801 static inline struct drm_crtc *
802 intel_get_crtc_for_pipe(struct drm_device *dev, int pipe)
803 {
804         struct drm_i915_private *dev_priv = dev->dev_private;
805         return dev_priv->pipe_to_crtc_mapping[pipe];
806 }
807
808 static inline struct drm_crtc *
809 intel_get_crtc_for_plane(struct drm_device *dev, int plane)
810 {
811         struct drm_i915_private *dev_priv = dev->dev_private;
812         return dev_priv->plane_to_crtc_mapping[plane];
813 }
814
815 struct intel_unpin_work {
816         struct work_struct work;
817         struct drm_crtc *crtc;
818         struct drm_framebuffer *old_fb;
819         struct drm_i915_gem_object *pending_flip_obj;
820         struct drm_pending_vblank_event *event;
821         atomic_t pending;
822 #define INTEL_FLIP_INACTIVE     0
823 #define INTEL_FLIP_PENDING      1
824 #define INTEL_FLIP_COMPLETE     2
825         u32 flip_count;
826         u32 gtt_offset;
827         struct drm_i915_gem_request *flip_queued_req;
828         int flip_queued_vblank;
829         int flip_ready_vblank;
830         bool enable_stall_check;
831 };
832
833 struct intel_load_detect_pipe {
834         struct drm_framebuffer *release_fb;
835         bool load_detect_temp;
836         int dpms_mode;
837 };
838
839 static inline struct intel_encoder *
840 intel_attached_encoder(struct drm_connector *connector)
841 {
842         return to_intel_connector(connector)->encoder;
843 }
844
845 static inline struct intel_digital_port *
846 enc_to_dig_port(struct drm_encoder *encoder)
847 {
848         return container_of(encoder, struct intel_digital_port, base.base);
849 }
850
851 static inline struct intel_dp_mst_encoder *
852 enc_to_mst(struct drm_encoder *encoder)
853 {
854         return container_of(encoder, struct intel_dp_mst_encoder, base.base);
855 }
856
857 static inline struct intel_dp *enc_to_intel_dp(struct drm_encoder *encoder)
858 {
859         return &enc_to_dig_port(encoder)->dp;
860 }
861
862 static inline struct intel_digital_port *
863 dp_to_dig_port(struct intel_dp *intel_dp)
864 {
865         return container_of(intel_dp, struct intel_digital_port, dp);
866 }
867
868 static inline struct intel_digital_port *
869 hdmi_to_dig_port(struct intel_hdmi *intel_hdmi)
870 {
871         return container_of(intel_hdmi, struct intel_digital_port, hdmi);
872 }
873
874 /*
875  * Returns the number of planes for this pipe, ie the number of sprites + 1
876  * (primary plane). This doesn't count the cursor plane then.
877  */
878 static inline unsigned int intel_num_planes(struct intel_crtc *crtc)
879 {
880         return INTEL_INFO(crtc->base.dev)->num_sprites[crtc->pipe] + 1;
881 }
882
883 /* intel_fifo_underrun.c */
884 bool intel_set_cpu_fifo_underrun_reporting(struct drm_i915_private *dev_priv,
885                                            enum pipe pipe, bool enable);
886 bool intel_set_pch_fifo_underrun_reporting(struct drm_i915_private *dev_priv,
887                                            enum transcoder pch_transcoder,
888                                            bool enable);
889 void intel_cpu_fifo_underrun_irq_handler(struct drm_i915_private *dev_priv,
890                                          enum pipe pipe);
891 void intel_pch_fifo_underrun_irq_handler(struct drm_i915_private *dev_priv,
892                                          enum transcoder pch_transcoder);
893 void i9xx_check_fifo_underruns(struct drm_i915_private *dev_priv);
894
895 /* i915_irq.c */
896 void gen5_enable_gt_irq(struct drm_i915_private *dev_priv, uint32_t mask);
897 void gen5_disable_gt_irq(struct drm_i915_private *dev_priv, uint32_t mask);
898 void gen6_enable_pm_irq(struct drm_i915_private *dev_priv, uint32_t mask);
899 void gen6_disable_pm_irq(struct drm_i915_private *dev_priv, uint32_t mask);
900 void gen6_reset_rps_interrupts(struct drm_device *dev);
901 void gen6_enable_rps_interrupts(struct drm_device *dev);
902 void gen6_disable_rps_interrupts(struct drm_device *dev);
903 u32 gen6_sanitize_rps_pm_mask(struct drm_i915_private *dev_priv, u32 mask);
904 void intel_runtime_pm_disable_interrupts(struct drm_i915_private *dev_priv);
905 void intel_runtime_pm_enable_interrupts(struct drm_i915_private *dev_priv);
906 static inline bool intel_irqs_enabled(struct drm_i915_private *dev_priv)
907 {
908         /*
909          * We only use drm_irq_uninstall() at unload and VT switch, so
910          * this is the only thing we need to check.
911          */
912         return dev_priv->pm.irqs_enabled;
913 }
914
915 int intel_get_crtc_scanline(struct intel_crtc *crtc);
916 void gen8_irq_power_well_post_enable(struct drm_i915_private *dev_priv,
917                                      unsigned int pipe_mask);
918
919 /* intel_crt.c */
920 void intel_crt_init(struct drm_device *dev);
921
922
923 /* intel_ddi.c */
924 void intel_prepare_ddi(struct drm_device *dev);
925 void hsw_fdi_link_train(struct drm_crtc *crtc);
926 void intel_ddi_init(struct drm_device *dev, enum port port);
927 enum port intel_ddi_get_encoder_port(struct intel_encoder *intel_encoder);
928 bool intel_ddi_get_hw_state(struct intel_encoder *encoder, enum pipe *pipe);
929 void intel_ddi_pll_init(struct drm_device *dev);
930 void intel_ddi_enable_transcoder_func(struct drm_crtc *crtc);
931 void intel_ddi_disable_transcoder_func(struct drm_i915_private *dev_priv,
932                                        enum transcoder cpu_transcoder);
933 void intel_ddi_enable_pipe_clock(struct intel_crtc *intel_crtc);
934 void intel_ddi_disable_pipe_clock(struct intel_crtc *intel_crtc);
935 bool intel_ddi_pll_select(struct intel_crtc *crtc,
936                           struct intel_crtc_state *crtc_state);
937 void intel_ddi_set_pipe_settings(struct drm_crtc *crtc);
938 void intel_ddi_prepare_link_retrain(struct drm_encoder *encoder);
939 bool intel_ddi_connector_get_hw_state(struct intel_connector *intel_connector);
940 void intel_ddi_fdi_disable(struct drm_crtc *crtc);
941 void intel_ddi_get_config(struct intel_encoder *encoder,
942                           struct intel_crtc_state *pipe_config);
943 struct intel_encoder *
944 intel_ddi_get_crtc_new_encoder(struct intel_crtc_state *crtc_state);
945
946 void intel_ddi_init_dp_buf_reg(struct intel_encoder *encoder);
947 void intel_ddi_clock_get(struct intel_encoder *encoder,
948                          struct intel_crtc_state *pipe_config);
949 void intel_ddi_set_vc_payload_alloc(struct drm_crtc *crtc, bool state);
950 void bxt_ddi_vswing_sequence(struct drm_device *dev, u32 level,
951                                 enum port port, int type);
952
953 /* intel_frontbuffer.c */
954 void intel_fb_obj_invalidate(struct drm_i915_gem_object *obj,
955                              struct intel_engine_cs *ring,
956                              enum fb_op_origin origin);
957 void intel_frontbuffer_flip_prepare(struct drm_device *dev,
958                                     unsigned frontbuffer_bits);
959 void intel_frontbuffer_flip_complete(struct drm_device *dev,
960                                      unsigned frontbuffer_bits);
961 void intel_frontbuffer_flush(struct drm_device *dev,
962                              unsigned frontbuffer_bits);
963 /**
964  * intel_frontbuffer_flip - synchronous frontbuffer flip
965  * @dev: DRM device
966  * @frontbuffer_bits: frontbuffer plane tracking bits
967  *
968  * This function gets called after scheduling a flip on @obj. This is for
969  * synchronous plane updates which will happen on the next vblank and which will
970  * not get delayed by pending gpu rendering.
971  *
972  * Can be called without any locks held.
973  */
974 static inline
975 void intel_frontbuffer_flip(struct drm_device *dev,
976                             unsigned frontbuffer_bits)
977 {
978         intel_frontbuffer_flush(dev, frontbuffer_bits);
979 }
980
981 unsigned int intel_fb_align_height(struct drm_device *dev,
982                                    unsigned int height,
983                                    uint32_t pixel_format,
984                                    uint64_t fb_format_modifier);
985 void intel_fb_obj_flush(struct drm_i915_gem_object *obj, bool retire);
986
987 u32 intel_fb_stride_alignment(struct drm_device *dev, uint64_t fb_modifier,
988                               uint32_t pixel_format);
989
990 /* intel_audio.c */
991 void intel_init_audio(struct drm_device *dev);
992 void intel_audio_codec_enable(struct intel_encoder *encoder);
993 void intel_audio_codec_disable(struct intel_encoder *encoder);
994 void i915_audio_component_init(struct drm_i915_private *dev_priv);
995 void i915_audio_component_cleanup(struct drm_i915_private *dev_priv);
996
997 /* intel_display.c */
998 extern const struct drm_plane_funcs intel_plane_funcs;
999 bool intel_has_pending_fb_unpin(struct drm_device *dev);
1000 int intel_pch_rawclk(struct drm_device *dev);
1001 void intel_mark_busy(struct drm_device *dev);
1002 void intel_mark_idle(struct drm_device *dev);
1003 void intel_crtc_restore_mode(struct drm_crtc *crtc);
1004 void intel_display_suspend(struct drm_device *dev);
1005 void intel_crtc_control(struct drm_crtc *crtc, bool enable);
1006 void intel_crtc_update_dpms(struct drm_crtc *crtc);
1007 void intel_encoder_destroy(struct drm_encoder *encoder);
1008 int intel_connector_init(struct intel_connector *);
1009 struct intel_connector *intel_connector_alloc(void);
1010 void intel_connector_dpms(struct drm_connector *, int mode);
1011 bool intel_connector_get_hw_state(struct intel_connector *connector);
1012 void intel_modeset_check_state(struct drm_device *dev);
1013 bool ibx_digital_port_connected(struct drm_i915_private *dev_priv,
1014                                 struct intel_digital_port *port);
1015 void intel_connector_attach_encoder(struct intel_connector *connector,
1016                                     struct intel_encoder *encoder);
1017 struct drm_encoder *intel_best_encoder(struct drm_connector *connector);
1018 struct drm_display_mode *intel_crtc_mode_get(struct drm_device *dev,
1019                                              struct drm_crtc *crtc);
1020 enum pipe intel_get_pipe_from_connector(struct intel_connector *connector);
1021 int intel_get_pipe_from_crtc_id(struct drm_device *dev, void *data,
1022                                 struct drm_file *file_priv);
1023 enum transcoder intel_pipe_to_cpu_transcoder(struct drm_i915_private *dev_priv,
1024                                              enum pipe pipe);
1025 bool intel_pipe_has_type(struct intel_crtc *crtc, enum intel_output_type type);
1026 static inline void
1027 intel_wait_for_vblank(struct drm_device *dev, int pipe)
1028 {
1029         drm_wait_one_vblank(dev, pipe);
1030 }
1031 int ironlake_get_lanes_required(int target_clock, int link_bw, int bpp);
1032 void vlv_wait_port_ready(struct drm_i915_private *dev_priv,
1033                          struct intel_digital_port *dport,
1034                          unsigned int expected_mask);
1035 bool intel_get_load_detect_pipe(struct drm_connector *connector,
1036                                 struct drm_display_mode *mode,
1037                                 struct intel_load_detect_pipe *old,
1038                                 struct drm_modeset_acquire_ctx *ctx);
1039 void intel_release_load_detect_pipe(struct drm_connector *connector,
1040                                     struct intel_load_detect_pipe *old,
1041                                     struct drm_modeset_acquire_ctx *ctx);
1042 int intel_pin_and_fence_fb_obj(struct drm_plane *plane,
1043                                struct drm_framebuffer *fb,
1044                                const struct drm_plane_state *plane_state,
1045                                struct intel_engine_cs *pipelined);
1046 struct drm_framebuffer *
1047 __intel_framebuffer_create(struct drm_device *dev,
1048                            struct drm_mode_fb_cmd2 *mode_cmd,
1049                            struct drm_i915_gem_object *obj);
1050 void intel_prepare_page_flip(struct drm_device *dev, int plane);
1051 void intel_finish_page_flip(struct drm_device *dev, int pipe);
1052 void intel_finish_page_flip_plane(struct drm_device *dev, int plane);
1053 void intel_check_page_flip(struct drm_device *dev, int pipe);
1054 int intel_prepare_plane_fb(struct drm_plane *plane,
1055                            struct drm_framebuffer *fb,
1056                            const struct drm_plane_state *new_state);
1057 void intel_cleanup_plane_fb(struct drm_plane *plane,
1058                             struct drm_framebuffer *fb,
1059                             const struct drm_plane_state *old_state);
1060 int intel_plane_atomic_get_property(struct drm_plane *plane,
1061                                     const struct drm_plane_state *state,
1062                                     struct drm_property *property,
1063                                     uint64_t *val);
1064 int intel_plane_atomic_set_property(struct drm_plane *plane,
1065                                     struct drm_plane_state *state,
1066                                     struct drm_property *property,
1067                                     uint64_t val);
1068
1069 unsigned int
1070 intel_tile_height(struct drm_device *dev, uint32_t pixel_format,
1071                   uint64_t fb_format_modifier);
1072
1073 static inline bool
1074 intel_rotation_90_or_270(unsigned int rotation)
1075 {
1076         return rotation & (BIT(DRM_ROTATE_90) | BIT(DRM_ROTATE_270));
1077 }
1078
1079 void intel_create_rotation_property(struct drm_device *dev,
1080                                         struct intel_plane *plane);
1081
1082 bool intel_wm_need_update(struct drm_plane *plane,
1083                           struct drm_plane_state *state);
1084
1085 /* shared dpll functions */
1086 struct intel_shared_dpll *intel_crtc_to_shared_dpll(struct intel_crtc *crtc);
1087 void assert_shared_dpll(struct drm_i915_private *dev_priv,
1088                         struct intel_shared_dpll *pll,
1089                         bool state);
1090 #define assert_shared_dpll_enabled(d, p) assert_shared_dpll(d, p, true)
1091 #define assert_shared_dpll_disabled(d, p) assert_shared_dpll(d, p, false)
1092 struct intel_shared_dpll *intel_get_shared_dpll(struct intel_crtc *crtc,
1093                                                 struct intel_crtc_state *state);
1094
1095 void vlv_force_pll_on(struct drm_device *dev, enum pipe pipe,
1096                       const struct dpll *dpll);
1097 void vlv_force_pll_off(struct drm_device *dev, enum pipe pipe);
1098
1099 /* modesetting asserts */
1100 void assert_panel_unlocked(struct drm_i915_private *dev_priv,
1101                            enum pipe pipe);
1102 void assert_pll(struct drm_i915_private *dev_priv,
1103                 enum pipe pipe, bool state);
1104 #define assert_pll_enabled(d, p) assert_pll(d, p, true)
1105 #define assert_pll_disabled(d, p) assert_pll(d, p, false)
1106 void assert_fdi_rx_pll(struct drm_i915_private *dev_priv,
1107                        enum pipe pipe, bool state);
1108 #define assert_fdi_rx_pll_enabled(d, p) assert_fdi_rx_pll(d, p, true)
1109 #define assert_fdi_rx_pll_disabled(d, p) assert_fdi_rx_pll(d, p, false)
1110 void assert_pipe(struct drm_i915_private *dev_priv, enum pipe pipe, bool state);
1111 #define assert_pipe_enabled(d, p) assert_pipe(d, p, true)
1112 #define assert_pipe_disabled(d, p) assert_pipe(d, p, false)
1113 unsigned long intel_gen4_compute_page_offset(int *x, int *y,
1114                                              unsigned int tiling_mode,
1115                                              unsigned int bpp,
1116                                              unsigned int pitch);
1117 void intel_prepare_reset(struct drm_device *dev);
1118 void intel_finish_reset(struct drm_device *dev);
1119 void hsw_enable_pc8(struct drm_i915_private *dev_priv);
1120 void hsw_disable_pc8(struct drm_i915_private *dev_priv);
1121 void broxton_init_cdclk(struct drm_device *dev);
1122 void broxton_uninit_cdclk(struct drm_device *dev);
1123 void broxton_ddi_phy_init(struct drm_device *dev);
1124 void broxton_ddi_phy_uninit(struct drm_device *dev);
1125 void bxt_enable_dc9(struct drm_i915_private *dev_priv);
1126 void bxt_disable_dc9(struct drm_i915_private *dev_priv);
1127 void skl_init_cdclk(struct drm_i915_private *dev_priv);
1128 void skl_uninit_cdclk(struct drm_i915_private *dev_priv);
1129 void intel_dp_get_m_n(struct intel_crtc *crtc,
1130                       struct intel_crtc_state *pipe_config);
1131 void intel_dp_set_m_n(struct intel_crtc *crtc, enum link_m_n_set m_n);
1132 int intel_dotclock_calculate(int link_freq, const struct intel_link_m_n *m_n);
1133 void
1134 ironlake_check_encoder_dotclock(const struct intel_crtc_state *pipe_config,
1135                                 int dotclock);
1136 bool bxt_find_best_dpll(struct intel_crtc_state *crtc_state, int target_clock,
1137                         intel_clock_t *best_clock);
1138 bool intel_crtc_active(struct drm_crtc *crtc);
1139 void hsw_enable_ips(struct intel_crtc *crtc);
1140 void hsw_disable_ips(struct intel_crtc *crtc);
1141 enum intel_display_power_domain
1142 intel_display_port_power_domain(struct intel_encoder *intel_encoder);
1143 void intel_mode_from_pipe_config(struct drm_display_mode *mode,
1144                                  struct intel_crtc_state *pipe_config);
1145 void intel_crtc_wait_for_pending_flips(struct drm_crtc *crtc);
1146 void intel_modeset_preclose(struct drm_device *dev, struct drm_file *file);
1147 void skl_detach_scalers(struct intel_crtc *intel_crtc);
1148 int skl_update_scaler_users(struct intel_crtc *intel_crtc,
1149         struct intel_crtc_state *crtc_state, struct intel_plane *intel_plane,
1150         struct intel_plane_state *plane_state, int force_detach);
1151 int skl_max_scale(struct intel_crtc *crtc, struct intel_crtc_state *crtc_state);
1152
1153 unsigned long intel_plane_obj_offset(struct intel_plane *intel_plane,
1154                                      struct drm_i915_gem_object *obj);
1155 u32 skl_plane_ctl_format(uint32_t pixel_format);
1156 u32 skl_plane_ctl_tiling(uint64_t fb_modifier);
1157 u32 skl_plane_ctl_rotation(unsigned int rotation);
1158
1159 /* intel_csr.c */
1160 void intel_csr_ucode_init(struct drm_device *dev);
1161 enum csr_state intel_csr_load_status_get(struct drm_i915_private *dev_priv);
1162 void intel_csr_load_status_set(struct drm_i915_private *dev_priv,
1163                                         enum csr_state state);
1164 void intel_csr_load_program(struct drm_device *dev);
1165 void intel_csr_ucode_fini(struct drm_device *dev);
1166 void assert_csr_loaded(struct drm_i915_private *dev_priv);
1167
1168 /* intel_dp.c */
1169 void intel_dp_init(struct drm_device *dev, int output_reg, enum port port);
1170 bool intel_dp_init_connector(struct intel_digital_port *intel_dig_port,
1171                              struct intel_connector *intel_connector);
1172 void intel_dp_start_link_train(struct intel_dp *intel_dp);
1173 void intel_dp_complete_link_train(struct intel_dp *intel_dp);
1174 void intel_dp_stop_link_train(struct intel_dp *intel_dp);
1175 void intel_dp_sink_dpms(struct intel_dp *intel_dp, int mode);
1176 void intel_dp_encoder_destroy(struct drm_encoder *encoder);
1177 int intel_dp_sink_crc(struct intel_dp *intel_dp, u8 *crc);
1178 bool intel_dp_compute_config(struct intel_encoder *encoder,
1179                              struct intel_crtc_state *pipe_config);
1180 bool intel_dp_is_edp(struct drm_device *dev, enum port port);
1181 enum irqreturn intel_dp_hpd_pulse(struct intel_digital_port *intel_dig_port,
1182                                   bool long_hpd);
1183 void intel_edp_backlight_on(struct intel_dp *intel_dp);
1184 void intel_edp_backlight_off(struct intel_dp *intel_dp);
1185 void intel_edp_panel_vdd_on(struct intel_dp *intel_dp);
1186 void intel_edp_panel_on(struct intel_dp *intel_dp);
1187 void intel_edp_panel_off(struct intel_dp *intel_dp);
1188 void intel_dp_add_properties(struct intel_dp *intel_dp, struct drm_connector *connector);
1189 void intel_dp_mst_suspend(struct drm_device *dev);
1190 void intel_dp_mst_resume(struct drm_device *dev);
1191 int intel_dp_max_link_rate(struct intel_dp *intel_dp);
1192 int intel_dp_rate_select(struct intel_dp *intel_dp, int rate);
1193 void intel_dp_hot_plug(struct intel_encoder *intel_encoder);
1194 void vlv_power_sequencer_reset(struct drm_i915_private *dev_priv);
1195 uint32_t intel_dp_pack_aux(const uint8_t *src, int src_bytes);
1196 void intel_plane_destroy(struct drm_plane *plane);
1197 void intel_edp_drrs_enable(struct intel_dp *intel_dp);
1198 void intel_edp_drrs_disable(struct intel_dp *intel_dp);
1199 void intel_edp_drrs_invalidate(struct drm_device *dev,
1200                 unsigned frontbuffer_bits);
1201 void intel_edp_drrs_flush(struct drm_device *dev, unsigned frontbuffer_bits);
1202
1203 /* intel_dp_mst.c */
1204 int intel_dp_mst_encoder_init(struct intel_digital_port *intel_dig_port, int conn_id);
1205 void intel_dp_mst_encoder_cleanup(struct intel_digital_port *intel_dig_port);
1206 /* intel_dsi.c */
1207 void intel_dsi_init(struct drm_device *dev);
1208
1209
1210 /* intel_dvo.c */
1211 void intel_dvo_init(struct drm_device *dev);
1212
1213
1214 /* legacy fbdev emulation in intel_fbdev.c */
1215 #ifdef CONFIG_DRM_I915_FBDEV
1216 extern int intel_fbdev_init(struct drm_device *dev);
1217 extern void intel_fbdev_initial_config(void *data, async_cookie_t cookie);
1218 extern void intel_fbdev_fini(struct drm_device *dev);
1219 extern void intel_fbdev_set_suspend(struct drm_device *dev, int state, bool synchronous);
1220 extern void intel_fbdev_output_poll_changed(struct drm_device *dev);
1221 extern void intel_fbdev_restore_mode(struct drm_device *dev);
1222 #else
1223 static inline int intel_fbdev_init(struct drm_device *dev)
1224 {
1225         return 0;
1226 }
1227
1228 static inline void intel_fbdev_initial_config(void *data, async_cookie_t cookie)
1229 {
1230 }
1231
1232 static inline void intel_fbdev_fini(struct drm_device *dev)
1233 {
1234 }
1235
1236 static inline void intel_fbdev_set_suspend(struct drm_device *dev, int state, bool synchronous)
1237 {
1238 }
1239
1240 static inline void intel_fbdev_restore_mode(struct drm_device *dev)
1241 {
1242 }
1243 #endif
1244
1245 /* intel_fbc.c */
1246 bool intel_fbc_enabled(struct drm_device *dev);
1247 void intel_fbc_update(struct drm_device *dev);
1248 void intel_fbc_init(struct drm_i915_private *dev_priv);
1249 void intel_fbc_disable(struct drm_device *dev);
1250 void intel_fbc_invalidate(struct drm_i915_private *dev_priv,
1251                           unsigned int frontbuffer_bits,
1252                           enum fb_op_origin origin);
1253 void intel_fbc_flush(struct drm_i915_private *dev_priv,
1254                      unsigned int frontbuffer_bits);
1255
1256 /* intel_hdmi.c */
1257 void intel_hdmi_init(struct drm_device *dev, int hdmi_reg, enum port port);
1258 void intel_hdmi_init_connector(struct intel_digital_port *intel_dig_port,
1259                                struct intel_connector *intel_connector);
1260 struct intel_hdmi *enc_to_intel_hdmi(struct drm_encoder *encoder);
1261 bool intel_hdmi_compute_config(struct intel_encoder *encoder,
1262                                struct intel_crtc_state *pipe_config);
1263
1264
1265 /* intel_lvds.c */
1266 void intel_lvds_init(struct drm_device *dev);
1267 bool intel_is_dual_link_lvds(struct drm_device *dev);
1268
1269
1270 /* intel_modes.c */
1271 int intel_connector_update_modes(struct drm_connector *connector,
1272                                  struct edid *edid);
1273 int intel_ddc_get_modes(struct drm_connector *c, struct i2c_adapter *adapter);
1274 void intel_attach_force_audio_property(struct drm_connector *connector);
1275 void intel_attach_broadcast_rgb_property(struct drm_connector *connector);
1276
1277
1278 /* intel_overlay.c */
1279 void intel_setup_overlay(struct drm_device *dev);
1280 void intel_cleanup_overlay(struct drm_device *dev);
1281 int intel_overlay_switch_off(struct intel_overlay *overlay);
1282 int intel_overlay_put_image(struct drm_device *dev, void *data,
1283                             struct drm_file *file_priv);
1284 int intel_overlay_attrs(struct drm_device *dev, void *data,
1285                         struct drm_file *file_priv);
1286 void intel_overlay_reset(struct drm_i915_private *dev_priv);
1287
1288
1289 /* intel_panel.c */
1290 int intel_panel_init(struct intel_panel *panel,
1291                      struct drm_display_mode *fixed_mode,
1292                      struct drm_display_mode *downclock_mode);
1293 void intel_panel_fini(struct intel_panel *panel);
1294 void intel_fixed_panel_mode(const struct drm_display_mode *fixed_mode,
1295                             struct drm_display_mode *adjusted_mode);
1296 void intel_pch_panel_fitting(struct intel_crtc *crtc,
1297                              struct intel_crtc_state *pipe_config,
1298                              int fitting_mode);
1299 void intel_gmch_panel_fitting(struct intel_crtc *crtc,
1300                               struct intel_crtc_state *pipe_config,
1301                               int fitting_mode);
1302 void intel_panel_set_backlight_acpi(struct intel_connector *connector,
1303                                     u32 level, u32 max);
1304 int intel_panel_setup_backlight(struct drm_connector *connector, enum pipe pipe);
1305 void intel_panel_enable_backlight(struct intel_connector *connector);
1306 void intel_panel_disable_backlight(struct intel_connector *connector);
1307 void intel_panel_destroy_backlight(struct drm_connector *connector);
1308 void intel_panel_init_backlight_funcs(struct drm_device *dev);
1309 enum drm_connector_status intel_panel_detect(struct drm_device *dev);
1310 extern struct drm_display_mode *intel_find_panel_downclock(
1311                                 struct drm_device *dev,
1312                                 struct drm_display_mode *fixed_mode,
1313                                 struct drm_connector *connector);
1314 void intel_backlight_register(struct drm_device *dev);
1315 void intel_backlight_unregister(struct drm_device *dev);
1316
1317
1318 /* intel_psr.c */
1319 void intel_psr_enable(struct intel_dp *intel_dp);
1320 void intel_psr_disable(struct intel_dp *intel_dp);
1321 void intel_psr_invalidate(struct drm_device *dev,
1322                               unsigned frontbuffer_bits);
1323 void intel_psr_flush(struct drm_device *dev,
1324                          unsigned frontbuffer_bits);
1325 void intel_psr_init(struct drm_device *dev);
1326 void intel_psr_single_frame_update(struct drm_device *dev);
1327
1328 /* intel_runtime_pm.c */
1329 int intel_power_domains_init(struct drm_i915_private *);
1330 void intel_power_domains_fini(struct drm_i915_private *);
1331 void intel_power_domains_init_hw(struct drm_i915_private *dev_priv);
1332 void intel_runtime_pm_enable(struct drm_i915_private *dev_priv);
1333
1334 bool intel_display_power_is_enabled(struct drm_i915_private *dev_priv,
1335                                     enum intel_display_power_domain domain);
1336 bool __intel_display_power_is_enabled(struct drm_i915_private *dev_priv,
1337                                       enum intel_display_power_domain domain);
1338 void intel_display_power_get(struct drm_i915_private *dev_priv,
1339                              enum intel_display_power_domain domain);
1340 void intel_display_power_put(struct drm_i915_private *dev_priv,
1341                              enum intel_display_power_domain domain);
1342 void intel_aux_display_runtime_get(struct drm_i915_private *dev_priv);
1343 void intel_aux_display_runtime_put(struct drm_i915_private *dev_priv);
1344 void intel_runtime_pm_get(struct drm_i915_private *dev_priv);
1345 void intel_runtime_pm_get_noresume(struct drm_i915_private *dev_priv);
1346 void intel_runtime_pm_put(struct drm_i915_private *dev_priv);
1347
1348 void intel_display_set_init_power(struct drm_i915_private *dev, bool enable);
1349
1350 /* intel_pm.c */
1351 void intel_init_clock_gating(struct drm_device *dev);
1352 void intel_suspend_hw(struct drm_device *dev);
1353 int ilk_wm_max_level(const struct drm_device *dev);
1354 void intel_update_watermarks(struct drm_crtc *crtc);
1355 void intel_update_sprite_watermarks(struct drm_plane *plane,
1356                                     struct drm_crtc *crtc,
1357                                     uint32_t sprite_width,
1358                                     uint32_t sprite_height,
1359                                     int pixel_size,
1360                                     bool enabled, bool scaled);
1361 void intel_init_pm(struct drm_device *dev);
1362 void intel_pm_setup(struct drm_device *dev);
1363 void intel_gpu_ips_init(struct drm_i915_private *dev_priv);
1364 void intel_gpu_ips_teardown(void);
1365 void intel_init_gt_powersave(struct drm_device *dev);
1366 void intel_cleanup_gt_powersave(struct drm_device *dev);
1367 void intel_enable_gt_powersave(struct drm_device *dev);
1368 void intel_disable_gt_powersave(struct drm_device *dev);
1369 void intel_suspend_gt_powersave(struct drm_device *dev);
1370 void intel_reset_gt_powersave(struct drm_device *dev);
1371 void gen6_update_ring_freq(struct drm_device *dev);
1372 void gen6_rps_busy(struct drm_i915_private *dev_priv);
1373 void gen6_rps_reset_ei(struct drm_i915_private *dev_priv);
1374 void gen6_rps_idle(struct drm_i915_private *dev_priv);
1375 void gen6_rps_boost(struct drm_i915_private *dev_priv,
1376                     struct intel_rps_client *rps,
1377                     unsigned long submitted);
1378 void intel_queue_rps_boost_for_request(struct drm_device *dev,
1379                                        struct drm_i915_gem_request *req);
1380 void ilk_wm_get_hw_state(struct drm_device *dev);
1381 void skl_wm_get_hw_state(struct drm_device *dev);
1382 void skl_ddb_get_hw_state(struct drm_i915_private *dev_priv,
1383                           struct skl_ddb_allocation *ddb /* out */);
1384 uint32_t ilk_pipe_pixel_rate(const struct intel_crtc_state *pipe_config);
1385
1386 /* intel_sdvo.c */
1387 bool intel_sdvo_init(struct drm_device *dev, uint32_t sdvo_reg, bool is_sdvob);
1388
1389
1390 /* intel_sprite.c */
1391 int intel_plane_init(struct drm_device *dev, enum pipe pipe, int plane);
1392 int intel_plane_restore(struct drm_plane *plane);
1393 int intel_sprite_set_colorkey(struct drm_device *dev, void *data,
1394                               struct drm_file *file_priv);
1395 bool intel_pipe_update_start(struct intel_crtc *crtc,
1396                              uint32_t *start_vbl_count);
1397 void intel_pipe_update_end(struct intel_crtc *crtc, u32 start_vbl_count);
1398
1399 /* intel_tv.c */
1400 void intel_tv_init(struct drm_device *dev);
1401
1402 /* intel_atomic.c */
1403 int intel_atomic_check(struct drm_device *dev,
1404                        struct drm_atomic_state *state);
1405 int intel_atomic_commit(struct drm_device *dev,
1406                         struct drm_atomic_state *state,
1407                         bool async);
1408 int intel_connector_atomic_get_property(struct drm_connector *connector,
1409                                         const struct drm_connector_state *state,
1410                                         struct drm_property *property,
1411                                         uint64_t *val);
1412 struct drm_crtc_state *intel_crtc_duplicate_state(struct drm_crtc *crtc);
1413 void intel_crtc_destroy_state(struct drm_crtc *crtc,
1414                                struct drm_crtc_state *state);
1415 struct drm_atomic_state *intel_atomic_state_alloc(struct drm_device *dev);
1416 void intel_atomic_state_clear(struct drm_atomic_state *);
1417 struct intel_shared_dpll_config *
1418 intel_atomic_get_shared_dpll_state(struct drm_atomic_state *s);
1419
1420 static inline struct intel_crtc_state *
1421 intel_atomic_get_crtc_state(struct drm_atomic_state *state,
1422                             struct intel_crtc *crtc)
1423 {
1424         struct drm_crtc_state *crtc_state;
1425         crtc_state = drm_atomic_get_crtc_state(state, &crtc->base);
1426         if (IS_ERR(crtc_state))
1427                 return ERR_CAST(crtc_state);
1428
1429         return to_intel_crtc_state(crtc_state);
1430 }
1431 int intel_atomic_setup_scalers(struct drm_device *dev,
1432         struct intel_crtc *intel_crtc,
1433         struct intel_crtc_state *crtc_state);
1434
1435 /* intel_atomic_plane.c */
1436 struct intel_plane_state *intel_create_plane_state(struct drm_plane *plane);
1437 struct drm_plane_state *intel_plane_duplicate_state(struct drm_plane *plane);
1438 void intel_plane_destroy_state(struct drm_plane *plane,
1439                                struct drm_plane_state *state);
1440 extern const struct drm_plane_helper_funcs intel_plane_helper_funcs;
1441
1442 #endif /* __INTEL_DRV_H__ */