Merge tag 'dm-3.15-fixes' of git://git.kernel.org/pub/scm/linux/kernel/git/device...
[firefly-linux-kernel-4.4.55.git] / drivers / gpu / drm / nouveau / core / engine / graph / nvc4.c
1 /*
2  * Copyright 2013 Red Hat Inc.
3  *
4  * Permission is hereby granted, free of charge, to any person obtaining a
5  * copy of this software and associated documentation files (the "Software"),
6  * to deal in the Software without restriction, including without limitation
7  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
8  * and/or sell copies of the Software, and to permit persons to whom the
9  * Software is furnished to do so, subject to the following conditions:
10  *
11  * The above copyright notice and this permission notice shall be included in
12  * all copies or substantial portions of the Software.
13  *
14  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
15  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
16  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
17  * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR
18  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
19  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
20  * OTHER DEALINGS IN THE SOFTWARE.
21  *
22  * Authors: Ben Skeggs <bskeggs@redhat.com>
23  */
24
25 #include "nvc0.h"
26 #include "ctxnvc0.h"
27
28 /*******************************************************************************
29  * PGRAPH register lists
30  ******************************************************************************/
31
32 const struct nvc0_graph_init
33 nvc4_graph_init_ds_0[] = {
34         { 0x405844,   1, 0x04, 0x00ffffff },
35         { 0x405850,   1, 0x04, 0x00000000 },
36         { 0x405900,   1, 0x04, 0x00002834 },
37         { 0x405908,   1, 0x04, 0x00000000 },
38         {}
39 };
40
41 const struct nvc0_graph_init
42 nvc4_graph_init_tex_0[] = {
43         { 0x419ab0,   1, 0x04, 0x00000000 },
44         { 0x419ac8,   1, 0x04, 0x00000000 },
45         { 0x419ab8,   1, 0x04, 0x000000e7 },
46         { 0x419abc,   2, 0x04, 0x00000000 },
47         {}
48 };
49
50 static const struct nvc0_graph_init
51 nvc4_graph_init_pe_0[] = {
52         { 0x41980c,   3, 0x04, 0x00000000 },
53         { 0x419844,   1, 0x04, 0x00000000 },
54         { 0x41984c,   1, 0x04, 0x00005bc5 },
55         { 0x419850,   4, 0x04, 0x00000000 },
56         { 0x419880,   1, 0x04, 0x00000002 },
57         {}
58 };
59
60 const struct nvc0_graph_init
61 nvc4_graph_init_sm_0[] = {
62         { 0x419e00,   1, 0x04, 0x00000000 },
63         { 0x419ea0,   1, 0x04, 0x00000000 },
64         { 0x419ea4,   1, 0x04, 0x00000100 },
65         { 0x419ea8,   1, 0x04, 0x00001100 },
66         { 0x419eac,   1, 0x04, 0x11100702 },
67         { 0x419eb0,   1, 0x04, 0x00000003 },
68         { 0x419eb4,   4, 0x04, 0x00000000 },
69         { 0x419ec8,   1, 0x04, 0x0e063818 },
70         { 0x419ecc,   1, 0x04, 0x0e060e06 },
71         { 0x419ed0,   1, 0x04, 0x00003818 },
72         { 0x419ed4,   1, 0x04, 0x011104f1 },
73         { 0x419edc,   1, 0x04, 0x00000000 },
74         { 0x419f00,   1, 0x04, 0x00000000 },
75         { 0x419f2c,   1, 0x04, 0x00000000 },
76         {}
77 };
78
79 static const struct nvc0_graph_pack
80 nvc4_graph_pack_mmio[] = {
81         { nvc0_graph_init_main_0 },
82         { nvc0_graph_init_fe_0 },
83         { nvc0_graph_init_pri_0 },
84         { nvc0_graph_init_rstr2d_0 },
85         { nvc0_graph_init_pd_0 },
86         { nvc4_graph_init_ds_0 },
87         { nvc0_graph_init_scc_0 },
88         { nvc0_graph_init_prop_0 },
89         { nvc0_graph_init_gpc_unk_0 },
90         { nvc0_graph_init_setup_0 },
91         { nvc0_graph_init_crstr_0 },
92         { nvc0_graph_init_setup_1 },
93         { nvc0_graph_init_zcull_0 },
94         { nvc0_graph_init_gpm_0 },
95         { nvc0_graph_init_gpc_unk_1 },
96         { nvc0_graph_init_gcc_0 },
97         { nvc0_graph_init_tpccs_0 },
98         { nvc4_graph_init_tex_0 },
99         { nvc4_graph_init_pe_0 },
100         { nvc0_graph_init_l1c_0 },
101         { nvc0_graph_init_wwdx_0 },
102         { nvc0_graph_init_tpccs_1 },
103         { nvc0_graph_init_mpc_0 },
104         { nvc4_graph_init_sm_0 },
105         { nvc0_graph_init_be_0 },
106         { nvc0_graph_init_fe_1 },
107         {}
108 };
109
110 /*******************************************************************************
111  * PGRAPH engine/subdev functions
112  ******************************************************************************/
113
114 struct nouveau_oclass *
115 nvc4_graph_oclass = &(struct nvc0_graph_oclass) {
116         .base.handle = NV_ENGINE(GR, 0xc3),
117         .base.ofuncs = &(struct nouveau_ofuncs) {
118                 .ctor = nvc0_graph_ctor,
119                 .dtor = nvc0_graph_dtor,
120                 .init = nvc0_graph_init,
121                 .fini = _nouveau_graph_fini,
122         },
123         .cclass = &nvc4_grctx_oclass,
124         .sclass = nvc0_graph_sclass,
125         .mmio = nvc4_graph_pack_mmio,
126         .fecs.ucode = &nvc0_graph_fecs_ucode,
127         .gpccs.ucode = &nvc0_graph_gpccs_ucode,
128 }.base;