drm/radeon: make vm_block_size a module parameter
[firefly-linux-kernel-4.4.55.git] / drivers / gpu / drm / radeon / radeon_drv.c
1 /**
2  * \file radeon_drv.c
3  * ATI Radeon driver
4  *
5  * \author Gareth Hughes <gareth@valinux.com>
6  */
7
8 /*
9  * Copyright 2000 VA Linux Systems, Inc., Sunnyvale, California.
10  * All Rights Reserved.
11  *
12  * Permission is hereby granted, free of charge, to any person obtaining a
13  * copy of this software and associated documentation files (the "Software"),
14  * to deal in the Software without restriction, including without limitation
15  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
16  * and/or sell copies of the Software, and to permit persons to whom the
17  * Software is furnished to do so, subject to the following conditions:
18  *
19  * The above copyright notice and this permission notice (including the next
20  * paragraph) shall be included in all copies or substantial portions of the
21  * Software.
22  *
23  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
24  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
25  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
26  * VA LINUX SYSTEMS AND/OR ITS SUPPLIERS BE LIABLE FOR ANY CLAIM, DAMAGES OR
27  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
28  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
29  * OTHER DEALINGS IN THE SOFTWARE.
30  */
31
32 #include <drm/drmP.h>
33 #include <drm/radeon_drm.h>
34 #include "radeon_drv.h"
35
36 #include <drm/drm_pciids.h>
37 #include <linux/console.h>
38 #include <linux/module.h>
39 #include <linux/pm_runtime.h>
40 #include <linux/vga_switcheroo.h>
41 #include "drm_crtc_helper.h"
42 /*
43  * KMS wrapper.
44  * - 2.0.0 - initial interface
45  * - 2.1.0 - add square tiling interface
46  * - 2.2.0 - add r6xx/r7xx const buffer support
47  * - 2.3.0 - add MSPOS + 3D texture + r500 VAP regs
48  * - 2.4.0 - add crtc id query
49  * - 2.5.0 - add get accel 2 to work around ddx breakage for evergreen
50  * - 2.6.0 - add tiling config query (r6xx+), add initial HiZ support (r300->r500)
51  *   2.7.0 - fixups for r600 2D tiling support. (no external ABI change), add eg dyn gpr regs
52  *   2.8.0 - pageflip support, r500 US_FORMAT regs. r500 ARGB2101010 colorbuf, r300->r500 CMASK, clock crystal query
53  *   2.9.0 - r600 tiling (s3tc,rgtc) working, SET_PREDICATION packet 3 on r600 + eg, backend query
54  *   2.10.0 - fusion 2D tiling
55  *   2.11.0 - backend map, initial compute support for the CS checker
56  *   2.12.0 - RADEON_CS_KEEP_TILING_FLAGS
57  *   2.13.0 - virtual memory support, streamout
58  *   2.14.0 - add evergreen tiling informations
59  *   2.15.0 - add max_pipes query
60  *   2.16.0 - fix evergreen 2D tiled surface calculation
61  *   2.17.0 - add STRMOUT_BASE_UPDATE for r7xx
62  *   2.18.0 - r600-eg: allow "invalid" DB formats
63  *   2.19.0 - r600-eg: MSAA textures
64  *   2.20.0 - r600-si: RADEON_INFO_TIMESTAMP query
65  *   2.21.0 - r600-r700: FMASK and CMASK
66  *   2.22.0 - r600 only: RESOLVE_BOX allowed
67  *   2.23.0 - allow STRMOUT_BASE_UPDATE on RS780 and RS880
68  *   2.24.0 - eg only: allow MIP_ADDRESS=0 for MSAA textures
69  *   2.25.0 - eg+: new info request for num SE and num SH
70  *   2.26.0 - r600-eg: fix htile size computation
71  *   2.27.0 - r600-SI: Add CS ioctl support for async DMA
72  *   2.28.0 - r600-eg: Add MEM_WRITE packet support
73  *   2.29.0 - R500 FP16 color clear registers
74  *   2.30.0 - fix for FMASK texturing
75  *   2.31.0 - Add fastfb support for rs690
76  *   2.32.0 - new info request for rings working
77  *   2.33.0 - Add SI tiling mode array query
78  *   2.34.0 - Add CIK tiling mode array query
79  *   2.35.0 - Add CIK macrotile mode array query
80  *   2.36.0 - Fix CIK DCE tiling setup
81  *   2.37.0 - allow GS ring setup on r6xx/r7xx
82  *   2.38.0 - RADEON_GEM_OP (GET_INITIAL_DOMAIN, SET_INITIAL_DOMAIN),
83  *            CIK: 1D and linear tiling modes contain valid PIPE_CONFIG
84  */
85 #define KMS_DRIVER_MAJOR        2
86 #define KMS_DRIVER_MINOR        38
87 #define KMS_DRIVER_PATCHLEVEL   0
88 int radeon_driver_load_kms(struct drm_device *dev, unsigned long flags);
89 int radeon_driver_unload_kms(struct drm_device *dev);
90 void radeon_driver_lastclose_kms(struct drm_device *dev);
91 int radeon_driver_open_kms(struct drm_device *dev, struct drm_file *file_priv);
92 void radeon_driver_postclose_kms(struct drm_device *dev,
93                                  struct drm_file *file_priv);
94 void radeon_driver_preclose_kms(struct drm_device *dev,
95                                 struct drm_file *file_priv);
96 int radeon_suspend_kms(struct drm_device *dev, bool suspend, bool fbcon);
97 int radeon_resume_kms(struct drm_device *dev, bool resume, bool fbcon);
98 u32 radeon_get_vblank_counter_kms(struct drm_device *dev, int crtc);
99 int radeon_enable_vblank_kms(struct drm_device *dev, int crtc);
100 void radeon_disable_vblank_kms(struct drm_device *dev, int crtc);
101 int radeon_get_vblank_timestamp_kms(struct drm_device *dev, int crtc,
102                                     int *max_error,
103                                     struct timeval *vblank_time,
104                                     unsigned flags);
105 void radeon_driver_irq_preinstall_kms(struct drm_device *dev);
106 int radeon_driver_irq_postinstall_kms(struct drm_device *dev);
107 void radeon_driver_irq_uninstall_kms(struct drm_device *dev);
108 irqreturn_t radeon_driver_irq_handler_kms(int irq, void *arg);
109 void radeon_gem_object_free(struct drm_gem_object *obj);
110 int radeon_gem_object_open(struct drm_gem_object *obj,
111                                 struct drm_file *file_priv);
112 void radeon_gem_object_close(struct drm_gem_object *obj,
113                                 struct drm_file *file_priv);
114 extern int radeon_get_crtc_scanoutpos(struct drm_device *dev, int crtc,
115                                       unsigned int flags,
116                                       int *vpos, int *hpos, ktime_t *stime,
117                                       ktime_t *etime);
118 extern bool radeon_is_px(struct drm_device *dev);
119 extern const struct drm_ioctl_desc radeon_ioctls_kms[];
120 extern int radeon_max_kms_ioctl;
121 int radeon_mmap(struct file *filp, struct vm_area_struct *vma);
122 int radeon_mode_dumb_mmap(struct drm_file *filp,
123                           struct drm_device *dev,
124                           uint32_t handle, uint64_t *offset_p);
125 int radeon_mode_dumb_create(struct drm_file *file_priv,
126                             struct drm_device *dev,
127                             struct drm_mode_create_dumb *args);
128 struct sg_table *radeon_gem_prime_get_sg_table(struct drm_gem_object *obj);
129 struct drm_gem_object *radeon_gem_prime_import_sg_table(struct drm_device *dev,
130                                                         size_t size,
131                                                         struct sg_table *sg);
132 int radeon_gem_prime_pin(struct drm_gem_object *obj);
133 void radeon_gem_prime_unpin(struct drm_gem_object *obj);
134 void *radeon_gem_prime_vmap(struct drm_gem_object *obj);
135 void radeon_gem_prime_vunmap(struct drm_gem_object *obj, void *vaddr);
136 extern long radeon_kms_compat_ioctl(struct file *filp, unsigned int cmd,
137                                     unsigned long arg);
138
139 #if defined(CONFIG_DEBUG_FS)
140 int radeon_debugfs_init(struct drm_minor *minor);
141 void radeon_debugfs_cleanup(struct drm_minor *minor);
142 #endif
143
144 /* atpx handler */
145 #if defined(CONFIG_VGA_SWITCHEROO)
146 void radeon_register_atpx_handler(void);
147 void radeon_unregister_atpx_handler(void);
148 #else
149 static inline void radeon_register_atpx_handler(void) {}
150 static inline void radeon_unregister_atpx_handler(void) {}
151 #endif
152
153 int radeon_no_wb;
154 int radeon_modeset = -1;
155 int radeon_dynclks = -1;
156 int radeon_r4xx_atom = 0;
157 int radeon_agpmode = 0;
158 int radeon_vram_limit = 0;
159 int radeon_gart_size = -1; /* auto */
160 int radeon_benchmarking = 0;
161 int radeon_testing = 0;
162 int radeon_connector_table = 0;
163 int radeon_tv = 1;
164 int radeon_audio = -1;
165 int radeon_disp_priority = 0;
166 int radeon_hw_i2c = 0;
167 int radeon_pcie_gen2 = -1;
168 int radeon_msi = -1;
169 int radeon_lockup_timeout = 10000;
170 int radeon_fastfb = 0;
171 int radeon_dpm = -1;
172 int radeon_aspm = -1;
173 int radeon_runtime_pm = -1;
174 int radeon_hard_reset = 0;
175 int radeon_vm_size = 4096;
176 int radeon_vm_block_size = 9;
177
178 MODULE_PARM_DESC(no_wb, "Disable AGP writeback for scratch registers");
179 module_param_named(no_wb, radeon_no_wb, int, 0444);
180
181 MODULE_PARM_DESC(modeset, "Disable/Enable modesetting");
182 module_param_named(modeset, radeon_modeset, int, 0400);
183
184 MODULE_PARM_DESC(dynclks, "Disable/Enable dynamic clocks");
185 module_param_named(dynclks, radeon_dynclks, int, 0444);
186
187 MODULE_PARM_DESC(r4xx_atom, "Enable ATOMBIOS modesetting for R4xx");
188 module_param_named(r4xx_atom, radeon_r4xx_atom, int, 0444);
189
190 MODULE_PARM_DESC(vramlimit, "Restrict VRAM for testing, in megabytes");
191 module_param_named(vramlimit, radeon_vram_limit, int, 0600);
192
193 MODULE_PARM_DESC(agpmode, "AGP Mode (-1 == PCI)");
194 module_param_named(agpmode, radeon_agpmode, int, 0444);
195
196 MODULE_PARM_DESC(gartsize, "Size of PCIE/IGP gart to setup in megabytes (32, 64, etc., -1 = auto)");
197 module_param_named(gartsize, radeon_gart_size, int, 0600);
198
199 MODULE_PARM_DESC(benchmark, "Run benchmark");
200 module_param_named(benchmark, radeon_benchmarking, int, 0444);
201
202 MODULE_PARM_DESC(test, "Run tests");
203 module_param_named(test, radeon_testing, int, 0444);
204
205 MODULE_PARM_DESC(connector_table, "Force connector table");
206 module_param_named(connector_table, radeon_connector_table, int, 0444);
207
208 MODULE_PARM_DESC(tv, "TV enable (0 = disable)");
209 module_param_named(tv, radeon_tv, int, 0444);
210
211 MODULE_PARM_DESC(audio, "Audio enable (-1 = auto, 0 = disable, 1 = enable)");
212 module_param_named(audio, radeon_audio, int, 0444);
213
214 MODULE_PARM_DESC(disp_priority, "Display Priority (0 = auto, 1 = normal, 2 = high)");
215 module_param_named(disp_priority, radeon_disp_priority, int, 0444);
216
217 MODULE_PARM_DESC(hw_i2c, "hw i2c engine enable (0 = disable)");
218 module_param_named(hw_i2c, radeon_hw_i2c, int, 0444);
219
220 MODULE_PARM_DESC(pcie_gen2, "PCIE Gen2 mode (-1 = auto, 0 = disable, 1 = enable)");
221 module_param_named(pcie_gen2, radeon_pcie_gen2, int, 0444);
222
223 MODULE_PARM_DESC(msi, "MSI support (1 = enable, 0 = disable, -1 = auto)");
224 module_param_named(msi, radeon_msi, int, 0444);
225
226 MODULE_PARM_DESC(lockup_timeout, "GPU lockup timeout in ms (defaul 10000 = 10 seconds, 0 = disable)");
227 module_param_named(lockup_timeout, radeon_lockup_timeout, int, 0444);
228
229 MODULE_PARM_DESC(fastfb, "Direct FB access for IGP chips (0 = disable, 1 = enable)");
230 module_param_named(fastfb, radeon_fastfb, int, 0444);
231
232 MODULE_PARM_DESC(dpm, "DPM support (1 = enable, 0 = disable, -1 = auto)");
233 module_param_named(dpm, radeon_dpm, int, 0444);
234
235 MODULE_PARM_DESC(aspm, "ASPM support (1 = enable, 0 = disable, -1 = auto)");
236 module_param_named(aspm, radeon_aspm, int, 0444);
237
238 MODULE_PARM_DESC(runpm, "PX runtime pm (1 = force enable, 0 = disable, -1 = PX only default)");
239 module_param_named(runpm, radeon_runtime_pm, int, 0444);
240
241 MODULE_PARM_DESC(hard_reset, "PCI config reset (1 = force enable, 0 = disable (default))");
242 module_param_named(hard_reset, radeon_hard_reset, int, 0444);
243
244 MODULE_PARM_DESC(vm_size, "VM address space size in megabytes (default 4GB)");
245 module_param_named(vm_size, radeon_vm_size, int, 0444);
246
247 MODULE_PARM_DESC(vm_block_size, "VM page table size in bits (default 9)");
248 module_param_named(vm_block_size, radeon_vm_block_size, int, 0444);
249
250 static struct pci_device_id pciidlist[] = {
251         radeon_PCI_IDS
252 };
253
254 MODULE_DEVICE_TABLE(pci, pciidlist);
255
256 #ifdef CONFIG_DRM_RADEON_UMS
257
258 static int radeon_suspend(struct drm_device *dev, pm_message_t state)
259 {
260         drm_radeon_private_t *dev_priv = dev->dev_private;
261
262         if ((dev_priv->flags & RADEON_FAMILY_MASK) >= CHIP_R600)
263                 return 0;
264
265         /* Disable *all* interrupts */
266         if ((dev_priv->flags & RADEON_FAMILY_MASK) >= CHIP_RS600)
267                 RADEON_WRITE(R500_DxMODE_INT_MASK, 0);
268         RADEON_WRITE(RADEON_GEN_INT_CNTL, 0);
269         return 0;
270 }
271
272 static int radeon_resume(struct drm_device *dev)
273 {
274         drm_radeon_private_t *dev_priv = dev->dev_private;
275
276         if ((dev_priv->flags & RADEON_FAMILY_MASK) >= CHIP_R600)
277                 return 0;
278
279         /* Restore interrupt registers */
280         if ((dev_priv->flags & RADEON_FAMILY_MASK) >= CHIP_RS600)
281                 RADEON_WRITE(R500_DxMODE_INT_MASK, dev_priv->r500_disp_irq_reg);
282         RADEON_WRITE(RADEON_GEN_INT_CNTL, dev_priv->irq_enable_reg);
283         return 0;
284 }
285
286
287 static const struct file_operations radeon_driver_old_fops = {
288         .owner = THIS_MODULE,
289         .open = drm_open,
290         .release = drm_release,
291         .unlocked_ioctl = drm_ioctl,
292         .mmap = drm_mmap,
293         .poll = drm_poll,
294         .read = drm_read,
295 #ifdef CONFIG_COMPAT
296         .compat_ioctl = radeon_compat_ioctl,
297 #endif
298         .llseek = noop_llseek,
299 };
300
301 static struct drm_driver driver_old = {
302         .driver_features =
303             DRIVER_USE_AGP | DRIVER_PCI_DMA | DRIVER_SG |
304             DRIVER_HAVE_IRQ | DRIVER_HAVE_DMA | DRIVER_IRQ_SHARED,
305         .dev_priv_size = sizeof(drm_radeon_buf_priv_t),
306         .load = radeon_driver_load,
307         .firstopen = radeon_driver_firstopen,
308         .open = radeon_driver_open,
309         .preclose = radeon_driver_preclose,
310         .postclose = radeon_driver_postclose,
311         .lastclose = radeon_driver_lastclose,
312         .unload = radeon_driver_unload,
313         .suspend = radeon_suspend,
314         .resume = radeon_resume,
315         .get_vblank_counter = radeon_get_vblank_counter,
316         .enable_vblank = radeon_enable_vblank,
317         .disable_vblank = radeon_disable_vblank,
318         .master_create = radeon_master_create,
319         .master_destroy = radeon_master_destroy,
320         .irq_preinstall = radeon_driver_irq_preinstall,
321         .irq_postinstall = radeon_driver_irq_postinstall,
322         .irq_uninstall = radeon_driver_irq_uninstall,
323         .irq_handler = radeon_driver_irq_handler,
324         .ioctls = radeon_ioctls,
325         .dma_ioctl = radeon_cp_buffers,
326         .fops = &radeon_driver_old_fops,
327         .name = DRIVER_NAME,
328         .desc = DRIVER_DESC,
329         .date = DRIVER_DATE,
330         .major = DRIVER_MAJOR,
331         .minor = DRIVER_MINOR,
332         .patchlevel = DRIVER_PATCHLEVEL,
333 };
334
335 #endif
336
337 static struct drm_driver kms_driver;
338
339 static int radeon_kick_out_firmware_fb(struct pci_dev *pdev)
340 {
341         struct apertures_struct *ap;
342         bool primary = false;
343
344         ap = alloc_apertures(1);
345         if (!ap)
346                 return -ENOMEM;
347
348         ap->ranges[0].base = pci_resource_start(pdev, 0);
349         ap->ranges[0].size = pci_resource_len(pdev, 0);
350
351 #ifdef CONFIG_X86
352         primary = pdev->resource[PCI_ROM_RESOURCE].flags & IORESOURCE_ROM_SHADOW;
353 #endif
354         remove_conflicting_framebuffers(ap, "radeondrmfb", primary);
355         kfree(ap);
356
357         return 0;
358 }
359
360 static int radeon_pci_probe(struct pci_dev *pdev,
361                             const struct pci_device_id *ent)
362 {
363         int ret;
364
365         /* Get rid of things like offb */
366         ret = radeon_kick_out_firmware_fb(pdev);
367         if (ret)
368                 return ret;
369
370         return drm_get_pci_dev(pdev, ent, &kms_driver);
371 }
372
373 static void
374 radeon_pci_remove(struct pci_dev *pdev)
375 {
376         struct drm_device *dev = pci_get_drvdata(pdev);
377
378         drm_put_dev(dev);
379 }
380
381 static int radeon_pmops_suspend(struct device *dev)
382 {
383         struct pci_dev *pdev = to_pci_dev(dev);
384         struct drm_device *drm_dev = pci_get_drvdata(pdev);
385         return radeon_suspend_kms(drm_dev, true, true);
386 }
387
388 static int radeon_pmops_resume(struct device *dev)
389 {
390         struct pci_dev *pdev = to_pci_dev(dev);
391         struct drm_device *drm_dev = pci_get_drvdata(pdev);
392         return radeon_resume_kms(drm_dev, true, true);
393 }
394
395 static int radeon_pmops_freeze(struct device *dev)
396 {
397         struct pci_dev *pdev = to_pci_dev(dev);
398         struct drm_device *drm_dev = pci_get_drvdata(pdev);
399         return radeon_suspend_kms(drm_dev, false, true);
400 }
401
402 static int radeon_pmops_thaw(struct device *dev)
403 {
404         struct pci_dev *pdev = to_pci_dev(dev);
405         struct drm_device *drm_dev = pci_get_drvdata(pdev);
406         return radeon_resume_kms(drm_dev, false, true);
407 }
408
409 static int radeon_pmops_runtime_suspend(struct device *dev)
410 {
411         struct pci_dev *pdev = to_pci_dev(dev);
412         struct drm_device *drm_dev = pci_get_drvdata(pdev);
413         int ret;
414
415         if (!radeon_is_px(drm_dev)) {
416                 pm_runtime_forbid(dev);
417                 return -EBUSY;
418         }
419
420         drm_dev->switch_power_state = DRM_SWITCH_POWER_CHANGING;
421         drm_kms_helper_poll_disable(drm_dev);
422         vga_switcheroo_set_dynamic_switch(pdev, VGA_SWITCHEROO_OFF);
423
424         ret = radeon_suspend_kms(drm_dev, false, false);
425         pci_save_state(pdev);
426         pci_disable_device(pdev);
427         pci_set_power_state(pdev, PCI_D3cold);
428         drm_dev->switch_power_state = DRM_SWITCH_POWER_DYNAMIC_OFF;
429
430         return 0;
431 }
432
433 static int radeon_pmops_runtime_resume(struct device *dev)
434 {
435         struct pci_dev *pdev = to_pci_dev(dev);
436         struct drm_device *drm_dev = pci_get_drvdata(pdev);
437         int ret;
438
439         if (!radeon_is_px(drm_dev))
440                 return -EINVAL;
441
442         drm_dev->switch_power_state = DRM_SWITCH_POWER_CHANGING;
443
444         pci_set_power_state(pdev, PCI_D0);
445         pci_restore_state(pdev);
446         ret = pci_enable_device(pdev);
447         if (ret)
448                 return ret;
449         pci_set_master(pdev);
450
451         ret = radeon_resume_kms(drm_dev, false, false);
452         drm_kms_helper_poll_enable(drm_dev);
453         vga_switcheroo_set_dynamic_switch(pdev, VGA_SWITCHEROO_ON);
454         drm_dev->switch_power_state = DRM_SWITCH_POWER_ON;
455         return 0;
456 }
457
458 static int radeon_pmops_runtime_idle(struct device *dev)
459 {
460         struct pci_dev *pdev = to_pci_dev(dev);
461         struct drm_device *drm_dev = pci_get_drvdata(pdev);
462         struct drm_crtc *crtc;
463
464         if (!radeon_is_px(drm_dev)) {
465                 pm_runtime_forbid(dev);
466                 return -EBUSY;
467         }
468
469         list_for_each_entry(crtc, &drm_dev->mode_config.crtc_list, head) {
470                 if (crtc->enabled) {
471                         DRM_DEBUG_DRIVER("failing to power off - crtc active\n");
472                         return -EBUSY;
473                 }
474         }
475
476         pm_runtime_mark_last_busy(dev);
477         pm_runtime_autosuspend(dev);
478         /* we don't want the main rpm_idle to call suspend - we want to autosuspend */
479         return 1;
480 }
481
482 long radeon_drm_ioctl(struct file *filp,
483                       unsigned int cmd, unsigned long arg)
484 {
485         struct drm_file *file_priv = filp->private_data;
486         struct drm_device *dev;
487         long ret;
488         dev = file_priv->minor->dev;
489         ret = pm_runtime_get_sync(dev->dev);
490         if (ret < 0)
491                 return ret;
492
493         ret = drm_ioctl(filp, cmd, arg);
494         
495         pm_runtime_mark_last_busy(dev->dev);
496         pm_runtime_put_autosuspend(dev->dev);
497         return ret;
498 }
499
500 static const struct dev_pm_ops radeon_pm_ops = {
501         .suspend = radeon_pmops_suspend,
502         .resume = radeon_pmops_resume,
503         .freeze = radeon_pmops_freeze,
504         .thaw = radeon_pmops_thaw,
505         .poweroff = radeon_pmops_freeze,
506         .restore = radeon_pmops_resume,
507         .runtime_suspend = radeon_pmops_runtime_suspend,
508         .runtime_resume = radeon_pmops_runtime_resume,
509         .runtime_idle = radeon_pmops_runtime_idle,
510 };
511
512 static const struct file_operations radeon_driver_kms_fops = {
513         .owner = THIS_MODULE,
514         .open = drm_open,
515         .release = drm_release,
516         .unlocked_ioctl = radeon_drm_ioctl,
517         .mmap = radeon_mmap,
518         .poll = drm_poll,
519         .read = drm_read,
520 #ifdef CONFIG_COMPAT
521         .compat_ioctl = radeon_kms_compat_ioctl,
522 #endif
523 };
524
525 static struct drm_driver kms_driver = {
526         .driver_features =
527             DRIVER_USE_AGP |
528             DRIVER_HAVE_IRQ | DRIVER_IRQ_SHARED | DRIVER_GEM |
529             DRIVER_PRIME | DRIVER_RENDER,
530         .load = radeon_driver_load_kms,
531         .open = radeon_driver_open_kms,
532         .preclose = radeon_driver_preclose_kms,
533         .postclose = radeon_driver_postclose_kms,
534         .lastclose = radeon_driver_lastclose_kms,
535         .unload = radeon_driver_unload_kms,
536         .get_vblank_counter = radeon_get_vblank_counter_kms,
537         .enable_vblank = radeon_enable_vblank_kms,
538         .disable_vblank = radeon_disable_vblank_kms,
539         .get_vblank_timestamp = radeon_get_vblank_timestamp_kms,
540         .get_scanout_position = radeon_get_crtc_scanoutpos,
541 #if defined(CONFIG_DEBUG_FS)
542         .debugfs_init = radeon_debugfs_init,
543         .debugfs_cleanup = radeon_debugfs_cleanup,
544 #endif
545         .irq_preinstall = radeon_driver_irq_preinstall_kms,
546         .irq_postinstall = radeon_driver_irq_postinstall_kms,
547         .irq_uninstall = radeon_driver_irq_uninstall_kms,
548         .irq_handler = radeon_driver_irq_handler_kms,
549         .ioctls = radeon_ioctls_kms,
550         .gem_free_object = radeon_gem_object_free,
551         .gem_open_object = radeon_gem_object_open,
552         .gem_close_object = radeon_gem_object_close,
553         .dumb_create = radeon_mode_dumb_create,
554         .dumb_map_offset = radeon_mode_dumb_mmap,
555         .dumb_destroy = drm_gem_dumb_destroy,
556         .fops = &radeon_driver_kms_fops,
557
558         .prime_handle_to_fd = drm_gem_prime_handle_to_fd,
559         .prime_fd_to_handle = drm_gem_prime_fd_to_handle,
560         .gem_prime_export = drm_gem_prime_export,
561         .gem_prime_import = drm_gem_prime_import,
562         .gem_prime_pin = radeon_gem_prime_pin,
563         .gem_prime_unpin = radeon_gem_prime_unpin,
564         .gem_prime_get_sg_table = radeon_gem_prime_get_sg_table,
565         .gem_prime_import_sg_table = radeon_gem_prime_import_sg_table,
566         .gem_prime_vmap = radeon_gem_prime_vmap,
567         .gem_prime_vunmap = radeon_gem_prime_vunmap,
568
569         .name = DRIVER_NAME,
570         .desc = DRIVER_DESC,
571         .date = DRIVER_DATE,
572         .major = KMS_DRIVER_MAJOR,
573         .minor = KMS_DRIVER_MINOR,
574         .patchlevel = KMS_DRIVER_PATCHLEVEL,
575 };
576
577 static struct drm_driver *driver;
578 static struct pci_driver *pdriver;
579
580 #ifdef CONFIG_DRM_RADEON_UMS
581 static struct pci_driver radeon_pci_driver = {
582         .name = DRIVER_NAME,
583         .id_table = pciidlist,
584 };
585 #endif
586
587 static struct pci_driver radeon_kms_pci_driver = {
588         .name = DRIVER_NAME,
589         .id_table = pciidlist,
590         .probe = radeon_pci_probe,
591         .remove = radeon_pci_remove,
592         .driver.pm = &radeon_pm_ops,
593 };
594
595 static int __init radeon_init(void)
596 {
597 #ifdef CONFIG_VGA_CONSOLE
598         if (vgacon_text_force() && radeon_modeset == -1) {
599                 DRM_INFO("VGACON disable radeon kernel modesetting.\n");
600                 radeon_modeset = 0;
601         }
602 #endif
603         /* set to modesetting by default if not nomodeset */
604         if (radeon_modeset == -1)
605                 radeon_modeset = 1;
606
607         if (radeon_modeset == 1) {
608                 DRM_INFO("radeon kernel modesetting enabled.\n");
609                 driver = &kms_driver;
610                 pdriver = &radeon_kms_pci_driver;
611                 driver->driver_features |= DRIVER_MODESET;
612                 driver->num_ioctls = radeon_max_kms_ioctl;
613                 radeon_register_atpx_handler();
614
615         } else {
616 #ifdef CONFIG_DRM_RADEON_UMS
617                 DRM_INFO("radeon userspace modesetting enabled.\n");
618                 driver = &driver_old;
619                 pdriver = &radeon_pci_driver;
620                 driver->driver_features &= ~DRIVER_MODESET;
621                 driver->num_ioctls = radeon_max_ioctl;
622 #else
623                 DRM_ERROR("No UMS support in radeon module!\n");
624                 return -EINVAL;
625 #endif
626         }
627
628         /* let modprobe override vga console setting */
629         return drm_pci_init(driver, pdriver);
630 }
631
632 static void __exit radeon_exit(void)
633 {
634         drm_pci_exit(driver, pdriver);
635         radeon_unregister_atpx_handler();
636 }
637
638 module_init(radeon_init);
639 module_exit(radeon_exit);
640
641 MODULE_AUTHOR(DRIVER_AUTHOR);
642 MODULE_DESCRIPTION(DRIVER_DESC);
643 MODULE_LICENSE("GPL and additional rights");