drm/radeon: rename radeon_cs_reloc to radeon_bo_list
[firefly-linux-kernel-4.4.55.git] / drivers / gpu / drm / radeon / radeon_vm.c
1 /*
2  * Copyright 2008 Advanced Micro Devices, Inc.
3  * Copyright 2008 Red Hat Inc.
4  * Copyright 2009 Jerome Glisse.
5  *
6  * Permission is hereby granted, free of charge, to any person obtaining a
7  * copy of this software and associated documentation files (the "Software"),
8  * to deal in the Software without restriction, including without limitation
9  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
10  * and/or sell copies of the Software, and to permit persons to whom the
11  * Software is furnished to do so, subject to the following conditions:
12  *
13  * The above copyright notice and this permission notice shall be included in
14  * all copies or substantial portions of the Software.
15  *
16  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
17  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
18  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
19  * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR
20  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
21  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
22  * OTHER DEALINGS IN THE SOFTWARE.
23  *
24  * Authors: Dave Airlie
25  *          Alex Deucher
26  *          Jerome Glisse
27  */
28 #include <drm/drmP.h>
29 #include <drm/radeon_drm.h>
30 #include "radeon.h"
31 #include "radeon_trace.h"
32
33 /*
34  * GPUVM
35  * GPUVM is similar to the legacy gart on older asics, however
36  * rather than there being a single global gart table
37  * for the entire GPU, there are multiple VM page tables active
38  * at any given time.  The VM page tables can contain a mix
39  * vram pages and system memory pages and system memory pages
40  * can be mapped as snooped (cached system pages) or unsnooped
41  * (uncached system pages).
42  * Each VM has an ID associated with it and there is a page table
43  * associated with each VMID.  When execting a command buffer,
44  * the kernel tells the the ring what VMID to use for that command
45  * buffer.  VMIDs are allocated dynamically as commands are submitted.
46  * The userspace drivers maintain their own address space and the kernel
47  * sets up their pages tables accordingly when they submit their
48  * command buffers and a VMID is assigned.
49  * Cayman/Trinity support up to 8 active VMs at any given time;
50  * SI supports 16.
51  */
52
53 /**
54  * radeon_vm_num_pde - return the number of page directory entries
55  *
56  * @rdev: radeon_device pointer
57  *
58  * Calculate the number of page directory entries (cayman+).
59  */
60 static unsigned radeon_vm_num_pdes(struct radeon_device *rdev)
61 {
62         return rdev->vm_manager.max_pfn >> radeon_vm_block_size;
63 }
64
65 /**
66  * radeon_vm_directory_size - returns the size of the page directory in bytes
67  *
68  * @rdev: radeon_device pointer
69  *
70  * Calculate the size of the page directory in bytes (cayman+).
71  */
72 static unsigned radeon_vm_directory_size(struct radeon_device *rdev)
73 {
74         return RADEON_GPU_PAGE_ALIGN(radeon_vm_num_pdes(rdev) * 8);
75 }
76
77 /**
78  * radeon_vm_manager_init - init the vm manager
79  *
80  * @rdev: radeon_device pointer
81  *
82  * Init the vm manager (cayman+).
83  * Returns 0 for success, error for failure.
84  */
85 int radeon_vm_manager_init(struct radeon_device *rdev)
86 {
87         int r;
88
89         if (!rdev->vm_manager.enabled) {
90                 r = radeon_asic_vm_init(rdev);
91                 if (r)
92                         return r;
93
94                 rdev->vm_manager.enabled = true;
95         }
96         return 0;
97 }
98
99 /**
100  * radeon_vm_manager_fini - tear down the vm manager
101  *
102  * @rdev: radeon_device pointer
103  *
104  * Tear down the VM manager (cayman+).
105  */
106 void radeon_vm_manager_fini(struct radeon_device *rdev)
107 {
108         int i;
109
110         if (!rdev->vm_manager.enabled)
111                 return;
112
113         for (i = 0; i < RADEON_NUM_VM; ++i)
114                 radeon_fence_unref(&rdev->vm_manager.active[i]);
115         radeon_asic_vm_fini(rdev);
116         rdev->vm_manager.enabled = false;
117 }
118
119 /**
120  * radeon_vm_get_bos - add the vm BOs to a validation list
121  *
122  * @vm: vm providing the BOs
123  * @head: head of validation list
124  *
125  * Add the page directory to the list of BOs to
126  * validate for command submission (cayman+).
127  */
128 struct radeon_bo_list *radeon_vm_get_bos(struct radeon_device *rdev,
129                                           struct radeon_vm *vm,
130                                           struct list_head *head)
131 {
132         struct radeon_bo_list *list;
133         unsigned i, idx;
134
135         list = drm_malloc_ab(vm->max_pde_used + 2,
136                              sizeof(struct radeon_bo_list));
137         if (!list)
138                 return NULL;
139
140         /* add the vm page table to the list */
141         list[0].robj = vm->page_directory;
142         list[0].prefered_domains = RADEON_GEM_DOMAIN_VRAM;
143         list[0].allowed_domains = RADEON_GEM_DOMAIN_VRAM;
144         list[0].tv.bo = &vm->page_directory->tbo;
145         list[0].tv.shared = true;
146         list[0].tiling_flags = 0;
147         list_add(&list[0].tv.head, head);
148
149         for (i = 0, idx = 1; i <= vm->max_pde_used; i++) {
150                 if (!vm->page_tables[i].bo)
151                         continue;
152
153                 list[idx].robj = vm->page_tables[i].bo;
154                 list[idx].prefered_domains = RADEON_GEM_DOMAIN_VRAM;
155                 list[idx].allowed_domains = RADEON_GEM_DOMAIN_VRAM;
156                 list[idx].tv.bo = &list[idx].robj->tbo;
157                 list[idx].tv.shared = true;
158                 list[idx].tiling_flags = 0;
159                 list_add(&list[idx++].tv.head, head);
160         }
161
162         return list;
163 }
164
165 /**
166  * radeon_vm_grab_id - allocate the next free VMID
167  *
168  * @rdev: radeon_device pointer
169  * @vm: vm to allocate id for
170  * @ring: ring we want to submit job to
171  *
172  * Allocate an id for the vm (cayman+).
173  * Returns the fence we need to sync to (if any).
174  *
175  * Global and local mutex must be locked!
176  */
177 struct radeon_fence *radeon_vm_grab_id(struct radeon_device *rdev,
178                                        struct radeon_vm *vm, int ring)
179 {
180         struct radeon_fence *best[RADEON_NUM_RINGS] = {};
181         struct radeon_vm_id *vm_id = &vm->ids[ring];
182
183         unsigned choices[2] = {};
184         unsigned i;
185
186         /* check if the id is still valid */
187         if (vm_id->id && vm_id->last_id_use &&
188             vm_id->last_id_use == rdev->vm_manager.active[vm_id->id])
189                 return NULL;
190
191         /* we definately need to flush */
192         vm_id->pd_gpu_addr = ~0ll;
193
194         /* skip over VMID 0, since it is the system VM */
195         for (i = 1; i < rdev->vm_manager.nvm; ++i) {
196                 struct radeon_fence *fence = rdev->vm_manager.active[i];
197
198                 if (fence == NULL) {
199                         /* found a free one */
200                         vm_id->id = i;
201                         trace_radeon_vm_grab_id(i, ring);
202                         return NULL;
203                 }
204
205                 if (radeon_fence_is_earlier(fence, best[fence->ring])) {
206                         best[fence->ring] = fence;
207                         choices[fence->ring == ring ? 0 : 1] = i;
208                 }
209         }
210
211         for (i = 0; i < 2; ++i) {
212                 if (choices[i]) {
213                         vm_id->id = choices[i];
214                         trace_radeon_vm_grab_id(choices[i], ring);
215                         return rdev->vm_manager.active[choices[i]];
216                 }
217         }
218
219         /* should never happen */
220         BUG();
221         return NULL;
222 }
223
224 /**
225  * radeon_vm_flush - hardware flush the vm
226  *
227  * @rdev: radeon_device pointer
228  * @vm: vm we want to flush
229  * @ring: ring to use for flush
230  * @updates: last vm update that is waited for
231  *
232  * Flush the vm (cayman+).
233  *
234  * Global and local mutex must be locked!
235  */
236 void radeon_vm_flush(struct radeon_device *rdev,
237                      struct radeon_vm *vm,
238                      int ring, struct radeon_fence *updates)
239 {
240         uint64_t pd_addr = radeon_bo_gpu_offset(vm->page_directory);
241         struct radeon_vm_id *vm_id = &vm->ids[ring];
242
243         if (pd_addr != vm_id->pd_gpu_addr || !vm_id->flushed_updates ||
244             radeon_fence_is_earlier(vm_id->flushed_updates, updates)) {
245
246                 trace_radeon_vm_flush(pd_addr, ring, vm->ids[ring].id);
247                 radeon_fence_unref(&vm_id->flushed_updates);
248                 vm_id->flushed_updates = radeon_fence_ref(updates);
249                 vm_id->pd_gpu_addr = pd_addr;
250                 radeon_ring_vm_flush(rdev, &rdev->ring[ring],
251                                      vm_id->id, vm_id->pd_gpu_addr);
252
253         }
254 }
255
256 /**
257  * radeon_vm_fence - remember fence for vm
258  *
259  * @rdev: radeon_device pointer
260  * @vm: vm we want to fence
261  * @fence: fence to remember
262  *
263  * Fence the vm (cayman+).
264  * Set the fence used to protect page table and id.
265  *
266  * Global and local mutex must be locked!
267  */
268 void radeon_vm_fence(struct radeon_device *rdev,
269                      struct radeon_vm *vm,
270                      struct radeon_fence *fence)
271 {
272         unsigned vm_id = vm->ids[fence->ring].id;
273
274         radeon_fence_unref(&rdev->vm_manager.active[vm_id]);
275         rdev->vm_manager.active[vm_id] = radeon_fence_ref(fence);
276
277         radeon_fence_unref(&vm->ids[fence->ring].last_id_use);
278         vm->ids[fence->ring].last_id_use = radeon_fence_ref(fence);
279 }
280
281 /**
282  * radeon_vm_bo_find - find the bo_va for a specific vm & bo
283  *
284  * @vm: requested vm
285  * @bo: requested buffer object
286  *
287  * Find @bo inside the requested vm (cayman+).
288  * Search inside the @bos vm list for the requested vm
289  * Returns the found bo_va or NULL if none is found
290  *
291  * Object has to be reserved!
292  */
293 struct radeon_bo_va *radeon_vm_bo_find(struct radeon_vm *vm,
294                                        struct radeon_bo *bo)
295 {
296         struct radeon_bo_va *bo_va;
297
298         list_for_each_entry(bo_va, &bo->va, bo_list) {
299                 if (bo_va->vm == vm) {
300                         return bo_va;
301                 }
302         }
303         return NULL;
304 }
305
306 /**
307  * radeon_vm_bo_add - add a bo to a specific vm
308  *
309  * @rdev: radeon_device pointer
310  * @vm: requested vm
311  * @bo: radeon buffer object
312  *
313  * Add @bo into the requested vm (cayman+).
314  * Add @bo to the list of bos associated with the vm
315  * Returns newly added bo_va or NULL for failure
316  *
317  * Object has to be reserved!
318  */
319 struct radeon_bo_va *radeon_vm_bo_add(struct radeon_device *rdev,
320                                       struct radeon_vm *vm,
321                                       struct radeon_bo *bo)
322 {
323         struct radeon_bo_va *bo_va;
324
325         bo_va = kzalloc(sizeof(struct radeon_bo_va), GFP_KERNEL);
326         if (bo_va == NULL) {
327                 return NULL;
328         }
329         bo_va->vm = vm;
330         bo_va->bo = bo;
331         bo_va->it.start = 0;
332         bo_va->it.last = 0;
333         bo_va->flags = 0;
334         bo_va->addr = 0;
335         bo_va->ref_count = 1;
336         INIT_LIST_HEAD(&bo_va->bo_list);
337         INIT_LIST_HEAD(&bo_va->vm_status);
338
339         mutex_lock(&vm->mutex);
340         list_add_tail(&bo_va->bo_list, &bo->va);
341         mutex_unlock(&vm->mutex);
342
343         return bo_va;
344 }
345
346 /**
347  * radeon_vm_set_pages - helper to call the right asic function
348  *
349  * @rdev: radeon_device pointer
350  * @ib: indirect buffer to fill with commands
351  * @pe: addr of the page entry
352  * @addr: dst addr to write into pe
353  * @count: number of page entries to update
354  * @incr: increase next addr by incr bytes
355  * @flags: hw access flags
356  *
357  * Traces the parameters and calls the right asic functions
358  * to setup the page table using the DMA.
359  */
360 static void radeon_vm_set_pages(struct radeon_device *rdev,
361                                 struct radeon_ib *ib,
362                                 uint64_t pe,
363                                 uint64_t addr, unsigned count,
364                                 uint32_t incr, uint32_t flags)
365 {
366         trace_radeon_vm_set_page(pe, addr, count, incr, flags);
367
368         if ((flags & R600_PTE_GART_MASK) == R600_PTE_GART_MASK) {
369                 uint64_t src = rdev->gart.table_addr + (addr >> 12) * 8;
370                 radeon_asic_vm_copy_pages(rdev, ib, pe, src, count);
371
372         } else if ((flags & R600_PTE_SYSTEM) || (count < 3)) {
373                 radeon_asic_vm_write_pages(rdev, ib, pe, addr,
374                                            count, incr, flags);
375
376         } else {
377                 radeon_asic_vm_set_pages(rdev, ib, pe, addr,
378                                          count, incr, flags);
379         }
380 }
381
382 /**
383  * radeon_vm_clear_bo - initially clear the page dir/table
384  *
385  * @rdev: radeon_device pointer
386  * @bo: bo to clear
387  */
388 static int radeon_vm_clear_bo(struct radeon_device *rdev,
389                               struct radeon_bo *bo)
390 {
391         struct radeon_ib ib;
392         unsigned entries;
393         uint64_t addr;
394         int r;
395
396         r = radeon_bo_reserve(bo, false);
397         if (r)
398                 return r;
399
400         r = ttm_bo_validate(&bo->tbo, &bo->placement, true, false);
401         if (r)
402                 goto error_unreserve;
403
404         addr = radeon_bo_gpu_offset(bo);
405         entries = radeon_bo_size(bo) / 8;
406
407         r = radeon_ib_get(rdev, R600_RING_TYPE_DMA_INDEX, &ib, NULL, 256);
408         if (r)
409                 goto error_unreserve;
410
411         ib.length_dw = 0;
412
413         radeon_vm_set_pages(rdev, &ib, addr, 0, entries, 0, 0);
414         radeon_asic_vm_pad_ib(rdev, &ib);
415         WARN_ON(ib.length_dw > 64);
416
417         r = radeon_ib_schedule(rdev, &ib, NULL, false);
418         if (r)
419                 goto error_free;
420
421         ib.fence->is_vm_update = true;
422         radeon_bo_fence(bo, ib.fence, false);
423
424 error_free:
425         radeon_ib_free(rdev, &ib);
426
427 error_unreserve:
428         radeon_bo_unreserve(bo);
429         return r;
430 }
431
432 /**
433  * radeon_vm_bo_set_addr - set bos virtual address inside a vm
434  *
435  * @rdev: radeon_device pointer
436  * @bo_va: bo_va to store the address
437  * @soffset: requested offset of the buffer in the VM address space
438  * @flags: attributes of pages (read/write/valid/etc.)
439  *
440  * Set offset of @bo_va (cayman+).
441  * Validate and set the offset requested within the vm address space.
442  * Returns 0 for success, error for failure.
443  *
444  * Object has to be reserved and gets unreserved by this function!
445  */
446 int radeon_vm_bo_set_addr(struct radeon_device *rdev,
447                           struct radeon_bo_va *bo_va,
448                           uint64_t soffset,
449                           uint32_t flags)
450 {
451         uint64_t size = radeon_bo_size(bo_va->bo);
452         struct radeon_vm *vm = bo_va->vm;
453         unsigned last_pfn, pt_idx;
454         uint64_t eoffset;
455         int r;
456
457         if (soffset) {
458                 /* make sure object fit at this offset */
459                 eoffset = soffset + size;
460                 if (soffset >= eoffset) {
461                         return -EINVAL;
462                 }
463
464                 last_pfn = eoffset / RADEON_GPU_PAGE_SIZE;
465                 if (last_pfn > rdev->vm_manager.max_pfn) {
466                         dev_err(rdev->dev, "va above limit (0x%08X > 0x%08X)\n",
467                                 last_pfn, rdev->vm_manager.max_pfn);
468                         return -EINVAL;
469                 }
470
471         } else {
472                 eoffset = last_pfn = 0;
473         }
474
475         mutex_lock(&vm->mutex);
476         if (bo_va->it.start || bo_va->it.last) {
477                 if (bo_va->addr) {
478                         /* add a clone of the bo_va to clear the old address */
479                         struct radeon_bo_va *tmp;
480                         tmp = kzalloc(sizeof(struct radeon_bo_va), GFP_KERNEL);
481                         if (!tmp) {
482                                 mutex_unlock(&vm->mutex);
483                                 return -ENOMEM;
484                         }
485                         tmp->it.start = bo_va->it.start;
486                         tmp->it.last = bo_va->it.last;
487                         tmp->vm = vm;
488                         tmp->addr = bo_va->addr;
489                         tmp->bo = radeon_bo_ref(bo_va->bo);
490                         list_add(&tmp->vm_status, &vm->freed);
491                 }
492
493                 interval_tree_remove(&bo_va->it, &vm->va);
494                 bo_va->it.start = 0;
495                 bo_va->it.last = 0;
496         }
497
498         soffset /= RADEON_GPU_PAGE_SIZE;
499         eoffset /= RADEON_GPU_PAGE_SIZE;
500         if (soffset || eoffset) {
501                 struct interval_tree_node *it;
502                 it = interval_tree_iter_first(&vm->va, soffset, eoffset - 1);
503                 if (it) {
504                         struct radeon_bo_va *tmp;
505                         tmp = container_of(it, struct radeon_bo_va, it);
506                         /* bo and tmp overlap, invalid offset */
507                         dev_err(rdev->dev, "bo %p va 0x%010Lx conflict with "
508                                 "(bo %p 0x%010lx 0x%010lx)\n", bo_va->bo,
509                                 soffset, tmp->bo, tmp->it.start, tmp->it.last);
510                         mutex_unlock(&vm->mutex);
511                         return -EINVAL;
512                 }
513                 bo_va->it.start = soffset;
514                 bo_va->it.last = eoffset - 1;
515                 interval_tree_insert(&bo_va->it, &vm->va);
516         }
517
518         bo_va->flags = flags;
519         bo_va->addr = 0;
520
521         soffset >>= radeon_vm_block_size;
522         eoffset >>= radeon_vm_block_size;
523
524         BUG_ON(eoffset >= radeon_vm_num_pdes(rdev));
525
526         if (eoffset > vm->max_pde_used)
527                 vm->max_pde_used = eoffset;
528
529         radeon_bo_unreserve(bo_va->bo);
530
531         /* walk over the address space and allocate the page tables */
532         for (pt_idx = soffset; pt_idx <= eoffset; ++pt_idx) {
533                 struct radeon_bo *pt;
534
535                 if (vm->page_tables[pt_idx].bo)
536                         continue;
537
538                 /* drop mutex to allocate and clear page table */
539                 mutex_unlock(&vm->mutex);
540
541                 r = radeon_bo_create(rdev, RADEON_VM_PTE_COUNT * 8,
542                                      RADEON_GPU_PAGE_SIZE, true,
543                                      RADEON_GEM_DOMAIN_VRAM, 0,
544                                      NULL, NULL, &pt);
545                 if (r)
546                         return r;
547
548                 r = radeon_vm_clear_bo(rdev, pt);
549                 if (r) {
550                         radeon_bo_unref(&pt);
551                         radeon_bo_reserve(bo_va->bo, false);
552                         return r;
553                 }
554
555                 /* aquire mutex again */
556                 mutex_lock(&vm->mutex);
557                 if (vm->page_tables[pt_idx].bo) {
558                         /* someone else allocated the pt in the meantime */
559                         mutex_unlock(&vm->mutex);
560                         radeon_bo_unref(&pt);
561                         mutex_lock(&vm->mutex);
562                         continue;
563                 }
564
565                 vm->page_tables[pt_idx].addr = 0;
566                 vm->page_tables[pt_idx].bo = pt;
567         }
568
569         mutex_unlock(&vm->mutex);
570         return 0;
571 }
572
573 /**
574  * radeon_vm_map_gart - get the physical address of a gart page
575  *
576  * @rdev: radeon_device pointer
577  * @addr: the unmapped addr
578  *
579  * Look up the physical address of the page that the pte resolves
580  * to (cayman+).
581  * Returns the physical address of the page.
582  */
583 uint64_t radeon_vm_map_gart(struct radeon_device *rdev, uint64_t addr)
584 {
585         uint64_t result;
586
587         /* page table offset */
588         result = rdev->gart.pages_addr[addr >> PAGE_SHIFT];
589
590         /* in case cpu page size != gpu page size*/
591         result |= addr & (~PAGE_MASK);
592
593         return result;
594 }
595
596 /**
597  * radeon_vm_page_flags - translate page flags to what the hw uses
598  *
599  * @flags: flags comming from userspace
600  *
601  * Translate the flags the userspace ABI uses to hw flags.
602  */
603 static uint32_t radeon_vm_page_flags(uint32_t flags)
604 {
605         uint32_t hw_flags = 0;
606         hw_flags |= (flags & RADEON_VM_PAGE_VALID) ? R600_PTE_VALID : 0;
607         hw_flags |= (flags & RADEON_VM_PAGE_READABLE) ? R600_PTE_READABLE : 0;
608         hw_flags |= (flags & RADEON_VM_PAGE_WRITEABLE) ? R600_PTE_WRITEABLE : 0;
609         if (flags & RADEON_VM_PAGE_SYSTEM) {
610                 hw_flags |= R600_PTE_SYSTEM;
611                 hw_flags |= (flags & RADEON_VM_PAGE_SNOOPED) ? R600_PTE_SNOOPED : 0;
612         }
613         return hw_flags;
614 }
615
616 /**
617  * radeon_vm_update_pdes - make sure that page directory is valid
618  *
619  * @rdev: radeon_device pointer
620  * @vm: requested vm
621  * @start: start of GPU address range
622  * @end: end of GPU address range
623  *
624  * Allocates new page tables if necessary
625  * and updates the page directory (cayman+).
626  * Returns 0 for success, error for failure.
627  *
628  * Global and local mutex must be locked!
629  */
630 int radeon_vm_update_page_directory(struct radeon_device *rdev,
631                                     struct radeon_vm *vm)
632 {
633         struct radeon_bo *pd = vm->page_directory;
634         uint64_t pd_addr = radeon_bo_gpu_offset(pd);
635         uint32_t incr = RADEON_VM_PTE_COUNT * 8;
636         uint64_t last_pde = ~0, last_pt = ~0;
637         unsigned count = 0, pt_idx, ndw;
638         struct radeon_ib ib;
639         int r;
640
641         /* padding, etc. */
642         ndw = 64;
643
644         /* assume the worst case */
645         ndw += vm->max_pde_used * 6;
646
647         /* update too big for an IB */
648         if (ndw > 0xfffff)
649                 return -ENOMEM;
650
651         r = radeon_ib_get(rdev, R600_RING_TYPE_DMA_INDEX, &ib, NULL, ndw * 4);
652         if (r)
653                 return r;
654         ib.length_dw = 0;
655
656         /* walk over the address space and update the page directory */
657         for (pt_idx = 0; pt_idx <= vm->max_pde_used; ++pt_idx) {
658                 struct radeon_bo *bo = vm->page_tables[pt_idx].bo;
659                 uint64_t pde, pt;
660
661                 if (bo == NULL)
662                         continue;
663
664                 pt = radeon_bo_gpu_offset(bo);
665                 if (vm->page_tables[pt_idx].addr == pt)
666                         continue;
667                 vm->page_tables[pt_idx].addr = pt;
668
669                 pde = pd_addr + pt_idx * 8;
670                 if (((last_pde + 8 * count) != pde) ||
671                     ((last_pt + incr * count) != pt)) {
672
673                         if (count) {
674                                 radeon_vm_set_pages(rdev, &ib, last_pde,
675                                                     last_pt, count, incr,
676                                                     R600_PTE_VALID);
677                         }
678
679                         count = 1;
680                         last_pde = pde;
681                         last_pt = pt;
682                 } else {
683                         ++count;
684                 }
685         }
686
687         if (count)
688                 radeon_vm_set_pages(rdev, &ib, last_pde, last_pt, count,
689                                     incr, R600_PTE_VALID);
690
691         if (ib.length_dw != 0) {
692                 radeon_asic_vm_pad_ib(rdev, &ib);
693
694                 radeon_sync_resv(rdev, &ib.sync, pd->tbo.resv, true);
695                 WARN_ON(ib.length_dw > ndw);
696                 r = radeon_ib_schedule(rdev, &ib, NULL, false);
697                 if (r) {
698                         radeon_ib_free(rdev, &ib);
699                         return r;
700                 }
701                 ib.fence->is_vm_update = true;
702                 radeon_bo_fence(pd, ib.fence, false);
703         }
704         radeon_ib_free(rdev, &ib);
705
706         return 0;
707 }
708
709 /**
710  * radeon_vm_frag_ptes - add fragment information to PTEs
711  *
712  * @rdev: radeon_device pointer
713  * @ib: IB for the update
714  * @pe_start: first PTE to handle
715  * @pe_end: last PTE to handle
716  * @addr: addr those PTEs should point to
717  * @flags: hw mapping flags
718  *
719  * Global and local mutex must be locked!
720  */
721 static void radeon_vm_frag_ptes(struct radeon_device *rdev,
722                                 struct radeon_ib *ib,
723                                 uint64_t pe_start, uint64_t pe_end,
724                                 uint64_t addr, uint32_t flags)
725 {
726         /**
727          * The MC L1 TLB supports variable sized pages, based on a fragment
728          * field in the PTE. When this field is set to a non-zero value, page
729          * granularity is increased from 4KB to (1 << (12 + frag)). The PTE
730          * flags are considered valid for all PTEs within the fragment range
731          * and corresponding mappings are assumed to be physically contiguous.
732          *
733          * The L1 TLB can store a single PTE for the whole fragment,
734          * significantly increasing the space available for translation
735          * caching. This leads to large improvements in throughput when the
736          * TLB is under pressure.
737          *
738          * The L2 TLB distributes small and large fragments into two
739          * asymmetric partitions. The large fragment cache is significantly
740          * larger. Thus, we try to use large fragments wherever possible.
741          * Userspace can support this by aligning virtual base address and
742          * allocation size to the fragment size.
743          */
744
745         /* NI is optimized for 256KB fragments, SI and newer for 64KB */
746         uint64_t frag_flags = rdev->family == CHIP_CAYMAN ?
747                         R600_PTE_FRAG_256KB : R600_PTE_FRAG_64KB;
748         uint64_t frag_align = rdev->family == CHIP_CAYMAN ? 0x200 : 0x80;
749
750         uint64_t frag_start = ALIGN(pe_start, frag_align);
751         uint64_t frag_end = pe_end & ~(frag_align - 1);
752
753         unsigned count;
754
755         /* system pages are non continuously */
756         if ((flags & R600_PTE_SYSTEM) || !(flags & R600_PTE_VALID) ||
757             (frag_start >= frag_end)) {
758
759                 count = (pe_end - pe_start) / 8;
760                 radeon_vm_set_pages(rdev, ib, pe_start, addr, count,
761                                     RADEON_GPU_PAGE_SIZE, flags);
762                 return;
763         }
764
765         /* handle the 4K area at the beginning */
766         if (pe_start != frag_start) {
767                 count = (frag_start - pe_start) / 8;
768                 radeon_vm_set_pages(rdev, ib, pe_start, addr, count,
769                                     RADEON_GPU_PAGE_SIZE, flags);
770                 addr += RADEON_GPU_PAGE_SIZE * count;
771         }
772
773         /* handle the area in the middle */
774         count = (frag_end - frag_start) / 8;
775         radeon_vm_set_pages(rdev, ib, frag_start, addr, count,
776                             RADEON_GPU_PAGE_SIZE, flags | frag_flags);
777
778         /* handle the 4K area at the end */
779         if (frag_end != pe_end) {
780                 addr += RADEON_GPU_PAGE_SIZE * count;
781                 count = (pe_end - frag_end) / 8;
782                 radeon_vm_set_pages(rdev, ib, frag_end, addr, count,
783                                     RADEON_GPU_PAGE_SIZE, flags);
784         }
785 }
786
787 /**
788  * radeon_vm_update_ptes - make sure that page tables are valid
789  *
790  * @rdev: radeon_device pointer
791  * @vm: requested vm
792  * @start: start of GPU address range
793  * @end: end of GPU address range
794  * @dst: destination address to map to
795  * @flags: mapping flags
796  *
797  * Update the page tables in the range @start - @end (cayman+).
798  *
799  * Global and local mutex must be locked!
800  */
801 static void radeon_vm_update_ptes(struct radeon_device *rdev,
802                                   struct radeon_vm *vm,
803                                   struct radeon_ib *ib,
804                                   uint64_t start, uint64_t end,
805                                   uint64_t dst, uint32_t flags)
806 {
807         uint64_t mask = RADEON_VM_PTE_COUNT - 1;
808         uint64_t last_pte = ~0, last_dst = ~0;
809         unsigned count = 0;
810         uint64_t addr;
811
812         /* walk over the address space and update the page tables */
813         for (addr = start; addr < end; ) {
814                 uint64_t pt_idx = addr >> radeon_vm_block_size;
815                 struct radeon_bo *pt = vm->page_tables[pt_idx].bo;
816                 unsigned nptes;
817                 uint64_t pte;
818
819                 radeon_sync_resv(rdev, &ib->sync, pt->tbo.resv, true);
820
821                 if ((addr & ~mask) == (end & ~mask))
822                         nptes = end - addr;
823                 else
824                         nptes = RADEON_VM_PTE_COUNT - (addr & mask);
825
826                 pte = radeon_bo_gpu_offset(pt);
827                 pte += (addr & mask) * 8;
828
829                 if ((last_pte + 8 * count) != pte) {
830
831                         if (count) {
832                                 radeon_vm_frag_ptes(rdev, ib, last_pte,
833                                                     last_pte + 8 * count,
834                                                     last_dst, flags);
835                         }
836
837                         count = nptes;
838                         last_pte = pte;
839                         last_dst = dst;
840                 } else {
841                         count += nptes;
842                 }
843
844                 addr += nptes;
845                 dst += nptes * RADEON_GPU_PAGE_SIZE;
846         }
847
848         if (count) {
849                 radeon_vm_frag_ptes(rdev, ib, last_pte,
850                                     last_pte + 8 * count,
851                                     last_dst, flags);
852         }
853 }
854
855 /**
856  * radeon_vm_fence_pts - fence page tables after an update
857  *
858  * @vm: requested vm
859  * @start: start of GPU address range
860  * @end: end of GPU address range
861  * @fence: fence to use
862  *
863  * Fence the page tables in the range @start - @end (cayman+).
864  *
865  * Global and local mutex must be locked!
866  */
867 static void radeon_vm_fence_pts(struct radeon_vm *vm,
868                                 uint64_t start, uint64_t end,
869                                 struct radeon_fence *fence)
870 {
871         unsigned i;
872
873         start >>= radeon_vm_block_size;
874         end >>= radeon_vm_block_size;
875
876         for (i = start; i <= end; ++i)
877                 radeon_bo_fence(vm->page_tables[i].bo, fence, false);
878 }
879
880 /**
881  * radeon_vm_bo_update - map a bo into the vm page table
882  *
883  * @rdev: radeon_device pointer
884  * @vm: requested vm
885  * @bo: radeon buffer object
886  * @mem: ttm mem
887  *
888  * Fill in the page table entries for @bo (cayman+).
889  * Returns 0 for success, -EINVAL for failure.
890  *
891  * Object have to be reserved and mutex must be locked!
892  */
893 int radeon_vm_bo_update(struct radeon_device *rdev,
894                         struct radeon_bo_va *bo_va,
895                         struct ttm_mem_reg *mem)
896 {
897         struct radeon_vm *vm = bo_va->vm;
898         struct radeon_ib ib;
899         unsigned nptes, ncmds, ndw;
900         uint64_t addr;
901         uint32_t flags;
902         int r;
903
904         if (!bo_va->it.start) {
905                 dev_err(rdev->dev, "bo %p don't has a mapping in vm %p\n",
906                         bo_va->bo, vm);
907                 return -EINVAL;
908         }
909
910         list_del_init(&bo_va->vm_status);
911
912         bo_va->flags &= ~RADEON_VM_PAGE_VALID;
913         bo_va->flags &= ~RADEON_VM_PAGE_SYSTEM;
914         bo_va->flags &= ~RADEON_VM_PAGE_SNOOPED;
915         if (bo_va->bo && radeon_ttm_tt_is_readonly(bo_va->bo->tbo.ttm))
916                 bo_va->flags &= ~RADEON_VM_PAGE_WRITEABLE;
917
918         if (mem) {
919                 addr = mem->start << PAGE_SHIFT;
920                 if (mem->mem_type != TTM_PL_SYSTEM) {
921                         bo_va->flags |= RADEON_VM_PAGE_VALID;
922                 }
923                 if (mem->mem_type == TTM_PL_TT) {
924                         bo_va->flags |= RADEON_VM_PAGE_SYSTEM;
925                         if (!(bo_va->bo->flags & (RADEON_GEM_GTT_WC | RADEON_GEM_GTT_UC)))
926                                 bo_va->flags |= RADEON_VM_PAGE_SNOOPED;
927
928                 } else {
929                         addr += rdev->vm_manager.vram_base_offset;
930                 }
931         } else {
932                 addr = 0;
933         }
934
935         if (addr == bo_va->addr)
936                 return 0;
937         bo_va->addr = addr;
938
939         trace_radeon_vm_bo_update(bo_va);
940
941         nptes = bo_va->it.last - bo_va->it.start + 1;
942
943         /* reserve space for one command every (1 << BLOCK_SIZE) entries
944            or 2k dwords (whatever is smaller) */
945         ncmds = (nptes >> min(radeon_vm_block_size, 11)) + 1;
946
947         /* padding, etc. */
948         ndw = 64;
949
950         flags = radeon_vm_page_flags(bo_va->flags);
951         if ((flags & R600_PTE_GART_MASK) == R600_PTE_GART_MASK) {
952                 /* only copy commands needed */
953                 ndw += ncmds * 7;
954
955         } else if (flags & R600_PTE_SYSTEM) {
956                 /* header for write data commands */
957                 ndw += ncmds * 4;
958
959                 /* body of write data command */
960                 ndw += nptes * 2;
961
962         } else {
963                 /* set page commands needed */
964                 ndw += ncmds * 10;
965
966                 /* two extra commands for begin/end of fragment */
967                 ndw += 2 * 10;
968         }
969
970         /* update too big for an IB */
971         if (ndw > 0xfffff)
972                 return -ENOMEM;
973
974         r = radeon_ib_get(rdev, R600_RING_TYPE_DMA_INDEX, &ib, NULL, ndw * 4);
975         if (r)
976                 return r;
977         ib.length_dw = 0;
978
979         if (!(bo_va->flags & RADEON_VM_PAGE_VALID)) {
980                 unsigned i;
981
982                 for (i = 0; i < RADEON_NUM_RINGS; ++i)
983                         radeon_sync_fence(&ib.sync, vm->ids[i].last_id_use);
984         }
985
986         radeon_vm_update_ptes(rdev, vm, &ib, bo_va->it.start,
987                               bo_va->it.last + 1, addr,
988                               radeon_vm_page_flags(bo_va->flags));
989
990         radeon_asic_vm_pad_ib(rdev, &ib);
991         WARN_ON(ib.length_dw > ndw);
992
993         r = radeon_ib_schedule(rdev, &ib, NULL, false);
994         if (r) {
995                 radeon_ib_free(rdev, &ib);
996                 return r;
997         }
998         ib.fence->is_vm_update = true;
999         radeon_vm_fence_pts(vm, bo_va->it.start, bo_va->it.last + 1, ib.fence);
1000         radeon_fence_unref(&bo_va->last_pt_update);
1001         bo_va->last_pt_update = radeon_fence_ref(ib.fence);
1002         radeon_ib_free(rdev, &ib);
1003
1004         return 0;
1005 }
1006
1007 /**
1008  * radeon_vm_clear_freed - clear freed BOs in the PT
1009  *
1010  * @rdev: radeon_device pointer
1011  * @vm: requested vm
1012  *
1013  * Make sure all freed BOs are cleared in the PT.
1014  * Returns 0 for success.
1015  *
1016  * PTs have to be reserved and mutex must be locked!
1017  */
1018 int radeon_vm_clear_freed(struct radeon_device *rdev,
1019                           struct radeon_vm *vm)
1020 {
1021         struct radeon_bo_va *bo_va, *tmp;
1022         int r;
1023
1024         list_for_each_entry_safe(bo_va, tmp, &vm->freed, vm_status) {
1025                 r = radeon_vm_bo_update(rdev, bo_va, NULL);
1026                 radeon_bo_unref(&bo_va->bo);
1027                 radeon_fence_unref(&bo_va->last_pt_update);
1028                 kfree(bo_va);
1029                 if (r)
1030                         return r;
1031         }
1032         return 0;
1033
1034 }
1035
1036 /**
1037  * radeon_vm_clear_invalids - clear invalidated BOs in the PT
1038  *
1039  * @rdev: radeon_device pointer
1040  * @vm: requested vm
1041  *
1042  * Make sure all invalidated BOs are cleared in the PT.
1043  * Returns 0 for success.
1044  *
1045  * PTs have to be reserved and mutex must be locked!
1046  */
1047 int radeon_vm_clear_invalids(struct radeon_device *rdev,
1048                              struct radeon_vm *vm)
1049 {
1050         struct radeon_bo_va *bo_va, *tmp;
1051         int r;
1052
1053         list_for_each_entry_safe(bo_va, tmp, &vm->invalidated, vm_status) {
1054                 r = radeon_vm_bo_update(rdev, bo_va, NULL);
1055                 if (r)
1056                         return r;
1057         }
1058         return 0;
1059 }
1060
1061 /**
1062  * radeon_vm_bo_rmv - remove a bo to a specific vm
1063  *
1064  * @rdev: radeon_device pointer
1065  * @bo_va: requested bo_va
1066  *
1067  * Remove @bo_va->bo from the requested vm (cayman+).
1068  *
1069  * Object have to be reserved!
1070  */
1071 void radeon_vm_bo_rmv(struct radeon_device *rdev,
1072                       struct radeon_bo_va *bo_va)
1073 {
1074         struct radeon_vm *vm = bo_va->vm;
1075
1076         list_del(&bo_va->bo_list);
1077
1078         mutex_lock(&vm->mutex);
1079         interval_tree_remove(&bo_va->it, &vm->va);
1080         list_del(&bo_va->vm_status);
1081
1082         if (bo_va->addr) {
1083                 bo_va->bo = radeon_bo_ref(bo_va->bo);
1084                 list_add(&bo_va->vm_status, &vm->freed);
1085         } else {
1086                 radeon_fence_unref(&bo_va->last_pt_update);
1087                 kfree(bo_va);
1088         }
1089
1090         mutex_unlock(&vm->mutex);
1091 }
1092
1093 /**
1094  * radeon_vm_bo_invalidate - mark the bo as invalid
1095  *
1096  * @rdev: radeon_device pointer
1097  * @vm: requested vm
1098  * @bo: radeon buffer object
1099  *
1100  * Mark @bo as invalid (cayman+).
1101  */
1102 void radeon_vm_bo_invalidate(struct radeon_device *rdev,
1103                              struct radeon_bo *bo)
1104 {
1105         struct radeon_bo_va *bo_va;
1106
1107         list_for_each_entry(bo_va, &bo->va, bo_list) {
1108                 if (bo_va->addr) {
1109                         mutex_lock(&bo_va->vm->mutex);
1110                         list_del(&bo_va->vm_status);
1111                         list_add(&bo_va->vm_status, &bo_va->vm->invalidated);
1112                         mutex_unlock(&bo_va->vm->mutex);
1113                 }
1114         }
1115 }
1116
1117 /**
1118  * radeon_vm_init - initialize a vm instance
1119  *
1120  * @rdev: radeon_device pointer
1121  * @vm: requested vm
1122  *
1123  * Init @vm fields (cayman+).
1124  */
1125 int radeon_vm_init(struct radeon_device *rdev, struct radeon_vm *vm)
1126 {
1127         const unsigned align = min(RADEON_VM_PTB_ALIGN_SIZE,
1128                 RADEON_VM_PTE_COUNT * 8);
1129         unsigned pd_size, pd_entries, pts_size;
1130         int i, r;
1131
1132         vm->ib_bo_va = NULL;
1133         for (i = 0; i < RADEON_NUM_RINGS; ++i) {
1134                 vm->ids[i].id = 0;
1135                 vm->ids[i].flushed_updates = NULL;
1136                 vm->ids[i].last_id_use = NULL;
1137         }
1138         mutex_init(&vm->mutex);
1139         vm->va = RB_ROOT;
1140         INIT_LIST_HEAD(&vm->invalidated);
1141         INIT_LIST_HEAD(&vm->freed);
1142
1143         pd_size = radeon_vm_directory_size(rdev);
1144         pd_entries = radeon_vm_num_pdes(rdev);
1145
1146         /* allocate page table array */
1147         pts_size = pd_entries * sizeof(struct radeon_vm_pt);
1148         vm->page_tables = kzalloc(pts_size, GFP_KERNEL);
1149         if (vm->page_tables == NULL) {
1150                 DRM_ERROR("Cannot allocate memory for page table array\n");
1151                 return -ENOMEM;
1152         }
1153
1154         r = radeon_bo_create(rdev, pd_size, align, true,
1155                              RADEON_GEM_DOMAIN_VRAM, 0, NULL,
1156                              NULL, &vm->page_directory);
1157         if (r)
1158                 return r;
1159
1160         r = radeon_vm_clear_bo(rdev, vm->page_directory);
1161         if (r) {
1162                 radeon_bo_unref(&vm->page_directory);
1163                 vm->page_directory = NULL;
1164                 return r;
1165         }
1166
1167         return 0;
1168 }
1169
1170 /**
1171  * radeon_vm_fini - tear down a vm instance
1172  *
1173  * @rdev: radeon_device pointer
1174  * @vm: requested vm
1175  *
1176  * Tear down @vm (cayman+).
1177  * Unbind the VM and remove all bos from the vm bo list
1178  */
1179 void radeon_vm_fini(struct radeon_device *rdev, struct radeon_vm *vm)
1180 {
1181         struct radeon_bo_va *bo_va, *tmp;
1182         int i, r;
1183
1184         if (!RB_EMPTY_ROOT(&vm->va)) {
1185                 dev_err(rdev->dev, "still active bo inside vm\n");
1186         }
1187         rbtree_postorder_for_each_entry_safe(bo_va, tmp, &vm->va, it.rb) {
1188                 interval_tree_remove(&bo_va->it, &vm->va);
1189                 r = radeon_bo_reserve(bo_va->bo, false);
1190                 if (!r) {
1191                         list_del_init(&bo_va->bo_list);
1192                         radeon_bo_unreserve(bo_va->bo);
1193                         radeon_fence_unref(&bo_va->last_pt_update);
1194                         kfree(bo_va);
1195                 }
1196         }
1197         list_for_each_entry_safe(bo_va, tmp, &vm->freed, vm_status) {
1198                 radeon_bo_unref(&bo_va->bo);
1199                 radeon_fence_unref(&bo_va->last_pt_update);
1200                 kfree(bo_va);
1201         }
1202
1203         for (i = 0; i < radeon_vm_num_pdes(rdev); i++)
1204                 radeon_bo_unref(&vm->page_tables[i].bo);
1205         kfree(vm->page_tables);
1206
1207         radeon_bo_unref(&vm->page_directory);
1208
1209         for (i = 0; i < RADEON_NUM_RINGS; ++i) {
1210                 radeon_fence_unref(&vm->ids[i].flushed_updates);
1211                 radeon_fence_unref(&vm->ids[i].last_id_use);
1212         }
1213
1214         mutex_destroy(&vm->mutex);
1215 }