drm/rockchip: vop: support overscan setting
[firefly-linux-kernel-4.4.55.git] / drivers / gpu / drm / rockchip / rockchip_drm_vop.h
1 /*
2  * Copyright (C) Fuzhou Rockchip Electronics Co.Ltd
3  * Author:Mark Yao <mark.yao@rock-chips.com>
4  *
5  * This software is licensed under the terms of the GNU General Public
6  * License version 2, as published by the Free Software Foundation, and
7  * may be copied, distributed, and modified under those terms.
8  *
9  * This program is distributed in the hope that it will be useful,
10  * but WITHOUT ANY WARRANTY; without even the implied warranty of
11  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
12  * GNU General Public License for more details.
13  */
14
15 #ifndef _ROCKCHIP_DRM_VOP_H
16 #define _ROCKCHIP_DRM_VOP_H
17
18 /*
19  * major: IP major vertion, used for IP structure
20  * minor: big feature change under same structure
21  */
22 #define VOP_VERSION(major, minor)       ((major) << 8 | (minor))
23 #define VOP_MAJOR(version)      ((version) >> 8)
24 #define VOP_MINOR(version)      ((version) & 0xff)
25
26 #define AFBDC_FMT_RGB565        0x0
27 #define AFBDC_FMT_U8U8U8U8      0x5
28 #define AFBDC_FMT_U8U8U8        0x4
29
30 enum vop_csc_format {
31         CSC_BT601,
32         CSC_BT709,
33         CSC_BT2020,
34 };
35
36 enum vop_csc_mode {
37         CSC_RGB,
38         CSC_YUV,
39 };
40
41 enum vop_data_format {
42         VOP_FMT_ARGB8888 = 0,
43         VOP_FMT_RGB888,
44         VOP_FMT_RGB565,
45         VOP_FMT_YUV420SP = 4,
46         VOP_FMT_YUV422SP,
47         VOP_FMT_YUV444SP,
48 };
49
50 struct vop_reg_data {
51         uint32_t offset;
52         uint32_t value;
53 };
54
55 struct vop_reg {
56         uint32_t mask;
57         uint32_t offset:12;
58         uint32_t shift:5;
59         uint32_t begin_minor:4;
60         uint32_t end_minor:4;
61         uint32_t major:3;
62         uint32_t write_mask:1;
63 };
64
65 struct vop_csc {
66         struct vop_reg y2r_en;
67         struct vop_reg r2r_en;
68         struct vop_reg r2y_en;
69
70         uint32_t y2r_offset;
71         uint32_t r2r_offset;
72         uint32_t r2y_offset;
73 };
74
75 struct vop_ctrl {
76         struct vop_reg standby;
77         struct vop_reg htotal_pw;
78         struct vop_reg hact_st_end;
79         struct vop_reg vtotal_pw;
80         struct vop_reg vact_st_end;
81         struct vop_reg vact_st_end_f1;
82         struct vop_reg vs_st_end_f1;
83         struct vop_reg hpost_st_end;
84         struct vop_reg vpost_st_end;
85         struct vop_reg vpost_st_end_f1;
86         struct vop_reg post_scl_factor;
87         struct vop_reg post_scl_ctrl;
88         struct vop_reg dsp_interlace;
89         struct vop_reg global_regdone_en;
90         struct vop_reg auto_gate_en;
91         struct vop_reg post_lb_mode;
92         struct vop_reg dsp_layer_sel;
93         struct vop_reg overlay_mode;
94         struct vop_reg core_dclk_div;
95         struct vop_reg p2i_en;
96         struct vop_reg rgb_en;
97         struct vop_reg edp_en;
98         struct vop_reg hdmi_en;
99         struct vop_reg mipi_en;
100         struct vop_reg dp_en;
101         struct vop_reg pin_pol;
102         struct vop_reg rgb_pin_pol;
103         struct vop_reg hdmi_pin_pol;
104         struct vop_reg edp_pin_pol;
105         struct vop_reg mipi_pin_pol;
106         struct vop_reg dp_pin_pol;
107
108         struct vop_reg dither_up;
109         struct vop_reg dither_down;
110
111         struct vop_reg dsp_data_swap;
112         struct vop_reg dsp_ccir656_avg;
113         struct vop_reg dsp_black;
114         struct vop_reg dsp_blank;
115         struct vop_reg dsp_outzero;
116         struct vop_reg dsp_lut_en;
117
118         struct vop_reg out_mode;
119
120         struct vop_reg xmirror;
121         struct vop_reg ymirror;
122         struct vop_reg dsp_background;
123
124         /* AFBDC */
125         struct vop_reg afbdc_en;
126         struct vop_reg afbdc_sel;
127         struct vop_reg afbdc_format;
128         struct vop_reg afbdc_hreg_block_split;
129         struct vop_reg afbdc_pic_size;
130         struct vop_reg afbdc_hdr_ptr;
131         struct vop_reg afbdc_rstn;
132
133         struct vop_reg cfg_done;
134 };
135
136 struct vop_intr {
137         const int *intrs;
138         uint32_t nintrs;
139         struct vop_reg line_flag_num[2];
140         struct vop_reg enable;
141         struct vop_reg clear;
142         struct vop_reg status;
143 };
144
145 struct vop_scl_extension {
146         struct vop_reg cbcr_vsd_mode;
147         struct vop_reg cbcr_vsu_mode;
148         struct vop_reg cbcr_hsd_mode;
149         struct vop_reg cbcr_ver_scl_mode;
150         struct vop_reg cbcr_hor_scl_mode;
151         struct vop_reg yrgb_vsd_mode;
152         struct vop_reg yrgb_vsu_mode;
153         struct vop_reg yrgb_hsd_mode;
154         struct vop_reg yrgb_ver_scl_mode;
155         struct vop_reg yrgb_hor_scl_mode;
156         struct vop_reg line_load_mode;
157         struct vop_reg cbcr_axi_gather_num;
158         struct vop_reg yrgb_axi_gather_num;
159         struct vop_reg vsd_cbcr_gt2;
160         struct vop_reg vsd_cbcr_gt4;
161         struct vop_reg vsd_yrgb_gt2;
162         struct vop_reg vsd_yrgb_gt4;
163         struct vop_reg bic_coe_sel;
164         struct vop_reg cbcr_axi_gather_en;
165         struct vop_reg yrgb_axi_gather_en;
166         struct vop_reg lb_mode;
167 };
168
169 struct vop_scl_regs {
170         const struct vop_scl_extension *ext;
171
172         struct vop_reg scale_yrgb_x;
173         struct vop_reg scale_yrgb_y;
174         struct vop_reg scale_cbcr_x;
175         struct vop_reg scale_cbcr_y;
176 };
177
178 struct vop_csc_table {
179         const uint32_t *y2r_bt601;
180         const uint32_t *y2r_bt601_12_235;
181         const uint32_t *y2r_bt601_10bit;
182         const uint32_t *y2r_bt601_10bit_12_235;
183         const uint32_t *r2y_bt601;
184         const uint32_t *r2y_bt601_12_235;
185         const uint32_t *r2y_bt601_10bit;
186         const uint32_t *r2y_bt601_10bit_12_235;
187
188         const uint32_t *y2r_bt709;
189         const uint32_t *y2r_bt709_10bit;
190         const uint32_t *r2y_bt709;
191         const uint32_t *r2y_bt709_10bit;
192
193         const uint32_t *y2r_bt2020;
194         const uint32_t *r2y_bt2020;
195
196         const uint32_t *r2r_bt709_to_bt2020;
197         const uint32_t *r2r_bt2020_to_bt709;
198 };
199
200 enum {
201         VOP_CSC_Y2R_BT601,
202         VOP_CSC_Y2R_BT709,
203         VOP_CSC_Y2R_BT2020,
204         VOP_CSC_R2Y_BT601,
205         VOP_CSC_R2Y_BT709,
206         VOP_CSC_R2Y_BT2020,
207         VOP_CSC_R2R_BT2020_TO_BT709,
208         VOP_CSC_R2R_BT709_TO_2020,
209 };
210
211 struct vop_win_phy {
212         const struct vop_scl_regs *scl;
213         const uint32_t *data_formats;
214         uint32_t nformats;
215
216         struct vop_reg gate;
217         struct vop_reg enable;
218         struct vop_reg format;
219         struct vop_reg fmt_10;
220         struct vop_reg xmirror;
221         struct vop_reg ymirror;
222         struct vop_reg rb_swap;
223         struct vop_reg act_info;
224         struct vop_reg dsp_info;
225         struct vop_reg dsp_st;
226         struct vop_reg yrgb_mst;
227         struct vop_reg uv_mst;
228         struct vop_reg yrgb_vir;
229         struct vop_reg uv_vir;
230
231         struct vop_reg dst_alpha_ctl;
232         struct vop_reg src_alpha_ctl;
233         struct vop_reg alpha_mode;
234         struct vop_reg alpha_en;
235         struct vop_reg key_color;
236         struct vop_reg key_en;
237 };
238
239 struct vop_win_data {
240         uint32_t base;
241         enum drm_plane_type type;
242         const struct vop_win_phy *phy;
243         const struct vop_win_phy **area;
244         const struct vop_csc *csc;
245         unsigned int area_size;
246 };
247
248 #define VOP_FEATURE_OUTPUT_10BIT        BIT(0)
249 #define VOP_FEATURE_AFBDC               BIT(1)
250
251 struct vop_data {
252         const struct vop_reg_data *init_table;
253         unsigned int table_size;
254         const struct vop_ctrl *ctrl;
255         const struct vop_intr *intr;
256         const struct vop_win_data *win;
257         const struct vop_csc_table *csc_table;
258         unsigned int win_size;
259         uint32_t version;
260         u64 feature;
261 };
262
263 /* interrupt define */
264 #define DSP_HOLD_VALID_INTR             (1 << 0)
265 #define FS_INTR                         (1 << 1)
266 #define LINE_FLAG_INTR                  (1 << 2)
267 #define BUS_ERROR_INTR                  (1 << 3)
268 #define FS_NEW_INTR                     (1 << 4)
269 #define ADDR_SAME_INTR                  (1 << 5)
270 #define LINE_FLAG1_INTR                 (1 << 6)
271 #define WIN0_EMPTY_INTR                 (1 << 7)
272 #define WIN1_EMPTY_INTR                 (1 << 8)
273 #define WIN2_EMPTY_INTR                 (1 << 9)
274 #define WIN3_EMPTY_INTR                 (1 << 10)
275 #define HWC_EMPTY_INTR                  (1 << 11)
276 #define POST_BUF_EMPTY_INTR             (1 << 12)
277 #define PWM_GEN_INTR                    (1 << 13)
278
279 #define INTR_MASK                       (DSP_HOLD_VALID_INTR | FS_INTR | \
280                                          LINE_FLAG_INTR | BUS_ERROR_INTR | \
281                                          FS_NEW_INTR | LINE_FLAG1_INTR | \
282                                          WIN0_EMPTY_INTR | WIN1_EMPTY_INTR | \
283                                          WIN2_EMPTY_INTR | WIN3_EMPTY_INTR | \
284                                          HWC_EMPTY_INTR | POST_BUF_EMPTY_INTR)
285
286 #define DSP_HOLD_VALID_INTR_EN(x)       ((x) << 4)
287 #define FS_INTR_EN(x)                   ((x) << 5)
288 #define LINE_FLAG_INTR_EN(x)            ((x) << 6)
289 #define BUS_ERROR_INTR_EN(x)            ((x) << 7)
290 #define DSP_HOLD_VALID_INTR_MASK        (1 << 4)
291 #define FS_INTR_MASK                    (1 << 5)
292 #define LINE_FLAG_INTR_MASK             (1 << 6)
293 #define BUS_ERROR_INTR_MASK             (1 << 7)
294
295 #define INTR_CLR_SHIFT                  8
296 #define DSP_HOLD_VALID_INTR_CLR         (1 << (INTR_CLR_SHIFT + 0))
297 #define FS_INTR_CLR                     (1 << (INTR_CLR_SHIFT + 1))
298 #define LINE_FLAG_INTR_CLR              (1 << (INTR_CLR_SHIFT + 2))
299 #define BUS_ERROR_INTR_CLR              (1 << (INTR_CLR_SHIFT + 3))
300
301 #define DSP_LINE_NUM(x)                 (((x) & 0x1fff) << 12)
302 #define DSP_LINE_NUM_MASK               (0x1fff << 12)
303
304 /* src alpha ctrl define */
305 #define SRC_FADING_VALUE(x)             (((x) & 0xff) << 24)
306 #define SRC_GLOBAL_ALPHA(x)             (((x) & 0xff) << 16)
307 #define SRC_FACTOR_M0(x)                (((x) & 0x7) << 6)
308 #define SRC_ALPHA_CAL_M0(x)             (((x) & 0x1) << 5)
309 #define SRC_BLEND_M0(x)                 (((x) & 0x3) << 3)
310 #define SRC_ALPHA_M0(x)                 (((x) & 0x1) << 2)
311 #define SRC_COLOR_M0(x)                 (((x) & 0x1) << 1)
312 #define SRC_ALPHA_EN(x)                 (((x) & 0x1) << 0)
313 /* dst alpha ctrl define */
314 #define DST_FACTOR_M0(x)                (((x) & 0x7) << 6)
315
316 /*
317  * display output interface supported by rockchip lcdc
318  */
319 #define ROCKCHIP_OUT_MODE_P888  0
320 #define ROCKCHIP_OUT_MODE_P666  1
321 #define ROCKCHIP_OUT_MODE_P565  2
322 /* for use special outface */
323 #define ROCKCHIP_OUT_MODE_AAAA  15
324
325 #define ROCKCHIP_OUT_MODE_TYPE(x)       ((x) >> 16)
326 #define ROCKCHIP_OUT_MODE(x)            ((x) & 0xffff)
327 #define ROCKCHIP_DSP_MODE(type, mode) \
328                 (DRM_MODE_CONNECTOR_##type << 16) | \
329                 (ROCKCHIP_OUT_MODE_##mode & 0xffff)
330
331 enum alpha_mode {
332         ALPHA_STRAIGHT,
333         ALPHA_INVERSE,
334 };
335
336 enum global_blend_mode {
337         ALPHA_GLOBAL,
338         ALPHA_PER_PIX,
339         ALPHA_PER_PIX_GLOBAL,
340 };
341
342 enum alpha_cal_mode {
343         ALPHA_SATURATION,
344         ALPHA_NO_SATURATION,
345 };
346
347 enum color_mode {
348         ALPHA_SRC_PRE_MUL,
349         ALPHA_SRC_NO_PRE_MUL,
350 };
351
352 enum factor_mode {
353         ALPHA_ZERO,
354         ALPHA_ONE,
355         ALPHA_SRC,
356         ALPHA_SRC_INVERSE,
357         ALPHA_SRC_GLOBAL,
358 };
359
360 enum scale_mode {
361         SCALE_NONE = 0x0,
362         SCALE_UP   = 0x1,
363         SCALE_DOWN = 0x2
364 };
365
366 enum lb_mode {
367         LB_YUV_3840X5 = 0x0,
368         LB_YUV_2560X8 = 0x1,
369         LB_RGB_3840X2 = 0x2,
370         LB_RGB_2560X4 = 0x3,
371         LB_RGB_1920X5 = 0x4,
372         LB_RGB_1280X8 = 0x5
373 };
374
375 enum sacle_up_mode {
376         SCALE_UP_BIL = 0x0,
377         SCALE_UP_BIC = 0x1
378 };
379
380 enum scale_down_mode {
381         SCALE_DOWN_BIL = 0x0,
382         SCALE_DOWN_AVG = 0x1
383 };
384
385 enum dither_down_mode {
386         RGB888_TO_RGB565 = 0x0,
387         RGB888_TO_RGB666 = 0x1
388 };
389
390 enum dither_down_mode_sel {
391         DITHER_DOWN_ALLEGRO = 0x0,
392         DITHER_DOWN_FRC = 0x1
393 };
394
395 #define PRE_DITHER_DOWN_EN(x)   ((x) << 0)
396 #define DITHER_DOWN_EN(x)       ((x) << 1)
397 #define DITHER_DOWN_MODE(x)     ((x) << 2)
398 #define DITHER_DOWN_MODE_SEL(x) ((x) << 3)
399
400 enum vop_pol {
401         HSYNC_POSITIVE = 0,
402         VSYNC_POSITIVE = 1,
403         DEN_NEGATIVE   = 2,
404         DCLK_INVERT    = 3
405 };
406
407 #define FRAC_16_16(mult, div)    (((mult) << 16) / (div))
408 #define SCL_FT_DEFAULT_FIXPOINT_SHIFT   12
409 #define SCL_MAX_VSKIPLINES              4
410 #define MIN_SCL_FT_AFTER_VSKIP          1
411
412 static inline uint16_t scl_cal_scale(int src, int dst, int shift)
413 {
414         return ((src * 2 - 3) << (shift - 1)) / (dst - 1);
415 }
416
417 static inline uint16_t scl_cal_scale2(int src, int dst)
418 {
419         return ((src - 1) << 12) / (dst - 1);
420 }
421
422 #define GET_SCL_FT_BILI_DN(src, dst)    scl_cal_scale(src, dst, 12)
423 #define GET_SCL_FT_BILI_UP(src, dst)    scl_cal_scale(src, dst, 16)
424 #define GET_SCL_FT_BIC(src, dst)        scl_cal_scale(src, dst, 16)
425
426 static inline uint16_t scl_get_bili_dn_vskip(int src_h, int dst_h,
427                                              int vskiplines)
428 {
429         int act_height;
430
431         act_height = (src_h + vskiplines - 1) / vskiplines;
432
433         return GET_SCL_FT_BILI_DN(act_height, dst_h);
434 }
435
436 static inline enum scale_mode scl_get_scl_mode(int src, int dst)
437 {
438         if (src < dst)
439                 return SCALE_UP;
440         else if (src > dst)
441                 return SCALE_DOWN;
442
443         return SCALE_NONE;
444 }
445
446 static inline int scl_get_vskiplines(uint32_t srch, uint32_t dsth)
447 {
448         uint32_t vskiplines;
449
450         for (vskiplines = SCL_MAX_VSKIPLINES; vskiplines > 1; vskiplines /= 2)
451                 if (srch >= vskiplines * dsth * MIN_SCL_FT_AFTER_VSKIP)
452                         break;
453
454         return vskiplines;
455 }
456
457 static inline int scl_vop_cal_lb_mode(int width, bool is_yuv)
458 {
459         int lb_mode;
460
461         if (width > 2560)
462                 lb_mode = LB_RGB_3840X2;
463         else if (width > 1920)
464                 lb_mode = LB_RGB_2560X4;
465         else if (!is_yuv)
466                 lb_mode = LB_RGB_1920X5;
467         else if (width > 1280)
468                 lb_mode = LB_YUV_3840X5;
469         else
470                 lb_mode = LB_YUV_2560X8;
471
472         return lb_mode;
473 }
474
475 extern const struct component_ops vop_component_ops;
476 #endif /* _ROCKCHIP_DRM_VOP_H */