FROMLIST: drm/rockchip: cdn-dp: add cdn DP support for rk3399
[firefly-linux-kernel-4.4.55.git] / drivers / gpu / drm / rockchip / rockchip_drm_vop.h
1 /*
2  * Copyright (C) Fuzhou Rockchip Electronics Co.Ltd
3  * Author:Mark Yao <mark.yao@rock-chips.com>
4  *
5  * This software is licensed under the terms of the GNU General Public
6  * License version 2, as published by the Free Software Foundation, and
7  * may be copied, distributed, and modified under those terms.
8  *
9  * This program is distributed in the hope that it will be useful,
10  * but WITHOUT ANY WARRANTY; without even the implied warranty of
11  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
12  * GNU General Public License for more details.
13  */
14
15 #ifndef _ROCKCHIP_DRM_VOP_H
16 #define _ROCKCHIP_DRM_VOP_H
17
18 /*
19  * major: IP major vertion, used for IP structure
20  * minor: big feature change under same structure
21  */
22 #define VOP_VERSION(major, minor)       ((major) << 8 | (minor))
23 #define VOP_MAJOR(version)      ((version) >> 8)
24 #define VOP_MINOR(version)      ((version) & 0xff)
25
26 #define AFBDC_FMT_RGB565        0x0
27 #define AFBDC_FMT_U8U8U8U8      0x5
28 #define AFBDC_FMT_U8U8U8        0x4
29
30 enum vop_csc_format {
31         CSC_BT601,
32         CSC_BT709,
33         CSC_BT2020,
34 };
35
36 enum vop_csc_mode {
37         CSC_RGB,
38         CSC_YUV,
39 };
40
41 enum vop_data_format {
42         VOP_FMT_ARGB8888 = 0,
43         VOP_FMT_RGB888,
44         VOP_FMT_RGB565,
45         VOP_FMT_YUV420SP = 4,
46         VOP_FMT_YUV422SP,
47         VOP_FMT_YUV444SP,
48 };
49
50 struct vop_reg_data {
51         uint32_t offset;
52         uint32_t value;
53 };
54
55 struct vop_reg {
56         uint32_t mask;
57         uint32_t offset:12;
58         uint32_t shift:5;
59         uint32_t begin_minor:4;
60         uint32_t end_minor:4;
61         uint32_t major:3;
62         uint32_t write_mask:1;
63 };
64
65 struct vop_csc {
66         struct vop_reg y2r_en;
67         struct vop_reg r2r_en;
68         struct vop_reg r2y_en;
69
70         uint32_t y2r_offset;
71         uint32_t r2r_offset;
72         uint32_t r2y_offset;
73 };
74
75 struct vop_ctrl {
76         struct vop_reg standby;
77         struct vop_reg htotal_pw;
78         struct vop_reg hact_st_end;
79         struct vop_reg vtotal_pw;
80         struct vop_reg vact_st_end;
81         struct vop_reg vact_st_end_f1;
82         struct vop_reg vs_st_end_f1;
83         struct vop_reg hpost_st_end;
84         struct vop_reg vpost_st_end;
85         struct vop_reg vpost_st_end_f1;
86         struct vop_reg dsp_interlace;
87         struct vop_reg global_regdone_en;
88         struct vop_reg auto_gate_en;
89         struct vop_reg post_lb_mode;
90         struct vop_reg dsp_layer_sel;
91         struct vop_reg overlay_mode;
92         struct vop_reg core_dclk_div;
93         struct vop_reg p2i_en;
94         struct vop_reg rgb_en;
95         struct vop_reg edp_en;
96         struct vop_reg hdmi_en;
97         struct vop_reg mipi_en;
98         struct vop_reg dp_en;
99         struct vop_reg pin_pol;
100         struct vop_reg rgb_pin_pol;
101         struct vop_reg hdmi_pin_pol;
102         struct vop_reg edp_pin_pol;
103         struct vop_reg mipi_pin_pol;
104         struct vop_reg dp_pin_pol;
105
106         struct vop_reg dither_up;
107         struct vop_reg dither_down;
108
109         struct vop_reg dsp_data_swap;
110         struct vop_reg dsp_ccir656_avg;
111         struct vop_reg dsp_black;
112         struct vop_reg dsp_blank;
113         struct vop_reg dsp_outzero;
114         struct vop_reg dsp_lut_en;
115
116         struct vop_reg out_mode;
117
118         struct vop_reg xmirror;
119         struct vop_reg ymirror;
120         struct vop_reg dsp_background;
121
122         /* AFBDC */
123         struct vop_reg afbdc_en;
124         struct vop_reg afbdc_sel;
125         struct vop_reg afbdc_format;
126         struct vop_reg afbdc_hreg_block_split;
127         struct vop_reg afbdc_pic_size;
128         struct vop_reg afbdc_hdr_ptr;
129         struct vop_reg afbdc_rstn;
130
131         struct vop_reg cfg_done;
132 };
133
134 struct vop_intr {
135         const int *intrs;
136         uint32_t nintrs;
137         struct vop_reg line_flag_num[2];
138         struct vop_reg enable;
139         struct vop_reg clear;
140         struct vop_reg status;
141 };
142
143 struct vop_scl_extension {
144         struct vop_reg cbcr_vsd_mode;
145         struct vop_reg cbcr_vsu_mode;
146         struct vop_reg cbcr_hsd_mode;
147         struct vop_reg cbcr_ver_scl_mode;
148         struct vop_reg cbcr_hor_scl_mode;
149         struct vop_reg yrgb_vsd_mode;
150         struct vop_reg yrgb_vsu_mode;
151         struct vop_reg yrgb_hsd_mode;
152         struct vop_reg yrgb_ver_scl_mode;
153         struct vop_reg yrgb_hor_scl_mode;
154         struct vop_reg line_load_mode;
155         struct vop_reg cbcr_axi_gather_num;
156         struct vop_reg yrgb_axi_gather_num;
157         struct vop_reg vsd_cbcr_gt2;
158         struct vop_reg vsd_cbcr_gt4;
159         struct vop_reg vsd_yrgb_gt2;
160         struct vop_reg vsd_yrgb_gt4;
161         struct vop_reg bic_coe_sel;
162         struct vop_reg cbcr_axi_gather_en;
163         struct vop_reg yrgb_axi_gather_en;
164         struct vop_reg lb_mode;
165 };
166
167 struct vop_scl_regs {
168         const struct vop_scl_extension *ext;
169
170         struct vop_reg scale_yrgb_x;
171         struct vop_reg scale_yrgb_y;
172         struct vop_reg scale_cbcr_x;
173         struct vop_reg scale_cbcr_y;
174 };
175
176 struct vop_csc_table {
177         const uint32_t *y2r_bt601;
178         const uint32_t *y2r_bt601_12_235;
179         const uint32_t *y2r_bt601_10bit;
180         const uint32_t *y2r_bt601_10bit_12_235;
181         const uint32_t *r2y_bt601;
182         const uint32_t *r2y_bt601_12_235;
183         const uint32_t *r2y_bt601_10bit;
184         const uint32_t *r2y_bt601_10bit_12_235;
185
186         const uint32_t *y2r_bt709;
187         const uint32_t *y2r_bt709_10bit;
188         const uint32_t *r2y_bt709;
189         const uint32_t *r2y_bt709_10bit;
190
191         const uint32_t *y2r_bt2020;
192         const uint32_t *r2y_bt2020;
193
194         const uint32_t *r2r_bt709_to_bt2020;
195         const uint32_t *r2r_bt2020_to_bt709;
196 };
197
198 enum {
199         VOP_CSC_Y2R_BT601,
200         VOP_CSC_Y2R_BT709,
201         VOP_CSC_Y2R_BT2020,
202         VOP_CSC_R2Y_BT601,
203         VOP_CSC_R2Y_BT709,
204         VOP_CSC_R2Y_BT2020,
205         VOP_CSC_R2R_BT2020_TO_BT709,
206         VOP_CSC_R2R_BT709_TO_2020,
207 };
208
209 struct vop_win_phy {
210         const struct vop_scl_regs *scl;
211         const uint32_t *data_formats;
212         uint32_t nformats;
213
214         struct vop_reg gate;
215         struct vop_reg enable;
216         struct vop_reg format;
217         struct vop_reg fmt_10;
218         struct vop_reg xmirror;
219         struct vop_reg ymirror;
220         struct vop_reg rb_swap;
221         struct vop_reg act_info;
222         struct vop_reg dsp_info;
223         struct vop_reg dsp_st;
224         struct vop_reg yrgb_mst;
225         struct vop_reg uv_mst;
226         struct vop_reg yrgb_vir;
227         struct vop_reg uv_vir;
228
229         struct vop_reg dst_alpha_ctl;
230         struct vop_reg src_alpha_ctl;
231         struct vop_reg alpha_mode;
232         struct vop_reg alpha_en;
233         struct vop_reg key_color;
234         struct vop_reg key_en;
235 };
236
237 struct vop_win_data {
238         uint32_t base;
239         enum drm_plane_type type;
240         const struct vop_win_phy *phy;
241         const struct vop_win_phy **area;
242         const struct vop_csc *csc;
243         unsigned int area_size;
244 };
245
246 #define VOP_FEATURE_OUTPUT_10BIT        BIT(0)
247 #define VOP_FEATURE_AFBDC               BIT(1)
248
249 struct vop_data {
250         const struct vop_reg_data *init_table;
251         unsigned int table_size;
252         const struct vop_ctrl *ctrl;
253         const struct vop_intr *intr;
254         const struct vop_win_data *win;
255         const struct vop_csc_table *csc_table;
256         unsigned int win_size;
257         uint32_t version;
258         u64 feature;
259 };
260
261 /* interrupt define */
262 #define DSP_HOLD_VALID_INTR             (1 << 0)
263 #define FS_INTR                         (1 << 1)
264 #define LINE_FLAG_INTR                  (1 << 2)
265 #define BUS_ERROR_INTR                  (1 << 3)
266 #define FS_NEW_INTR                     (1 << 4)
267 #define ADDR_SAME_INTR                  (1 << 5)
268 #define LINE_FLAG1_INTR                 (1 << 6)
269 #define WIN0_EMPTY_INTR                 (1 << 7)
270 #define WIN1_EMPTY_INTR                 (1 << 8)
271 #define WIN2_EMPTY_INTR                 (1 << 9)
272 #define WIN3_EMPTY_INTR                 (1 << 10)
273 #define HWC_EMPTY_INTR                  (1 << 11)
274 #define POST_BUF_EMPTY_INTR             (1 << 12)
275 #define PWM_GEN_INTR                    (1 << 13)
276
277 #define INTR_MASK                       (DSP_HOLD_VALID_INTR | FS_INTR | \
278                                          LINE_FLAG_INTR | BUS_ERROR_INTR | \
279                                          FS_NEW_INTR | LINE_FLAG1_INTR | \
280                                          WIN0_EMPTY_INTR | WIN1_EMPTY_INTR | \
281                                          WIN2_EMPTY_INTR | WIN3_EMPTY_INTR | \
282                                          HWC_EMPTY_INTR | POST_BUF_EMPTY_INTR)
283
284 #define DSP_HOLD_VALID_INTR_EN(x)       ((x) << 4)
285 #define FS_INTR_EN(x)                   ((x) << 5)
286 #define LINE_FLAG_INTR_EN(x)            ((x) << 6)
287 #define BUS_ERROR_INTR_EN(x)            ((x) << 7)
288 #define DSP_HOLD_VALID_INTR_MASK        (1 << 4)
289 #define FS_INTR_MASK                    (1 << 5)
290 #define LINE_FLAG_INTR_MASK             (1 << 6)
291 #define BUS_ERROR_INTR_MASK             (1 << 7)
292
293 #define INTR_CLR_SHIFT                  8
294 #define DSP_HOLD_VALID_INTR_CLR         (1 << (INTR_CLR_SHIFT + 0))
295 #define FS_INTR_CLR                     (1 << (INTR_CLR_SHIFT + 1))
296 #define LINE_FLAG_INTR_CLR              (1 << (INTR_CLR_SHIFT + 2))
297 #define BUS_ERROR_INTR_CLR              (1 << (INTR_CLR_SHIFT + 3))
298
299 #define DSP_LINE_NUM(x)                 (((x) & 0x1fff) << 12)
300 #define DSP_LINE_NUM_MASK               (0x1fff << 12)
301
302 /* src alpha ctrl define */
303 #define SRC_FADING_VALUE(x)             (((x) & 0xff) << 24)
304 #define SRC_GLOBAL_ALPHA(x)             (((x) & 0xff) << 16)
305 #define SRC_FACTOR_M0(x)                (((x) & 0x7) << 6)
306 #define SRC_ALPHA_CAL_M0(x)             (((x) & 0x1) << 5)
307 #define SRC_BLEND_M0(x)                 (((x) & 0x3) << 3)
308 #define SRC_ALPHA_M0(x)                 (((x) & 0x1) << 2)
309 #define SRC_COLOR_M0(x)                 (((x) & 0x1) << 1)
310 #define SRC_ALPHA_EN(x)                 (((x) & 0x1) << 0)
311 /* dst alpha ctrl define */
312 #define DST_FACTOR_M0(x)                (((x) & 0x7) << 6)
313
314 /*
315  * display output interface supported by rockchip lcdc
316  */
317 #define ROCKCHIP_OUT_MODE_P888  0
318 #define ROCKCHIP_OUT_MODE_P666  1
319 #define ROCKCHIP_OUT_MODE_P565  2
320 /* for use special outface */
321 #define ROCKCHIP_OUT_MODE_AAAA  15
322
323 #define ROCKCHIP_OUT_MODE_TYPE(x)       ((x) >> 16)
324 #define ROCKCHIP_OUT_MODE(x)            ((x) & 0xffff)
325 #define ROCKCHIP_DSP_MODE(type, mode) \
326                 (DRM_MODE_CONNECTOR_##type << 16) | \
327                 (ROCKCHIP_OUT_MODE_##mode & 0xffff)
328
329 enum alpha_mode {
330         ALPHA_STRAIGHT,
331         ALPHA_INVERSE,
332 };
333
334 enum global_blend_mode {
335         ALPHA_GLOBAL,
336         ALPHA_PER_PIX,
337         ALPHA_PER_PIX_GLOBAL,
338 };
339
340 enum alpha_cal_mode {
341         ALPHA_SATURATION,
342         ALPHA_NO_SATURATION,
343 };
344
345 enum color_mode {
346         ALPHA_SRC_PRE_MUL,
347         ALPHA_SRC_NO_PRE_MUL,
348 };
349
350 enum factor_mode {
351         ALPHA_ZERO,
352         ALPHA_ONE,
353         ALPHA_SRC,
354         ALPHA_SRC_INVERSE,
355         ALPHA_SRC_GLOBAL,
356 };
357
358 enum scale_mode {
359         SCALE_NONE = 0x0,
360         SCALE_UP   = 0x1,
361         SCALE_DOWN = 0x2
362 };
363
364 enum lb_mode {
365         LB_YUV_3840X5 = 0x0,
366         LB_YUV_2560X8 = 0x1,
367         LB_RGB_3840X2 = 0x2,
368         LB_RGB_2560X4 = 0x3,
369         LB_RGB_1920X5 = 0x4,
370         LB_RGB_1280X8 = 0x5
371 };
372
373 enum sacle_up_mode {
374         SCALE_UP_BIL = 0x0,
375         SCALE_UP_BIC = 0x1
376 };
377
378 enum scale_down_mode {
379         SCALE_DOWN_BIL = 0x0,
380         SCALE_DOWN_AVG = 0x1
381 };
382
383 enum dither_down_mode {
384         RGB888_TO_RGB565 = 0x0,
385         RGB888_TO_RGB666 = 0x1
386 };
387
388 enum dither_down_mode_sel {
389         DITHER_DOWN_ALLEGRO = 0x0,
390         DITHER_DOWN_FRC = 0x1
391 };
392
393 #define PRE_DITHER_DOWN_EN(x)   ((x) << 0)
394 #define DITHER_DOWN_EN(x)       ((x) << 1)
395 #define DITHER_DOWN_MODE(x)     ((x) << 2)
396 #define DITHER_DOWN_MODE_SEL(x) ((x) << 3)
397
398 enum vop_pol {
399         HSYNC_POSITIVE = 0,
400         VSYNC_POSITIVE = 1,
401         DEN_NEGATIVE   = 2,
402         DCLK_INVERT    = 3
403 };
404
405 #define FRAC_16_16(mult, div)    (((mult) << 16) / (div))
406 #define SCL_FT_DEFAULT_FIXPOINT_SHIFT   12
407 #define SCL_MAX_VSKIPLINES              4
408 #define MIN_SCL_FT_AFTER_VSKIP          1
409
410 static inline uint16_t scl_cal_scale(int src, int dst, int shift)
411 {
412         return ((src * 2 - 3) << (shift - 1)) / (dst - 1);
413 }
414
415 static inline uint16_t scl_cal_scale2(int src, int dst)
416 {
417         return ((src - 1) << 12) / (dst - 1);
418 }
419
420 #define GET_SCL_FT_BILI_DN(src, dst)    scl_cal_scale(src, dst, 12)
421 #define GET_SCL_FT_BILI_UP(src, dst)    scl_cal_scale(src, dst, 16)
422 #define GET_SCL_FT_BIC(src, dst)        scl_cal_scale(src, dst, 16)
423
424 static inline uint16_t scl_get_bili_dn_vskip(int src_h, int dst_h,
425                                              int vskiplines)
426 {
427         int act_height;
428
429         act_height = (src_h + vskiplines - 1) / vskiplines;
430
431         return GET_SCL_FT_BILI_DN(act_height, dst_h);
432 }
433
434 static inline enum scale_mode scl_get_scl_mode(int src, int dst)
435 {
436         if (src < dst)
437                 return SCALE_UP;
438         else if (src > dst)
439                 return SCALE_DOWN;
440
441         return SCALE_NONE;
442 }
443
444 static inline int scl_get_vskiplines(uint32_t srch, uint32_t dsth)
445 {
446         uint32_t vskiplines;
447
448         for (vskiplines = SCL_MAX_VSKIPLINES; vskiplines > 1; vskiplines /= 2)
449                 if (srch >= vskiplines * dsth * MIN_SCL_FT_AFTER_VSKIP)
450                         break;
451
452         return vskiplines;
453 }
454
455 static inline int scl_vop_cal_lb_mode(int width, bool is_yuv)
456 {
457         int lb_mode;
458
459         if (width > 2560)
460                 lb_mode = LB_RGB_3840X2;
461         else if (width > 1920)
462                 lb_mode = LB_RGB_2560X4;
463         else if (!is_yuv)
464                 lb_mode = LB_RGB_1920X5;
465         else if (width > 1280)
466                 lb_mode = LB_YUV_3840X5;
467         else
468                 lb_mode = LB_YUV_2560X8;
469
470         return lb_mode;
471 }
472
473 extern const struct component_ops vop_component_ops;
474 #endif /* _ROCKCHIP_DRM_VOP_H */