drm/rockchip: add rk3036_alpha_support
[firefly-linux-kernel-4.4.55.git] / drivers / gpu / drm / rockchip / rockchip_drm_vop.h
1 /*
2  * Copyright (C) Fuzhou Rockchip Electronics Co.Ltd
3  * Author:Mark Yao <mark.yao@rock-chips.com>
4  *
5  * This software is licensed under the terms of the GNU General Public
6  * License version 2, as published by the Free Software Foundation, and
7  * may be copied, distributed, and modified under those terms.
8  *
9  * This program is distributed in the hope that it will be useful,
10  * but WITHOUT ANY WARRANTY; without even the implied warranty of
11  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
12  * GNU General Public License for more details.
13  */
14
15 #ifndef _ROCKCHIP_DRM_VOP_H
16 #define _ROCKCHIP_DRM_VOP_H
17
18 enum vop_data_format {
19         VOP_FMT_ARGB8888 = 0,
20         VOP_FMT_RGB888,
21         VOP_FMT_RGB565,
22         VOP_FMT_YUV420SP = 4,
23         VOP_FMT_YUV422SP,
24         VOP_FMT_YUV444SP,
25 };
26
27 struct vop_reg_data {
28         uint32_t offset;
29         uint32_t value;
30 };
31
32 struct vop_reg {
33         uint32_t offset;
34         uint32_t shift;
35         uint32_t mask;
36         bool write_mask;
37 };
38
39 struct vop_ctrl {
40         struct vop_reg standby;
41         struct vop_reg data_blank;
42         struct vop_reg gate_en;
43         struct vop_reg mmu_en;
44         struct vop_reg rgb_en;
45         struct vop_reg edp_en;
46         struct vop_reg hdmi_en;
47         struct vop_reg mipi_en;
48         struct vop_reg out_mode;
49         struct vop_reg dsp_layer_sel;
50         struct vop_reg dither_down;
51         struct vop_reg dither_up;
52         struct vop_reg pin_pol;
53         struct vop_reg rgb_pin_pol;
54         struct vop_reg hdmi_pin_pol;
55         struct vop_reg edp_pin_pol;
56         struct vop_reg mipi_pin_pol;
57
58         struct vop_reg htotal_pw;
59         struct vop_reg hact_st_end;
60         struct vop_reg vtotal_pw;
61         struct vop_reg vact_st_end;
62         struct vop_reg hpost_st_end;
63         struct vop_reg vpost_st_end;
64
65         struct vop_reg cfg_done;
66 };
67
68 struct vop_intr {
69         const int *intrs;
70         uint32_t nintrs;
71         struct vop_reg enable;
72         struct vop_reg clear;
73         struct vop_reg status;
74 };
75
76 struct vop_scl_extension {
77         struct vop_reg cbcr_vsd_mode;
78         struct vop_reg cbcr_vsu_mode;
79         struct vop_reg cbcr_hsd_mode;
80         struct vop_reg cbcr_ver_scl_mode;
81         struct vop_reg cbcr_hor_scl_mode;
82         struct vop_reg yrgb_vsd_mode;
83         struct vop_reg yrgb_vsu_mode;
84         struct vop_reg yrgb_hsd_mode;
85         struct vop_reg yrgb_ver_scl_mode;
86         struct vop_reg yrgb_hor_scl_mode;
87         struct vop_reg line_load_mode;
88         struct vop_reg cbcr_axi_gather_num;
89         struct vop_reg yrgb_axi_gather_num;
90         struct vop_reg vsd_cbcr_gt2;
91         struct vop_reg vsd_cbcr_gt4;
92         struct vop_reg vsd_yrgb_gt2;
93         struct vop_reg vsd_yrgb_gt4;
94         struct vop_reg bic_coe_sel;
95         struct vop_reg cbcr_axi_gather_en;
96         struct vop_reg yrgb_axi_gather_en;
97         struct vop_reg lb_mode;
98 };
99
100 struct vop_scl_regs {
101         const struct vop_scl_extension *ext;
102
103         struct vop_reg scale_yrgb_x;
104         struct vop_reg scale_yrgb_y;
105         struct vop_reg scale_cbcr_x;
106         struct vop_reg scale_cbcr_y;
107 };
108
109 struct vop_win_phy {
110         const struct vop_scl_regs *scl;
111         const uint32_t *data_formats;
112         uint32_t nformats;
113
114         struct vop_reg enable;
115         struct vop_reg format;
116         struct vop_reg xmirror;
117         struct vop_reg ymirror;
118         struct vop_reg rb_swap;
119         struct vop_reg act_info;
120         struct vop_reg dsp_info;
121         struct vop_reg dsp_st;
122         struct vop_reg yrgb_mst;
123         struct vop_reg uv_mst;
124         struct vop_reg yrgb_vir;
125         struct vop_reg uv_vir;
126
127         struct vop_reg dst_alpha_ctl;
128         struct vop_reg src_alpha_ctl;
129         struct vop_reg alpha_mode;
130         struct vop_reg alpha_en;
131 };
132
133 struct vop_win_data {
134         uint32_t base;
135         enum drm_plane_type type;
136         const struct vop_win_phy *phy;
137         const struct vop_win_phy **area;
138         unsigned int area_size;
139 };
140
141 #define VOP_FEATURE_OUTPUT_10BIT BIT(0)
142
143 struct vop_data {
144         const struct vop_reg_data *init_table;
145         unsigned int table_size;
146         const struct vop_ctrl *ctrl;
147         const struct vop_intr *intr;
148         const struct vop_win_data *win;
149         unsigned int win_size;
150         u64 feature;
151 };
152
153 /* interrupt define */
154 #define DSP_HOLD_VALID_INTR             (1 << 0)
155 #define FS_INTR                         (1 << 1)
156 #define LINE_FLAG_INTR                  (1 << 2)
157 #define BUS_ERROR_INTR                  (1 << 3)
158
159 #define INTR_MASK                       (DSP_HOLD_VALID_INTR | FS_INTR | \
160                                          LINE_FLAG_INTR | BUS_ERROR_INTR)
161
162 #define DSP_HOLD_VALID_INTR_EN(x)       ((x) << 4)
163 #define FS_INTR_EN(x)                   ((x) << 5)
164 #define LINE_FLAG_INTR_EN(x)            ((x) << 6)
165 #define BUS_ERROR_INTR_EN(x)            ((x) << 7)
166 #define DSP_HOLD_VALID_INTR_MASK        (1 << 4)
167 #define FS_INTR_MASK                    (1 << 5)
168 #define LINE_FLAG_INTR_MASK             (1 << 6)
169 #define BUS_ERROR_INTR_MASK             (1 << 7)
170
171 #define INTR_CLR_SHIFT                  8
172 #define DSP_HOLD_VALID_INTR_CLR         (1 << (INTR_CLR_SHIFT + 0))
173 #define FS_INTR_CLR                     (1 << (INTR_CLR_SHIFT + 1))
174 #define LINE_FLAG_INTR_CLR              (1 << (INTR_CLR_SHIFT + 2))
175 #define BUS_ERROR_INTR_CLR              (1 << (INTR_CLR_SHIFT + 3))
176
177 #define DSP_LINE_NUM(x)                 (((x) & 0x1fff) << 12)
178 #define DSP_LINE_NUM_MASK               (0x1fff << 12)
179
180 /* src alpha ctrl define */
181 #define SRC_FADING_VALUE(x)             (((x) & 0xff) << 24)
182 #define SRC_GLOBAL_ALPHA(x)             (((x) & 0xff) << 16)
183 #define SRC_FACTOR_M0(x)                (((x) & 0x7) << 6)
184 #define SRC_ALPHA_CAL_M0(x)             (((x) & 0x1) << 5)
185 #define SRC_BLEND_M0(x)                 (((x) & 0x3) << 3)
186 #define SRC_ALPHA_M0(x)                 (((x) & 0x1) << 2)
187 #define SRC_COLOR_M0(x)                 (((x) & 0x1) << 1)
188 #define SRC_ALPHA_EN(x)                 (((x) & 0x1) << 0)
189 /* dst alpha ctrl define */
190 #define DST_FACTOR_M0(x)                (((x) & 0x7) << 6)
191
192 /*
193  * display output interface supported by rockchip lcdc
194  */
195 #define ROCKCHIP_OUT_MODE_P888  0
196 #define ROCKCHIP_OUT_MODE_P666  1
197 #define ROCKCHIP_OUT_MODE_P565  2
198 /* for use special outface */
199 #define ROCKCHIP_OUT_MODE_AAAA  15
200
201 #define ROCKCHIP_OUT_MODE_TYPE(x)       ((x) >> 16)
202 #define ROCKCHIP_OUT_MODE(x)            ((x) & 0xffff)
203 #define ROCKCHIP_DSP_MODE(type, mode) \
204                 (DRM_MODE_CONNECTOR_##type << 16) | \
205                 (ROCKCHIP_OUT_MODE_##mode & 0xffff)
206
207 enum alpha_mode {
208         ALPHA_STRAIGHT,
209         ALPHA_INVERSE,
210 };
211
212 enum global_blend_mode {
213         ALPHA_GLOBAL,
214         ALPHA_PER_PIX,
215         ALPHA_PER_PIX_GLOBAL,
216 };
217
218 enum alpha_cal_mode {
219         ALPHA_SATURATION,
220         ALPHA_NO_SATURATION,
221 };
222
223 enum color_mode {
224         ALPHA_SRC_PRE_MUL,
225         ALPHA_SRC_NO_PRE_MUL,
226 };
227
228 enum factor_mode {
229         ALPHA_ZERO,
230         ALPHA_ONE,
231         ALPHA_SRC,
232         ALPHA_SRC_INVERSE,
233         ALPHA_SRC_GLOBAL,
234 };
235
236 enum scale_mode {
237         SCALE_NONE = 0x0,
238         SCALE_UP   = 0x1,
239         SCALE_DOWN = 0x2
240 };
241
242 enum lb_mode {
243         LB_YUV_3840X5 = 0x0,
244         LB_YUV_2560X8 = 0x1,
245         LB_RGB_3840X2 = 0x2,
246         LB_RGB_2560X4 = 0x3,
247         LB_RGB_1920X5 = 0x4,
248         LB_RGB_1280X8 = 0x5
249 };
250
251 enum sacle_up_mode {
252         SCALE_UP_BIL = 0x0,
253         SCALE_UP_BIC = 0x1
254 };
255
256 enum scale_down_mode {
257         SCALE_DOWN_BIL = 0x0,
258         SCALE_DOWN_AVG = 0x1
259 };
260
261 #define FRAC_16_16(mult, div)    (((mult) << 16) / (div))
262 #define SCL_FT_DEFAULT_FIXPOINT_SHIFT   12
263 #define SCL_MAX_VSKIPLINES              4
264 #define MIN_SCL_FT_AFTER_VSKIP          1
265
266 static inline uint16_t scl_cal_scale(int src, int dst, int shift)
267 {
268         return ((src * 2 - 3) << (shift - 1)) / (dst - 1);
269 }
270
271 static inline uint16_t scl_cal_scale2(int src, int dst)
272 {
273         return ((src - 1) << 12) / (dst - 1);
274 }
275
276 #define GET_SCL_FT_BILI_DN(src, dst)    scl_cal_scale(src, dst, 12)
277 #define GET_SCL_FT_BILI_UP(src, dst)    scl_cal_scale(src, dst, 16)
278 #define GET_SCL_FT_BIC(src, dst)        scl_cal_scale(src, dst, 16)
279
280 static inline uint16_t scl_get_bili_dn_vskip(int src_h, int dst_h,
281                                              int vskiplines)
282 {
283         int act_height;
284
285         act_height = (src_h + vskiplines - 1) / vskiplines;
286
287         return GET_SCL_FT_BILI_DN(act_height, dst_h);
288 }
289
290 static inline enum scale_mode scl_get_scl_mode(int src, int dst)
291 {
292         if (src < dst)
293                 return SCALE_UP;
294         else if (src > dst)
295                 return SCALE_DOWN;
296
297         return SCALE_NONE;
298 }
299
300 static inline int scl_get_vskiplines(uint32_t srch, uint32_t dsth)
301 {
302         uint32_t vskiplines;
303
304         for (vskiplines = SCL_MAX_VSKIPLINES; vskiplines > 1; vskiplines /= 2)
305                 if (srch >= vskiplines * dsth * MIN_SCL_FT_AFTER_VSKIP)
306                         break;
307
308         return vskiplines;
309 }
310
311 static inline int scl_vop_cal_lb_mode(int width, bool is_yuv)
312 {
313         int lb_mode;
314
315         if (width > 2560)
316                 lb_mode = LB_RGB_3840X2;
317         else if (width > 1920)
318                 lb_mode = LB_RGB_2560X4;
319         else if (!is_yuv)
320                 lb_mode = LB_RGB_1920X5;
321         else if (width > 1280)
322                 lb_mode = LB_YUV_3840X5;
323         else
324                 lb_mode = LB_YUV_2560X8;
325
326         return lb_mode;
327 }
328
329 extern const struct component_ops vop_component_ops;
330 #endif /* _ROCKCHIP_DRM_VOP_H */