hwmon: (da9052) Fix adc to voltage calculation
[firefly-linux-kernel-4.4.55.git] / drivers / hwmon / coretemp.c
1 /*
2  * coretemp.c - Linux kernel module for hardware monitoring
3  *
4  * Copyright (C) 2007 Rudolf Marek <r.marek@assembler.cz>
5  *
6  * Inspired from many hwmon drivers
7  *
8  * This program is free software; you can redistribute it and/or modify
9  * it under the terms of the GNU General Public License as published by
10  * the Free Software Foundation; version 2 of the License.
11  *
12  * This program is distributed in the hope that it will be useful,
13  * but WITHOUT ANY WARRANTY; without even the implied warranty of
14  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15  * GNU General Public License for more details.
16  *
17  * You should have received a copy of the GNU General Public License
18  * along with this program; if not, write to the Free Software
19  * Foundation, Inc., 51 Franklin Street, Fifth Floor, Boston, MA
20  * 02110-1301 USA.
21  */
22
23 #define pr_fmt(fmt) KBUILD_MODNAME ": " fmt
24
25 #include <linux/module.h>
26 #include <linux/init.h>
27 #include <linux/slab.h>
28 #include <linux/jiffies.h>
29 #include <linux/hwmon.h>
30 #include <linux/sysfs.h>
31 #include <linux/hwmon-sysfs.h>
32 #include <linux/err.h>
33 #include <linux/mutex.h>
34 #include <linux/list.h>
35 #include <linux/platform_device.h>
36 #include <linux/cpu.h>
37 #include <linux/smp.h>
38 #include <linux/moduleparam.h>
39 #include <linux/pci.h>
40 #include <asm/msr.h>
41 #include <asm/processor.h>
42 #include <asm/cpu_device_id.h>
43
44 #define DRVNAME "coretemp"
45
46 /*
47  * force_tjmax only matters when TjMax can't be read from the CPU itself.
48  * When set, it replaces the driver's suboptimal heuristic.
49  */
50 static int force_tjmax;
51 module_param_named(tjmax, force_tjmax, int, 0444);
52 MODULE_PARM_DESC(tjmax, "TjMax value in degrees Celsius");
53
54 #define BASE_SYSFS_ATTR_NO      2       /* Sysfs Base attr no for coretemp */
55 #define NUM_REAL_CORES          32      /* Number of Real cores per cpu */
56 #define CORETEMP_NAME_LENGTH    19      /* String Length of attrs */
57 #define MAX_CORE_ATTRS          4       /* Maximum no of basic attrs */
58 #define TOTAL_ATTRS             (MAX_CORE_ATTRS + 1)
59 #define MAX_CORE_DATA           (NUM_REAL_CORES + BASE_SYSFS_ATTR_NO)
60
61 #define TO_PHYS_ID(cpu)         (cpu_data(cpu).phys_proc_id)
62 #define TO_CORE_ID(cpu)         (cpu_data(cpu).cpu_core_id)
63 #define TO_ATTR_NO(cpu)         (TO_CORE_ID(cpu) + BASE_SYSFS_ATTR_NO)
64
65 #ifdef CONFIG_SMP
66 #define for_each_sibling(i, cpu)        for_each_cpu(i, cpu_sibling_mask(cpu))
67 #else
68 #define for_each_sibling(i, cpu)        for (i = 0; false; )
69 #endif
70
71 /*
72  * Per-Core Temperature Data
73  * @last_updated: The time when the current temperature value was updated
74  *              earlier (in jiffies).
75  * @cpu_core_id: The CPU Core from which temperature values should be read
76  *              This value is passed as "id" field to rdmsr/wrmsr functions.
77  * @status_reg: One of IA32_THERM_STATUS or IA32_PACKAGE_THERM_STATUS,
78  *              from where the temperature values should be read.
79  * @attr_size:  Total number of pre-core attrs displayed in the sysfs.
80  * @is_pkg_data: If this is 1, the temp_data holds pkgtemp data.
81  *              Otherwise, temp_data holds coretemp data.
82  * @valid: If this is 1, the current temperature is valid.
83  */
84 struct temp_data {
85         int temp;
86         int ttarget;
87         int tjmax;
88         unsigned long last_updated;
89         unsigned int cpu;
90         u32 cpu_core_id;
91         u32 status_reg;
92         int attr_size;
93         bool is_pkg_data;
94         bool valid;
95         struct sensor_device_attribute sd_attrs[TOTAL_ATTRS];
96         char attr_name[TOTAL_ATTRS][CORETEMP_NAME_LENGTH];
97         struct mutex update_lock;
98 };
99
100 /* Platform Data per Physical CPU */
101 struct platform_data {
102         struct device *hwmon_dev;
103         u16 phys_proc_id;
104         struct temp_data *core_data[MAX_CORE_DATA];
105         struct device_attribute name_attr;
106 };
107
108 struct pdev_entry {
109         struct list_head list;
110         struct platform_device *pdev;
111         u16 phys_proc_id;
112 };
113
114 static LIST_HEAD(pdev_list);
115 static DEFINE_MUTEX(pdev_list_mutex);
116
117 static ssize_t show_name(struct device *dev,
118                         struct device_attribute *devattr, char *buf)
119 {
120         return sprintf(buf, "%s\n", DRVNAME);
121 }
122
123 static ssize_t show_label(struct device *dev,
124                                 struct device_attribute *devattr, char *buf)
125 {
126         struct sensor_device_attribute *attr = to_sensor_dev_attr(devattr);
127         struct platform_data *pdata = dev_get_drvdata(dev);
128         struct temp_data *tdata = pdata->core_data[attr->index];
129
130         if (tdata->is_pkg_data)
131                 return sprintf(buf, "Physical id %u\n", pdata->phys_proc_id);
132
133         return sprintf(buf, "Core %u\n", tdata->cpu_core_id);
134 }
135
136 static ssize_t show_crit_alarm(struct device *dev,
137                                 struct device_attribute *devattr, char *buf)
138 {
139         u32 eax, edx;
140         struct sensor_device_attribute *attr = to_sensor_dev_attr(devattr);
141         struct platform_data *pdata = dev_get_drvdata(dev);
142         struct temp_data *tdata = pdata->core_data[attr->index];
143
144         rdmsr_on_cpu(tdata->cpu, tdata->status_reg, &eax, &edx);
145
146         return sprintf(buf, "%d\n", (eax >> 5) & 1);
147 }
148
149 static ssize_t show_tjmax(struct device *dev,
150                         struct device_attribute *devattr, char *buf)
151 {
152         struct sensor_device_attribute *attr = to_sensor_dev_attr(devattr);
153         struct platform_data *pdata = dev_get_drvdata(dev);
154
155         return sprintf(buf, "%d\n", pdata->core_data[attr->index]->tjmax);
156 }
157
158 static ssize_t show_ttarget(struct device *dev,
159                                 struct device_attribute *devattr, char *buf)
160 {
161         struct sensor_device_attribute *attr = to_sensor_dev_attr(devattr);
162         struct platform_data *pdata = dev_get_drvdata(dev);
163
164         return sprintf(buf, "%d\n", pdata->core_data[attr->index]->ttarget);
165 }
166
167 static ssize_t show_temp(struct device *dev,
168                         struct device_attribute *devattr, char *buf)
169 {
170         u32 eax, edx;
171         struct sensor_device_attribute *attr = to_sensor_dev_attr(devattr);
172         struct platform_data *pdata = dev_get_drvdata(dev);
173         struct temp_data *tdata = pdata->core_data[attr->index];
174
175         mutex_lock(&tdata->update_lock);
176
177         /* Check whether the time interval has elapsed */
178         if (!tdata->valid || time_after(jiffies, tdata->last_updated + HZ)) {
179                 rdmsr_on_cpu(tdata->cpu, tdata->status_reg, &eax, &edx);
180                 tdata->valid = 0;
181                 /* Check whether the data is valid */
182                 if (eax & 0x80000000) {
183                         tdata->temp = tdata->tjmax -
184                                         ((eax >> 16) & 0x7f) * 1000;
185                         tdata->valid = 1;
186                 }
187                 tdata->last_updated = jiffies;
188         }
189
190         mutex_unlock(&tdata->update_lock);
191         return tdata->valid ? sprintf(buf, "%d\n", tdata->temp) : -EAGAIN;
192 }
193
194 struct tjmax_pci {
195         unsigned int device;
196         int tjmax;
197 };
198
199 static const struct tjmax_pci tjmax_pci_table[] = {
200         { 0x0708, 110000 },     /* CE41x0 (Sodaville ) */
201         { 0x0c72, 102000 },     /* Atom S1240 (Centerton) */
202         { 0x0c73, 95000 },      /* Atom S1220 (Centerton) */
203         { 0x0c75, 95000 },      /* Atom S1260 (Centerton) */
204 };
205
206 struct tjmax {
207         char const *id;
208         int tjmax;
209 };
210
211 static const struct tjmax tjmax_table[] = {
212         { "CPU  230", 100000 },         /* Model 0x1c, stepping 2       */
213         { "CPU  330", 125000 },         /* Model 0x1c, stepping 2       */
214 };
215
216 struct tjmax_model {
217         u8 model;
218         u8 mask;
219         int tjmax;
220 };
221
222 #define ANY 0xff
223
224 static const struct tjmax_model tjmax_model_table[] = {
225         { 0x1c, 10, 100000 },   /* D4xx, K4xx, N4xx, D5xx, K5xx, N5xx */
226         { 0x1c, ANY, 90000 },   /* Z5xx, N2xx, possibly others
227                                  * Note: Also matches 230 and 330,
228                                  * which are covered by tjmax_table
229                                  */
230         { 0x26, ANY, 90000 },   /* Atom Tunnel Creek (Exx), Lincroft (Z6xx)
231                                  * Note: TjMax for E6xxT is 110C, but CPU type
232                                  * is undetectable by software
233                                  */
234         { 0x27, ANY, 90000 },   /* Atom Medfield (Z2460) */
235         { 0x35, ANY, 90000 },   /* Atom Clover Trail/Cloverview (Z27x0) */
236         { 0x36, ANY, 100000 },  /* Atom Cedar Trail/Cedarview (N2xxx, D2xxx)
237                                  * Also matches S12x0 (stepping 9), covered by
238                                  * PCI table
239                                  */
240 };
241
242 static int adjust_tjmax(struct cpuinfo_x86 *c, u32 id, struct device *dev)
243 {
244         /* The 100C is default for both mobile and non mobile CPUs */
245
246         int tjmax = 100000;
247         int tjmax_ee = 85000;
248         int usemsr_ee = 1;
249         int err;
250         u32 eax, edx;
251         int i;
252         struct pci_dev *host_bridge = pci_get_bus_and_slot(0, PCI_DEVFN(0, 0));
253
254         /*
255          * Explicit tjmax table entries override heuristics.
256          * First try PCI host bridge IDs, followed by model ID strings
257          * and model/stepping information.
258          */
259         if (host_bridge && host_bridge->vendor == PCI_VENDOR_ID_INTEL) {
260                 for (i = 0; i < ARRAY_SIZE(tjmax_pci_table); i++) {
261                         if (host_bridge->device == tjmax_pci_table[i].device)
262                                 return tjmax_pci_table[i].tjmax;
263                 }
264         }
265
266         for (i = 0; i < ARRAY_SIZE(tjmax_table); i++) {
267                 if (strstr(c->x86_model_id, tjmax_table[i].id))
268                         return tjmax_table[i].tjmax;
269         }
270
271         for (i = 0; i < ARRAY_SIZE(tjmax_model_table); i++) {
272                 const struct tjmax_model *tm = &tjmax_model_table[i];
273                 if (c->x86_model == tm->model &&
274                     (tm->mask == ANY || c->x86_mask == tm->mask))
275                         return tm->tjmax;
276         }
277
278         /* Early chips have no MSR for TjMax */
279
280         if (c->x86_model == 0xf && c->x86_mask < 4)
281                 usemsr_ee = 0;
282
283         if (c->x86_model > 0xe && usemsr_ee) {
284                 u8 platform_id;
285
286                 /*
287                  * Now we can detect the mobile CPU using Intel provided table
288                  * http://softwarecommunity.intel.com/Wiki/Mobility/720.htm
289                  * For Core2 cores, check MSR 0x17, bit 28 1 = Mobile CPU
290                  */
291                 err = rdmsr_safe_on_cpu(id, 0x17, &eax, &edx);
292                 if (err) {
293                         dev_warn(dev,
294                                  "Unable to access MSR 0x17, assuming desktop"
295                                  " CPU\n");
296                         usemsr_ee = 0;
297                 } else if (c->x86_model < 0x17 && !(eax & 0x10000000)) {
298                         /*
299                          * Trust bit 28 up to Penryn, I could not find any
300                          * documentation on that; if you happen to know
301                          * someone at Intel please ask
302                          */
303                         usemsr_ee = 0;
304                 } else {
305                         /* Platform ID bits 52:50 (EDX starts at bit 32) */
306                         platform_id = (edx >> 18) & 0x7;
307
308                         /*
309                          * Mobile Penryn CPU seems to be platform ID 7 or 5
310                          * (guesswork)
311                          */
312                         if (c->x86_model == 0x17 &&
313                             (platform_id == 5 || platform_id == 7)) {
314                                 /*
315                                  * If MSR EE bit is set, set it to 90 degrees C,
316                                  * otherwise 105 degrees C
317                                  */
318                                 tjmax_ee = 90000;
319                                 tjmax = 105000;
320                         }
321                 }
322         }
323
324         if (usemsr_ee) {
325                 err = rdmsr_safe_on_cpu(id, 0xee, &eax, &edx);
326                 if (err) {
327                         dev_warn(dev,
328                                  "Unable to access MSR 0xEE, for Tjmax, left"
329                                  " at default\n");
330                 } else if (eax & 0x40000000) {
331                         tjmax = tjmax_ee;
332                 }
333         } else if (tjmax == 100000) {
334                 /*
335                  * If we don't use msr EE it means we are desktop CPU
336                  * (with exeception of Atom)
337                  */
338                 dev_warn(dev, "Using relative temperature scale!\n");
339         }
340
341         return tjmax;
342 }
343
344 static bool cpu_has_tjmax(struct cpuinfo_x86 *c)
345 {
346         u8 model = c->x86_model;
347
348         return model > 0xe &&
349                model != 0x1c &&
350                model != 0x26 &&
351                model != 0x27 &&
352                model != 0x35 &&
353                model != 0x36;
354 }
355
356 static int get_tjmax(struct cpuinfo_x86 *c, u32 id, struct device *dev)
357 {
358         int err;
359         u32 eax, edx;
360         u32 val;
361
362         /*
363          * A new feature of current Intel(R) processors, the
364          * IA32_TEMPERATURE_TARGET contains the TjMax value
365          */
366         err = rdmsr_safe_on_cpu(id, MSR_IA32_TEMPERATURE_TARGET, &eax, &edx);
367         if (err) {
368                 if (cpu_has_tjmax(c))
369                         dev_warn(dev, "Unable to read TjMax from CPU %u\n", id);
370         } else {
371                 val = (eax >> 16) & 0x7f;
372                 /*
373                  * If the TjMax is not plausible, an assumption
374                  * will be used
375                  */
376                 if (val >= 85) {
377                         dev_dbg(dev, "TjMax is %d degrees C\n", val);
378                         return val * 1000;
379                 }
380         }
381
382         if (force_tjmax) {
383                 dev_notice(dev, "TjMax forced to %d degrees C by user\n",
384                            force_tjmax);
385                 return force_tjmax * 1000;
386         }
387
388         /*
389          * An assumption is made for early CPUs and unreadable MSR.
390          * NOTE: the calculated value may not be correct.
391          */
392         return adjust_tjmax(c, id, dev);
393 }
394
395 static int create_name_attr(struct platform_data *pdata,
396                                       struct device *dev)
397 {
398         sysfs_attr_init(&pdata->name_attr.attr);
399         pdata->name_attr.attr.name = "name";
400         pdata->name_attr.attr.mode = S_IRUGO;
401         pdata->name_attr.show = show_name;
402         return device_create_file(dev, &pdata->name_attr);
403 }
404
405 static int create_core_attrs(struct temp_data *tdata, struct device *dev,
406                              int attr_no)
407 {
408         int err, i;
409         static ssize_t (*const rd_ptr[TOTAL_ATTRS]) (struct device *dev,
410                         struct device_attribute *devattr, char *buf) = {
411                         show_label, show_crit_alarm, show_temp, show_tjmax,
412                         show_ttarget };
413         static const char *const names[TOTAL_ATTRS] = {
414                                         "temp%d_label", "temp%d_crit_alarm",
415                                         "temp%d_input", "temp%d_crit",
416                                         "temp%d_max" };
417
418         for (i = 0; i < tdata->attr_size; i++) {
419                 snprintf(tdata->attr_name[i], CORETEMP_NAME_LENGTH, names[i],
420                         attr_no);
421                 sysfs_attr_init(&tdata->sd_attrs[i].dev_attr.attr);
422                 tdata->sd_attrs[i].dev_attr.attr.name = tdata->attr_name[i];
423                 tdata->sd_attrs[i].dev_attr.attr.mode = S_IRUGO;
424                 tdata->sd_attrs[i].dev_attr.show = rd_ptr[i];
425                 tdata->sd_attrs[i].index = attr_no;
426                 err = device_create_file(dev, &tdata->sd_attrs[i].dev_attr);
427                 if (err)
428                         goto exit_free;
429         }
430         return 0;
431
432 exit_free:
433         while (--i >= 0)
434                 device_remove_file(dev, &tdata->sd_attrs[i].dev_attr);
435         return err;
436 }
437
438
439 static int chk_ucode_version(unsigned int cpu)
440 {
441         struct cpuinfo_x86 *c = &cpu_data(cpu);
442
443         /*
444          * Check if we have problem with errata AE18 of Core processors:
445          * Readings might stop update when processor visited too deep sleep,
446          * fixed for stepping D0 (6EC).
447          */
448         if (c->x86_model == 0xe && c->x86_mask < 0xc && c->microcode < 0x39) {
449                 pr_err("Errata AE18 not fixed, update BIOS or microcode of the CPU!\n");
450                 return -ENODEV;
451         }
452         return 0;
453 }
454
455 static struct platform_device *coretemp_get_pdev(unsigned int cpu)
456 {
457         u16 phys_proc_id = TO_PHYS_ID(cpu);
458         struct pdev_entry *p;
459
460         mutex_lock(&pdev_list_mutex);
461
462         list_for_each_entry(p, &pdev_list, list)
463                 if (p->phys_proc_id == phys_proc_id) {
464                         mutex_unlock(&pdev_list_mutex);
465                         return p->pdev;
466                 }
467
468         mutex_unlock(&pdev_list_mutex);
469         return NULL;
470 }
471
472 static struct temp_data *init_temp_data(unsigned int cpu, int pkg_flag)
473 {
474         struct temp_data *tdata;
475
476         tdata = kzalloc(sizeof(struct temp_data), GFP_KERNEL);
477         if (!tdata)
478                 return NULL;
479
480         tdata->status_reg = pkg_flag ? MSR_IA32_PACKAGE_THERM_STATUS :
481                                                         MSR_IA32_THERM_STATUS;
482         tdata->is_pkg_data = pkg_flag;
483         tdata->cpu = cpu;
484         tdata->cpu_core_id = TO_CORE_ID(cpu);
485         tdata->attr_size = MAX_CORE_ATTRS;
486         mutex_init(&tdata->update_lock);
487         return tdata;
488 }
489
490 static int create_core_data(struct platform_device *pdev, unsigned int cpu,
491                             int pkg_flag)
492 {
493         struct temp_data *tdata;
494         struct platform_data *pdata = platform_get_drvdata(pdev);
495         struct cpuinfo_x86 *c = &cpu_data(cpu);
496         u32 eax, edx;
497         int err, attr_no;
498
499         /*
500          * Find attr number for sysfs:
501          * We map the attr number to core id of the CPU
502          * The attr number is always core id + 2
503          * The Pkgtemp will always show up as temp1_*, if available
504          */
505         attr_no = pkg_flag ? 1 : TO_ATTR_NO(cpu);
506
507         if (attr_no > MAX_CORE_DATA - 1)
508                 return -ERANGE;
509
510         /*
511          * Provide a single set of attributes for all HT siblings of a core
512          * to avoid duplicate sensors (the processor ID and core ID of all
513          * HT siblings of a core are the same).
514          * Skip if a HT sibling of this core is already registered.
515          * This is not an error.
516          */
517         if (pdata->core_data[attr_no] != NULL)
518                 return 0;
519
520         tdata = init_temp_data(cpu, pkg_flag);
521         if (!tdata)
522                 return -ENOMEM;
523
524         /* Test if we can access the status register */
525         err = rdmsr_safe_on_cpu(cpu, tdata->status_reg, &eax, &edx);
526         if (err)
527                 goto exit_free;
528
529         /* We can access status register. Get Critical Temperature */
530         tdata->tjmax = get_tjmax(c, cpu, &pdev->dev);
531
532         /*
533          * Read the still undocumented bits 8:15 of IA32_TEMPERATURE_TARGET.
534          * The target temperature is available on older CPUs but not in this
535          * register. Atoms don't have the register at all.
536          */
537         if (c->x86_model > 0xe && c->x86_model != 0x1c) {
538                 err = rdmsr_safe_on_cpu(cpu, MSR_IA32_TEMPERATURE_TARGET,
539                                         &eax, &edx);
540                 if (!err) {
541                         tdata->ttarget
542                           = tdata->tjmax - ((eax >> 8) & 0xff) * 1000;
543                         tdata->attr_size++;
544                 }
545         }
546
547         pdata->core_data[attr_no] = tdata;
548
549         /* Create sysfs interfaces */
550         err = create_core_attrs(tdata, &pdev->dev, attr_no);
551         if (err)
552                 goto exit_free;
553
554         return 0;
555 exit_free:
556         pdata->core_data[attr_no] = NULL;
557         kfree(tdata);
558         return err;
559 }
560
561 static void coretemp_add_core(unsigned int cpu, int pkg_flag)
562 {
563         struct platform_device *pdev = coretemp_get_pdev(cpu);
564         int err;
565
566         if (!pdev)
567                 return;
568
569         err = create_core_data(pdev, cpu, pkg_flag);
570         if (err)
571                 dev_err(&pdev->dev, "Adding Core %u failed\n", cpu);
572 }
573
574 static void coretemp_remove_core(struct platform_data *pdata,
575                                 struct device *dev, int indx)
576 {
577         int i;
578         struct temp_data *tdata = pdata->core_data[indx];
579
580         /* Remove the sysfs attributes */
581         for (i = 0; i < tdata->attr_size; i++)
582                 device_remove_file(dev, &tdata->sd_attrs[i].dev_attr);
583
584         kfree(pdata->core_data[indx]);
585         pdata->core_data[indx] = NULL;
586 }
587
588 static int coretemp_probe(struct platform_device *pdev)
589 {
590         struct platform_data *pdata;
591         int err;
592
593         /* Initialize the per-package data structures */
594         pdata = kzalloc(sizeof(struct platform_data), GFP_KERNEL);
595         if (!pdata)
596                 return -ENOMEM;
597
598         err = create_name_attr(pdata, &pdev->dev);
599         if (err)
600                 goto exit_free;
601
602         pdata->phys_proc_id = pdev->id;
603         platform_set_drvdata(pdev, pdata);
604
605         pdata->hwmon_dev = hwmon_device_register(&pdev->dev);
606         if (IS_ERR(pdata->hwmon_dev)) {
607                 err = PTR_ERR(pdata->hwmon_dev);
608                 dev_err(&pdev->dev, "Class registration failed (%d)\n", err);
609                 goto exit_name;
610         }
611         return 0;
612
613 exit_name:
614         device_remove_file(&pdev->dev, &pdata->name_attr);
615 exit_free:
616         kfree(pdata);
617         return err;
618 }
619
620 static int coretemp_remove(struct platform_device *pdev)
621 {
622         struct platform_data *pdata = platform_get_drvdata(pdev);
623         int i;
624
625         for (i = MAX_CORE_DATA - 1; i >= 0; --i)
626                 if (pdata->core_data[i])
627                         coretemp_remove_core(pdata, &pdev->dev, i);
628
629         device_remove_file(&pdev->dev, &pdata->name_attr);
630         hwmon_device_unregister(pdata->hwmon_dev);
631         kfree(pdata);
632         return 0;
633 }
634
635 static struct platform_driver coretemp_driver = {
636         .driver = {
637                 .owner = THIS_MODULE,
638                 .name = DRVNAME,
639         },
640         .probe = coretemp_probe,
641         .remove = coretemp_remove,
642 };
643
644 static int coretemp_device_add(unsigned int cpu)
645 {
646         int err;
647         struct platform_device *pdev;
648         struct pdev_entry *pdev_entry;
649
650         mutex_lock(&pdev_list_mutex);
651
652         pdev = platform_device_alloc(DRVNAME, TO_PHYS_ID(cpu));
653         if (!pdev) {
654                 err = -ENOMEM;
655                 pr_err("Device allocation failed\n");
656                 goto exit;
657         }
658
659         pdev_entry = kzalloc(sizeof(struct pdev_entry), GFP_KERNEL);
660         if (!pdev_entry) {
661                 err = -ENOMEM;
662                 goto exit_device_put;
663         }
664
665         err = platform_device_add(pdev);
666         if (err) {
667                 pr_err("Device addition failed (%d)\n", err);
668                 goto exit_device_free;
669         }
670
671         pdev_entry->pdev = pdev;
672         pdev_entry->phys_proc_id = pdev->id;
673
674         list_add_tail(&pdev_entry->list, &pdev_list);
675         mutex_unlock(&pdev_list_mutex);
676
677         return 0;
678
679 exit_device_free:
680         kfree(pdev_entry);
681 exit_device_put:
682         platform_device_put(pdev);
683 exit:
684         mutex_unlock(&pdev_list_mutex);
685         return err;
686 }
687
688 static void coretemp_device_remove(unsigned int cpu)
689 {
690         struct pdev_entry *p, *n;
691         u16 phys_proc_id = TO_PHYS_ID(cpu);
692
693         mutex_lock(&pdev_list_mutex);
694         list_for_each_entry_safe(p, n, &pdev_list, list) {
695                 if (p->phys_proc_id != phys_proc_id)
696                         continue;
697                 platform_device_unregister(p->pdev);
698                 list_del(&p->list);
699                 kfree(p);
700         }
701         mutex_unlock(&pdev_list_mutex);
702 }
703
704 static bool is_any_core_online(struct platform_data *pdata)
705 {
706         int i;
707
708         /* Find online cores, except pkgtemp data */
709         for (i = MAX_CORE_DATA - 1; i >= 0; --i) {
710                 if (pdata->core_data[i] &&
711                         !pdata->core_data[i]->is_pkg_data) {
712                         return true;
713                 }
714         }
715         return false;
716 }
717
718 static void get_core_online(unsigned int cpu)
719 {
720         struct cpuinfo_x86 *c = &cpu_data(cpu);
721         struct platform_device *pdev = coretemp_get_pdev(cpu);
722         int err;
723
724         /*
725          * CPUID.06H.EAX[0] indicates whether the CPU has thermal
726          * sensors. We check this bit only, all the early CPUs
727          * without thermal sensors will be filtered out.
728          */
729         if (!cpu_has(c, X86_FEATURE_DTHERM))
730                 return;
731
732         if (!pdev) {
733                 /* Check the microcode version of the CPU */
734                 if (chk_ucode_version(cpu))
735                         return;
736
737                 /*
738                  * Alright, we have DTS support.
739                  * We are bringing the _first_ core in this pkg
740                  * online. So, initialize per-pkg data structures and
741                  * then bring this core online.
742                  */
743                 err = coretemp_device_add(cpu);
744                 if (err)
745                         return;
746                 /*
747                  * Check whether pkgtemp support is available.
748                  * If so, add interfaces for pkgtemp.
749                  */
750                 if (cpu_has(c, X86_FEATURE_PTS))
751                         coretemp_add_core(cpu, 1);
752         }
753         /*
754          * Physical CPU device already exists.
755          * So, just add interfaces for this core.
756          */
757         coretemp_add_core(cpu, 0);
758 }
759
760 static void put_core_offline(unsigned int cpu)
761 {
762         int i, indx;
763         struct platform_data *pdata;
764         struct platform_device *pdev = coretemp_get_pdev(cpu);
765
766         /* If the physical CPU device does not exist, just return */
767         if (!pdev)
768                 return;
769
770         pdata = platform_get_drvdata(pdev);
771
772         indx = TO_ATTR_NO(cpu);
773
774         /* The core id is too big, just return */
775         if (indx > MAX_CORE_DATA - 1)
776                 return;
777
778         if (pdata->core_data[indx] && pdata->core_data[indx]->cpu == cpu)
779                 coretemp_remove_core(pdata, &pdev->dev, indx);
780
781         /*
782          * If a HT sibling of a core is taken offline, but another HT sibling
783          * of the same core is still online, register the alternate sibling.
784          * This ensures that exactly one set of attributes is provided as long
785          * as at least one HT sibling of a core is online.
786          */
787         for_each_sibling(i, cpu) {
788                 if (i != cpu) {
789                         get_core_online(i);
790                         /*
791                          * Display temperature sensor data for one HT sibling
792                          * per core only, so abort the loop after one such
793                          * sibling has been found.
794                          */
795                         break;
796                 }
797         }
798         /*
799          * If all cores in this pkg are offline, remove the device.
800          * coretemp_device_remove calls unregister_platform_device,
801          * which in turn calls coretemp_remove. This removes the
802          * pkgtemp entry and does other clean ups.
803          */
804         if (!is_any_core_online(pdata))
805                 coretemp_device_remove(cpu);
806 }
807
808 static int coretemp_cpu_callback(struct notifier_block *nfb,
809                                  unsigned long action, void *hcpu)
810 {
811         unsigned int cpu = (unsigned long) hcpu;
812
813         switch (action) {
814         case CPU_ONLINE:
815         case CPU_DOWN_FAILED:
816                 get_core_online(cpu);
817                 break;
818         case CPU_DOWN_PREPARE:
819                 put_core_offline(cpu);
820                 break;
821         }
822         return NOTIFY_OK;
823 }
824
825 static struct notifier_block coretemp_cpu_notifier __refdata = {
826         .notifier_call = coretemp_cpu_callback,
827 };
828
829 static const struct x86_cpu_id __initconst coretemp_ids[] = {
830         { X86_VENDOR_INTEL, X86_FAMILY_ANY, X86_MODEL_ANY, X86_FEATURE_DTHERM },
831         {}
832 };
833 MODULE_DEVICE_TABLE(x86cpu, coretemp_ids);
834
835 static int __init coretemp_init(void)
836 {
837         int i, err;
838
839         /*
840          * CPUID.06H.EAX[0] indicates whether the CPU has thermal
841          * sensors. We check this bit only, all the early CPUs
842          * without thermal sensors will be filtered out.
843          */
844         if (!x86_match_cpu(coretemp_ids))
845                 return -ENODEV;
846
847         err = platform_driver_register(&coretemp_driver);
848         if (err)
849                 goto exit;
850
851         get_online_cpus();
852         for_each_online_cpu(i)
853                 get_core_online(i);
854
855 #ifndef CONFIG_HOTPLUG_CPU
856         if (list_empty(&pdev_list)) {
857                 put_online_cpus();
858                 err = -ENODEV;
859                 goto exit_driver_unreg;
860         }
861 #endif
862
863         register_hotcpu_notifier(&coretemp_cpu_notifier);
864         put_online_cpus();
865         return 0;
866
867 #ifndef CONFIG_HOTPLUG_CPU
868 exit_driver_unreg:
869         platform_driver_unregister(&coretemp_driver);
870 #endif
871 exit:
872         return err;
873 }
874
875 static void __exit coretemp_exit(void)
876 {
877         struct pdev_entry *p, *n;
878
879         get_online_cpus();
880         unregister_hotcpu_notifier(&coretemp_cpu_notifier);
881         mutex_lock(&pdev_list_mutex);
882         list_for_each_entry_safe(p, n, &pdev_list, list) {
883                 platform_device_unregister(p->pdev);
884                 list_del(&p->list);
885                 kfree(p);
886         }
887         mutex_unlock(&pdev_list_mutex);
888         put_online_cpus();
889         platform_driver_unregister(&coretemp_driver);
890 }
891
892 MODULE_AUTHOR("Rudolf Marek <r.marek@assembler.cz>");
893 MODULE_DESCRIPTION("Intel Core temperature monitor");
894 MODULE_LICENSE("GPL");
895
896 module_init(coretemp_init)
897 module_exit(coretemp_exit)