ide: use I/O ops directly in ide-dma.c
[firefly-linux-kernel-4.4.55.git] / drivers / ide / ide-dma.c
1 /*
2  *  IDE DMA support (including IDE PCI BM-DMA).
3  *
4  *  Copyright (C) 1995-1998   Mark Lord
5  *  Copyright (C) 1999-2000   Andre Hedrick <andre@linux-ide.org>
6  *  Copyright (C) 2004, 2007  Bartlomiej Zolnierkiewicz
7  *
8  *  May be copied or modified under the terms of the GNU General Public License
9  *
10  *  DMA is supported for all IDE devices (disk drives, cdroms, tapes, floppies).
11  */
12
13 /*
14  *  Special Thanks to Mark for his Six years of work.
15  */
16
17 /*
18  * Thanks to "Christopher J. Reimer" <reimer@doe.carleton.ca> for
19  * fixing the problem with the BIOS on some Acer motherboards.
20  *
21  * Thanks to "Benoit Poulot-Cazajous" <poulot@chorus.fr> for testing
22  * "TX" chipset compatibility and for providing patches for the "TX" chipset.
23  *
24  * Thanks to Christian Brunner <chb@muc.de> for taking a good first crack
25  * at generic DMA -- his patches were referred to when preparing this code.
26  *
27  * Most importantly, thanks to Robert Bringman <rob@mars.trion.com>
28  * for supplying a Promise UDMA board & WD UDMA drive for this work!
29  */
30
31 #include <linux/module.h>
32 #include <linux/types.h>
33 #include <linux/kernel.h>
34 #include <linux/timer.h>
35 #include <linux/mm.h>
36 #include <linux/interrupt.h>
37 #include <linux/pci.h>
38 #include <linux/init.h>
39 #include <linux/ide.h>
40 #include <linux/delay.h>
41 #include <linux/scatterlist.h>
42 #include <linux/dma-mapping.h>
43
44 #include <asm/io.h>
45 #include <asm/irq.h>
46
47 static const struct drive_list_entry drive_whitelist [] = {
48
49         { "Micropolis 2112A"    ,       NULL            },
50         { "CONNER CTMA 4000"    ,       NULL            },
51         { "CONNER CTT8000-A"    ,       NULL            },
52         { "ST34342A"            ,       NULL            },
53         { NULL                  ,       NULL            }
54 };
55
56 static const struct drive_list_entry drive_blacklist [] = {
57
58         { "WDC AC11000H"        ,       NULL            },
59         { "WDC AC22100H"        ,       NULL            },
60         { "WDC AC32500H"        ,       NULL            },
61         { "WDC AC33100H"        ,       NULL            },
62         { "WDC AC31600H"        ,       NULL            },
63         { "WDC AC32100H"        ,       "24.09P07"      },
64         { "WDC AC23200L"        ,       "21.10N21"      },
65         { "Compaq CRD-8241B"    ,       NULL            },
66         { "CRD-8400B"           ,       NULL            },
67         { "CRD-8480B",                  NULL            },
68         { "CRD-8482B",                  NULL            },
69         { "CRD-84"              ,       NULL            },
70         { "SanDisk SDP3B"       ,       NULL            },
71         { "SanDisk SDP3B-64"    ,       NULL            },
72         { "SANYO CD-ROM CRD"    ,       NULL            },
73         { "HITACHI CDR-8"       ,       NULL            },
74         { "HITACHI CDR-8335"    ,       NULL            },
75         { "HITACHI CDR-8435"    ,       NULL            },
76         { "Toshiba CD-ROM XM-6202B"     ,       NULL            },
77         { "TOSHIBA CD-ROM XM-1702BC",   NULL            },
78         { "CD-532E-A"           ,       NULL            },
79         { "E-IDE CD-ROM CR-840",        NULL            },
80         { "CD-ROM Drive/F5A",   NULL            },
81         { "WPI CDD-820",                NULL            },
82         { "SAMSUNG CD-ROM SC-148C",     NULL            },
83         { "SAMSUNG CD-ROM SC",  NULL            },
84         { "ATAPI CD-ROM DRIVE 40X MAXIMUM",     NULL            },
85         { "_NEC DV5800A",               NULL            },
86         { "SAMSUNG CD-ROM SN-124",      "N001" },
87         { "Seagate STT20000A",          NULL  },
88         { "CD-ROM CDR_U200",            "1.09" },
89         { NULL                  ,       NULL            }
90
91 };
92
93 /**
94  *      ide_dma_intr    -       IDE DMA interrupt handler
95  *      @drive: the drive the interrupt is for
96  *
97  *      Handle an interrupt completing a read/write DMA transfer on an 
98  *      IDE device
99  */
100  
101 ide_startstop_t ide_dma_intr (ide_drive_t *drive)
102 {
103         u8 stat = 0, dma_stat = 0;
104
105         dma_stat = drive->hwif->dma_ops->dma_end(drive);
106         stat = ide_read_status(drive);
107
108         if (OK_STAT(stat,DRIVE_READY,drive->bad_wstat|DRQ_STAT)) {
109                 if (!dma_stat) {
110                         struct request *rq = HWGROUP(drive)->rq;
111
112                         task_end_request(drive, rq, stat);
113                         return ide_stopped;
114                 }
115                 printk(KERN_ERR "%s: dma_intr: bad DMA status (dma_stat=%x)\n", 
116                        drive->name, dma_stat);
117         }
118         return ide_error(drive, "dma_intr", stat);
119 }
120
121 EXPORT_SYMBOL_GPL(ide_dma_intr);
122
123 static int ide_dma_good_drive(ide_drive_t *drive)
124 {
125         return ide_in_drive_list(drive->id, drive_whitelist);
126 }
127
128 /**
129  *      ide_build_sglist        -       map IDE scatter gather for DMA I/O
130  *      @drive: the drive to build the DMA table for
131  *      @rq: the request holding the sg list
132  *
133  *      Perform the DMA mapping magic necessary to access the source or
134  *      target buffers of a request via DMA.  The lower layers of the
135  *      kernel provide the necessary cache management so that we can
136  *      operate in a portable fashion.
137  */
138
139 int ide_build_sglist(ide_drive_t *drive, struct request *rq)
140 {
141         ide_hwif_t *hwif = HWIF(drive);
142         struct scatterlist *sg = hwif->sg_table;
143
144         ide_map_sg(drive, rq);
145
146         if (rq_data_dir(rq) == READ)
147                 hwif->sg_dma_direction = DMA_FROM_DEVICE;
148         else
149                 hwif->sg_dma_direction = DMA_TO_DEVICE;
150
151         return dma_map_sg(hwif->dev, sg, hwif->sg_nents,
152                           hwif->sg_dma_direction);
153 }
154
155 EXPORT_SYMBOL_GPL(ide_build_sglist);
156
157 #ifdef CONFIG_BLK_DEV_IDEDMA_SFF
158 /**
159  *      ide_build_dmatable      -       build IDE DMA table
160  *
161  *      ide_build_dmatable() prepares a dma request. We map the command
162  *      to get the pci bus addresses of the buffers and then build up
163  *      the PRD table that the IDE layer wants to be fed. The code
164  *      knows about the 64K wrap bug in the CS5530.
165  *
166  *      Returns the number of built PRD entries if all went okay,
167  *      returns 0 otherwise.
168  *
169  *      May also be invoked from trm290.c
170  */
171  
172 int ide_build_dmatable (ide_drive_t *drive, struct request *rq)
173 {
174         ide_hwif_t *hwif        = HWIF(drive);
175         unsigned int *table     = hwif->dmatable_cpu;
176         unsigned int is_trm290  = (hwif->chipset == ide_trm290) ? 1 : 0;
177         unsigned int count = 0;
178         int i;
179         struct scatterlist *sg;
180
181         hwif->sg_nents = i = ide_build_sglist(drive, rq);
182
183         if (!i)
184                 return 0;
185
186         sg = hwif->sg_table;
187         while (i) {
188                 u32 cur_addr;
189                 u32 cur_len;
190
191                 cur_addr = sg_dma_address(sg);
192                 cur_len = sg_dma_len(sg);
193
194                 /*
195                  * Fill in the dma table, without crossing any 64kB boundaries.
196                  * Most hardware requires 16-bit alignment of all blocks,
197                  * but the trm290 requires 32-bit alignment.
198                  */
199
200                 while (cur_len) {
201                         if (count++ >= PRD_ENTRIES) {
202                                 printk(KERN_ERR "%s: DMA table too small\n", drive->name);
203                                 goto use_pio_instead;
204                         } else {
205                                 u32 xcount, bcount = 0x10000 - (cur_addr & 0xffff);
206
207                                 if (bcount > cur_len)
208                                         bcount = cur_len;
209                                 *table++ = cpu_to_le32(cur_addr);
210                                 xcount = bcount & 0xffff;
211                                 if (is_trm290)
212                                         xcount = ((xcount >> 2) - 1) << 16;
213                                 if (xcount == 0x0000) {
214         /* 
215          * Most chipsets correctly interpret a length of 0x0000 as 64KB,
216          * but at least one (e.g. CS5530) misinterprets it as zero (!).
217          * So here we break the 64KB entry into two 32KB entries instead.
218          */
219                                         if (count++ >= PRD_ENTRIES) {
220                                                 printk(KERN_ERR "%s: DMA table too small\n", drive->name);
221                                                 goto use_pio_instead;
222                                         }
223                                         *table++ = cpu_to_le32(0x8000);
224                                         *table++ = cpu_to_le32(cur_addr + 0x8000);
225                                         xcount = 0x8000;
226                                 }
227                                 *table++ = cpu_to_le32(xcount);
228                                 cur_addr += bcount;
229                                 cur_len -= bcount;
230                         }
231                 }
232
233                 sg = sg_next(sg);
234                 i--;
235         }
236
237         if (count) {
238                 if (!is_trm290)
239                         *--table |= cpu_to_le32(0x80000000);
240                 return count;
241         }
242
243         printk(KERN_ERR "%s: empty DMA table?\n", drive->name);
244
245 use_pio_instead:
246         ide_destroy_dmatable(drive);
247
248         return 0; /* revert to PIO for this request */
249 }
250
251 EXPORT_SYMBOL_GPL(ide_build_dmatable);
252 #endif
253
254 /**
255  *      ide_destroy_dmatable    -       clean up DMA mapping
256  *      @drive: The drive to unmap
257  *
258  *      Teardown mappings after DMA has completed. This must be called
259  *      after the completion of each use of ide_build_dmatable and before
260  *      the next use of ide_build_dmatable. Failure to do so will cause
261  *      an oops as only one mapping can be live for each target at a given
262  *      time.
263  */
264  
265 void ide_destroy_dmatable (ide_drive_t *drive)
266 {
267         ide_hwif_t *hwif = drive->hwif;
268
269         dma_unmap_sg(hwif->dev, hwif->sg_table, hwif->sg_nents,
270                      hwif->sg_dma_direction);
271 }
272
273 EXPORT_SYMBOL_GPL(ide_destroy_dmatable);
274
275 #ifdef CONFIG_BLK_DEV_IDEDMA_SFF
276 /**
277  *      config_drive_for_dma    -       attempt to activate IDE DMA
278  *      @drive: the drive to place in DMA mode
279  *
280  *      If the drive supports at least mode 2 DMA or UDMA of any kind
281  *      then attempt to place it into DMA mode. Drives that are known to
282  *      support DMA but predate the DMA properties or that are known
283  *      to have DMA handling bugs are also set up appropriately based
284  *      on the good/bad drive lists.
285  */
286  
287 static int config_drive_for_dma (ide_drive_t *drive)
288 {
289         ide_hwif_t *hwif = drive->hwif;
290         struct hd_driveid *id = drive->id;
291
292         if (drive->media != ide_disk) {
293                 if (hwif->host_flags & IDE_HFLAG_NO_ATAPI_DMA)
294                         return 0;
295         }
296
297         /*
298          * Enable DMA on any drive that has
299          * UltraDMA (mode 0/1/2/3/4/5/6) enabled
300          */
301         if ((id->field_valid & 4) && ((id->dma_ultra >> 8) & 0x7f))
302                 return 1;
303
304         /*
305          * Enable DMA on any drive that has mode2 DMA
306          * (multi or single) enabled
307          */
308         if (id->field_valid & 2)        /* regular DMA */
309                 if ((id->dma_mword & 0x404) == 0x404 ||
310                     (id->dma_1word & 0x404) == 0x404)
311                         return 1;
312
313         /* Consult the list of known "good" drives */
314         if (ide_dma_good_drive(drive))
315                 return 1;
316
317         return 0;
318 }
319
320 /**
321  *      dma_timer_expiry        -       handle a DMA timeout
322  *      @drive: Drive that timed out
323  *
324  *      An IDE DMA transfer timed out. In the event of an error we ask
325  *      the driver to resolve the problem, if a DMA transfer is still
326  *      in progress we continue to wait (arguably we need to add a 
327  *      secondary 'I don't care what the drive thinks' timeout here)
328  *      Finally if we have an interrupt we let it complete the I/O.
329  *      But only one time - we clear expiry and if it's still not
330  *      completed after WAIT_CMD, we error and retry in PIO.
331  *      This can occur if an interrupt is lost or due to hang or bugs.
332  */
333  
334 static int dma_timer_expiry (ide_drive_t *drive)
335 {
336         ide_hwif_t *hwif        = HWIF(drive);
337         u8 dma_stat             = hwif->read_sff_dma_status(hwif);
338
339         printk(KERN_WARNING "%s: dma_timer_expiry: dma status == 0x%02x\n",
340                 drive->name, dma_stat);
341
342         if ((dma_stat & 0x18) == 0x18)  /* BUSY Stupid Early Timer !! */
343                 return WAIT_CMD;
344
345         HWGROUP(drive)->expiry = NULL;  /* one free ride for now */
346
347         /* 1 dmaing, 2 error, 4 intr */
348         if (dma_stat & 2)       /* ERROR */
349                 return -1;
350
351         if (dma_stat & 1)       /* DMAing */
352                 return WAIT_CMD;
353
354         if (dma_stat & 4)       /* Got an Interrupt */
355                 return WAIT_CMD;
356
357         return 0;       /* Status is unknown -- reset the bus */
358 }
359
360 /**
361  *      ide_dma_host_set        -       Enable/disable DMA on a host
362  *      @drive: drive to control
363  *
364  *      Enable/disable DMA on an IDE controller following generic
365  *      bus-mastering IDE controller behaviour.
366  */
367
368 void ide_dma_host_set(ide_drive_t *drive, int on)
369 {
370         ide_hwif_t *hwif        = HWIF(drive);
371         u8 unit                 = (drive->select.b.unit & 0x01);
372         u8 dma_stat             = hwif->read_sff_dma_status(hwif);
373
374         if (on)
375                 dma_stat |= (1 << (5 + unit));
376         else
377                 dma_stat &= ~(1 << (5 + unit));
378
379         if (hwif->host_flags & IDE_HFLAG_MMIO)
380                 writeb(dma_stat, (void __iomem *)hwif->dma_status);
381         else
382                 outb(dma_stat, hwif->dma_status);
383 }
384
385 EXPORT_SYMBOL_GPL(ide_dma_host_set);
386 #endif /* CONFIG_BLK_DEV_IDEDMA_SFF  */
387
388 /**
389  *      ide_dma_off_quietly     -       Generic DMA kill
390  *      @drive: drive to control
391  *
392  *      Turn off the current DMA on this IDE controller. 
393  */
394
395 void ide_dma_off_quietly(ide_drive_t *drive)
396 {
397         drive->using_dma = 0;
398         ide_toggle_bounce(drive, 0);
399
400         drive->hwif->dma_ops->dma_host_set(drive, 0);
401 }
402
403 EXPORT_SYMBOL(ide_dma_off_quietly);
404
405 /**
406  *      ide_dma_off     -       disable DMA on a device
407  *      @drive: drive to disable DMA on
408  *
409  *      Disable IDE DMA for a device on this IDE controller.
410  *      Inform the user that DMA has been disabled.
411  */
412
413 void ide_dma_off(ide_drive_t *drive)
414 {
415         printk(KERN_INFO "%s: DMA disabled\n", drive->name);
416         ide_dma_off_quietly(drive);
417 }
418
419 EXPORT_SYMBOL(ide_dma_off);
420
421 /**
422  *      ide_dma_on              -       Enable DMA on a device
423  *      @drive: drive to enable DMA on
424  *
425  *      Enable IDE DMA for a device on this IDE controller.
426  */
427
428 void ide_dma_on(ide_drive_t *drive)
429 {
430         drive->using_dma = 1;
431         ide_toggle_bounce(drive, 1);
432
433         drive->hwif->dma_ops->dma_host_set(drive, 1);
434 }
435
436 #ifdef CONFIG_BLK_DEV_IDEDMA_SFF
437 /**
438  *      ide_dma_setup   -       begin a DMA phase
439  *      @drive: target device
440  *
441  *      Build an IDE DMA PRD (IDE speak for scatter gather table)
442  *      and then set up the DMA transfer registers for a device
443  *      that follows generic IDE PCI DMA behaviour. Controllers can
444  *      override this function if they need to
445  *
446  *      Returns 0 on success. If a PIO fallback is required then 1
447  *      is returned. 
448  */
449
450 int ide_dma_setup(ide_drive_t *drive)
451 {
452         ide_hwif_t *hwif = drive->hwif;
453         struct request *rq = HWGROUP(drive)->rq;
454         unsigned int reading;
455         u8 mmio = (hwif->host_flags & IDE_HFLAG_MMIO) ? 1 : 0;
456         u8 dma_stat;
457
458         if (rq_data_dir(rq))
459                 reading = 0;
460         else
461                 reading = 1 << 3;
462
463         /* fall back to pio! */
464         if (!ide_build_dmatable(drive, rq)) {
465                 ide_map_sg(drive, rq);
466                 return 1;
467         }
468
469         /* PRD table */
470         if (hwif->host_flags & IDE_HFLAG_MMIO)
471                 writel(hwif->dmatable_dma,
472                        (void __iomem *)(hwif->dma_base + ATA_DMA_TABLE_OFS));
473         else
474                 outl(hwif->dmatable_dma, hwif->dma_base + ATA_DMA_TABLE_OFS);
475
476         /* specify r/w */
477         if (mmio)
478                 writeb(reading, (void __iomem *)hwif->dma_command);
479         else
480                 outb(reading, hwif->dma_command);
481
482         /* read DMA status for INTR & ERROR flags */
483         dma_stat = hwif->read_sff_dma_status(hwif);
484
485         /* clear INTR & ERROR flags */
486         if (mmio)
487                 writeb(dma_stat | 6, (void __iomem *)hwif->dma_status);
488         else
489                 outb(dma_stat | 6, hwif->dma_status);
490
491         drive->waiting_for_dma = 1;
492         return 0;
493 }
494
495 EXPORT_SYMBOL_GPL(ide_dma_setup);
496
497 void ide_dma_exec_cmd(ide_drive_t *drive, u8 command)
498 {
499         /* issue cmd to drive */
500         ide_execute_command(drive, command, &ide_dma_intr, 2*WAIT_CMD, dma_timer_expiry);
501 }
502 EXPORT_SYMBOL_GPL(ide_dma_exec_cmd);
503
504 void ide_dma_start(ide_drive_t *drive)
505 {
506         ide_hwif_t *hwif = drive->hwif;
507         u8 dma_cmd;
508
509         /* Note that this is done *after* the cmd has
510          * been issued to the drive, as per the BM-IDE spec.
511          * The Promise Ultra33 doesn't work correctly when
512          * we do this part before issuing the drive cmd.
513          */
514         if (hwif->host_flags & IDE_HFLAG_MMIO) {
515                 dma_cmd = readb((void __iomem *)hwif->dma_command);
516                 /* start DMA */
517                 writeb(dma_cmd | 1, (void __iomem *)hwif->dma_command);
518         } else {
519                 dma_cmd = inb(hwif->dma_command);
520                 outb(dma_cmd | 1, hwif->dma_command);
521         }
522
523         hwif->dma = 1;
524         wmb();
525 }
526
527 EXPORT_SYMBOL_GPL(ide_dma_start);
528
529 /* returns 1 on error, 0 otherwise */
530 int __ide_dma_end (ide_drive_t *drive)
531 {
532         ide_hwif_t *hwif = drive->hwif;
533         u8 mmio = (hwif->host_flags & IDE_HFLAG_MMIO) ? 1 : 0;
534         u8 dma_stat = 0, dma_cmd = 0;
535
536         drive->waiting_for_dma = 0;
537
538         if (mmio) {
539                 /* get DMA command mode */
540                 dma_cmd = readb((void __iomem *)hwif->dma_command);
541                 /* stop DMA */
542                 writeb(dma_cmd & ~1, (void __iomem *)hwif->dma_command);
543         } else {
544                 dma_cmd = inb(hwif->dma_command);
545                 outb(dma_cmd & ~1, hwif->dma_command);
546         }
547
548         /* get DMA status */
549         dma_stat = hwif->read_sff_dma_status(hwif);
550
551         if (mmio)
552                 /* clear the INTR & ERROR bits */
553                 writeb(dma_stat | 6, (void __iomem *)hwif->dma_status);
554         else
555                 outb(dma_stat | 6, hwif->dma_status);
556
557         /* purge DMA mappings */
558         ide_destroy_dmatable(drive);
559         /* verify good DMA status */
560         hwif->dma = 0;
561         wmb();
562         return (dma_stat & 7) != 4 ? (0x10 | dma_stat) : 0;
563 }
564
565 EXPORT_SYMBOL(__ide_dma_end);
566
567 /* returns 1 if dma irq issued, 0 otherwise */
568 int ide_dma_test_irq(ide_drive_t *drive)
569 {
570         ide_hwif_t *hwif        = HWIF(drive);
571         u8 dma_stat             = hwif->read_sff_dma_status(hwif);
572
573         /* return 1 if INTR asserted */
574         if ((dma_stat & 4) == 4)
575                 return 1;
576         if (!drive->waiting_for_dma)
577                 printk(KERN_WARNING "%s: (%s) called while not waiting\n",
578                         drive->name, __func__);
579         return 0;
580 }
581 EXPORT_SYMBOL_GPL(ide_dma_test_irq);
582 #else
583 static inline int config_drive_for_dma(ide_drive_t *drive) { return 0; }
584 #endif /* CONFIG_BLK_DEV_IDEDMA_SFF */
585
586 int __ide_dma_bad_drive (ide_drive_t *drive)
587 {
588         struct hd_driveid *id = drive->id;
589
590         int blacklist = ide_in_drive_list(id, drive_blacklist);
591         if (blacklist) {
592                 printk(KERN_WARNING "%s: Disabling (U)DMA for %s (blacklisted)\n",
593                                     drive->name, id->model);
594                 return blacklist;
595         }
596         return 0;
597 }
598
599 EXPORT_SYMBOL(__ide_dma_bad_drive);
600
601 static const u8 xfer_mode_bases[] = {
602         XFER_UDMA_0,
603         XFER_MW_DMA_0,
604         XFER_SW_DMA_0,
605 };
606
607 static unsigned int ide_get_mode_mask(ide_drive_t *drive, u8 base, u8 req_mode)
608 {
609         struct hd_driveid *id = drive->id;
610         ide_hwif_t *hwif = drive->hwif;
611         const struct ide_port_ops *port_ops = hwif->port_ops;
612         unsigned int mask = 0;
613
614         switch(base) {
615         case XFER_UDMA_0:
616                 if ((id->field_valid & 4) == 0)
617                         break;
618
619                 if (port_ops && port_ops->udma_filter)
620                         mask = port_ops->udma_filter(drive);
621                 else
622                         mask = hwif->ultra_mask;
623                 mask &= id->dma_ultra;
624
625                 /*
626                  * avoid false cable warning from eighty_ninty_three()
627                  */
628                 if (req_mode > XFER_UDMA_2) {
629                         if ((mask & 0x78) && (eighty_ninty_three(drive) == 0))
630                                 mask &= 0x07;
631                 }
632                 break;
633         case XFER_MW_DMA_0:
634                 if ((id->field_valid & 2) == 0)
635                         break;
636                 if (port_ops && port_ops->mdma_filter)
637                         mask = port_ops->mdma_filter(drive);
638                 else
639                         mask = hwif->mwdma_mask;
640                 mask &= id->dma_mword;
641                 break;
642         case XFER_SW_DMA_0:
643                 if (id->field_valid & 2) {
644                         mask = id->dma_1word & hwif->swdma_mask;
645                 } else if (id->tDMA) {
646                         /*
647                          * ide_fix_driveid() doesn't convert ->tDMA to the
648                          * CPU endianness so we need to do it here
649                          */
650                         u8 mode = le16_to_cpu(id->tDMA);
651
652                         /*
653                          * if the mode is valid convert it to the mask
654                          * (the maximum allowed mode is XFER_SW_DMA_2)
655                          */
656                         if (mode <= 2)
657                                 mask = ((2 << mode) - 1) & hwif->swdma_mask;
658                 }
659                 break;
660         default:
661                 BUG();
662                 break;
663         }
664
665         return mask;
666 }
667
668 /**
669  *      ide_find_dma_mode       -       compute DMA speed
670  *      @drive: IDE device
671  *      @req_mode: requested mode
672  *
673  *      Checks the drive/host capabilities and finds the speed to use for
674  *      the DMA transfer.  The speed is then limited by the requested mode.
675  *
676  *      Returns 0 if the drive/host combination is incapable of DMA transfers
677  *      or if the requested mode is not a DMA mode.
678  */
679
680 u8 ide_find_dma_mode(ide_drive_t *drive, u8 req_mode)
681 {
682         ide_hwif_t *hwif = drive->hwif;
683         unsigned int mask;
684         int x, i;
685         u8 mode = 0;
686
687         if (drive->media != ide_disk) {
688                 if (hwif->host_flags & IDE_HFLAG_NO_ATAPI_DMA)
689                         return 0;
690         }
691
692         for (i = 0; i < ARRAY_SIZE(xfer_mode_bases); i++) {
693                 if (req_mode < xfer_mode_bases[i])
694                         continue;
695                 mask = ide_get_mode_mask(drive, xfer_mode_bases[i], req_mode);
696                 x = fls(mask) - 1;
697                 if (x >= 0) {
698                         mode = xfer_mode_bases[i] + x;
699                         break;
700                 }
701         }
702
703         if (hwif->chipset == ide_acorn && mode == 0) {
704                 /*
705                  * is this correct?
706                  */
707                 if (ide_dma_good_drive(drive) && drive->id->eide_dma_time < 150)
708                         mode = XFER_MW_DMA_1;
709         }
710
711         mode = min(mode, req_mode);
712
713         printk(KERN_INFO "%s: %s mode selected\n", drive->name,
714                           mode ? ide_xfer_verbose(mode) : "no DMA");
715
716         return mode;
717 }
718
719 EXPORT_SYMBOL_GPL(ide_find_dma_mode);
720
721 static int ide_tune_dma(ide_drive_t *drive)
722 {
723         ide_hwif_t *hwif = drive->hwif;
724         u8 speed;
725
726         if (drive->nodma || (drive->id->capability & 1) == 0)
727                 return 0;
728
729         /* consult the list of known "bad" drives */
730         if (__ide_dma_bad_drive(drive))
731                 return 0;
732
733         if (ide_id_dma_bug(drive))
734                 return 0;
735
736         if (hwif->host_flags & IDE_HFLAG_TRUST_BIOS_FOR_DMA)
737                 return config_drive_for_dma(drive);
738
739         speed = ide_max_dma_mode(drive);
740
741         if (!speed)
742                 return 0;
743
744         if (ide_set_dma_mode(drive, speed))
745                 return 0;
746
747         return 1;
748 }
749
750 static int ide_dma_check(ide_drive_t *drive)
751 {
752         ide_hwif_t *hwif = drive->hwif;
753         int vdma = (hwif->host_flags & IDE_HFLAG_VDMA)? 1 : 0;
754
755         if (!vdma && ide_tune_dma(drive))
756                 return 0;
757
758         /* TODO: always do PIO fallback */
759         if (hwif->host_flags & IDE_HFLAG_TRUST_BIOS_FOR_DMA)
760                 return -1;
761
762         ide_set_max_pio(drive);
763
764         return vdma ? 0 : -1;
765 }
766
767 int ide_id_dma_bug(ide_drive_t *drive)
768 {
769         struct hd_driveid *id = drive->id;
770
771         if (id->field_valid & 4) {
772                 if ((id->dma_ultra >> 8) && (id->dma_mword >> 8))
773                         goto err_out;
774         } else if (id->field_valid & 2) {
775                 if ((id->dma_mword >> 8) && (id->dma_1word >> 8))
776                         goto err_out;
777         }
778         return 0;
779 err_out:
780         printk(KERN_ERR "%s: bad DMA info in identify block\n", drive->name);
781         return 1;
782 }
783
784 int ide_set_dma(ide_drive_t *drive)
785 {
786         int rc;
787
788         /*
789          * Force DMAing for the beginning of the check.
790          * Some chipsets appear to do interesting
791          * things, if not checked and cleared.
792          *   PARANOIA!!!
793          */
794         ide_dma_off_quietly(drive);
795
796         rc = ide_dma_check(drive);
797         if (rc)
798                 return rc;
799
800         ide_dma_on(drive);
801
802         return 0;
803 }
804
805 void ide_check_dma_crc(ide_drive_t *drive)
806 {
807         u8 mode;
808
809         ide_dma_off_quietly(drive);
810         drive->crc_count = 0;
811         mode = drive->current_speed;
812         /*
813          * Don't try non Ultra-DMA modes without iCRC's.  Force the
814          * device to PIO and make the user enable SWDMA/MWDMA modes.
815          */
816         if (mode > XFER_UDMA_0 && mode <= XFER_UDMA_7)
817                 mode--;
818         else
819                 mode = XFER_PIO_4;
820         ide_set_xfer_rate(drive, mode);
821         if (drive->current_speed >= XFER_SW_DMA_0)
822                 ide_dma_on(drive);
823 }
824
825 #ifdef CONFIG_BLK_DEV_IDEDMA_SFF
826 void ide_dma_lost_irq (ide_drive_t *drive)
827 {
828         printk("%s: DMA interrupt recovery\n", drive->name);
829 }
830
831 EXPORT_SYMBOL(ide_dma_lost_irq);
832
833 void ide_dma_timeout (ide_drive_t *drive)
834 {
835         ide_hwif_t *hwif = HWIF(drive);
836
837         printk(KERN_ERR "%s: timeout waiting for DMA\n", drive->name);
838
839         if (hwif->dma_ops->dma_test_irq(drive))
840                 return;
841
842         hwif->dma_ops->dma_end(drive);
843 }
844
845 EXPORT_SYMBOL(ide_dma_timeout);
846
847 void ide_release_dma_engine(ide_hwif_t *hwif)
848 {
849         if (hwif->dmatable_cpu) {
850                 struct pci_dev *pdev = to_pci_dev(hwif->dev);
851
852                 pci_free_consistent(pdev, PRD_ENTRIES * PRD_BYTES,
853                                     hwif->dmatable_cpu, hwif->dmatable_dma);
854                 hwif->dmatable_cpu = NULL;
855         }
856 }
857
858 int ide_allocate_dma_engine(ide_hwif_t *hwif)
859 {
860         struct pci_dev *pdev = to_pci_dev(hwif->dev);
861
862         hwif->dmatable_cpu = pci_alloc_consistent(pdev,
863                                                   PRD_ENTRIES * PRD_BYTES,
864                                                   &hwif->dmatable_dma);
865
866         if (hwif->dmatable_cpu)
867                 return 0;
868
869         printk(KERN_ERR "%s: -- Error, unable to allocate DMA table.\n",
870                         hwif->name);
871
872         return 1;
873 }
874 EXPORT_SYMBOL_GPL(ide_allocate_dma_engine);
875
876 static const struct ide_dma_ops sff_dma_ops = {
877         .dma_host_set           = ide_dma_host_set,
878         .dma_setup              = ide_dma_setup,
879         .dma_exec_cmd           = ide_dma_exec_cmd,
880         .dma_start              = ide_dma_start,
881         .dma_end                = __ide_dma_end,
882         .dma_test_irq           = ide_dma_test_irq,
883         .dma_timeout            = ide_dma_timeout,
884         .dma_lost_irq           = ide_dma_lost_irq,
885 };
886
887 void ide_setup_dma(ide_hwif_t *hwif, unsigned long base)
888 {
889         hwif->dma_base = base;
890
891         if (!hwif->dma_command)
892                 hwif->dma_command       = hwif->dma_base + 0;
893         if (!hwif->dma_status)
894                 hwif->dma_status        = hwif->dma_base + 2;
895
896         hwif->dma_ops = &sff_dma_ops;
897 }
898
899 EXPORT_SYMBOL_GPL(ide_setup_dma);
900 #endif /* CONFIG_BLK_DEV_IDEDMA_SFF */