Merge branch 'batman-adv/next' of git://git.open-mesh.org/linux-merge
[firefly-linux-kernel-4.4.55.git] / drivers / net / ethernet / intel / ixgbe / ixgbe.h
1 /*******************************************************************************
2
3   Intel 10 Gigabit PCI Express Linux driver
4   Copyright(c) 1999 - 2011 Intel Corporation.
5
6   This program is free software; you can redistribute it and/or modify it
7   under the terms and conditions of the GNU General Public License,
8   version 2, as published by the Free Software Foundation.
9
10   This program is distributed in the hope it will be useful, but WITHOUT
11   ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
12   FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for
13   more details.
14
15   You should have received a copy of the GNU General Public License along with
16   this program; if not, write to the Free Software Foundation, Inc.,
17   51 Franklin St - Fifth Floor, Boston, MA 02110-1301 USA.
18
19   The full GNU General Public License is included in this distribution in
20   the file called "COPYING".
21
22   Contact Information:
23   e1000-devel Mailing List <e1000-devel@lists.sourceforge.net>
24   Intel Corporation, 5200 N.E. Elam Young Parkway, Hillsboro, OR 97124-6497
25
26 *******************************************************************************/
27
28 #ifndef _IXGBE_H_
29 #define _IXGBE_H_
30
31 #include <linux/bitops.h>
32 #include <linux/types.h>
33 #include <linux/pci.h>
34 #include <linux/netdevice.h>
35 #include <linux/cpumask.h>
36 #include <linux/aer.h>
37 #include <linux/if_vlan.h>
38
39 #include "ixgbe_type.h"
40 #include "ixgbe_common.h"
41 #include "ixgbe_dcb.h"
42 #if defined(CONFIG_FCOE) || defined(CONFIG_FCOE_MODULE)
43 #define IXGBE_FCOE
44 #include "ixgbe_fcoe.h"
45 #endif /* CONFIG_FCOE or CONFIG_FCOE_MODULE */
46 #ifdef CONFIG_IXGBE_DCA
47 #include <linux/dca.h>
48 #endif
49
50 /* common prefix used by pr_<> macros */
51 #undef pr_fmt
52 #define pr_fmt(fmt) KBUILD_MODNAME ": " fmt
53
54 /* TX/RX descriptor defines */
55 #define IXGBE_DEFAULT_TXD                   512
56 #define IXGBE_MAX_TXD                      4096
57 #define IXGBE_MIN_TXD                        64
58
59 #define IXGBE_DEFAULT_RXD                   512
60 #define IXGBE_MAX_RXD                      4096
61 #define IXGBE_MIN_RXD                        64
62
63 /* flow control */
64 #define IXGBE_MIN_FCRTL                    0x40
65 #define IXGBE_MAX_FCRTL                 0x7FF80
66 #define IXGBE_MIN_FCRTH                   0x600
67 #define IXGBE_MAX_FCRTH                 0x7FFF0
68 #define IXGBE_DEFAULT_FCPAUSE            0xFFFF
69 #define IXGBE_MIN_FCPAUSE                     0
70 #define IXGBE_MAX_FCPAUSE                0xFFFF
71
72 /* Supported Rx Buffer Sizes */
73 #define IXGBE_RXBUFFER_512   512    /* Used for packet split */
74 #define IXGBE_RXBUFFER_2048  2048
75 #define IXGBE_RXBUFFER_4096  4096
76 #define IXGBE_RXBUFFER_8192  8192
77 #define IXGBE_MAX_RXBUFFER   16384  /* largest size for a single descriptor */
78
79 /*
80  * NOTE: netdev_alloc_skb reserves up to 64 bytes, NET_IP_ALIGN mans we
81  * reserve 2 more, and skb_shared_info adds an additional 384 bytes more,
82  * this adds up to 512 bytes of extra data meaning the smallest allocation
83  * we could have is 1K.
84  * i.e. RXBUFFER_512 --> size-1024 slab
85  */
86 #define IXGBE_RX_HDR_SIZE IXGBE_RXBUFFER_512
87
88 #define MAXIMUM_ETHERNET_VLAN_SIZE (ETH_FRAME_LEN + ETH_FCS_LEN + VLAN_HLEN)
89
90 /* How many Rx Buffers do we bundle into one write to the hardware ? */
91 #define IXGBE_RX_BUFFER_WRITE   16      /* Must be power of 2 */
92
93 #define IXGBE_TX_FLAGS_CSUM             (u32)(1)
94 #define IXGBE_TX_FLAGS_HW_VLAN          (u32)(1 << 1)
95 #define IXGBE_TX_FLAGS_SW_VLAN          (u32)(1 << 2)
96 #define IXGBE_TX_FLAGS_TSO              (u32)(1 << 3)
97 #define IXGBE_TX_FLAGS_IPV4             (u32)(1 << 4)
98 #define IXGBE_TX_FLAGS_FCOE             (u32)(1 << 5)
99 #define IXGBE_TX_FLAGS_FSO              (u32)(1 << 6)
100 #define IXGBE_TX_FLAGS_MAPPED_AS_PAGE   (u32)(1 << 7)
101 #define IXGBE_TX_FLAGS_VLAN_MASK        0xffff0000
102 #define IXGBE_TX_FLAGS_VLAN_PRIO_MASK   0xe0000000
103 #define IXGBE_TX_FLAGS_VLAN_PRIO_SHIFT  29
104 #define IXGBE_TX_FLAGS_VLAN_SHIFT       16
105
106 #define IXGBE_MAX_RSC_INT_RATE          162760
107
108 #define IXGBE_MAX_VF_MC_ENTRIES         30
109 #define IXGBE_MAX_VF_FUNCTIONS          64
110 #define IXGBE_MAX_VFTA_ENTRIES          128
111 #define MAX_EMULATION_MAC_ADDRS         16
112 #define IXGBE_MAX_PF_MACVLANS           15
113 #define VMDQ_P(p)   ((p) + adapter->num_vfs)
114
115 struct vf_data_storage {
116         unsigned char vf_mac_addresses[ETH_ALEN];
117         u16 vf_mc_hashes[IXGBE_MAX_VF_MC_ENTRIES];
118         u16 num_vf_mc_hashes;
119         u16 default_vf_vlan_id;
120         u16 vlans_enabled;
121         bool clear_to_send;
122         bool pf_set_mac;
123         u16 pf_vlan; /* When set, guest VLAN config not allowed. */
124         u16 pf_qos;
125         u16 tx_rate;
126 };
127
128 struct vf_macvlans {
129         struct list_head l;
130         int vf;
131         int rar_entry;
132         bool free;
133         bool is_macvlan;
134         u8 vf_macvlan[ETH_ALEN];
135 };
136
137 #define IXGBE_MAX_TXD_PWR       14
138 #define IXGBE_MAX_DATA_PER_TXD  (1 << IXGBE_MAX_TXD_PWR)
139
140 /* Tx Descriptors needed, worst case */
141 #define TXD_USE_COUNT(S) DIV_ROUND_UP((S), IXGBE_MAX_DATA_PER_TXD)
142 #define DESC_NEEDED ((MAX_SKB_FRAGS * TXD_USE_COUNT(PAGE_SIZE)) + 4)
143
144 /* wrapper around a pointer to a socket buffer,
145  * so a DMA handle can be stored along with the buffer */
146 struct ixgbe_tx_buffer {
147         union ixgbe_adv_tx_desc *next_to_watch;
148         unsigned long time_stamp;
149         dma_addr_t dma;
150         u32 length;
151         u32 tx_flags;
152         struct sk_buff *skb;
153         u32 bytecount;
154         u16 gso_segs;
155 };
156
157 struct ixgbe_rx_buffer {
158         struct sk_buff *skb;
159         dma_addr_t dma;
160         struct page *page;
161         dma_addr_t page_dma;
162         unsigned int page_offset;
163 };
164
165 struct ixgbe_queue_stats {
166         u64 packets;
167         u64 bytes;
168 };
169
170 struct ixgbe_tx_queue_stats {
171         u64 restart_queue;
172         u64 tx_busy;
173         u64 completed;
174         u64 tx_done_old;
175 };
176
177 struct ixgbe_rx_queue_stats {
178         u64 rsc_count;
179         u64 rsc_flush;
180         u64 non_eop_descs;
181         u64 alloc_rx_page_failed;
182         u64 alloc_rx_buff_failed;
183 };
184
185 enum ixbge_ring_state_t {
186         __IXGBE_TX_FDIR_INIT_DONE,
187         __IXGBE_TX_DETECT_HANG,
188         __IXGBE_HANG_CHECK_ARMED,
189         __IXGBE_RX_PS_ENABLED,
190         __IXGBE_RX_RSC_ENABLED,
191 };
192
193 #define ring_is_ps_enabled(ring) \
194         test_bit(__IXGBE_RX_PS_ENABLED, &(ring)->state)
195 #define set_ring_ps_enabled(ring) \
196         set_bit(__IXGBE_RX_PS_ENABLED, &(ring)->state)
197 #define clear_ring_ps_enabled(ring) \
198         clear_bit(__IXGBE_RX_PS_ENABLED, &(ring)->state)
199 #define check_for_tx_hang(ring) \
200         test_bit(__IXGBE_TX_DETECT_HANG, &(ring)->state)
201 #define set_check_for_tx_hang(ring) \
202         set_bit(__IXGBE_TX_DETECT_HANG, &(ring)->state)
203 #define clear_check_for_tx_hang(ring) \
204         clear_bit(__IXGBE_TX_DETECT_HANG, &(ring)->state)
205 #define ring_is_rsc_enabled(ring) \
206         test_bit(__IXGBE_RX_RSC_ENABLED, &(ring)->state)
207 #define set_ring_rsc_enabled(ring) \
208         set_bit(__IXGBE_RX_RSC_ENABLED, &(ring)->state)
209 #define clear_ring_rsc_enabled(ring) \
210         clear_bit(__IXGBE_RX_RSC_ENABLED, &(ring)->state)
211 struct ixgbe_ring {
212         void *desc;                     /* descriptor ring memory */
213         struct device *dev;             /* device for DMA mapping */
214         struct net_device *netdev;      /* netdev ring belongs to */
215         union {
216                 struct ixgbe_tx_buffer *tx_buffer_info;
217                 struct ixgbe_rx_buffer *rx_buffer_info;
218         };
219         unsigned long state;
220         u8 __iomem *tail;
221
222         u16 count;                      /* amount of descriptors */
223         u16 rx_buf_len;
224
225         u8 queue_index; /* needed for multiqueue queue management */
226         u8 reg_idx;                     /* holds the special value that gets
227                                          * the hardware register offset
228                                          * associated with this ring, which is
229                                          * different for DCB and RSS modes
230                                          */
231         u8 atr_sample_rate;
232         u8 atr_count;
233
234         u16 next_to_use;
235         u16 next_to_clean;
236
237         u8 dcb_tc;
238         struct ixgbe_queue_stats stats;
239         struct u64_stats_sync syncp;
240         union {
241                 struct ixgbe_tx_queue_stats tx_stats;
242                 struct ixgbe_rx_queue_stats rx_stats;
243         };
244         int numa_node;
245         unsigned int size;              /* length in bytes */
246         dma_addr_t dma;                 /* phys. address of descriptor ring */
247         struct rcu_head rcu;
248         struct ixgbe_q_vector *q_vector; /* back-pointer to host q_vector */
249 } ____cacheline_internodealigned_in_smp;
250
251 enum ixgbe_ring_f_enum {
252         RING_F_NONE = 0,
253         RING_F_VMDQ,  /* SR-IOV uses the same ring feature */
254         RING_F_RSS,
255         RING_F_FDIR,
256 #ifdef IXGBE_FCOE
257         RING_F_FCOE,
258 #endif /* IXGBE_FCOE */
259
260         RING_F_ARRAY_SIZE      /* must be last in enum set */
261 };
262
263 #define IXGBE_MAX_RSS_INDICES  16
264 #define IXGBE_MAX_VMDQ_INDICES 64
265 #define IXGBE_MAX_FDIR_INDICES 64
266 #ifdef IXGBE_FCOE
267 #define IXGBE_MAX_FCOE_INDICES  8
268 #define MAX_RX_QUEUES (IXGBE_MAX_FDIR_INDICES + IXGBE_MAX_FCOE_INDICES)
269 #define MAX_TX_QUEUES (IXGBE_MAX_FDIR_INDICES + IXGBE_MAX_FCOE_INDICES)
270 #else
271 #define MAX_RX_QUEUES IXGBE_MAX_FDIR_INDICES
272 #define MAX_TX_QUEUES IXGBE_MAX_FDIR_INDICES
273 #endif /* IXGBE_FCOE */
274 struct ixgbe_ring_feature {
275         int indices;
276         int mask;
277 } ____cacheline_internodealigned_in_smp;
278
279 struct ixgbe_ring_container {
280 #if MAX_RX_QUEUES > MAX_TX_QUEUES
281         DECLARE_BITMAP(idx, MAX_RX_QUEUES);
282 #else
283         DECLARE_BITMAP(idx, MAX_TX_QUEUES);
284 #endif
285         unsigned int total_bytes;       /* total bytes processed this int */
286         unsigned int total_packets;     /* total packets processed this int */
287         u16 work_limit;                 /* total work allowed per interrupt */
288         u8 count;                       /* total number of rings in vector */
289         u8 itr;                         /* current ITR setting for ring */
290 };
291
292 #define MAX_RX_PACKET_BUFFERS ((adapter->flags & IXGBE_FLAG_DCB_ENABLED) \
293                               ? 8 : 1)
294 #define MAX_TX_PACKET_BUFFERS MAX_RX_PACKET_BUFFERS
295
296 /* MAX_MSIX_Q_VECTORS of these are allocated,
297  * but we only use one per queue-specific vector.
298  */
299 struct ixgbe_q_vector {
300         struct ixgbe_adapter *adapter;
301         unsigned int v_idx; /* index of q_vector within array, also used for
302                              * finding the bit in EICR and friends that
303                              * represents the vector for this ring */
304 #ifdef CONFIG_IXGBE_DCA
305         int cpu;            /* CPU for DCA */
306 #endif
307         struct napi_struct napi;
308         struct ixgbe_ring_container rx, tx;
309         u32 eitr;
310         cpumask_var_t affinity_mask;
311         char name[IFNAMSIZ + 9];
312 };
313
314 /* Helper macros to switch between ints/sec and what the register uses.
315  * And yes, it's the same math going both ways.  The lowest value
316  * supported by all of the ixgbe hardware is 8.
317  */
318 #define EITR_INTS_PER_SEC_TO_REG(_eitr) \
319         ((_eitr) ? (1000000000 / ((_eitr) * 256)) : 8)
320 #define EITR_REG_TO_INTS_PER_SEC EITR_INTS_PER_SEC_TO_REG
321
322 static inline u16 ixgbe_desc_unused(struct ixgbe_ring *ring)
323 {
324         u16 ntc = ring->next_to_clean;
325         u16 ntu = ring->next_to_use;
326
327         return ((ntc > ntu) ? 0 : ring->count) + ntc - ntu - 1;
328 }
329
330 #define IXGBE_RX_DESC_ADV(R, i)     \
331         (&(((union ixgbe_adv_rx_desc *)((R)->desc))[i]))
332 #define IXGBE_TX_DESC_ADV(R, i)     \
333         (&(((union ixgbe_adv_tx_desc *)((R)->desc))[i]))
334 #define IXGBE_TX_CTXTDESC_ADV(R, i)         \
335         (&(((struct ixgbe_adv_tx_context_desc *)((R)->desc))[i]))
336
337 #define IXGBE_MAX_JUMBO_FRAME_SIZE        16128
338 #ifdef IXGBE_FCOE
339 /* Use 3K as the baby jumbo frame size for FCoE */
340 #define IXGBE_FCOE_JUMBO_FRAME_SIZE       3072
341 #endif /* IXGBE_FCOE */
342
343 #define OTHER_VECTOR 1
344 #define NON_Q_VECTORS (OTHER_VECTOR)
345
346 #define MAX_MSIX_VECTORS_82599 64
347 #define MAX_MSIX_Q_VECTORS_82599 64
348 #define MAX_MSIX_VECTORS_82598 18
349 #define MAX_MSIX_Q_VECTORS_82598 16
350
351 #define MAX_MSIX_Q_VECTORS MAX_MSIX_Q_VECTORS_82599
352 #define MAX_MSIX_COUNT MAX_MSIX_VECTORS_82599
353
354 #define MIN_MSIX_Q_VECTORS 2
355 #define MIN_MSIX_COUNT (MIN_MSIX_Q_VECTORS + NON_Q_VECTORS)
356
357 /* board specific private data structure */
358 struct ixgbe_adapter {
359         unsigned long state;
360
361         /* Some features need tri-state capability,
362          * thus the additional *_CAPABLE flags.
363          */
364         u32 flags;
365 #define IXGBE_FLAG_RX_CSUM_ENABLED              (u32)(1)
366 #define IXGBE_FLAG_MSI_CAPABLE                  (u32)(1 << 1)
367 #define IXGBE_FLAG_MSI_ENABLED                  (u32)(1 << 2)
368 #define IXGBE_FLAG_MSIX_CAPABLE                 (u32)(1 << 3)
369 #define IXGBE_FLAG_MSIX_ENABLED                 (u32)(1 << 4)
370 #define IXGBE_FLAG_RX_1BUF_CAPABLE              (u32)(1 << 6)
371 #define IXGBE_FLAG_RX_PS_CAPABLE                (u32)(1 << 7)
372 #define IXGBE_FLAG_RX_PS_ENABLED                (u32)(1 << 8)
373 #define IXGBE_FLAG_IN_NETPOLL                   (u32)(1 << 9)
374 #define IXGBE_FLAG_DCA_ENABLED                  (u32)(1 << 10)
375 #define IXGBE_FLAG_DCA_CAPABLE                  (u32)(1 << 11)
376 #define IXGBE_FLAG_IMIR_ENABLED                 (u32)(1 << 12)
377 #define IXGBE_FLAG_MQ_CAPABLE                   (u32)(1 << 13)
378 #define IXGBE_FLAG_DCB_ENABLED                  (u32)(1 << 14)
379 #define IXGBE_FLAG_RSS_ENABLED                  (u32)(1 << 16)
380 #define IXGBE_FLAG_RSS_CAPABLE                  (u32)(1 << 17)
381 #define IXGBE_FLAG_VMDQ_CAPABLE                 (u32)(1 << 18)
382 #define IXGBE_FLAG_VMDQ_ENABLED                 (u32)(1 << 19)
383 #define IXGBE_FLAG_FAN_FAIL_CAPABLE             (u32)(1 << 20)
384 #define IXGBE_FLAG_NEED_LINK_UPDATE             (u32)(1 << 22)
385 #define IXGBE_FLAG_NEED_LINK_CONFIG             (u32)(1 << 23)
386 #define IXGBE_FLAG_FDIR_HASH_CAPABLE            (u32)(1 << 24)
387 #define IXGBE_FLAG_FDIR_PERFECT_CAPABLE         (u32)(1 << 25)
388 #define IXGBE_FLAG_FCOE_CAPABLE                 (u32)(1 << 26)
389 #define IXGBE_FLAG_FCOE_ENABLED                 (u32)(1 << 27)
390 #define IXGBE_FLAG_SRIOV_CAPABLE                (u32)(1 << 28)
391 #define IXGBE_FLAG_SRIOV_ENABLED                (u32)(1 << 29)
392
393         u32 flags2;
394 #define IXGBE_FLAG2_RSC_CAPABLE                 (u32)(1)
395 #define IXGBE_FLAG2_RSC_ENABLED                 (u32)(1 << 1)
396 #define IXGBE_FLAG2_TEMP_SENSOR_CAPABLE         (u32)(1 << 2)
397 #define IXGBE_FLAG2_TEMP_SENSOR_EVENT           (u32)(1 << 3)
398 #define IXGBE_FLAG2_SEARCH_FOR_SFP              (u32)(1 << 4)
399 #define IXGBE_FLAG2_SFP_NEEDS_RESET             (u32)(1 << 5)
400 #define IXGBE_FLAG2_RESET_REQUESTED             (u32)(1 << 6)
401 #define IXGBE_FLAG2_FDIR_REQUIRES_REINIT        (u32)(1 << 7)
402
403         unsigned long active_vlans[BITS_TO_LONGS(VLAN_N_VID)];
404         u16 bd_number;
405         struct ixgbe_q_vector *q_vector[MAX_MSIX_Q_VECTORS];
406
407         /* DCB parameters */
408         struct ieee_pfc *ixgbe_ieee_pfc;
409         struct ieee_ets *ixgbe_ieee_ets;
410         struct ixgbe_dcb_config dcb_cfg;
411         struct ixgbe_dcb_config temp_dcb_cfg;
412         u8 dcb_set_bitmap;
413         u8 dcbx_cap;
414         enum ixgbe_fc_mode last_lfc_mode;
415
416         /* Interrupt Throttle Rate */
417         u32 rx_itr_setting;
418         u32 tx_itr_setting;
419         u16 eitr_low;
420         u16 eitr_high;
421
422         /* Work limits */
423         u16 tx_work_limit;
424
425         /* TX */
426         struct ixgbe_ring *tx_ring[MAX_TX_QUEUES] ____cacheline_aligned_in_smp;
427         int num_tx_queues;
428         u32 tx_timeout_count;
429         bool detect_tx_hung;
430
431         u64 restart_queue;
432         u64 lsc_int;
433
434         /* RX */
435         struct ixgbe_ring *rx_ring[MAX_RX_QUEUES] ____cacheline_aligned_in_smp;
436         int num_rx_queues;
437         int num_rx_pools;               /* == num_rx_queues in 82598 */
438         int num_rx_queues_per_pool;     /* 1 if 82598, can be many if 82599 */
439         u64 hw_csum_rx_error;
440         u64 hw_rx_no_dma_resources;
441         u64 non_eop_descs;
442         int num_msix_vectors;
443         int max_msix_q_vectors;         /* true count of q_vectors for device */
444         struct ixgbe_ring_feature ring_feature[RING_F_ARRAY_SIZE];
445         struct msix_entry *msix_entries;
446
447         u32 alloc_rx_page_failed;
448         u32 alloc_rx_buff_failed;
449
450 /* default to trying for four seconds */
451 #define IXGBE_TRY_LINK_TIMEOUT (4 * HZ)
452
453         /* OS defined structs */
454         struct net_device *netdev;
455         struct pci_dev *pdev;
456
457         u32 test_icr;
458         struct ixgbe_ring test_tx_ring;
459         struct ixgbe_ring test_rx_ring;
460
461         /* structs defined in ixgbe_hw.h */
462         struct ixgbe_hw hw;
463         u16 msg_enable;
464         struct ixgbe_hw_stats stats;
465
466         /* Interrupt Throttle Rate */
467         u32 rx_eitr_param;
468         u32 tx_eitr_param;
469
470         u64 tx_busy;
471         unsigned int tx_ring_count;
472         unsigned int rx_ring_count;
473
474         u32 link_speed;
475         bool link_up;
476         unsigned long link_check_timeout;
477
478         struct work_struct service_task;
479         struct timer_list service_timer;
480         u32 fdir_pballoc;
481         u32 atr_sample_rate;
482         unsigned long fdir_overflow; /* number of times ATR was backed off */
483         spinlock_t fdir_perfect_lock;
484 #ifdef IXGBE_FCOE
485         struct ixgbe_fcoe fcoe;
486 #endif /* IXGBE_FCOE */
487         u64 rsc_total_count;
488         u64 rsc_total_flush;
489         u32 wol;
490         u16 eeprom_version;
491
492         int node;
493         u32 led_reg;
494         u32 interrupt_event;
495         char lsc_int_name[IFNAMSIZ + 9];
496
497         /* SR-IOV */
498         DECLARE_BITMAP(active_vfs, IXGBE_MAX_VF_FUNCTIONS);
499         unsigned int num_vfs;
500         struct vf_data_storage *vfinfo;
501         int vf_rate_link_speed;
502         struct vf_macvlans vf_mvs;
503         struct vf_macvlans *mv_list;
504         bool antispoofing_enabled;
505
506         struct hlist_head fdir_filter_list;
507         union ixgbe_atr_input fdir_mask;
508         int fdir_filter_count;
509 };
510
511 struct ixgbe_fdir_filter {
512         struct hlist_node fdir_node;
513         union ixgbe_atr_input filter;
514         u16 sw_idx;
515         u16 action;
516 };
517
518 enum ixbge_state_t {
519         __IXGBE_TESTING,
520         __IXGBE_RESETTING,
521         __IXGBE_DOWN,
522         __IXGBE_SERVICE_SCHED,
523         __IXGBE_IN_SFP_INIT,
524 };
525
526 struct ixgbe_rsc_cb {
527         dma_addr_t dma;
528         u16 skb_cnt;
529         bool delay_unmap;
530 };
531 #define IXGBE_RSC_CB(skb) ((struct ixgbe_rsc_cb *)(skb)->cb)
532
533 enum ixgbe_boards {
534         board_82598,
535         board_82599,
536         board_X540,
537 };
538
539 extern struct ixgbe_info ixgbe_82598_info;
540 extern struct ixgbe_info ixgbe_82599_info;
541 extern struct ixgbe_info ixgbe_X540_info;
542 #ifdef CONFIG_IXGBE_DCB
543 extern const struct dcbnl_rtnl_ops dcbnl_ops;
544 extern int ixgbe_copy_dcb_cfg(struct ixgbe_dcb_config *src_dcb_cfg,
545                               struct ixgbe_dcb_config *dst_dcb_cfg,
546                               int tc_max);
547 #endif
548
549 extern char ixgbe_driver_name[];
550 extern const char ixgbe_driver_version[];
551
552 extern int ixgbe_up(struct ixgbe_adapter *adapter);
553 extern void ixgbe_down(struct ixgbe_adapter *adapter);
554 extern void ixgbe_reinit_locked(struct ixgbe_adapter *adapter);
555 extern void ixgbe_reset(struct ixgbe_adapter *adapter);
556 extern void ixgbe_set_ethtool_ops(struct net_device *netdev);
557 extern int ixgbe_setup_rx_resources(struct ixgbe_ring *);
558 extern int ixgbe_setup_tx_resources(struct ixgbe_ring *);
559 extern void ixgbe_free_rx_resources(struct ixgbe_ring *);
560 extern void ixgbe_free_tx_resources(struct ixgbe_ring *);
561 extern void ixgbe_configure_rx_ring(struct ixgbe_adapter *,struct ixgbe_ring *);
562 extern void ixgbe_configure_tx_ring(struct ixgbe_adapter *,struct ixgbe_ring *);
563 extern void ixgbe_disable_rx_queue(struct ixgbe_adapter *adapter,
564                                    struct ixgbe_ring *);
565 extern void ixgbe_update_stats(struct ixgbe_adapter *adapter);
566 extern int ixgbe_init_interrupt_scheme(struct ixgbe_adapter *adapter);
567 extern void ixgbe_clear_interrupt_scheme(struct ixgbe_adapter *adapter);
568 extern netdev_tx_t ixgbe_xmit_frame_ring(struct sk_buff *,
569                                          struct ixgbe_adapter *,
570                                          struct ixgbe_ring *);
571 extern void ixgbe_unmap_and_free_tx_resource(struct ixgbe_ring *,
572                                              struct ixgbe_tx_buffer *);
573 extern void ixgbe_alloc_rx_buffers(struct ixgbe_ring *, u16);
574 extern void ixgbe_write_eitr(struct ixgbe_q_vector *);
575 extern int ethtool_ioctl(struct ifreq *ifr);
576 extern s32 ixgbe_reinit_fdir_tables_82599(struct ixgbe_hw *hw);
577 extern s32 ixgbe_init_fdir_signature_82599(struct ixgbe_hw *hw, u32 fdirctrl);
578 extern s32 ixgbe_init_fdir_perfect_82599(struct ixgbe_hw *hw, u32 fdirctrl);
579 extern s32 ixgbe_fdir_add_signature_filter_82599(struct ixgbe_hw *hw,
580                                                  union ixgbe_atr_hash_dword input,
581                                                  union ixgbe_atr_hash_dword common,
582                                                  u8 queue);
583 extern s32 ixgbe_fdir_set_input_mask_82599(struct ixgbe_hw *hw,
584                                            union ixgbe_atr_input *input_mask);
585 extern s32 ixgbe_fdir_write_perfect_filter_82599(struct ixgbe_hw *hw,
586                                                  union ixgbe_atr_input *input,
587                                                  u16 soft_id, u8 queue);
588 extern s32 ixgbe_fdir_erase_perfect_filter_82599(struct ixgbe_hw *hw,
589                                                  union ixgbe_atr_input *input,
590                                                  u16 soft_id);
591 extern void ixgbe_atr_compute_perfect_hash_82599(union ixgbe_atr_input *input,
592                                                  union ixgbe_atr_input *mask);
593 extern void ixgbe_set_rx_mode(struct net_device *netdev);
594 extern int ixgbe_setup_tc(struct net_device *dev, u8 tc);
595 extern void ixgbe_tx_ctxtdesc(struct ixgbe_ring *, u32, u32, u32, u32);
596 extern void ixgbe_do_reset(struct net_device *netdev);
597 #ifdef IXGBE_FCOE
598 extern void ixgbe_configure_fcoe(struct ixgbe_adapter *adapter);
599 extern int ixgbe_fso(struct ixgbe_ring *tx_ring, struct sk_buff *skb,
600                      u32 tx_flags, u8 *hdr_len);
601 extern void ixgbe_cleanup_fcoe(struct ixgbe_adapter *adapter);
602 extern int ixgbe_fcoe_ddp(struct ixgbe_adapter *adapter,
603                           union ixgbe_adv_rx_desc *rx_desc,
604                           struct sk_buff *skb,
605                           u32 staterr);
606 extern int ixgbe_fcoe_ddp_get(struct net_device *netdev, u16 xid,
607                               struct scatterlist *sgl, unsigned int sgc);
608 extern int ixgbe_fcoe_ddp_target(struct net_device *netdev, u16 xid,
609                                  struct scatterlist *sgl, unsigned int sgc);
610 extern int ixgbe_fcoe_ddp_put(struct net_device *netdev, u16 xid);
611 extern int ixgbe_fcoe_enable(struct net_device *netdev);
612 extern int ixgbe_fcoe_disable(struct net_device *netdev);
613 #ifdef CONFIG_IXGBE_DCB
614 extern u8 ixgbe_fcoe_getapp(struct ixgbe_adapter *adapter);
615 extern u8 ixgbe_fcoe_setapp(struct ixgbe_adapter *adapter, u8 up);
616 #endif /* CONFIG_IXGBE_DCB */
617 extern int ixgbe_fcoe_get_wwn(struct net_device *netdev, u64 *wwn, int type);
618 #endif /* IXGBE_FCOE */
619
620 #endif /* _IXGBE_H_ */