86487fb19e70ecae0f9d4362c7598fdb3190a71c
[firefly-linux-kernel-4.4.55.git] / drivers / net / ethernet / qlogic / qlcnic / qlcnic.h
1 /*
2  * QLogic qlcnic NIC Driver
3  * Copyright (c)  2009-2010 QLogic Corporation
4  *
5  * See LICENSE.qlcnic for copyright and licensing details.
6  */
7
8 #ifndef _QLCNIC_H_
9 #define _QLCNIC_H_
10
11 #include <linux/module.h>
12 #include <linux/kernel.h>
13 #include <linux/types.h>
14 #include <linux/ioport.h>
15 #include <linux/pci.h>
16 #include <linux/netdevice.h>
17 #include <linux/etherdevice.h>
18 #include <linux/ip.h>
19 #include <linux/in.h>
20 #include <linux/tcp.h>
21 #include <linux/skbuff.h>
22 #include <linux/firmware.h>
23
24 #include <linux/ethtool.h>
25 #include <linux/mii.h>
26 #include <linux/timer.h>
27
28 #include <linux/vmalloc.h>
29
30 #include <linux/io.h>
31 #include <asm/byteorder.h>
32 #include <linux/bitops.h>
33 #include <linux/if_vlan.h>
34
35 #include "qlcnic_hdr.h"
36 #include "qlcnic_hw.h"
37 #include "qlcnic_83xx_hw.h"
38
39 #define _QLCNIC_LINUX_MAJOR 5
40 #define _QLCNIC_LINUX_MINOR 0
41 #define _QLCNIC_LINUX_SUBVERSION 31
42 #define QLCNIC_LINUX_VERSIONID  "5.1.31"
43 #define QLCNIC_DRV_IDC_VER  0x01
44 #define QLCNIC_DRIVER_VERSION  ((_QLCNIC_LINUX_MAJOR << 16) |\
45                  (_QLCNIC_LINUX_MINOR << 8) | (_QLCNIC_LINUX_SUBVERSION))
46
47 #define QLCNIC_VERSION_CODE(a, b, c)    (((a) << 24) + ((b) << 16) + (c))
48 #define _major(v)       (((v) >> 24) & 0xff)
49 #define _minor(v)       (((v) >> 16) & 0xff)
50 #define _build(v)       ((v) & 0xffff)
51
52 /* version in image has weird encoding:
53  *  7:0  - major
54  * 15:8  - minor
55  * 31:16 - build (little endian)
56  */
57 #define QLCNIC_DECODE_VERSION(v) \
58         QLCNIC_VERSION_CODE(((v) & 0xff), (((v) >> 8) & 0xff), ((v) >> 16))
59
60 #define QLCNIC_MIN_FW_VERSION     QLCNIC_VERSION_CODE(4, 4, 2)
61 #define QLCNIC_NUM_FLASH_SECTORS (64)
62 #define QLCNIC_FLASH_SECTOR_SIZE (64 * 1024)
63 #define QLCNIC_FLASH_TOTAL_SIZE  (QLCNIC_NUM_FLASH_SECTORS \
64                                         * QLCNIC_FLASH_SECTOR_SIZE)
65
66 #define RCV_DESC_RINGSIZE(rds_ring)     \
67         (sizeof(struct rcv_desc) * (rds_ring)->num_desc)
68 #define RCV_BUFF_RINGSIZE(rds_ring)     \
69         (sizeof(struct qlcnic_rx_buffer) * rds_ring->num_desc)
70 #define STATUS_DESC_RINGSIZE(sds_ring)  \
71         (sizeof(struct status_desc) * (sds_ring)->num_desc)
72 #define TX_BUFF_RINGSIZE(tx_ring)       \
73         (sizeof(struct qlcnic_cmd_buffer) * tx_ring->num_desc)
74 #define TX_DESC_RINGSIZE(tx_ring)       \
75         (sizeof(struct cmd_desc_type0) * tx_ring->num_desc)
76
77 #define QLCNIC_P3P_A0           0x50
78 #define QLCNIC_P3P_C0           0x58
79
80 #define QLCNIC_IS_REVISION_P3P(REVISION)     (REVISION >= QLCNIC_P3P_A0)
81
82 #define FIRST_PAGE_GROUP_START  0
83 #define FIRST_PAGE_GROUP_END    0x100000
84
85 #define P3P_MAX_MTU                     (9600)
86 #define P3P_MIN_MTU                     (68)
87 #define QLCNIC_MAX_ETHERHDR                32 /* This contains some padding */
88
89 #define QLCNIC_P3P_RX_BUF_MAX_LEN         (QLCNIC_MAX_ETHERHDR + ETH_DATA_LEN)
90 #define QLCNIC_P3P_RX_JUMBO_BUF_MAX_LEN   (QLCNIC_MAX_ETHERHDR + P3P_MAX_MTU)
91 #define QLCNIC_CT_DEFAULT_RX_BUF_LEN    2048
92 #define QLCNIC_LRO_BUFFER_EXTRA         2048
93
94 /* Tx defines */
95 #define QLCNIC_MAX_FRAGS_PER_TX 14
96 #define MAX_TSO_HEADER_DESC     2
97 #define MGMT_CMD_DESC_RESV      4
98 #define TX_STOP_THRESH          ((MAX_SKB_FRAGS >> 2) + MAX_TSO_HEADER_DESC \
99                                                         + MGMT_CMD_DESC_RESV)
100 #define QLCNIC_MAX_TX_TIMEOUTS  2
101 /*
102  * Following are the states of the Phantom. Phantom will set them and
103  * Host will read to check if the fields are correct.
104  */
105 #define PHAN_INITIALIZE_FAILED          0xffff
106 #define PHAN_INITIALIZE_COMPLETE        0xff01
107
108 /* Host writes the following to notify that it has done the init-handshake */
109 #define PHAN_INITIALIZE_ACK             0xf00f
110 #define PHAN_PEG_RCV_INITIALIZED        0xff01
111
112 #define NUM_RCV_DESC_RINGS      3
113
114 #define RCV_RING_NORMAL 0
115 #define RCV_RING_JUMBO  1
116
117 #define MIN_CMD_DESCRIPTORS             64
118 #define MIN_RCV_DESCRIPTORS             64
119 #define MIN_JUMBO_DESCRIPTORS           32
120
121 #define MAX_CMD_DESCRIPTORS             1024
122 #define MAX_RCV_DESCRIPTORS_1G          4096
123 #define MAX_RCV_DESCRIPTORS_10G         8192
124 #define MAX_RCV_DESCRIPTORS_VF          2048
125 #define MAX_JUMBO_RCV_DESCRIPTORS_1G    512
126 #define MAX_JUMBO_RCV_DESCRIPTORS_10G   1024
127
128 #define DEFAULT_RCV_DESCRIPTORS_1G      2048
129 #define DEFAULT_RCV_DESCRIPTORS_10G     4096
130 #define DEFAULT_RCV_DESCRIPTORS_VF      1024
131 #define MAX_RDS_RINGS                   2
132
133 #define get_next_index(index, length)   \
134         (((index) + 1) & ((length) - 1))
135
136 /*
137  * Following data structures describe the descriptors that will be used.
138  * Added fileds of tcpHdrSize and ipHdrSize, The driver needs to do it only when
139  * we are doing LSO (above the 1500 size packet) only.
140  */
141 struct cmd_desc_type0 {
142         u8 tcp_hdr_offset;      /* For LSO only */
143         u8 ip_hdr_offset;       /* For LSO only */
144         __le16 flags_opcode;    /* 15:13 unused, 12:7 opcode, 6:0 flags */
145         __le32 nfrags__length;  /* 31:8 total len, 7:0 frag count */
146
147         __le64 addr_buffer2;
148
149         __le16 reference_handle;
150         __le16 mss;
151         u8 port_ctxid;          /* 7:4 ctxid 3:0 port */
152         u8 total_hdr_length;    /* LSO only : MAC+IP+TCP Hdr size */
153         __le16 conn_id;         /* IPSec offoad only */
154
155         __le64 addr_buffer3;
156         __le64 addr_buffer1;
157
158         __le16 buffer_length[4];
159
160         __le64 addr_buffer4;
161
162         u8 eth_addr[ETH_ALEN];
163         __le16 vlan_TCI;
164
165 } __attribute__ ((aligned(64)));
166
167 /* Note: sizeof(rcv_desc) should always be a mutliple of 2 */
168 struct rcv_desc {
169         __le16 reference_handle;
170         __le16 reserved;
171         __le32 buffer_length;   /* allocated buffer length (usually 2K) */
172         __le64 addr_buffer;
173 } __packed;
174
175 struct status_desc {
176         __le64 status_desc_data[2];
177 } __attribute__ ((aligned(16)));
178
179 /* UNIFIED ROMIMAGE */
180 #define QLCNIC_UNI_FW_MIN_SIZE          0xc8000
181 #define QLCNIC_UNI_DIR_SECT_PRODUCT_TBL 0x0
182 #define QLCNIC_UNI_DIR_SECT_BOOTLD      0x6
183 #define QLCNIC_UNI_DIR_SECT_FW          0x7
184
185 /*Offsets */
186 #define QLCNIC_UNI_CHIP_REV_OFF         10
187 #define QLCNIC_UNI_FLAGS_OFF            11
188 #define QLCNIC_UNI_BIOS_VERSION_OFF     12
189 #define QLCNIC_UNI_BOOTLD_IDX_OFF       27
190 #define QLCNIC_UNI_FIRMWARE_IDX_OFF     29
191
192 struct uni_table_desc{
193         __le32  findex;
194         __le32  num_entries;
195         __le32  entry_size;
196         __le32  reserved[5];
197 };
198
199 struct uni_data_desc{
200         __le32  findex;
201         __le32  size;
202         __le32  reserved[5];
203 };
204
205 /* Flash Defines and Structures */
206 #define QLCNIC_FLT_LOCATION     0x3F1000
207 #define QLCNIC_FDT_LOCATION     0x3F0000
208 #define QLCNIC_B0_FW_IMAGE_REGION 0x74
209 #define QLCNIC_C0_FW_IMAGE_REGION 0x97
210 #define QLCNIC_BOOTLD_REGION    0X72
211 struct qlcnic_flt_header {
212         u16 version;
213         u16 len;
214         u16 checksum;
215         u16 reserved;
216 };
217
218 struct qlcnic_flt_entry {
219         u8 region;
220         u8 reserved0;
221         u8 attrib;
222         u8 reserved1;
223         u32 size;
224         u32 start_addr;
225         u32 end_addr;
226 };
227
228 /* Flash Descriptor Table */
229 struct qlcnic_fdt {
230         u32     valid;
231         u16     ver;
232         u16     len;
233         u16     cksum;
234         u16     unused;
235         u8      model[16];
236         u16     mfg_id;
237         u16     id;
238         u8      flag;
239         u8      erase_cmd;
240         u8      alt_erase_cmd;
241         u8      write_enable_cmd;
242         u8      write_enable_bits;
243         u8      write_statusreg_cmd;
244         u8      unprotected_sec_cmd;
245         u8      read_manuf_cmd;
246         u32     block_size;
247         u32     alt_block_size;
248         u32     flash_size;
249         u32     write_enable_data;
250         u8      readid_addr_len;
251         u8      write_disable_bits;
252         u8      read_dev_id_len;
253         u8      chip_erase_cmd;
254         u16     read_timeo;
255         u8      protected_sec_cmd;
256         u8      resvd[65];
257 };
258 /* Magic number to let user know flash is programmed */
259 #define QLCNIC_BDINFO_MAGIC 0x12345678
260
261 #define QLCNIC_BRDTYPE_P3P_REF_QG       0x0021
262 #define QLCNIC_BRDTYPE_P3P_HMEZ         0x0022
263 #define QLCNIC_BRDTYPE_P3P_10G_CX4_LP   0x0023
264 #define QLCNIC_BRDTYPE_P3P_4_GB         0x0024
265 #define QLCNIC_BRDTYPE_P3P_IMEZ         0x0025
266 #define QLCNIC_BRDTYPE_P3P_10G_SFP_PLUS 0x0026
267 #define QLCNIC_BRDTYPE_P3P_10000_BASE_T 0x0027
268 #define QLCNIC_BRDTYPE_P3P_XG_LOM       0x0028
269 #define QLCNIC_BRDTYPE_P3P_4_GB_MM      0x0029
270 #define QLCNIC_BRDTYPE_P3P_10G_SFP_CT   0x002a
271 #define QLCNIC_BRDTYPE_P3P_10G_SFP_QT   0x002b
272 #define QLCNIC_BRDTYPE_P3P_10G_CX4      0x0031
273 #define QLCNIC_BRDTYPE_P3P_10G_XFP      0x0032
274 #define QLCNIC_BRDTYPE_P3P_10G_TP       0x0080
275
276 #define QLCNIC_MSIX_TABLE_OFFSET        0x44
277
278 /* Flash memory map */
279 #define QLCNIC_BRDCFG_START     0x4000          /* board config */
280 #define QLCNIC_BOOTLD_START     0x10000         /* bootld */
281 #define QLCNIC_IMAGE_START      0x43000         /* compressed image */
282 #define QLCNIC_USER_START       0x3E8000        /* Firmare info */
283
284 #define QLCNIC_FW_VERSION_OFFSET        (QLCNIC_USER_START+0x408)
285 #define QLCNIC_FW_SIZE_OFFSET           (QLCNIC_USER_START+0x40c)
286 #define QLCNIC_FW_SERIAL_NUM_OFFSET     (QLCNIC_USER_START+0x81c)
287 #define QLCNIC_BIOS_VERSION_OFFSET      (QLCNIC_USER_START+0x83c)
288
289 #define QLCNIC_BRDTYPE_OFFSET           (QLCNIC_BRDCFG_START+0x8)
290 #define QLCNIC_FW_MAGIC_OFFSET          (QLCNIC_BRDCFG_START+0x128)
291
292 #define QLCNIC_FW_MIN_SIZE              (0x3fffff)
293 #define QLCNIC_UNIFIED_ROMIMAGE         0
294 #define QLCNIC_FLASH_ROMIMAGE           1
295 #define QLCNIC_UNKNOWN_ROMIMAGE         0xff
296
297 #define QLCNIC_UNIFIED_ROMIMAGE_NAME    "phanfw.bin"
298 #define QLCNIC_FLASH_ROMIMAGE_NAME      "flash"
299
300 extern char qlcnic_driver_name[];
301
302 extern int qlcnic_use_msi;
303 extern int qlcnic_use_msi_x;
304 extern int qlcnic_auto_fw_reset;
305 extern int qlcnic_load_fw_file;
306 extern int qlcnic_config_npars;
307
308 /* Number of status descriptors to handle per interrupt */
309 #define MAX_STATUS_HANDLE       (64)
310
311 /*
312  * qlcnic_skb_frag{} is to contain mapping info for each SG list. This
313  * has to be freed when DMA is complete. This is part of qlcnic_tx_buffer{}.
314  */
315 struct qlcnic_skb_frag {
316         u64 dma;
317         u64 length;
318 };
319
320 /*    Following defines are for the state of the buffers    */
321 #define QLCNIC_BUFFER_FREE      0
322 #define QLCNIC_BUFFER_BUSY      1
323
324 /*
325  * There will be one qlcnic_buffer per skb packet.    These will be
326  * used to save the dma info for pci_unmap_page()
327  */
328 struct qlcnic_cmd_buffer {
329         struct sk_buff *skb;
330         struct qlcnic_skb_frag frag_array[MAX_SKB_FRAGS + 1];
331         u32 frag_count;
332 };
333
334 /* In rx_buffer, we do not need multiple fragments as is a single buffer */
335 struct qlcnic_rx_buffer {
336         u16 ref_handle;
337         struct sk_buff *skb;
338         struct list_head list;
339         u64 dma;
340 };
341
342 /* Board types */
343 #define QLCNIC_GBE      0x01
344 #define QLCNIC_XGBE     0x02
345
346 /*
347  * Interrupt coalescing defaults. The defaults are for 1500 MTU. It is
348  * adjusted based on configured MTU.
349  */
350 #define QLCNIC_DEFAULT_INTR_COALESCE_RX_TIME_US 3
351 #define QLCNIC_DEFAULT_INTR_COALESCE_RX_PACKETS 256
352
353 #define QLCNIC_INTR_DEFAULT                     0x04
354 #define QLCNIC_CONFIG_INTR_COALESCE             3
355 #define QLCNIC_DEV_INFO_SIZE                    1
356
357 struct qlcnic_nic_intr_coalesce {
358         u8      type;
359         u8      sts_ring_mask;
360         u16     rx_packets;
361         u16     rx_time_us;
362         u16     flag;
363         u32     timer_out;
364 };
365
366 struct qlcnic_dump_template_hdr {
367         u32     type;
368         u32     offset;
369         u32     size;
370         u32     cap_mask;
371         u32     num_entries;
372         u32     version;
373         u32     timestamp;
374         u32     checksum;
375         u32     drv_cap_mask;
376         u32     sys_info[3];
377         u32     saved_state[16];
378         u32     cap_sizes[8];
379         u32     ocm_wnd_reg[16];
380         u32     rsvd[0];
381 };
382
383 struct qlcnic_fw_dump {
384         u8      clr;    /* flag to indicate if dump is cleared */
385         u8      enable; /* enable/disable dump */
386         u32     size;   /* total size of the dump */
387         void    *data;  /* dump data area */
388         struct  qlcnic_dump_template_hdr *tmpl_hdr;
389 };
390
391 /*
392  * One hardware_context{} per adapter
393  * contains interrupt info as well shared hardware info.
394  */
395 struct qlcnic_hardware_context {
396         void __iomem *pci_base0;
397         void __iomem *ocm_win_crb;
398
399         unsigned long pci_len0;
400
401         rwlock_t crb_lock;
402         struct mutex mem_lock;
403
404         u8 revision_id;
405         u8 pci_func;
406         u8 linkup;
407         u8 loopback_state;
408         u8 beacon_state;
409         u8 has_link_events;
410         u8 fw_type;
411         u8 physical_port;
412         u8 reset_context;
413         u8 msix_supported;
414         u8 max_mac_filters;
415         u8 mc_enabled;
416         u8 max_mc_count;
417         u8 diag_test;
418         u8 num_msix;
419         u8 nic_mode;
420         char diag_cnt;
421
422         u16 port_type;
423         u16 board_type;
424
425         u16 link_speed;
426         u16 link_duplex;
427         u16 link_autoneg;
428         u16 module_type;
429
430         u16 op_mode;
431         u16 switch_mode;
432         u16 max_tx_ques;
433         u16 max_rx_ques;
434         u16 max_mtu;
435         u32 msg_enable;
436         u16 act_pci_func;
437
438         u32 capabilities;
439         u32 temp;
440         u32 int_vec_bit;
441         u32 fw_hal_version;
442         u32 port_config;
443         struct qlcnic_hardware_ops *hw_ops;
444         struct qlcnic_nic_intr_coalesce coal;
445         struct qlcnic_fw_dump fw_dump;
446         struct qlcnic_fdt fdt;
447         struct qlc_83xx_reset reset;
448         struct qlc_83xx_idc idc;
449         struct qlc_83xx_fw_info fw_info;
450         struct qlcnic_intrpt_config *intr_tbl;
451         u32 *reg_tbl;
452         u32 *ext_reg_tbl;
453         u32 mbox_aen[QLC_83XX_MBX_AEN_CNT];
454         u32 mbox_reg[4];
455         spinlock_t mbx_lock;
456 };
457
458 struct qlcnic_adapter_stats {
459         u64  xmitcalled;
460         u64  xmitfinished;
461         u64  rxdropped;
462         u64  txdropped;
463         u64  csummed;
464         u64  rx_pkts;
465         u64  lro_pkts;
466         u64  rxbytes;
467         u64  txbytes;
468         u64  lrobytes;
469         u64  lso_frames;
470         u64  xmit_on;
471         u64  xmit_off;
472         u64  skb_alloc_failure;
473         u64  null_rxbuf;
474         u64  rx_dma_map_error;
475         u64  tx_dma_map_error;
476         u64  spurious_intr;
477         u64  mac_filter_limit_overrun;
478 };
479
480 /*
481  * Rcv Descriptor Context. One such per Rcv Descriptor. There may
482  * be one Rcv Descriptor for normal packets, one for jumbo and may be others.
483  */
484 struct qlcnic_host_rds_ring {
485         void __iomem *crb_rcv_producer;
486         struct rcv_desc *desc_head;
487         struct qlcnic_rx_buffer *rx_buf_arr;
488         u32 num_desc;
489         u32 producer;
490         u32 dma_size;
491         u32 skb_size;
492         u32 flags;
493         struct list_head free_list;
494         spinlock_t lock;
495         dma_addr_t phys_addr;
496 } ____cacheline_internodealigned_in_smp;
497
498 struct qlcnic_host_sds_ring {
499         u32 consumer;
500         u32 num_desc;
501         void __iomem *crb_sts_consumer;
502
503         struct status_desc *desc_head;
504         struct qlcnic_adapter *adapter;
505         struct napi_struct napi;
506         struct list_head free_list[NUM_RCV_DESC_RINGS];
507
508         void __iomem *crb_intr_mask;
509         int irq;
510
511         dma_addr_t phys_addr;
512         char name[IFNAMSIZ+4];
513 } ____cacheline_internodealigned_in_smp;
514
515 struct qlcnic_host_tx_ring {
516         int irq;
517         void __iomem *crb_intr_mask;
518         char name[IFNAMSIZ+4];
519         u16 ctx_id;
520         u32 producer;
521         u32 sw_consumer;
522         u32 num_desc;
523         void __iomem *crb_cmd_producer;
524         struct cmd_desc_type0 *desc_head;
525         struct qlcnic_adapter *adapter;
526         struct napi_struct napi;
527         struct qlcnic_cmd_buffer *cmd_buf_arr;
528         __le32 *hw_consumer;
529
530         dma_addr_t phys_addr;
531         dma_addr_t hw_cons_phys_addr;
532         struct netdev_queue *txq;
533 } ____cacheline_internodealigned_in_smp;
534
535 /*
536  * Receive context. There is one such structure per instance of the
537  * receive processing. Any state information that is relevant to
538  * the receive, and is must be in this structure. The global data may be
539  * present elsewhere.
540  */
541 struct qlcnic_recv_context {
542         struct qlcnic_host_rds_ring *rds_rings;
543         struct qlcnic_host_sds_ring *sds_rings;
544         u32 state;
545         u16 context_id;
546         u16 virt_port;
547
548 };
549
550 /* HW context creation */
551
552 #define QLCNIC_OS_CRB_RETRY_COUNT       4000
553
554 #define QLCNIC_CDRP_CMD_BIT             0x80000000
555
556 /*
557  * All responses must have the QLCNIC_CDRP_CMD_BIT cleared
558  * in the crb QLCNIC_CDRP_CRB_OFFSET.
559  */
560 #define QLCNIC_CDRP_FORM_RSP(rsp)       (rsp)
561 #define QLCNIC_CDRP_IS_RSP(rsp) (((rsp) & QLCNIC_CDRP_CMD_BIT) == 0)
562
563 #define QLCNIC_CDRP_RSP_OK              0x00000001
564 #define QLCNIC_CDRP_RSP_FAIL            0x00000002
565 #define QLCNIC_CDRP_RSP_TIMEOUT         0x00000003
566
567 /*
568  * All commands must have the QLCNIC_CDRP_CMD_BIT set in
569  * the crb QLCNIC_CDRP_CRB_OFFSET.
570  */
571 #define QLCNIC_CDRP_FORM_CMD(cmd)       (QLCNIC_CDRP_CMD_BIT | (cmd))
572
573 #define QLCNIC_RCODE_SUCCESS            0
574 #define QLCNIC_RCODE_INVALID_ARGS       6
575 #define QLCNIC_RCODE_NOT_SUPPORTED      9
576 #define QLCNIC_RCODE_NOT_PERMITTED      10
577 #define QLCNIC_RCODE_NOT_IMPL           15
578 #define QLCNIC_RCODE_INVALID            16
579 #define QLCNIC_RCODE_TIMEOUT            17
580 #define QLCNIC_DESTROY_CTX_RESET        0
581
582 /*
583  * Capabilities Announced
584  */
585 #define QLCNIC_CAP0_LEGACY_CONTEXT      (1)
586 #define QLCNIC_CAP0_LEGACY_MN           (1 << 2)
587 #define QLCNIC_CAP0_LSO                 (1 << 6)
588 #define QLCNIC_CAP0_JUMBO_CONTIGUOUS    (1 << 7)
589 #define QLCNIC_CAP0_LRO_CONTIGUOUS      (1 << 8)
590 #define QLCNIC_CAP0_VALIDOFF            (1 << 11)
591 #define QLCNIC_CAP0_LRO_MSS             (1 << 21)
592
593 /*
594  * Context state
595  */
596 #define QLCNIC_HOST_CTX_STATE_FREED     0
597 #define QLCNIC_HOST_CTX_STATE_ACTIVE    2
598
599 /*
600  * Rx context
601  */
602
603 struct qlcnic_hostrq_sds_ring {
604         __le64 host_phys_addr;  /* Ring base addr */
605         __le32 ring_size;               /* Ring entries */
606         __le16 msi_index;
607         __le16 rsvd;            /* Padding */
608 } __packed;
609
610 struct qlcnic_hostrq_rds_ring {
611         __le64 host_phys_addr;  /* Ring base addr */
612         __le64 buff_size;               /* Packet buffer size */
613         __le32 ring_size;               /* Ring entries */
614         __le32 ring_kind;               /* Class of ring */
615 } __packed;
616
617 struct qlcnic_hostrq_rx_ctx {
618         __le64 host_rsp_dma_addr;       /* Response dma'd here */
619         __le32 capabilities[4]; /* Flag bit vector */
620         __le32 host_int_crb_mode;       /* Interrupt crb usage */
621         __le32 host_rds_crb_mode;       /* RDS crb usage */
622         /* These ring offsets are relative to data[0] below */
623         __le32 rds_ring_offset; /* Offset to RDS config */
624         __le32 sds_ring_offset; /* Offset to SDS config */
625         __le16 num_rds_rings;   /* Count of RDS rings */
626         __le16 num_sds_rings;   /* Count of SDS rings */
627         __le16 valid_field_offset;
628         u8  txrx_sds_binding;
629         u8  msix_handler;
630         u8  reserved[128];      /* reserve space for future expansion*/
631         /* MUST BE 64-bit aligned.
632            The following is packed:
633            - N hostrq_rds_rings
634            - N hostrq_sds_rings */
635         char data[0];
636 } __packed;
637
638 struct qlcnic_cardrsp_rds_ring{
639         __le32 host_producer_crb;       /* Crb to use */
640         __le32 rsvd1;           /* Padding */
641 } __packed;
642
643 struct qlcnic_cardrsp_sds_ring {
644         __le32 host_consumer_crb;       /* Crb to use */
645         __le32 interrupt_crb;   /* Crb to use */
646 } __packed;
647
648 struct qlcnic_cardrsp_rx_ctx {
649         /* These ring offsets are relative to data[0] below */
650         __le32 rds_ring_offset; /* Offset to RDS config */
651         __le32 sds_ring_offset; /* Offset to SDS config */
652         __le32 host_ctx_state;  /* Starting State */
653         __le32 num_fn_per_port; /* How many PCI fn share the port */
654         __le16 num_rds_rings;   /* Count of RDS rings */
655         __le16 num_sds_rings;   /* Count of SDS rings */
656         __le16 context_id;              /* Handle for context */
657         u8  phys_port;          /* Physical id of port */
658         u8  virt_port;          /* Virtual/Logical id of port */
659         u8  reserved[128];      /* save space for future expansion */
660         /*  MUST BE 64-bit aligned.
661            The following is packed:
662            - N cardrsp_rds_rings
663            - N cardrs_sds_rings */
664         char data[0];
665 } __packed;
666
667 #define SIZEOF_HOSTRQ_RX(HOSTRQ_RX, rds_rings, sds_rings)       \
668         (sizeof(HOSTRQ_RX) +                                    \
669         (rds_rings)*(sizeof(struct qlcnic_hostrq_rds_ring)) +           \
670         (sds_rings)*(sizeof(struct qlcnic_hostrq_sds_ring)))
671
672 #define SIZEOF_CARDRSP_RX(CARDRSP_RX, rds_rings, sds_rings)     \
673         (sizeof(CARDRSP_RX) +                                   \
674         (rds_rings)*(sizeof(struct qlcnic_cardrsp_rds_ring)) +          \
675         (sds_rings)*(sizeof(struct qlcnic_cardrsp_sds_ring)))
676
677 /*
678  * Tx context
679  */
680
681 struct qlcnic_hostrq_cds_ring {
682         __le64 host_phys_addr;  /* Ring base addr */
683         __le32 ring_size;               /* Ring entries */
684         __le32 rsvd;            /* Padding */
685 } __packed;
686
687 struct qlcnic_hostrq_tx_ctx {
688         __le64 host_rsp_dma_addr;       /* Response dma'd here */
689         __le64 cmd_cons_dma_addr;       /*  */
690         __le64 dummy_dma_addr;  /*  */
691         __le32 capabilities[4]; /* Flag bit vector */
692         __le32 host_int_crb_mode;       /* Interrupt crb usage */
693         __le32 rsvd1;           /* Padding */
694         __le16 rsvd2;           /* Padding */
695         __le16 interrupt_ctl;
696         __le16 msi_index;
697         __le16 rsvd3;           /* Padding */
698         struct qlcnic_hostrq_cds_ring cds_ring; /* Desc of cds ring */
699         u8  reserved[128];      /* future expansion */
700 } __packed;
701
702 struct qlcnic_cardrsp_cds_ring {
703         __le32 host_producer_crb;       /* Crb to use */
704         __le32 interrupt_crb;   /* Crb to use */
705 } __packed;
706
707 struct qlcnic_cardrsp_tx_ctx {
708         __le32 host_ctx_state;  /* Starting state */
709         __le16 context_id;              /* Handle for context */
710         u8  phys_port;          /* Physical id of port */
711         u8  virt_port;          /* Virtual/Logical id of port */
712         struct qlcnic_cardrsp_cds_ring cds_ring;        /* Card cds settings */
713         u8  reserved[128];      /* future expansion */
714 } __packed;
715
716 #define SIZEOF_HOSTRQ_TX(HOSTRQ_TX)     (sizeof(HOSTRQ_TX))
717 #define SIZEOF_CARDRSP_TX(CARDRSP_TX)   (sizeof(CARDRSP_TX))
718
719 /* CRB */
720
721 #define QLCNIC_HOST_RDS_CRB_MODE_UNIQUE 0
722 #define QLCNIC_HOST_RDS_CRB_MODE_SHARED 1
723 #define QLCNIC_HOST_RDS_CRB_MODE_CUSTOM 2
724 #define QLCNIC_HOST_RDS_CRB_MODE_MAX    3
725
726 #define QLCNIC_HOST_INT_CRB_MODE_UNIQUE 0
727 #define QLCNIC_HOST_INT_CRB_MODE_SHARED 1
728 #define QLCNIC_HOST_INT_CRB_MODE_NORX   2
729 #define QLCNIC_HOST_INT_CRB_MODE_NOTX   3
730 #define QLCNIC_HOST_INT_CRB_MODE_NORXTX 4
731
732
733 /* MAC */
734
735 #define MC_COUNT_P3P    38
736
737 #define QLCNIC_MAC_NOOP 0
738 #define QLCNIC_MAC_ADD  1
739 #define QLCNIC_MAC_DEL  2
740 #define QLCNIC_MAC_VLAN_ADD     3
741 #define QLCNIC_MAC_VLAN_DEL     4
742
743 struct qlcnic_mac_list_s {
744         struct list_head list;
745         uint8_t mac_addr[ETH_ALEN+2];
746 };
747
748 #define QLCNIC_HOST_REQUEST     0x13
749 #define QLCNIC_REQUEST          0x14
750
751 #define QLCNIC_MAC_EVENT        0x1
752
753 #define QLCNIC_IP_UP            2
754 #define QLCNIC_IP_DOWN          3
755
756 #define QLCNIC_ILB_MODE         0x1
757 #define QLCNIC_ELB_MODE         0x2
758
759 #define QLCNIC_LINKEVENT        0x1
760 #define QLCNIC_LB_RESPONSE      0x2
761 #define QLCNIC_IS_LB_CONFIGURED(VAL)    \
762                 (VAL == (QLCNIC_LINKEVENT | QLCNIC_LB_RESPONSE))
763
764 /*
765  * Driver --> Firmware
766  */
767 #define QLCNIC_H2C_OPCODE_CONFIG_RSS                    0x1
768 #define QLCNIC_H2C_OPCODE_CONFIG_INTR_COALESCE          0x3
769 #define QLCNIC_H2C_OPCODE_CONFIG_LED                    0x4
770 #define QLCNIC_H2C_OPCODE_LRO_REQUEST                   0x7
771 #define QLCNIC_H2C_OPCODE_SET_MAC_RECEIVE_MODE          0xc
772 #define QLCNIC_H2C_OPCODE_CONFIG_IPADDR         0x12
773
774 #define QLCNIC_H2C_OPCODE_GET_LINKEVENT         0x15
775 #define QLCNIC_H2C_OPCODE_CONFIG_BRIDGING               0x17
776 #define QLCNIC_H2C_OPCODE_CONFIG_HW_LRO         0x18
777 #define QLCNIC_H2C_OPCODE_CONFIG_LOOPBACK               0x13
778
779 /*
780  * Firmware --> Driver
781  */
782
783 #define QLCNIC_C2H_OPCODE_CONFIG_LOOPBACK               0x8f
784 #define QLCNIC_C2H_OPCODE_GET_LINKEVENT_RESPONSE        0x8D
785
786 #define VPORT_MISS_MODE_DROP            0 /* drop all unmatched */
787 #define VPORT_MISS_MODE_ACCEPT_ALL      1 /* accept all packets */
788 #define VPORT_MISS_MODE_ACCEPT_MULTI    2 /* accept unmatched multicast */
789
790 #define QLCNIC_LRO_REQUEST_CLEANUP      4
791
792 /* Capabilites received */
793 #define QLCNIC_FW_CAPABILITY_TSO                BIT_1
794 #define QLCNIC_FW_CAPABILITY_BDG                BIT_8
795 #define QLCNIC_FW_CAPABILITY_FVLANTX            BIT_9
796 #define QLCNIC_FW_CAPABILITY_HW_LRO             BIT_10
797 #define QLCNIC_FW_CAPABILITY_MULTI_LOOPBACK     BIT_27
798 #define QLCNIC_FW_CAPABILITY_MORE_CAPS          BIT_31
799
800 #define QLCNIC_FW_CAPABILITY_2_LRO_MAX_TCP_SEG  BIT_2
801 #define QLCNIC_FW_CAPABILITY_2_OCBB             BIT_5
802
803 /* module types */
804 #define LINKEVENT_MODULE_NOT_PRESENT                    1
805 #define LINKEVENT_MODULE_OPTICAL_UNKNOWN                2
806 #define LINKEVENT_MODULE_OPTICAL_SRLR                   3
807 #define LINKEVENT_MODULE_OPTICAL_LRM                    4
808 #define LINKEVENT_MODULE_OPTICAL_SFP_1G                 5
809 #define LINKEVENT_MODULE_TWINAX_UNSUPPORTED_CABLE       6
810 #define LINKEVENT_MODULE_TWINAX_UNSUPPORTED_CABLELEN    7
811 #define LINKEVENT_MODULE_TWINAX                         8
812
813 #define LINKSPEED_10GBPS        10000
814 #define LINKSPEED_1GBPS         1000
815 #define LINKSPEED_100MBPS       100
816 #define LINKSPEED_10MBPS        10
817
818 #define LINKSPEED_ENCODED_10MBPS        0
819 #define LINKSPEED_ENCODED_100MBPS       1
820 #define LINKSPEED_ENCODED_1GBPS         2
821
822 #define LINKEVENT_AUTONEG_DISABLED      0
823 #define LINKEVENT_AUTONEG_ENABLED       1
824
825 #define LINKEVENT_HALF_DUPLEX           0
826 #define LINKEVENT_FULL_DUPLEX           1
827
828 #define LINKEVENT_LINKSPEED_MBPS        0
829 #define LINKEVENT_LINKSPEED_ENCODED     1
830
831 /* firmware response header:
832  *      63:58 - message type
833  *      57:56 - owner
834  *      55:53 - desc count
835  *      52:48 - reserved
836  *      47:40 - completion id
837  *      39:32 - opcode
838  *      31:16 - error code
839  *      15:00 - reserved
840  */
841 #define qlcnic_get_nic_msg_opcode(msg_hdr)      \
842         ((msg_hdr >> 32) & 0xFF)
843
844 struct qlcnic_fw_msg {
845         union {
846                 struct {
847                         u64 hdr;
848                         u64 body[7];
849                 };
850                 u64 words[8];
851         };
852 };
853
854 struct qlcnic_nic_req {
855         __le64 qhdr;
856         __le64 req_hdr;
857         __le64 words[6];
858 } __packed;
859
860 struct qlcnic_mac_req {
861         u8 op;
862         u8 tag;
863         u8 mac_addr[6];
864 };
865
866 struct qlcnic_vlan_req {
867         __le16 vlan_id;
868         __le16 rsvd[3];
869 } __packed;
870
871 struct qlcnic_ipaddr {
872         __be32 ipv4;
873         __be32 ipv6[4];
874 };
875
876 #define QLCNIC_MSI_ENABLED              0x02
877 #define QLCNIC_MSIX_ENABLED             0x04
878 #define QLCNIC_LRO_ENABLED              0x01
879 #define QLCNIC_LRO_DISABLED             0x00
880 #define QLCNIC_BRIDGE_ENABLED           0X10
881 #define QLCNIC_DIAG_ENABLED             0x20
882 #define QLCNIC_ESWITCH_ENABLED          0x40
883 #define QLCNIC_ADAPTER_INITIALIZED      0x80
884 #define QLCNIC_TAGGING_ENABLED          0x100
885 #define QLCNIC_MACSPOOF                 0x200
886 #define QLCNIC_MAC_OVERRIDE_DISABLED    0x400
887 #define QLCNIC_PROMISC_DISABLED         0x800
888 #define QLCNIC_NEED_FLR                 0x1000
889 #define QLCNIC_FW_RESET_OWNER           0x2000
890 #define QLCNIC_FW_HANG                  0x4000
891 #define QLCNIC_FW_LRO_MSS_CAP           0x8000
892 #define QLCNIC_IS_MSI_FAMILY(adapter) \
893         ((adapter)->flags & (QLCNIC_MSI_ENABLED | QLCNIC_MSIX_ENABLED))
894
895 #define QLCNIC_DEF_NUM_STS_DESC_RINGS   4
896 #define QLCNIC_MSIX_TBL_SPACE           8192
897 #define QLCNIC_PCI_REG_MSIX_TBL         0x44
898 #define QLCNIC_MSIX_TBL_PGSIZE          4096
899
900 #define QLCNIC_NETDEV_WEIGHT    128
901 #define QLCNIC_ADAPTER_UP_MAGIC 777
902
903 #define __QLCNIC_FW_ATTACHED            0
904 #define __QLCNIC_DEV_UP                 1
905 #define __QLCNIC_RESETTING              2
906 #define __QLCNIC_START_FW               4
907 #define __QLCNIC_AER                    5
908 #define __QLCNIC_DIAG_RES_ALLOC         6
909 #define __QLCNIC_LED_ENABLE             7
910 #define __QLCNIC_ELB_INPROGRESS 8
911
912 #define QLCNIC_INTERRUPT_TEST           1
913 #define QLCNIC_LOOPBACK_TEST            2
914 #define QLCNIC_LED_TEST         3
915
916 #define QLCNIC_FILTER_AGE       80
917 #define QLCNIC_READD_AGE        20
918 #define QLCNIC_LB_MAX_FILTERS   64
919 #define QLCNIC_LB_BUCKET_SIZE   32
920
921 /* QLCNIC Driver Error Code */
922 #define QLCNIC_FW_NOT_RESPOND           51
923 #define QLCNIC_TEST_IN_PROGRESS         52
924 #define QLCNIC_UNDEFINED_ERROR          53
925 #define QLCNIC_LB_CABLE_NOT_CONN        54
926 #define QLCNIC_ILB_MAX_RCV_LOOP 10
927
928 struct qlcnic_filter {
929         struct hlist_node fnode;
930         u8 faddr[ETH_ALEN];
931         __le16 vlan_id;
932         unsigned long ftime;
933 };
934
935 struct qlcnic_filter_hash {
936         struct hlist_head *fhead;
937         u8 fnum;
938         u16 fmax;
939         u16 fbucket_size;
940 };
941
942 struct qlcnic_adapter {
943         struct qlcnic_hardware_context *ahw;
944         struct qlcnic_recv_context *recv_ctx;
945         struct qlcnic_host_tx_ring *tx_ring;
946         struct net_device *netdev;
947         struct pci_dev *pdev;
948
949         unsigned long state;
950         u32 flags;
951
952         int max_drv_tx_rings;
953         u16 num_txd;
954         u16 num_rxd;
955         u16 num_jumbo_rxd;
956         u16 max_rxd;
957         u16 max_jumbo_rxd;
958
959         u8 max_rds_rings;
960         u8 max_sds_rings;
961         u8 rx_csum;
962         u8 portnum;
963
964         u8 fw_wait_cnt;
965         u8 fw_fail_cnt;
966         u8 tx_timeo_cnt;
967         u8 need_fw_reset;
968
969         u16 is_up;
970         u16 pvid;
971
972         u32 irq;
973         u32 heartbeat;
974
975         u8 dev_state;
976         u8 reset_ack_timeo;
977         u8 dev_init_timeo;
978
979         u8 mac_addr[ETH_ALEN];
980
981         u64 dev_rst_time;
982         u8 mac_learn;
983         unsigned long vlans[BITS_TO_LONGS(VLAN_N_VID)];
984         u8 flash_mfg_id;
985         struct qlcnic_npar_info *npars;
986         struct qlcnic_eswitch *eswitch;
987         struct qlcnic_nic_template *nic_ops;
988
989         struct qlcnic_adapter_stats stats;
990         struct list_head mac_list;
991
992         void __iomem    *tgt_mask_reg;
993         void __iomem    *tgt_status_reg;
994         void __iomem    *crb_int_state_reg;
995         void __iomem    *isr_int_vec;
996
997         struct msix_entry *msix_entries;
998         struct workqueue_struct *qlcnic_wq;
999         struct delayed_work fw_work;
1000         struct delayed_work idc_aen_work;
1001
1002         struct qlcnic_filter_hash fhash;
1003
1004         spinlock_t tx_clean_lock;
1005         spinlock_t mac_learn_lock;
1006         u32 file_prd_off;       /*File fw product offset*/
1007         u32 fw_version;
1008         const struct firmware *fw;
1009 };
1010
1011 struct qlcnic_info_le {
1012         __le16  pci_func;
1013         __le16  op_mode;        /* 1 = Priv, 2 = NP, 3 = NP passthru */
1014         __le16  phys_port;
1015         __le16  switch_mode;    /* 0 = disabled, 1 = int, 2 = ext */
1016
1017         __le32  capabilities;
1018         u8      max_mac_filters;
1019         u8      reserved1;
1020         __le16  max_mtu;
1021
1022         __le16  max_tx_ques;
1023         __le16  max_rx_ques;
1024         __le16  min_tx_bw;
1025         __le16  max_tx_bw;
1026         __le32  op_type;
1027         __le16  max_bw_reg_offset;
1028         __le16  max_linkspeed_reg_offset;
1029         __le32  capability1;
1030         __le32  capability2;
1031         __le32  capability3;
1032         __le16  max_tx_mac_filters;
1033         __le16  max_rx_mcast_mac_filters;
1034         __le16  max_rx_ucast_mac_filters;
1035         __le16  max_rx_ip_addr;
1036         __le16  max_rx_lro_flow;
1037         __le16  max_rx_status_rings;
1038         __le16  max_rx_buf_rings;
1039         __le16  max_tx_vlan_keys;
1040         u8      total_pf;
1041         u8      total_rss_engines;
1042         __le16  max_vports;
1043         u8      reserved2[64];
1044 } __packed;
1045
1046 struct qlcnic_info {
1047         u16     pci_func;
1048         u16     op_mode;
1049         u16     phys_port;
1050         u16     switch_mode;
1051         u32     capabilities;
1052         u8      max_mac_filters;
1053         u16     max_mtu;
1054         u16     max_tx_ques;
1055         u16     max_rx_ques;
1056         u16     min_tx_bw;
1057         u16     max_tx_bw;
1058         u32     op_type;
1059         u16     max_bw_reg_offset;
1060         u16     max_linkspeed_reg_offset;
1061         u32     capability1;
1062         u32     capability2;
1063         u32     capability3;
1064         u16     max_tx_mac_filters;
1065         u16     max_rx_mcast_mac_filters;
1066         u16     max_rx_ucast_mac_filters;
1067         u16     max_rx_ip_addr;
1068         u16     max_rx_lro_flow;
1069         u16     max_rx_status_rings;
1070         u16     max_rx_buf_rings;
1071         u16     max_tx_vlan_keys;
1072         u8      total_pf;
1073         u8      total_rss_engines;
1074         u16     max_vports;
1075 };
1076
1077 struct qlcnic_pci_info_le {
1078         __le16  id;             /* pci function id */
1079         __le16  active;         /* 1 = Enabled */
1080         __le16  type;           /* 1 = NIC, 2 = FCoE, 3 = iSCSI */
1081         __le16  default_port;   /* default port number */
1082
1083         __le16  tx_min_bw;      /* Multiple of 100mbpc */
1084         __le16  tx_max_bw;
1085         __le16  reserved1[2];
1086
1087         u8      mac[ETH_ALEN];
1088         __le16  func_count;
1089         u8      reserved2[104];
1090
1091 } __packed;
1092
1093 struct qlcnic_pci_info {
1094         u16     id;
1095         u16     active;
1096         u16     type;
1097         u16     default_port;
1098         u16     tx_min_bw;
1099         u16     tx_max_bw;
1100         u8      mac[ETH_ALEN];
1101         u16  func_count;
1102 };
1103
1104 struct qlcnic_npar_info {
1105         u16     pvid;
1106         u16     min_bw;
1107         u16     max_bw;
1108         u8      phy_port;
1109         u8      type;
1110         u8      active;
1111         u8      enable_pm;
1112         u8      dest_npar;
1113         u8      discard_tagged;
1114         u8      mac_override;
1115         u8      mac_anti_spoof;
1116         u8      promisc_mode;
1117         u8      offload_flags;
1118         u8      pci_func;
1119 };
1120
1121 struct qlcnic_eswitch {
1122         u8      port;
1123         u8      active_vports;
1124         u8      active_vlans;
1125         u8      active_ucast_filters;
1126         u8      max_ucast_filters;
1127         u8      max_active_vlans;
1128
1129         u32     flags;
1130 #define QLCNIC_SWITCH_ENABLE            BIT_1
1131 #define QLCNIC_SWITCH_VLAN_FILTERING    BIT_2
1132 #define QLCNIC_SWITCH_PROMISC_MODE      BIT_3
1133 #define QLCNIC_SWITCH_PORT_MIRRORING    BIT_4
1134 };
1135
1136
1137 /* Return codes for Error handling */
1138 #define QL_STATUS_INVALID_PARAM -1
1139
1140 #define MAX_BW                  100     /* % of link speed */
1141 #define MAX_VLAN_ID             4095
1142 #define MIN_VLAN_ID             2
1143 #define DEFAULT_MAC_LEARN       1
1144
1145 #define IS_VALID_VLAN(vlan)     (vlan >= MIN_VLAN_ID && vlan < MAX_VLAN_ID)
1146 #define IS_VALID_BW(bw)         (bw <= MAX_BW)
1147
1148 struct qlcnic_pci_func_cfg {
1149         u16     func_type;
1150         u16     min_bw;
1151         u16     max_bw;
1152         u16     port_num;
1153         u8      pci_func;
1154         u8      func_state;
1155         u8      def_mac_addr[6];
1156 };
1157
1158 struct qlcnic_npar_func_cfg {
1159         u32     fw_capab;
1160         u16     port_num;
1161         u16     min_bw;
1162         u16     max_bw;
1163         u16     max_tx_queues;
1164         u16     max_rx_queues;
1165         u8      pci_func;
1166         u8      op_mode;
1167 };
1168
1169 struct qlcnic_pm_func_cfg {
1170         u8      pci_func;
1171         u8      action;
1172         u8      dest_npar;
1173         u8      reserved[5];
1174 };
1175
1176 struct qlcnic_esw_func_cfg {
1177         u16     vlan_id;
1178         u8      op_mode;
1179         u8      op_type;
1180         u8      pci_func;
1181         u8      host_vlan_tag;
1182         u8      promisc_mode;
1183         u8      discard_tagged;
1184         u8      mac_override;
1185         u8      mac_anti_spoof;
1186         u8      offload_flags;
1187         u8      reserved[5];
1188 };
1189
1190 #define QLCNIC_STATS_VERSION            1
1191 #define QLCNIC_STATS_PORT               1
1192 #define QLCNIC_STATS_ESWITCH            2
1193 #define QLCNIC_QUERY_RX_COUNTER         0
1194 #define QLCNIC_QUERY_TX_COUNTER         1
1195 #define QLCNIC_STATS_NOT_AVAIL  0xffffffffffffffffULL
1196 #define QLCNIC_FILL_STATS(VAL1) \
1197         (((VAL1) == QLCNIC_STATS_NOT_AVAIL) ? 0 : VAL1)
1198 #define QLCNIC_MAC_STATS 1
1199 #define QLCNIC_ESW_STATS 2
1200
1201 #define QLCNIC_ADD_ESW_STATS(VAL1, VAL2)\
1202 do {    \
1203         if (((VAL1) == QLCNIC_STATS_NOT_AVAIL) && \
1204             ((VAL2) != QLCNIC_STATS_NOT_AVAIL)) \
1205                 (VAL1) = (VAL2); \
1206         else if (((VAL1) != QLCNIC_STATS_NOT_AVAIL) && \
1207                  ((VAL2) != QLCNIC_STATS_NOT_AVAIL)) \
1208                         (VAL1) += (VAL2); \
1209 } while (0)
1210
1211 struct qlcnic_mac_statistics_le {
1212         __le64  mac_tx_frames;
1213         __le64  mac_tx_bytes;
1214         __le64  mac_tx_mcast_pkts;
1215         __le64  mac_tx_bcast_pkts;
1216         __le64  mac_tx_pause_cnt;
1217         __le64  mac_tx_ctrl_pkt;
1218         __le64  mac_tx_lt_64b_pkts;
1219         __le64  mac_tx_lt_127b_pkts;
1220         __le64  mac_tx_lt_255b_pkts;
1221         __le64  mac_tx_lt_511b_pkts;
1222         __le64  mac_tx_lt_1023b_pkts;
1223         __le64  mac_tx_lt_1518b_pkts;
1224         __le64  mac_tx_gt_1518b_pkts;
1225         __le64  rsvd1[3];
1226
1227         __le64  mac_rx_frames;
1228         __le64  mac_rx_bytes;
1229         __le64  mac_rx_mcast_pkts;
1230         __le64  mac_rx_bcast_pkts;
1231         __le64  mac_rx_pause_cnt;
1232         __le64  mac_rx_ctrl_pkt;
1233         __le64  mac_rx_lt_64b_pkts;
1234         __le64  mac_rx_lt_127b_pkts;
1235         __le64  mac_rx_lt_255b_pkts;
1236         __le64  mac_rx_lt_511b_pkts;
1237         __le64  mac_rx_lt_1023b_pkts;
1238         __le64  mac_rx_lt_1518b_pkts;
1239         __le64  mac_rx_gt_1518b_pkts;
1240         __le64  rsvd2[3];
1241
1242         __le64  mac_rx_length_error;
1243         __le64  mac_rx_length_small;
1244         __le64  mac_rx_length_large;
1245         __le64  mac_rx_jabber;
1246         __le64  mac_rx_dropped;
1247         __le64  mac_rx_crc_error;
1248         __le64  mac_align_error;
1249 } __packed;
1250
1251 struct qlcnic_mac_statistics {
1252         u64     mac_tx_frames;
1253         u64     mac_tx_bytes;
1254         u64     mac_tx_mcast_pkts;
1255         u64     mac_tx_bcast_pkts;
1256         u64     mac_tx_pause_cnt;
1257         u64     mac_tx_ctrl_pkt;
1258         u64     mac_tx_lt_64b_pkts;
1259         u64     mac_tx_lt_127b_pkts;
1260         u64     mac_tx_lt_255b_pkts;
1261         u64     mac_tx_lt_511b_pkts;
1262         u64     mac_tx_lt_1023b_pkts;
1263         u64     mac_tx_lt_1518b_pkts;
1264         u64     mac_tx_gt_1518b_pkts;
1265         u64     rsvd1[3];
1266         u64     mac_rx_frames;
1267         u64     mac_rx_bytes;
1268         u64     mac_rx_mcast_pkts;
1269         u64     mac_rx_bcast_pkts;
1270         u64     mac_rx_pause_cnt;
1271         u64     mac_rx_ctrl_pkt;
1272         u64     mac_rx_lt_64b_pkts;
1273         u64     mac_rx_lt_127b_pkts;
1274         u64     mac_rx_lt_255b_pkts;
1275         u64     mac_rx_lt_511b_pkts;
1276         u64     mac_rx_lt_1023b_pkts;
1277         u64     mac_rx_lt_1518b_pkts;
1278         u64     mac_rx_gt_1518b_pkts;
1279         u64     rsvd2[3];
1280         u64     mac_rx_length_error;
1281         u64     mac_rx_length_small;
1282         u64     mac_rx_length_large;
1283         u64     mac_rx_jabber;
1284         u64     mac_rx_dropped;
1285         u64     mac_rx_crc_error;
1286         u64     mac_align_error;
1287 };
1288
1289 struct qlcnic_esw_stats_le {
1290         __le16 context_id;
1291         __le16 version;
1292         __le16 size;
1293         __le16 unused;
1294         __le64 unicast_frames;
1295         __le64 multicast_frames;
1296         __le64 broadcast_frames;
1297         __le64 dropped_frames;
1298         __le64 errors;
1299         __le64 local_frames;
1300         __le64 numbytes;
1301         __le64 rsvd[3];
1302 } __packed;
1303
1304 struct __qlcnic_esw_statistics {
1305         u16     context_id;
1306         u16     version;
1307         u16     size;
1308         u16     unused;
1309         u64     unicast_frames;
1310         u64     multicast_frames;
1311         u64     broadcast_frames;
1312         u64     dropped_frames;
1313         u64     errors;
1314         u64     local_frames;
1315         u64     numbytes;
1316         u64     rsvd[3];
1317 };
1318
1319 struct qlcnic_esw_statistics {
1320         struct __qlcnic_esw_statistics rx;
1321         struct __qlcnic_esw_statistics tx;
1322 };
1323
1324 #define QLCNIC_DUMP_MASK_DEF            0x1f
1325 #define QLCNIC_FORCE_FW_DUMP_KEY        0xdeadfeed
1326 #define QLCNIC_ENABLE_FW_DUMP           0xaddfeed
1327 #define QLCNIC_DISABLE_FW_DUMP          0xbadfeed
1328 #define QLCNIC_FORCE_FW_RESET           0xdeaddead
1329 #define QLCNIC_SET_QUIESCENT            0xadd00010
1330 #define QLCNIC_RESET_QUIESCENT          0xadd00020
1331
1332 struct _cdrp_cmd {
1333         u32 num;
1334         u32 *arg;
1335 };
1336
1337 struct qlcnic_cmd_args {
1338         struct _cdrp_cmd req;
1339         struct _cdrp_cmd rsp;
1340 };
1341
1342 int qlcnic_fw_cmd_get_minidump_temp(struct qlcnic_adapter *adapter);
1343 int qlcnic_fw_cmd_set_port(struct qlcnic_adapter *adapter, u32 config);
1344 int qlcnic_pci_mem_write_2M(struct qlcnic_adapter *, u64 off, u64 data);
1345 int qlcnic_pci_mem_read_2M(struct qlcnic_adapter *, u64 off, u64 *data);
1346 void qlcnic_pci_camqm_read_2M(struct qlcnic_adapter *, u64, u64 *);
1347 void qlcnic_pci_camqm_write_2M(struct qlcnic_adapter *, u64, u64);
1348
1349 #define ADDR_IN_RANGE(addr, low, high)  \
1350         (((addr) < (high)) && ((addr) >= (low)))
1351
1352 #define QLCRD32(adapter, off) \
1353         (adapter->ahw->hw_ops->read_reg)(adapter, off)
1354
1355 #define QLCWR32(adapter, off, val) \
1356         adapter->ahw->hw_ops->write_reg(adapter, off, val)
1357
1358 int qlcnic_pcie_sem_lock(struct qlcnic_adapter *, int, u32);
1359 void qlcnic_pcie_sem_unlock(struct qlcnic_adapter *, int);
1360
1361 #define qlcnic_rom_lock(a)      \
1362         qlcnic_pcie_sem_lock((a), 2, QLCNIC_ROM_LOCK_ID)
1363 #define qlcnic_rom_unlock(a)    \
1364         qlcnic_pcie_sem_unlock((a), 2)
1365 #define qlcnic_phy_lock(a)      \
1366         qlcnic_pcie_sem_lock((a), 3, QLCNIC_PHY_LOCK_ID)
1367 #define qlcnic_phy_unlock(a)    \
1368         qlcnic_pcie_sem_unlock((a), 3)
1369 #define qlcnic_sw_lock(a)       \
1370         qlcnic_pcie_sem_lock((a), 6, 0)
1371 #define qlcnic_sw_unlock(a)     \
1372         qlcnic_pcie_sem_unlock((a), 6)
1373 #define crb_win_lock(a) \
1374         qlcnic_pcie_sem_lock((a), 7, QLCNIC_CRB_WIN_LOCK_ID)
1375 #define crb_win_unlock(a)       \
1376         qlcnic_pcie_sem_unlock((a), 7)
1377
1378 #define __QLCNIC_MAX_LED_RATE   0xf
1379 #define __QLCNIC_MAX_LED_STATE  0x2
1380
1381 #define MAX_CTL_CHECK 1000
1382
1383 int qlcnic_wol_supported(struct qlcnic_adapter *adapter);
1384 void qlcnic_prune_lb_filters(struct qlcnic_adapter *adapter);
1385 void qlcnic_delete_lb_filters(struct qlcnic_adapter *adapter);
1386 int qlcnic_dump_fw(struct qlcnic_adapter *);
1387
1388 /* Functions from qlcnic_init.c */
1389 void qlcnic_schedule_work(struct qlcnic_adapter *, work_func_t, int);
1390 int qlcnic_load_firmware(struct qlcnic_adapter *adapter);
1391 int qlcnic_need_fw_reset(struct qlcnic_adapter *adapter);
1392 void qlcnic_request_firmware(struct qlcnic_adapter *adapter);
1393 void qlcnic_release_firmware(struct qlcnic_adapter *adapter);
1394 int qlcnic_pinit_from_rom(struct qlcnic_adapter *adapter);
1395 int qlcnic_setup_idc_param(struct qlcnic_adapter *adapter);
1396 int qlcnic_check_flash_fw_ver(struct qlcnic_adapter *adapter);
1397
1398 int qlcnic_rom_fast_read(struct qlcnic_adapter *adapter, u32 addr, u32 *valp);
1399 int qlcnic_rom_fast_read_words(struct qlcnic_adapter *adapter, int addr,
1400                                 u8 *bytes, size_t size);
1401 int qlcnic_alloc_sw_resources(struct qlcnic_adapter *adapter);
1402 void qlcnic_free_sw_resources(struct qlcnic_adapter *adapter);
1403
1404 void __iomem *qlcnic_get_ioaddr(struct qlcnic_hardware_context *, u32);
1405
1406 int qlcnic_alloc_hw_resources(struct qlcnic_adapter *adapter);
1407 void qlcnic_free_hw_resources(struct qlcnic_adapter *adapter);
1408
1409 int qlcnic_fw_create_ctx(struct qlcnic_adapter *adapter);
1410 void qlcnic_fw_destroy_ctx(struct qlcnic_adapter *adapter);
1411
1412 void qlcnic_reset_rx_buffers_list(struct qlcnic_adapter *adapter);
1413 void qlcnic_release_rx_buffers(struct qlcnic_adapter *adapter);
1414 void qlcnic_release_tx_buffers(struct qlcnic_adapter *adapter);
1415
1416 int qlcnic_check_fw_status(struct qlcnic_adapter *adapter);
1417 void qlcnic_watchdog_task(struct work_struct *work);
1418 void qlcnic_post_rx_buffers(struct qlcnic_adapter *adapter,
1419                 struct qlcnic_host_rds_ring *rds_ring, u8 ring_id);
1420 int qlcnic_process_rcv_ring(struct qlcnic_host_sds_ring *sds_ring, int max);
1421 void qlcnic_set_multi(struct net_device *netdev);
1422 void qlcnic_free_mac_list(struct qlcnic_adapter *adapter);
1423
1424 int qlcnic_fw_cmd_set_mtu(struct qlcnic_adapter *adapter, int mtu);
1425 int qlcnic_fw_cmd_set_drv_version(struct qlcnic_adapter *);
1426 int qlcnic_change_mtu(struct net_device *netdev, int new_mtu);
1427 netdev_features_t qlcnic_fix_features(struct net_device *netdev,
1428         netdev_features_t features);
1429 int qlcnic_set_features(struct net_device *netdev, netdev_features_t features);
1430 int qlcnic_config_bridged_mode(struct qlcnic_adapter *adapter, u32 enable);
1431 int qlcnic_send_lro_cleanup(struct qlcnic_adapter *adapter);
1432 void qlcnic_update_cmd_producer(struct qlcnic_host_tx_ring *);
1433
1434 /* Functions from qlcnic_ethtool.c */
1435 int qlcnic_check_loopback_buff(unsigned char *data, u8 mac[]);
1436
1437 /* Functions from qlcnic_main.c */
1438 int qlcnic_reset_context(struct qlcnic_adapter *);
1439 void qlcnic_diag_free_res(struct net_device *netdev, int max_sds_rings);
1440 int qlcnic_diag_alloc_res(struct net_device *netdev, int test);
1441 netdev_tx_t qlcnic_xmit_frame(struct sk_buff *skb, struct net_device *netdev);
1442 int qlcnic_set_max_rss(struct qlcnic_adapter *, u8, size_t);
1443 int qlcnic_validate_max_rss(u8, u8);
1444 void qlcnic_alloc_lb_filters_mem(struct qlcnic_adapter *adapter);
1445 int qlcnic_enable_msix(struct qlcnic_adapter *, u32);
1446
1447 /*  eSwitch management functions */
1448 int qlcnic_config_switch_port(struct qlcnic_adapter *,
1449                                 struct qlcnic_esw_func_cfg *);
1450
1451 int qlcnic_get_eswitch_port_config(struct qlcnic_adapter *,
1452                                 struct qlcnic_esw_func_cfg *);
1453 int qlcnic_config_port_mirroring(struct qlcnic_adapter *, u8, u8, u8);
1454 int qlcnic_get_port_stats(struct qlcnic_adapter *, const u8, const u8,
1455                                         struct __qlcnic_esw_statistics *);
1456 int qlcnic_get_eswitch_stats(struct qlcnic_adapter *, const u8, u8,
1457                                         struct __qlcnic_esw_statistics *);
1458 int qlcnic_clear_esw_stats(struct qlcnic_adapter *adapter, u8, u8, u8);
1459 int qlcnic_get_mac_stats(struct qlcnic_adapter *, struct qlcnic_mac_statistics *);
1460
1461 void qlcnic_free_mbx_args(struct qlcnic_cmd_args *cmd);
1462
1463 int qlcnic_alloc_sds_rings(struct qlcnic_recv_context *, int);
1464 void qlcnic_free_sds_rings(struct qlcnic_recv_context *);
1465 void qlcnic_advert_link_change(struct qlcnic_adapter *, int);
1466 void qlcnic_free_tx_rings(struct qlcnic_adapter *);
1467 int qlcnic_alloc_tx_rings(struct qlcnic_adapter *, struct net_device *);
1468
1469 void qlcnic_create_sysfs_entries(struct qlcnic_adapter *adapter);
1470 void qlcnic_remove_sysfs_entries(struct qlcnic_adapter *adapter);
1471 void qlcnic_create_diag_entries(struct qlcnic_adapter *adapter);
1472 void qlcnic_remove_diag_entries(struct qlcnic_adapter *adapter);
1473 void qlcnic_82xx_add_sysfs(struct qlcnic_adapter *adapter);
1474 void qlcnic_82xx_remove_sysfs(struct qlcnic_adapter *adapter);
1475
1476 int qlcnicvf_config_bridged_mode(struct qlcnic_adapter *, u32);
1477 int qlcnicvf_config_led(struct qlcnic_adapter *, u32, u32);
1478 void qlcnic_set_vlan_config(struct qlcnic_adapter *,
1479                             struct qlcnic_esw_func_cfg *);
1480 void qlcnic_set_eswitch_port_features(struct qlcnic_adapter *,
1481                                       struct qlcnic_esw_func_cfg *);
1482
1483 void qlcnic_down(struct qlcnic_adapter *, struct net_device *);
1484 int qlcnic_up(struct qlcnic_adapter *, struct net_device *);
1485 void __qlcnic_down(struct qlcnic_adapter *, struct net_device *);
1486 void qlcnic_detach(struct qlcnic_adapter *);
1487 void qlcnic_teardown_intr(struct qlcnic_adapter *);
1488 int qlcnic_attach(struct qlcnic_adapter *);
1489 int __qlcnic_up(struct qlcnic_adapter *, struct net_device *);
1490 void qlcnic_restore_indev_addr(struct net_device *, unsigned long);
1491
1492 int qlcnic_check_temp(struct qlcnic_adapter *);
1493 int qlcnic_init_pci_info(struct qlcnic_adapter *);
1494 int qlcnic_set_default_offload_settings(struct qlcnic_adapter *);
1495 int qlcnic_reset_npar_config(struct qlcnic_adapter *);
1496 int qlcnic_set_eswitch_port_config(struct qlcnic_adapter *);
1497 /*
1498  * QLOGIC Board information
1499  */
1500
1501 #define QLCNIC_MAX_BOARD_NAME_LEN 100
1502 struct qlcnic_board_info {
1503         unsigned short  vendor;
1504         unsigned short  device;
1505         unsigned short  sub_vendor;
1506         unsigned short  sub_device;
1507         char short_name[QLCNIC_MAX_BOARD_NAME_LEN];
1508 };
1509
1510 static inline u32 qlcnic_tx_avail(struct qlcnic_host_tx_ring *tx_ring)
1511 {
1512         if (likely(tx_ring->producer < tx_ring->sw_consumer))
1513                 return tx_ring->sw_consumer - tx_ring->producer;
1514         else
1515                 return tx_ring->sw_consumer + tx_ring->num_desc -
1516                                 tx_ring->producer;
1517 }
1518
1519 struct qlcnic_nic_template {
1520         int (*config_bridged_mode) (struct qlcnic_adapter *, u32);
1521         int (*config_led) (struct qlcnic_adapter *, u32, u32);
1522         int (*start_firmware) (struct qlcnic_adapter *);
1523         int (*init_driver) (struct qlcnic_adapter *);
1524         void (*request_reset) (struct qlcnic_adapter *, u32);
1525         void (*cancel_idc_work) (struct qlcnic_adapter *);
1526         int (*napi_add)(struct qlcnic_adapter *, struct net_device *);
1527         void (*napi_del)(struct qlcnic_adapter *);
1528         void (*config_ipaddr)(struct qlcnic_adapter *, __be32, int);
1529         irqreturn_t (*clear_legacy_intr)(struct qlcnic_adapter *);
1530 };
1531
1532 /* Adapter hardware abstraction */
1533 struct qlcnic_hardware_ops {
1534         void (*read_crb) (struct qlcnic_adapter *, char *, loff_t, size_t);
1535         void (*write_crb) (struct qlcnic_adapter *, char *, loff_t, size_t);
1536         int (*read_reg) (struct qlcnic_adapter *, ulong);
1537         int (*write_reg) (struct qlcnic_adapter *, ulong, u32);
1538         void (*get_ocm_win) (struct qlcnic_hardware_context *);
1539         int (*get_mac_address) (struct qlcnic_adapter *, u8 *);
1540         int (*setup_intr) (struct qlcnic_adapter *, u8);
1541         int (*alloc_mbx_args)(struct qlcnic_cmd_args *,
1542                               struct qlcnic_adapter *, u32);
1543         int (*mbx_cmd) (struct qlcnic_adapter *, struct qlcnic_cmd_args *);
1544         void (*get_func_no) (struct qlcnic_adapter *);
1545         int (*api_lock) (struct qlcnic_adapter *);
1546         void (*api_unlock) (struct qlcnic_adapter *);
1547         void (*add_sysfs) (struct qlcnic_adapter *);
1548         void (*remove_sysfs) (struct qlcnic_adapter *);
1549         void (*process_lb_rcv_ring_diag) (struct qlcnic_host_sds_ring *);
1550         int (*create_rx_ctx) (struct qlcnic_adapter *);
1551         int (*create_tx_ctx) (struct qlcnic_adapter *,
1552         struct qlcnic_host_tx_ring *, int);
1553         int (*setup_link_event) (struct qlcnic_adapter *, int);
1554         int (*get_nic_info) (struct qlcnic_adapter *, struct qlcnic_info *, u8);
1555         int (*get_pci_info) (struct qlcnic_adapter *, struct qlcnic_pci_info *);
1556         int (*set_nic_info) (struct qlcnic_adapter *, struct qlcnic_info *);
1557         int (*change_macvlan) (struct qlcnic_adapter *, u8*, __le16, u8);
1558         void (*napi_enable) (struct qlcnic_adapter *);
1559         void (*napi_disable) (struct qlcnic_adapter *);
1560         void (*config_intr_coal) (struct qlcnic_adapter *);
1561         int (*config_rss) (struct qlcnic_adapter *, int);
1562         int (*config_hw_lro) (struct qlcnic_adapter *, int);
1563         int (*config_loopback) (struct qlcnic_adapter *, u8);
1564         int (*clear_loopback) (struct qlcnic_adapter *, u8);
1565         int (*config_promisc_mode) (struct qlcnic_adapter *, u32);
1566         void (*change_l2_filter) (struct qlcnic_adapter *, u64 *, __le16);
1567         int (*get_board_info) (struct qlcnic_adapter *);
1568 };
1569
1570 extern struct qlcnic_nic_template qlcnic_vf_ops;
1571
1572 static inline int qlcnic_start_firmware(struct qlcnic_adapter *adapter)
1573 {
1574         return adapter->nic_ops->start_firmware(adapter);
1575 }
1576
1577 static inline void qlcnic_read_crb(struct qlcnic_adapter *adapter, char *buf,
1578                                    loff_t offset, size_t size)
1579 {
1580         adapter->ahw->hw_ops->read_crb(adapter, buf, offset, size);
1581 }
1582
1583 static inline void qlcnic_write_crb(struct qlcnic_adapter *adapter, char *buf,
1584                                     loff_t offset, size_t size)
1585 {
1586         adapter->ahw->hw_ops->write_crb(adapter, buf, offset, size);
1587 }
1588
1589 static inline int qlcnic_hw_read_wx_2M(struct qlcnic_adapter *adapter,
1590                                        ulong off)
1591 {
1592         return adapter->ahw->hw_ops->read_reg(adapter, off);
1593 }
1594
1595 static inline int qlcnic_hw_write_wx_2M(struct qlcnic_adapter *adapter,
1596                                         ulong off, u32 data)
1597 {
1598         return adapter->ahw->hw_ops->write_reg(adapter, off, data);
1599 }
1600
1601 static inline int qlcnic_get_mac_address(struct qlcnic_adapter *adapter,
1602                                          u8 *mac)
1603 {
1604         return adapter->ahw->hw_ops->get_mac_address(adapter, mac);
1605 }
1606
1607 static inline int qlcnic_setup_intr(struct qlcnic_adapter *adapter, u8 num_intr)
1608 {
1609         return adapter->ahw->hw_ops->setup_intr(adapter, num_intr);
1610 }
1611
1612 static inline int qlcnic_alloc_mbx_args(struct qlcnic_cmd_args *mbx,
1613                                         struct qlcnic_adapter *adapter, u32 arg)
1614 {
1615         return adapter->ahw->hw_ops->alloc_mbx_args(mbx, adapter, arg);
1616 }
1617
1618 static inline int qlcnic_issue_cmd(struct qlcnic_adapter *adapter,
1619                                    struct qlcnic_cmd_args *cmd)
1620 {
1621         return adapter->ahw->hw_ops->mbx_cmd(adapter, cmd);
1622 }
1623
1624 static inline void qlcnic_get_func_no(struct qlcnic_adapter *adapter)
1625 {
1626         adapter->ahw->hw_ops->get_func_no(adapter);
1627 }
1628
1629 static inline int qlcnic_api_lock(struct qlcnic_adapter *adapter)
1630 {
1631         return adapter->ahw->hw_ops->api_lock(adapter);
1632 }
1633
1634 static inline void qlcnic_api_unlock(struct qlcnic_adapter *adapter)
1635 {
1636         adapter->ahw->hw_ops->api_unlock(adapter);
1637 }
1638
1639 static inline void qlcnic_add_sysfs(struct qlcnic_adapter *adapter)
1640 {
1641         adapter->ahw->hw_ops->add_sysfs(adapter);
1642 }
1643
1644 static inline void qlcnic_remove_sysfs(struct qlcnic_adapter *adapter)
1645 {
1646         adapter->ahw->hw_ops->remove_sysfs(adapter);
1647 }
1648
1649 static inline void
1650 qlcnic_process_rcv_ring_diag(struct qlcnic_host_sds_ring *sds_ring)
1651 {
1652         sds_ring->adapter->ahw->hw_ops->process_lb_rcv_ring_diag(sds_ring);
1653 }
1654
1655 static inline int qlcnic_fw_cmd_create_rx_ctx(struct qlcnic_adapter *adapter)
1656 {
1657         return adapter->ahw->hw_ops->create_rx_ctx(adapter);
1658 }
1659
1660 static inline int qlcnic_fw_cmd_create_tx_ctx(struct qlcnic_adapter *adapter,
1661                                               struct qlcnic_host_tx_ring *ptr,
1662                                               int ring)
1663 {
1664         return adapter->ahw->hw_ops->create_tx_ctx(adapter, ptr, ring);
1665 }
1666
1667 static inline int qlcnic_linkevent_request(struct qlcnic_adapter *adapter,
1668                                            int enable)
1669 {
1670         return adapter->ahw->hw_ops->setup_link_event(adapter, enable);
1671 }
1672
1673 static inline int qlcnic_get_nic_info(struct qlcnic_adapter *adapter,
1674                                       struct qlcnic_info *info, u8 id)
1675 {
1676         return adapter->ahw->hw_ops->get_nic_info(adapter, info, id);
1677 }
1678
1679 static inline int qlcnic_get_pci_info(struct qlcnic_adapter *adapter,
1680                                       struct qlcnic_pci_info *info)
1681 {
1682         return adapter->ahw->hw_ops->get_pci_info(adapter, info);
1683 }
1684
1685 static inline int qlcnic_set_nic_info(struct qlcnic_adapter *adapter,
1686                                       struct qlcnic_info *info)
1687 {
1688         return adapter->ahw->hw_ops->set_nic_info(adapter, info);
1689 }
1690
1691 static inline int qlcnic_sre_macaddr_change(struct qlcnic_adapter *adapter,
1692                                             u8 *addr, __le16 id, u8 cmd)
1693 {
1694         return adapter->ahw->hw_ops->change_macvlan(adapter, addr, id, cmd);
1695 }
1696
1697 static inline int qlcnic_napi_add(struct qlcnic_adapter *adapter,
1698                                   struct net_device *netdev)
1699 {
1700         return adapter->nic_ops->napi_add(adapter, netdev);
1701 }
1702
1703 static inline void qlcnic_napi_del(struct qlcnic_adapter *adapter)
1704 {
1705         adapter->nic_ops->napi_del(adapter);
1706 }
1707
1708 static inline void qlcnic_napi_enable(struct qlcnic_adapter *adapter)
1709 {
1710         adapter->ahw->hw_ops->napi_enable(adapter);
1711 }
1712
1713 static inline void qlcnic_napi_disable(struct qlcnic_adapter *adapter)
1714 {
1715         adapter->ahw->hw_ops->napi_disable(adapter);
1716 }
1717
1718 static inline void qlcnic_config_intr_coalesce(struct qlcnic_adapter *adapter)
1719 {
1720         adapter->ahw->hw_ops->config_intr_coal(adapter);
1721 }
1722
1723 static inline int qlcnic_config_rss(struct qlcnic_adapter *adapter, int enable)
1724 {
1725         return adapter->ahw->hw_ops->config_rss(adapter, enable);
1726 }
1727
1728 static inline int qlcnic_config_hw_lro(struct qlcnic_adapter *adapter,
1729                                        int enable)
1730 {
1731         return adapter->ahw->hw_ops->config_hw_lro(adapter, enable);
1732 }
1733
1734 static inline int qlcnic_set_lb_mode(struct qlcnic_adapter *adapter, u8 mode)
1735 {
1736         return adapter->ahw->hw_ops->config_loopback(adapter, mode);
1737 }
1738
1739 static inline int qlcnic_clear_lb_mode(struct qlcnic_adapter *adapter, u8 mode)
1740 {
1741         return adapter->ahw->hw_ops->config_loopback(adapter, mode);
1742 }
1743
1744 static inline int qlcnic_nic_set_promisc(struct qlcnic_adapter *adapter,
1745                                          u32 mode)
1746 {
1747         return adapter->ahw->hw_ops->config_promisc_mode(adapter, mode);
1748 }
1749
1750 static inline void qlcnic_change_filter(struct qlcnic_adapter *adapter,
1751                                         u64 *addr, __le16 id)
1752 {
1753         adapter->ahw->hw_ops->change_l2_filter(adapter, addr, id);
1754 }
1755
1756 static inline int qlcnic_get_board_info(struct qlcnic_adapter *adapter)
1757 {
1758         return adapter->ahw->hw_ops->get_board_info(adapter);
1759 }
1760
1761 static inline void qlcnic_dev_request_reset(struct qlcnic_adapter *adapter,
1762                                             u32 key)
1763 {
1764         adapter->nic_ops->request_reset(adapter, key);
1765 }
1766
1767 static inline void qlcnic_cancel_idc_work(struct qlcnic_adapter *adapter)
1768 {
1769         adapter->nic_ops->cancel_idc_work(adapter);
1770 }
1771
1772 static inline irqreturn_t
1773 qlcnic_clear_legacy_intr(struct qlcnic_adapter *adapter)
1774 {
1775         return adapter->nic_ops->clear_legacy_intr(adapter);
1776 }
1777
1778 static inline int qlcnic_config_led(struct qlcnic_adapter *adapter, u32 state,
1779                                     u32 rate)
1780 {
1781         return adapter->nic_ops->config_led(adapter, state, rate);
1782 }
1783
1784 static inline void qlcnic_config_ipaddr(struct qlcnic_adapter *adapter,
1785                                         __be32 ip, int cmd)
1786 {
1787         adapter->nic_ops->config_ipaddr(adapter, ip, cmd);
1788 }
1789
1790 static inline void qlcnic_disable_int(struct qlcnic_host_sds_ring *sds_ring)
1791 {
1792         writel(0, sds_ring->crb_intr_mask);
1793 }
1794
1795 static inline void qlcnic_enable_int(struct qlcnic_host_sds_ring *sds_ring)
1796 {
1797         struct qlcnic_adapter *adapter = sds_ring->adapter;
1798
1799         writel(0x1, sds_ring->crb_intr_mask);
1800
1801         if (!QLCNIC_IS_MSI_FAMILY(adapter))
1802                 writel(0xfbff, adapter->tgt_mask_reg);
1803 }
1804
1805 extern const struct ethtool_ops qlcnic_ethtool_ops;
1806 extern const struct ethtool_ops qlcnic_ethtool_failed_ops;
1807
1808 #define QLCDB(adapter, lvl, _fmt, _args...) do {        \
1809         if (NETIF_MSG_##lvl & adapter->ahw->msg_enable) \
1810                 printk(KERN_INFO "%s: %s: " _fmt,       \
1811                          dev_name(&adapter->pdev->dev), \
1812                         __func__, ##_args);             \
1813         } while (0)
1814
1815 #define PCI_DEVICE_ID_QLOGIC_QLE834X    0x8030
1816 #define PCI_DEVICE_ID_QLOGIC_QLE824X    0x8020
1817 static inline bool qlcnic_82xx_check(struct qlcnic_adapter *adapter)
1818 {
1819         unsigned short device = adapter->pdev->device;
1820         return (device == PCI_DEVICE_ID_QLOGIC_QLE824X) ? true : false;
1821 }
1822
1823 static inline bool qlcnic_83xx_check(struct qlcnic_adapter *adapter)
1824 {
1825         unsigned short device = adapter->pdev->device;
1826         return (device == PCI_DEVICE_ID_QLOGIC_QLE834X) ? true : false;
1827 }
1828
1829
1830 #endif                          /* __QLCNIC_H_ */