0d4a236c3bb3e0ab8608cd732467263d5ce773ae
[firefly-linux-kernel-4.4.55.git] / drivers / net / sky2.c
1 /*
2  * New driver for Marvell Yukon 2 chipset.
3  * Based on earlier sk98lin, and skge driver.
4  *
5  * This driver intentionally does not support all the features
6  * of the original driver such as link fail-over and link management because
7  * those should be done at higher levels.
8  *
9  * Copyright (C) 2005 Stephen Hemminger <shemminger@osdl.org>
10  *
11  * This program is free software; you can redistribute it and/or modify
12  * it under the terms of the GNU General Public License as published by
13  * the Free Software Foundation; either version 2 of the License.
14  *
15  * This program is distributed in the hope that it will be useful,
16  * but WITHOUT ANY WARRANTY; without even the implied warranty of
17  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
18  * GNU General Public License for more details.
19  *
20  * You should have received a copy of the GNU General Public License
21  * along with this program; if not, write to the Free Software
22  * Foundation, Inc., 675 Mass Ave, Cambridge, MA 02139, USA.
23  */
24
25 #define pr_fmt(fmt) KBUILD_MODNAME ": " fmt
26
27 #include <linux/crc32.h>
28 #include <linux/kernel.h>
29 #include <linux/module.h>
30 #include <linux/netdevice.h>
31 #include <linux/dma-mapping.h>
32 #include <linux/etherdevice.h>
33 #include <linux/ethtool.h>
34 #include <linux/pci.h>
35 #include <linux/ip.h>
36 #include <linux/slab.h>
37 #include <net/ip.h>
38 #include <linux/tcp.h>
39 #include <linux/in.h>
40 #include <linux/delay.h>
41 #include <linux/workqueue.h>
42 #include <linux/if_vlan.h>
43 #include <linux/prefetch.h>
44 #include <linux/debugfs.h>
45 #include <linux/mii.h>
46
47 #include <asm/irq.h>
48
49 #if defined(CONFIG_VLAN_8021Q) || defined(CONFIG_VLAN_8021Q_MODULE)
50 #define SKY2_VLAN_TAG_USED 1
51 #endif
52
53 #include "sky2.h"
54
55 #define DRV_NAME                "sky2"
56 #define DRV_VERSION             "1.28"
57
58 /*
59  * The Yukon II chipset takes 64 bit command blocks (called list elements)
60  * that are organized into three (receive, transmit, status) different rings
61  * similar to Tigon3.
62  */
63
64 #define RX_LE_SIZE              1024
65 #define RX_LE_BYTES             (RX_LE_SIZE*sizeof(struct sky2_rx_le))
66 #define RX_MAX_PENDING          (RX_LE_SIZE/6 - 2)
67 #define RX_DEF_PENDING          RX_MAX_PENDING
68
69 /* This is the worst case number of transmit list elements for a single skb:
70    VLAN:GSO + CKSUM + Data + skb_frags * DMA */
71 #define MAX_SKB_TX_LE   (2 + (sizeof(dma_addr_t)/sizeof(u32))*(MAX_SKB_FRAGS+1))
72 #define TX_MIN_PENDING          (MAX_SKB_TX_LE+1)
73 #define TX_MAX_PENDING          1024
74 #define TX_DEF_PENDING          127
75
76 #define TX_WATCHDOG             (5 * HZ)
77 #define NAPI_WEIGHT             64
78 #define PHY_RETRIES             1000
79
80 #define SKY2_EEPROM_MAGIC       0x9955aabb
81
82 #define RING_NEXT(x, s) (((x)+1) & ((s)-1))
83
84 static const u32 default_msg =
85     NETIF_MSG_DRV | NETIF_MSG_PROBE | NETIF_MSG_LINK
86     | NETIF_MSG_TIMER | NETIF_MSG_TX_ERR | NETIF_MSG_RX_ERR
87     | NETIF_MSG_IFUP | NETIF_MSG_IFDOWN;
88
89 static int debug = -1;          /* defaults above */
90 module_param(debug, int, 0);
91 MODULE_PARM_DESC(debug, "Debug level (0=none,...,16=all)");
92
93 static int copybreak __read_mostly = 128;
94 module_param(copybreak, int, 0);
95 MODULE_PARM_DESC(copybreak, "Receive copy threshold");
96
97 static int disable_msi = 0;
98 module_param(disable_msi, int, 0);
99 MODULE_PARM_DESC(disable_msi, "Disable Message Signaled Interrupt (MSI)");
100
101 static DEFINE_PCI_DEVICE_TABLE(sky2_id_table) = {
102         { PCI_DEVICE(PCI_VENDOR_ID_SYSKONNECT, 0x9000) }, /* SK-9Sxx */
103         { PCI_DEVICE(PCI_VENDOR_ID_SYSKONNECT, 0x9E00) }, /* SK-9Exx */
104         { PCI_DEVICE(PCI_VENDOR_ID_SYSKONNECT, 0x9E01) }, /* SK-9E21M */
105         { PCI_DEVICE(PCI_VENDOR_ID_DLINK, 0x4b00) },    /* DGE-560T */
106         { PCI_DEVICE(PCI_VENDOR_ID_DLINK, 0x4001) },    /* DGE-550SX */
107         { PCI_DEVICE(PCI_VENDOR_ID_DLINK, 0x4B02) },    /* DGE-560SX */
108         { PCI_DEVICE(PCI_VENDOR_ID_DLINK, 0x4B03) },    /* DGE-550T */
109         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4340) }, /* 88E8021 */
110         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4341) }, /* 88E8022 */
111         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4342) }, /* 88E8061 */
112         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4343) }, /* 88E8062 */
113         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4344) }, /* 88E8021 */
114         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4345) }, /* 88E8022 */
115         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4346) }, /* 88E8061 */
116         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4347) }, /* 88E8062 */
117         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4350) }, /* 88E8035 */
118         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4351) }, /* 88E8036 */
119         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4352) }, /* 88E8038 */
120         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4353) }, /* 88E8039 */
121         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4354) }, /* 88E8040 */
122         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4355) }, /* 88E8040T */
123         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4356) }, /* 88EC033 */
124         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4357) }, /* 88E8042 */
125         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x435A) }, /* 88E8048 */
126         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4360) }, /* 88E8052 */
127         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4361) }, /* 88E8050 */
128         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4362) }, /* 88E8053 */
129         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4363) }, /* 88E8055 */
130         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4364) }, /* 88E8056 */
131         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4365) }, /* 88E8070 */
132         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4366) }, /* 88EC036 */
133         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4367) }, /* 88EC032 */
134         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4368) }, /* 88EC034 */
135         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4369) }, /* 88EC042 */
136         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x436A) }, /* 88E8058 */
137         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x436B) }, /* 88E8071 */
138         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x436C) }, /* 88E8072 */
139         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x436D) }, /* 88E8055 */
140         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4370) }, /* 88E8075 */
141         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4380) }, /* 88E8057 */
142         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4381) }, /* 88E8059 */
143         { 0 }
144 };
145
146 MODULE_DEVICE_TABLE(pci, sky2_id_table);
147
148 /* Avoid conditionals by using array */
149 static const unsigned txqaddr[] = { Q_XA1, Q_XA2 };
150 static const unsigned rxqaddr[] = { Q_R1, Q_R2 };
151 static const u32 portirq_msk[] = { Y2_IS_PORT_1, Y2_IS_PORT_2 };
152
153 static void sky2_set_multicast(struct net_device *dev);
154
155 /* Access to PHY via serial interconnect */
156 static int gm_phy_write(struct sky2_hw *hw, unsigned port, u16 reg, u16 val)
157 {
158         int i;
159
160         gma_write16(hw, port, GM_SMI_DATA, val);
161         gma_write16(hw, port, GM_SMI_CTRL,
162                     GM_SMI_CT_PHY_AD(PHY_ADDR_MARV) | GM_SMI_CT_REG_AD(reg));
163
164         for (i = 0; i < PHY_RETRIES; i++) {
165                 u16 ctrl = gma_read16(hw, port, GM_SMI_CTRL);
166                 if (ctrl == 0xffff)
167                         goto io_error;
168
169                 if (!(ctrl & GM_SMI_CT_BUSY))
170                         return 0;
171
172                 udelay(10);
173         }
174
175         dev_warn(&hw->pdev->dev, "%s: phy write timeout\n", hw->dev[port]->name);
176         return -ETIMEDOUT;
177
178 io_error:
179         dev_err(&hw->pdev->dev, "%s: phy I/O error\n", hw->dev[port]->name);
180         return -EIO;
181 }
182
183 static int __gm_phy_read(struct sky2_hw *hw, unsigned port, u16 reg, u16 *val)
184 {
185         int i;
186
187         gma_write16(hw, port, GM_SMI_CTRL, GM_SMI_CT_PHY_AD(PHY_ADDR_MARV)
188                     | GM_SMI_CT_REG_AD(reg) | GM_SMI_CT_OP_RD);
189
190         for (i = 0; i < PHY_RETRIES; i++) {
191                 u16 ctrl = gma_read16(hw, port, GM_SMI_CTRL);
192                 if (ctrl == 0xffff)
193                         goto io_error;
194
195                 if (ctrl & GM_SMI_CT_RD_VAL) {
196                         *val = gma_read16(hw, port, GM_SMI_DATA);
197                         return 0;
198                 }
199
200                 udelay(10);
201         }
202
203         dev_warn(&hw->pdev->dev, "%s: phy read timeout\n", hw->dev[port]->name);
204         return -ETIMEDOUT;
205 io_error:
206         dev_err(&hw->pdev->dev, "%s: phy I/O error\n", hw->dev[port]->name);
207         return -EIO;
208 }
209
210 static inline u16 gm_phy_read(struct sky2_hw *hw, unsigned port, u16 reg)
211 {
212         u16 v;
213         __gm_phy_read(hw, port, reg, &v);
214         return v;
215 }
216
217
218 static void sky2_power_on(struct sky2_hw *hw)
219 {
220         /* switch power to VCC (WA for VAUX problem) */
221         sky2_write8(hw, B0_POWER_CTRL,
222                     PC_VAUX_ENA | PC_VCC_ENA | PC_VAUX_OFF | PC_VCC_ON);
223
224         /* disable Core Clock Division, */
225         sky2_write32(hw, B2_Y2_CLK_CTRL, Y2_CLK_DIV_DIS);
226
227         if (hw->chip_id == CHIP_ID_YUKON_XL && hw->chip_rev > CHIP_REV_YU_XL_A1)
228                 /* enable bits are inverted */
229                 sky2_write8(hw, B2_Y2_CLK_GATE,
230                             Y2_PCI_CLK_LNK1_DIS | Y2_COR_CLK_LNK1_DIS |
231                             Y2_CLK_GAT_LNK1_DIS | Y2_PCI_CLK_LNK2_DIS |
232                             Y2_COR_CLK_LNK2_DIS | Y2_CLK_GAT_LNK2_DIS);
233         else
234                 sky2_write8(hw, B2_Y2_CLK_GATE, 0);
235
236         if (hw->flags & SKY2_HW_ADV_POWER_CTL) {
237                 u32 reg;
238
239                 sky2_pci_write32(hw, PCI_DEV_REG3, 0);
240
241                 reg = sky2_pci_read32(hw, PCI_DEV_REG4);
242                 /* set all bits to 0 except bits 15..12 and 8 */
243                 reg &= P_ASPM_CONTROL_MSK;
244                 sky2_pci_write32(hw, PCI_DEV_REG4, reg);
245
246                 reg = sky2_pci_read32(hw, PCI_DEV_REG5);
247                 /* set all bits to 0 except bits 28 & 27 */
248                 reg &= P_CTL_TIM_VMAIN_AV_MSK;
249                 sky2_pci_write32(hw, PCI_DEV_REG5, reg);
250
251                 sky2_pci_write32(hw, PCI_CFG_REG_1, 0);
252
253                 sky2_write16(hw, B0_CTST, Y2_HW_WOL_ON);
254
255                 /* Enable workaround for dev 4.107 on Yukon-Ultra & Extreme */
256                 reg = sky2_read32(hw, B2_GP_IO);
257                 reg |= GLB_GPIO_STAT_RACE_DIS;
258                 sky2_write32(hw, B2_GP_IO, reg);
259
260                 sky2_read32(hw, B2_GP_IO);
261         }
262
263         /* Turn on "driver loaded" LED */
264         sky2_write16(hw, B0_CTST, Y2_LED_STAT_ON);
265 }
266
267 static void sky2_power_aux(struct sky2_hw *hw)
268 {
269         if (hw->chip_id == CHIP_ID_YUKON_XL && hw->chip_rev > CHIP_REV_YU_XL_A1)
270                 sky2_write8(hw, B2_Y2_CLK_GATE, 0);
271         else
272                 /* enable bits are inverted */
273                 sky2_write8(hw, B2_Y2_CLK_GATE,
274                             Y2_PCI_CLK_LNK1_DIS | Y2_COR_CLK_LNK1_DIS |
275                             Y2_CLK_GAT_LNK1_DIS | Y2_PCI_CLK_LNK2_DIS |
276                             Y2_COR_CLK_LNK2_DIS | Y2_CLK_GAT_LNK2_DIS);
277
278         /* switch power to VAUX if supported and PME from D3cold */
279         if ( (sky2_read32(hw, B0_CTST) & Y2_VAUX_AVAIL) &&
280              pci_pme_capable(hw->pdev, PCI_D3cold))
281                 sky2_write8(hw, B0_POWER_CTRL,
282                             (PC_VAUX_ENA | PC_VCC_ENA |
283                              PC_VAUX_ON | PC_VCC_OFF));
284
285         /* turn off "driver loaded LED" */
286         sky2_write16(hw, B0_CTST, Y2_LED_STAT_OFF);
287 }
288
289 static void sky2_gmac_reset(struct sky2_hw *hw, unsigned port)
290 {
291         u16 reg;
292
293         /* disable all GMAC IRQ's */
294         sky2_write8(hw, SK_REG(port, GMAC_IRQ_MSK), 0);
295
296         gma_write16(hw, port, GM_MC_ADDR_H1, 0);        /* clear MC hash */
297         gma_write16(hw, port, GM_MC_ADDR_H2, 0);
298         gma_write16(hw, port, GM_MC_ADDR_H3, 0);
299         gma_write16(hw, port, GM_MC_ADDR_H4, 0);
300
301         reg = gma_read16(hw, port, GM_RX_CTRL);
302         reg |= GM_RXCR_UCF_ENA | GM_RXCR_MCF_ENA;
303         gma_write16(hw, port, GM_RX_CTRL, reg);
304 }
305
306 /* flow control to advertise bits */
307 static const u16 copper_fc_adv[] = {
308         [FC_NONE]       = 0,
309         [FC_TX]         = PHY_M_AN_ASP,
310         [FC_RX]         = PHY_M_AN_PC,
311         [FC_BOTH]       = PHY_M_AN_PC | PHY_M_AN_ASP,
312 };
313
314 /* flow control to advertise bits when using 1000BaseX */
315 static const u16 fiber_fc_adv[] = {
316         [FC_NONE] = PHY_M_P_NO_PAUSE_X,
317         [FC_TX]   = PHY_M_P_ASYM_MD_X,
318         [FC_RX]   = PHY_M_P_SYM_MD_X,
319         [FC_BOTH] = PHY_M_P_BOTH_MD_X,
320 };
321
322 /* flow control to GMA disable bits */
323 static const u16 gm_fc_disable[] = {
324         [FC_NONE] = GM_GPCR_FC_RX_DIS | GM_GPCR_FC_TX_DIS,
325         [FC_TX]   = GM_GPCR_FC_RX_DIS,
326         [FC_RX]   = GM_GPCR_FC_TX_DIS,
327         [FC_BOTH] = 0,
328 };
329
330
331 static void sky2_phy_init(struct sky2_hw *hw, unsigned port)
332 {
333         struct sky2_port *sky2 = netdev_priv(hw->dev[port]);
334         u16 ctrl, ct1000, adv, pg, ledctrl, ledover, reg;
335
336         if ( (sky2->flags & SKY2_FLAG_AUTO_SPEED) &&
337             !(hw->flags & SKY2_HW_NEWER_PHY)) {
338                 u16 ectrl = gm_phy_read(hw, port, PHY_MARV_EXT_CTRL);
339
340                 ectrl &= ~(PHY_M_EC_M_DSC_MSK | PHY_M_EC_S_DSC_MSK |
341                            PHY_M_EC_MAC_S_MSK);
342                 ectrl |= PHY_M_EC_MAC_S(MAC_TX_CLK_25_MHZ);
343
344                 /* on PHY 88E1040 Rev.D0 (and newer) downshift control changed */
345                 if (hw->chip_id == CHIP_ID_YUKON_EC)
346                         /* set downshift counter to 3x and enable downshift */
347                         ectrl |= PHY_M_EC_DSC_2(2) | PHY_M_EC_DOWN_S_ENA;
348                 else
349                         /* set master & slave downshift counter to 1x */
350                         ectrl |= PHY_M_EC_M_DSC(0) | PHY_M_EC_S_DSC(1);
351
352                 gm_phy_write(hw, port, PHY_MARV_EXT_CTRL, ectrl);
353         }
354
355         ctrl = gm_phy_read(hw, port, PHY_MARV_PHY_CTRL);
356         if (sky2_is_copper(hw)) {
357                 if (!(hw->flags & SKY2_HW_GIGABIT)) {
358                         /* enable automatic crossover */
359                         ctrl |= PHY_M_PC_MDI_XMODE(PHY_M_PC_ENA_AUTO) >> 1;
360
361                         if (hw->chip_id == CHIP_ID_YUKON_FE_P &&
362                             hw->chip_rev == CHIP_REV_YU_FE2_A0) {
363                                 u16 spec;
364
365                                 /* Enable Class A driver for FE+ A0 */
366                                 spec = gm_phy_read(hw, port, PHY_MARV_FE_SPEC_2);
367                                 spec |= PHY_M_FESC_SEL_CL_A;
368                                 gm_phy_write(hw, port, PHY_MARV_FE_SPEC_2, spec);
369                         }
370                 } else {
371                         /* disable energy detect */
372                         ctrl &= ~PHY_M_PC_EN_DET_MSK;
373
374                         /* enable automatic crossover */
375                         ctrl |= PHY_M_PC_MDI_XMODE(PHY_M_PC_ENA_AUTO);
376
377                         /* downshift on PHY 88E1112 and 88E1149 is changed */
378                         if ( (sky2->flags & SKY2_FLAG_AUTO_SPEED) &&
379                              (hw->flags & SKY2_HW_NEWER_PHY)) {
380                                 /* set downshift counter to 3x and enable downshift */
381                                 ctrl &= ~PHY_M_PC_DSC_MSK;
382                                 ctrl |= PHY_M_PC_DSC(2) | PHY_M_PC_DOWN_S_ENA;
383                         }
384                 }
385         } else {
386                 /* workaround for deviation #4.88 (CRC errors) */
387                 /* disable Automatic Crossover */
388
389                 ctrl &= ~PHY_M_PC_MDIX_MSK;
390         }
391
392         gm_phy_write(hw, port, PHY_MARV_PHY_CTRL, ctrl);
393
394         /* special setup for PHY 88E1112 Fiber */
395         if (hw->chip_id == CHIP_ID_YUKON_XL && (hw->flags & SKY2_HW_FIBRE_PHY)) {
396                 pg = gm_phy_read(hw, port, PHY_MARV_EXT_ADR);
397
398                 /* Fiber: select 1000BASE-X only mode MAC Specific Ctrl Reg. */
399                 gm_phy_write(hw, port, PHY_MARV_EXT_ADR, 2);
400                 ctrl = gm_phy_read(hw, port, PHY_MARV_PHY_CTRL);
401                 ctrl &= ~PHY_M_MAC_MD_MSK;
402                 ctrl |= PHY_M_MAC_MODE_SEL(PHY_M_MAC_MD_1000BX);
403                 gm_phy_write(hw, port, PHY_MARV_PHY_CTRL, ctrl);
404
405                 if (hw->pmd_type  == 'P') {
406                         /* select page 1 to access Fiber registers */
407                         gm_phy_write(hw, port, PHY_MARV_EXT_ADR, 1);
408
409                         /* for SFP-module set SIGDET polarity to low */
410                         ctrl = gm_phy_read(hw, port, PHY_MARV_PHY_CTRL);
411                         ctrl |= PHY_M_FIB_SIGD_POL;
412                         gm_phy_write(hw, port, PHY_MARV_PHY_CTRL, ctrl);
413                 }
414
415                 gm_phy_write(hw, port, PHY_MARV_EXT_ADR, pg);
416         }
417
418         ctrl = PHY_CT_RESET;
419         ct1000 = 0;
420         adv = PHY_AN_CSMA;
421         reg = 0;
422
423         if (sky2->flags & SKY2_FLAG_AUTO_SPEED) {
424                 if (sky2_is_copper(hw)) {
425                         if (sky2->advertising & ADVERTISED_1000baseT_Full)
426                                 ct1000 |= PHY_M_1000C_AFD;
427                         if (sky2->advertising & ADVERTISED_1000baseT_Half)
428                                 ct1000 |= PHY_M_1000C_AHD;
429                         if (sky2->advertising & ADVERTISED_100baseT_Full)
430                                 adv |= PHY_M_AN_100_FD;
431                         if (sky2->advertising & ADVERTISED_100baseT_Half)
432                                 adv |= PHY_M_AN_100_HD;
433                         if (sky2->advertising & ADVERTISED_10baseT_Full)
434                                 adv |= PHY_M_AN_10_FD;
435                         if (sky2->advertising & ADVERTISED_10baseT_Half)
436                                 adv |= PHY_M_AN_10_HD;
437
438                 } else {        /* special defines for FIBER (88E1040S only) */
439                         if (sky2->advertising & ADVERTISED_1000baseT_Full)
440                                 adv |= PHY_M_AN_1000X_AFD;
441                         if (sky2->advertising & ADVERTISED_1000baseT_Half)
442                                 adv |= PHY_M_AN_1000X_AHD;
443                 }
444
445                 /* Restart Auto-negotiation */
446                 ctrl |= PHY_CT_ANE | PHY_CT_RE_CFG;
447         } else {
448                 /* forced speed/duplex settings */
449                 ct1000 = PHY_M_1000C_MSE;
450
451                 /* Disable auto update for duplex flow control and duplex */
452                 reg |= GM_GPCR_AU_DUP_DIS | GM_GPCR_AU_SPD_DIS;
453
454                 switch (sky2->speed) {
455                 case SPEED_1000:
456                         ctrl |= PHY_CT_SP1000;
457                         reg |= GM_GPCR_SPEED_1000;
458                         break;
459                 case SPEED_100:
460                         ctrl |= PHY_CT_SP100;
461                         reg |= GM_GPCR_SPEED_100;
462                         break;
463                 }
464
465                 if (sky2->duplex == DUPLEX_FULL) {
466                         reg |= GM_GPCR_DUP_FULL;
467                         ctrl |= PHY_CT_DUP_MD;
468                 } else if (sky2->speed < SPEED_1000)
469                         sky2->flow_mode = FC_NONE;
470         }
471
472         if (sky2->flags & SKY2_FLAG_AUTO_PAUSE) {
473                 if (sky2_is_copper(hw))
474                         adv |= copper_fc_adv[sky2->flow_mode];
475                 else
476                         adv |= fiber_fc_adv[sky2->flow_mode];
477         } else {
478                 reg |= GM_GPCR_AU_FCT_DIS;
479                 reg |= gm_fc_disable[sky2->flow_mode];
480
481                 /* Forward pause packets to GMAC? */
482                 if (sky2->flow_mode & FC_RX)
483                         sky2_write8(hw, SK_REG(port, GMAC_CTRL), GMC_PAUSE_ON);
484                 else
485                         sky2_write8(hw, SK_REG(port, GMAC_CTRL), GMC_PAUSE_OFF);
486         }
487
488         gma_write16(hw, port, GM_GP_CTRL, reg);
489
490         if (hw->flags & SKY2_HW_GIGABIT)
491                 gm_phy_write(hw, port, PHY_MARV_1000T_CTRL, ct1000);
492
493         gm_phy_write(hw, port, PHY_MARV_AUNE_ADV, adv);
494         gm_phy_write(hw, port, PHY_MARV_CTRL, ctrl);
495
496         /* Setup Phy LED's */
497         ledctrl = PHY_M_LED_PULS_DUR(PULS_170MS);
498         ledover = 0;
499
500         switch (hw->chip_id) {
501         case CHIP_ID_YUKON_FE:
502                 /* on 88E3082 these bits are at 11..9 (shifted left) */
503                 ledctrl |= PHY_M_LED_BLINK_RT(BLINK_84MS) << 1;
504
505                 ctrl = gm_phy_read(hw, port, PHY_MARV_FE_LED_PAR);
506
507                 /* delete ACT LED control bits */
508                 ctrl &= ~PHY_M_FELP_LED1_MSK;
509                 /* change ACT LED control to blink mode */
510                 ctrl |= PHY_M_FELP_LED1_CTRL(LED_PAR_CTRL_ACT_BL);
511                 gm_phy_write(hw, port, PHY_MARV_FE_LED_PAR, ctrl);
512                 break;
513
514         case CHIP_ID_YUKON_FE_P:
515                 /* Enable Link Partner Next Page */
516                 ctrl = gm_phy_read(hw, port, PHY_MARV_PHY_CTRL);
517                 ctrl |= PHY_M_PC_ENA_LIP_NP;
518
519                 /* disable Energy Detect and enable scrambler */
520                 ctrl &= ~(PHY_M_PC_ENA_ENE_DT | PHY_M_PC_DIS_SCRAMB);
521                 gm_phy_write(hw, port, PHY_MARV_PHY_CTRL, ctrl);
522
523                 /* set LED2 -> ACT, LED1 -> LINK, LED0 -> SPEED */
524                 ctrl = PHY_M_FELP_LED2_CTRL(LED_PAR_CTRL_ACT_BL) |
525                         PHY_M_FELP_LED1_CTRL(LED_PAR_CTRL_LINK) |
526                         PHY_M_FELP_LED0_CTRL(LED_PAR_CTRL_SPEED);
527
528                 gm_phy_write(hw, port, PHY_MARV_FE_LED_PAR, ctrl);
529                 break;
530
531         case CHIP_ID_YUKON_XL:
532                 pg = gm_phy_read(hw, port, PHY_MARV_EXT_ADR);
533
534                 /* select page 3 to access LED control register */
535                 gm_phy_write(hw, port, PHY_MARV_EXT_ADR, 3);
536
537                 /* set LED Function Control register */
538                 gm_phy_write(hw, port, PHY_MARV_PHY_CTRL,
539                              (PHY_M_LEDC_LOS_CTRL(1) |  /* LINK/ACT */
540                               PHY_M_LEDC_INIT_CTRL(7) | /* 10 Mbps */
541                               PHY_M_LEDC_STA1_CTRL(7) | /* 100 Mbps */
542                               PHY_M_LEDC_STA0_CTRL(7)));        /* 1000 Mbps */
543
544                 /* set Polarity Control register */
545                 gm_phy_write(hw, port, PHY_MARV_PHY_STAT,
546                              (PHY_M_POLC_LS1_P_MIX(4) |
547                               PHY_M_POLC_IS0_P_MIX(4) |
548                               PHY_M_POLC_LOS_CTRL(2) |
549                               PHY_M_POLC_INIT_CTRL(2) |
550                               PHY_M_POLC_STA1_CTRL(2) |
551                               PHY_M_POLC_STA0_CTRL(2)));
552
553                 /* restore page register */
554                 gm_phy_write(hw, port, PHY_MARV_EXT_ADR, pg);
555                 break;
556
557         case CHIP_ID_YUKON_EC_U:
558         case CHIP_ID_YUKON_EX:
559         case CHIP_ID_YUKON_SUPR:
560                 pg = gm_phy_read(hw, port, PHY_MARV_EXT_ADR);
561
562                 /* select page 3 to access LED control register */
563                 gm_phy_write(hw, port, PHY_MARV_EXT_ADR, 3);
564
565                 /* set LED Function Control register */
566                 gm_phy_write(hw, port, PHY_MARV_PHY_CTRL,
567                              (PHY_M_LEDC_LOS_CTRL(1) |  /* LINK/ACT */
568                               PHY_M_LEDC_INIT_CTRL(8) | /* 10 Mbps */
569                               PHY_M_LEDC_STA1_CTRL(7) | /* 100 Mbps */
570                               PHY_M_LEDC_STA0_CTRL(7)));/* 1000 Mbps */
571
572                 /* set Blink Rate in LED Timer Control Register */
573                 gm_phy_write(hw, port, PHY_MARV_INT_MASK,
574                              ledctrl | PHY_M_LED_BLINK_RT(BLINK_84MS));
575                 /* restore page register */
576                 gm_phy_write(hw, port, PHY_MARV_EXT_ADR, pg);
577                 break;
578
579         default:
580                 /* set Tx LED (LED_TX) to blink mode on Rx OR Tx activity */
581                 ledctrl |= PHY_M_LED_BLINK_RT(BLINK_84MS) | PHY_M_LEDC_TX_CTRL;
582
583                 /* turn off the Rx LED (LED_RX) */
584                 ledover |= PHY_M_LED_MO_RX(MO_LED_OFF);
585         }
586
587         if (hw->chip_id == CHIP_ID_YUKON_EC_U || hw->chip_id == CHIP_ID_YUKON_UL_2) {
588                 /* apply fixes in PHY AFE */
589                 gm_phy_write(hw, port, PHY_MARV_EXT_ADR, 255);
590
591                 /* increase differential signal amplitude in 10BASE-T */
592                 gm_phy_write(hw, port, 0x18, 0xaa99);
593                 gm_phy_write(hw, port, 0x17, 0x2011);
594
595                 if (hw->chip_id == CHIP_ID_YUKON_EC_U) {
596                         /* fix for IEEE A/B Symmetry failure in 1000BASE-T */
597                         gm_phy_write(hw, port, 0x18, 0xa204);
598                         gm_phy_write(hw, port, 0x17, 0x2002);
599                 }
600
601                 /* set page register to 0 */
602                 gm_phy_write(hw, port, PHY_MARV_EXT_ADR, 0);
603         } else if (hw->chip_id == CHIP_ID_YUKON_FE_P &&
604                    hw->chip_rev == CHIP_REV_YU_FE2_A0) {
605                 /* apply workaround for integrated resistors calibration */
606                 gm_phy_write(hw, port, PHY_MARV_PAGE_ADDR, 17);
607                 gm_phy_write(hw, port, PHY_MARV_PAGE_DATA, 0x3f60);
608         } else if (hw->chip_id == CHIP_ID_YUKON_OPT && hw->chip_rev == 0) {
609                 /* apply fixes in PHY AFE */
610                 gm_phy_write(hw, port, PHY_MARV_EXT_ADR, 0x00ff);
611
612                 /* apply RDAC termination workaround */
613                 gm_phy_write(hw, port, 24, 0x2800);
614                 gm_phy_write(hw, port, 23, 0x2001);
615
616                 /* set page register back to 0 */
617                 gm_phy_write(hw, port, PHY_MARV_EXT_ADR, 0);
618         } else if (hw->chip_id != CHIP_ID_YUKON_EX &&
619                    hw->chip_id < CHIP_ID_YUKON_SUPR) {
620                 /* no effect on Yukon-XL */
621                 gm_phy_write(hw, port, PHY_MARV_LED_CTRL, ledctrl);
622
623                 if (!(sky2->flags & SKY2_FLAG_AUTO_SPEED) ||
624                     sky2->speed == SPEED_100) {
625                         /* turn on 100 Mbps LED (LED_LINK100) */
626                         ledover |= PHY_M_LED_MO_100(MO_LED_ON);
627                 }
628
629                 if (ledover)
630                         gm_phy_write(hw, port, PHY_MARV_LED_OVER, ledover);
631
632         }
633
634         /* Enable phy interrupt on auto-negotiation complete (or link up) */
635         if (sky2->flags & SKY2_FLAG_AUTO_SPEED)
636                 gm_phy_write(hw, port, PHY_MARV_INT_MASK, PHY_M_IS_AN_COMPL);
637         else
638                 gm_phy_write(hw, port, PHY_MARV_INT_MASK, PHY_M_DEF_MSK);
639 }
640
641 static const u32 phy_power[] = { PCI_Y2_PHY1_POWD, PCI_Y2_PHY2_POWD };
642 static const u32 coma_mode[] = { PCI_Y2_PHY1_COMA, PCI_Y2_PHY2_COMA };
643
644 static void sky2_phy_power_up(struct sky2_hw *hw, unsigned port)
645 {
646         u32 reg1;
647
648         sky2_write8(hw, B2_TST_CTRL1, TST_CFG_WRITE_ON);
649         reg1 = sky2_pci_read32(hw, PCI_DEV_REG1);
650         reg1 &= ~phy_power[port];
651
652         if (hw->chip_id == CHIP_ID_YUKON_XL && hw->chip_rev > CHIP_REV_YU_XL_A1)
653                 reg1 |= coma_mode[port];
654
655         sky2_pci_write32(hw, PCI_DEV_REG1, reg1);
656         sky2_write8(hw, B2_TST_CTRL1, TST_CFG_WRITE_OFF);
657         sky2_pci_read32(hw, PCI_DEV_REG1);
658
659         if (hw->chip_id == CHIP_ID_YUKON_FE)
660                 gm_phy_write(hw, port, PHY_MARV_CTRL, PHY_CT_ANE);
661         else if (hw->flags & SKY2_HW_ADV_POWER_CTL)
662                 sky2_write8(hw, SK_REG(port, GPHY_CTRL), GPC_RST_CLR);
663 }
664
665 static void sky2_phy_power_down(struct sky2_hw *hw, unsigned port)
666 {
667         u32 reg1;
668         u16 ctrl;
669
670         /* release GPHY Control reset */
671         sky2_write8(hw, SK_REG(port, GPHY_CTRL), GPC_RST_CLR);
672
673         /* release GMAC reset */
674         sky2_write8(hw, SK_REG(port, GMAC_CTRL), GMC_RST_CLR);
675
676         if (hw->flags & SKY2_HW_NEWER_PHY) {
677                 /* select page 2 to access MAC control register */
678                 gm_phy_write(hw, port, PHY_MARV_EXT_ADR, 2);
679
680                 ctrl = gm_phy_read(hw, port, PHY_MARV_PHY_CTRL);
681                 /* allow GMII Power Down */
682                 ctrl &= ~PHY_M_MAC_GMIF_PUP;
683                 gm_phy_write(hw, port, PHY_MARV_PHY_CTRL, ctrl);
684
685                 /* set page register back to 0 */
686                 gm_phy_write(hw, port, PHY_MARV_EXT_ADR, 0);
687         }
688
689         /* setup General Purpose Control Register */
690         gma_write16(hw, port, GM_GP_CTRL,
691                     GM_GPCR_FL_PASS | GM_GPCR_SPEED_100 |
692                     GM_GPCR_AU_DUP_DIS | GM_GPCR_AU_FCT_DIS |
693                     GM_GPCR_AU_SPD_DIS);
694
695         if (hw->chip_id != CHIP_ID_YUKON_EC) {
696                 if (hw->chip_id == CHIP_ID_YUKON_EC_U) {
697                         /* select page 2 to access MAC control register */
698                         gm_phy_write(hw, port, PHY_MARV_EXT_ADR, 2);
699
700                         ctrl = gm_phy_read(hw, port, PHY_MARV_PHY_CTRL);
701                         /* enable Power Down */
702                         ctrl |= PHY_M_PC_POW_D_ENA;
703                         gm_phy_write(hw, port, PHY_MARV_PHY_CTRL, ctrl);
704
705                         /* set page register back to 0 */
706                         gm_phy_write(hw, port, PHY_MARV_EXT_ADR, 0);
707                 }
708
709                 /* set IEEE compatible Power Down Mode (dev. #4.99) */
710                 gm_phy_write(hw, port, PHY_MARV_CTRL, PHY_CT_PDOWN);
711         }
712
713         sky2_write8(hw, B2_TST_CTRL1, TST_CFG_WRITE_ON);
714         reg1 = sky2_pci_read32(hw, PCI_DEV_REG1);
715         reg1 |= phy_power[port];                /* set PHY to PowerDown/COMA Mode */
716         sky2_pci_write32(hw, PCI_DEV_REG1, reg1);
717         sky2_write8(hw, B2_TST_CTRL1, TST_CFG_WRITE_OFF);
718 }
719
720 /* Enable Rx/Tx */
721 static void sky2_enable_rx_tx(struct sky2_port *sky2)
722 {
723         struct sky2_hw *hw = sky2->hw;
724         unsigned port = sky2->port;
725         u16 reg;
726
727         reg = gma_read16(hw, port, GM_GP_CTRL);
728         reg |= GM_GPCR_RX_ENA | GM_GPCR_TX_ENA;
729         gma_write16(hw, port, GM_GP_CTRL, reg);
730 }
731
732 /* Force a renegotiation */
733 static void sky2_phy_reinit(struct sky2_port *sky2)
734 {
735         spin_lock_bh(&sky2->phy_lock);
736         sky2_phy_init(sky2->hw, sky2->port);
737         sky2_enable_rx_tx(sky2);
738         spin_unlock_bh(&sky2->phy_lock);
739 }
740
741 /* Put device in state to listen for Wake On Lan */
742 static void sky2_wol_init(struct sky2_port *sky2)
743 {
744         struct sky2_hw *hw = sky2->hw;
745         unsigned port = sky2->port;
746         enum flow_control save_mode;
747         u16 ctrl;
748
749         /* Bring hardware out of reset */
750         sky2_write16(hw, B0_CTST, CS_RST_CLR);
751         sky2_write16(hw, SK_REG(port, GMAC_LINK_CTRL), GMLC_RST_CLR);
752
753         sky2_write8(hw, SK_REG(port, GPHY_CTRL), GPC_RST_CLR);
754         sky2_write8(hw, SK_REG(port, GMAC_CTRL), GMC_RST_CLR);
755
756         /* Force to 10/100
757          * sky2_reset will re-enable on resume
758          */
759         save_mode = sky2->flow_mode;
760         ctrl = sky2->advertising;
761
762         sky2->advertising &= ~(ADVERTISED_1000baseT_Half|ADVERTISED_1000baseT_Full);
763         sky2->flow_mode = FC_NONE;
764
765         spin_lock_bh(&sky2->phy_lock);
766         sky2_phy_power_up(hw, port);
767         sky2_phy_init(hw, port);
768         spin_unlock_bh(&sky2->phy_lock);
769
770         sky2->flow_mode = save_mode;
771         sky2->advertising = ctrl;
772
773         /* Set GMAC to no flow control and auto update for speed/duplex */
774         gma_write16(hw, port, GM_GP_CTRL,
775                     GM_GPCR_FC_TX_DIS|GM_GPCR_TX_ENA|GM_GPCR_RX_ENA|
776                     GM_GPCR_DUP_FULL|GM_GPCR_FC_RX_DIS|GM_GPCR_AU_FCT_DIS);
777
778         /* Set WOL address */
779         memcpy_toio(hw->regs + WOL_REGS(port, WOL_MAC_ADDR),
780                     sky2->netdev->dev_addr, ETH_ALEN);
781
782         /* Turn on appropriate WOL control bits */
783         sky2_write16(hw, WOL_REGS(port, WOL_CTRL_STAT), WOL_CTL_CLEAR_RESULT);
784         ctrl = 0;
785         if (sky2->wol & WAKE_PHY)
786                 ctrl |= WOL_CTL_ENA_PME_ON_LINK_CHG|WOL_CTL_ENA_LINK_CHG_UNIT;
787         else
788                 ctrl |= WOL_CTL_DIS_PME_ON_LINK_CHG|WOL_CTL_DIS_LINK_CHG_UNIT;
789
790         if (sky2->wol & WAKE_MAGIC)
791                 ctrl |= WOL_CTL_ENA_PME_ON_MAGIC_PKT|WOL_CTL_ENA_MAGIC_PKT_UNIT;
792         else
793                 ctrl |= WOL_CTL_DIS_PME_ON_MAGIC_PKT|WOL_CTL_DIS_MAGIC_PKT_UNIT;
794
795         ctrl |= WOL_CTL_DIS_PME_ON_PATTERN|WOL_CTL_DIS_PATTERN_UNIT;
796         sky2_write16(hw, WOL_REGS(port, WOL_CTRL_STAT), ctrl);
797
798         /* Disable PiG firmware */
799         sky2_write16(hw, B0_CTST, Y2_HW_WOL_OFF);
800
801         /* block receiver */
802         sky2_write8(hw, SK_REG(port, RX_GMF_CTRL_T), GMF_RST_SET);
803 }
804
805 static void sky2_set_tx_stfwd(struct sky2_hw *hw, unsigned port)
806 {
807         struct net_device *dev = hw->dev[port];
808
809         if ( (hw->chip_id == CHIP_ID_YUKON_EX &&
810               hw->chip_rev != CHIP_REV_YU_EX_A0) ||
811              hw->chip_id >= CHIP_ID_YUKON_FE_P) {
812                 /* Yukon-Extreme B0 and further Extreme devices */
813                 sky2_write32(hw, SK_REG(port, TX_GMF_CTRL_T), TX_STFW_ENA);
814         } else if (dev->mtu > ETH_DATA_LEN) {
815                 /* set Tx GMAC FIFO Almost Empty Threshold */
816                 sky2_write32(hw, SK_REG(port, TX_GMF_AE_THR),
817                              (ECU_JUMBO_WM << 16) | ECU_AE_THR);
818
819                 sky2_write32(hw, SK_REG(port, TX_GMF_CTRL_T), TX_STFW_DIS);
820         } else
821                 sky2_write32(hw, SK_REG(port, TX_GMF_CTRL_T), TX_STFW_ENA);
822 }
823
824 static void sky2_mac_init(struct sky2_hw *hw, unsigned port)
825 {
826         struct sky2_port *sky2 = netdev_priv(hw->dev[port]);
827         u16 reg;
828         u32 rx_reg;
829         int i;
830         const u8 *addr = hw->dev[port]->dev_addr;
831
832         sky2_write8(hw, SK_REG(port, GPHY_CTRL), GPC_RST_SET);
833         sky2_write8(hw, SK_REG(port, GPHY_CTRL), GPC_RST_CLR);
834
835         sky2_write8(hw, SK_REG(port, GMAC_CTRL), GMC_RST_CLR);
836
837         if (hw->chip_id == CHIP_ID_YUKON_XL &&
838             hw->chip_rev == CHIP_REV_YU_XL_A0 &&
839             port == 1) {
840                 /* WA DEV_472 -- looks like crossed wires on port 2 */
841                 /* clear GMAC 1 Control reset */
842                 sky2_write8(hw, SK_REG(0, GMAC_CTRL), GMC_RST_CLR);
843                 do {
844                         sky2_write8(hw, SK_REG(1, GMAC_CTRL), GMC_RST_SET);
845                         sky2_write8(hw, SK_REG(1, GMAC_CTRL), GMC_RST_CLR);
846                 } while (gm_phy_read(hw, 1, PHY_MARV_ID0) != PHY_MARV_ID0_VAL ||
847                          gm_phy_read(hw, 1, PHY_MARV_ID1) != PHY_MARV_ID1_Y2 ||
848                          gm_phy_read(hw, 1, PHY_MARV_INT_MASK) != 0);
849         }
850
851         sky2_read16(hw, SK_REG(port, GMAC_IRQ_SRC));
852
853         /* Enable Transmit FIFO Underrun */
854         sky2_write8(hw, SK_REG(port, GMAC_IRQ_MSK), GMAC_DEF_MSK);
855
856         spin_lock_bh(&sky2->phy_lock);
857         sky2_phy_power_up(hw, port);
858         sky2_phy_init(hw, port);
859         spin_unlock_bh(&sky2->phy_lock);
860
861         /* MIB clear */
862         reg = gma_read16(hw, port, GM_PHY_ADDR);
863         gma_write16(hw, port, GM_PHY_ADDR, reg | GM_PAR_MIB_CLR);
864
865         for (i = GM_MIB_CNT_BASE; i <= GM_MIB_CNT_END; i += 4)
866                 gma_read16(hw, port, i);
867         gma_write16(hw, port, GM_PHY_ADDR, reg);
868
869         /* transmit control */
870         gma_write16(hw, port, GM_TX_CTRL, TX_COL_THR(TX_COL_DEF));
871
872         /* receive control reg: unicast + multicast + no FCS  */
873         gma_write16(hw, port, GM_RX_CTRL,
874                     GM_RXCR_UCF_ENA | GM_RXCR_CRC_DIS | GM_RXCR_MCF_ENA);
875
876         /* transmit flow control */
877         gma_write16(hw, port, GM_TX_FLOW_CTRL, 0xffff);
878
879         /* transmit parameter */
880         gma_write16(hw, port, GM_TX_PARAM,
881                     TX_JAM_LEN_VAL(TX_JAM_LEN_DEF) |
882                     TX_JAM_IPG_VAL(TX_JAM_IPG_DEF) |
883                     TX_IPG_JAM_DATA(TX_IPG_JAM_DEF) |
884                     TX_BACK_OFF_LIM(TX_BOF_LIM_DEF));
885
886         /* serial mode register */
887         reg = DATA_BLIND_VAL(DATA_BLIND_DEF) |
888                 GM_SMOD_VLAN_ENA | IPG_DATA_VAL(IPG_DATA_DEF);
889
890         if (hw->dev[port]->mtu > ETH_DATA_LEN)
891                 reg |= GM_SMOD_JUMBO_ENA;
892
893         if (hw->chip_id == CHIP_ID_YUKON_EC_U &&
894             hw->chip_rev == CHIP_REV_YU_EC_U_B1)
895                 reg |= GM_NEW_FLOW_CTRL;
896
897         gma_write16(hw, port, GM_SERIAL_MODE, reg);
898
899         /* virtual address for data */
900         gma_set_addr(hw, port, GM_SRC_ADDR_2L, addr);
901
902         /* physical address: used for pause frames */
903         gma_set_addr(hw, port, GM_SRC_ADDR_1L, addr);
904
905         /* ignore counter overflows */
906         gma_write16(hw, port, GM_TX_IRQ_MSK, 0);
907         gma_write16(hw, port, GM_RX_IRQ_MSK, 0);
908         gma_write16(hw, port, GM_TR_IRQ_MSK, 0);
909
910         /* Configure Rx MAC FIFO */
911         sky2_write8(hw, SK_REG(port, RX_GMF_CTRL_T), GMF_RST_CLR);
912         rx_reg = GMF_OPER_ON | GMF_RX_F_FL_ON;
913         if (hw->chip_id == CHIP_ID_YUKON_EX ||
914             hw->chip_id == CHIP_ID_YUKON_FE_P)
915                 rx_reg |= GMF_RX_OVER_ON;
916
917         sky2_write32(hw, SK_REG(port, RX_GMF_CTRL_T), rx_reg);
918
919         if (hw->chip_id == CHIP_ID_YUKON_XL) {
920                 /* Hardware errata - clear flush mask */
921                 sky2_write16(hw, SK_REG(port, RX_GMF_FL_MSK), 0);
922         } else {
923                 /* Flush Rx MAC FIFO on any flow control or error */
924                 sky2_write16(hw, SK_REG(port, RX_GMF_FL_MSK), GMR_FS_ANY_ERR);
925         }
926
927         /* Set threshold to 0xa (64 bytes) + 1 to workaround pause bug  */
928         reg = RX_GMF_FL_THR_DEF + 1;
929         /* Another magic mystery workaround from sk98lin */
930         if (hw->chip_id == CHIP_ID_YUKON_FE_P &&
931             hw->chip_rev == CHIP_REV_YU_FE2_A0)
932                 reg = 0x178;
933         sky2_write16(hw, SK_REG(port, RX_GMF_FL_THR), reg);
934
935         /* Configure Tx MAC FIFO */
936         sky2_write8(hw, SK_REG(port, TX_GMF_CTRL_T), GMF_RST_CLR);
937         sky2_write16(hw, SK_REG(port, TX_GMF_CTRL_T), GMF_OPER_ON);
938
939         /* On chips without ram buffer, pause is controled by MAC level */
940         if (!(hw->flags & SKY2_HW_RAM_BUFFER)) {
941                 /* Pause threshold is scaled by 8 in bytes */
942                 if (hw->chip_id == CHIP_ID_YUKON_FE_P &&
943                     hw->chip_rev == CHIP_REV_YU_FE2_A0)
944                         reg = 1568 / 8;
945                 else
946                         reg = 1024 / 8;
947                 sky2_write16(hw, SK_REG(port, RX_GMF_UP_THR), reg);
948                 sky2_write16(hw, SK_REG(port, RX_GMF_LP_THR), 768 / 8);
949
950                 sky2_set_tx_stfwd(hw, port);
951         }
952
953         if (hw->chip_id == CHIP_ID_YUKON_FE_P &&
954             hw->chip_rev == CHIP_REV_YU_FE2_A0) {
955                 /* disable dynamic watermark */
956                 reg = sky2_read16(hw, SK_REG(port, TX_GMF_EA));
957                 reg &= ~TX_DYN_WM_ENA;
958                 sky2_write16(hw, SK_REG(port, TX_GMF_EA), reg);
959         }
960 }
961
962 /* Assign Ram Buffer allocation to queue */
963 static void sky2_ramset(struct sky2_hw *hw, u16 q, u32 start, u32 space)
964 {
965         u32 end;
966
967         /* convert from K bytes to qwords used for hw register */
968         start *= 1024/8;
969         space *= 1024/8;
970         end = start + space - 1;
971
972         sky2_write8(hw, RB_ADDR(q, RB_CTRL), RB_RST_CLR);
973         sky2_write32(hw, RB_ADDR(q, RB_START), start);
974         sky2_write32(hw, RB_ADDR(q, RB_END), end);
975         sky2_write32(hw, RB_ADDR(q, RB_WP), start);
976         sky2_write32(hw, RB_ADDR(q, RB_RP), start);
977
978         if (q == Q_R1 || q == Q_R2) {
979                 u32 tp = space - space/4;
980
981                 /* On receive queue's set the thresholds
982                  * give receiver priority when > 3/4 full
983                  * send pause when down to 2K
984                  */
985                 sky2_write32(hw, RB_ADDR(q, RB_RX_UTHP), tp);
986                 sky2_write32(hw, RB_ADDR(q, RB_RX_LTHP), space/2);
987
988                 tp = space - 2048/8;
989                 sky2_write32(hw, RB_ADDR(q, RB_RX_UTPP), tp);
990                 sky2_write32(hw, RB_ADDR(q, RB_RX_LTPP), space/4);
991         } else {
992                 /* Enable store & forward on Tx queue's because
993                  * Tx FIFO is only 1K on Yukon
994                  */
995                 sky2_write8(hw, RB_ADDR(q, RB_CTRL), RB_ENA_STFWD);
996         }
997
998         sky2_write8(hw, RB_ADDR(q, RB_CTRL), RB_ENA_OP_MD);
999         sky2_read8(hw, RB_ADDR(q, RB_CTRL));
1000 }
1001
1002 /* Setup Bus Memory Interface */
1003 static void sky2_qset(struct sky2_hw *hw, u16 q)
1004 {
1005         sky2_write32(hw, Q_ADDR(q, Q_CSR), BMU_CLR_RESET);
1006         sky2_write32(hw, Q_ADDR(q, Q_CSR), BMU_OPER_INIT);
1007         sky2_write32(hw, Q_ADDR(q, Q_CSR), BMU_FIFO_OP_ON);
1008         sky2_write32(hw, Q_ADDR(q, Q_WM),  BMU_WM_DEFAULT);
1009 }
1010
1011 /* Setup prefetch unit registers. This is the interface between
1012  * hardware and driver list elements
1013  */
1014 static void sky2_prefetch_init(struct sky2_hw *hw, u32 qaddr,
1015                                dma_addr_t addr, u32 last)
1016 {
1017         sky2_write32(hw, Y2_QADDR(qaddr, PREF_UNIT_CTRL), PREF_UNIT_RST_SET);
1018         sky2_write32(hw, Y2_QADDR(qaddr, PREF_UNIT_CTRL), PREF_UNIT_RST_CLR);
1019         sky2_write32(hw, Y2_QADDR(qaddr, PREF_UNIT_ADDR_HI), upper_32_bits(addr));
1020         sky2_write32(hw, Y2_QADDR(qaddr, PREF_UNIT_ADDR_LO), lower_32_bits(addr));
1021         sky2_write16(hw, Y2_QADDR(qaddr, PREF_UNIT_LAST_IDX), last);
1022         sky2_write32(hw, Y2_QADDR(qaddr, PREF_UNIT_CTRL), PREF_UNIT_OP_ON);
1023
1024         sky2_read32(hw, Y2_QADDR(qaddr, PREF_UNIT_CTRL));
1025 }
1026
1027 static inline struct sky2_tx_le *get_tx_le(struct sky2_port *sky2, u16 *slot)
1028 {
1029         struct sky2_tx_le *le = sky2->tx_le + *slot;
1030
1031         *slot = RING_NEXT(*slot, sky2->tx_ring_size);
1032         le->ctrl = 0;
1033         return le;
1034 }
1035
1036 static void tx_init(struct sky2_port *sky2)
1037 {
1038         struct sky2_tx_le *le;
1039
1040         sky2->tx_prod = sky2->tx_cons = 0;
1041         sky2->tx_tcpsum = 0;
1042         sky2->tx_last_mss = 0;
1043
1044         le = get_tx_le(sky2, &sky2->tx_prod);
1045         le->addr = 0;
1046         le->opcode = OP_ADDR64 | HW_OWNER;
1047         sky2->tx_last_upper = 0;
1048 }
1049
1050 /* Update chip's next pointer */
1051 static inline void sky2_put_idx(struct sky2_hw *hw, unsigned q, u16 idx)
1052 {
1053         /* Make sure write' to descriptors are complete before we tell hardware */
1054         wmb();
1055         sky2_write16(hw, Y2_QADDR(q, PREF_UNIT_PUT_IDX), idx);
1056
1057         /* Synchronize I/O on since next processor may write to tail */
1058         mmiowb();
1059 }
1060
1061
1062 static inline struct sky2_rx_le *sky2_next_rx(struct sky2_port *sky2)
1063 {
1064         struct sky2_rx_le *le = sky2->rx_le + sky2->rx_put;
1065         sky2->rx_put = RING_NEXT(sky2->rx_put, RX_LE_SIZE);
1066         le->ctrl = 0;
1067         return le;
1068 }
1069
1070 static unsigned sky2_get_rx_threshold(struct sky2_port *sky2)
1071 {
1072         unsigned size;
1073
1074         /* Space needed for frame data + headers rounded up */
1075         size = roundup(sky2->netdev->mtu + ETH_HLEN + VLAN_HLEN, 8);
1076
1077         /* Stopping point for hardware truncation */
1078         return (size - 8) / sizeof(u32);
1079 }
1080
1081 static unsigned sky2_get_rx_data_size(struct sky2_port *sky2)
1082 {
1083         struct rx_ring_info *re;
1084         unsigned size;
1085
1086         /* Space needed for frame data + headers rounded up */
1087         size = roundup(sky2->netdev->mtu + ETH_HLEN + VLAN_HLEN, 8);
1088
1089         sky2->rx_nfrags = size >> PAGE_SHIFT;
1090         BUG_ON(sky2->rx_nfrags > ARRAY_SIZE(re->frag_addr));
1091
1092         /* Compute residue after pages */
1093         size -= sky2->rx_nfrags << PAGE_SHIFT;
1094
1095         /* Optimize to handle small packets and headers */
1096         if (size < copybreak)
1097                 size = copybreak;
1098         if (size < ETH_HLEN)
1099                 size = ETH_HLEN;
1100
1101         return size;
1102 }
1103
1104 /* Build description to hardware for one receive segment */
1105 static void sky2_rx_add(struct sky2_port *sky2, u8 op,
1106                         dma_addr_t map, unsigned len)
1107 {
1108         struct sky2_rx_le *le;
1109
1110         if (sizeof(dma_addr_t) > sizeof(u32)) {
1111                 le = sky2_next_rx(sky2);
1112                 le->addr = cpu_to_le32(upper_32_bits(map));
1113                 le->opcode = OP_ADDR64 | HW_OWNER;
1114         }
1115
1116         le = sky2_next_rx(sky2);
1117         le->addr = cpu_to_le32(lower_32_bits(map));
1118         le->length = cpu_to_le16(len);
1119         le->opcode = op | HW_OWNER;
1120 }
1121
1122 /* Build description to hardware for one possibly fragmented skb */
1123 static void sky2_rx_submit(struct sky2_port *sky2,
1124                            const struct rx_ring_info *re)
1125 {
1126         int i;
1127
1128         sky2_rx_add(sky2, OP_PACKET, re->data_addr, sky2->rx_data_size);
1129
1130         for (i = 0; i < skb_shinfo(re->skb)->nr_frags; i++)
1131                 sky2_rx_add(sky2, OP_BUFFER, re->frag_addr[i], PAGE_SIZE);
1132 }
1133
1134
1135 static int sky2_rx_map_skb(struct pci_dev *pdev, struct rx_ring_info *re,
1136                             unsigned size)
1137 {
1138         struct sk_buff *skb = re->skb;
1139         int i;
1140
1141         re->data_addr = pci_map_single(pdev, skb->data, size, PCI_DMA_FROMDEVICE);
1142         if (pci_dma_mapping_error(pdev, re->data_addr))
1143                 goto mapping_error;
1144
1145         dma_unmap_len_set(re, data_size, size);
1146
1147         for (i = 0; i < skb_shinfo(skb)->nr_frags; i++) {
1148                 skb_frag_t *frag = &skb_shinfo(skb)->frags[i];
1149
1150                 re->frag_addr[i] = pci_map_page(pdev, frag->page,
1151                                                 frag->page_offset,
1152                                                 frag->size,
1153                                                 PCI_DMA_FROMDEVICE);
1154
1155                 if (pci_dma_mapping_error(pdev, re->frag_addr[i]))
1156                         goto map_page_error;
1157         }
1158         return 0;
1159
1160 map_page_error:
1161         while (--i >= 0) {
1162                 pci_unmap_page(pdev, re->frag_addr[i],
1163                                skb_shinfo(skb)->frags[i].size,
1164                                PCI_DMA_FROMDEVICE);
1165         }
1166
1167         pci_unmap_single(pdev, re->data_addr, dma_unmap_len(re, data_size),
1168                          PCI_DMA_FROMDEVICE);
1169
1170 mapping_error:
1171         if (net_ratelimit())
1172                 dev_warn(&pdev->dev, "%s: rx mapping error\n",
1173                          skb->dev->name);
1174         return -EIO;
1175 }
1176
1177 static void sky2_rx_unmap_skb(struct pci_dev *pdev, struct rx_ring_info *re)
1178 {
1179         struct sk_buff *skb = re->skb;
1180         int i;
1181
1182         pci_unmap_single(pdev, re->data_addr, dma_unmap_len(re, data_size),
1183                          PCI_DMA_FROMDEVICE);
1184
1185         for (i = 0; i < skb_shinfo(skb)->nr_frags; i++)
1186                 pci_unmap_page(pdev, re->frag_addr[i],
1187                                skb_shinfo(skb)->frags[i].size,
1188                                PCI_DMA_FROMDEVICE);
1189 }
1190
1191 /* Tell chip where to start receive checksum.
1192  * Actually has two checksums, but set both same to avoid possible byte
1193  * order problems.
1194  */
1195 static void rx_set_checksum(struct sky2_port *sky2)
1196 {
1197         struct sky2_rx_le *le = sky2_next_rx(sky2);
1198
1199         le->addr = cpu_to_le32((ETH_HLEN << 16) | ETH_HLEN);
1200         le->ctrl = 0;
1201         le->opcode = OP_TCPSTART | HW_OWNER;
1202
1203         sky2_write32(sky2->hw,
1204                      Q_ADDR(rxqaddr[sky2->port], Q_CSR),
1205                      (sky2->flags & SKY2_FLAG_RX_CHECKSUM)
1206                      ? BMU_ENA_RX_CHKSUM : BMU_DIS_RX_CHKSUM);
1207 }
1208
1209 /* Enable/disable receive hash calculation (RSS) */
1210 static void rx_set_rss(struct net_device *dev)
1211 {
1212         struct sky2_port *sky2 = netdev_priv(dev);
1213         struct sky2_hw *hw = sky2->hw;
1214         int i, nkeys = 4;
1215
1216         /* Supports IPv6 and other modes */
1217         if (hw->flags & SKY2_HW_NEW_LE) {
1218                 nkeys = 10;
1219                 sky2_write32(hw, SK_REG(sky2->port, RSS_CFG), HASH_ALL);
1220         }
1221
1222         /* Program RSS initial values */
1223         if (dev->features & NETIF_F_RXHASH) {
1224                 u32 key[nkeys];
1225
1226                 get_random_bytes(key, nkeys * sizeof(u32));
1227                 for (i = 0; i < nkeys; i++)
1228                         sky2_write32(hw, SK_REG(sky2->port, RSS_KEY + i * 4),
1229                                      key[i]);
1230
1231                 /* Need to turn on (undocumented) flag to make hashing work  */
1232                 sky2_write32(hw, SK_REG(sky2->port, RX_GMF_CTRL_T),
1233                              RX_STFW_ENA);
1234
1235                 sky2_write32(hw, Q_ADDR(rxqaddr[sky2->port], Q_CSR),
1236                              BMU_ENA_RX_RSS_HASH);
1237         } else
1238                 sky2_write32(hw, Q_ADDR(rxqaddr[sky2->port], Q_CSR),
1239                              BMU_DIS_RX_RSS_HASH);
1240 }
1241
1242 /*
1243  * The RX Stop command will not work for Yukon-2 if the BMU does not
1244  * reach the end of packet and since we can't make sure that we have
1245  * incoming data, we must reset the BMU while it is not doing a DMA
1246  * transfer. Since it is possible that the RX path is still active,
1247  * the RX RAM buffer will be stopped first, so any possible incoming
1248  * data will not trigger a DMA. After the RAM buffer is stopped, the
1249  * BMU is polled until any DMA in progress is ended and only then it
1250  * will be reset.
1251  */
1252 static void sky2_rx_stop(struct sky2_port *sky2)
1253 {
1254         struct sky2_hw *hw = sky2->hw;
1255         unsigned rxq = rxqaddr[sky2->port];
1256         int i;
1257
1258         /* disable the RAM Buffer receive queue */
1259         sky2_write8(hw, RB_ADDR(rxq, RB_CTRL), RB_DIS_OP_MD);
1260
1261         for (i = 0; i < 0xffff; i++)
1262                 if (sky2_read8(hw, RB_ADDR(rxq, Q_RSL))
1263                     == sky2_read8(hw, RB_ADDR(rxq, Q_RL)))
1264                         goto stopped;
1265
1266         netdev_warn(sky2->netdev, "receiver stop failed\n");
1267 stopped:
1268         sky2_write32(hw, Q_ADDR(rxq, Q_CSR), BMU_RST_SET | BMU_FIFO_RST);
1269
1270         /* reset the Rx prefetch unit */
1271         sky2_write32(hw, Y2_QADDR(rxq, PREF_UNIT_CTRL), PREF_UNIT_RST_SET);
1272         mmiowb();
1273 }
1274
1275 /* Clean out receive buffer area, assumes receiver hardware stopped */
1276 static void sky2_rx_clean(struct sky2_port *sky2)
1277 {
1278         unsigned i;
1279
1280         memset(sky2->rx_le, 0, RX_LE_BYTES);
1281         for (i = 0; i < sky2->rx_pending; i++) {
1282                 struct rx_ring_info *re = sky2->rx_ring + i;
1283
1284                 if (re->skb) {
1285                         sky2_rx_unmap_skb(sky2->hw->pdev, re);
1286                         kfree_skb(re->skb);
1287                         re->skb = NULL;
1288                 }
1289         }
1290 }
1291
1292 /* Basic MII support */
1293 static int sky2_ioctl(struct net_device *dev, struct ifreq *ifr, int cmd)
1294 {
1295         struct mii_ioctl_data *data = if_mii(ifr);
1296         struct sky2_port *sky2 = netdev_priv(dev);
1297         struct sky2_hw *hw = sky2->hw;
1298         int err = -EOPNOTSUPP;
1299
1300         if (!netif_running(dev))
1301                 return -ENODEV; /* Phy still in reset */
1302
1303         switch (cmd) {
1304         case SIOCGMIIPHY:
1305                 data->phy_id = PHY_ADDR_MARV;
1306
1307                 /* fallthru */
1308         case SIOCGMIIREG: {
1309                 u16 val = 0;
1310
1311                 spin_lock_bh(&sky2->phy_lock);
1312                 err = __gm_phy_read(hw, sky2->port, data->reg_num & 0x1f, &val);
1313                 spin_unlock_bh(&sky2->phy_lock);
1314
1315                 data->val_out = val;
1316                 break;
1317         }
1318
1319         case SIOCSMIIREG:
1320                 spin_lock_bh(&sky2->phy_lock);
1321                 err = gm_phy_write(hw, sky2->port, data->reg_num & 0x1f,
1322                                    data->val_in);
1323                 spin_unlock_bh(&sky2->phy_lock);
1324                 break;
1325         }
1326         return err;
1327 }
1328
1329 #ifdef SKY2_VLAN_TAG_USED
1330 static void sky2_set_vlan_mode(struct sky2_hw *hw, u16 port, bool onoff)
1331 {
1332         if (onoff) {
1333                 sky2_write32(hw, SK_REG(port, RX_GMF_CTRL_T),
1334                              RX_VLAN_STRIP_ON);
1335                 sky2_write32(hw, SK_REG(port, TX_GMF_CTRL_T),
1336                              TX_VLAN_TAG_ON);
1337         } else {
1338                 sky2_write32(hw, SK_REG(port, RX_GMF_CTRL_T),
1339                              RX_VLAN_STRIP_OFF);
1340                 sky2_write32(hw, SK_REG(port, TX_GMF_CTRL_T),
1341                              TX_VLAN_TAG_OFF);
1342         }
1343 }
1344
1345 static void sky2_vlan_rx_register(struct net_device *dev, struct vlan_group *grp)
1346 {
1347         struct sky2_port *sky2 = netdev_priv(dev);
1348         struct sky2_hw *hw = sky2->hw;
1349         u16 port = sky2->port;
1350
1351         netif_tx_lock_bh(dev);
1352         napi_disable(&hw->napi);
1353
1354         sky2->vlgrp = grp;
1355         sky2_set_vlan_mode(hw, port, grp != NULL);
1356
1357         sky2_read32(hw, B0_Y2_SP_LISR);
1358         napi_enable(&hw->napi);
1359         netif_tx_unlock_bh(dev);
1360 }
1361 #endif
1362
1363 /* Amount of required worst case padding in rx buffer */
1364 static inline unsigned sky2_rx_pad(const struct sky2_hw *hw)
1365 {
1366         return (hw->flags & SKY2_HW_RAM_BUFFER) ? 8 : 2;
1367 }
1368
1369 /*
1370  * Allocate an skb for receiving. If the MTU is large enough
1371  * make the skb non-linear with a fragment list of pages.
1372  */
1373 static struct sk_buff *sky2_rx_alloc(struct sky2_port *sky2)
1374 {
1375         struct sk_buff *skb;
1376         int i;
1377
1378         skb = netdev_alloc_skb(sky2->netdev,
1379                                sky2->rx_data_size + sky2_rx_pad(sky2->hw));
1380         if (!skb)
1381                 goto nomem;
1382
1383         if (sky2->hw->flags & SKY2_HW_RAM_BUFFER) {
1384                 unsigned char *start;
1385                 /*
1386                  * Workaround for a bug in FIFO that cause hang
1387                  * if the FIFO if the receive buffer is not 64 byte aligned.
1388                  * The buffer returned from netdev_alloc_skb is
1389                  * aligned except if slab debugging is enabled.
1390                  */
1391                 start = PTR_ALIGN(skb->data, 8);
1392                 skb_reserve(skb, start - skb->data);
1393         } else
1394                 skb_reserve(skb, NET_IP_ALIGN);
1395
1396         for (i = 0; i < sky2->rx_nfrags; i++) {
1397                 struct page *page = alloc_page(GFP_ATOMIC);
1398
1399                 if (!page)
1400                         goto free_partial;
1401                 skb_fill_page_desc(skb, i, page, 0, PAGE_SIZE);
1402         }
1403
1404         return skb;
1405 free_partial:
1406         kfree_skb(skb);
1407 nomem:
1408         return NULL;
1409 }
1410
1411 static inline void sky2_rx_update(struct sky2_port *sky2, unsigned rxq)
1412 {
1413         sky2_put_idx(sky2->hw, rxq, sky2->rx_put);
1414 }
1415
1416 static int sky2_alloc_rx_skbs(struct sky2_port *sky2)
1417 {
1418         struct sky2_hw *hw = sky2->hw;
1419         unsigned i;
1420
1421         sky2->rx_data_size = sky2_get_rx_data_size(sky2);
1422
1423         /* Fill Rx ring */
1424         for (i = 0; i < sky2->rx_pending; i++) {
1425                 struct rx_ring_info *re = sky2->rx_ring + i;
1426
1427                 re->skb = sky2_rx_alloc(sky2);
1428                 if (!re->skb)
1429                         return -ENOMEM;
1430
1431                 if (sky2_rx_map_skb(hw->pdev, re, sky2->rx_data_size)) {
1432                         dev_kfree_skb(re->skb);
1433                         re->skb = NULL;
1434                         return -ENOMEM;
1435                 }
1436         }
1437         return 0;
1438 }
1439
1440 /*
1441  * Setup receiver buffer pool.
1442  * Normal case this ends up creating one list element for skb
1443  * in the receive ring. Worst case if using large MTU and each
1444  * allocation falls on a different 64 bit region, that results
1445  * in 6 list elements per ring entry.
1446  * One element is used for checksum enable/disable, and one
1447  * extra to avoid wrap.
1448  */
1449 static void sky2_rx_start(struct sky2_port *sky2)
1450 {
1451         struct sky2_hw *hw = sky2->hw;
1452         struct rx_ring_info *re;
1453         unsigned rxq = rxqaddr[sky2->port];
1454         unsigned i, thresh;
1455
1456         sky2->rx_put = sky2->rx_next = 0;
1457         sky2_qset(hw, rxq);
1458
1459         /* On PCI express lowering the watermark gives better performance */
1460         if (pci_find_capability(hw->pdev, PCI_CAP_ID_EXP))
1461                 sky2_write32(hw, Q_ADDR(rxq, Q_WM), BMU_WM_PEX);
1462
1463         /* These chips have no ram buffer?
1464          * MAC Rx RAM Read is controlled by hardware */
1465         if (hw->chip_id == CHIP_ID_YUKON_EC_U &&
1466             hw->chip_rev > CHIP_REV_YU_EC_U_A0)
1467                 sky2_write32(hw, Q_ADDR(rxq, Q_TEST), F_M_RX_RAM_DIS);
1468
1469         sky2_prefetch_init(hw, rxq, sky2->rx_le_map, RX_LE_SIZE - 1);
1470
1471         if (!(hw->flags & SKY2_HW_NEW_LE))
1472                 rx_set_checksum(sky2);
1473
1474         if (!(hw->flags & SKY2_HW_RSS_BROKEN))
1475                 rx_set_rss(sky2->netdev);
1476
1477         /* submit Rx ring */
1478         for (i = 0; i < sky2->rx_pending; i++) {
1479                 re = sky2->rx_ring + i;
1480                 sky2_rx_submit(sky2, re);
1481         }
1482
1483         /*
1484          * The receiver hangs if it receives frames larger than the
1485          * packet buffer. As a workaround, truncate oversize frames, but
1486          * the register is limited to 9 bits, so if you do frames > 2052
1487          * you better get the MTU right!
1488          */
1489         thresh = sky2_get_rx_threshold(sky2);
1490         if (thresh > 0x1ff)
1491                 sky2_write32(hw, SK_REG(sky2->port, RX_GMF_CTRL_T), RX_TRUNC_OFF);
1492         else {
1493                 sky2_write16(hw, SK_REG(sky2->port, RX_GMF_TR_THR), thresh);
1494                 sky2_write32(hw, SK_REG(sky2->port, RX_GMF_CTRL_T), RX_TRUNC_ON);
1495         }
1496
1497         /* Tell chip about available buffers */
1498         sky2_rx_update(sky2, rxq);
1499
1500         if (hw->chip_id == CHIP_ID_YUKON_EX ||
1501             hw->chip_id == CHIP_ID_YUKON_SUPR) {
1502                 /*
1503                  * Disable flushing of non ASF packets;
1504                  * must be done after initializing the BMUs;
1505                  * drivers without ASF support should do this too, otherwise
1506                  * it may happen that they cannot run on ASF devices;
1507                  * remember that the MAC FIFO isn't reset during initialization.
1508                  */
1509                 sky2_write32(hw, SK_REG(sky2->port, RX_GMF_CTRL_T), RX_MACSEC_FLUSH_OFF);
1510         }
1511
1512         if (hw->chip_id >= CHIP_ID_YUKON_SUPR) {
1513                 /* Enable RX Home Address & Routing Header checksum fix */
1514                 sky2_write16(hw, SK_REG(sky2->port, RX_GMF_FL_CTRL),
1515                              RX_IPV6_SA_MOB_ENA | RX_IPV6_DA_MOB_ENA);
1516
1517                 /* Enable TX Home Address & Routing Header checksum fix */
1518                 sky2_write32(hw, Q_ADDR(txqaddr[sky2->port], Q_TEST),
1519                              TBMU_TEST_HOME_ADD_FIX_EN | TBMU_TEST_ROUTING_ADD_FIX_EN);
1520         }
1521 }
1522
1523 static int sky2_alloc_buffers(struct sky2_port *sky2)
1524 {
1525         struct sky2_hw *hw = sky2->hw;
1526
1527         /* must be power of 2 */
1528         sky2->tx_le = pci_alloc_consistent(hw->pdev,
1529                                            sky2->tx_ring_size *
1530                                            sizeof(struct sky2_tx_le),
1531                                            &sky2->tx_le_map);
1532         if (!sky2->tx_le)
1533                 goto nomem;
1534
1535         sky2->tx_ring = kcalloc(sky2->tx_ring_size, sizeof(struct tx_ring_info),
1536                                 GFP_KERNEL);
1537         if (!sky2->tx_ring)
1538                 goto nomem;
1539
1540         sky2->rx_le = pci_alloc_consistent(hw->pdev, RX_LE_BYTES,
1541                                            &sky2->rx_le_map);
1542         if (!sky2->rx_le)
1543                 goto nomem;
1544         memset(sky2->rx_le, 0, RX_LE_BYTES);
1545
1546         sky2->rx_ring = kcalloc(sky2->rx_pending, sizeof(struct rx_ring_info),
1547                                 GFP_KERNEL);
1548         if (!sky2->rx_ring)
1549                 goto nomem;
1550
1551         return sky2_alloc_rx_skbs(sky2);
1552 nomem:
1553         return -ENOMEM;
1554 }
1555
1556 static void sky2_free_buffers(struct sky2_port *sky2)
1557 {
1558         struct sky2_hw *hw = sky2->hw;
1559
1560         sky2_rx_clean(sky2);
1561
1562         if (sky2->rx_le) {
1563                 pci_free_consistent(hw->pdev, RX_LE_BYTES,
1564                                     sky2->rx_le, sky2->rx_le_map);
1565                 sky2->rx_le = NULL;
1566         }
1567         if (sky2->tx_le) {
1568                 pci_free_consistent(hw->pdev,
1569                                     sky2->tx_ring_size * sizeof(struct sky2_tx_le),
1570                                     sky2->tx_le, sky2->tx_le_map);
1571                 sky2->tx_le = NULL;
1572         }
1573         kfree(sky2->tx_ring);
1574         kfree(sky2->rx_ring);
1575
1576         sky2->tx_ring = NULL;
1577         sky2->rx_ring = NULL;
1578 }
1579
1580 static void sky2_hw_up(struct sky2_port *sky2)
1581 {
1582         struct sky2_hw *hw = sky2->hw;
1583         unsigned port = sky2->port;
1584         u32 ramsize;
1585         int cap;
1586         struct net_device *otherdev = hw->dev[sky2->port^1];
1587
1588         tx_init(sky2);
1589
1590         /*
1591          * On dual port PCI-X card, there is an problem where status
1592          * can be received out of order due to split transactions
1593          */
1594         if (otherdev && netif_running(otherdev) &&
1595             (cap = pci_find_capability(hw->pdev, PCI_CAP_ID_PCIX))) {
1596                 u16 cmd;
1597
1598                 cmd = sky2_pci_read16(hw, cap + PCI_X_CMD);
1599                 cmd &= ~PCI_X_CMD_MAX_SPLIT;
1600                 sky2_pci_write16(hw, cap + PCI_X_CMD, cmd);
1601         }
1602
1603         sky2_mac_init(hw, port);
1604
1605         /* Register is number of 4K blocks on internal RAM buffer. */
1606         ramsize = sky2_read8(hw, B2_E_0) * 4;
1607         if (ramsize > 0) {
1608                 u32 rxspace;
1609
1610                 netdev_dbg(sky2->netdev, "ram buffer %dK\n", ramsize);
1611                 if (ramsize < 16)
1612                         rxspace = ramsize / 2;
1613                 else
1614                         rxspace = 8 + (2*(ramsize - 16))/3;
1615
1616                 sky2_ramset(hw, rxqaddr[port], 0, rxspace);
1617                 sky2_ramset(hw, txqaddr[port], rxspace, ramsize - rxspace);
1618
1619                 /* Make sure SyncQ is disabled */
1620                 sky2_write8(hw, RB_ADDR(port == 0 ? Q_XS1 : Q_XS2, RB_CTRL),
1621                             RB_RST_SET);
1622         }
1623
1624         sky2_qset(hw, txqaddr[port]);
1625
1626         /* This is copied from sk98lin 10.0.5.3; no one tells me about erratta's */
1627         if (hw->chip_id == CHIP_ID_YUKON_EX && hw->chip_rev == CHIP_REV_YU_EX_B0)
1628                 sky2_write32(hw, Q_ADDR(txqaddr[port], Q_TEST), F_TX_CHK_AUTO_OFF);
1629
1630         /* Set almost empty threshold */
1631         if (hw->chip_id == CHIP_ID_YUKON_EC_U &&
1632             hw->chip_rev == CHIP_REV_YU_EC_U_A0)
1633                 sky2_write16(hw, Q_ADDR(txqaddr[port], Q_AL), ECU_TXFF_LEV);
1634
1635         sky2_prefetch_init(hw, txqaddr[port], sky2->tx_le_map,
1636                            sky2->tx_ring_size - 1);
1637
1638 #ifdef SKY2_VLAN_TAG_USED
1639         sky2_set_vlan_mode(hw, port, sky2->vlgrp != NULL);
1640 #endif
1641
1642         sky2_rx_start(sky2);
1643 }
1644
1645 /* Bring up network interface. */
1646 static int sky2_up(struct net_device *dev)
1647 {
1648         struct sky2_port *sky2 = netdev_priv(dev);
1649         struct sky2_hw *hw = sky2->hw;
1650         unsigned port = sky2->port;
1651         u32 imask;
1652         int err;
1653
1654         netif_carrier_off(dev);
1655
1656         err = sky2_alloc_buffers(sky2);
1657         if (err)
1658                 goto err_out;
1659
1660         sky2_hw_up(sky2);
1661
1662         /* Enable interrupts from phy/mac for port */
1663         imask = sky2_read32(hw, B0_IMSK);
1664         imask |= portirq_msk[port];
1665         sky2_write32(hw, B0_IMSK, imask);
1666         sky2_read32(hw, B0_IMSK);
1667
1668         netif_info(sky2, ifup, dev, "enabling interface\n");
1669
1670         return 0;
1671
1672 err_out:
1673         sky2_free_buffers(sky2);
1674         return err;
1675 }
1676
1677 /* Modular subtraction in ring */
1678 static inline int tx_inuse(const struct sky2_port *sky2)
1679 {
1680         return (sky2->tx_prod - sky2->tx_cons) & (sky2->tx_ring_size - 1);
1681 }
1682
1683 /* Number of list elements available for next tx */
1684 static inline int tx_avail(const struct sky2_port *sky2)
1685 {
1686         return sky2->tx_pending - tx_inuse(sky2);
1687 }
1688
1689 /* Estimate of number of transmit list elements required */
1690 static unsigned tx_le_req(const struct sk_buff *skb)
1691 {
1692         unsigned count;
1693
1694         count = (skb_shinfo(skb)->nr_frags + 1)
1695                 * (sizeof(dma_addr_t) / sizeof(u32));
1696
1697         if (skb_is_gso(skb))
1698                 ++count;
1699         else if (sizeof(dma_addr_t) == sizeof(u32))
1700                 ++count;        /* possible vlan */
1701
1702         if (skb->ip_summed == CHECKSUM_PARTIAL)
1703                 ++count;
1704
1705         return count;
1706 }
1707
1708 static void sky2_tx_unmap(struct pci_dev *pdev, struct tx_ring_info *re)
1709 {
1710         if (re->flags & TX_MAP_SINGLE)
1711                 pci_unmap_single(pdev, dma_unmap_addr(re, mapaddr),
1712                                  dma_unmap_len(re, maplen),
1713                                  PCI_DMA_TODEVICE);
1714         else if (re->flags & TX_MAP_PAGE)
1715                 pci_unmap_page(pdev, dma_unmap_addr(re, mapaddr),
1716                                dma_unmap_len(re, maplen),
1717                                PCI_DMA_TODEVICE);
1718         re->flags = 0;
1719 }
1720
1721 /*
1722  * Put one packet in ring for transmit.
1723  * A single packet can generate multiple list elements, and
1724  * the number of ring elements will probably be less than the number
1725  * of list elements used.
1726  */
1727 static netdev_tx_t sky2_xmit_frame(struct sk_buff *skb,
1728                                    struct net_device *dev)
1729 {
1730         struct sky2_port *sky2 = netdev_priv(dev);
1731         struct sky2_hw *hw = sky2->hw;
1732         struct sky2_tx_le *le = NULL;
1733         struct tx_ring_info *re;
1734         unsigned i, len;
1735         dma_addr_t mapping;
1736         u32 upper;
1737         u16 slot;
1738         u16 mss;
1739         u8 ctrl;
1740
1741         if (unlikely(tx_avail(sky2) < tx_le_req(skb)))
1742                 return NETDEV_TX_BUSY;
1743
1744         len = skb_headlen(skb);
1745         mapping = pci_map_single(hw->pdev, skb->data, len, PCI_DMA_TODEVICE);
1746
1747         if (pci_dma_mapping_error(hw->pdev, mapping))
1748                 goto mapping_error;
1749
1750         slot = sky2->tx_prod;
1751         netif_printk(sky2, tx_queued, KERN_DEBUG, dev,
1752                      "tx queued, slot %u, len %d\n", slot, skb->len);
1753
1754         /* Send high bits if needed */
1755         upper = upper_32_bits(mapping);
1756         if (upper != sky2->tx_last_upper) {
1757                 le = get_tx_le(sky2, &slot);
1758                 le->addr = cpu_to_le32(upper);
1759                 sky2->tx_last_upper = upper;
1760                 le->opcode = OP_ADDR64 | HW_OWNER;
1761         }
1762
1763         /* Check for TCP Segmentation Offload */
1764         mss = skb_shinfo(skb)->gso_size;
1765         if (mss != 0) {
1766
1767                 if (!(hw->flags & SKY2_HW_NEW_LE))
1768                         mss += ETH_HLEN + ip_hdrlen(skb) + tcp_hdrlen(skb);
1769
1770                 if (mss != sky2->tx_last_mss) {
1771                         le = get_tx_le(sky2, &slot);
1772                         le->addr = cpu_to_le32(mss);
1773
1774                         if (hw->flags & SKY2_HW_NEW_LE)
1775                                 le->opcode = OP_MSS | HW_OWNER;
1776                         else
1777                                 le->opcode = OP_LRGLEN | HW_OWNER;
1778                         sky2->tx_last_mss = mss;
1779                 }
1780         }
1781
1782         ctrl = 0;
1783 #ifdef SKY2_VLAN_TAG_USED
1784         /* Add VLAN tag, can piggyback on LRGLEN or ADDR64 */
1785         if (vlan_tx_tag_present(skb)) {
1786                 if (!le) {
1787                         le = get_tx_le(sky2, &slot);
1788                         le->addr = 0;
1789                         le->opcode = OP_VLAN|HW_OWNER;
1790                 } else
1791                         le->opcode |= OP_VLAN;
1792                 le->length = cpu_to_be16(vlan_tx_tag_get(skb));
1793                 ctrl |= INS_VLAN;
1794         }
1795 #endif
1796
1797         /* Handle TCP checksum offload */
1798         if (skb->ip_summed == CHECKSUM_PARTIAL) {
1799                 /* On Yukon EX (some versions) encoding change. */
1800                 if (hw->flags & SKY2_HW_AUTO_TX_SUM)
1801                         ctrl |= CALSUM; /* auto checksum */
1802                 else {
1803                         const unsigned offset = skb_transport_offset(skb);
1804                         u32 tcpsum;
1805
1806                         tcpsum = offset << 16;                  /* sum start */
1807                         tcpsum |= offset + skb->csum_offset;    /* sum write */
1808
1809                         ctrl |= CALSUM | WR_SUM | INIT_SUM | LOCK_SUM;
1810                         if (ip_hdr(skb)->protocol == IPPROTO_UDP)
1811                                 ctrl |= UDPTCP;
1812
1813                         if (tcpsum != sky2->tx_tcpsum) {
1814                                 sky2->tx_tcpsum = tcpsum;
1815
1816                                 le = get_tx_le(sky2, &slot);
1817                                 le->addr = cpu_to_le32(tcpsum);
1818                                 le->length = 0; /* initial checksum value */
1819                                 le->ctrl = 1;   /* one packet */
1820                                 le->opcode = OP_TCPLISW | HW_OWNER;
1821                         }
1822                 }
1823         }
1824
1825         re = sky2->tx_ring + slot;
1826         re->flags = TX_MAP_SINGLE;
1827         dma_unmap_addr_set(re, mapaddr, mapping);
1828         dma_unmap_len_set(re, maplen, len);
1829
1830         le = get_tx_le(sky2, &slot);
1831         le->addr = cpu_to_le32(lower_32_bits(mapping));
1832         le->length = cpu_to_le16(len);
1833         le->ctrl = ctrl;
1834         le->opcode = mss ? (OP_LARGESEND | HW_OWNER) : (OP_PACKET | HW_OWNER);
1835
1836
1837         for (i = 0; i < skb_shinfo(skb)->nr_frags; i++) {
1838                 const skb_frag_t *frag = &skb_shinfo(skb)->frags[i];
1839
1840                 mapping = pci_map_page(hw->pdev, frag->page, frag->page_offset,
1841                                        frag->size, PCI_DMA_TODEVICE);
1842
1843                 if (pci_dma_mapping_error(hw->pdev, mapping))
1844                         goto mapping_unwind;
1845
1846                 upper = upper_32_bits(mapping);
1847                 if (upper != sky2->tx_last_upper) {
1848                         le = get_tx_le(sky2, &slot);
1849                         le->addr = cpu_to_le32(upper);
1850                         sky2->tx_last_upper = upper;
1851                         le->opcode = OP_ADDR64 | HW_OWNER;
1852                 }
1853
1854                 re = sky2->tx_ring + slot;
1855                 re->flags = TX_MAP_PAGE;
1856                 dma_unmap_addr_set(re, mapaddr, mapping);
1857                 dma_unmap_len_set(re, maplen, frag->size);
1858
1859                 le = get_tx_le(sky2, &slot);
1860                 le->addr = cpu_to_le32(lower_32_bits(mapping));
1861                 le->length = cpu_to_le16(frag->size);
1862                 le->ctrl = ctrl;
1863                 le->opcode = OP_BUFFER | HW_OWNER;
1864         }
1865
1866         re->skb = skb;
1867         le->ctrl |= EOP;
1868
1869         sky2->tx_prod = slot;
1870
1871         if (tx_avail(sky2) <= MAX_SKB_TX_LE)
1872                 netif_stop_queue(dev);
1873
1874         sky2_put_idx(hw, txqaddr[sky2->port], sky2->tx_prod);
1875
1876         return NETDEV_TX_OK;
1877
1878 mapping_unwind:
1879         for (i = sky2->tx_prod; i != slot; i = RING_NEXT(i, sky2->tx_ring_size)) {
1880                 re = sky2->tx_ring + i;
1881
1882                 sky2_tx_unmap(hw->pdev, re);
1883         }
1884
1885 mapping_error:
1886         if (net_ratelimit())
1887                 dev_warn(&hw->pdev->dev, "%s: tx mapping error\n", dev->name);
1888         dev_kfree_skb(skb);
1889         return NETDEV_TX_OK;
1890 }
1891
1892 /*
1893  * Free ring elements from starting at tx_cons until "done"
1894  *
1895  * NB:
1896  *  1. The hardware will tell us about partial completion of multi-part
1897  *     buffers so make sure not to free skb to early.
1898  *  2. This may run in parallel start_xmit because the it only
1899  *     looks at the tail of the queue of FIFO (tx_cons), not
1900  *     the head (tx_prod)
1901  */
1902 static void sky2_tx_complete(struct sky2_port *sky2, u16 done)
1903 {
1904         struct net_device *dev = sky2->netdev;
1905         unsigned idx;
1906
1907         BUG_ON(done >= sky2->tx_ring_size);
1908
1909         for (idx = sky2->tx_cons; idx != done;
1910              idx = RING_NEXT(idx, sky2->tx_ring_size)) {
1911                 struct tx_ring_info *re = sky2->tx_ring + idx;
1912                 struct sk_buff *skb = re->skb;
1913
1914                 sky2_tx_unmap(sky2->hw->pdev, re);
1915
1916                 if (skb) {
1917                         netif_printk(sky2, tx_done, KERN_DEBUG, dev,
1918                                      "tx done %u\n", idx);
1919
1920                         dev->stats.tx_packets++;
1921                         dev->stats.tx_bytes += skb->len;
1922
1923                         re->skb = NULL;
1924                         dev_kfree_skb_any(skb);
1925
1926                         sky2->tx_next = RING_NEXT(idx, sky2->tx_ring_size);
1927                 }
1928         }
1929
1930         sky2->tx_cons = idx;
1931         smp_mb();
1932 }
1933
1934 static void sky2_tx_reset(struct sky2_hw *hw, unsigned port)
1935 {
1936         /* Disable Force Sync bit and Enable Alloc bit */
1937         sky2_write8(hw, SK_REG(port, TXA_CTRL),
1938                     TXA_DIS_FSYNC | TXA_DIS_ALLOC | TXA_STOP_RC);
1939
1940         /* Stop Interval Timer and Limit Counter of Tx Arbiter */
1941         sky2_write32(hw, SK_REG(port, TXA_ITI_INI), 0L);
1942         sky2_write32(hw, SK_REG(port, TXA_LIM_INI), 0L);
1943
1944         /* Reset the PCI FIFO of the async Tx queue */
1945         sky2_write32(hw, Q_ADDR(txqaddr[port], Q_CSR),
1946                      BMU_RST_SET | BMU_FIFO_RST);
1947
1948         /* Reset the Tx prefetch units */
1949         sky2_write32(hw, Y2_QADDR(txqaddr[port], PREF_UNIT_CTRL),
1950                      PREF_UNIT_RST_SET);
1951
1952         sky2_write32(hw, RB_ADDR(txqaddr[port], RB_CTRL), RB_RST_SET);
1953         sky2_write8(hw, SK_REG(port, TX_GMF_CTRL_T), GMF_RST_SET);
1954 }
1955
1956 static void sky2_hw_down(struct sky2_port *sky2)
1957 {
1958         struct sky2_hw *hw = sky2->hw;
1959         unsigned port = sky2->port;
1960         u16 ctrl;
1961
1962         /* Force flow control off */
1963         sky2_write8(hw, SK_REG(port, GMAC_CTRL), GMC_PAUSE_OFF);
1964
1965         /* Stop transmitter */
1966         sky2_write32(hw, Q_ADDR(txqaddr[port], Q_CSR), BMU_STOP);
1967         sky2_read32(hw, Q_ADDR(txqaddr[port], Q_CSR));
1968
1969         sky2_write32(hw, RB_ADDR(txqaddr[port], RB_CTRL),
1970                      RB_RST_SET | RB_DIS_OP_MD);
1971
1972         ctrl = gma_read16(hw, port, GM_GP_CTRL);
1973         ctrl &= ~(GM_GPCR_TX_ENA | GM_GPCR_RX_ENA);
1974         gma_write16(hw, port, GM_GP_CTRL, ctrl);
1975
1976         sky2_write8(hw, SK_REG(port, GPHY_CTRL), GPC_RST_SET);
1977
1978         /* Workaround shared GMAC reset */
1979         if (!(hw->chip_id == CHIP_ID_YUKON_XL && hw->chip_rev == 0 &&
1980               port == 0 && hw->dev[1] && netif_running(hw->dev[1])))
1981                 sky2_write8(hw, SK_REG(port, GMAC_CTRL), GMC_RST_SET);
1982
1983         sky2_write8(hw, SK_REG(port, RX_GMF_CTRL_T), GMF_RST_SET);
1984
1985         /* Force any delayed status interrrupt and NAPI */
1986         sky2_write32(hw, STAT_LEV_TIMER_CNT, 0);
1987         sky2_write32(hw, STAT_TX_TIMER_CNT, 0);
1988         sky2_write32(hw, STAT_ISR_TIMER_CNT, 0);
1989         sky2_read8(hw, STAT_ISR_TIMER_CTRL);
1990
1991         sky2_rx_stop(sky2);
1992
1993         spin_lock_bh(&sky2->phy_lock);
1994         sky2_phy_power_down(hw, port);
1995         spin_unlock_bh(&sky2->phy_lock);
1996
1997         sky2_tx_reset(hw, port);
1998
1999         /* Free any pending frames stuck in HW queue */
2000         sky2_tx_complete(sky2, sky2->tx_prod);
2001 }
2002
2003 /* Network shutdown */
2004 static int sky2_down(struct net_device *dev)
2005 {
2006         struct sky2_port *sky2 = netdev_priv(dev);
2007         struct sky2_hw *hw = sky2->hw;
2008
2009         /* Never really got started! */
2010         if (!sky2->tx_le)
2011                 return 0;
2012
2013         netif_info(sky2, ifdown, dev, "disabling interface\n");
2014
2015         /* Disable port IRQ */
2016         sky2_write32(hw, B0_IMSK,
2017                      sky2_read32(hw, B0_IMSK) & ~portirq_msk[sky2->port]);
2018         sky2_read32(hw, B0_IMSK);
2019
2020         synchronize_irq(hw->pdev->irq);
2021         napi_synchronize(&hw->napi);
2022
2023         sky2_hw_down(sky2);
2024
2025         sky2_free_buffers(sky2);
2026
2027         return 0;
2028 }
2029
2030 static u16 sky2_phy_speed(const struct sky2_hw *hw, u16 aux)
2031 {
2032         if (hw->flags & SKY2_HW_FIBRE_PHY)
2033                 return SPEED_1000;
2034
2035         if (!(hw->flags & SKY2_HW_GIGABIT)) {
2036                 if (aux & PHY_M_PS_SPEED_100)
2037                         return SPEED_100;
2038                 else
2039                         return SPEED_10;
2040         }
2041
2042         switch (aux & PHY_M_PS_SPEED_MSK) {
2043         case PHY_M_PS_SPEED_1000:
2044                 return SPEED_1000;
2045         case PHY_M_PS_SPEED_100:
2046                 return SPEED_100;
2047         default:
2048                 return SPEED_10;
2049         }
2050 }
2051
2052 static void sky2_link_up(struct sky2_port *sky2)
2053 {
2054         struct sky2_hw *hw = sky2->hw;
2055         unsigned port = sky2->port;
2056         static const char *fc_name[] = {
2057                 [FC_NONE]       = "none",
2058                 [FC_TX]         = "tx",
2059                 [FC_RX]         = "rx",
2060                 [FC_BOTH]       = "both",
2061         };
2062
2063         sky2_enable_rx_tx(sky2);
2064
2065         gm_phy_write(hw, port, PHY_MARV_INT_MASK, PHY_M_DEF_MSK);
2066
2067         netif_carrier_on(sky2->netdev);
2068
2069         mod_timer(&hw->watchdog_timer, jiffies + 1);
2070
2071         /* Turn on link LED */
2072         sky2_write8(hw, SK_REG(port, LNK_LED_REG),
2073                     LINKLED_ON | LINKLED_BLINK_OFF | LINKLED_LINKSYNC_OFF);
2074
2075         netif_info(sky2, link, sky2->netdev,
2076                    "Link is up at %d Mbps, %s duplex, flow control %s\n",
2077                    sky2->speed,
2078                    sky2->duplex == DUPLEX_FULL ? "full" : "half",
2079                    fc_name[sky2->flow_status]);
2080 }
2081
2082 static void sky2_link_down(struct sky2_port *sky2)
2083 {
2084         struct sky2_hw *hw = sky2->hw;
2085         unsigned port = sky2->port;
2086         u16 reg;
2087
2088         gm_phy_write(hw, port, PHY_MARV_INT_MASK, 0);
2089
2090         reg = gma_read16(hw, port, GM_GP_CTRL);
2091         reg &= ~(GM_GPCR_RX_ENA | GM_GPCR_TX_ENA);
2092         gma_write16(hw, port, GM_GP_CTRL, reg);
2093
2094         netif_carrier_off(sky2->netdev);
2095
2096         /* Turn off link LED */
2097         sky2_write8(hw, SK_REG(port, LNK_LED_REG), LINKLED_OFF);
2098
2099         netif_info(sky2, link, sky2->netdev, "Link is down\n");
2100
2101         sky2_phy_init(hw, port);
2102 }
2103
2104 static enum flow_control sky2_flow(int rx, int tx)
2105 {
2106         if (rx)
2107                 return tx ? FC_BOTH : FC_RX;
2108         else
2109                 return tx ? FC_TX : FC_NONE;
2110 }
2111
2112 static int sky2_autoneg_done(struct sky2_port *sky2, u16 aux)
2113 {
2114         struct sky2_hw *hw = sky2->hw;
2115         unsigned port = sky2->port;
2116         u16 advert, lpa;
2117
2118         advert = gm_phy_read(hw, port, PHY_MARV_AUNE_ADV);
2119         lpa = gm_phy_read(hw, port, PHY_MARV_AUNE_LP);
2120         if (lpa & PHY_M_AN_RF) {
2121                 netdev_err(sky2->netdev, "remote fault\n");
2122                 return -1;
2123         }
2124
2125         if (!(aux & PHY_M_PS_SPDUP_RES)) {
2126                 netdev_err(sky2->netdev, "speed/duplex mismatch\n");
2127                 return -1;
2128         }
2129
2130         sky2->speed = sky2_phy_speed(hw, aux);
2131         sky2->duplex = (aux & PHY_M_PS_FULL_DUP) ? DUPLEX_FULL : DUPLEX_HALF;
2132
2133         /* Since the pause result bits seem to in different positions on
2134          * different chips. look at registers.
2135          */
2136         if (hw->flags & SKY2_HW_FIBRE_PHY) {
2137                 /* Shift for bits in fiber PHY */
2138                 advert &= ~(ADVERTISE_PAUSE_CAP|ADVERTISE_PAUSE_ASYM);
2139                 lpa &= ~(LPA_PAUSE_CAP|LPA_PAUSE_ASYM);
2140
2141                 if (advert & ADVERTISE_1000XPAUSE)
2142                         advert |= ADVERTISE_PAUSE_CAP;
2143                 if (advert & ADVERTISE_1000XPSE_ASYM)
2144                         advert |= ADVERTISE_PAUSE_ASYM;
2145                 if (lpa & LPA_1000XPAUSE)
2146                         lpa |= LPA_PAUSE_CAP;
2147                 if (lpa & LPA_1000XPAUSE_ASYM)
2148                         lpa |= LPA_PAUSE_ASYM;
2149         }
2150
2151         sky2->flow_status = FC_NONE;
2152         if (advert & ADVERTISE_PAUSE_CAP) {
2153                 if (lpa & LPA_PAUSE_CAP)
2154                         sky2->flow_status = FC_BOTH;
2155                 else if (advert & ADVERTISE_PAUSE_ASYM)
2156                         sky2->flow_status = FC_RX;
2157         } else if (advert & ADVERTISE_PAUSE_ASYM) {
2158                 if ((lpa & LPA_PAUSE_CAP) && (lpa & LPA_PAUSE_ASYM))
2159                         sky2->flow_status = FC_TX;
2160         }
2161
2162         if (sky2->duplex == DUPLEX_HALF && sky2->speed < SPEED_1000 &&
2163             !(hw->chip_id == CHIP_ID_YUKON_EC_U || hw->chip_id == CHIP_ID_YUKON_EX))
2164                 sky2->flow_status = FC_NONE;
2165
2166         if (sky2->flow_status & FC_TX)
2167                 sky2_write8(hw, SK_REG(port, GMAC_CTRL), GMC_PAUSE_ON);
2168         else
2169                 sky2_write8(hw, SK_REG(port, GMAC_CTRL), GMC_PAUSE_OFF);
2170
2171         return 0;
2172 }
2173
2174 /* Interrupt from PHY */
2175 static void sky2_phy_intr(struct sky2_hw *hw, unsigned port)
2176 {
2177         struct net_device *dev = hw->dev[port];
2178         struct sky2_port *sky2 = netdev_priv(dev);
2179         u16 istatus, phystat;
2180
2181         if (!netif_running(dev))
2182                 return;
2183
2184         spin_lock(&sky2->phy_lock);
2185         istatus = gm_phy_read(hw, port, PHY_MARV_INT_STAT);
2186         phystat = gm_phy_read(hw, port, PHY_MARV_PHY_STAT);
2187
2188         netif_info(sky2, intr, sky2->netdev, "phy interrupt status 0x%x 0x%x\n",
2189                    istatus, phystat);
2190
2191         if (istatus & PHY_M_IS_AN_COMPL) {
2192                 if (sky2_autoneg_done(sky2, phystat) == 0 &&
2193                     !netif_carrier_ok(dev))
2194                         sky2_link_up(sky2);
2195                 goto out;
2196         }
2197
2198         if (istatus & PHY_M_IS_LSP_CHANGE)
2199                 sky2->speed = sky2_phy_speed(hw, phystat);
2200
2201         if (istatus & PHY_M_IS_DUP_CHANGE)
2202                 sky2->duplex =
2203                     (phystat & PHY_M_PS_FULL_DUP) ? DUPLEX_FULL : DUPLEX_HALF;
2204
2205         if (istatus & PHY_M_IS_LST_CHANGE) {
2206                 if (phystat & PHY_M_PS_LINK_UP)
2207                         sky2_link_up(sky2);
2208                 else
2209                         sky2_link_down(sky2);
2210         }
2211 out:
2212         spin_unlock(&sky2->phy_lock);
2213 }
2214
2215 /* Special quick link interrupt (Yukon-2 Optima only) */
2216 static void sky2_qlink_intr(struct sky2_hw *hw)
2217 {
2218         struct sky2_port *sky2 = netdev_priv(hw->dev[0]);
2219         u32 imask;
2220         u16 phy;
2221
2222         /* disable irq */
2223         imask = sky2_read32(hw, B0_IMSK);
2224         imask &= ~Y2_IS_PHY_QLNK;
2225         sky2_write32(hw, B0_IMSK, imask);
2226
2227         /* reset PHY Link Detect */
2228         phy = sky2_pci_read16(hw, PSM_CONFIG_REG4);
2229         sky2_write8(hw, B2_TST_CTRL1, TST_CFG_WRITE_ON);
2230         sky2_pci_write16(hw, PSM_CONFIG_REG4, phy | 1);
2231         sky2_write8(hw, B2_TST_CTRL1, TST_CFG_WRITE_OFF);
2232
2233         sky2_link_up(sky2);
2234 }
2235
2236 /* Transmit timeout is only called if we are running, carrier is up
2237  * and tx queue is full (stopped).
2238  */
2239 static void sky2_tx_timeout(struct net_device *dev)
2240 {
2241         struct sky2_port *sky2 = netdev_priv(dev);
2242         struct sky2_hw *hw = sky2->hw;
2243
2244         netif_err(sky2, timer, dev, "tx timeout\n");
2245
2246         netdev_printk(KERN_DEBUG, dev, "transmit ring %u .. %u report=%u done=%u\n",
2247                       sky2->tx_cons, sky2->tx_prod,
2248                       sky2_read16(hw, sky2->port == 0 ? STAT_TXA1_RIDX : STAT_TXA2_RIDX),
2249                       sky2_read16(hw, Q_ADDR(txqaddr[sky2->port], Q_DONE)));
2250
2251         /* can't restart safely under softirq */
2252         schedule_work(&hw->restart_work);
2253 }
2254
2255 static int sky2_change_mtu(struct net_device *dev, int new_mtu)
2256 {
2257         struct sky2_port *sky2 = netdev_priv(dev);
2258         struct sky2_hw *hw = sky2->hw;
2259         unsigned port = sky2->port;
2260         int err;
2261         u16 ctl, mode;
2262         u32 imask;
2263
2264         /* MTU size outside the spec */
2265         if (new_mtu < ETH_ZLEN || new_mtu > ETH_JUMBO_MTU)
2266                 return -EINVAL;
2267
2268         /* MTU > 1500 on yukon FE and FE+ not allowed */
2269         if (new_mtu > ETH_DATA_LEN &&
2270             (hw->chip_id == CHIP_ID_YUKON_FE ||
2271              hw->chip_id == CHIP_ID_YUKON_FE_P))
2272                 return -EINVAL;
2273
2274         /* TSO, etc on Yukon Ultra and MTU > 1500 not supported */
2275         if (new_mtu > ETH_DATA_LEN && hw->chip_id == CHIP_ID_YUKON_EC_U)
2276                 dev->features &= ~(NETIF_F_TSO|NETIF_F_SG|NETIF_F_ALL_CSUM);
2277
2278         if (!netif_running(dev)) {
2279                 dev->mtu = new_mtu;
2280                 return 0;
2281         }
2282
2283         imask = sky2_read32(hw, B0_IMSK);
2284         sky2_write32(hw, B0_IMSK, 0);
2285
2286         dev->trans_start = jiffies;     /* prevent tx timeout */
2287         napi_disable(&hw->napi);
2288         netif_tx_disable(dev);
2289
2290         synchronize_irq(hw->pdev->irq);
2291
2292         if (!(hw->flags & SKY2_HW_RAM_BUFFER))
2293                 sky2_set_tx_stfwd(hw, port);
2294
2295         ctl = gma_read16(hw, port, GM_GP_CTRL);
2296         gma_write16(hw, port, GM_GP_CTRL, ctl & ~GM_GPCR_RX_ENA);
2297         sky2_rx_stop(sky2);
2298         sky2_rx_clean(sky2);
2299
2300         dev->mtu = new_mtu;
2301
2302         mode = DATA_BLIND_VAL(DATA_BLIND_DEF) |
2303                 GM_SMOD_VLAN_ENA | IPG_DATA_VAL(IPG_DATA_DEF);
2304
2305         if (dev->mtu > ETH_DATA_LEN)
2306                 mode |= GM_SMOD_JUMBO_ENA;
2307
2308         gma_write16(hw, port, GM_SERIAL_MODE, mode);
2309
2310         sky2_write8(hw, RB_ADDR(rxqaddr[port], RB_CTRL), RB_ENA_OP_MD);
2311
2312         err = sky2_alloc_rx_skbs(sky2);
2313         if (!err)
2314                 sky2_rx_start(sky2);
2315         else
2316                 sky2_rx_clean(sky2);
2317         sky2_write32(hw, B0_IMSK, imask);
2318
2319         sky2_read32(hw, B0_Y2_SP_LISR);
2320         napi_enable(&hw->napi);
2321
2322         if (err)
2323                 dev_close(dev);
2324         else {
2325                 gma_write16(hw, port, GM_GP_CTRL, ctl);
2326
2327                 netif_wake_queue(dev);
2328         }
2329
2330         return err;
2331 }
2332
2333 /* For small just reuse existing skb for next receive */
2334 static struct sk_buff *receive_copy(struct sky2_port *sky2,
2335                                     const struct rx_ring_info *re,
2336                                     unsigned length)
2337 {
2338         struct sk_buff *skb;
2339
2340         skb = netdev_alloc_skb_ip_align(sky2->netdev, length);
2341         if (likely(skb)) {
2342                 pci_dma_sync_single_for_cpu(sky2->hw->pdev, re->data_addr,
2343                                             length, PCI_DMA_FROMDEVICE);
2344                 skb_copy_from_linear_data(re->skb, skb->data, length);
2345                 skb->ip_summed = re->skb->ip_summed;
2346                 skb->csum = re->skb->csum;
2347                 pci_dma_sync_single_for_device(sky2->hw->pdev, re->data_addr,
2348                                                length, PCI_DMA_FROMDEVICE);
2349                 re->skb->ip_summed = CHECKSUM_NONE;
2350                 skb_put(skb, length);
2351         }
2352         return skb;
2353 }
2354
2355 /* Adjust length of skb with fragments to match received data */
2356 static void skb_put_frags(struct sk_buff *skb, unsigned int hdr_space,
2357                           unsigned int length)
2358 {
2359         int i, num_frags;
2360         unsigned int size;
2361
2362         /* put header into skb */
2363         size = min(length, hdr_space);
2364         skb->tail += size;
2365         skb->len += size;
2366         length -= size;
2367
2368         num_frags = skb_shinfo(skb)->nr_frags;
2369         for (i = 0; i < num_frags; i++) {
2370                 skb_frag_t *frag = &skb_shinfo(skb)->frags[i];
2371
2372                 if (length == 0) {
2373                         /* don't need this page */
2374                         __free_page(frag->page);
2375                         --skb_shinfo(skb)->nr_frags;
2376                 } else {
2377                         size = min(length, (unsigned) PAGE_SIZE);
2378
2379                         frag->size = size;
2380                         skb->data_len += size;
2381                         skb->truesize += size;
2382                         skb->len += size;
2383                         length -= size;
2384                 }
2385         }
2386 }
2387
2388 /* Normal packet - take skb from ring element and put in a new one  */
2389 static struct sk_buff *receive_new(struct sky2_port *sky2,
2390                                    struct rx_ring_info *re,
2391                                    unsigned int length)
2392 {
2393         struct sk_buff *skb;
2394         struct rx_ring_info nre;
2395         unsigned hdr_space = sky2->rx_data_size;
2396
2397         nre.skb = sky2_rx_alloc(sky2);
2398         if (unlikely(!nre.skb))
2399                 goto nobuf;
2400
2401         if (sky2_rx_map_skb(sky2->hw->pdev, &nre, hdr_space))
2402                 goto nomap;
2403
2404         skb = re->skb;
2405         sky2_rx_unmap_skb(sky2->hw->pdev, re);
2406         prefetch(skb->data);
2407         *re = nre;
2408
2409         if (skb_shinfo(skb)->nr_frags)
2410                 skb_put_frags(skb, hdr_space, length);
2411         else
2412                 skb_put(skb, length);
2413         return skb;
2414
2415 nomap:
2416         dev_kfree_skb(nre.skb);
2417 nobuf:
2418         return NULL;
2419 }
2420
2421 /*
2422  * Receive one packet.
2423  * For larger packets, get new buffer.
2424  */
2425 static struct sk_buff *sky2_receive(struct net_device *dev,
2426                                     u16 length, u32 status)
2427 {
2428         struct sky2_port *sky2 = netdev_priv(dev);
2429         struct rx_ring_info *re = sky2->rx_ring + sky2->rx_next;
2430         struct sk_buff *skb = NULL;
2431         u16 count = (status & GMR_FS_LEN) >> 16;
2432
2433 #ifdef SKY2_VLAN_TAG_USED
2434         /* Account for vlan tag */
2435         if (sky2->vlgrp && (status & GMR_FS_VLAN))
2436                 count -= VLAN_HLEN;
2437 #endif
2438
2439         netif_printk(sky2, rx_status, KERN_DEBUG, dev,
2440                      "rx slot %u status 0x%x len %d\n",
2441                      sky2->rx_next, status, length);
2442
2443         sky2->rx_next = (sky2->rx_next + 1) % sky2->rx_pending;
2444         prefetch(sky2->rx_ring + sky2->rx_next);
2445
2446         /* This chip has hardware problems that generates bogus status.
2447          * So do only marginal checking and expect higher level protocols
2448          * to handle crap frames.
2449          */
2450         if (sky2->hw->chip_id == CHIP_ID_YUKON_FE_P &&
2451             sky2->hw->chip_rev == CHIP_REV_YU_FE2_A0 &&
2452             length != count)
2453                 goto okay;
2454
2455         if (status & GMR_FS_ANY_ERR)
2456                 goto error;
2457
2458         if (!(status & GMR_FS_RX_OK))
2459                 goto resubmit;
2460
2461         /* if length reported by DMA does not match PHY, packet was truncated */
2462         if (length != count)
2463                 goto len_error;
2464
2465 okay:
2466         if (length < copybreak)
2467                 skb = receive_copy(sky2, re, length);
2468         else
2469                 skb = receive_new(sky2, re, length);
2470
2471         dev->stats.rx_dropped += (skb == NULL);
2472
2473 resubmit:
2474         sky2_rx_submit(sky2, re);
2475
2476         return skb;
2477
2478 len_error:
2479         /* Truncation of overlength packets
2480            causes PHY length to not match MAC length */
2481         ++dev->stats.rx_length_errors;
2482         if (net_ratelimit())
2483                 netif_info(sky2, rx_err, dev,
2484                            "rx length error: status %#x length %d\n",
2485                            status, length);
2486         goto resubmit;
2487
2488 error:
2489         ++dev->stats.rx_errors;
2490         if (status & GMR_FS_RX_FF_OV) {
2491                 dev->stats.rx_over_errors++;
2492                 goto resubmit;
2493         }
2494
2495         if (net_ratelimit())
2496                 netif_info(sky2, rx_err, dev,
2497                            "rx error, status 0x%x length %d\n", status, length);
2498
2499         if (status & (GMR_FS_LONG_ERR | GMR_FS_UN_SIZE))
2500                 dev->stats.rx_length_errors++;
2501         if (status & GMR_FS_FRAGMENT)
2502                 dev->stats.rx_frame_errors++;
2503         if (status & GMR_FS_CRC_ERR)
2504                 dev->stats.rx_crc_errors++;
2505
2506         goto resubmit;
2507 }
2508
2509 /* Transmit complete */
2510 static inline void sky2_tx_done(struct net_device *dev, u16 last)
2511 {
2512         struct sky2_port *sky2 = netdev_priv(dev);
2513
2514         if (netif_running(dev)) {
2515                 sky2_tx_complete(sky2, last);
2516
2517                 /* Wake unless it's detached, and called e.g. from sky2_down() */
2518                 if (tx_avail(sky2) > MAX_SKB_TX_LE + 4)
2519                         netif_wake_queue(dev);
2520         }
2521 }
2522
2523 static inline void sky2_skb_rx(const struct sky2_port *sky2,
2524                                u32 status, struct sk_buff *skb)
2525 {
2526 #ifdef SKY2_VLAN_TAG_USED
2527         u16 vlan_tag = be16_to_cpu(sky2->rx_tag);
2528         if (sky2->vlgrp && (status & GMR_FS_VLAN)) {
2529                 if (skb->ip_summed == CHECKSUM_NONE)
2530                         vlan_hwaccel_receive_skb(skb, sky2->vlgrp, vlan_tag);
2531                 else
2532                         vlan_gro_receive(&sky2->hw->napi, sky2->vlgrp,
2533                                          vlan_tag, skb);
2534                 return;
2535         }
2536 #endif
2537         if (skb->ip_summed == CHECKSUM_NONE)
2538                 netif_receive_skb(skb);
2539         else
2540                 napi_gro_receive(&sky2->hw->napi, skb);
2541 }
2542
2543 static inline void sky2_rx_done(struct sky2_hw *hw, unsigned port,
2544                                 unsigned packets, unsigned bytes)
2545 {
2546         if (packets) {
2547                 struct net_device *dev = hw->dev[port];
2548
2549                 dev->stats.rx_packets += packets;
2550                 dev->stats.rx_bytes += bytes;
2551                 dev->last_rx = jiffies;
2552                 sky2_rx_update(netdev_priv(dev), rxqaddr[port]);
2553         }
2554 }
2555
2556 static void sky2_rx_checksum(struct sky2_port *sky2, u32 status)
2557 {
2558         /* If this happens then driver assuming wrong format for chip type */
2559         BUG_ON(sky2->hw->flags & SKY2_HW_NEW_LE);
2560
2561         /* Both checksum counters are programmed to start at
2562          * the same offset, so unless there is a problem they
2563          * should match. This failure is an early indication that
2564          * hardware receive checksumming won't work.
2565          */
2566         if (likely((u16)(status >> 16) == (u16)status)) {
2567                 struct sk_buff *skb = sky2->rx_ring[sky2->rx_next].skb;
2568                 skb->ip_summed = CHECKSUM_COMPLETE;
2569                 skb->csum = le16_to_cpu(status);
2570         } else {
2571                 dev_notice(&sky2->hw->pdev->dev,
2572                            "%s: receive checksum problem (status = %#x)\n",
2573                            sky2->netdev->name, status);
2574
2575                 /* Disable checksum offload */
2576                 sky2->flags &= ~SKY2_FLAG_RX_CHECKSUM;
2577                 sky2_write32(sky2->hw, Q_ADDR(rxqaddr[sky2->port], Q_CSR),
2578                              BMU_DIS_RX_CHKSUM);
2579         }
2580 }
2581
2582 static void sky2_rx_hash(struct sky2_port *sky2, u32 status)
2583 {
2584         struct sk_buff *skb;
2585
2586         skb = sky2->rx_ring[sky2->rx_next].skb;
2587         skb->rxhash = le32_to_cpu(status);
2588 }
2589
2590 /* Process status response ring */
2591 static int sky2_status_intr(struct sky2_hw *hw, int to_do, u16 idx)
2592 {
2593         int work_done = 0;
2594         unsigned int total_bytes[2] = { 0 };
2595         unsigned int total_packets[2] = { 0 };
2596
2597         rmb();
2598         do {
2599                 struct sky2_port *sky2;
2600                 struct sky2_status_le *le  = hw->st_le + hw->st_idx;
2601                 unsigned port;
2602                 struct net_device *dev;
2603                 struct sk_buff *skb;
2604                 u32 status;
2605                 u16 length;
2606                 u8 opcode = le->opcode;
2607
2608                 if (!(opcode & HW_OWNER))
2609                         break;
2610
2611                 hw->st_idx = RING_NEXT(hw->st_idx, hw->st_size);
2612
2613                 port = le->css & CSS_LINK_BIT;
2614                 dev = hw->dev[port];
2615                 sky2 = netdev_priv(dev);
2616                 length = le16_to_cpu(le->length);
2617                 status = le32_to_cpu(le->status);
2618
2619                 le->opcode = 0;
2620                 switch (opcode & ~HW_OWNER) {
2621                 case OP_RXSTAT:
2622                         total_packets[port]++;
2623                         total_bytes[port] += length;
2624
2625                         skb = sky2_receive(dev, length, status);
2626                         if (!skb)
2627                                 break;
2628
2629                         /* This chip reports checksum status differently */
2630                         if (hw->flags & SKY2_HW_NEW_LE) {
2631                                 if ((sky2->flags & SKY2_FLAG_RX_CHECKSUM) &&
2632                                     (le->css & (CSS_ISIPV4 | CSS_ISIPV6)) &&
2633                                     (le->css & CSS_TCPUDPCSOK))
2634                                         skb->ip_summed = CHECKSUM_UNNECESSARY;
2635                                 else
2636                                         skb->ip_summed = CHECKSUM_NONE;
2637                         }
2638
2639                         skb->protocol = eth_type_trans(skb, dev);
2640
2641                         sky2_skb_rx(sky2, status, skb);
2642
2643                         /* Stop after net poll weight */
2644                         if (++work_done >= to_do)
2645                                 goto exit_loop;
2646                         break;
2647
2648 #ifdef SKY2_VLAN_TAG_USED
2649                 case OP_RXVLAN:
2650                         sky2->rx_tag = length;
2651                         break;
2652
2653                 case OP_RXCHKSVLAN:
2654                         sky2->rx_tag = length;
2655                         /* fall through */
2656 #endif
2657                 case OP_RXCHKS:
2658                         if (likely(sky2->flags & SKY2_FLAG_RX_CHECKSUM))
2659                                 sky2_rx_checksum(sky2, status);
2660                         break;
2661
2662                 case OP_RSS_HASH:
2663                         sky2_rx_hash(sky2, status);
2664                         break;
2665
2666                 case OP_TXINDEXLE:
2667                         /* TX index reports status for both ports */
2668                         sky2_tx_done(hw->dev[0], status & 0xfff);
2669                         if (hw->dev[1])
2670                                 sky2_tx_done(hw->dev[1],
2671                                      ((status >> 24) & 0xff)
2672                                              | (u16)(length & 0xf) << 8);
2673                         break;
2674
2675                 default:
2676                         if (net_ratelimit())
2677                                 pr_warning("unknown status opcode 0x%x\n", opcode);
2678                 }
2679         } while (hw->st_idx != idx);
2680
2681         /* Fully processed status ring so clear irq */
2682         sky2_write32(hw, STAT_CTRL, SC_STAT_CLR_IRQ);
2683
2684 exit_loop:
2685         sky2_rx_done(hw, 0, total_packets[0], total_bytes[0]);
2686         sky2_rx_done(hw, 1, total_packets[1], total_bytes[1]);
2687
2688         return work_done;
2689 }
2690
2691 static void sky2_hw_error(struct sky2_hw *hw, unsigned port, u32 status)
2692 {
2693         struct net_device *dev = hw->dev[port];
2694
2695         if (net_ratelimit())
2696                 netdev_info(dev, "hw error interrupt status 0x%x\n", status);
2697
2698         if (status & Y2_IS_PAR_RD1) {
2699                 if (net_ratelimit())
2700                         netdev_err(dev, "ram data read parity error\n");
2701                 /* Clear IRQ */
2702                 sky2_write16(hw, RAM_BUFFER(port, B3_RI_CTRL), RI_CLR_RD_PERR);
2703         }
2704
2705         if (status & Y2_IS_PAR_WR1) {
2706                 if (net_ratelimit())
2707                         netdev_err(dev, "ram data write parity error\n");
2708
2709                 sky2_write16(hw, RAM_BUFFER(port, B3_RI_CTRL), RI_CLR_WR_PERR);
2710         }
2711
2712         if (status & Y2_IS_PAR_MAC1) {
2713                 if (net_ratelimit())
2714                         netdev_err(dev, "MAC parity error\n");
2715                 sky2_write8(hw, SK_REG(port, TX_GMF_CTRL_T), GMF_CLI_TX_PE);
2716         }
2717
2718         if (status & Y2_IS_PAR_RX1) {
2719                 if (net_ratelimit())
2720                         netdev_err(dev, "RX parity error\n");
2721                 sky2_write32(hw, Q_ADDR(rxqaddr[port], Q_CSR), BMU_CLR_IRQ_PAR);
2722         }
2723
2724         if (status & Y2_IS_TCP_TXA1) {
2725                 if (net_ratelimit())
2726                         netdev_err(dev, "TCP segmentation error\n");
2727                 sky2_write32(hw, Q_ADDR(txqaddr[port], Q_CSR), BMU_CLR_IRQ_TCP);
2728         }
2729 }
2730
2731 static void sky2_hw_intr(struct sky2_hw *hw)
2732 {
2733         struct pci_dev *pdev = hw->pdev;
2734         u32 status = sky2_read32(hw, B0_HWE_ISRC);
2735         u32 hwmsk = sky2_read32(hw, B0_HWE_IMSK);
2736
2737         status &= hwmsk;
2738
2739         if (status & Y2_IS_TIST_OV)
2740                 sky2_write8(hw, GMAC_TI_ST_CTRL, GMT_ST_CLR_IRQ);
2741
2742         if (status & (Y2_IS_MST_ERR | Y2_IS_IRQ_STAT)) {
2743                 u16 pci_err;
2744
2745                 sky2_write8(hw, B2_TST_CTRL1, TST_CFG_WRITE_ON);
2746                 pci_err = sky2_pci_read16(hw, PCI_STATUS);
2747                 if (net_ratelimit())
2748                         dev_err(&pdev->dev, "PCI hardware error (0x%x)\n",
2749                                 pci_err);
2750
2751                 sky2_pci_write16(hw, PCI_STATUS,
2752                                       pci_err | PCI_STATUS_ERROR_BITS);
2753                 sky2_write8(hw, B2_TST_CTRL1, TST_CFG_WRITE_OFF);
2754         }
2755
2756         if (status & Y2_IS_PCI_EXP) {
2757                 /* PCI-Express uncorrectable Error occurred */
2758                 u32 err;
2759
2760                 sky2_write8(hw, B2_TST_CTRL1, TST_CFG_WRITE_ON);
2761                 err = sky2_read32(hw, Y2_CFG_AER + PCI_ERR_UNCOR_STATUS);
2762                 sky2_write32(hw, Y2_CFG_AER + PCI_ERR_UNCOR_STATUS,
2763                              0xfffffffful);
2764                 if (net_ratelimit())
2765                         dev_err(&pdev->dev, "PCI Express error (0x%x)\n", err);
2766
2767                 sky2_read32(hw, Y2_CFG_AER + PCI_ERR_UNCOR_STATUS);
2768                 sky2_write8(hw, B2_TST_CTRL1, TST_CFG_WRITE_OFF);
2769         }
2770
2771         if (status & Y2_HWE_L1_MASK)
2772                 sky2_hw_error(hw, 0, status);
2773         status >>= 8;
2774         if (status & Y2_HWE_L1_MASK)
2775                 sky2_hw_error(hw, 1, status);
2776 }
2777
2778 static void sky2_mac_intr(struct sky2_hw *hw, unsigned port)
2779 {
2780         struct net_device *dev = hw->dev[port];
2781         struct sky2_port *sky2 = netdev_priv(dev);
2782         u8 status = sky2_read8(hw, SK_REG(port, GMAC_IRQ_SRC));
2783
2784         netif_info(sky2, intr, dev, "mac interrupt status 0x%x\n", status);
2785
2786         if (status & GM_IS_RX_CO_OV)
2787                 gma_read16(hw, port, GM_RX_IRQ_SRC);
2788
2789         if (status & GM_IS_TX_CO_OV)
2790                 gma_read16(hw, port, GM_TX_IRQ_SRC);
2791
2792         if (status & GM_IS_RX_FF_OR) {
2793                 ++dev->stats.rx_fifo_errors;
2794                 sky2_write8(hw, SK_REG(port, RX_GMF_CTRL_T), GMF_CLI_RX_FO);
2795         }
2796
2797         if (status & GM_IS_TX_FF_UR) {
2798                 ++dev->stats.tx_fifo_errors;
2799                 sky2_write8(hw, SK_REG(port, TX_GMF_CTRL_T), GMF_CLI_TX_FU);
2800         }
2801 }
2802
2803 /* This should never happen it is a bug. */
2804 static void sky2_le_error(struct sky2_hw *hw, unsigned port, u16 q)
2805 {
2806         struct net_device *dev = hw->dev[port];
2807         u16 idx = sky2_read16(hw, Y2_QADDR(q, PREF_UNIT_GET_IDX));
2808
2809         dev_err(&hw->pdev->dev, "%s: descriptor error q=%#x get=%u put=%u\n",
2810                 dev->name, (unsigned) q, (unsigned) idx,
2811                 (unsigned) sky2_read16(hw, Y2_QADDR(q, PREF_UNIT_PUT_IDX)));
2812
2813         sky2_write32(hw, Q_ADDR(q, Q_CSR), BMU_CLR_IRQ_CHK);
2814 }
2815
2816 static int sky2_rx_hung(struct net_device *dev)
2817 {
2818         struct sky2_port *sky2 = netdev_priv(dev);
2819         struct sky2_hw *hw = sky2->hw;
2820         unsigned port = sky2->port;
2821         unsigned rxq = rxqaddr[port];
2822         u32 mac_rp = sky2_read32(hw, SK_REG(port, RX_GMF_RP));
2823         u8 mac_lev = sky2_read8(hw, SK_REG(port, RX_GMF_RLEV));
2824         u8 fifo_rp = sky2_read8(hw, Q_ADDR(rxq, Q_RP));
2825         u8 fifo_lev = sky2_read8(hw, Q_ADDR(rxq, Q_RL));
2826
2827         /* If idle and MAC or PCI is stuck */
2828         if (sky2->check.last == dev->last_rx &&
2829             ((mac_rp == sky2->check.mac_rp &&
2830               mac_lev != 0 && mac_lev >= sky2->check.mac_lev) ||
2831              /* Check if the PCI RX hang */
2832              (fifo_rp == sky2->check.fifo_rp &&
2833               fifo_lev != 0 && fifo_lev >= sky2->check.fifo_lev))) {
2834                 netdev_printk(KERN_DEBUG, dev,
2835                               "hung mac %d:%d fifo %d (%d:%d)\n",
2836                               mac_lev, mac_rp, fifo_lev,
2837                               fifo_rp, sky2_read8(hw, Q_ADDR(rxq, Q_WP)));
2838                 return 1;
2839         } else {
2840                 sky2->check.last = dev->last_rx;
2841                 sky2->check.mac_rp = mac_rp;
2842                 sky2->check.mac_lev = mac_lev;
2843                 sky2->check.fifo_rp = fifo_rp;
2844                 sky2->check.fifo_lev = fifo_lev;
2845                 return 0;
2846         }
2847 }
2848
2849 static void sky2_watchdog(unsigned long arg)
2850 {
2851         struct sky2_hw *hw = (struct sky2_hw *) arg;
2852
2853         /* Check for lost IRQ once a second */
2854         if (sky2_read32(hw, B0_ISRC)) {
2855                 napi_schedule(&hw->napi);
2856         } else {
2857                 int i, active = 0;
2858
2859                 for (i = 0; i < hw->ports; i++) {
2860                         struct net_device *dev = hw->dev[i];
2861                         if (!netif_running(dev))
2862                                 continue;
2863                         ++active;
2864
2865                         /* For chips with Rx FIFO, check if stuck */
2866                         if ((hw->flags & SKY2_HW_RAM_BUFFER) &&
2867                              sky2_rx_hung(dev)) {
2868                                 netdev_info(dev, "receiver hang detected\n");
2869                                 schedule_work(&hw->restart_work);
2870                                 return;
2871                         }
2872                 }
2873
2874                 if (active == 0)
2875                         return;
2876         }
2877
2878         mod_timer(&hw->watchdog_timer, round_jiffies(jiffies + HZ));
2879 }
2880
2881 /* Hardware/software error handling */
2882 static void sky2_err_intr(struct sky2_hw *hw, u32 status)
2883 {
2884         if (net_ratelimit())
2885                 dev_warn(&hw->pdev->dev, "error interrupt status=%#x\n", status);
2886
2887         if (status & Y2_IS_HW_ERR)
2888                 sky2_hw_intr(hw);
2889
2890         if (status & Y2_IS_IRQ_MAC1)
2891                 sky2_mac_intr(hw, 0);
2892
2893         if (status & Y2_IS_IRQ_MAC2)
2894                 sky2_mac_intr(hw, 1);
2895
2896         if (status & Y2_IS_CHK_RX1)
2897                 sky2_le_error(hw, 0, Q_R1);
2898
2899         if (status & Y2_IS_CHK_RX2)
2900                 sky2_le_error(hw, 1, Q_R2);
2901
2902         if (status & Y2_IS_CHK_TXA1)
2903                 sky2_le_error(hw, 0, Q_XA1);
2904
2905         if (status & Y2_IS_CHK_TXA2)
2906                 sky2_le_error(hw, 1, Q_XA2);
2907 }
2908
2909 static int sky2_poll(struct napi_struct *napi, int work_limit)
2910 {
2911         struct sky2_hw *hw = container_of(napi, struct sky2_hw, napi);
2912         u32 status = sky2_read32(hw, B0_Y2_SP_EISR);
2913         int work_done = 0;
2914         u16 idx;
2915
2916         if (unlikely(status & Y2_IS_ERROR))
2917                 sky2_err_intr(hw, status);
2918
2919         if (status & Y2_IS_IRQ_PHY1)
2920                 sky2_phy_intr(hw, 0);
2921
2922         if (status & Y2_IS_IRQ_PHY2)
2923                 sky2_phy_intr(hw, 1);
2924
2925         if (status & Y2_IS_PHY_QLNK)
2926                 sky2_qlink_intr(hw);
2927
2928         while ((idx = sky2_read16(hw, STAT_PUT_IDX)) != hw->st_idx) {
2929                 work_done += sky2_status_intr(hw, work_limit - work_done, idx);
2930
2931                 if (work_done >= work_limit)
2932                         goto done;
2933         }
2934
2935         napi_complete(napi);
2936         sky2_read32(hw, B0_Y2_SP_LISR);
2937 done:
2938
2939         return work_done;
2940 }
2941
2942 static irqreturn_t sky2_intr(int irq, void *dev_id)
2943 {
2944         struct sky2_hw *hw = dev_id;
2945         u32 status;
2946
2947         /* Reading this mask interrupts as side effect */
2948         status = sky2_read32(hw, B0_Y2_SP_ISRC2);
2949         if (status == 0 || status == ~0)
2950                 return IRQ_NONE;
2951
2952         prefetch(&hw->st_le[hw->st_idx]);
2953
2954         napi_schedule(&hw->napi);
2955
2956         return IRQ_HANDLED;
2957 }
2958
2959 #ifdef CONFIG_NET_POLL_CONTROLLER
2960 static void sky2_netpoll(struct net_device *dev)
2961 {
2962         struct sky2_port *sky2 = netdev_priv(dev);
2963
2964         napi_schedule(&sky2->hw->napi);
2965 }
2966 #endif
2967
2968 /* Chip internal frequency for clock calculations */
2969 static u32 sky2_mhz(const struct sky2_hw *hw)
2970 {
2971         switch (hw->chip_id) {
2972         case CHIP_ID_YUKON_EC:
2973         case CHIP_ID_YUKON_EC_U:
2974         case CHIP_ID_YUKON_EX:
2975         case CHIP_ID_YUKON_SUPR:
2976         case CHIP_ID_YUKON_UL_2:
2977         case CHIP_ID_YUKON_OPT:
2978                 return 125;
2979
2980         case CHIP_ID_YUKON_FE:
2981                 return 100;
2982
2983         case CHIP_ID_YUKON_FE_P:
2984                 return 50;
2985
2986         case CHIP_ID_YUKON_XL:
2987                 return 156;
2988
2989         default:
2990                 BUG();
2991         }
2992 }
2993
2994 static inline u32 sky2_us2clk(const struct sky2_hw *hw, u32 us)
2995 {
2996         return sky2_mhz(hw) * us;
2997 }
2998
2999 static inline u32 sky2_clk2us(const struct sky2_hw *hw, u32 clk)
3000 {
3001         return clk / sky2_mhz(hw);
3002 }
3003
3004
3005 static int __devinit sky2_init(struct sky2_hw *hw)
3006 {
3007         u8 t8;
3008
3009         /* Enable all clocks and check for bad PCI access */
3010         sky2_pci_write32(hw, PCI_DEV_REG3, 0);
3011
3012         sky2_write8(hw, B0_CTST, CS_RST_CLR);
3013
3014         hw->chip_id = sky2_read8(hw, B2_CHIP_ID);
3015         hw->chip_rev = (sky2_read8(hw, B2_MAC_CFG) & CFG_CHIP_R_MSK) >> 4;
3016
3017         switch (hw->chip_id) {
3018         case CHIP_ID_YUKON_XL:
3019                 hw->flags = SKY2_HW_GIGABIT | SKY2_HW_NEWER_PHY;
3020                 if (hw->chip_rev < CHIP_REV_YU_XL_A2)
3021                         hw->flags |= SKY2_HW_RSS_BROKEN;
3022                 break;
3023
3024         case CHIP_ID_YUKON_EC_U:
3025                 hw->flags = SKY2_HW_GIGABIT
3026                         | SKY2_HW_NEWER_PHY
3027                         | SKY2_HW_ADV_POWER_CTL;
3028                 break;
3029
3030         case CHIP_ID_YUKON_EX:
3031                 hw->flags = SKY2_HW_GIGABIT
3032                         | SKY2_HW_NEWER_PHY
3033                         | SKY2_HW_NEW_LE
3034                         | SKY2_HW_ADV_POWER_CTL;
3035
3036                 /* New transmit checksum */
3037                 if (hw->chip_rev != CHIP_REV_YU_EX_B0)
3038                         hw->flags |= SKY2_HW_AUTO_TX_SUM;
3039                 break;
3040
3041         case CHIP_ID_YUKON_EC:
3042                 /* This rev is really old, and requires untested workarounds */
3043                 if (hw->chip_rev == CHIP_REV_YU_EC_A1) {
3044                         dev_err(&hw->pdev->dev, "unsupported revision Yukon-EC rev A1\n");
3045                         return -EOPNOTSUPP;
3046                 }
3047                 hw->flags = SKY2_HW_GIGABIT | SKY2_HW_RSS_BROKEN;
3048                 break;
3049
3050         case CHIP_ID_YUKON_FE:
3051                 hw->flags = SKY2_HW_RSS_BROKEN;
3052                 break;
3053
3054         case CHIP_ID_YUKON_FE_P:
3055                 hw->flags = SKY2_HW_NEWER_PHY
3056                         | SKY2_HW_NEW_LE
3057                         | SKY2_HW_AUTO_TX_SUM
3058                         | SKY2_HW_ADV_POWER_CTL;
3059                 break;
3060
3061         case CHIP_ID_YUKON_SUPR:
3062                 hw->flags = SKY2_HW_GIGABIT
3063                         | SKY2_HW_NEWER_PHY
3064                         | SKY2_HW_NEW_LE
3065                         | SKY2_HW_AUTO_TX_SUM
3066                         | SKY2_HW_ADV_POWER_CTL;
3067                 break;
3068
3069         case CHIP_ID_YUKON_UL_2:
3070                 hw->flags = SKY2_HW_GIGABIT
3071                         | SKY2_HW_ADV_POWER_CTL;
3072                 break;
3073
3074         case CHIP_ID_YUKON_OPT:
3075                 hw->flags = SKY2_HW_GIGABIT
3076                         | SKY2_HW_NEW_LE
3077                         | SKY2_HW_ADV_POWER_CTL;
3078                 break;
3079
3080         default:
3081                 dev_err(&hw->pdev->dev, "unsupported chip type 0x%x\n",
3082                         hw->chip_id);
3083                 return -EOPNOTSUPP;
3084         }
3085
3086         hw->pmd_type = sky2_read8(hw, B2_PMD_TYP);
3087         if (hw->pmd_type == 'L' || hw->pmd_type == 'S' || hw->pmd_type == 'P')
3088                 hw->flags |= SKY2_HW_FIBRE_PHY;
3089
3090         hw->ports = 1;
3091         t8 = sky2_read8(hw, B2_Y2_HW_RES);
3092         if ((t8 & CFG_DUAL_MAC_MSK) == CFG_DUAL_MAC_MSK) {
3093                 if (!(sky2_read8(hw, B2_Y2_CLK_GATE) & Y2_STATUS_LNK2_INAC))
3094                         ++hw->ports;
3095         }
3096
3097         if (sky2_read8(hw, B2_E_0))
3098                 hw->flags |= SKY2_HW_RAM_BUFFER;
3099
3100         return 0;
3101 }
3102
3103 static void sky2_reset(struct sky2_hw *hw)
3104 {
3105         struct pci_dev *pdev = hw->pdev;
3106         u16 status;
3107         int i, cap;
3108         u32 hwe_mask = Y2_HWE_ALL_MASK;
3109
3110         /* disable ASF */
3111         if (hw->chip_id == CHIP_ID_YUKON_EX
3112             || hw->chip_id == CHIP_ID_YUKON_SUPR) {
3113                 sky2_write32(hw, CPU_WDOG, 0);
3114                 status = sky2_read16(hw, HCU_CCSR);
3115                 status &= ~(HCU_CCSR_AHB_RST | HCU_CCSR_CPU_RST_MODE |
3116                             HCU_CCSR_UC_STATE_MSK);
3117                 /*
3118                  * CPU clock divider shouldn't be used because
3119                  * - ASF firmware may malfunction
3120                  * - Yukon-Supreme: Parallel FLASH doesn't support divided clocks
3121                  */
3122                 status &= ~HCU_CCSR_CPU_CLK_DIVIDE_MSK;
3123                 sky2_write16(hw, HCU_CCSR, status);
3124                 sky2_write32(hw, CPU_WDOG, 0);
3125         } else
3126                 sky2_write8(hw, B28_Y2_ASF_STAT_CMD, Y2_ASF_RESET);
3127         sky2_write16(hw, B0_CTST, Y2_ASF_DISABLE);
3128
3129         /* do a SW reset */
3130         sky2_write8(hw, B0_CTST, CS_RST_SET);
3131         sky2_write8(hw, B0_CTST, CS_RST_CLR);
3132
3133         /* allow writes to PCI config */
3134         sky2_write8(hw, B2_TST_CTRL1, TST_CFG_WRITE_ON);
3135
3136         /* clear PCI errors, if any */
3137         status = sky2_pci_read16(hw, PCI_STATUS);
3138         status |= PCI_STATUS_ERROR_BITS;
3139         sky2_pci_write16(hw, PCI_STATUS, status);
3140
3141         sky2_write8(hw, B0_CTST, CS_MRST_CLR);
3142
3143         cap = pci_find_capability(pdev, PCI_CAP_ID_EXP);
3144         if (cap) {
3145                 sky2_write32(hw, Y2_CFG_AER + PCI_ERR_UNCOR_STATUS,
3146                              0xfffffffful);
3147
3148                 /* If error bit is stuck on ignore it */
3149                 if (sky2_read32(hw, B0_HWE_ISRC) & Y2_IS_PCI_EXP)
3150                         dev_info(&pdev->dev, "ignoring stuck error report bit\n");
3151                 else
3152                         hwe_mask |= Y2_IS_PCI_EXP;
3153         }
3154
3155         sky2_power_on(hw);
3156         sky2_write8(hw, B2_TST_CTRL1, TST_CFG_WRITE_OFF);
3157
3158         for (i = 0; i < hw->ports; i++) {
3159                 sky2_write8(hw, SK_REG(i, GMAC_LINK_CTRL), GMLC_RST_SET);
3160                 sky2_write8(hw, SK_REG(i, GMAC_LINK_CTRL), GMLC_RST_CLR);
3161
3162                 if (hw->chip_id == CHIP_ID_YUKON_EX ||
3163                     hw->chip_id == CHIP_ID_YUKON_SUPR)
3164                         sky2_write16(hw, SK_REG(i, GMAC_CTRL),
3165                                      GMC_BYP_MACSECRX_ON | GMC_BYP_MACSECTX_ON
3166                                      | GMC_BYP_RETR_ON);
3167
3168         }
3169
3170         if (hw->chip_id == CHIP_ID_YUKON_SUPR && hw->chip_rev > CHIP_REV_YU_SU_B0) {
3171                 /* enable MACSec clock gating */
3172                 sky2_pci_write32(hw, PCI_DEV_REG3, P_CLK_MACSEC_DIS);
3173         }
3174
3175         if (hw->chip_id == CHIP_ID_YUKON_OPT) {
3176                 u16 reg;
3177                 u32 msk;
3178
3179                 if (hw->chip_rev == 0) {
3180                         /* disable PCI-E PHY power down (set PHY reg 0x80, bit 7 */
3181                         sky2_write32(hw, Y2_PEX_PHY_DATA, (0x80UL << 16) | (1 << 7));
3182
3183                         /* set PHY Link Detect Timer to 1.1 second (11x 100ms) */
3184                         reg = 10;
3185                 } else {
3186                         /* set PHY Link Detect Timer to 0.4 second (4x 100ms) */
3187                         reg = 3;
3188                 }
3189
3190                 reg <<= PSM_CONFIG_REG4_TIMER_PHY_LINK_DETECT_BASE;
3191
3192                 /* reset PHY Link Detect */
3193                 sky2_write8(hw, B2_TST_CTRL1, TST_CFG_WRITE_ON);
3194                 sky2_pci_write16(hw, PSM_CONFIG_REG4,
3195                                  reg | PSM_CONFIG_REG4_RST_PHY_LINK_DETECT);
3196                 sky2_pci_write16(hw, PSM_CONFIG_REG4, reg);
3197
3198
3199                 /* enable PHY Quick Link */
3200                 msk = sky2_read32(hw, B0_IMSK);
3201                 msk |= Y2_IS_PHY_QLNK;
3202                 sky2_write32(hw, B0_IMSK, msk);
3203
3204                 /* check if PSMv2 was running before */
3205                 reg = sky2_pci_read16(hw, PSM_CONFIG_REG3);
3206                 if (reg & PCI_EXP_LNKCTL_ASPMC) {
3207                         cap = pci_find_capability(pdev, PCI_CAP_ID_EXP);
3208                         /* restore the PCIe Link Control register */
3209                         sky2_pci_write16(hw, cap + PCI_EXP_LNKCTL, reg);
3210                 }
3211                 sky2_write8(hw, B2_TST_CTRL1, TST_CFG_WRITE_OFF);
3212
3213                 /* re-enable PEX PM in PEX PHY debug reg. 8 (clear bit 12) */
3214                 sky2_write32(hw, Y2_PEX_PHY_DATA, PEX_DB_ACCESS | (0x08UL << 16));
3215         }
3216
3217         /* Clear I2C IRQ noise */
3218         sky2_write32(hw, B2_I2C_IRQ, 1);
3219
3220         /* turn off hardware timer (unused) */
3221         sky2_write8(hw, B2_TI_CTRL, TIM_STOP);
3222         sky2_write8(hw, B2_TI_CTRL, TIM_CLR_IRQ);
3223
3224         /* Turn off descriptor polling */
3225         sky2_write32(hw, B28_DPT_CTRL, DPT_STOP);
3226
3227         /* Turn off receive timestamp */
3228         sky2_write8(hw, GMAC_TI_ST_CTRL, GMT_ST_STOP);
3229         sky2_write8(hw, GMAC_TI_ST_CTRL, GMT_ST_CLR_IRQ);
3230
3231         /* enable the Tx Arbiters */
3232         for (i = 0; i < hw->ports; i++)
3233                 sky2_write8(hw, SK_REG(i, TXA_CTRL), TXA_ENA_ARB);
3234
3235         /* Initialize ram interface */
3236         for (i = 0; i < hw->ports; i++) {
3237                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_CTRL), RI_RST_CLR);
3238
3239                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_WTO_R1), SK_RI_TO_53);
3240                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_WTO_XA1), SK_RI_TO_53);
3241                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_WTO_XS1), SK_RI_TO_53);
3242                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_RTO_R1), SK_RI_TO_53);
3243                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_RTO_XA1), SK_RI_TO_53);
3244                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_RTO_XS1), SK_RI_TO_53);
3245                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_WTO_R2), SK_RI_TO_53);
3246                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_WTO_XA2), SK_RI_TO_53);
3247                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_WTO_XS2), SK_RI_TO_53);
3248                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_RTO_R2), SK_RI_TO_53);
3249                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_RTO_XA2), SK_RI_TO_53);
3250                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_RTO_XS2), SK_RI_TO_53);
3251         }
3252
3253         sky2_write32(hw, B0_HWE_IMSK, hwe_mask);
3254
3255         for (i = 0; i < hw->ports; i++)
3256                 sky2_gmac_reset(hw, i);
3257
3258         memset(hw->st_le, 0, hw->st_size * sizeof(struct sky2_status_le));
3259         hw->st_idx = 0;
3260
3261         sky2_write32(hw, STAT_CTRL, SC_STAT_RST_SET);
3262         sky2_write32(hw, STAT_CTRL, SC_STAT_RST_CLR);
3263
3264         sky2_write32(hw, STAT_LIST_ADDR_LO, hw->st_dma);
3265         sky2_write32(hw, STAT_LIST_ADDR_HI, (u64) hw->st_dma >> 32);
3266
3267         /* Set the list last index */
3268         sky2_write16(hw, STAT_LAST_IDX, hw->st_size - 1);
3269
3270         sky2_write16(hw, STAT_TX_IDX_TH, 10);
3271         sky2_write8(hw, STAT_FIFO_WM, 16);
3272
3273         /* set Status-FIFO ISR watermark */
3274         if (hw->chip_id == CHIP_ID_YUKON_XL && hw->chip_rev == 0)
3275                 sky2_write8(hw, STAT_FIFO_ISR_WM, 4);
3276         else
3277                 sky2_write8(hw, STAT_FIFO_ISR_WM, 16);
3278
3279         sky2_write32(hw, STAT_TX_TIMER_INI, sky2_us2clk(hw, 1000));
3280         sky2_write32(hw, STAT_ISR_TIMER_INI, sky2_us2clk(hw, 20));
3281         sky2_write32(hw, STAT_LEV_TIMER_INI, sky2_us2clk(hw, 100));
3282
3283         /* enable status unit */
3284         sky2_write32(hw, STAT_CTRL, SC_STAT_OP_ON);
3285
3286         sky2_write8(hw, STAT_TX_TIMER_CTRL, TIM_START);
3287         sky2_write8(hw, STAT_LEV_TIMER_CTRL, TIM_START);
3288         sky2_write8(hw, STAT_ISR_TIMER_CTRL, TIM_START);
3289 }
3290
3291 /* Take device down (offline).
3292  * Equivalent to doing dev_stop() but this does not
3293  * inform upper layers of the transistion.
3294  */
3295 static void sky2_detach(struct net_device *dev)
3296 {
3297         if (netif_running(dev)) {
3298                 netif_tx_lock(dev);
3299                 netif_device_detach(dev);       /* stop txq */
3300                 netif_tx_unlock(dev);
3301                 sky2_down(dev);
3302         }
3303 }
3304
3305 /* Bring device back after doing sky2_detach */
3306 static int sky2_reattach(struct net_device *dev)
3307 {
3308         int err = 0;
3309
3310         if (netif_running(dev)) {
3311                 err = sky2_up(dev);
3312                 if (err) {
3313                         netdev_info(dev, "could not restart %d\n", err);
3314                         dev_close(dev);
3315                 } else {
3316                         netif_device_attach(dev);
3317                         sky2_set_multicast(dev);
3318                 }
3319         }
3320
3321         return err;
3322 }
3323
3324 static void sky2_all_down(struct sky2_hw *hw)
3325 {
3326         int i;
3327
3328         sky2_read32(hw, B0_IMSK);
3329         sky2_write32(hw, B0_IMSK, 0);
3330         synchronize_irq(hw->pdev->irq);
3331         napi_disable(&hw->napi);
3332
3333         for (i = 0; i < hw->ports; i++) {
3334                 struct net_device *dev = hw->dev[i];
3335                 struct sky2_port *sky2 = netdev_priv(dev);
3336
3337                 if (!netif_running(dev))
3338                         continue;
3339
3340                 netif_carrier_off(dev);
3341                 netif_tx_disable(dev);
3342                 sky2_hw_down(sky2);
3343         }
3344 }
3345
3346 static void sky2_all_up(struct sky2_hw *hw)
3347 {
3348         u32 imask = Y2_IS_BASE;
3349         int i;
3350
3351         for (i = 0; i < hw->ports; i++) {
3352                 struct net_device *dev = hw->dev[i];
3353                 struct sky2_port *sky2 = netdev_priv(dev);
3354
3355                 if (!netif_running(dev))
3356                         continue;
3357
3358                 sky2_hw_up(sky2);
3359                 sky2_set_multicast(dev);
3360                 imask |= portirq_msk[i];
3361                 netif_wake_queue(dev);
3362         }
3363
3364         sky2_write32(hw, B0_IMSK, imask);
3365         sky2_read32(hw, B0_IMSK);
3366
3367         sky2_read32(hw, B0_Y2_SP_LISR);
3368         napi_enable(&hw->napi);
3369 }
3370
3371 static void sky2_restart(struct work_struct *work)
3372 {
3373         struct sky2_hw *hw = container_of(work, struct sky2_hw, restart_work);
3374
3375         rtnl_lock();
3376
3377         sky2_all_down(hw);
3378         sky2_reset(hw);
3379         sky2_all_up(hw);
3380
3381         rtnl_unlock();
3382 }
3383
3384 static inline u8 sky2_wol_supported(const struct sky2_hw *hw)
3385 {
3386         return sky2_is_copper(hw) ? (WAKE_PHY | WAKE_MAGIC) : 0;
3387 }
3388
3389 static void sky2_get_wol(struct net_device *dev, struct ethtool_wolinfo *wol)
3390 {
3391         const struct sky2_port *sky2 = netdev_priv(dev);
3392
3393         wol->supported = sky2_wol_supported(sky2->hw);
3394         wol->wolopts = sky2->wol;
3395 }
3396
3397 static int sky2_set_wol(struct net_device *dev, struct ethtool_wolinfo *wol)
3398 {
3399         struct sky2_port *sky2 = netdev_priv(dev);
3400         struct sky2_hw *hw = sky2->hw;
3401         bool enable_wakeup = false;
3402         int i;
3403
3404         if ((wol->wolopts & ~sky2_wol_supported(sky2->hw)) ||
3405             !device_can_wakeup(&hw->pdev->dev))
3406                 return -EOPNOTSUPP;
3407
3408         sky2->wol = wol->wolopts;
3409
3410         for (i = 0; i < hw->ports; i++) {
3411                 struct net_device *dev = hw->dev[i];
3412                 struct sky2_port *sky2 = netdev_priv(dev);
3413
3414                 if (sky2->wol)
3415                         enable_wakeup = true;
3416         }
3417         device_set_wakeup_enable(&hw->pdev->dev, enable_wakeup);
3418
3419         return 0;
3420 }
3421
3422 static u32 sky2_supported_modes(const struct sky2_hw *hw)
3423 {
3424         if (sky2_is_copper(hw)) {
3425                 u32 modes = SUPPORTED_10baseT_Half
3426                         | SUPPORTED_10baseT_Full
3427                         | SUPPORTED_100baseT_Half
3428                         | SUPPORTED_100baseT_Full
3429                         | SUPPORTED_Autoneg | SUPPORTED_TP;
3430
3431                 if (hw->flags & SKY2_HW_GIGABIT)
3432                         modes |= SUPPORTED_1000baseT_Half
3433                                 | SUPPORTED_1000baseT_Full;
3434                 return modes;
3435         } else
3436                 return  SUPPORTED_1000baseT_Half
3437                         | SUPPORTED_1000baseT_Full
3438                         | SUPPORTED_Autoneg
3439                         | SUPPORTED_FIBRE;
3440 }
3441
3442 static int sky2_get_settings(struct net_device *dev, struct ethtool_cmd *ecmd)
3443 {
3444         struct sky2_port *sky2 = netdev_priv(dev);
3445         struct sky2_hw *hw = sky2->hw;
3446
3447         ecmd->transceiver = XCVR_INTERNAL;
3448         ecmd->supported = sky2_supported_modes(hw);
3449         ecmd->phy_address = PHY_ADDR_MARV;
3450         if (sky2_is_copper(hw)) {
3451                 ecmd->port = PORT_TP;
3452                 ecmd->speed = sky2->speed;
3453         } else {
3454                 ecmd->speed = SPEED_1000;
3455                 ecmd->port = PORT_FIBRE;
3456         }
3457
3458         ecmd->advertising = sky2->advertising;
3459         ecmd->autoneg = (sky2->flags & SKY2_FLAG_AUTO_SPEED)
3460                 ? AUTONEG_ENABLE : AUTONEG_DISABLE;
3461         ecmd->duplex = sky2->duplex;
3462         return 0;
3463 }
3464
3465 static int sky2_set_settings(struct net_device *dev, struct ethtool_cmd *ecmd)
3466 {
3467         struct sky2_port *sky2 = netdev_priv(dev);
3468         const struct sky2_hw *hw = sky2->hw;
3469         u32 supported = sky2_supported_modes(hw);
3470
3471         if (ecmd->autoneg == AUTONEG_ENABLE) {
3472                 sky2->flags |= SKY2_FLAG_AUTO_SPEED;
3473                 ecmd->advertising = supported;
3474                 sky2->duplex = -1;
3475                 sky2->speed = -1;
3476         } else {
3477                 u32 setting;
3478
3479                 switch (ecmd->speed) {
3480                 case SPEED_1000:
3481                         if (ecmd->duplex == DUPLEX_FULL)
3482                                 setting = SUPPORTED_1000baseT_Full;
3483                         else if (ecmd->duplex == DUPLEX_HALF)
3484                                 setting = SUPPORTED_1000baseT_Half;
3485                         else
3486                                 return -EINVAL;
3487                         break;
3488                 case SPEED_100:
3489                         if (ecmd->duplex == DUPLEX_FULL)
3490                                 setting = SUPPORTED_100baseT_Full;
3491                         else if (ecmd->duplex == DUPLEX_HALF)
3492                                 setting = SUPPORTED_100baseT_Half;
3493                         else
3494                                 return -EINVAL;
3495                         break;
3496
3497                 case SPEED_10:
3498                         if (ecmd->duplex == DUPLEX_FULL)
3499                                 setting = SUPPORTED_10baseT_Full;
3500                         else if (ecmd->duplex == DUPLEX_HALF)
3501                                 setting = SUPPORTED_10baseT_Half;
3502                         else
3503                                 return -EINVAL;
3504                         break;
3505                 default:
3506                         return -EINVAL;
3507                 }
3508
3509                 if ((setting & supported) == 0)
3510                         return -EINVAL;
3511
3512                 sky2->speed = ecmd->speed;
3513                 sky2->duplex = ecmd->duplex;
3514                 sky2->flags &= ~SKY2_FLAG_AUTO_SPEED;
3515         }
3516
3517         sky2->advertising = ecmd->advertising;
3518
3519         if (netif_running(dev)) {
3520                 sky2_phy_reinit(sky2);
3521                 sky2_set_multicast(dev);
3522         }
3523
3524         return 0;
3525 }
3526
3527 static void sky2_get_drvinfo(struct net_device *dev,
3528                              struct ethtool_drvinfo *info)
3529 {
3530         struct sky2_port *sky2 = netdev_priv(dev);
3531
3532         strcpy(info->driver, DRV_NAME);
3533         strcpy(info->version, DRV_VERSION);
3534         strcpy(info->fw_version, "N/A");
3535         strcpy(info->bus_info, pci_name(sky2->hw->pdev));
3536 }
3537
3538 static const struct sky2_stat {
3539         char name[ETH_GSTRING_LEN];
3540         u16 offset;
3541 } sky2_stats[] = {
3542         { "tx_bytes",      GM_TXO_OK_HI },
3543         { "rx_bytes",      GM_RXO_OK_HI },
3544         { "tx_broadcast",  GM_TXF_BC_OK },
3545         { "rx_broadcast",  GM_RXF_BC_OK },
3546         { "tx_multicast",  GM_TXF_MC_OK },
3547         { "rx_multicast",  GM_RXF_MC_OK },
3548         { "tx_unicast",    GM_TXF_UC_OK },
3549         { "rx_unicast",    GM_RXF_UC_OK },
3550         { "tx_mac_pause",  GM_TXF_MPAUSE },
3551         { "rx_mac_pause",  GM_RXF_MPAUSE },
3552         { "collisions",    GM_TXF_COL },
3553         { "late_collision",GM_TXF_LAT_COL },
3554         { "aborted",       GM_TXF_ABO_COL },
3555         { "single_collisions", GM_TXF_SNG_COL },
3556         { "multi_collisions", GM_TXF_MUL_COL },
3557
3558         { "rx_short",      GM_RXF_SHT },
3559         { "rx_runt",       GM_RXE_FRAG },
3560         { "rx_64_byte_packets", GM_RXF_64B },
3561         { "rx_65_to_127_byte_packets", GM_RXF_127B },
3562         { "rx_128_to_255_byte_packets", GM_RXF_255B },
3563         { "rx_256_to_511_byte_packets", GM_RXF_511B },
3564         { "rx_512_to_1023_byte_packets", GM_RXF_1023B },
3565         { "rx_1024_to_1518_byte_packets", GM_RXF_1518B },
3566         { "rx_1518_to_max_byte_packets", GM_RXF_MAX_SZ },
3567         { "rx_too_long",   GM_RXF_LNG_ERR },
3568         { "rx_fifo_overflow", GM_RXE_FIFO_OV },
3569         { "rx_jabber",     GM_RXF_JAB_PKT },
3570         { "rx_fcs_error",   GM_RXF_FCS_ERR },
3571
3572         { "tx_64_byte_packets", GM_TXF_64B },
3573         { "tx_65_to_127_byte_packets", GM_TXF_127B },
3574         { "tx_128_to_255_byte_packets", GM_TXF_255B },
3575         { "tx_256_to_511_byte_packets", GM_TXF_511B },
3576         { "tx_512_to_1023_byte_packets", GM_TXF_1023B },
3577         { "tx_1024_to_1518_byte_packets", GM_TXF_1518B },
3578         { "tx_1519_to_max_byte_packets", GM_TXF_MAX_SZ },
3579         { "tx_fifo_underrun", GM_TXE_FIFO_UR },
3580 };
3581
3582 static u32 sky2_get_rx_csum(struct net_device *dev)
3583 {
3584         struct sky2_port *sky2 = netdev_priv(dev);
3585
3586         return !!(sky2->flags & SKY2_FLAG_RX_CHECKSUM);
3587 }
3588
3589 static int sky2_set_rx_csum(struct net_device *dev, u32 data)
3590 {
3591         struct sky2_port *sky2 = netdev_priv(dev);
3592
3593         if (data)
3594                 sky2->flags |= SKY2_FLAG_RX_CHECKSUM;
3595         else
3596                 sky2->flags &= ~SKY2_FLAG_RX_CHECKSUM;
3597
3598         sky2_write32(sky2->hw, Q_ADDR(rxqaddr[sky2->port], Q_CSR),
3599                      data ? BMU_ENA_RX_CHKSUM : BMU_DIS_RX_CHKSUM);
3600
3601         return 0;
3602 }
3603
3604 static u32 sky2_get_msglevel(struct net_device *netdev)
3605 {
3606         struct sky2_port *sky2 = netdev_priv(netdev);
3607         return sky2->msg_enable;
3608 }
3609
3610 static int sky2_nway_reset(struct net_device *dev)
3611 {
3612         struct sky2_port *sky2 = netdev_priv(dev);
3613
3614         if (!netif_running(dev) || !(sky2->flags & SKY2_FLAG_AUTO_SPEED))
3615                 return -EINVAL;
3616
3617         sky2_phy_reinit(sky2);
3618         sky2_set_multicast(dev);
3619
3620         return 0;
3621 }
3622
3623 static void sky2_phy_stats(struct sky2_port *sky2, u64 * data, unsigned count)
3624 {
3625         struct sky2_hw *hw = sky2->hw;
3626         unsigned port = sky2->port;
3627         int i;
3628
3629         data[0] = (u64) gma_read32(hw, port, GM_TXO_OK_HI) << 32
3630             | (u64) gma_read32(hw, port, GM_TXO_OK_LO);
3631         data[1] = (u64) gma_read32(hw, port, GM_RXO_OK_HI) << 32
3632             | (u64) gma_read32(hw, port, GM_RXO_OK_LO);
3633
3634         for (i = 2; i < count; i++)
3635                 data[i] = (u64) gma_read32(hw, port, sky2_stats[i].offset);
3636 }
3637
3638 static void sky2_set_msglevel(struct net_device *netdev, u32 value)
3639 {
3640         struct sky2_port *sky2 = netdev_priv(netdev);
3641         sky2->msg_enable = value;
3642 }
3643
3644 static int sky2_get_sset_count(struct net_device *dev, int sset)
3645 {
3646         switch (sset) {
3647         case ETH_SS_STATS:
3648                 return ARRAY_SIZE(sky2_stats);
3649         default:
3650                 return -EOPNOTSUPP;
3651         }
3652 }
3653
3654 static void sky2_get_ethtool_stats(struct net_device *dev,
3655                                    struct ethtool_stats *stats, u64 * data)
3656 {
3657         struct sky2_port *sky2 = netdev_priv(dev);
3658
3659         sky2_phy_stats(sky2, data, ARRAY_SIZE(sky2_stats));
3660 }
3661
3662 static void sky2_get_strings(struct net_device *dev, u32 stringset, u8 * data)
3663 {
3664         int i;
3665
3666         switch (stringset) {
3667         case ETH_SS_STATS:
3668                 for (i = 0; i < ARRAY_SIZE(sky2_stats); i++)
3669                         memcpy(data + i * ETH_GSTRING_LEN,
3670                                sky2_stats[i].name, ETH_GSTRING_LEN);
3671                 break;
3672         }
3673 }
3674
3675 static int sky2_set_mac_address(struct net_device *dev, void *p)
3676 {
3677         struct sky2_port *sky2 = netdev_priv(dev);
3678         struct sky2_hw *hw = sky2->hw;
3679         unsigned port = sky2->port;
3680         const struct sockaddr *addr = p;
3681
3682         if (!is_valid_ether_addr(addr->sa_data))
3683                 return -EADDRNOTAVAIL;
3684
3685         memcpy(dev->dev_addr, addr->sa_data, ETH_ALEN);
3686         memcpy_toio(hw->regs + B2_MAC_1 + port * 8,
3687                     dev->dev_addr, ETH_ALEN);
3688         memcpy_toio(hw->regs + B2_MAC_2 + port * 8,
3689                     dev->dev_addr, ETH_ALEN);
3690
3691         /* virtual address for data */
3692         gma_set_addr(hw, port, GM_SRC_ADDR_2L, dev->dev_addr);
3693
3694         /* physical address: used for pause frames */
3695         gma_set_addr(hw, port, GM_SRC_ADDR_1L, dev->dev_addr);
3696
3697         return 0;
3698 }
3699
3700 static inline void sky2_add_filter(u8 filter[8], const u8 *addr)
3701 {
3702         u32 bit;
3703
3704         bit = ether_crc(ETH_ALEN, addr) & 63;
3705         filter[bit >> 3] |= 1 << (bit & 7);
3706 }
3707
3708 static void sky2_set_multicast(struct net_device *dev)
3709 {
3710         struct sky2_port *sky2 = netdev_priv(dev);
3711         struct sky2_hw *hw = sky2->hw;
3712         unsigned port = sky2->port;
3713         struct netdev_hw_addr *ha;
3714         u16 reg;
3715         u8 filter[8];
3716         int rx_pause;
3717         static const u8 pause_mc_addr[ETH_ALEN] = { 0x1, 0x80, 0xc2, 0x0, 0x0, 0x1 };
3718
3719         rx_pause = (sky2->flow_status == FC_RX || sky2->flow_status == FC_BOTH);
3720         memset(filter, 0, sizeof(filter));
3721
3722         reg = gma_read16(hw, port, GM_RX_CTRL);
3723         reg |= GM_RXCR_UCF_ENA;
3724
3725         if (dev->flags & IFF_PROMISC)   /* promiscuous */
3726                 reg &= ~(GM_RXCR_UCF_ENA | GM_RXCR_MCF_ENA);
3727         else if (dev->flags & IFF_ALLMULTI)
3728                 memset(filter, 0xff, sizeof(filter));
3729         else if (netdev_mc_empty(dev) && !rx_pause)
3730                 reg &= ~GM_RXCR_MCF_ENA;
3731         else {
3732                 reg |= GM_RXCR_MCF_ENA;
3733
3734                 if (rx_pause)
3735                         sky2_add_filter(filter, pause_mc_addr);
3736
3737                 netdev_for_each_mc_addr(ha, dev)
3738                         sky2_add_filter(filter, ha->addr);
3739         }
3740
3741         gma_write16(hw, port, GM_MC_ADDR_H1,
3742                     (u16) filter[0] | ((u16) filter[1] << 8));
3743         gma_write16(hw, port, GM_MC_ADDR_H2,
3744                     (u16) filter[2] | ((u16) filter[3] << 8));
3745         gma_write16(hw, port, GM_MC_ADDR_H3,
3746                     (u16) filter[4] | ((u16) filter[5] << 8));
3747         gma_write16(hw, port, GM_MC_ADDR_H4,
3748                     (u16) filter[6] | ((u16) filter[7] << 8));
3749
3750         gma_write16(hw, port, GM_RX_CTRL, reg);
3751 }
3752
3753 /* Can have one global because blinking is controlled by
3754  * ethtool and that is always under RTNL mutex
3755  */
3756 static void sky2_led(struct sky2_port *sky2, enum led_mode mode)
3757 {
3758         struct sky2_hw *hw = sky2->hw;
3759         unsigned port = sky2->port;
3760
3761         spin_lock_bh(&sky2->phy_lock);
3762         if (hw->chip_id == CHIP_ID_YUKON_EC_U ||
3763             hw->chip_id == CHIP_ID_YUKON_EX ||
3764             hw->chip_id == CHIP_ID_YUKON_SUPR) {
3765                 u16 pg;
3766                 pg = gm_phy_read(hw, port, PHY_MARV_EXT_ADR);
3767                 gm_phy_write(hw, port, PHY_MARV_EXT_ADR, 3);
3768
3769                 switch (mode) {
3770                 case MO_LED_OFF:
3771                         gm_phy_write(hw, port, PHY_MARV_PHY_CTRL,
3772                                      PHY_M_LEDC_LOS_CTRL(8) |
3773                                      PHY_M_LEDC_INIT_CTRL(8) |
3774                                      PHY_M_LEDC_STA1_CTRL(8) |
3775                                      PHY_M_LEDC_STA0_CTRL(8));
3776                         break;
3777                 case MO_LED_ON:
3778                         gm_phy_write(hw, port, PHY_MARV_PHY_CTRL,
3779                                      PHY_M_LEDC_LOS_CTRL(9) |
3780                                      PHY_M_LEDC_INIT_CTRL(9) |
3781                                      PHY_M_LEDC_STA1_CTRL(9) |
3782                                      PHY_M_LEDC_STA0_CTRL(9));
3783                         break;
3784                 case MO_LED_BLINK:
3785                         gm_phy_write(hw, port, PHY_MARV_PHY_CTRL,
3786                                      PHY_M_LEDC_LOS_CTRL(0xa) |
3787                                      PHY_M_LEDC_INIT_CTRL(0xa) |
3788                                      PHY_M_LEDC_STA1_CTRL(0xa) |
3789                                      PHY_M_LEDC_STA0_CTRL(0xa));
3790                         break;
3791                 case MO_LED_NORM:
3792                         gm_phy_write(hw, port, PHY_MARV_PHY_CTRL,
3793                                      PHY_M_LEDC_LOS_CTRL(1) |
3794                                      PHY_M_LEDC_INIT_CTRL(8) |
3795                                      PHY_M_LEDC_STA1_CTRL(7) |
3796                                      PHY_M_LEDC_STA0_CTRL(7));
3797                 }
3798
3799                 gm_phy_write(hw, port, PHY_MARV_EXT_ADR, pg);
3800         } else
3801                 gm_phy_write(hw, port, PHY_MARV_LED_OVER,
3802                                      PHY_M_LED_MO_DUP(mode) |
3803                                      PHY_M_LED_MO_10(mode) |
3804                                      PHY_M_LED_MO_100(mode) |
3805                                      PHY_M_LED_MO_1000(mode) |
3806                                      PHY_M_LED_MO_RX(mode) |
3807                                      PHY_M_LED_MO_TX(mode));
3808
3809         spin_unlock_bh(&sky2->phy_lock);
3810 }
3811
3812 /* blink LED's for finding board */
3813 static int sky2_phys_id(struct net_device *dev, u32 data)
3814 {
3815         struct sky2_port *sky2 = netdev_priv(dev);
3816         unsigned int i;
3817
3818         if (data == 0)
3819                 data = UINT_MAX;
3820
3821         for (i = 0; i < data; i++) {
3822                 sky2_led(sky2, MO_LED_ON);
3823                 if (msleep_interruptible(500))
3824                         break;
3825                 sky2_led(sky2, MO_LED_OFF);
3826                 if (msleep_interruptible(500))
3827                         break;
3828         }
3829         sky2_led(sky2, MO_LED_NORM);
3830
3831         return 0;
3832 }
3833
3834 static void sky2_get_pauseparam(struct net_device *dev,
3835                                 struct ethtool_pauseparam *ecmd)
3836 {
3837         struct sky2_port *sky2 = netdev_priv(dev);
3838
3839         switch (sky2->flow_mode) {
3840         case FC_NONE:
3841                 ecmd->tx_pause = ecmd->rx_pause = 0;
3842                 break;
3843         case FC_TX:
3844                 ecmd->tx_pause = 1, ecmd->rx_pause = 0;
3845                 break;
3846         case FC_RX:
3847                 ecmd->tx_pause = 0, ecmd->rx_pause = 1;
3848                 break;
3849         case FC_BOTH:
3850                 ecmd->tx_pause = ecmd->rx_pause = 1;
3851         }
3852
3853         ecmd->autoneg = (sky2->flags & SKY2_FLAG_AUTO_PAUSE)
3854                 ? AUTONEG_ENABLE : AUTONEG_DISABLE;
3855 }
3856
3857 static int sky2_set_pauseparam(struct net_device *dev,
3858                                struct ethtool_pauseparam *ecmd)
3859 {
3860         struct sky2_port *sky2 = netdev_priv(dev);
3861
3862         if (ecmd->autoneg == AUTONEG_ENABLE)
3863                 sky2->flags |= SKY2_FLAG_AUTO_PAUSE;
3864         else
3865                 sky2->flags &= ~SKY2_FLAG_AUTO_PAUSE;
3866
3867         sky2->flow_mode = sky2_flow(ecmd->rx_pause, ecmd->tx_pause);
3868
3869         if (netif_running(dev))
3870                 sky2_phy_reinit(sky2);
3871
3872         return 0;
3873 }
3874
3875 static int sky2_get_coalesce(struct net_device *dev,
3876                              struct ethtool_coalesce *ecmd)
3877 {
3878         struct sky2_port *sky2 = netdev_priv(dev);
3879         struct sky2_hw *hw = sky2->hw;
3880
3881         if (sky2_read8(hw, STAT_TX_TIMER_CTRL) == TIM_STOP)
3882                 ecmd->tx_coalesce_usecs = 0;
3883         else {
3884                 u32 clks = sky2_read32(hw, STAT_TX_TIMER_INI);
3885                 ecmd->tx_coalesce_usecs = sky2_clk2us(hw, clks);
3886         }
3887         ecmd->tx_max_coalesced_frames = sky2_read16(hw, STAT_TX_IDX_TH);
3888
3889         if (sky2_read8(hw, STAT_LEV_TIMER_CTRL) == TIM_STOP)
3890                 ecmd->rx_coalesce_usecs = 0;
3891         else {
3892                 u32 clks = sky2_read32(hw, STAT_LEV_TIMER_INI);
3893                 ecmd->rx_coalesce_usecs = sky2_clk2us(hw, clks);
3894         }
3895         ecmd->rx_max_coalesced_frames = sky2_read8(hw, STAT_FIFO_WM);
3896
3897         if (sky2_read8(hw, STAT_ISR_TIMER_CTRL) == TIM_STOP)
3898                 ecmd->rx_coalesce_usecs_irq = 0;
3899         else {
3900                 u32 clks = sky2_read32(hw, STAT_ISR_TIMER_INI);
3901                 ecmd->rx_coalesce_usecs_irq = sky2_clk2us(hw, clks);
3902         }
3903
3904         ecmd->rx_max_coalesced_frames_irq = sky2_read8(hw, STAT_FIFO_ISR_WM);
3905
3906         return 0;
3907 }
3908
3909 /* Note: this affect both ports */
3910 static int sky2_set_coalesce(struct net_device *dev,
3911                              struct ethtool_coalesce *ecmd)
3912 {
3913         struct sky2_port *sky2 = netdev_priv(dev);
3914         struct sky2_hw *hw = sky2->hw;
3915         const u32 tmax = sky2_clk2us(hw, 0x0ffffff);
3916
3917         if (ecmd->tx_coalesce_usecs > tmax ||
3918             ecmd->rx_coalesce_usecs > tmax ||
3919             ecmd->rx_coalesce_usecs_irq > tmax)
3920                 return -EINVAL;
3921
3922         if (ecmd->tx_max_coalesced_frames >= sky2->tx_ring_size-1)
3923                 return -EINVAL;
3924         if (ecmd->rx_max_coalesced_frames > RX_MAX_PENDING)
3925                 return -EINVAL;
3926         if (ecmd->rx_max_coalesced_frames_irq > RX_MAX_PENDING)
3927                 return -EINVAL;
3928
3929         if (ecmd->tx_coalesce_usecs == 0)
3930                 sky2_write8(hw, STAT_TX_TIMER_CTRL, TIM_STOP);
3931         else {
3932                 sky2_write32(hw, STAT_TX_TIMER_INI,
3933                              sky2_us2clk(hw, ecmd->tx_coalesce_usecs));
3934                 sky2_write8(hw, STAT_TX_TIMER_CTRL, TIM_START);
3935         }
3936         sky2_write16(hw, STAT_TX_IDX_TH, ecmd->tx_max_coalesced_frames);
3937
3938         if (ecmd->rx_coalesce_usecs == 0)
3939                 sky2_write8(hw, STAT_LEV_TIMER_CTRL, TIM_STOP);
3940         else {
3941                 sky2_write32(hw, STAT_LEV_TIMER_INI,
3942                              sky2_us2clk(hw, ecmd->rx_coalesce_usecs));
3943                 sky2_write8(hw, STAT_LEV_TIMER_CTRL, TIM_START);
3944         }
3945         sky2_write8(hw, STAT_FIFO_WM, ecmd->rx_max_coalesced_frames);
3946
3947         if (ecmd->rx_coalesce_usecs_irq == 0)
3948                 sky2_write8(hw, STAT_ISR_TIMER_CTRL, TIM_STOP);
3949         else {
3950                 sky2_write32(hw, STAT_ISR_TIMER_INI,
3951                              sky2_us2clk(hw, ecmd->rx_coalesce_usecs_irq));
3952                 sky2_write8(hw, STAT_ISR_TIMER_CTRL, TIM_START);
3953         }
3954         sky2_write8(hw, STAT_FIFO_ISR_WM, ecmd->rx_max_coalesced_frames_irq);
3955         return 0;
3956 }
3957
3958 static void sky2_get_ringparam(struct net_device *dev,
3959                                struct ethtool_ringparam *ering)
3960 {
3961         struct sky2_port *sky2 = netdev_priv(dev);
3962
3963         ering->rx_max_pending = RX_MAX_PENDING;
3964         ering->rx_mini_max_pending = 0;
3965         ering->rx_jumbo_max_pending = 0;
3966         ering->tx_max_pending = TX_MAX_PENDING;
3967
3968         ering->rx_pending = sky2->rx_pending;
3969         ering->rx_mini_pending = 0;
3970         ering->rx_jumbo_pending = 0;
3971         ering->tx_pending = sky2->tx_pending;
3972 }
3973
3974 static int sky2_set_ringparam(struct net_device *dev,
3975                               struct ethtool_ringparam *ering)
3976 {
3977         struct sky2_port *sky2 = netdev_priv(dev);
3978
3979         if (ering->rx_pending > RX_MAX_PENDING ||
3980             ering->rx_pending < 8 ||
3981             ering->tx_pending < TX_MIN_PENDING ||
3982             ering->tx_pending > TX_MAX_PENDING)
3983                 return -EINVAL;
3984
3985         sky2_detach(dev);
3986
3987         sky2->rx_pending = ering->rx_pending;
3988         sky2->tx_pending = ering->tx_pending;
3989         sky2->tx_ring_size = roundup_pow_of_two(sky2->tx_pending+1);
3990
3991         return sky2_reattach(dev);
3992 }
3993
3994 static int sky2_get_regs_len(struct net_device *dev)
3995 {
3996         return 0x4000;
3997 }
3998
3999 static int sky2_reg_access_ok(struct sky2_hw *hw, unsigned int b)
4000 {
4001         /* This complicated switch statement is to make sure and
4002          * only access regions that are unreserved.
4003          * Some blocks are only valid on dual port cards.
4004          */
4005         switch (b) {
4006         /* second port */
4007         case 5:         /* Tx Arbiter 2 */
4008         case 9:         /* RX2 */
4009         case 14 ... 15: /* TX2 */
4010         case 17: case 19: /* Ram Buffer 2 */
4011         case 22 ... 23: /* Tx Ram Buffer 2 */
4012         case 25:        /* Rx MAC Fifo 1 */
4013         case 27:        /* Tx MAC Fifo 2 */
4014         case 31:        /* GPHY 2 */
4015         case 40 ... 47: /* Pattern Ram 2 */
4016         case 52: case 54: /* TCP Segmentation 2 */
4017         case 112 ... 116: /* GMAC 2 */
4018                 return hw->ports > 1;
4019
4020         case 0:         /* Control */
4021         case 2:         /* Mac address */
4022         case 4:         /* Tx Arbiter 1 */
4023         case 7:         /* PCI express reg */
4024         case 8:         /* RX1 */
4025         case 12 ... 13: /* TX1 */
4026         case 16: case 18:/* Rx Ram Buffer 1 */
4027         case 20 ... 21: /* Tx Ram Buffer 1 */
4028         case 24:        /* Rx MAC Fifo 1 */
4029         case 26:        /* Tx MAC Fifo 1 */
4030         case 28 ... 29: /* Descriptor and status unit */
4031         case 30:        /* GPHY 1*/
4032         case 32 ... 39: /* Pattern Ram 1 */
4033         case 48: case 50: /* TCP Segmentation 1 */
4034         case 56 ... 60: /* PCI space */
4035         case 80 ... 84: /* GMAC 1 */
4036                 return 1;
4037
4038         default:
4039                 return 0;
4040         }
4041 }
4042
4043 /*
4044  * Returns copy of control register region
4045  * Note: ethtool_get_regs always provides full size (16k) buffer
4046  */
4047 static void sky2_get_regs(struct net_device *dev, struct ethtool_regs *regs,
4048                           void *p)
4049 {
4050         const struct sky2_port *sky2 = netdev_priv(dev);
4051         const void __iomem *io = sky2->hw->regs;
4052         unsigned int b;
4053
4054         regs->version = 1;
4055
4056         for (b = 0; b < 128; b++) {
4057                 /* skip poisonous diagnostic ram region in block 3 */
4058                 if (b == 3)
4059                         memcpy_fromio(p + 0x10, io + 0x10, 128 - 0x10);
4060                 else if (sky2_reg_access_ok(sky2->hw, b))
4061                         memcpy_fromio(p, io, 128);
4062                 else
4063                         memset(p, 0, 128);
4064
4065                 p += 128;
4066                 io += 128;
4067         }
4068 }
4069
4070 /* In order to do Jumbo packets on these chips, need to turn off the
4071  * transmit store/forward. Therefore checksum offload won't work.
4072  */
4073 static int no_tx_offload(struct net_device *dev)
4074 {
4075         const struct sky2_port *sky2 = netdev_priv(dev);
4076         const struct sky2_hw *hw = sky2->hw;
4077
4078         return dev->mtu > ETH_DATA_LEN && hw->chip_id == CHIP_ID_YUKON_EC_U;
4079 }
4080
4081 static int sky2_set_tx_csum(struct net_device *dev, u32 data)
4082 {
4083         if (data && no_tx_offload(dev))
4084                 return -EINVAL;
4085
4086         return ethtool_op_set_tx_csum(dev, data);
4087 }
4088
4089
4090 static int sky2_set_tso(struct net_device *dev, u32 data)
4091 {
4092         if (data && no_tx_offload(dev))
4093                 return -EINVAL;
4094
4095         return ethtool_op_set_tso(dev, data);
4096 }
4097
4098 static int sky2_get_eeprom_len(struct net_device *dev)
4099 {
4100         struct sky2_port *sky2 = netdev_priv(dev);
4101         struct sky2_hw *hw = sky2->hw;
4102         u16 reg2;
4103
4104         reg2 = sky2_pci_read16(hw, PCI_DEV_REG2);
4105         return 1 << ( ((reg2 & PCI_VPD_ROM_SZ) >> 14) + 8);
4106 }
4107
4108 static int sky2_vpd_wait(const struct sky2_hw *hw, int cap, u16 busy)
4109 {
4110         unsigned long start = jiffies;
4111
4112         while ( (sky2_pci_read16(hw, cap + PCI_VPD_ADDR) & PCI_VPD_ADDR_F) == busy) {
4113                 /* Can take up to 10.6 ms for write */
4114                 if (time_after(jiffies, start + HZ/4)) {
4115                         dev_err(&hw->pdev->dev, "VPD cycle timed out\n");
4116                         return -ETIMEDOUT;
4117                 }
4118                 mdelay(1);
4119         }
4120
4121         return 0;
4122 }
4123
4124 static int sky2_vpd_read(struct sky2_hw *hw, int cap, void *data,
4125                          u16 offset, size_t length)
4126 {
4127         int rc = 0;
4128
4129         while (length > 0) {
4130                 u32 val;
4131
4132                 sky2_pci_write16(hw, cap + PCI_VPD_ADDR, offset);
4133                 rc = sky2_vpd_wait(hw, cap, 0);
4134                 if (rc)
4135                         break;
4136
4137                 val = sky2_pci_read32(hw, cap + PCI_VPD_DATA);
4138
4139                 memcpy(data, &val, min(sizeof(val), length));
4140                 offset += sizeof(u32);
4141                 data += sizeof(u32);
4142                 length -= sizeof(u32);
4143         }
4144
4145         return rc;
4146 }
4147
4148 static int sky2_vpd_write(struct sky2_hw *hw, int cap, const void *data,
4149                           u16 offset, unsigned int length)
4150 {
4151         unsigned int i;
4152         int rc = 0;
4153
4154         for (i = 0; i < length; i += sizeof(u32)) {
4155                 u32 val = *(u32 *)(data + i);
4156
4157                 sky2_pci_write32(hw, cap + PCI_VPD_DATA, val);
4158                 sky2_pci_write32(hw, cap + PCI_VPD_ADDR, offset | PCI_VPD_ADDR_F);
4159
4160                 rc = sky2_vpd_wait(hw, cap, PCI_VPD_ADDR_F);
4161                 if (rc)
4162                         break;
4163         }
4164         return rc;
4165 }
4166
4167 static int sky2_get_eeprom(struct net_device *dev, struct ethtool_eeprom *eeprom,
4168                            u8 *data)
4169 {
4170         struct sky2_port *sky2 = netdev_priv(dev);
4171         int cap = pci_find_capability(sky2->hw->pdev, PCI_CAP_ID_VPD);
4172
4173         if (!cap)
4174                 return -EINVAL;
4175
4176         eeprom->magic = SKY2_EEPROM_MAGIC;
4177
4178         return sky2_vpd_read(sky2->hw, cap, data, eeprom->offset, eeprom->len);
4179 }
4180
4181 static int sky2_set_eeprom(struct net_device *dev, struct ethtool_eeprom *eeprom,
4182                            u8 *data)
4183 {
4184         struct sky2_port *sky2 = netdev_priv(dev);
4185         int cap = pci_find_capability(sky2->hw->pdev, PCI_CAP_ID_VPD);
4186
4187         if (!cap)
4188                 return -EINVAL;
4189
4190         if (eeprom->magic != SKY2_EEPROM_MAGIC)
4191                 return -EINVAL;
4192
4193         /* Partial writes not supported */
4194         if ((eeprom->offset & 3) || (eeprom->len & 3))
4195                 return -EINVAL;
4196
4197         return sky2_vpd_write(sky2->hw, cap, data, eeprom->offset, eeprom->len);
4198 }
4199
4200 static int sky2_set_flags(struct net_device *dev, u32 data)
4201 {
4202         struct sky2_port *sky2 = netdev_priv(dev);
4203         u32 supported =
4204                 (sky2->hw->flags & SKY2_HW_RSS_BROKEN) ? 0 : ETH_FLAG_RXHASH;
4205         int rc;
4206
4207         rc = ethtool_op_set_flags(dev, data, supported);
4208         if (rc)
4209                 return rc;
4210
4211         rx_set_rss(dev);
4212
4213         return 0;
4214 }
4215
4216 static const struct ethtool_ops sky2_ethtool_ops = {
4217         .get_settings   = sky2_get_settings,
4218         .set_settings   = sky2_set_settings,
4219         .get_drvinfo    = sky2_get_drvinfo,
4220         .get_wol        = sky2_get_wol,
4221         .set_wol        = sky2_set_wol,
4222         .get_msglevel   = sky2_get_msglevel,
4223         .set_msglevel   = sky2_set_msglevel,
4224         .nway_reset     = sky2_nway_reset,
4225         .get_regs_len   = sky2_get_regs_len,
4226         .get_regs       = sky2_get_regs,
4227         .get_link       = ethtool_op_get_link,
4228         .get_eeprom_len = sky2_get_eeprom_len,
4229         .get_eeprom     = sky2_get_eeprom,
4230         .set_eeprom     = sky2_set_eeprom,
4231         .set_sg         = ethtool_op_set_sg,
4232         .set_tx_csum    = sky2_set_tx_csum,
4233         .set_tso        = sky2_set_tso,
4234         .get_rx_csum    = sky2_get_rx_csum,
4235         .set_rx_csum    = sky2_set_rx_csum,
4236         .get_strings    = sky2_get_strings,
4237         .get_coalesce   = sky2_get_coalesce,
4238         .set_coalesce   = sky2_set_coalesce,
4239         .get_ringparam  = sky2_get_ringparam,
4240         .set_ringparam  = sky2_set_ringparam,
4241         .get_pauseparam = sky2_get_pauseparam,
4242         .set_pauseparam = sky2_set_pauseparam,
4243         .phys_id        = sky2_phys_id,
4244         .get_sset_count = sky2_get_sset_count,
4245         .get_ethtool_stats = sky2_get_ethtool_stats,
4246         .set_flags      = sky2_set_flags,
4247 };
4248
4249 #ifdef CONFIG_SKY2_DEBUG
4250
4251 static struct dentry *sky2_debug;
4252
4253
4254 /*
4255  * Read and parse the first part of Vital Product Data
4256  */
4257 #define VPD_SIZE        128
4258 #define VPD_MAGIC       0x82
4259
4260 static const struct vpd_tag {
4261         char tag[2];
4262         char *label;
4263 } vpd_tags[] = {
4264         { "PN", "Part Number" },
4265         { "EC", "Engineering Level" },
4266         { "MN", "Manufacturer" },
4267         { "SN", "Serial Number" },
4268         { "YA", "Asset Tag" },
4269         { "VL", "First Error Log Message" },
4270         { "VF", "Second Error Log Message" },
4271         { "VB", "Boot Agent ROM Configuration" },
4272         { "VE", "EFI UNDI Configuration" },
4273 };
4274
4275 static void sky2_show_vpd(struct seq_file *seq, struct sky2_hw *hw)
4276 {
4277         size_t vpd_size;
4278         loff_t offs;
4279         u8 len;
4280         unsigned char *buf;
4281         u16 reg2;
4282
4283         reg2 = sky2_pci_read16(hw, PCI_DEV_REG2);
4284         vpd_size = 1 << ( ((reg2 & PCI_VPD_ROM_SZ) >> 14) + 8);
4285
4286         seq_printf(seq, "%s Product Data\n", pci_name(hw->pdev));
4287         buf = kmalloc(vpd_size, GFP_KERNEL);
4288         if (!buf) {
4289                 seq_puts(seq, "no memory!\n");
4290                 return;
4291         }
4292
4293         if (pci_read_vpd(hw->pdev, 0, vpd_size, buf) < 0) {
4294                 seq_puts(seq, "VPD read failed\n");
4295                 goto out;
4296         }
4297
4298         if (buf[0] != VPD_MAGIC) {
4299                 seq_printf(seq, "VPD tag mismatch: %#x\n", buf[0]);
4300                 goto out;
4301         }
4302         len = buf[1];
4303         if (len == 0 || len > vpd_size - 4) {
4304                 seq_printf(seq, "Invalid id length: %d\n", len);
4305                 goto out;
4306         }
4307
4308         seq_printf(seq, "%.*s\n", len, buf + 3);
4309         offs = len + 3;
4310
4311         while (offs < vpd_size - 4) {
4312                 int i;
4313
4314                 if (!memcmp("RW", buf + offs, 2))       /* end marker */
4315                         break;
4316                 len = buf[offs + 2];
4317                 if (offs + len + 3 >= vpd_size)
4318                         break;
4319
4320                 for (i = 0; i < ARRAY_SIZE(vpd_tags); i++) {
4321                         if (!memcmp(vpd_tags[i].tag, buf + offs, 2)) {
4322                                 seq_printf(seq, " %s: %.*s\n",
4323                                            vpd_tags[i].label, len, buf + offs + 3);
4324                                 break;
4325                         }
4326                 }
4327                 offs += len + 3;
4328         }
4329 out:
4330         kfree(buf);
4331 }
4332
4333 static int sky2_debug_show(struct seq_file *seq, void *v)
4334 {
4335         struct net_device *dev = seq->private;
4336         const struct sky2_port *sky2 = netdev_priv(dev);
4337         struct sky2_hw *hw = sky2->hw;
4338         unsigned port = sky2->port;
4339         unsigned idx, last;
4340         int sop;
4341
4342         sky2_show_vpd(seq, hw);
4343
4344         seq_printf(seq, "\nIRQ src=%x mask=%x control=%x\n",
4345                    sky2_read32(hw, B0_ISRC),
4346                    sky2_read32(hw, B0_IMSK),
4347                    sky2_read32(hw, B0_Y2_SP_ICR));
4348
4349         if (!netif_running(dev)) {
4350                 seq_printf(seq, "network not running\n");
4351                 return 0;
4352         }
4353
4354         napi_disable(&hw->napi);
4355         last = sky2_read16(hw, STAT_PUT_IDX);
4356
4357         seq_printf(seq, "Status ring %u\n", hw->st_size);
4358         if (hw->st_idx == last)
4359                 seq_puts(seq, "Status ring (empty)\n");
4360         else {
4361                 seq_puts(seq, "Status ring\n");
4362                 for (idx = hw->st_idx; idx != last && idx < hw->st_size;
4363                      idx = RING_NEXT(idx, hw->st_size)) {
4364                         const struct sky2_status_le *le = hw->st_le + idx;
4365                         seq_printf(seq, "[%d] %#x %d %#x\n",
4366                                    idx, le->opcode, le->length, le->status);
4367                 }
4368                 seq_puts(seq, "\n");
4369         }
4370
4371         seq_printf(seq, "Tx ring pending=%u...%u report=%d done=%d\n",
4372                    sky2->tx_cons, sky2->tx_prod,
4373                    sky2_read16(hw, port == 0 ? STAT_TXA1_RIDX : STAT_TXA2_RIDX),
4374                    sky2_read16(hw, Q_ADDR(txqaddr[port], Q_DONE)));
4375
4376         /* Dump contents of tx ring */
4377         sop = 1;
4378         for (idx = sky2->tx_next; idx != sky2->tx_prod && idx < sky2->tx_ring_size;
4379              idx = RING_NEXT(idx, sky2->tx_ring_size)) {
4380                 const struct sky2_tx_le *le = sky2->tx_le + idx;
4381                 u32 a = le32_to_cpu(le->addr);
4382
4383                 if (sop)
4384                         seq_printf(seq, "%u:", idx);
4385                 sop = 0;
4386
4387                 switch (le->opcode & ~HW_OWNER) {
4388                 case OP_ADDR64:
4389                         seq_printf(seq, " %#x:", a);
4390                         break;
4391                 case OP_LRGLEN:
4392                         seq_printf(seq, " mtu=%d", a);
4393                         break;
4394                 case OP_VLAN:
4395                         seq_printf(seq, " vlan=%d", be16_to_cpu(le->length));
4396                         break;
4397                 case OP_TCPLISW:
4398                         seq_printf(seq, " csum=%#x", a);
4399                         break;
4400                 case OP_LARGESEND:
4401                         seq_printf(seq, " tso=%#x(%d)", a, le16_to_cpu(le->length));
4402                         break;
4403                 case OP_PACKET:
4404                         seq_printf(seq, " %#x(%d)", a, le16_to_cpu(le->length));
4405                         break;
4406                 case OP_BUFFER:
4407                         seq_printf(seq, " frag=%#x(%d)", a, le16_to_cpu(le->length));
4408                         break;
4409                 default:
4410                         seq_printf(seq, " op=%#x,%#x(%d)", le->opcode,
4411                                    a, le16_to_cpu(le->length));
4412                 }
4413
4414                 if (le->ctrl & EOP) {
4415                         seq_putc(seq, '\n');
4416                         sop = 1;
4417                 }
4418         }
4419
4420         seq_printf(seq, "\nRx ring hw get=%d put=%d last=%d\n",
4421                    sky2_read16(hw, Y2_QADDR(rxqaddr[port], PREF_UNIT_GET_IDX)),
4422                    sky2_read16(hw, Y2_QADDR(rxqaddr[port], PREF_UNIT_PUT_IDX)),
4423                    sky2_read16(hw, Y2_QADDR(rxqaddr[port], PREF_UNIT_LAST_IDX)));
4424
4425         sky2_read32(hw, B0_Y2_SP_LISR);
4426         napi_enable(&hw->napi);
4427         return 0;
4428 }
4429
4430 static int sky2_debug_open(struct inode *inode, struct file *file)
4431 {
4432         return single_open(file, sky2_debug_show, inode->i_private);
4433 }
4434
4435 static const struct file_operations sky2_debug_fops = {
4436         .owner          = THIS_MODULE,
4437         .open           = sky2_debug_open,
4438         .read           = seq_read,
4439         .llseek         = seq_lseek,
4440         .release        = single_release,
4441 };
4442
4443 /*
4444  * Use network device events to create/remove/rename
4445  * debugfs file entries
4446  */
4447 static int sky2_device_event(struct notifier_block *unused,
4448                              unsigned long event, void *ptr)
4449 {
4450         struct net_device *dev = ptr;
4451         struct sky2_port *sky2 = netdev_priv(dev);
4452
4453         if (dev->netdev_ops->ndo_open != sky2_up || !sky2_debug)
4454                 return NOTIFY_DONE;
4455
4456         switch (event) {
4457         case NETDEV_CHANGENAME:
4458                 if (sky2->debugfs) {
4459                         sky2->debugfs = debugfs_rename(sky2_debug, sky2->debugfs,
4460                                                        sky2_debug, dev->name);
4461                 }
4462                 break;
4463
4464         case NETDEV_GOING_DOWN:
4465                 if (sky2->debugfs) {
4466                         netdev_printk(KERN_DEBUG, dev, "remove debugfs\n");
4467                         debugfs_remove(sky2->debugfs);
4468                         sky2->debugfs = NULL;
4469                 }
4470                 break;
4471
4472         case NETDEV_UP:
4473                 sky2->debugfs = debugfs_create_file(dev->name, S_IRUGO,
4474                                                     sky2_debug, dev,
4475                                                     &sky2_debug_fops);
4476                 if (IS_ERR(sky2->debugfs))
4477                         sky2->debugfs = NULL;
4478         }
4479
4480         return NOTIFY_DONE;
4481 }
4482
4483 static struct notifier_block sky2_notifier = {
4484         .notifier_call = sky2_device_event,
4485 };
4486
4487
4488 static __init void sky2_debug_init(void)
4489 {
4490         struct dentry *ent;
4491
4492         ent = debugfs_create_dir("sky2", NULL);
4493         if (!ent || IS_ERR(ent))
4494                 return;
4495
4496         sky2_debug = ent;
4497         register_netdevice_notifier(&sky2_notifier);
4498 }
4499
4500 static __exit void sky2_debug_cleanup(void)
4501 {
4502         if (sky2_debug) {
4503                 unregister_netdevice_notifier(&sky2_notifier);
4504                 debugfs_remove(sky2_debug);
4505                 sky2_debug = NULL;
4506         }
4507 }
4508
4509 #else
4510 #define sky2_debug_init()
4511 #define sky2_debug_cleanup()
4512 #endif
4513
4514 /* Two copies of network device operations to handle special case of
4515    not allowing netpoll on second port */
4516 static const struct net_device_ops sky2_netdev_ops[2] = {
4517   {
4518         .ndo_open               = sky2_up,
4519         .ndo_stop               = sky2_down,
4520         .ndo_start_xmit         = sky2_xmit_frame,
4521         .ndo_do_ioctl           = sky2_ioctl,
4522         .ndo_validate_addr      = eth_validate_addr,
4523         .ndo_set_mac_address    = sky2_set_mac_address,
4524         .ndo_set_multicast_list = sky2_set_multicast,
4525         .ndo_change_mtu         = sky2_change_mtu,
4526         .ndo_tx_timeout         = sky2_tx_timeout,
4527 #ifdef SKY2_VLAN_TAG_USED
4528         .ndo_vlan_rx_register   = sky2_vlan_rx_register,
4529 #endif
4530 #ifdef CONFIG_NET_POLL_CONTROLLER
4531         .ndo_poll_controller    = sky2_netpoll,
4532 #endif
4533   },
4534   {
4535         .ndo_open               = sky2_up,
4536         .ndo_stop               = sky2_down,
4537         .ndo_start_xmit         = sky2_xmit_frame,
4538         .ndo_do_ioctl           = sky2_ioctl,
4539         .ndo_validate_addr      = eth_validate_addr,
4540         .ndo_set_mac_address    = sky2_set_mac_address,
4541         .ndo_set_multicast_list = sky2_set_multicast,
4542         .ndo_change_mtu         = sky2_change_mtu,
4543         .ndo_tx_timeout         = sky2_tx_timeout,
4544 #ifdef SKY2_VLAN_TAG_USED
4545         .ndo_vlan_rx_register   = sky2_vlan_rx_register,
4546 #endif
4547   },
4548 };
4549
4550 /* Initialize network device */
4551 static __devinit struct net_device *sky2_init_netdev(struct sky2_hw *hw,
4552                                                      unsigned port,
4553                                                      int highmem, int wol)
4554 {
4555         struct sky2_port *sky2;
4556         struct net_device *dev = alloc_etherdev(sizeof(*sky2));
4557
4558         if (!dev) {
4559                 dev_err(&hw->pdev->dev, "etherdev alloc failed\n");
4560                 return NULL;
4561         }
4562
4563         SET_NETDEV_DEV(dev, &hw->pdev->dev);
4564         dev->irq = hw->pdev->irq;
4565         SET_ETHTOOL_OPS(dev, &sky2_ethtool_ops);
4566         dev->watchdog_timeo = TX_WATCHDOG;
4567         dev->netdev_ops = &sky2_netdev_ops[port];
4568
4569         sky2 = netdev_priv(dev);
4570         sky2->netdev = dev;
4571         sky2->hw = hw;
4572         sky2->msg_enable = netif_msg_init(debug, default_msg);
4573
4574         /* Auto speed and flow control */
4575         sky2->flags = SKY2_FLAG_AUTO_SPEED | SKY2_FLAG_AUTO_PAUSE;
4576         if (hw->chip_id != CHIP_ID_YUKON_XL)
4577                 sky2->flags |= SKY2_FLAG_RX_CHECKSUM;
4578
4579         sky2->flow_mode = FC_BOTH;
4580
4581         sky2->duplex = -1;
4582         sky2->speed = -1;
4583         sky2->advertising = sky2_supported_modes(hw);
4584         sky2->wol = wol;
4585
4586         spin_lock_init(&sky2->phy_lock);
4587
4588         sky2->tx_pending = TX_DEF_PENDING;
4589         sky2->tx_ring_size = roundup_pow_of_two(TX_DEF_PENDING+1);
4590         sky2->rx_pending = RX_DEF_PENDING;
4591
4592         hw->dev[port] = dev;
4593
4594         sky2->port = port;
4595
4596         dev->features |= NETIF_F_IP_CSUM | NETIF_F_SG
4597                 | NETIF_F_TSO  | NETIF_F_GRO;
4598         if (highmem)
4599                 dev->features |= NETIF_F_HIGHDMA;
4600
4601         /* Enable receive hashing unless hardware is known broken */
4602         if (!(hw->flags & SKY2_HW_RSS_BROKEN))
4603                 dev->features |= NETIF_F_RXHASH;
4604
4605 #ifdef SKY2_VLAN_TAG_USED
4606         /* The workaround for FE+ status conflicts with VLAN tag detection. */
4607         if (!(sky2->hw->chip_id == CHIP_ID_YUKON_FE_P &&
4608               sky2->hw->chip_rev == CHIP_REV_YU_FE2_A0)) {
4609                 dev->features |= NETIF_F_HW_VLAN_TX | NETIF_F_HW_VLAN_RX;
4610         }
4611 #endif
4612
4613         /* read the mac address */
4614         memcpy_fromio(dev->dev_addr, hw->regs + B2_MAC_1 + port * 8, ETH_ALEN);
4615         memcpy(dev->perm_addr, dev->dev_addr, dev->addr_len);
4616
4617         return dev;
4618 }
4619
4620 static void __devinit sky2_show_addr(struct net_device *dev)
4621 {
4622         const struct sky2_port *sky2 = netdev_priv(dev);
4623
4624         netif_info(sky2, probe, dev, "addr %pM\n", dev->dev_addr);
4625 }
4626
4627 /* Handle software interrupt used during MSI test */
4628 static irqreturn_t __devinit sky2_test_intr(int irq, void *dev_id)
4629 {
4630         struct sky2_hw *hw = dev_id;
4631         u32 status = sky2_read32(hw, B0_Y2_SP_ISRC2);
4632
4633         if (status == 0)
4634                 return IRQ_NONE;
4635
4636         if (status & Y2_IS_IRQ_SW) {
4637                 hw->flags |= SKY2_HW_USE_MSI;
4638                 wake_up(&hw->msi_wait);
4639                 sky2_write8(hw, B0_CTST, CS_CL_SW_IRQ);
4640         }
4641         sky2_write32(hw, B0_Y2_SP_ICR, 2);
4642
4643         return IRQ_HANDLED;
4644 }
4645
4646 /* Test interrupt path by forcing a a software IRQ */
4647 static int __devinit sky2_test_msi(struct sky2_hw *hw)
4648 {
4649         struct pci_dev *pdev = hw->pdev;
4650         int err;
4651
4652         init_waitqueue_head(&hw->msi_wait);
4653
4654         sky2_write32(hw, B0_IMSK, Y2_IS_IRQ_SW);
4655
4656         err = request_irq(pdev->irq, sky2_test_intr, 0, DRV_NAME, hw);
4657         if (err) {
4658                 dev_err(&pdev->dev, "cannot assign irq %d\n", pdev->irq);
4659                 return err;
4660         }
4661
4662         sky2_write8(hw, B0_CTST, CS_ST_SW_IRQ);
4663         sky2_read8(hw, B0_CTST);
4664
4665         wait_event_timeout(hw->msi_wait, (hw->flags & SKY2_HW_USE_MSI), HZ/10);
4666
4667         if (!(hw->flags & SKY2_HW_USE_MSI)) {
4668                 /* MSI test failed, go back to INTx mode */
4669                 dev_info(&pdev->dev, "No interrupt generated using MSI, "
4670                          "switching to INTx mode.\n");
4671
4672                 err = -EOPNOTSUPP;
4673                 sky2_write8(hw, B0_CTST, CS_CL_SW_IRQ);
4674         }
4675
4676         sky2_write32(hw, B0_IMSK, 0);
4677         sky2_read32(hw, B0_IMSK);
4678
4679         free_irq(pdev->irq, hw);
4680
4681         return err;
4682 }
4683
4684 /* This driver supports yukon2 chipset only */
4685 static const char *sky2_name(u8 chipid, char *buf, int sz)
4686 {
4687         const char *name[] = {
4688                 "XL",           /* 0xb3 */
4689                 "EC Ultra",     /* 0xb4 */
4690                 "Extreme",      /* 0xb5 */
4691                 "EC",           /* 0xb6 */
4692                 "FE",           /* 0xb7 */
4693                 "FE+",          /* 0xb8 */
4694                 "Supreme",      /* 0xb9 */
4695                 "UL 2",         /* 0xba */
4696                 "Unknown",      /* 0xbb */
4697                 "Optima",       /* 0xbc */
4698         };
4699
4700         if (chipid >= CHIP_ID_YUKON_XL && chipid <= CHIP_ID_YUKON_OPT)
4701                 strncpy(buf, name[chipid - CHIP_ID_YUKON_XL], sz);
4702         else
4703                 snprintf(buf, sz, "(chip %#x)", chipid);
4704         return buf;
4705 }
4706
4707 static int __devinit sky2_probe(struct pci_dev *pdev,
4708                                 const struct pci_device_id *ent)
4709 {
4710         struct net_device *dev;
4711         struct sky2_hw *hw;
4712         int err, using_dac = 0, wol_default;
4713         u32 reg;
4714         char buf1[16];
4715
4716         err = pci_enable_device(pdev);
4717         if (err) {
4718                 dev_err(&pdev->dev, "cannot enable PCI device\n");
4719                 goto err_out;
4720         }
4721
4722         /* Get configuration information
4723          * Note: only regular PCI config access once to test for HW issues
4724          *       other PCI access through shared memory for speed and to
4725          *       avoid MMCONFIG problems.
4726          */
4727         err = pci_read_config_dword(pdev, PCI_DEV_REG2, &reg);
4728         if (err) {
4729                 dev_err(&pdev->dev, "PCI read config failed\n");
4730                 goto err_out;
4731         }
4732
4733         if (~reg == 0) {
4734                 dev_err(&pdev->dev, "PCI configuration read error\n");
4735                 goto err_out;
4736         }
4737
4738         err = pci_request_regions(pdev, DRV_NAME);
4739         if (err) {
4740                 dev_err(&pdev->dev, "cannot obtain PCI resources\n");
4741                 goto err_out_disable;
4742         }
4743
4744         pci_set_master(pdev);
4745
4746         if (sizeof(dma_addr_t) > sizeof(u32) &&
4747             !(err = pci_set_dma_mask(pdev, DMA_BIT_MASK(64)))) {
4748                 using_dac = 1;
4749                 err = pci_set_consistent_dma_mask(pdev, DMA_BIT_MASK(64));
4750                 if (err < 0) {
4751                         dev_err(&pdev->dev, "unable to obtain 64 bit DMA "
4752                                 "for consistent allocations\n");
4753                         goto err_out_free_regions;
4754                 }
4755         } else {
4756                 err = pci_set_dma_mask(pdev, DMA_BIT_MASK(32));
4757                 if (err) {
4758                         dev_err(&pdev->dev, "no usable DMA configuration\n");
4759                         goto err_out_free_regions;
4760                 }
4761         }
4762
4763
4764 #ifdef __BIG_ENDIAN
4765         /* The sk98lin vendor driver uses hardware byte swapping but
4766          * this driver uses software swapping.
4767          */
4768         reg &= ~PCI_REV_DESC;
4769         err = pci_write_config_dword(pdev, PCI_DEV_REG2, reg);
4770         if (err) {
4771                 dev_err(&pdev->dev, "PCI write config failed\n");
4772                 goto err_out_free_regions;
4773         }
4774 #endif
4775
4776         wol_default = device_may_wakeup(&pdev->dev) ? WAKE_MAGIC : 0;
4777
4778         err = -ENOMEM;
4779
4780         hw = kzalloc(sizeof(*hw) + strlen(DRV_NAME "@pci:")
4781                      + strlen(pci_name(pdev)) + 1, GFP_KERNEL);
4782         if (!hw) {
4783                 dev_err(&pdev->dev, "cannot allocate hardware struct\n");
4784                 goto err_out_free_regions;
4785         }
4786
4787         hw->pdev = pdev;
4788         sprintf(hw->irq_name, DRV_NAME "@pci:%s", pci_name(pdev));
4789
4790         hw->regs = ioremap_nocache(pci_resource_start(pdev, 0), 0x4000);
4791         if (!hw->regs) {
4792                 dev_err(&pdev->dev, "cannot map device registers\n");
4793                 goto err_out_free_hw;
4794         }
4795
4796         err = sky2_init(hw);
4797         if (err)
4798                 goto err_out_iounmap;
4799
4800         /* ring for status responses */
4801         hw->st_size = hw->ports * roundup_pow_of_two(3*RX_MAX_PENDING + TX_MAX_PENDING);
4802         hw->st_le = pci_alloc_consistent(pdev, hw->st_size * sizeof(struct sky2_status_le),
4803                                          &hw->st_dma);
4804         if (!hw->st_le)
4805                 goto err_out_reset;
4806
4807         dev_info(&pdev->dev, "Yukon-2 %s chip revision %d\n",
4808                  sky2_name(hw->chip_id, buf1, sizeof(buf1)), hw->chip_rev);
4809
4810         sky2_reset(hw);
4811
4812         dev = sky2_init_netdev(hw, 0, using_dac, wol_default);
4813         if (!dev) {
4814                 err = -ENOMEM;
4815                 goto err_out_free_pci;
4816         }
4817
4818         if (!disable_msi && pci_enable_msi(pdev) == 0) {
4819                 err = sky2_test_msi(hw);
4820                 if (err == -EOPNOTSUPP)
4821                         pci_disable_msi(pdev);
4822                 else if (err)
4823                         goto err_out_free_netdev;
4824         }
4825
4826         err = register_netdev(dev);
4827         if (err) {
4828                 dev_err(&pdev->dev, "cannot register net device\n");
4829                 goto err_out_free_netdev;
4830         }
4831
4832         netif_carrier_off(dev);
4833
4834         netif_napi_add(dev, &hw->napi, sky2_poll, NAPI_WEIGHT);
4835
4836         err = request_irq(pdev->irq, sky2_intr,
4837                           (hw->flags & SKY2_HW_USE_MSI) ? 0 : IRQF_SHARED,
4838                           hw->irq_name, hw);
4839         if (err) {
4840                 dev_err(&pdev->dev, "cannot assign irq %d\n", pdev->irq);
4841                 goto err_out_unregister;
4842         }
4843         sky2_write32(hw, B0_IMSK, Y2_IS_BASE);
4844         napi_enable(&hw->napi);
4845
4846         sky2_show_addr(dev);
4847
4848         if (hw->ports > 1) {
4849                 struct net_device *dev1;
4850
4851                 err = -ENOMEM;
4852                 dev1 = sky2_init_netdev(hw, 1, using_dac, wol_default);
4853                 if (dev1 && (err = register_netdev(dev1)) == 0)
4854                         sky2_show_addr(dev1);
4855                 else {
4856                         dev_warn(&pdev->dev,
4857                                  "register of second port failed (%d)\n", err);
4858                         hw->dev[1] = NULL;
4859                         hw->ports = 1;
4860                         if (dev1)
4861                                 free_netdev(dev1);
4862                 }
4863         }
4864
4865         setup_timer(&hw->watchdog_timer, sky2_watchdog, (unsigned long) hw);
4866         INIT_WORK(&hw->restart_work, sky2_restart);
4867
4868         pci_set_drvdata(pdev, hw);
4869         pdev->d3_delay = 150;
4870
4871         return 0;
4872
4873 err_out_unregister:
4874         if (hw->flags & SKY2_HW_USE_MSI)
4875                 pci_disable_msi(pdev);
4876         unregister_netdev(dev);
4877 err_out_free_netdev:
4878         free_netdev(dev);
4879 err_out_free_pci:
4880         pci_free_consistent(pdev, hw->st_size * sizeof(struct sky2_status_le),
4881                             hw->st_le, hw->st_dma);
4882 err_out_reset:
4883         sky2_write8(hw, B0_CTST, CS_RST_SET);
4884 err_out_iounmap:
4885         iounmap(hw->regs);
4886 err_out_free_hw:
4887         kfree(hw);
4888 err_out_free_regions:
4889         pci_release_regions(pdev);
4890 err_out_disable:
4891         pci_disable_device(pdev);
4892 err_out:
4893         pci_set_drvdata(pdev, NULL);
4894         return err;
4895 }
4896
4897 static void __devexit sky2_remove(struct pci_dev *pdev)
4898 {
4899         struct sky2_hw *hw = pci_get_drvdata(pdev);
4900         int i;
4901
4902         if (!hw)
4903                 return;
4904
4905         del_timer_sync(&hw->watchdog_timer);
4906         cancel_work_sync(&hw->restart_work);
4907
4908         for (i = hw->ports-1; i >= 0; --i)
4909                 unregister_netdev(hw->dev[i]);
4910
4911         sky2_write32(hw, B0_IMSK, 0);
4912
4913         sky2_power_aux(hw);
4914
4915         sky2_write8(hw, B0_CTST, CS_RST_SET);
4916         sky2_read8(hw, B0_CTST);
4917
4918         free_irq(pdev->irq, hw);
4919         if (hw->flags & SKY2_HW_USE_MSI)
4920                 pci_disable_msi(pdev);
4921         pci_free_consistent(pdev, hw->st_size * sizeof(struct sky2_status_le),
4922                             hw->st_le, hw->st_dma);
4923         pci_release_regions(pdev);
4924         pci_disable_device(pdev);
4925
4926         for (i = hw->ports-1; i >= 0; --i)
4927                 free_netdev(hw->dev[i]);
4928
4929         iounmap(hw->regs);
4930         kfree(hw);
4931
4932         pci_set_drvdata(pdev, NULL);
4933 }
4934
4935 static int sky2_suspend(struct device *dev)
4936 {
4937         struct pci_dev *pdev = to_pci_dev(dev);
4938         struct sky2_hw *hw = pci_get_drvdata(pdev);
4939         int i;
4940
4941         if (!hw)
4942                 return 0;
4943
4944         del_timer_sync(&hw->watchdog_timer);
4945         cancel_work_sync(&hw->restart_work);
4946
4947         rtnl_lock();
4948
4949         sky2_all_down(hw);
4950         for (i = 0; i < hw->ports; i++) {
4951                 struct net_device *dev = hw->dev[i];
4952                 struct sky2_port *sky2 = netdev_priv(dev);
4953
4954                 if (sky2->wol)
4955                         sky2_wol_init(sky2);
4956         }
4957
4958         sky2_power_aux(hw);
4959         rtnl_unlock();
4960
4961         return 0;
4962 }
4963
4964 #ifdef CONFIG_PM
4965 static int sky2_resume(struct device *dev)
4966 {
4967         struct pci_dev *pdev = to_pci_dev(dev);
4968         struct sky2_hw *hw = pci_get_drvdata(pdev);
4969         int err;
4970
4971         if (!hw)
4972                 return 0;
4973
4974         /* Re-enable all clocks */
4975         err = pci_write_config_dword(pdev, PCI_DEV_REG3, 0);
4976         if (err) {
4977                 dev_err(&pdev->dev, "PCI write config failed\n");
4978                 goto out;
4979         }
4980
4981         rtnl_lock();
4982         sky2_reset(hw);
4983         sky2_all_up(hw);
4984         rtnl_unlock();
4985
4986         return 0;
4987 out:
4988
4989         dev_err(&pdev->dev, "resume failed (%d)\n", err);
4990         pci_disable_device(pdev);
4991         return err;
4992 }
4993
4994 static SIMPLE_DEV_PM_OPS(sky2_pm_ops, sky2_suspend, sky2_resume);
4995 #define SKY2_PM_OPS (&sky2_pm_ops)
4996
4997 #else
4998
4999 #define SKY2_PM_OPS NULL
5000 #endif
5001
5002 static void sky2_shutdown(struct pci_dev *pdev)
5003 {
5004         sky2_suspend(&pdev->dev);
5005         pci_wake_from_d3(pdev, device_may_wakeup(&pdev->dev));
5006         pci_set_power_state(pdev, PCI_D3hot);
5007 }
5008
5009 static struct pci_driver sky2_driver = {
5010         .name = DRV_NAME,
5011         .id_table = sky2_id_table,
5012         .probe = sky2_probe,
5013         .remove = __devexit_p(sky2_remove),
5014         .shutdown = sky2_shutdown,
5015         .driver.pm = SKY2_PM_OPS,
5016 };
5017
5018 static int __init sky2_init_module(void)
5019 {
5020         pr_info("driver version " DRV_VERSION "\n");
5021
5022         sky2_debug_init();
5023         return pci_register_driver(&sky2_driver);
5024 }
5025
5026 static void __exit sky2_cleanup_module(void)
5027 {
5028         pci_unregister_driver(&sky2_driver);
5029         sky2_debug_cleanup();
5030 }
5031
5032 module_init(sky2_init_module);
5033 module_exit(sky2_cleanup_module);
5034
5035 MODULE_DESCRIPTION("Marvell Yukon 2 Gigabit Ethernet driver");
5036 MODULE_AUTHOR("Stephen Hemminger <shemminger@linux-foundation.org>");
5037 MODULE_LICENSE("GPL");
5038 MODULE_VERSION(DRV_VERSION);