93ad31be0adabc86e2dab06cb2cb92adcc72b7c2
[firefly-linux-kernel-4.4.55.git] / drivers / net / wireless / ath / ath9k / xmit.c
1 /*
2  * Copyright (c) 2008-2011 Atheros Communications Inc.
3  *
4  * Permission to use, copy, modify, and/or distribute this software for any
5  * purpose with or without fee is hereby granted, provided that the above
6  * copyright notice and this permission notice appear in all copies.
7  *
8  * THE SOFTWARE IS PROVIDED "AS IS" AND THE AUTHOR DISCLAIMS ALL WARRANTIES
9  * WITH REGARD TO THIS SOFTWARE INCLUDING ALL IMPLIED WARRANTIES OF
10  * MERCHANTABILITY AND FITNESS. IN NO EVENT SHALL THE AUTHOR BE LIABLE FOR
11  * ANY SPECIAL, DIRECT, INDIRECT, OR CONSEQUENTIAL DAMAGES OR ANY DAMAGES
12  * WHATSOEVER RESULTING FROM LOSS OF USE, DATA OR PROFITS, WHETHER IN AN
13  * ACTION OF CONTRACT, NEGLIGENCE OR OTHER TORTIOUS ACTION, ARISING OUT OF
14  * OR IN CONNECTION WITH THE USE OR PERFORMANCE OF THIS SOFTWARE.
15  */
16
17 #include <linux/dma-mapping.h>
18 #include "ath9k.h"
19 #include "ar9003_mac.h"
20
21 #define BITS_PER_BYTE           8
22 #define OFDM_PLCP_BITS          22
23 #define HT_RC_2_STREAMS(_rc)    ((((_rc) & 0x78) >> 3) + 1)
24 #define L_STF                   8
25 #define L_LTF                   8
26 #define L_SIG                   4
27 #define HT_SIG                  8
28 #define HT_STF                  4
29 #define HT_LTF(_ns)             (4 * (_ns))
30 #define SYMBOL_TIME(_ns)        ((_ns) << 2) /* ns * 4 us */
31 #define SYMBOL_TIME_HALFGI(_ns) (((_ns) * 18 + 4) / 5)  /* ns * 3.6 us */
32 #define TIME_SYMBOLS(t)         ((t) >> 2)
33 #define TIME_SYMBOLS_HALFGI(t)  (((t) * 5 - 4) / 18)
34 #define NUM_SYMBOLS_PER_USEC(_usec) (_usec >> 2)
35 #define NUM_SYMBOLS_PER_USEC_HALFGI(_usec) (((_usec*5)-4)/18)
36
37
38 static u16 bits_per_symbol[][2] = {
39         /* 20MHz 40MHz */
40         {    26,   54 },     /*  0: BPSK */
41         {    52,  108 },     /*  1: QPSK 1/2 */
42         {    78,  162 },     /*  2: QPSK 3/4 */
43         {   104,  216 },     /*  3: 16-QAM 1/2 */
44         {   156,  324 },     /*  4: 16-QAM 3/4 */
45         {   208,  432 },     /*  5: 64-QAM 2/3 */
46         {   234,  486 },     /*  6: 64-QAM 3/4 */
47         {   260,  540 },     /*  7: 64-QAM 5/6 */
48 };
49
50 static void ath_tx_send_normal(struct ath_softc *sc, struct ath_txq *txq,
51                                struct ath_atx_tid *tid, struct sk_buff *skb);
52 static void ath_tx_complete(struct ath_softc *sc, struct sk_buff *skb,
53                             int tx_flags, struct ath_txq *txq);
54 static void ath_tx_complete_buf(struct ath_softc *sc, struct ath_buf *bf,
55                                 struct ath_txq *txq, struct list_head *bf_q,
56                                 struct ath_tx_status *ts, int txok);
57 static void ath_tx_txqaddbuf(struct ath_softc *sc, struct ath_txq *txq,
58                              struct list_head *head, bool internal);
59 static void ath_tx_rc_status(struct ath_softc *sc, struct ath_buf *bf,
60                              struct ath_tx_status *ts, int nframes, int nbad,
61                              int txok);
62 static void ath_tx_update_baw(struct ath_softc *sc, struct ath_atx_tid *tid,
63                               int seqno);
64 static struct ath_buf *ath_tx_setup_buffer(struct ath_softc *sc,
65                                            struct ath_txq *txq,
66                                            struct ath_atx_tid *tid,
67                                            struct sk_buff *skb);
68
69 enum {
70         MCS_HT20,
71         MCS_HT20_SGI,
72         MCS_HT40,
73         MCS_HT40_SGI,
74 };
75
76 /*********************/
77 /* Aggregation logic */
78 /*********************/
79
80 void ath_txq_lock(struct ath_softc *sc, struct ath_txq *txq)
81         __acquires(&txq->axq_lock)
82 {
83         spin_lock_bh(&txq->axq_lock);
84 }
85
86 void ath_txq_unlock(struct ath_softc *sc, struct ath_txq *txq)
87         __releases(&txq->axq_lock)
88 {
89         spin_unlock_bh(&txq->axq_lock);
90 }
91
92 void ath_txq_unlock_complete(struct ath_softc *sc, struct ath_txq *txq)
93         __releases(&txq->axq_lock)
94 {
95         struct sk_buff_head q;
96         struct sk_buff *skb;
97
98         __skb_queue_head_init(&q);
99         skb_queue_splice_init(&txq->complete_q, &q);
100         spin_unlock_bh(&txq->axq_lock);
101
102         while ((skb = __skb_dequeue(&q)))
103                 ieee80211_tx_status(sc->hw, skb);
104 }
105
106 static void ath_tx_queue_tid(struct ath_softc *sc, struct ath_txq *txq,
107                              struct ath_atx_tid *tid)
108 {
109         struct ath_atx_ac *ac = tid->ac;
110         struct list_head *list;
111         struct ath_vif *avp = (struct ath_vif *) tid->an->vif->drv_priv;
112         struct ath_chanctx *ctx = avp->chanctx;
113
114         if (!ctx)
115                 return;
116
117         if (tid->sched)
118                 return;
119
120         tid->sched = true;
121         list_add_tail(&tid->list, &ac->tid_q);
122
123         if (ac->sched)
124                 return;
125
126         ac->sched = true;
127
128         list = &ctx->acq[TID_TO_WME_AC(tid->tidno)];
129         list_add_tail(&ac->list, list);
130 }
131
132 static struct ath_frame_info *get_frame_info(struct sk_buff *skb)
133 {
134         struct ieee80211_tx_info *tx_info = IEEE80211_SKB_CB(skb);
135         BUILD_BUG_ON(sizeof(struct ath_frame_info) >
136                      sizeof(tx_info->rate_driver_data));
137         return (struct ath_frame_info *) &tx_info->rate_driver_data[0];
138 }
139
140 static void ath_send_bar(struct ath_atx_tid *tid, u16 seqno)
141 {
142         if (!tid->an->sta)
143                 return;
144
145         ieee80211_send_bar(tid->an->vif, tid->an->sta->addr, tid->tidno,
146                            seqno << IEEE80211_SEQ_SEQ_SHIFT);
147 }
148
149 static void ath_set_rates(struct ieee80211_vif *vif, struct ieee80211_sta *sta,
150                           struct ath_buf *bf)
151 {
152         ieee80211_get_tx_rates(vif, sta, bf->bf_mpdu, bf->rates,
153                                ARRAY_SIZE(bf->rates));
154 }
155
156 static void ath_txq_skb_done(struct ath_softc *sc, struct ath_txq *txq,
157                              struct sk_buff *skb)
158 {
159         struct ieee80211_tx_info *info = IEEE80211_SKB_CB(skb);
160         struct ath_frame_info *fi = get_frame_info(skb);
161         int hw_queue;
162         int q = fi->txq;
163
164         if (q < 0)
165                 return;
166
167         txq = sc->tx.txq_map[q];
168         if (WARN_ON(--txq->pending_frames < 0))
169                 txq->pending_frames = 0;
170
171         hw_queue = (info->hw_queue >= sc->hw->queues - 2) ? q : info->hw_queue;
172         if (txq->stopped &&
173             txq->pending_frames < sc->tx.txq_max_pending[q]) {
174                 ieee80211_wake_queue(sc->hw, hw_queue);
175                 txq->stopped = false;
176         }
177 }
178
179 static struct ath_atx_tid *
180 ath_get_skb_tid(struct ath_softc *sc, struct ath_node *an, struct sk_buff *skb)
181 {
182         u8 tidno = skb->priority & IEEE80211_QOS_CTL_TID_MASK;
183         return ATH_AN_2_TID(an, tidno);
184 }
185
186 static bool ath_tid_has_buffered(struct ath_atx_tid *tid)
187 {
188         return !skb_queue_empty(&tid->buf_q) || !skb_queue_empty(&tid->retry_q);
189 }
190
191 static struct sk_buff *ath_tid_dequeue(struct ath_atx_tid *tid)
192 {
193         struct sk_buff *skb;
194
195         skb = __skb_dequeue(&tid->retry_q);
196         if (!skb)
197                 skb = __skb_dequeue(&tid->buf_q);
198
199         return skb;
200 }
201
202 /*
203  * ath_tx_tid_change_state:
204  * - clears a-mpdu flag of previous session
205  * - force sequence number allocation to fix next BlockAck Window
206  */
207 static void
208 ath_tx_tid_change_state(struct ath_softc *sc, struct ath_atx_tid *tid)
209 {
210         struct ath_txq *txq = tid->ac->txq;
211         struct ieee80211_tx_info *tx_info;
212         struct sk_buff *skb, *tskb;
213         struct ath_buf *bf;
214         struct ath_frame_info *fi;
215
216         skb_queue_walk_safe(&tid->buf_q, skb, tskb) {
217                 fi = get_frame_info(skb);
218                 bf = fi->bf;
219
220                 tx_info = IEEE80211_SKB_CB(skb);
221                 tx_info->flags &= ~IEEE80211_TX_CTL_AMPDU;
222
223                 if (bf)
224                         continue;
225
226                 bf = ath_tx_setup_buffer(sc, txq, tid, skb);
227                 if (!bf) {
228                         __skb_unlink(skb, &tid->buf_q);
229                         ath_txq_skb_done(sc, txq, skb);
230                         ieee80211_free_txskb(sc->hw, skb);
231                         continue;
232                 }
233         }
234
235 }
236
237 static void ath_tx_flush_tid(struct ath_softc *sc, struct ath_atx_tid *tid)
238 {
239         struct ath_txq *txq = tid->ac->txq;
240         struct sk_buff *skb;
241         struct ath_buf *bf;
242         struct list_head bf_head;
243         struct ath_tx_status ts;
244         struct ath_frame_info *fi;
245         bool sendbar = false;
246
247         INIT_LIST_HEAD(&bf_head);
248
249         memset(&ts, 0, sizeof(ts));
250
251         while ((skb = __skb_dequeue(&tid->retry_q))) {
252                 fi = get_frame_info(skb);
253                 bf = fi->bf;
254                 if (!bf) {
255                         ath_txq_skb_done(sc, txq, skb);
256                         ieee80211_free_txskb(sc->hw, skb);
257                         continue;
258                 }
259
260                 if (fi->baw_tracked) {
261                         ath_tx_update_baw(sc, tid, bf->bf_state.seqno);
262                         sendbar = true;
263                 }
264
265                 list_add_tail(&bf->list, &bf_head);
266                 ath_tx_complete_buf(sc, bf, txq, &bf_head, &ts, 0);
267         }
268
269         if (sendbar) {
270                 ath_txq_unlock(sc, txq);
271                 ath_send_bar(tid, tid->seq_start);
272                 ath_txq_lock(sc, txq);
273         }
274 }
275
276 static void ath_tx_update_baw(struct ath_softc *sc, struct ath_atx_tid *tid,
277                               int seqno)
278 {
279         int index, cindex;
280
281         index  = ATH_BA_INDEX(tid->seq_start, seqno);
282         cindex = (tid->baw_head + index) & (ATH_TID_MAX_BUFS - 1);
283
284         __clear_bit(cindex, tid->tx_buf);
285
286         while (tid->baw_head != tid->baw_tail && !test_bit(tid->baw_head, tid->tx_buf)) {
287                 INCR(tid->seq_start, IEEE80211_SEQ_MAX);
288                 INCR(tid->baw_head, ATH_TID_MAX_BUFS);
289                 if (tid->bar_index >= 0)
290                         tid->bar_index--;
291         }
292 }
293
294 static void ath_tx_addto_baw(struct ath_softc *sc, struct ath_atx_tid *tid,
295                              struct ath_buf *bf)
296 {
297         struct ath_frame_info *fi = get_frame_info(bf->bf_mpdu);
298         u16 seqno = bf->bf_state.seqno;
299         int index, cindex;
300
301         index  = ATH_BA_INDEX(tid->seq_start, seqno);
302         cindex = (tid->baw_head + index) & (ATH_TID_MAX_BUFS - 1);
303         __set_bit(cindex, tid->tx_buf);
304         fi->baw_tracked = 1;
305
306         if (index >= ((tid->baw_tail - tid->baw_head) &
307                 (ATH_TID_MAX_BUFS - 1))) {
308                 tid->baw_tail = cindex;
309                 INCR(tid->baw_tail, ATH_TID_MAX_BUFS);
310         }
311 }
312
313 static void ath_tid_drain(struct ath_softc *sc, struct ath_txq *txq,
314                           struct ath_atx_tid *tid)
315
316 {
317         struct sk_buff *skb;
318         struct ath_buf *bf;
319         struct list_head bf_head;
320         struct ath_tx_status ts;
321         struct ath_frame_info *fi;
322
323         memset(&ts, 0, sizeof(ts));
324         INIT_LIST_HEAD(&bf_head);
325
326         while ((skb = ath_tid_dequeue(tid))) {
327                 fi = get_frame_info(skb);
328                 bf = fi->bf;
329
330                 if (!bf) {
331                         ath_tx_complete(sc, skb, ATH_TX_ERROR, txq);
332                         continue;
333                 }
334
335                 list_add_tail(&bf->list, &bf_head);
336                 ath_tx_complete_buf(sc, bf, txq, &bf_head, &ts, 0);
337         }
338 }
339
340 static void ath_tx_set_retry(struct ath_softc *sc, struct ath_txq *txq,
341                              struct sk_buff *skb, int count)
342 {
343         struct ath_frame_info *fi = get_frame_info(skb);
344         struct ath_buf *bf = fi->bf;
345         struct ieee80211_hdr *hdr;
346         int prev = fi->retries;
347
348         TX_STAT_INC(txq->axq_qnum, a_retries);
349         fi->retries += count;
350
351         if (prev > 0)
352                 return;
353
354         hdr = (struct ieee80211_hdr *)skb->data;
355         hdr->frame_control |= cpu_to_le16(IEEE80211_FCTL_RETRY);
356         dma_sync_single_for_device(sc->dev, bf->bf_buf_addr,
357                 sizeof(*hdr), DMA_TO_DEVICE);
358 }
359
360 static struct ath_buf *ath_tx_get_buffer(struct ath_softc *sc)
361 {
362         struct ath_buf *bf = NULL;
363
364         spin_lock_bh(&sc->tx.txbuflock);
365
366         if (unlikely(list_empty(&sc->tx.txbuf))) {
367                 spin_unlock_bh(&sc->tx.txbuflock);
368                 return NULL;
369         }
370
371         bf = list_first_entry(&sc->tx.txbuf, struct ath_buf, list);
372         list_del(&bf->list);
373
374         spin_unlock_bh(&sc->tx.txbuflock);
375
376         return bf;
377 }
378
379 static void ath_tx_return_buffer(struct ath_softc *sc, struct ath_buf *bf)
380 {
381         spin_lock_bh(&sc->tx.txbuflock);
382         list_add_tail(&bf->list, &sc->tx.txbuf);
383         spin_unlock_bh(&sc->tx.txbuflock);
384 }
385
386 static struct ath_buf* ath_clone_txbuf(struct ath_softc *sc, struct ath_buf *bf)
387 {
388         struct ath_buf *tbf;
389
390         tbf = ath_tx_get_buffer(sc);
391         if (WARN_ON(!tbf))
392                 return NULL;
393
394         ATH_TXBUF_RESET(tbf);
395
396         tbf->bf_mpdu = bf->bf_mpdu;
397         tbf->bf_buf_addr = bf->bf_buf_addr;
398         memcpy(tbf->bf_desc, bf->bf_desc, sc->sc_ah->caps.tx_desc_len);
399         tbf->bf_state = bf->bf_state;
400         tbf->bf_state.stale = false;
401
402         return tbf;
403 }
404
405 static void ath_tx_count_frames(struct ath_softc *sc, struct ath_buf *bf,
406                                 struct ath_tx_status *ts, int txok,
407                                 int *nframes, int *nbad)
408 {
409         struct ath_frame_info *fi;
410         u16 seq_st = 0;
411         u32 ba[WME_BA_BMP_SIZE >> 5];
412         int ba_index;
413         int isaggr = 0;
414
415         *nbad = 0;
416         *nframes = 0;
417
418         isaggr = bf_isaggr(bf);
419         if (isaggr) {
420                 seq_st = ts->ts_seqnum;
421                 memcpy(ba, &ts->ba_low, WME_BA_BMP_SIZE >> 3);
422         }
423
424         while (bf) {
425                 fi = get_frame_info(bf->bf_mpdu);
426                 ba_index = ATH_BA_INDEX(seq_st, bf->bf_state.seqno);
427
428                 (*nframes)++;
429                 if (!txok || (isaggr && !ATH_BA_ISSET(ba, ba_index)))
430                         (*nbad)++;
431
432                 bf = bf->bf_next;
433         }
434 }
435
436
437 static void ath_tx_complete_aggr(struct ath_softc *sc, struct ath_txq *txq,
438                                  struct ath_buf *bf, struct list_head *bf_q,
439                                  struct ath_tx_status *ts, int txok)
440 {
441         struct ath_node *an = NULL;
442         struct sk_buff *skb;
443         struct ieee80211_sta *sta;
444         struct ieee80211_hw *hw = sc->hw;
445         struct ieee80211_hdr *hdr;
446         struct ieee80211_tx_info *tx_info;
447         struct ath_atx_tid *tid = NULL;
448         struct ath_buf *bf_next, *bf_last = bf->bf_lastbf;
449         struct list_head bf_head;
450         struct sk_buff_head bf_pending;
451         u16 seq_st = 0, acked_cnt = 0, txfail_cnt = 0, seq_first;
452         u32 ba[WME_BA_BMP_SIZE >> 5];
453         int isaggr, txfail, txpending, sendbar = 0, needreset = 0, nbad = 0;
454         bool rc_update = true, isba;
455         struct ieee80211_tx_rate rates[4];
456         struct ath_frame_info *fi;
457         int nframes;
458         bool flush = !!(ts->ts_status & ATH9K_TX_FLUSH);
459         int i, retries;
460         int bar_index = -1;
461
462         skb = bf->bf_mpdu;
463         hdr = (struct ieee80211_hdr *)skb->data;
464
465         tx_info = IEEE80211_SKB_CB(skb);
466
467         memcpy(rates, bf->rates, sizeof(rates));
468
469         retries = ts->ts_longretry + 1;
470         for (i = 0; i < ts->ts_rateindex; i++)
471                 retries += rates[i].count;
472
473         rcu_read_lock();
474
475         sta = ieee80211_find_sta_by_ifaddr(hw, hdr->addr1, hdr->addr2);
476         if (!sta) {
477                 rcu_read_unlock();
478
479                 INIT_LIST_HEAD(&bf_head);
480                 while (bf) {
481                         bf_next = bf->bf_next;
482
483                         if (!bf->bf_state.stale || bf_next != NULL)
484                                 list_move_tail(&bf->list, &bf_head);
485
486                         ath_tx_complete_buf(sc, bf, txq, &bf_head, ts, 0);
487
488                         bf = bf_next;
489                 }
490                 return;
491         }
492
493         an = (struct ath_node *)sta->drv_priv;
494         tid = ath_get_skb_tid(sc, an, skb);
495         seq_first = tid->seq_start;
496         isba = ts->ts_flags & ATH9K_TX_BA;
497
498         /*
499          * The hardware occasionally sends a tx status for the wrong TID.
500          * In this case, the BA status cannot be considered valid and all
501          * subframes need to be retransmitted
502          *
503          * Only BlockAcks have a TID and therefore normal Acks cannot be
504          * checked
505          */
506         if (isba && tid->tidno != ts->tid)
507                 txok = false;
508
509         isaggr = bf_isaggr(bf);
510         memset(ba, 0, WME_BA_BMP_SIZE >> 3);
511
512         if (isaggr && txok) {
513                 if (ts->ts_flags & ATH9K_TX_BA) {
514                         seq_st = ts->ts_seqnum;
515                         memcpy(ba, &ts->ba_low, WME_BA_BMP_SIZE >> 3);
516                 } else {
517                         /*
518                          * AR5416 can become deaf/mute when BA
519                          * issue happens. Chip needs to be reset.
520                          * But AP code may have sychronization issues
521                          * when perform internal reset in this routine.
522                          * Only enable reset in STA mode for now.
523                          */
524                         if (sc->sc_ah->opmode == NL80211_IFTYPE_STATION)
525                                 needreset = 1;
526                 }
527         }
528
529         __skb_queue_head_init(&bf_pending);
530
531         ath_tx_count_frames(sc, bf, ts, txok, &nframes, &nbad);
532         while (bf) {
533                 u16 seqno = bf->bf_state.seqno;
534
535                 txfail = txpending = sendbar = 0;
536                 bf_next = bf->bf_next;
537
538                 skb = bf->bf_mpdu;
539                 tx_info = IEEE80211_SKB_CB(skb);
540                 fi = get_frame_info(skb);
541
542                 if (!BAW_WITHIN(tid->seq_start, tid->baw_size, seqno) ||
543                     !tid->active) {
544                         /*
545                          * Outside of the current BlockAck window,
546                          * maybe part of a previous session
547                          */
548                         txfail = 1;
549                 } else if (ATH_BA_ISSET(ba, ATH_BA_INDEX(seq_st, seqno))) {
550                         /* transmit completion, subframe is
551                          * acked by block ack */
552                         acked_cnt++;
553                 } else if (!isaggr && txok) {
554                         /* transmit completion */
555                         acked_cnt++;
556                 } else if (flush) {
557                         txpending = 1;
558                 } else if (fi->retries < ATH_MAX_SW_RETRIES) {
559                         if (txok || !an->sleeping)
560                                 ath_tx_set_retry(sc, txq, bf->bf_mpdu,
561                                                  retries);
562
563                         txpending = 1;
564                 } else {
565                         txfail = 1;
566                         txfail_cnt++;
567                         bar_index = max_t(int, bar_index,
568                                 ATH_BA_INDEX(seq_first, seqno));
569                 }
570
571                 /*
572                  * Make sure the last desc is reclaimed if it
573                  * not a holding desc.
574                  */
575                 INIT_LIST_HEAD(&bf_head);
576                 if (bf_next != NULL || !bf_last->bf_state.stale)
577                         list_move_tail(&bf->list, &bf_head);
578
579                 if (!txpending) {
580                         /*
581                          * complete the acked-ones/xretried ones; update
582                          * block-ack window
583                          */
584                         ath_tx_update_baw(sc, tid, seqno);
585
586                         if (rc_update && (acked_cnt == 1 || txfail_cnt == 1)) {
587                                 memcpy(tx_info->control.rates, rates, sizeof(rates));
588                                 ath_tx_rc_status(sc, bf, ts, nframes, nbad, txok);
589                                 rc_update = false;
590                                 if (bf == bf->bf_lastbf)
591                                         ath_dynack_sample_tx_ts(sc->sc_ah,
592                                                                 bf->bf_mpdu,
593                                                                 ts);
594                         }
595
596                         ath_tx_complete_buf(sc, bf, txq, &bf_head, ts,
597                                 !txfail);
598                 } else {
599                         if (tx_info->flags & IEEE80211_TX_STATUS_EOSP) {
600                                 tx_info->flags &= ~IEEE80211_TX_STATUS_EOSP;
601                                 ieee80211_sta_eosp(sta);
602                         }
603                         /* retry the un-acked ones */
604                         if (bf->bf_next == NULL && bf_last->bf_state.stale) {
605                                 struct ath_buf *tbf;
606
607                                 tbf = ath_clone_txbuf(sc, bf_last);
608                                 /*
609                                  * Update tx baw and complete the
610                                  * frame with failed status if we
611                                  * run out of tx buf.
612                                  */
613                                 if (!tbf) {
614                                         ath_tx_update_baw(sc, tid, seqno);
615
616                                         ath_tx_complete_buf(sc, bf, txq,
617                                                             &bf_head, ts, 0);
618                                         bar_index = max_t(int, bar_index,
619                                                 ATH_BA_INDEX(seq_first, seqno));
620                                         break;
621                                 }
622
623                                 fi->bf = tbf;
624                         }
625
626                         /*
627                          * Put this buffer to the temporary pending
628                          * queue to retain ordering
629                          */
630                         __skb_queue_tail(&bf_pending, skb);
631                 }
632
633                 bf = bf_next;
634         }
635
636         /* prepend un-acked frames to the beginning of the pending frame queue */
637         if (!skb_queue_empty(&bf_pending)) {
638                 if (an->sleeping)
639                         ieee80211_sta_set_buffered(sta, tid->tidno, true);
640
641                 skb_queue_splice_tail(&bf_pending, &tid->retry_q);
642                 if (!an->sleeping) {
643                         ath_tx_queue_tid(sc, txq, tid);
644
645                         if (ts->ts_status & (ATH9K_TXERR_FILT | ATH9K_TXERR_XRETRY))
646                                 tid->ac->clear_ps_filter = true;
647                 }
648         }
649
650         if (bar_index >= 0) {
651                 u16 bar_seq = ATH_BA_INDEX2SEQ(seq_first, bar_index);
652
653                 if (BAW_WITHIN(tid->seq_start, tid->baw_size, bar_seq))
654                         tid->bar_index = ATH_BA_INDEX(tid->seq_start, bar_seq);
655
656                 ath_txq_unlock(sc, txq);
657                 ath_send_bar(tid, ATH_BA_INDEX2SEQ(seq_first, bar_index + 1));
658                 ath_txq_lock(sc, txq);
659         }
660
661         rcu_read_unlock();
662
663         if (needreset)
664                 ath9k_queue_reset(sc, RESET_TYPE_TX_ERROR);
665 }
666
667 static bool bf_is_ampdu_not_probing(struct ath_buf *bf)
668 {
669     struct ieee80211_tx_info *info = IEEE80211_SKB_CB(bf->bf_mpdu);
670     return bf_isampdu(bf) && !(info->flags & IEEE80211_TX_CTL_RATE_CTRL_PROBE);
671 }
672
673 static void ath_tx_process_buffer(struct ath_softc *sc, struct ath_txq *txq,
674                                   struct ath_tx_status *ts, struct ath_buf *bf,
675                                   struct list_head *bf_head)
676 {
677         struct ieee80211_tx_info *info;
678         bool txok, flush;
679
680         txok = !(ts->ts_status & ATH9K_TXERR_MASK);
681         flush = !!(ts->ts_status & ATH9K_TX_FLUSH);
682         txq->axq_tx_inprogress = false;
683
684         txq->axq_depth--;
685         if (bf_is_ampdu_not_probing(bf))
686                 txq->axq_ampdu_depth--;
687
688         if (!bf_isampdu(bf)) {
689                 if (!flush) {
690                         info = IEEE80211_SKB_CB(bf->bf_mpdu);
691                         memcpy(info->control.rates, bf->rates,
692                                sizeof(info->control.rates));
693                         ath_tx_rc_status(sc, bf, ts, 1, txok ? 0 : 1, txok);
694                         ath_dynack_sample_tx_ts(sc->sc_ah, bf->bf_mpdu, ts);
695                 }
696                 ath_tx_complete_buf(sc, bf, txq, bf_head, ts, txok);
697         } else
698                 ath_tx_complete_aggr(sc, txq, bf, bf_head, ts, txok);
699
700         if (!flush)
701                 ath_txq_schedule(sc, txq);
702 }
703
704 static bool ath_lookup_legacy(struct ath_buf *bf)
705 {
706         struct sk_buff *skb;
707         struct ieee80211_tx_info *tx_info;
708         struct ieee80211_tx_rate *rates;
709         int i;
710
711         skb = bf->bf_mpdu;
712         tx_info = IEEE80211_SKB_CB(skb);
713         rates = tx_info->control.rates;
714
715         for (i = 0; i < 4; i++) {
716                 if (!rates[i].count || rates[i].idx < 0)
717                         break;
718
719                 if (!(rates[i].flags & IEEE80211_TX_RC_MCS))
720                         return true;
721         }
722
723         return false;
724 }
725
726 static u32 ath_lookup_rate(struct ath_softc *sc, struct ath_buf *bf,
727                            struct ath_atx_tid *tid)
728 {
729         struct sk_buff *skb;
730         struct ieee80211_tx_info *tx_info;
731         struct ieee80211_tx_rate *rates;
732         u32 max_4ms_framelen, frmlen;
733         u16 aggr_limit, bt_aggr_limit, legacy = 0;
734         int q = tid->ac->txq->mac80211_qnum;
735         int i;
736
737         skb = bf->bf_mpdu;
738         tx_info = IEEE80211_SKB_CB(skb);
739         rates = bf->rates;
740
741         /*
742          * Find the lowest frame length among the rate series that will have a
743          * 4ms (or TXOP limited) transmit duration.
744          */
745         max_4ms_framelen = ATH_AMPDU_LIMIT_MAX;
746
747         for (i = 0; i < 4; i++) {
748                 int modeidx;
749
750                 if (!rates[i].count)
751                         continue;
752
753                 if (!(rates[i].flags & IEEE80211_TX_RC_MCS)) {
754                         legacy = 1;
755                         break;
756                 }
757
758                 if (rates[i].flags & IEEE80211_TX_RC_40_MHZ_WIDTH)
759                         modeidx = MCS_HT40;
760                 else
761                         modeidx = MCS_HT20;
762
763                 if (rates[i].flags & IEEE80211_TX_RC_SHORT_GI)
764                         modeidx++;
765
766                 frmlen = sc->tx.max_aggr_framelen[q][modeidx][rates[i].idx];
767                 max_4ms_framelen = min(max_4ms_framelen, frmlen);
768         }
769
770         /*
771          * limit aggregate size by the minimum rate if rate selected is
772          * not a probe rate, if rate selected is a probe rate then
773          * avoid aggregation of this packet.
774          */
775         if (tx_info->flags & IEEE80211_TX_CTL_RATE_CTRL_PROBE || legacy)
776                 return 0;
777
778         aggr_limit = min(max_4ms_framelen, (u32)ATH_AMPDU_LIMIT_MAX);
779
780         /*
781          * Override the default aggregation limit for BTCOEX.
782          */
783         bt_aggr_limit = ath9k_btcoex_aggr_limit(sc, max_4ms_framelen);
784         if (bt_aggr_limit)
785                 aggr_limit = bt_aggr_limit;
786
787         if (tid->an->maxampdu)
788                 aggr_limit = min(aggr_limit, tid->an->maxampdu);
789
790         return aggr_limit;
791 }
792
793 /*
794  * Returns the number of delimiters to be added to
795  * meet the minimum required mpdudensity.
796  */
797 static int ath_compute_num_delims(struct ath_softc *sc, struct ath_atx_tid *tid,
798                                   struct ath_buf *bf, u16 frmlen,
799                                   bool first_subfrm)
800 {
801 #define FIRST_DESC_NDELIMS 60
802         u32 nsymbits, nsymbols;
803         u16 minlen;
804         u8 flags, rix;
805         int width, streams, half_gi, ndelim, mindelim;
806         struct ath_frame_info *fi = get_frame_info(bf->bf_mpdu);
807
808         /* Select standard number of delimiters based on frame length alone */
809         ndelim = ATH_AGGR_GET_NDELIM(frmlen);
810
811         /*
812          * If encryption enabled, hardware requires some more padding between
813          * subframes.
814          * TODO - this could be improved to be dependent on the rate.
815          *      The hardware can keep up at lower rates, but not higher rates
816          */
817         if ((fi->keyix != ATH9K_TXKEYIX_INVALID) &&
818             !(sc->sc_ah->caps.hw_caps & ATH9K_HW_CAP_EDMA))
819                 ndelim += ATH_AGGR_ENCRYPTDELIM;
820
821         /*
822          * Add delimiter when using RTS/CTS with aggregation
823          * and non enterprise AR9003 card
824          */
825         if (first_subfrm && !AR_SREV_9580_10_OR_LATER(sc->sc_ah) &&
826             (sc->sc_ah->ent_mode & AR_ENT_OTP_MIN_PKT_SIZE_DISABLE))
827                 ndelim = max(ndelim, FIRST_DESC_NDELIMS);
828
829         /*
830          * Convert desired mpdu density from microeconds to bytes based
831          * on highest rate in rate series (i.e. first rate) to determine
832          * required minimum length for subframe. Take into account
833          * whether high rate is 20 or 40Mhz and half or full GI.
834          *
835          * If there is no mpdu density restriction, no further calculation
836          * is needed.
837          */
838
839         if (tid->an->mpdudensity == 0)
840                 return ndelim;
841
842         rix = bf->rates[0].idx;
843         flags = bf->rates[0].flags;
844         width = (flags & IEEE80211_TX_RC_40_MHZ_WIDTH) ? 1 : 0;
845         half_gi = (flags & IEEE80211_TX_RC_SHORT_GI) ? 1 : 0;
846
847         if (half_gi)
848                 nsymbols = NUM_SYMBOLS_PER_USEC_HALFGI(tid->an->mpdudensity);
849         else
850                 nsymbols = NUM_SYMBOLS_PER_USEC(tid->an->mpdudensity);
851
852         if (nsymbols == 0)
853                 nsymbols = 1;
854
855         streams = HT_RC_2_STREAMS(rix);
856         nsymbits = bits_per_symbol[rix % 8][width] * streams;
857         minlen = (nsymbols * nsymbits) / BITS_PER_BYTE;
858
859         if (frmlen < minlen) {
860                 mindelim = (minlen - frmlen) / ATH_AGGR_DELIM_SZ;
861                 ndelim = max(mindelim, ndelim);
862         }
863
864         return ndelim;
865 }
866
867 static struct ath_buf *
868 ath_tx_get_tid_subframe(struct ath_softc *sc, struct ath_txq *txq,
869                         struct ath_atx_tid *tid, struct sk_buff_head **q)
870 {
871         struct ieee80211_tx_info *tx_info;
872         struct ath_frame_info *fi;
873         struct sk_buff *skb;
874         struct ath_buf *bf;
875         u16 seqno;
876
877         while (1) {
878                 *q = &tid->retry_q;
879                 if (skb_queue_empty(*q))
880                         *q = &tid->buf_q;
881
882                 skb = skb_peek(*q);
883                 if (!skb)
884                         break;
885
886                 fi = get_frame_info(skb);
887                 bf = fi->bf;
888                 if (!fi->bf)
889                         bf = ath_tx_setup_buffer(sc, txq, tid, skb);
890                 else
891                         bf->bf_state.stale = false;
892
893                 if (!bf) {
894                         __skb_unlink(skb, *q);
895                         ath_txq_skb_done(sc, txq, skb);
896                         ieee80211_free_txskb(sc->hw, skb);
897                         continue;
898                 }
899
900                 bf->bf_next = NULL;
901                 bf->bf_lastbf = bf;
902
903                 tx_info = IEEE80211_SKB_CB(skb);
904                 tx_info->flags &= ~IEEE80211_TX_CTL_CLEAR_PS_FILT;
905
906                 /*
907                  * No aggregation session is running, but there may be frames
908                  * from a previous session or a failed attempt in the queue.
909                  * Send them out as normal data frames
910                  */
911                 if (!tid->active)
912                         tx_info->flags &= ~IEEE80211_TX_CTL_AMPDU;
913
914                 if (!(tx_info->flags & IEEE80211_TX_CTL_AMPDU)) {
915                         bf->bf_state.bf_type = 0;
916                         return bf;
917                 }
918
919                 bf->bf_state.bf_type = BUF_AMPDU | BUF_AGGR;
920                 seqno = bf->bf_state.seqno;
921
922                 /* do not step over block-ack window */
923                 if (!BAW_WITHIN(tid->seq_start, tid->baw_size, seqno))
924                         break;
925
926                 if (tid->bar_index > ATH_BA_INDEX(tid->seq_start, seqno)) {
927                         struct ath_tx_status ts = {};
928                         struct list_head bf_head;
929
930                         INIT_LIST_HEAD(&bf_head);
931                         list_add(&bf->list, &bf_head);
932                         __skb_unlink(skb, *q);
933                         ath_tx_update_baw(sc, tid, seqno);
934                         ath_tx_complete_buf(sc, bf, txq, &bf_head, &ts, 0);
935                         continue;
936                 }
937
938                 return bf;
939         }
940
941         return NULL;
942 }
943
944 static bool
945 ath_tx_form_aggr(struct ath_softc *sc, struct ath_txq *txq,
946                  struct ath_atx_tid *tid, struct list_head *bf_q,
947                  struct ath_buf *bf_first, struct sk_buff_head *tid_q,
948                  int *aggr_len)
949 {
950 #define PADBYTES(_len) ((4 - ((_len) % 4)) % 4)
951         struct ath_buf *bf = bf_first, *bf_prev = NULL;
952         int nframes = 0, ndelim;
953         u16 aggr_limit = 0, al = 0, bpad = 0,
954             al_delta, h_baw = tid->baw_size / 2;
955         struct ieee80211_tx_info *tx_info;
956         struct ath_frame_info *fi;
957         struct sk_buff *skb;
958         bool closed = false;
959
960         bf = bf_first;
961         aggr_limit = ath_lookup_rate(sc, bf, tid);
962
963         do {
964                 skb = bf->bf_mpdu;
965                 fi = get_frame_info(skb);
966
967                 /* do not exceed aggregation limit */
968                 al_delta = ATH_AGGR_DELIM_SZ + fi->framelen;
969                 if (nframes) {
970                         if (aggr_limit < al + bpad + al_delta ||
971                             ath_lookup_legacy(bf) || nframes >= h_baw)
972                                 break;
973
974                         tx_info = IEEE80211_SKB_CB(bf->bf_mpdu);
975                         if ((tx_info->flags & IEEE80211_TX_CTL_RATE_CTRL_PROBE) ||
976                             !(tx_info->flags & IEEE80211_TX_CTL_AMPDU))
977                                 break;
978                 }
979
980                 /* add padding for previous frame to aggregation length */
981                 al += bpad + al_delta;
982
983                 /*
984                  * Get the delimiters needed to meet the MPDU
985                  * density for this node.
986                  */
987                 ndelim = ath_compute_num_delims(sc, tid, bf_first, fi->framelen,
988                                                 !nframes);
989                 bpad = PADBYTES(al_delta) + (ndelim << 2);
990
991                 nframes++;
992                 bf->bf_next = NULL;
993
994                 /* link buffers of this frame to the aggregate */
995                 if (!fi->baw_tracked)
996                         ath_tx_addto_baw(sc, tid, bf);
997                 bf->bf_state.ndelim = ndelim;
998
999                 __skb_unlink(skb, tid_q);
1000                 list_add_tail(&bf->list, bf_q);
1001                 if (bf_prev)
1002                         bf_prev->bf_next = bf;
1003
1004                 bf_prev = bf;
1005
1006                 bf = ath_tx_get_tid_subframe(sc, txq, tid, &tid_q);
1007                 if (!bf) {
1008                         closed = true;
1009                         break;
1010                 }
1011         } while (ath_tid_has_buffered(tid));
1012
1013         bf = bf_first;
1014         bf->bf_lastbf = bf_prev;
1015
1016         if (bf == bf_prev) {
1017                 al = get_frame_info(bf->bf_mpdu)->framelen;
1018                 bf->bf_state.bf_type = BUF_AMPDU;
1019         } else {
1020                 TX_STAT_INC(txq->axq_qnum, a_aggr);
1021         }
1022
1023         *aggr_len = al;
1024
1025         return closed;
1026 #undef PADBYTES
1027 }
1028
1029 /*
1030  * rix - rate index
1031  * pktlen - total bytes (delims + data + fcs + pads + pad delims)
1032  * width  - 0 for 20 MHz, 1 for 40 MHz
1033  * half_gi - to use 4us v/s 3.6 us for symbol time
1034  */
1035 static u32 ath_pkt_duration(struct ath_softc *sc, u8 rix, int pktlen,
1036                             int width, int half_gi, bool shortPreamble)
1037 {
1038         u32 nbits, nsymbits, duration, nsymbols;
1039         int streams;
1040
1041         /* find number of symbols: PLCP + data */
1042         streams = HT_RC_2_STREAMS(rix);
1043         nbits = (pktlen << 3) + OFDM_PLCP_BITS;
1044         nsymbits = bits_per_symbol[rix % 8][width] * streams;
1045         nsymbols = (nbits + nsymbits - 1) / nsymbits;
1046
1047         if (!half_gi)
1048                 duration = SYMBOL_TIME(nsymbols);
1049         else
1050                 duration = SYMBOL_TIME_HALFGI(nsymbols);
1051
1052         /* addup duration for legacy/ht training and signal fields */
1053         duration += L_STF + L_LTF + L_SIG + HT_SIG + HT_STF + HT_LTF(streams);
1054
1055         return duration;
1056 }
1057
1058 static int ath_max_framelen(int usec, int mcs, bool ht40, bool sgi)
1059 {
1060         int streams = HT_RC_2_STREAMS(mcs);
1061         int symbols, bits;
1062         int bytes = 0;
1063
1064         usec -= L_STF + L_LTF + L_SIG + HT_SIG + HT_STF + HT_LTF(streams);
1065         symbols = sgi ? TIME_SYMBOLS_HALFGI(usec) : TIME_SYMBOLS(usec);
1066         bits = symbols * bits_per_symbol[mcs % 8][ht40] * streams;
1067         bits -= OFDM_PLCP_BITS;
1068         bytes = bits / 8;
1069         if (bytes > 65532)
1070                 bytes = 65532;
1071
1072         return bytes;
1073 }
1074
1075 void ath_update_max_aggr_framelen(struct ath_softc *sc, int queue, int txop)
1076 {
1077         u16 *cur_ht20, *cur_ht20_sgi, *cur_ht40, *cur_ht40_sgi;
1078         int mcs;
1079
1080         /* 4ms is the default (and maximum) duration */
1081         if (!txop || txop > 4096)
1082                 txop = 4096;
1083
1084         cur_ht20 = sc->tx.max_aggr_framelen[queue][MCS_HT20];
1085         cur_ht20_sgi = sc->tx.max_aggr_framelen[queue][MCS_HT20_SGI];
1086         cur_ht40 = sc->tx.max_aggr_framelen[queue][MCS_HT40];
1087         cur_ht40_sgi = sc->tx.max_aggr_framelen[queue][MCS_HT40_SGI];
1088         for (mcs = 0; mcs < 32; mcs++) {
1089                 cur_ht20[mcs] = ath_max_framelen(txop, mcs, false, false);
1090                 cur_ht20_sgi[mcs] = ath_max_framelen(txop, mcs, false, true);
1091                 cur_ht40[mcs] = ath_max_framelen(txop, mcs, true, false);
1092                 cur_ht40_sgi[mcs] = ath_max_framelen(txop, mcs, true, true);
1093         }
1094 }
1095
1096 static void ath_buf_set_rate(struct ath_softc *sc, struct ath_buf *bf,
1097                              struct ath_tx_info *info, int len, bool rts)
1098 {
1099         struct ath_hw *ah = sc->sc_ah;
1100         struct ath_common *common = ath9k_hw_common(ah);
1101         struct sk_buff *skb;
1102         struct ieee80211_tx_info *tx_info;
1103         struct ieee80211_tx_rate *rates;
1104         const struct ieee80211_rate *rate;
1105         struct ieee80211_hdr *hdr;
1106         struct ath_frame_info *fi = get_frame_info(bf->bf_mpdu);
1107         u32 rts_thresh = sc->hw->wiphy->rts_threshold;
1108         int i;
1109         u8 rix = 0;
1110
1111         skb = bf->bf_mpdu;
1112         tx_info = IEEE80211_SKB_CB(skb);
1113         rates = bf->rates;
1114         hdr = (struct ieee80211_hdr *)skb->data;
1115
1116         /* set dur_update_en for l-sig computation except for PS-Poll frames */
1117         info->dur_update = !ieee80211_is_pspoll(hdr->frame_control);
1118         info->rtscts_rate = fi->rtscts_rate;
1119
1120         for (i = 0; i < ARRAY_SIZE(bf->rates); i++) {
1121                 bool is_40, is_sgi, is_sp;
1122                 int phy;
1123
1124                 if (!rates[i].count || (rates[i].idx < 0))
1125                         continue;
1126
1127                 rix = rates[i].idx;
1128                 info->rates[i].Tries = rates[i].count;
1129
1130                 /*
1131                  * Handle RTS threshold for unaggregated HT frames.
1132                  */
1133                 if (bf_isampdu(bf) && !bf_isaggr(bf) &&
1134                     (rates[i].flags & IEEE80211_TX_RC_MCS) &&
1135                     unlikely(rts_thresh != (u32) -1)) {
1136                         if (!rts_thresh || (len > rts_thresh))
1137                                 rts = true;
1138                 }
1139
1140                 if (rts || rates[i].flags & IEEE80211_TX_RC_USE_RTS_CTS) {
1141                         info->rates[i].RateFlags |= ATH9K_RATESERIES_RTS_CTS;
1142                         info->flags |= ATH9K_TXDESC_RTSENA;
1143                 } else if (rates[i].flags & IEEE80211_TX_RC_USE_CTS_PROTECT) {
1144                         info->rates[i].RateFlags |= ATH9K_RATESERIES_RTS_CTS;
1145                         info->flags |= ATH9K_TXDESC_CTSENA;
1146                 }
1147
1148                 if (rates[i].flags & IEEE80211_TX_RC_40_MHZ_WIDTH)
1149                         info->rates[i].RateFlags |= ATH9K_RATESERIES_2040;
1150                 if (rates[i].flags & IEEE80211_TX_RC_SHORT_GI)
1151                         info->rates[i].RateFlags |= ATH9K_RATESERIES_HALFGI;
1152
1153                 is_sgi = !!(rates[i].flags & IEEE80211_TX_RC_SHORT_GI);
1154                 is_40 = !!(rates[i].flags & IEEE80211_TX_RC_40_MHZ_WIDTH);
1155                 is_sp = !!(rates[i].flags & IEEE80211_TX_RC_USE_SHORT_PREAMBLE);
1156
1157                 if (rates[i].flags & IEEE80211_TX_RC_MCS) {
1158                         /* MCS rates */
1159                         info->rates[i].Rate = rix | 0x80;
1160                         info->rates[i].ChSel = ath_txchainmask_reduction(sc,
1161                                         ah->txchainmask, info->rates[i].Rate);
1162                         info->rates[i].PktDuration = ath_pkt_duration(sc, rix, len,
1163                                  is_40, is_sgi, is_sp);
1164                         if (rix < 8 && (tx_info->flags & IEEE80211_TX_CTL_STBC))
1165                                 info->rates[i].RateFlags |= ATH9K_RATESERIES_STBC;
1166                         continue;
1167                 }
1168
1169                 /* legacy rates */
1170                 rate = &common->sbands[tx_info->band].bitrates[rates[i].idx];
1171                 if ((tx_info->band == IEEE80211_BAND_2GHZ) &&
1172                     !(rate->flags & IEEE80211_RATE_ERP_G))
1173                         phy = WLAN_RC_PHY_CCK;
1174                 else
1175                         phy = WLAN_RC_PHY_OFDM;
1176
1177                 info->rates[i].Rate = rate->hw_value;
1178                 if (rate->hw_value_short) {
1179                         if (rates[i].flags & IEEE80211_TX_RC_USE_SHORT_PREAMBLE)
1180                                 info->rates[i].Rate |= rate->hw_value_short;
1181                 } else {
1182                         is_sp = false;
1183                 }
1184
1185                 if (bf->bf_state.bfs_paprd)
1186                         info->rates[i].ChSel = ah->txchainmask;
1187                 else
1188                         info->rates[i].ChSel = ath_txchainmask_reduction(sc,
1189                                         ah->txchainmask, info->rates[i].Rate);
1190
1191                 info->rates[i].PktDuration = ath9k_hw_computetxtime(sc->sc_ah,
1192                         phy, rate->bitrate * 100, len, rix, is_sp);
1193         }
1194
1195         /* For AR5416 - RTS cannot be followed by a frame larger than 8K */
1196         if (bf_isaggr(bf) && (len > sc->sc_ah->caps.rts_aggr_limit))
1197                 info->flags &= ~ATH9K_TXDESC_RTSENA;
1198
1199         /* ATH9K_TXDESC_RTSENA and ATH9K_TXDESC_CTSENA are mutually exclusive. */
1200         if (info->flags & ATH9K_TXDESC_RTSENA)
1201                 info->flags &= ~ATH9K_TXDESC_CTSENA;
1202 }
1203
1204 static enum ath9k_pkt_type get_hw_packet_type(struct sk_buff *skb)
1205 {
1206         struct ieee80211_hdr *hdr;
1207         enum ath9k_pkt_type htype;
1208         __le16 fc;
1209
1210         hdr = (struct ieee80211_hdr *)skb->data;
1211         fc = hdr->frame_control;
1212
1213         if (ieee80211_is_beacon(fc))
1214                 htype = ATH9K_PKT_TYPE_BEACON;
1215         else if (ieee80211_is_probe_resp(fc))
1216                 htype = ATH9K_PKT_TYPE_PROBE_RESP;
1217         else if (ieee80211_is_atim(fc))
1218                 htype = ATH9K_PKT_TYPE_ATIM;
1219         else if (ieee80211_is_pspoll(fc))
1220                 htype = ATH9K_PKT_TYPE_PSPOLL;
1221         else
1222                 htype = ATH9K_PKT_TYPE_NORMAL;
1223
1224         return htype;
1225 }
1226
1227 static void ath_tx_fill_desc(struct ath_softc *sc, struct ath_buf *bf,
1228                              struct ath_txq *txq, int len)
1229 {
1230         struct ath_hw *ah = sc->sc_ah;
1231         struct ath_buf *bf_first = NULL;
1232         struct ath_tx_info info;
1233         u32 rts_thresh = sc->hw->wiphy->rts_threshold;
1234         bool rts = false;
1235
1236         memset(&info, 0, sizeof(info));
1237         info.is_first = true;
1238         info.is_last = true;
1239         info.txpower = MAX_RATE_POWER;
1240         info.qcu = txq->axq_qnum;
1241
1242         while (bf) {
1243                 struct sk_buff *skb = bf->bf_mpdu;
1244                 struct ieee80211_tx_info *tx_info = IEEE80211_SKB_CB(skb);
1245                 struct ath_frame_info *fi = get_frame_info(skb);
1246                 bool aggr = !!(bf->bf_state.bf_type & BUF_AGGR);
1247
1248                 info.type = get_hw_packet_type(skb);
1249                 if (bf->bf_next)
1250                         info.link = bf->bf_next->bf_daddr;
1251                 else
1252                         info.link = (sc->tx99_state) ? bf->bf_daddr : 0;
1253
1254                 if (!bf_first) {
1255                         bf_first = bf;
1256
1257                         if (!sc->tx99_state)
1258                                 info.flags = ATH9K_TXDESC_INTREQ;
1259                         if ((tx_info->flags & IEEE80211_TX_CTL_CLEAR_PS_FILT) ||
1260                             txq == sc->tx.uapsdq)
1261                                 info.flags |= ATH9K_TXDESC_CLRDMASK;
1262
1263                         if (tx_info->flags & IEEE80211_TX_CTL_NO_ACK)
1264                                 info.flags |= ATH9K_TXDESC_NOACK;
1265                         if (tx_info->flags & IEEE80211_TX_CTL_LDPC)
1266                                 info.flags |= ATH9K_TXDESC_LDPC;
1267
1268                         if (bf->bf_state.bfs_paprd)
1269                                 info.flags |= (u32) bf->bf_state.bfs_paprd <<
1270                                               ATH9K_TXDESC_PAPRD_S;
1271
1272                         /*
1273                          * mac80211 doesn't handle RTS threshold for HT because
1274                          * the decision has to be taken based on AMPDU length
1275                          * and aggregation is done entirely inside ath9k.
1276                          * Set the RTS/CTS flag for the first subframe based
1277                          * on the threshold.
1278                          */
1279                         if (aggr && (bf == bf_first) &&
1280                             unlikely(rts_thresh != (u32) -1)) {
1281                                 /*
1282                                  * "len" is the size of the entire AMPDU.
1283                                  */
1284                                 if (!rts_thresh || (len > rts_thresh))
1285                                         rts = true;
1286                         }
1287
1288                         if (!aggr)
1289                                 len = fi->framelen;
1290
1291                         ath_buf_set_rate(sc, bf, &info, len, rts);
1292                 }
1293
1294                 info.buf_addr[0] = bf->bf_buf_addr;
1295                 info.buf_len[0] = skb->len;
1296                 info.pkt_len = fi->framelen;
1297                 info.keyix = fi->keyix;
1298                 info.keytype = fi->keytype;
1299
1300                 if (aggr) {
1301                         if (bf == bf_first)
1302                                 info.aggr = AGGR_BUF_FIRST;
1303                         else if (bf == bf_first->bf_lastbf)
1304                                 info.aggr = AGGR_BUF_LAST;
1305                         else
1306                                 info.aggr = AGGR_BUF_MIDDLE;
1307
1308                         info.ndelim = bf->bf_state.ndelim;
1309                         info.aggr_len = len;
1310                 }
1311
1312                 if (bf == bf_first->bf_lastbf)
1313                         bf_first = NULL;
1314
1315                 ath9k_hw_set_txdesc(ah, bf->bf_desc, &info);
1316                 bf = bf->bf_next;
1317         }
1318 }
1319
1320 static void
1321 ath_tx_form_burst(struct ath_softc *sc, struct ath_txq *txq,
1322                   struct ath_atx_tid *tid, struct list_head *bf_q,
1323                   struct ath_buf *bf_first, struct sk_buff_head *tid_q)
1324 {
1325         struct ath_buf *bf = bf_first, *bf_prev = NULL;
1326         struct sk_buff *skb;
1327         int nframes = 0;
1328
1329         do {
1330                 struct ieee80211_tx_info *tx_info;
1331                 skb = bf->bf_mpdu;
1332
1333                 nframes++;
1334                 __skb_unlink(skb, tid_q);
1335                 list_add_tail(&bf->list, bf_q);
1336                 if (bf_prev)
1337                         bf_prev->bf_next = bf;
1338                 bf_prev = bf;
1339
1340                 if (nframes >= 2)
1341                         break;
1342
1343                 bf = ath_tx_get_tid_subframe(sc, txq, tid, &tid_q);
1344                 if (!bf)
1345                         break;
1346
1347                 tx_info = IEEE80211_SKB_CB(bf->bf_mpdu);
1348                 if (tx_info->flags & IEEE80211_TX_CTL_AMPDU)
1349                         break;
1350
1351                 ath_set_rates(tid->an->vif, tid->an->sta, bf);
1352         } while (1);
1353 }
1354
1355 static bool ath_tx_sched_aggr(struct ath_softc *sc, struct ath_txq *txq,
1356                               struct ath_atx_tid *tid, bool *stop)
1357 {
1358         struct ath_buf *bf;
1359         struct ieee80211_tx_info *tx_info;
1360         struct sk_buff_head *tid_q;
1361         struct list_head bf_q;
1362         int aggr_len = 0;
1363         bool aggr, last = true;
1364
1365         if (!ath_tid_has_buffered(tid))
1366                 return false;
1367
1368         INIT_LIST_HEAD(&bf_q);
1369
1370         bf = ath_tx_get_tid_subframe(sc, txq, tid, &tid_q);
1371         if (!bf)
1372                 return false;
1373
1374         tx_info = IEEE80211_SKB_CB(bf->bf_mpdu);
1375         aggr = !!(tx_info->flags & IEEE80211_TX_CTL_AMPDU);
1376         if ((aggr && txq->axq_ampdu_depth >= ATH_AGGR_MIN_QDEPTH) ||
1377                 (!aggr && txq->axq_depth >= ATH_NON_AGGR_MIN_QDEPTH)) {
1378                 *stop = true;
1379                 return false;
1380         }
1381
1382         ath_set_rates(tid->an->vif, tid->an->sta, bf);
1383         if (aggr)
1384                 last = ath_tx_form_aggr(sc, txq, tid, &bf_q, bf,
1385                                         tid_q, &aggr_len);
1386         else
1387                 ath_tx_form_burst(sc, txq, tid, &bf_q, bf, tid_q);
1388
1389         if (list_empty(&bf_q))
1390                 return false;
1391
1392         if (tid->ac->clear_ps_filter || tid->an->no_ps_filter) {
1393                 tid->ac->clear_ps_filter = false;
1394                 tx_info->flags |= IEEE80211_TX_CTL_CLEAR_PS_FILT;
1395         }
1396
1397         ath_tx_fill_desc(sc, bf, txq, aggr_len);
1398         ath_tx_txqaddbuf(sc, txq, &bf_q, false);
1399         return true;
1400 }
1401
1402 int ath_tx_aggr_start(struct ath_softc *sc, struct ieee80211_sta *sta,
1403                       u16 tid, u16 *ssn)
1404 {
1405         struct ath_atx_tid *txtid;
1406         struct ath_txq *txq;
1407         struct ath_node *an;
1408         u8 density;
1409
1410         an = (struct ath_node *)sta->drv_priv;
1411         txtid = ATH_AN_2_TID(an, tid);
1412         txq = txtid->ac->txq;
1413
1414         ath_txq_lock(sc, txq);
1415
1416         /* update ampdu factor/density, they may have changed. This may happen
1417          * in HT IBSS when a beacon with HT-info is received after the station
1418          * has already been added.
1419          */
1420         if (sta->ht_cap.ht_supported) {
1421                 an->maxampdu = (1 << (IEEE80211_HT_MAX_AMPDU_FACTOR +
1422                                       sta->ht_cap.ampdu_factor)) - 1;
1423                 density = ath9k_parse_mpdudensity(sta->ht_cap.ampdu_density);
1424                 an->mpdudensity = density;
1425         }
1426
1427         /* force sequence number allocation for pending frames */
1428         ath_tx_tid_change_state(sc, txtid);
1429
1430         txtid->active = true;
1431         *ssn = txtid->seq_start = txtid->seq_next;
1432         txtid->bar_index = -1;
1433
1434         memset(txtid->tx_buf, 0, sizeof(txtid->tx_buf));
1435         txtid->baw_head = txtid->baw_tail = 0;
1436
1437         ath_txq_unlock_complete(sc, txq);
1438
1439         return 0;
1440 }
1441
1442 void ath_tx_aggr_stop(struct ath_softc *sc, struct ieee80211_sta *sta, u16 tid)
1443 {
1444         struct ath_node *an = (struct ath_node *)sta->drv_priv;
1445         struct ath_atx_tid *txtid = ATH_AN_2_TID(an, tid);
1446         struct ath_txq *txq = txtid->ac->txq;
1447
1448         ath_txq_lock(sc, txq);
1449         txtid->active = false;
1450         ath_tx_flush_tid(sc, txtid);
1451         ath_tx_tid_change_state(sc, txtid);
1452         ath_txq_unlock_complete(sc, txq);
1453 }
1454
1455 void ath_tx_aggr_sleep(struct ieee80211_sta *sta, struct ath_softc *sc,
1456                        struct ath_node *an)
1457 {
1458         struct ath_atx_tid *tid;
1459         struct ath_atx_ac *ac;
1460         struct ath_txq *txq;
1461         bool buffered;
1462         int tidno;
1463
1464         for (tidno = 0, tid = &an->tid[tidno];
1465              tidno < IEEE80211_NUM_TIDS; tidno++, tid++) {
1466
1467                 ac = tid->ac;
1468                 txq = ac->txq;
1469
1470                 ath_txq_lock(sc, txq);
1471
1472                 if (!tid->sched) {
1473                         ath_txq_unlock(sc, txq);
1474                         continue;
1475                 }
1476
1477                 buffered = ath_tid_has_buffered(tid);
1478
1479                 tid->sched = false;
1480                 list_del(&tid->list);
1481
1482                 if (ac->sched) {
1483                         ac->sched = false;
1484                         list_del(&ac->list);
1485                 }
1486
1487                 ath_txq_unlock(sc, txq);
1488
1489                 ieee80211_sta_set_buffered(sta, tidno, buffered);
1490         }
1491 }
1492
1493 void ath_tx_aggr_wakeup(struct ath_softc *sc, struct ath_node *an)
1494 {
1495         struct ath_atx_tid *tid;
1496         struct ath_atx_ac *ac;
1497         struct ath_txq *txq;
1498         int tidno;
1499
1500         for (tidno = 0, tid = &an->tid[tidno];
1501              tidno < IEEE80211_NUM_TIDS; tidno++, tid++) {
1502
1503                 ac = tid->ac;
1504                 txq = ac->txq;
1505
1506                 ath_txq_lock(sc, txq);
1507                 ac->clear_ps_filter = true;
1508
1509                 if (ath_tid_has_buffered(tid)) {
1510                         ath_tx_queue_tid(sc, txq, tid);
1511                         ath_txq_schedule(sc, txq);
1512                 }
1513
1514                 ath_txq_unlock_complete(sc, txq);
1515         }
1516 }
1517
1518 void ath_tx_aggr_resume(struct ath_softc *sc, struct ieee80211_sta *sta,
1519                         u16 tidno)
1520 {
1521         struct ath_atx_tid *tid;
1522         struct ath_node *an;
1523         struct ath_txq *txq;
1524
1525         an = (struct ath_node *)sta->drv_priv;
1526         tid = ATH_AN_2_TID(an, tidno);
1527         txq = tid->ac->txq;
1528
1529         ath_txq_lock(sc, txq);
1530
1531         tid->baw_size = IEEE80211_MIN_AMPDU_BUF << sta->ht_cap.ampdu_factor;
1532
1533         if (ath_tid_has_buffered(tid)) {
1534                 ath_tx_queue_tid(sc, txq, tid);
1535                 ath_txq_schedule(sc, txq);
1536         }
1537
1538         ath_txq_unlock_complete(sc, txq);
1539 }
1540
1541 void ath9k_release_buffered_frames(struct ieee80211_hw *hw,
1542                                    struct ieee80211_sta *sta,
1543                                    u16 tids, int nframes,
1544                                    enum ieee80211_frame_release_type reason,
1545                                    bool more_data)
1546 {
1547         struct ath_softc *sc = hw->priv;
1548         struct ath_node *an = (struct ath_node *)sta->drv_priv;
1549         struct ath_txq *txq = sc->tx.uapsdq;
1550         struct ieee80211_tx_info *info;
1551         struct list_head bf_q;
1552         struct ath_buf *bf_tail = NULL, *bf;
1553         struct sk_buff_head *tid_q;
1554         int sent = 0;
1555         int i;
1556
1557         INIT_LIST_HEAD(&bf_q);
1558         for (i = 0; tids && nframes; i++, tids >>= 1) {
1559                 struct ath_atx_tid *tid;
1560
1561                 if (!(tids & 1))
1562                         continue;
1563
1564                 tid = ATH_AN_2_TID(an, i);
1565
1566                 ath_txq_lock(sc, tid->ac->txq);
1567                 while (nframes > 0) {
1568                         bf = ath_tx_get_tid_subframe(sc, sc->tx.uapsdq, tid, &tid_q);
1569                         if (!bf)
1570                                 break;
1571
1572                         __skb_unlink(bf->bf_mpdu, tid_q);
1573                         list_add_tail(&bf->list, &bf_q);
1574                         ath_set_rates(tid->an->vif, tid->an->sta, bf);
1575                         if (bf_isampdu(bf)) {
1576                                 ath_tx_addto_baw(sc, tid, bf);
1577                                 bf->bf_state.bf_type &= ~BUF_AGGR;
1578                         }
1579                         if (bf_tail)
1580                                 bf_tail->bf_next = bf;
1581
1582                         bf_tail = bf;
1583                         nframes--;
1584                         sent++;
1585                         TX_STAT_INC(txq->axq_qnum, a_queued_hw);
1586
1587                         if (an->sta && !ath_tid_has_buffered(tid))
1588                                 ieee80211_sta_set_buffered(an->sta, i, false);
1589                 }
1590                 ath_txq_unlock_complete(sc, tid->ac->txq);
1591         }
1592
1593         if (list_empty(&bf_q))
1594                 return;
1595
1596         info = IEEE80211_SKB_CB(bf_tail->bf_mpdu);
1597         info->flags |= IEEE80211_TX_STATUS_EOSP;
1598
1599         bf = list_first_entry(&bf_q, struct ath_buf, list);
1600         ath_txq_lock(sc, txq);
1601         ath_tx_fill_desc(sc, bf, txq, 0);
1602         ath_tx_txqaddbuf(sc, txq, &bf_q, false);
1603         ath_txq_unlock(sc, txq);
1604 }
1605
1606 /********************/
1607 /* Queue Management */
1608 /********************/
1609
1610 struct ath_txq *ath_txq_setup(struct ath_softc *sc, int qtype, int subtype)
1611 {
1612         struct ath_hw *ah = sc->sc_ah;
1613         struct ath9k_tx_queue_info qi;
1614         static const int subtype_txq_to_hwq[] = {
1615                 [IEEE80211_AC_BE] = ATH_TXQ_AC_BE,
1616                 [IEEE80211_AC_BK] = ATH_TXQ_AC_BK,
1617                 [IEEE80211_AC_VI] = ATH_TXQ_AC_VI,
1618                 [IEEE80211_AC_VO] = ATH_TXQ_AC_VO,
1619         };
1620         int axq_qnum, i;
1621
1622         memset(&qi, 0, sizeof(qi));
1623         qi.tqi_subtype = subtype_txq_to_hwq[subtype];
1624         qi.tqi_aifs = ATH9K_TXQ_USEDEFAULT;
1625         qi.tqi_cwmin = ATH9K_TXQ_USEDEFAULT;
1626         qi.tqi_cwmax = ATH9K_TXQ_USEDEFAULT;
1627         qi.tqi_physCompBuf = 0;
1628
1629         /*
1630          * Enable interrupts only for EOL and DESC conditions.
1631          * We mark tx descriptors to receive a DESC interrupt
1632          * when a tx queue gets deep; otherwise waiting for the
1633          * EOL to reap descriptors.  Note that this is done to
1634          * reduce interrupt load and this only defers reaping
1635          * descriptors, never transmitting frames.  Aside from
1636          * reducing interrupts this also permits more concurrency.
1637          * The only potential downside is if the tx queue backs
1638          * up in which case the top half of the kernel may backup
1639          * due to a lack of tx descriptors.
1640          *
1641          * The UAPSD queue is an exception, since we take a desc-
1642          * based intr on the EOSP frames.
1643          */
1644         if (ah->caps.hw_caps & ATH9K_HW_CAP_EDMA) {
1645                 qi.tqi_qflags = TXQ_FLAG_TXINT_ENABLE;
1646         } else {
1647                 if (qtype == ATH9K_TX_QUEUE_UAPSD)
1648                         qi.tqi_qflags = TXQ_FLAG_TXDESCINT_ENABLE;
1649                 else
1650                         qi.tqi_qflags = TXQ_FLAG_TXEOLINT_ENABLE |
1651                                         TXQ_FLAG_TXDESCINT_ENABLE;
1652         }
1653         axq_qnum = ath9k_hw_setuptxqueue(ah, qtype, &qi);
1654         if (axq_qnum == -1) {
1655                 /*
1656                  * NB: don't print a message, this happens
1657                  * normally on parts with too few tx queues
1658                  */
1659                 return NULL;
1660         }
1661         if (!ATH_TXQ_SETUP(sc, axq_qnum)) {
1662                 struct ath_txq *txq = &sc->tx.txq[axq_qnum];
1663
1664                 txq->axq_qnum = axq_qnum;
1665                 txq->mac80211_qnum = -1;
1666                 txq->axq_link = NULL;
1667                 __skb_queue_head_init(&txq->complete_q);
1668                 INIT_LIST_HEAD(&txq->axq_q);
1669                 spin_lock_init(&txq->axq_lock);
1670                 txq->axq_depth = 0;
1671                 txq->axq_ampdu_depth = 0;
1672                 txq->axq_tx_inprogress = false;
1673                 sc->tx.txqsetup |= 1<<axq_qnum;
1674
1675                 txq->txq_headidx = txq->txq_tailidx = 0;
1676                 for (i = 0; i < ATH_TXFIFO_DEPTH; i++)
1677                         INIT_LIST_HEAD(&txq->txq_fifo[i]);
1678         }
1679         return &sc->tx.txq[axq_qnum];
1680 }
1681
1682 int ath_txq_update(struct ath_softc *sc, int qnum,
1683                    struct ath9k_tx_queue_info *qinfo)
1684 {
1685         struct ath_hw *ah = sc->sc_ah;
1686         int error = 0;
1687         struct ath9k_tx_queue_info qi;
1688
1689         BUG_ON(sc->tx.txq[qnum].axq_qnum != qnum);
1690
1691         ath9k_hw_get_txq_props(ah, qnum, &qi);
1692         qi.tqi_aifs = qinfo->tqi_aifs;
1693         qi.tqi_cwmin = qinfo->tqi_cwmin;
1694         qi.tqi_cwmax = qinfo->tqi_cwmax;
1695         qi.tqi_burstTime = qinfo->tqi_burstTime;
1696         qi.tqi_readyTime = qinfo->tqi_readyTime;
1697
1698         if (!ath9k_hw_set_txq_props(ah, qnum, &qi)) {
1699                 ath_err(ath9k_hw_common(sc->sc_ah),
1700                         "Unable to update hardware queue %u!\n", qnum);
1701                 error = -EIO;
1702         } else {
1703                 ath9k_hw_resettxqueue(ah, qnum);
1704         }
1705
1706         return error;
1707 }
1708
1709 int ath_cabq_update(struct ath_softc *sc)
1710 {
1711         struct ath9k_tx_queue_info qi;
1712         struct ath_beacon_config *cur_conf = &sc->cur_chan->beacon;
1713         int qnum = sc->beacon.cabq->axq_qnum;
1714
1715         ath9k_hw_get_txq_props(sc->sc_ah, qnum, &qi);
1716
1717         qi.tqi_readyTime = (TU_TO_USEC(cur_conf->beacon_interval) *
1718                             ATH_CABQ_READY_TIME) / 100;
1719         ath_txq_update(sc, qnum, &qi);
1720
1721         return 0;
1722 }
1723
1724 static void ath_drain_txq_list(struct ath_softc *sc, struct ath_txq *txq,
1725                                struct list_head *list)
1726 {
1727         struct ath_buf *bf, *lastbf;
1728         struct list_head bf_head;
1729         struct ath_tx_status ts;
1730
1731         memset(&ts, 0, sizeof(ts));
1732         ts.ts_status = ATH9K_TX_FLUSH;
1733         INIT_LIST_HEAD(&bf_head);
1734
1735         while (!list_empty(list)) {
1736                 bf = list_first_entry(list, struct ath_buf, list);
1737
1738                 if (bf->bf_state.stale) {
1739                         list_del(&bf->list);
1740
1741                         ath_tx_return_buffer(sc, bf);
1742                         continue;
1743                 }
1744
1745                 lastbf = bf->bf_lastbf;
1746                 list_cut_position(&bf_head, list, &lastbf->list);
1747                 ath_tx_process_buffer(sc, txq, &ts, bf, &bf_head);
1748         }
1749 }
1750
1751 /*
1752  * Drain a given TX queue (could be Beacon or Data)
1753  *
1754  * This assumes output has been stopped and
1755  * we do not need to block ath_tx_tasklet.
1756  */
1757 void ath_draintxq(struct ath_softc *sc, struct ath_txq *txq)
1758 {
1759         ath_txq_lock(sc, txq);
1760
1761         if (sc->sc_ah->caps.hw_caps & ATH9K_HW_CAP_EDMA) {
1762                 int idx = txq->txq_tailidx;
1763
1764                 while (!list_empty(&txq->txq_fifo[idx])) {
1765                         ath_drain_txq_list(sc, txq, &txq->txq_fifo[idx]);
1766
1767                         INCR(idx, ATH_TXFIFO_DEPTH);
1768                 }
1769                 txq->txq_tailidx = idx;
1770         }
1771
1772         txq->axq_link = NULL;
1773         txq->axq_tx_inprogress = false;
1774         ath_drain_txq_list(sc, txq, &txq->axq_q);
1775
1776         ath_txq_unlock_complete(sc, txq);
1777 }
1778
1779 bool ath_drain_all_txq(struct ath_softc *sc)
1780 {
1781         struct ath_hw *ah = sc->sc_ah;
1782         struct ath_common *common = ath9k_hw_common(sc->sc_ah);
1783         struct ath_txq *txq;
1784         int i;
1785         u32 npend = 0;
1786
1787         if (test_bit(ATH_OP_INVALID, &common->op_flags))
1788                 return true;
1789
1790         ath9k_hw_abort_tx_dma(ah);
1791
1792         /* Check if any queue remains active */
1793         for (i = 0; i < ATH9K_NUM_TX_QUEUES; i++) {
1794                 if (!ATH_TXQ_SETUP(sc, i))
1795                         continue;
1796
1797                 if (!sc->tx.txq[i].axq_depth)
1798                         continue;
1799
1800                 if (ath9k_hw_numtxpending(ah, sc->tx.txq[i].axq_qnum))
1801                         npend |= BIT(i);
1802         }
1803
1804         if (npend)
1805                 ath_err(common, "Failed to stop TX DMA, queues=0x%03x!\n", npend);
1806
1807         for (i = 0; i < ATH9K_NUM_TX_QUEUES; i++) {
1808                 if (!ATH_TXQ_SETUP(sc, i))
1809                         continue;
1810
1811                 /*
1812                  * The caller will resume queues with ieee80211_wake_queues.
1813                  * Mark the queue as not stopped to prevent ath_tx_complete
1814                  * from waking the queue too early.
1815                  */
1816                 txq = &sc->tx.txq[i];
1817                 txq->stopped = false;
1818                 ath_draintxq(sc, txq);
1819         }
1820
1821         return !npend;
1822 }
1823
1824 void ath_tx_cleanupq(struct ath_softc *sc, struct ath_txq *txq)
1825 {
1826         ath9k_hw_releasetxqueue(sc->sc_ah, txq->axq_qnum);
1827         sc->tx.txqsetup &= ~(1<<txq->axq_qnum);
1828 }
1829
1830 /* For each acq entry, for each tid, try to schedule packets
1831  * for transmit until ampdu_depth has reached min Q depth.
1832  */
1833 void ath_txq_schedule(struct ath_softc *sc, struct ath_txq *txq)
1834 {
1835         struct ath_common *common = ath9k_hw_common(sc->sc_ah);
1836         struct ath_atx_ac *ac, *last_ac;
1837         struct ath_atx_tid *tid, *last_tid;
1838         struct list_head *ac_list;
1839         bool sent = false;
1840
1841         if (txq->mac80211_qnum < 0)
1842                 return;
1843
1844         spin_lock_bh(&sc->chan_lock);
1845         ac_list = &sc->cur_chan->acq[txq->mac80211_qnum];
1846         spin_unlock_bh(&sc->chan_lock);
1847
1848         if (test_bit(ATH_OP_HW_RESET, &common->op_flags) ||
1849             list_empty(ac_list))
1850                 return;
1851
1852         spin_lock_bh(&sc->chan_lock);
1853         rcu_read_lock();
1854
1855         last_ac = list_entry(ac_list->prev, struct ath_atx_ac, list);
1856         while (!list_empty(ac_list)) {
1857                 bool stop = false;
1858
1859                 if (sc->cur_chan->stopped)
1860                         break;
1861
1862                 ac = list_first_entry(ac_list, struct ath_atx_ac, list);
1863                 last_tid = list_entry(ac->tid_q.prev, struct ath_atx_tid, list);
1864                 list_del(&ac->list);
1865                 ac->sched = false;
1866
1867                 while (!list_empty(&ac->tid_q)) {
1868
1869                         tid = list_first_entry(&ac->tid_q, struct ath_atx_tid,
1870                                                list);
1871                         list_del(&tid->list);
1872                         tid->sched = false;
1873
1874                         if (ath_tx_sched_aggr(sc, txq, tid, &stop))
1875                                 sent = true;
1876
1877                         /*
1878                          * add tid to round-robin queue if more frames
1879                          * are pending for the tid
1880                          */
1881                         if (ath_tid_has_buffered(tid))
1882                                 ath_tx_queue_tid(sc, txq, tid);
1883
1884                         if (stop || tid == last_tid)
1885                                 break;
1886                 }
1887
1888                 if (!list_empty(&ac->tid_q) && !ac->sched) {
1889                         ac->sched = true;
1890                         list_add_tail(&ac->list, ac_list);
1891                 }
1892
1893                 if (stop)
1894                         break;
1895
1896                 if (ac == last_ac) {
1897                         if (!sent)
1898                                 break;
1899
1900                         sent = false;
1901                         last_ac = list_entry(ac_list->prev,
1902                                              struct ath_atx_ac, list);
1903                 }
1904         }
1905
1906         rcu_read_unlock();
1907         spin_unlock_bh(&sc->chan_lock);
1908 }
1909
1910 void ath_txq_schedule_all(struct ath_softc *sc)
1911 {
1912         struct ath_txq *txq;
1913         int i;
1914
1915         for (i = 0; i < IEEE80211_NUM_ACS; i++) {
1916                 txq = sc->tx.txq_map[i];
1917
1918                 spin_lock_bh(&txq->axq_lock);
1919                 ath_txq_schedule(sc, txq);
1920                 spin_unlock_bh(&txq->axq_lock);
1921         }
1922 }
1923
1924 /***********/
1925 /* TX, DMA */
1926 /***********/
1927
1928 /*
1929  * Insert a chain of ath_buf (descriptors) on a txq and
1930  * assume the descriptors are already chained together by caller.
1931  */
1932 static void ath_tx_txqaddbuf(struct ath_softc *sc, struct ath_txq *txq,
1933                              struct list_head *head, bool internal)
1934 {
1935         struct ath_hw *ah = sc->sc_ah;
1936         struct ath_common *common = ath9k_hw_common(ah);
1937         struct ath_buf *bf, *bf_last;
1938         bool puttxbuf = false;
1939         bool edma;
1940
1941         /*
1942          * Insert the frame on the outbound list and
1943          * pass it on to the hardware.
1944          */
1945
1946         if (list_empty(head))
1947                 return;
1948
1949         edma = !!(ah->caps.hw_caps & ATH9K_HW_CAP_EDMA);
1950         bf = list_first_entry(head, struct ath_buf, list);
1951         bf_last = list_entry(head->prev, struct ath_buf, list);
1952
1953         ath_dbg(common, QUEUE, "qnum: %d, txq depth: %d\n",
1954                 txq->axq_qnum, txq->axq_depth);
1955
1956         if (edma && list_empty(&txq->txq_fifo[txq->txq_headidx])) {
1957                 list_splice_tail_init(head, &txq->txq_fifo[txq->txq_headidx]);
1958                 INCR(txq->txq_headidx, ATH_TXFIFO_DEPTH);
1959                 puttxbuf = true;
1960         } else {
1961                 list_splice_tail_init(head, &txq->axq_q);
1962
1963                 if (txq->axq_link) {
1964                         ath9k_hw_set_desc_link(ah, txq->axq_link, bf->bf_daddr);
1965                         ath_dbg(common, XMIT, "link[%u] (%p)=%llx (%p)\n",
1966                                 txq->axq_qnum, txq->axq_link,
1967                                 ito64(bf->bf_daddr), bf->bf_desc);
1968                 } else if (!edma)
1969                         puttxbuf = true;
1970
1971                 txq->axq_link = bf_last->bf_desc;
1972         }
1973
1974         if (puttxbuf) {
1975                 TX_STAT_INC(txq->axq_qnum, puttxbuf);
1976                 ath9k_hw_puttxbuf(ah, txq->axq_qnum, bf->bf_daddr);
1977                 ath_dbg(common, XMIT, "TXDP[%u] = %llx (%p)\n",
1978                         txq->axq_qnum, ito64(bf->bf_daddr), bf->bf_desc);
1979         }
1980
1981         if (!edma || sc->tx99_state) {
1982                 TX_STAT_INC(txq->axq_qnum, txstart);
1983                 ath9k_hw_txstart(ah, txq->axq_qnum);
1984         }
1985
1986         if (!internal) {
1987                 while (bf) {
1988                         txq->axq_depth++;
1989                         if (bf_is_ampdu_not_probing(bf))
1990                                 txq->axq_ampdu_depth++;
1991
1992                         bf_last = bf->bf_lastbf;
1993                         bf = bf_last->bf_next;
1994                         bf_last->bf_next = NULL;
1995                 }
1996         }
1997 }
1998
1999 static void ath_tx_send_normal(struct ath_softc *sc, struct ath_txq *txq,
2000                                struct ath_atx_tid *tid, struct sk_buff *skb)
2001 {
2002         struct ieee80211_tx_info *tx_info = IEEE80211_SKB_CB(skb);
2003         struct ath_frame_info *fi = get_frame_info(skb);
2004         struct list_head bf_head;
2005         struct ath_buf *bf = fi->bf;
2006
2007         INIT_LIST_HEAD(&bf_head);
2008         list_add_tail(&bf->list, &bf_head);
2009         bf->bf_state.bf_type = 0;
2010         if (tid && (tx_info->flags & IEEE80211_TX_CTL_AMPDU)) {
2011                 bf->bf_state.bf_type = BUF_AMPDU;
2012                 ath_tx_addto_baw(sc, tid, bf);
2013         }
2014
2015         bf->bf_next = NULL;
2016         bf->bf_lastbf = bf;
2017         ath_tx_fill_desc(sc, bf, txq, fi->framelen);
2018         ath_tx_txqaddbuf(sc, txq, &bf_head, false);
2019         TX_STAT_INC(txq->axq_qnum, queued);
2020 }
2021
2022 static void setup_frame_info(struct ieee80211_hw *hw,
2023                              struct ieee80211_sta *sta,
2024                              struct sk_buff *skb,
2025                              int framelen)
2026 {
2027         struct ieee80211_tx_info *tx_info = IEEE80211_SKB_CB(skb);
2028         struct ieee80211_key_conf *hw_key = tx_info->control.hw_key;
2029         struct ieee80211_hdr *hdr = (struct ieee80211_hdr *)skb->data;
2030         const struct ieee80211_rate *rate;
2031         struct ath_frame_info *fi = get_frame_info(skb);
2032         struct ath_node *an = NULL;
2033         enum ath9k_key_type keytype;
2034         bool short_preamble = false;
2035
2036         /*
2037          * We check if Short Preamble is needed for the CTS rate by
2038          * checking the BSS's global flag.
2039          * But for the rate series, IEEE80211_TX_RC_USE_SHORT_PREAMBLE is used.
2040          */
2041         if (tx_info->control.vif &&
2042             tx_info->control.vif->bss_conf.use_short_preamble)
2043                 short_preamble = true;
2044
2045         rate = ieee80211_get_rts_cts_rate(hw, tx_info);
2046         keytype = ath9k_cmn_get_hw_crypto_keytype(skb);
2047
2048         if (sta)
2049                 an = (struct ath_node *) sta->drv_priv;
2050
2051         memset(fi, 0, sizeof(*fi));
2052         fi->txq = -1;
2053         if (hw_key)
2054                 fi->keyix = hw_key->hw_key_idx;
2055         else if (an && ieee80211_is_data(hdr->frame_control) && an->ps_key > 0)
2056                 fi->keyix = an->ps_key;
2057         else
2058                 fi->keyix = ATH9K_TXKEYIX_INVALID;
2059         fi->keytype = keytype;
2060         fi->framelen = framelen;
2061
2062         if (!rate)
2063                 return;
2064         fi->rtscts_rate = rate->hw_value;
2065         if (short_preamble)
2066                 fi->rtscts_rate |= rate->hw_value_short;
2067 }
2068
2069 u8 ath_txchainmask_reduction(struct ath_softc *sc, u8 chainmask, u32 rate)
2070 {
2071         struct ath_hw *ah = sc->sc_ah;
2072         struct ath9k_channel *curchan = ah->curchan;
2073
2074         if ((ah->caps.hw_caps & ATH9K_HW_CAP_APM) && IS_CHAN_5GHZ(curchan) &&
2075             (chainmask == 0x7) && (rate < 0x90))
2076                 return 0x3;
2077         else if (AR_SREV_9462(ah) && ath9k_hw_btcoex_is_enabled(ah) &&
2078                  IS_CCK_RATE(rate))
2079                 return 0x2;
2080         else
2081                 return chainmask;
2082 }
2083
2084 /*
2085  * Assign a descriptor (and sequence number if necessary,
2086  * and map buffer for DMA. Frees skb on error
2087  */
2088 static struct ath_buf *ath_tx_setup_buffer(struct ath_softc *sc,
2089                                            struct ath_txq *txq,
2090                                            struct ath_atx_tid *tid,
2091                                            struct sk_buff *skb)
2092 {
2093         struct ath_common *common = ath9k_hw_common(sc->sc_ah);
2094         struct ath_frame_info *fi = get_frame_info(skb);
2095         struct ieee80211_hdr *hdr = (struct ieee80211_hdr *)skb->data;
2096         struct ath_buf *bf;
2097         int fragno;
2098         u16 seqno;
2099
2100         bf = ath_tx_get_buffer(sc);
2101         if (!bf) {
2102                 ath_dbg(common, XMIT, "TX buffers are full\n");
2103                 return NULL;
2104         }
2105
2106         ATH_TXBUF_RESET(bf);
2107
2108         if (tid && ieee80211_is_data_present(hdr->frame_control)) {
2109                 fragno = le16_to_cpu(hdr->seq_ctrl) & IEEE80211_SCTL_FRAG;
2110                 seqno = tid->seq_next;
2111                 hdr->seq_ctrl = cpu_to_le16(tid->seq_next << IEEE80211_SEQ_SEQ_SHIFT);
2112
2113                 if (fragno)
2114                         hdr->seq_ctrl |= cpu_to_le16(fragno);
2115
2116                 if (!ieee80211_has_morefrags(hdr->frame_control))
2117                         INCR(tid->seq_next, IEEE80211_SEQ_MAX);
2118
2119                 bf->bf_state.seqno = seqno;
2120         }
2121
2122         bf->bf_mpdu = skb;
2123
2124         bf->bf_buf_addr = dma_map_single(sc->dev, skb->data,
2125                                          skb->len, DMA_TO_DEVICE);
2126         if (unlikely(dma_mapping_error(sc->dev, bf->bf_buf_addr))) {
2127                 bf->bf_mpdu = NULL;
2128                 bf->bf_buf_addr = 0;
2129                 ath_err(ath9k_hw_common(sc->sc_ah),
2130                         "dma_mapping_error() on TX\n");
2131                 ath_tx_return_buffer(sc, bf);
2132                 return NULL;
2133         }
2134
2135         fi->bf = bf;
2136
2137         return bf;
2138 }
2139
2140 static int ath_tx_prepare(struct ieee80211_hw *hw, struct sk_buff *skb,
2141                           struct ath_tx_control *txctl)
2142 {
2143         struct ieee80211_hdr *hdr = (struct ieee80211_hdr *) skb->data;
2144         struct ieee80211_tx_info *info = IEEE80211_SKB_CB(skb);
2145         struct ieee80211_sta *sta = txctl->sta;
2146         struct ieee80211_vif *vif = info->control.vif;
2147         struct ath_vif *avp;
2148         struct ath_softc *sc = hw->priv;
2149         int frmlen = skb->len + FCS_LEN;
2150         int padpos, padsize;
2151
2152         /* NOTE:  sta can be NULL according to net/mac80211.h */
2153         if (sta)
2154                 txctl->an = (struct ath_node *)sta->drv_priv;
2155         else if (vif && ieee80211_is_data(hdr->frame_control)) {
2156                 avp = (void *)vif->drv_priv;
2157                 txctl->an = &avp->mcast_node;
2158         }
2159
2160         if (info->control.hw_key)
2161                 frmlen += info->control.hw_key->icv_len;
2162
2163         /*
2164          * As a temporary workaround, assign seq# here; this will likely need
2165          * to be cleaned up to work better with Beacon transmission and virtual
2166          * BSSes.
2167          */
2168         if (info->flags & IEEE80211_TX_CTL_ASSIGN_SEQ) {
2169                 if (info->flags & IEEE80211_TX_CTL_FIRST_FRAGMENT)
2170                         sc->tx.seq_no += 0x10;
2171                 hdr->seq_ctrl &= cpu_to_le16(IEEE80211_SCTL_FRAG);
2172                 hdr->seq_ctrl |= cpu_to_le16(sc->tx.seq_no);
2173         }
2174
2175         if ((vif && vif->type != NL80211_IFTYPE_AP &&
2176                     vif->type != NL80211_IFTYPE_AP_VLAN) ||
2177             !ieee80211_is_data(hdr->frame_control))
2178                 info->flags |= IEEE80211_TX_CTL_CLEAR_PS_FILT;
2179
2180         /* Add the padding after the header if this is not already done */
2181         padpos = ieee80211_hdrlen(hdr->frame_control);
2182         padsize = padpos & 3;
2183         if (padsize && skb->len > padpos) {
2184                 if (skb_headroom(skb) < padsize)
2185                         return -ENOMEM;
2186
2187                 skb_push(skb, padsize);
2188                 memmove(skb->data, skb->data + padsize, padpos);
2189         }
2190
2191         setup_frame_info(hw, sta, skb, frmlen);
2192         return 0;
2193 }
2194
2195
2196 /* Upon failure caller should free skb */
2197 int ath_tx_start(struct ieee80211_hw *hw, struct sk_buff *skb,
2198                  struct ath_tx_control *txctl)
2199 {
2200         struct ieee80211_hdr *hdr;
2201         struct ieee80211_tx_info *info = IEEE80211_SKB_CB(skb);
2202         struct ieee80211_sta *sta = txctl->sta;
2203         struct ieee80211_vif *vif = info->control.vif;
2204         struct ath_frame_info *fi = get_frame_info(skb);
2205         struct ath_vif *avp = NULL;
2206         struct ath_softc *sc = hw->priv;
2207         struct ath_txq *txq = txctl->txq;
2208         struct ath_atx_tid *tid = NULL;
2209         struct ath_buf *bf;
2210         bool queue;
2211         int q, hw_queue;
2212         int ret;
2213
2214         if (vif)
2215                 avp = (void *)vif->drv_priv;
2216
2217         if (info->flags & IEEE80211_TX_CTL_TX_OFFCHAN)
2218                 txctl->force_channel = true;
2219
2220         ret = ath_tx_prepare(hw, skb, txctl);
2221         if (ret)
2222             return ret;
2223
2224         hdr = (struct ieee80211_hdr *) skb->data;
2225         /*
2226          * At this point, the vif, hw_key and sta pointers in the tx control
2227          * info are no longer valid (overwritten by the ath_frame_info data.
2228          */
2229
2230         q = skb_get_queue_mapping(skb);
2231         hw_queue = (info->hw_queue >= sc->hw->queues - 2) ? q : info->hw_queue;
2232
2233         ath_txq_lock(sc, txq);
2234         if (txq == sc->tx.txq_map[q]) {
2235                 fi->txq = q;
2236                 if (++txq->pending_frames > sc->tx.txq_max_pending[q] &&
2237                     !txq->stopped) {
2238                         ieee80211_stop_queue(sc->hw, hw_queue);
2239                         txq->stopped = true;
2240                 }
2241         }
2242
2243         queue = ieee80211_is_data_present(hdr->frame_control);
2244
2245         /* Force queueing of all frames that belong to a virtual interface on
2246          * a different channel context, to ensure that they are sent on the
2247          * correct channel.
2248          */
2249         if (((avp && avp->chanctx != sc->cur_chan) ||
2250              sc->cur_chan->stopped) && !txctl->force_channel) {
2251                 if (!txctl->an)
2252                         txctl->an = &avp->mcast_node;
2253                 info->flags &= ~IEEE80211_TX_CTL_PS_RESPONSE;
2254                 queue = true;
2255         }
2256
2257         if (txctl->an && queue)
2258                 tid = ath_get_skb_tid(sc, txctl->an, skb);
2259
2260         if (info->flags & (IEEE80211_TX_CTL_PS_RESPONSE |
2261                            IEEE80211_TX_CTL_TX_OFFCHAN)) {
2262                 ath_txq_unlock(sc, txq);
2263                 txq = sc->tx.uapsdq;
2264                 ath_txq_lock(sc, txq);
2265         } else if (txctl->an && queue) {
2266                 WARN_ON(tid->ac->txq != txctl->txq);
2267
2268                 if (info->flags & IEEE80211_TX_CTL_CLEAR_PS_FILT)
2269                         tid->ac->clear_ps_filter = true;
2270
2271                 /*
2272                  * Add this frame to software queue for scheduling later
2273                  * for aggregation.
2274                  */
2275                 TX_STAT_INC(txq->axq_qnum, a_queued_sw);
2276                 __skb_queue_tail(&tid->buf_q, skb);
2277                 if (!txctl->an->sleeping)
2278                         ath_tx_queue_tid(sc, txq, tid);
2279
2280                 ath_txq_schedule(sc, txq);
2281                 goto out;
2282         }
2283
2284         bf = ath_tx_setup_buffer(sc, txq, tid, skb);
2285         if (!bf) {
2286                 ath_txq_skb_done(sc, txq, skb);
2287                 if (txctl->paprd)
2288                         dev_kfree_skb_any(skb);
2289                 else
2290                         ieee80211_free_txskb(sc->hw, skb);
2291                 goto out;
2292         }
2293
2294         bf->bf_state.bfs_paprd = txctl->paprd;
2295
2296         if (txctl->paprd)
2297                 bf->bf_state.bfs_paprd_timestamp = jiffies;
2298
2299         ath_set_rates(vif, sta, bf);
2300         ath_tx_send_normal(sc, txq, tid, skb);
2301
2302 out:
2303         ath_txq_unlock(sc, txq);
2304
2305         return 0;
2306 }
2307
2308 void ath_tx_cabq(struct ieee80211_hw *hw, struct ieee80211_vif *vif,
2309                  struct sk_buff *skb)
2310 {
2311         struct ath_softc *sc = hw->priv;
2312         struct ath_tx_control txctl = {
2313                 .txq = sc->beacon.cabq
2314         };
2315         struct ath_tx_info info = {};
2316         struct ieee80211_hdr *hdr;
2317         struct ath_buf *bf_tail = NULL;
2318         struct ath_buf *bf;
2319         LIST_HEAD(bf_q);
2320         int duration = 0;
2321         int max_duration;
2322
2323         max_duration =
2324                 sc->cur_chan->beacon.beacon_interval * 1000 *
2325                 sc->cur_chan->beacon.dtim_period / ATH_BCBUF;
2326
2327         do {
2328                 struct ath_frame_info *fi = get_frame_info(skb);
2329
2330                 if (ath_tx_prepare(hw, skb, &txctl))
2331                         break;
2332
2333                 bf = ath_tx_setup_buffer(sc, txctl.txq, NULL, skb);
2334                 if (!bf)
2335                         break;
2336
2337                 bf->bf_lastbf = bf;
2338                 ath_set_rates(vif, NULL, bf);
2339                 ath_buf_set_rate(sc, bf, &info, fi->framelen, false);
2340                 duration += info.rates[0].PktDuration;
2341                 if (bf_tail)
2342                         bf_tail->bf_next = bf;
2343
2344                 list_add_tail(&bf->list, &bf_q);
2345                 bf_tail = bf;
2346                 skb = NULL;
2347
2348                 if (duration > max_duration)
2349                         break;
2350
2351                 skb = ieee80211_get_buffered_bc(hw, vif);
2352         } while(skb);
2353
2354         if (skb)
2355                 ieee80211_free_txskb(hw, skb);
2356
2357         if (list_empty(&bf_q))
2358                 return;
2359
2360         bf = list_first_entry(&bf_q, struct ath_buf, list);
2361         hdr = (struct ieee80211_hdr *) bf->bf_mpdu->data;
2362
2363         if (hdr->frame_control & IEEE80211_FCTL_MOREDATA) {
2364                 hdr->frame_control &= ~IEEE80211_FCTL_MOREDATA;
2365                 dma_sync_single_for_device(sc->dev, bf->bf_buf_addr,
2366                         sizeof(*hdr), DMA_TO_DEVICE);
2367         }
2368
2369         ath_txq_lock(sc, txctl.txq);
2370         ath_tx_fill_desc(sc, bf, txctl.txq, 0);
2371         ath_tx_txqaddbuf(sc, txctl.txq, &bf_q, false);
2372         TX_STAT_INC(txctl.txq->axq_qnum, queued);
2373         ath_txq_unlock(sc, txctl.txq);
2374 }
2375
2376 /*****************/
2377 /* TX Completion */
2378 /*****************/
2379
2380 static void ath_tx_complete(struct ath_softc *sc, struct sk_buff *skb,
2381                             int tx_flags, struct ath_txq *txq)
2382 {
2383         struct ieee80211_tx_info *tx_info = IEEE80211_SKB_CB(skb);
2384         struct ath_common *common = ath9k_hw_common(sc->sc_ah);
2385         struct ieee80211_hdr * hdr = (struct ieee80211_hdr *)skb->data;
2386         int padpos, padsize;
2387         unsigned long flags;
2388
2389         ath_dbg(common, XMIT, "TX complete: skb: %p\n", skb);
2390
2391         if (sc->sc_ah->caldata)
2392                 set_bit(PAPRD_PACKET_SENT, &sc->sc_ah->caldata->cal_flags);
2393
2394         if (!(tx_flags & ATH_TX_ERROR))
2395                 /* Frame was ACKed */
2396                 tx_info->flags |= IEEE80211_TX_STAT_ACK;
2397
2398         padpos = ieee80211_hdrlen(hdr->frame_control);
2399         padsize = padpos & 3;
2400         if (padsize && skb->len>padpos+padsize) {
2401                 /*
2402                  * Remove MAC header padding before giving the frame back to
2403                  * mac80211.
2404                  */
2405                 memmove(skb->data + padsize, skb->data, padpos);
2406                 skb_pull(skb, padsize);
2407         }
2408
2409         spin_lock_irqsave(&sc->sc_pm_lock, flags);
2410         if ((sc->ps_flags & PS_WAIT_FOR_TX_ACK) && !txq->axq_depth) {
2411                 sc->ps_flags &= ~PS_WAIT_FOR_TX_ACK;
2412                 ath_dbg(common, PS,
2413                         "Going back to sleep after having received TX status (0x%lx)\n",
2414                         sc->ps_flags & (PS_WAIT_FOR_BEACON |
2415                                         PS_WAIT_FOR_CAB |
2416                                         PS_WAIT_FOR_PSPOLL_DATA |
2417                                         PS_WAIT_FOR_TX_ACK));
2418         }
2419         spin_unlock_irqrestore(&sc->sc_pm_lock, flags);
2420
2421         __skb_queue_tail(&txq->complete_q, skb);
2422         ath_txq_skb_done(sc, txq, skb);
2423 }
2424
2425 static void ath_tx_complete_buf(struct ath_softc *sc, struct ath_buf *bf,
2426                                 struct ath_txq *txq, struct list_head *bf_q,
2427                                 struct ath_tx_status *ts, int txok)
2428 {
2429         struct sk_buff *skb = bf->bf_mpdu;
2430         struct ieee80211_tx_info *tx_info = IEEE80211_SKB_CB(skb);
2431         unsigned long flags;
2432         int tx_flags = 0;
2433
2434         if (!txok)
2435                 tx_flags |= ATH_TX_ERROR;
2436
2437         if (ts->ts_status & ATH9K_TXERR_FILT)
2438                 tx_info->flags |= IEEE80211_TX_STAT_TX_FILTERED;
2439
2440         dma_unmap_single(sc->dev, bf->bf_buf_addr, skb->len, DMA_TO_DEVICE);
2441         bf->bf_buf_addr = 0;
2442         if (sc->tx99_state)
2443                 goto skip_tx_complete;
2444
2445         if (bf->bf_state.bfs_paprd) {
2446                 if (time_after(jiffies,
2447                                 bf->bf_state.bfs_paprd_timestamp +
2448                                 msecs_to_jiffies(ATH_PAPRD_TIMEOUT)))
2449                         dev_kfree_skb_any(skb);
2450                 else
2451                         complete(&sc->paprd_complete);
2452         } else {
2453                 ath_debug_stat_tx(sc, bf, ts, txq, tx_flags);
2454                 ath_tx_complete(sc, skb, tx_flags, txq);
2455         }
2456 skip_tx_complete:
2457         /* At this point, skb (bf->bf_mpdu) is consumed...make sure we don't
2458          * accidentally reference it later.
2459          */
2460         bf->bf_mpdu = NULL;
2461
2462         /*
2463          * Return the list of ath_buf of this mpdu to free queue
2464          */
2465         spin_lock_irqsave(&sc->tx.txbuflock, flags);
2466         list_splice_tail_init(bf_q, &sc->tx.txbuf);
2467         spin_unlock_irqrestore(&sc->tx.txbuflock, flags);
2468 }
2469
2470 static void ath_tx_rc_status(struct ath_softc *sc, struct ath_buf *bf,
2471                              struct ath_tx_status *ts, int nframes, int nbad,
2472                              int txok)
2473 {
2474         struct sk_buff *skb = bf->bf_mpdu;
2475         struct ieee80211_hdr *hdr = (struct ieee80211_hdr *)skb->data;
2476         struct ieee80211_tx_info *tx_info = IEEE80211_SKB_CB(skb);
2477         struct ieee80211_hw *hw = sc->hw;
2478         struct ath_hw *ah = sc->sc_ah;
2479         u8 i, tx_rateindex;
2480
2481         if (txok)
2482                 tx_info->status.ack_signal = ts->ts_rssi;
2483
2484         tx_rateindex = ts->ts_rateindex;
2485         WARN_ON(tx_rateindex >= hw->max_rates);
2486
2487         if (tx_info->flags & IEEE80211_TX_CTL_AMPDU) {
2488                 tx_info->flags |= IEEE80211_TX_STAT_AMPDU;
2489
2490                 BUG_ON(nbad > nframes);
2491         }
2492         tx_info->status.ampdu_len = nframes;
2493         tx_info->status.ampdu_ack_len = nframes - nbad;
2494
2495         if ((ts->ts_status & ATH9K_TXERR_FILT) == 0 &&
2496             (tx_info->flags & IEEE80211_TX_CTL_NO_ACK) == 0) {
2497                 /*
2498                  * If an underrun error is seen assume it as an excessive
2499                  * retry only if max frame trigger level has been reached
2500                  * (2 KB for single stream, and 4 KB for dual stream).
2501                  * Adjust the long retry as if the frame was tried
2502                  * hw->max_rate_tries times to affect how rate control updates
2503                  * PER for the failed rate.
2504                  * In case of congestion on the bus penalizing this type of
2505                  * underruns should help hardware actually transmit new frames
2506                  * successfully by eventually preferring slower rates.
2507                  * This itself should also alleviate congestion on the bus.
2508                  */
2509                 if (unlikely(ts->ts_flags & (ATH9K_TX_DATA_UNDERRUN |
2510                                              ATH9K_TX_DELIM_UNDERRUN)) &&
2511                     ieee80211_is_data(hdr->frame_control) &&
2512                     ah->tx_trig_level >= sc->sc_ah->config.max_txtrig_level)
2513                         tx_info->status.rates[tx_rateindex].count =
2514                                 hw->max_rate_tries;
2515         }
2516
2517         for (i = tx_rateindex + 1; i < hw->max_rates; i++) {
2518                 tx_info->status.rates[i].count = 0;
2519                 tx_info->status.rates[i].idx = -1;
2520         }
2521
2522         tx_info->status.rates[tx_rateindex].count = ts->ts_longretry + 1;
2523 }
2524
2525 static void ath_tx_processq(struct ath_softc *sc, struct ath_txq *txq)
2526 {
2527         struct ath_hw *ah = sc->sc_ah;
2528         struct ath_common *common = ath9k_hw_common(ah);
2529         struct ath_buf *bf, *lastbf, *bf_held = NULL;
2530         struct list_head bf_head;
2531         struct ath_desc *ds;
2532         struct ath_tx_status ts;
2533         int status;
2534
2535         ath_dbg(common, QUEUE, "tx queue %d (%x), link %p\n",
2536                 txq->axq_qnum, ath9k_hw_gettxbuf(sc->sc_ah, txq->axq_qnum),
2537                 txq->axq_link);
2538
2539         ath_txq_lock(sc, txq);
2540         for (;;) {
2541                 if (test_bit(ATH_OP_HW_RESET, &common->op_flags))
2542                         break;
2543
2544                 if (list_empty(&txq->axq_q)) {
2545                         txq->axq_link = NULL;
2546                         ath_txq_schedule(sc, txq);
2547                         break;
2548                 }
2549                 bf = list_first_entry(&txq->axq_q, struct ath_buf, list);
2550
2551                 /*
2552                  * There is a race condition that a BH gets scheduled
2553                  * after sw writes TxE and before hw re-load the last
2554                  * descriptor to get the newly chained one.
2555                  * Software must keep the last DONE descriptor as a
2556                  * holding descriptor - software does so by marking
2557                  * it with the STALE flag.
2558                  */
2559                 bf_held = NULL;
2560                 if (bf->bf_state.stale) {
2561                         bf_held = bf;
2562                         if (list_is_last(&bf_held->list, &txq->axq_q))
2563                                 break;
2564
2565                         bf = list_entry(bf_held->list.next, struct ath_buf,
2566                                         list);
2567                 }
2568
2569                 lastbf = bf->bf_lastbf;
2570                 ds = lastbf->bf_desc;
2571
2572                 memset(&ts, 0, sizeof(ts));
2573                 status = ath9k_hw_txprocdesc(ah, ds, &ts);
2574                 if (status == -EINPROGRESS)
2575                         break;
2576
2577                 TX_STAT_INC(txq->axq_qnum, txprocdesc);
2578
2579                 /*
2580                  * Remove ath_buf's of the same transmit unit from txq,
2581                  * however leave the last descriptor back as the holding
2582                  * descriptor for hw.
2583                  */
2584                 lastbf->bf_state.stale = true;
2585                 INIT_LIST_HEAD(&bf_head);
2586                 if (!list_is_singular(&lastbf->list))
2587                         list_cut_position(&bf_head,
2588                                 &txq->axq_q, lastbf->list.prev);
2589
2590                 if (bf_held) {
2591                         list_del(&bf_held->list);
2592                         ath_tx_return_buffer(sc, bf_held);
2593                 }
2594
2595                 ath_tx_process_buffer(sc, txq, &ts, bf, &bf_head);
2596         }
2597         ath_txq_unlock_complete(sc, txq);
2598 }
2599
2600 void ath_tx_tasklet(struct ath_softc *sc)
2601 {
2602         struct ath_hw *ah = sc->sc_ah;
2603         u32 qcumask = ((1 << ATH9K_NUM_TX_QUEUES) - 1) & ah->intr_txqs;
2604         int i;
2605
2606         for (i = 0; i < ATH9K_NUM_TX_QUEUES; i++) {
2607                 if (ATH_TXQ_SETUP(sc, i) && (qcumask & (1 << i)))
2608                         ath_tx_processq(sc, &sc->tx.txq[i]);
2609         }
2610 }
2611
2612 void ath_tx_edma_tasklet(struct ath_softc *sc)
2613 {
2614         struct ath_tx_status ts;
2615         struct ath_common *common = ath9k_hw_common(sc->sc_ah);
2616         struct ath_hw *ah = sc->sc_ah;
2617         struct ath_txq *txq;
2618         struct ath_buf *bf, *lastbf;
2619         struct list_head bf_head;
2620         struct list_head *fifo_list;
2621         int status;
2622
2623         for (;;) {
2624                 if (test_bit(ATH_OP_HW_RESET, &common->op_flags))
2625                         break;
2626
2627                 status = ath9k_hw_txprocdesc(ah, NULL, (void *)&ts);
2628                 if (status == -EINPROGRESS)
2629                         break;
2630                 if (status == -EIO) {
2631                         ath_dbg(common, XMIT, "Error processing tx status\n");
2632                         break;
2633                 }
2634
2635                 /* Process beacon completions separately */
2636                 if (ts.qid == sc->beacon.beaconq) {
2637                         sc->beacon.tx_processed = true;
2638                         sc->beacon.tx_last = !(ts.ts_status & ATH9K_TXERR_MASK);
2639
2640                         if (ath9k_is_chanctx_enabled()) {
2641                                 ath_chanctx_event(sc, NULL,
2642                                                   ATH_CHANCTX_EVENT_BEACON_SENT);
2643                         }
2644
2645                         ath9k_csa_update(sc);
2646                         continue;
2647                 }
2648
2649                 txq = &sc->tx.txq[ts.qid];
2650
2651                 ath_txq_lock(sc, txq);
2652
2653                 TX_STAT_INC(txq->axq_qnum, txprocdesc);
2654
2655                 fifo_list = &txq->txq_fifo[txq->txq_tailidx];
2656                 if (list_empty(fifo_list)) {
2657                         ath_txq_unlock(sc, txq);
2658                         return;
2659                 }
2660
2661                 bf = list_first_entry(fifo_list, struct ath_buf, list);
2662                 if (bf->bf_state.stale) {
2663                         list_del(&bf->list);
2664                         ath_tx_return_buffer(sc, bf);
2665                         bf = list_first_entry(fifo_list, struct ath_buf, list);
2666                 }
2667
2668                 lastbf = bf->bf_lastbf;
2669
2670                 INIT_LIST_HEAD(&bf_head);
2671                 if (list_is_last(&lastbf->list, fifo_list)) {
2672                         list_splice_tail_init(fifo_list, &bf_head);
2673                         INCR(txq->txq_tailidx, ATH_TXFIFO_DEPTH);
2674
2675                         if (!list_empty(&txq->axq_q)) {
2676                                 struct list_head bf_q;
2677
2678                                 INIT_LIST_HEAD(&bf_q);
2679                                 txq->axq_link = NULL;
2680                                 list_splice_tail_init(&txq->axq_q, &bf_q);
2681                                 ath_tx_txqaddbuf(sc, txq, &bf_q, true);
2682                         }
2683                 } else {
2684                         lastbf->bf_state.stale = true;
2685                         if (bf != lastbf)
2686                                 list_cut_position(&bf_head, fifo_list,
2687                                                   lastbf->list.prev);
2688                 }
2689
2690                 ath_tx_process_buffer(sc, txq, &ts, bf, &bf_head);
2691                 ath_txq_unlock_complete(sc, txq);
2692         }
2693 }
2694
2695 /*****************/
2696 /* Init, Cleanup */
2697 /*****************/
2698
2699 static int ath_txstatus_setup(struct ath_softc *sc, int size)
2700 {
2701         struct ath_descdma *dd = &sc->txsdma;
2702         u8 txs_len = sc->sc_ah->caps.txs_len;
2703
2704         dd->dd_desc_len = size * txs_len;
2705         dd->dd_desc = dmam_alloc_coherent(sc->dev, dd->dd_desc_len,
2706                                           &dd->dd_desc_paddr, GFP_KERNEL);
2707         if (!dd->dd_desc)
2708                 return -ENOMEM;
2709
2710         return 0;
2711 }
2712
2713 static int ath_tx_edma_init(struct ath_softc *sc)
2714 {
2715         int err;
2716
2717         err = ath_txstatus_setup(sc, ATH_TXSTATUS_RING_SIZE);
2718         if (!err)
2719                 ath9k_hw_setup_statusring(sc->sc_ah, sc->txsdma.dd_desc,
2720                                           sc->txsdma.dd_desc_paddr,
2721                                           ATH_TXSTATUS_RING_SIZE);
2722
2723         return err;
2724 }
2725
2726 int ath_tx_init(struct ath_softc *sc, int nbufs)
2727 {
2728         struct ath_common *common = ath9k_hw_common(sc->sc_ah);
2729         int error = 0;
2730
2731         spin_lock_init(&sc->tx.txbuflock);
2732
2733         error = ath_descdma_setup(sc, &sc->tx.txdma, &sc->tx.txbuf,
2734                                   "tx", nbufs, 1, 1);
2735         if (error != 0) {
2736                 ath_err(common,
2737                         "Failed to allocate tx descriptors: %d\n", error);
2738                 return error;
2739         }
2740
2741         error = ath_descdma_setup(sc, &sc->beacon.bdma, &sc->beacon.bbuf,
2742                                   "beacon", ATH_BCBUF, 1, 1);
2743         if (error != 0) {
2744                 ath_err(common,
2745                         "Failed to allocate beacon descriptors: %d\n", error);
2746                 return error;
2747         }
2748
2749         INIT_DELAYED_WORK(&sc->tx_complete_work, ath_tx_complete_poll_work);
2750
2751         if (sc->sc_ah->caps.hw_caps & ATH9K_HW_CAP_EDMA)
2752                 error = ath_tx_edma_init(sc);
2753
2754         return error;
2755 }
2756
2757 void ath_tx_node_init(struct ath_softc *sc, struct ath_node *an)
2758 {
2759         struct ath_atx_tid *tid;
2760         struct ath_atx_ac *ac;
2761         int tidno, acno;
2762
2763         for (tidno = 0, tid = &an->tid[tidno];
2764              tidno < IEEE80211_NUM_TIDS;
2765              tidno++, tid++) {
2766                 tid->an        = an;
2767                 tid->tidno     = tidno;
2768                 tid->seq_start = tid->seq_next = 0;
2769                 tid->baw_size  = WME_MAX_BA;
2770                 tid->baw_head  = tid->baw_tail = 0;
2771                 tid->sched     = false;
2772                 tid->active        = false;
2773                 __skb_queue_head_init(&tid->buf_q);
2774                 __skb_queue_head_init(&tid->retry_q);
2775                 acno = TID_TO_WME_AC(tidno);
2776                 tid->ac = &an->ac[acno];
2777         }
2778
2779         for (acno = 0, ac = &an->ac[acno];
2780              acno < IEEE80211_NUM_ACS; acno++, ac++) {
2781                 ac->sched    = false;
2782                 ac->clear_ps_filter = true;
2783                 ac->txq = sc->tx.txq_map[acno];
2784                 INIT_LIST_HEAD(&ac->tid_q);
2785         }
2786 }
2787
2788 void ath_tx_node_cleanup(struct ath_softc *sc, struct ath_node *an)
2789 {
2790         struct ath_atx_ac *ac;
2791         struct ath_atx_tid *tid;
2792         struct ath_txq *txq;
2793         int tidno;
2794
2795         for (tidno = 0, tid = &an->tid[tidno];
2796              tidno < IEEE80211_NUM_TIDS; tidno++, tid++) {
2797
2798                 ac = tid->ac;
2799                 txq = ac->txq;
2800
2801                 ath_txq_lock(sc, txq);
2802
2803                 if (tid->sched) {
2804                         list_del(&tid->list);
2805                         tid->sched = false;
2806                 }
2807
2808                 if (ac->sched) {
2809                         list_del(&ac->list);
2810                         tid->ac->sched = false;
2811                 }
2812
2813                 ath_tid_drain(sc, txq, tid);
2814                 tid->active = false;
2815
2816                 ath_txq_unlock(sc, txq);
2817         }
2818 }
2819
2820 #ifdef CONFIG_ATH9K_TX99
2821
2822 int ath9k_tx99_send(struct ath_softc *sc, struct sk_buff *skb,
2823                     struct ath_tx_control *txctl)
2824 {
2825         struct ieee80211_hdr *hdr = (struct ieee80211_hdr *) skb->data;
2826         struct ath_frame_info *fi = get_frame_info(skb);
2827         struct ath_common *common = ath9k_hw_common(sc->sc_ah);
2828         struct ath_buf *bf;
2829         int padpos, padsize;
2830
2831         padpos = ieee80211_hdrlen(hdr->frame_control);
2832         padsize = padpos & 3;
2833
2834         if (padsize && skb->len > padpos) {
2835                 if (skb_headroom(skb) < padsize) {
2836                         ath_dbg(common, XMIT,
2837                                 "tx99 padding failed\n");
2838                 return -EINVAL;
2839                 }
2840
2841                 skb_push(skb, padsize);
2842                 memmove(skb->data, skb->data + padsize, padpos);
2843         }
2844
2845         fi->keyix = ATH9K_TXKEYIX_INVALID;
2846         fi->framelen = skb->len + FCS_LEN;
2847         fi->keytype = ATH9K_KEY_TYPE_CLEAR;
2848
2849         bf = ath_tx_setup_buffer(sc, txctl->txq, NULL, skb);
2850         if (!bf) {
2851                 ath_dbg(common, XMIT, "tx99 buffer setup failed\n");
2852                 return -EINVAL;
2853         }
2854
2855         ath_set_rates(sc->tx99_vif, NULL, bf);
2856
2857         ath9k_hw_set_desc_link(sc->sc_ah, bf->bf_desc, bf->bf_daddr);
2858         ath9k_hw_tx99_start(sc->sc_ah, txctl->txq->axq_qnum);
2859
2860         ath_tx_send_normal(sc, txctl->txq, NULL, skb);
2861
2862         return 0;
2863 }
2864
2865 #endif /* CONFIG_ATH9K_TX99 */