Merge branch 'master' of git://git.kernel.org/pub/scm/linux/kernel/git/linville/wireless
[firefly-linux-kernel-4.4.55.git] / drivers / net / wireless / ath / ath9k / xmit.c
1 /*
2  * Copyright (c) 2008-2011 Atheros Communications Inc.
3  *
4  * Permission to use, copy, modify, and/or distribute this software for any
5  * purpose with or without fee is hereby granted, provided that the above
6  * copyright notice and this permission notice appear in all copies.
7  *
8  * THE SOFTWARE IS PROVIDED "AS IS" AND THE AUTHOR DISCLAIMS ALL WARRANTIES
9  * WITH REGARD TO THIS SOFTWARE INCLUDING ALL IMPLIED WARRANTIES OF
10  * MERCHANTABILITY AND FITNESS. IN NO EVENT SHALL THE AUTHOR BE LIABLE FOR
11  * ANY SPECIAL, DIRECT, INDIRECT, OR CONSEQUENTIAL DAMAGES OR ANY DAMAGES
12  * WHATSOEVER RESULTING FROM LOSS OF USE, DATA OR PROFITS, WHETHER IN AN
13  * ACTION OF CONTRACT, NEGLIGENCE OR OTHER TORTIOUS ACTION, ARISING OUT OF
14  * OR IN CONNECTION WITH THE USE OR PERFORMANCE OF THIS SOFTWARE.
15  */
16
17 #include <linux/dma-mapping.h>
18 #include "ath9k.h"
19 #include "ar9003_mac.h"
20
21 #define BITS_PER_BYTE           8
22 #define OFDM_PLCP_BITS          22
23 #define HT_RC_2_STREAMS(_rc)    ((((_rc) & 0x78) >> 3) + 1)
24 #define L_STF                   8
25 #define L_LTF                   8
26 #define L_SIG                   4
27 #define HT_SIG                  8
28 #define HT_STF                  4
29 #define HT_LTF(_ns)             (4 * (_ns))
30 #define SYMBOL_TIME(_ns)        ((_ns) << 2) /* ns * 4 us */
31 #define SYMBOL_TIME_HALFGI(_ns) (((_ns) * 18 + 4) / 5)  /* ns * 3.6 us */
32 #define NUM_SYMBOLS_PER_USEC(_usec) (_usec >> 2)
33 #define NUM_SYMBOLS_PER_USEC_HALFGI(_usec) (((_usec*5)-4)/18)
34
35
36 static u16 bits_per_symbol[][2] = {
37         /* 20MHz 40MHz */
38         {    26,   54 },     /*  0: BPSK */
39         {    52,  108 },     /*  1: QPSK 1/2 */
40         {    78,  162 },     /*  2: QPSK 3/4 */
41         {   104,  216 },     /*  3: 16-QAM 1/2 */
42         {   156,  324 },     /*  4: 16-QAM 3/4 */
43         {   208,  432 },     /*  5: 64-QAM 2/3 */
44         {   234,  486 },     /*  6: 64-QAM 3/4 */
45         {   260,  540 },     /*  7: 64-QAM 5/6 */
46 };
47
48 #define IS_HT_RATE(_rate)     ((_rate) & 0x80)
49
50 static void ath_tx_send_normal(struct ath_softc *sc, struct ath_txq *txq,
51                                struct ath_atx_tid *tid, struct sk_buff *skb);
52 static void ath_tx_complete(struct ath_softc *sc, struct sk_buff *skb,
53                             int tx_flags, struct ath_txq *txq);
54 static void ath_tx_complete_buf(struct ath_softc *sc, struct ath_buf *bf,
55                                 struct ath_txq *txq, struct list_head *bf_q,
56                                 struct ath_tx_status *ts, int txok);
57 static void ath_tx_txqaddbuf(struct ath_softc *sc, struct ath_txq *txq,
58                              struct list_head *head, bool internal);
59 static void ath_tx_rc_status(struct ath_softc *sc, struct ath_buf *bf,
60                              struct ath_tx_status *ts, int nframes, int nbad,
61                              int txok);
62 static void ath_tx_update_baw(struct ath_softc *sc, struct ath_atx_tid *tid,
63                               int seqno);
64 static struct ath_buf *ath_tx_setup_buffer(struct ath_softc *sc,
65                                            struct ath_txq *txq,
66                                            struct ath_atx_tid *tid,
67                                            struct sk_buff *skb,
68                                            bool dequeue);
69
70 enum {
71         MCS_HT20,
72         MCS_HT20_SGI,
73         MCS_HT40,
74         MCS_HT40_SGI,
75 };
76
77 static int ath_max_4ms_framelen[4][32] = {
78         [MCS_HT20] = {
79                 3212,  6432,  9648,  12864,  19300,  25736,  28952,  32172,
80                 6424,  12852, 19280, 25708,  38568,  51424,  57852,  64280,
81                 9628,  19260, 28896, 38528,  57792,  65532,  65532,  65532,
82                 12828, 25656, 38488, 51320,  65532,  65532,  65532,  65532,
83         },
84         [MCS_HT20_SGI] = {
85                 3572,  7144,  10720,  14296,  21444,  28596,  32172,  35744,
86                 7140,  14284, 21428,  28568,  42856,  57144,  64288,  65532,
87                 10700, 21408, 32112,  42816,  64228,  65532,  65532,  65532,
88                 14256, 28516, 42780,  57040,  65532,  65532,  65532,  65532,
89         },
90         [MCS_HT40] = {
91                 6680,  13360,  20044,  26724,  40092,  53456,  60140,  65532,
92                 13348, 26700,  40052,  53400,  65532,  65532,  65532,  65532,
93                 20004, 40008,  60016,  65532,  65532,  65532,  65532,  65532,
94                 26644, 53292,  65532,  65532,  65532,  65532,  65532,  65532,
95         },
96         [MCS_HT40_SGI] = {
97                 7420,  14844,  22272,  29696,  44544,  59396,  65532,  65532,
98                 14832, 29668,  44504,  59340,  65532,  65532,  65532,  65532,
99                 22232, 44464,  65532,  65532,  65532,  65532,  65532,  65532,
100                 29616, 59232,  65532,  65532,  65532,  65532,  65532,  65532,
101         }
102 };
103
104 /*********************/
105 /* Aggregation logic */
106 /*********************/
107
108 void ath_txq_lock(struct ath_softc *sc, struct ath_txq *txq)
109         __acquires(&txq->axq_lock)
110 {
111         spin_lock_bh(&txq->axq_lock);
112 }
113
114 void ath_txq_unlock(struct ath_softc *sc, struct ath_txq *txq)
115         __releases(&txq->axq_lock)
116 {
117         spin_unlock_bh(&txq->axq_lock);
118 }
119
120 void ath_txq_unlock_complete(struct ath_softc *sc, struct ath_txq *txq)
121         __releases(&txq->axq_lock)
122 {
123         struct sk_buff_head q;
124         struct sk_buff *skb;
125
126         __skb_queue_head_init(&q);
127         skb_queue_splice_init(&txq->complete_q, &q);
128         spin_unlock_bh(&txq->axq_lock);
129
130         while ((skb = __skb_dequeue(&q)))
131                 ieee80211_tx_status(sc->hw, skb);
132 }
133
134 static void ath_tx_queue_tid(struct ath_txq *txq, struct ath_atx_tid *tid)
135 {
136         struct ath_atx_ac *ac = tid->ac;
137
138         if (tid->paused)
139                 return;
140
141         if (tid->sched)
142                 return;
143
144         tid->sched = true;
145         list_add_tail(&tid->list, &ac->tid_q);
146
147         if (ac->sched)
148                 return;
149
150         ac->sched = true;
151         list_add_tail(&ac->list, &txq->axq_acq);
152 }
153
154 static void ath_tx_resume_tid(struct ath_softc *sc, struct ath_atx_tid *tid)
155 {
156         struct ath_txq *txq = tid->ac->txq;
157
158         WARN_ON(!tid->paused);
159
160         ath_txq_lock(sc, txq);
161         tid->paused = false;
162
163         if (skb_queue_empty(&tid->buf_q))
164                 goto unlock;
165
166         ath_tx_queue_tid(txq, tid);
167         ath_txq_schedule(sc, txq);
168 unlock:
169         ath_txq_unlock_complete(sc, txq);
170 }
171
172 static struct ath_frame_info *get_frame_info(struct sk_buff *skb)
173 {
174         struct ieee80211_tx_info *tx_info = IEEE80211_SKB_CB(skb);
175         BUILD_BUG_ON(sizeof(struct ath_frame_info) >
176                      sizeof(tx_info->rate_driver_data));
177         return (struct ath_frame_info *) &tx_info->rate_driver_data[0];
178 }
179
180 static void ath_send_bar(struct ath_atx_tid *tid, u16 seqno)
181 {
182         ieee80211_send_bar(tid->an->vif, tid->an->sta->addr, tid->tidno,
183                            seqno << IEEE80211_SEQ_SEQ_SHIFT);
184 }
185
186 static void ath_tx_flush_tid(struct ath_softc *sc, struct ath_atx_tid *tid)
187 {
188         struct ath_txq *txq = tid->ac->txq;
189         struct sk_buff *skb;
190         struct ath_buf *bf;
191         struct list_head bf_head;
192         struct ath_tx_status ts;
193         struct ath_frame_info *fi;
194         bool sendbar = false;
195
196         INIT_LIST_HEAD(&bf_head);
197
198         memset(&ts, 0, sizeof(ts));
199
200         while ((skb = __skb_dequeue(&tid->buf_q))) {
201                 fi = get_frame_info(skb);
202                 bf = fi->bf;
203
204                 if (bf && fi->retries) {
205                         list_add_tail(&bf->list, &bf_head);
206                         ath_tx_update_baw(sc, tid, bf->bf_state.seqno);
207                         ath_tx_complete_buf(sc, bf, txq, &bf_head, &ts, 0);
208                         sendbar = true;
209                 } else {
210                         ath_tx_send_normal(sc, txq, NULL, skb);
211                 }
212         }
213
214         if (tid->baw_head == tid->baw_tail) {
215                 tid->state &= ~AGGR_ADDBA_COMPLETE;
216                 tid->state &= ~AGGR_CLEANUP;
217         }
218
219         if (sendbar) {
220                 ath_txq_unlock(sc, txq);
221                 ath_send_bar(tid, tid->seq_start);
222                 ath_txq_lock(sc, txq);
223         }
224 }
225
226 static void ath_tx_update_baw(struct ath_softc *sc, struct ath_atx_tid *tid,
227                               int seqno)
228 {
229         int index, cindex;
230
231         index  = ATH_BA_INDEX(tid->seq_start, seqno);
232         cindex = (tid->baw_head + index) & (ATH_TID_MAX_BUFS - 1);
233
234         __clear_bit(cindex, tid->tx_buf);
235
236         while (tid->baw_head != tid->baw_tail && !test_bit(tid->baw_head, tid->tx_buf)) {
237                 INCR(tid->seq_start, IEEE80211_SEQ_MAX);
238                 INCR(tid->baw_head, ATH_TID_MAX_BUFS);
239                 if (tid->bar_index >= 0)
240                         tid->bar_index--;
241         }
242 }
243
244 static void ath_tx_addto_baw(struct ath_softc *sc, struct ath_atx_tid *tid,
245                              u16 seqno)
246 {
247         int index, cindex;
248
249         index  = ATH_BA_INDEX(tid->seq_start, seqno);
250         cindex = (tid->baw_head + index) & (ATH_TID_MAX_BUFS - 1);
251         __set_bit(cindex, tid->tx_buf);
252
253         if (index >= ((tid->baw_tail - tid->baw_head) &
254                 (ATH_TID_MAX_BUFS - 1))) {
255                 tid->baw_tail = cindex;
256                 INCR(tid->baw_tail, ATH_TID_MAX_BUFS);
257         }
258 }
259
260 /*
261  * TODO: For frame(s) that are in the retry state, we will reuse the
262  * sequence number(s) without setting the retry bit. The
263  * alternative is to give up on these and BAR the receiver's window
264  * forward.
265  */
266 static void ath_tid_drain(struct ath_softc *sc, struct ath_txq *txq,
267                           struct ath_atx_tid *tid)
268
269 {
270         struct sk_buff *skb;
271         struct ath_buf *bf;
272         struct list_head bf_head;
273         struct ath_tx_status ts;
274         struct ath_frame_info *fi;
275
276         memset(&ts, 0, sizeof(ts));
277         INIT_LIST_HEAD(&bf_head);
278
279         while ((skb = __skb_dequeue(&tid->buf_q))) {
280                 fi = get_frame_info(skb);
281                 bf = fi->bf;
282
283                 if (!bf) {
284                         ath_tx_complete(sc, skb, ATH_TX_ERROR, txq);
285                         continue;
286                 }
287
288                 list_add_tail(&bf->list, &bf_head);
289
290                 if (fi->retries)
291                         ath_tx_update_baw(sc, tid, bf->bf_state.seqno);
292
293                 ath_tx_complete_buf(sc, bf, txq, &bf_head, &ts, 0);
294         }
295
296         tid->seq_next = tid->seq_start;
297         tid->baw_tail = tid->baw_head;
298         tid->bar_index = -1;
299 }
300
301 static void ath_tx_set_retry(struct ath_softc *sc, struct ath_txq *txq,
302                              struct sk_buff *skb, int count)
303 {
304         struct ath_frame_info *fi = get_frame_info(skb);
305         struct ath_buf *bf = fi->bf;
306         struct ieee80211_hdr *hdr;
307         int prev = fi->retries;
308
309         TX_STAT_INC(txq->axq_qnum, a_retries);
310         fi->retries += count;
311
312         if (prev > 0)
313                 return;
314
315         hdr = (struct ieee80211_hdr *)skb->data;
316         hdr->frame_control |= cpu_to_le16(IEEE80211_FCTL_RETRY);
317         dma_sync_single_for_device(sc->dev, bf->bf_buf_addr,
318                 sizeof(*hdr), DMA_TO_DEVICE);
319 }
320
321 static struct ath_buf *ath_tx_get_buffer(struct ath_softc *sc)
322 {
323         struct ath_buf *bf = NULL;
324
325         spin_lock_bh(&sc->tx.txbuflock);
326
327         if (unlikely(list_empty(&sc->tx.txbuf))) {
328                 spin_unlock_bh(&sc->tx.txbuflock);
329                 return NULL;
330         }
331
332         bf = list_first_entry(&sc->tx.txbuf, struct ath_buf, list);
333         list_del(&bf->list);
334
335         spin_unlock_bh(&sc->tx.txbuflock);
336
337         return bf;
338 }
339
340 static void ath_tx_return_buffer(struct ath_softc *sc, struct ath_buf *bf)
341 {
342         spin_lock_bh(&sc->tx.txbuflock);
343         list_add_tail(&bf->list, &sc->tx.txbuf);
344         spin_unlock_bh(&sc->tx.txbuflock);
345 }
346
347 static struct ath_buf* ath_clone_txbuf(struct ath_softc *sc, struct ath_buf *bf)
348 {
349         struct ath_buf *tbf;
350
351         tbf = ath_tx_get_buffer(sc);
352         if (WARN_ON(!tbf))
353                 return NULL;
354
355         ATH_TXBUF_RESET(tbf);
356
357         tbf->bf_mpdu = bf->bf_mpdu;
358         tbf->bf_buf_addr = bf->bf_buf_addr;
359         memcpy(tbf->bf_desc, bf->bf_desc, sc->sc_ah->caps.tx_desc_len);
360         tbf->bf_state = bf->bf_state;
361
362         return tbf;
363 }
364
365 static void ath_tx_count_frames(struct ath_softc *sc, struct ath_buf *bf,
366                                 struct ath_tx_status *ts, int txok,
367                                 int *nframes, int *nbad)
368 {
369         struct ath_frame_info *fi;
370         u16 seq_st = 0;
371         u32 ba[WME_BA_BMP_SIZE >> 5];
372         int ba_index;
373         int isaggr = 0;
374
375         *nbad = 0;
376         *nframes = 0;
377
378         isaggr = bf_isaggr(bf);
379         if (isaggr) {
380                 seq_st = ts->ts_seqnum;
381                 memcpy(ba, &ts->ba_low, WME_BA_BMP_SIZE >> 3);
382         }
383
384         while (bf) {
385                 fi = get_frame_info(bf->bf_mpdu);
386                 ba_index = ATH_BA_INDEX(seq_st, bf->bf_state.seqno);
387
388                 (*nframes)++;
389                 if (!txok || (isaggr && !ATH_BA_ISSET(ba, ba_index)))
390                         (*nbad)++;
391
392                 bf = bf->bf_next;
393         }
394 }
395
396
397 static void ath_tx_complete_aggr(struct ath_softc *sc, struct ath_txq *txq,
398                                  struct ath_buf *bf, struct list_head *bf_q,
399                                  struct ath_tx_status *ts, int txok, bool retry)
400 {
401         struct ath_node *an = NULL;
402         struct sk_buff *skb;
403         struct ieee80211_sta *sta;
404         struct ieee80211_hw *hw = sc->hw;
405         struct ieee80211_hdr *hdr;
406         struct ieee80211_tx_info *tx_info;
407         struct ath_atx_tid *tid = NULL;
408         struct ath_buf *bf_next, *bf_last = bf->bf_lastbf;
409         struct list_head bf_head;
410         struct sk_buff_head bf_pending;
411         u16 seq_st = 0, acked_cnt = 0, txfail_cnt = 0, seq_first;
412         u32 ba[WME_BA_BMP_SIZE >> 5];
413         int isaggr, txfail, txpending, sendbar = 0, needreset = 0, nbad = 0;
414         bool rc_update = true;
415         struct ieee80211_tx_rate rates[4];
416         struct ath_frame_info *fi;
417         int nframes;
418         u8 tidno;
419         bool flush = !!(ts->ts_status & ATH9K_TX_FLUSH);
420         int i, retries;
421         int bar_index = -1;
422
423         skb = bf->bf_mpdu;
424         hdr = (struct ieee80211_hdr *)skb->data;
425
426         tx_info = IEEE80211_SKB_CB(skb);
427
428         memcpy(rates, tx_info->control.rates, sizeof(rates));
429
430         retries = ts->ts_longretry + 1;
431         for (i = 0; i < ts->ts_rateindex; i++)
432                 retries += rates[i].count;
433
434         rcu_read_lock();
435
436         sta = ieee80211_find_sta_by_ifaddr(hw, hdr->addr1, hdr->addr2);
437         if (!sta) {
438                 rcu_read_unlock();
439
440                 INIT_LIST_HEAD(&bf_head);
441                 while (bf) {
442                         bf_next = bf->bf_next;
443
444                         if (!bf->bf_stale || bf_next != NULL)
445                                 list_move_tail(&bf->list, &bf_head);
446
447                         ath_tx_complete_buf(sc, bf, txq, &bf_head, ts, 0);
448
449                         bf = bf_next;
450                 }
451                 return;
452         }
453
454         an = (struct ath_node *)sta->drv_priv;
455         tidno = ieee80211_get_qos_ctl(hdr)[0] & IEEE80211_QOS_CTL_TID_MASK;
456         tid = ATH_AN_2_TID(an, tidno);
457         seq_first = tid->seq_start;
458
459         /*
460          * The hardware occasionally sends a tx status for the wrong TID.
461          * In this case, the BA status cannot be considered valid and all
462          * subframes need to be retransmitted
463          */
464         if (tidno != ts->tid)
465                 txok = false;
466
467         isaggr = bf_isaggr(bf);
468         memset(ba, 0, WME_BA_BMP_SIZE >> 3);
469
470         if (isaggr && txok) {
471                 if (ts->ts_flags & ATH9K_TX_BA) {
472                         seq_st = ts->ts_seqnum;
473                         memcpy(ba, &ts->ba_low, WME_BA_BMP_SIZE >> 3);
474                 } else {
475                         /*
476                          * AR5416 can become deaf/mute when BA
477                          * issue happens. Chip needs to be reset.
478                          * But AP code may have sychronization issues
479                          * when perform internal reset in this routine.
480                          * Only enable reset in STA mode for now.
481                          */
482                         if (sc->sc_ah->opmode == NL80211_IFTYPE_STATION)
483                                 needreset = 1;
484                 }
485         }
486
487         __skb_queue_head_init(&bf_pending);
488
489         ath_tx_count_frames(sc, bf, ts, txok, &nframes, &nbad);
490         while (bf) {
491                 u16 seqno = bf->bf_state.seqno;
492
493                 txfail = txpending = sendbar = 0;
494                 bf_next = bf->bf_next;
495
496                 skb = bf->bf_mpdu;
497                 tx_info = IEEE80211_SKB_CB(skb);
498                 fi = get_frame_info(skb);
499
500                 if (ATH_BA_ISSET(ba, ATH_BA_INDEX(seq_st, seqno))) {
501                         /* transmit completion, subframe is
502                          * acked by block ack */
503                         acked_cnt++;
504                 } else if (!isaggr && txok) {
505                         /* transmit completion */
506                         acked_cnt++;
507                 } else if ((tid->state & AGGR_CLEANUP) || !retry) {
508                         /*
509                          * cleanup in progress, just fail
510                          * the un-acked sub-frames
511                          */
512                         txfail = 1;
513                 } else if (flush) {
514                         txpending = 1;
515                 } else if (fi->retries < ATH_MAX_SW_RETRIES) {
516                         if (txok || !an->sleeping)
517                                 ath_tx_set_retry(sc, txq, bf->bf_mpdu,
518                                                  retries);
519
520                         txpending = 1;
521                 } else {
522                         txfail = 1;
523                         txfail_cnt++;
524                         bar_index = max_t(int, bar_index,
525                                 ATH_BA_INDEX(seq_first, seqno));
526                 }
527
528                 /*
529                  * Make sure the last desc is reclaimed if it
530                  * not a holding desc.
531                  */
532                 INIT_LIST_HEAD(&bf_head);
533                 if ((sc->sc_ah->caps.hw_caps & ATH9K_HW_CAP_EDMA) ||
534                     bf_next != NULL || !bf_last->bf_stale)
535                         list_move_tail(&bf->list, &bf_head);
536
537                 if (!txpending || (tid->state & AGGR_CLEANUP)) {
538                         /*
539                          * complete the acked-ones/xretried ones; update
540                          * block-ack window
541                          */
542                         ath_tx_update_baw(sc, tid, seqno);
543
544                         if (rc_update && (acked_cnt == 1 || txfail_cnt == 1)) {
545                                 memcpy(tx_info->control.rates, rates, sizeof(rates));
546                                 ath_tx_rc_status(sc, bf, ts, nframes, nbad, txok);
547                                 rc_update = false;
548                         }
549
550                         ath_tx_complete_buf(sc, bf, txq, &bf_head, ts,
551                                 !txfail);
552                 } else {
553                         /* retry the un-acked ones */
554                         if (!(sc->sc_ah->caps.hw_caps & ATH9K_HW_CAP_EDMA) &&
555                             bf->bf_next == NULL && bf_last->bf_stale) {
556                                 struct ath_buf *tbf;
557
558                                 tbf = ath_clone_txbuf(sc, bf_last);
559                                 /*
560                                  * Update tx baw and complete the
561                                  * frame with failed status if we
562                                  * run out of tx buf.
563                                  */
564                                 if (!tbf) {
565                                         ath_tx_update_baw(sc, tid, seqno);
566
567                                         ath_tx_complete_buf(sc, bf, txq,
568                                                             &bf_head, ts, 0);
569                                         bar_index = max_t(int, bar_index,
570                                                 ATH_BA_INDEX(seq_first, seqno));
571                                         break;
572                                 }
573
574                                 fi->bf = tbf;
575                         }
576
577                         /*
578                          * Put this buffer to the temporary pending
579                          * queue to retain ordering
580                          */
581                         __skb_queue_tail(&bf_pending, skb);
582                 }
583
584                 bf = bf_next;
585         }
586
587         /* prepend un-acked frames to the beginning of the pending frame queue */
588         if (!skb_queue_empty(&bf_pending)) {
589                 if (an->sleeping)
590                         ieee80211_sta_set_buffered(sta, tid->tidno, true);
591
592                 skb_queue_splice(&bf_pending, &tid->buf_q);
593                 if (!an->sleeping) {
594                         ath_tx_queue_tid(txq, tid);
595
596                         if (ts->ts_status & ATH9K_TXERR_FILT)
597                                 tid->ac->clear_ps_filter = true;
598                 }
599         }
600
601         if (bar_index >= 0) {
602                 u16 bar_seq = ATH_BA_INDEX2SEQ(seq_first, bar_index);
603
604                 if (BAW_WITHIN(tid->seq_start, tid->baw_size, bar_seq))
605                         tid->bar_index = ATH_BA_INDEX(tid->seq_start, bar_seq);
606
607                 ath_txq_unlock(sc, txq);
608                 ath_send_bar(tid, ATH_BA_INDEX2SEQ(seq_first, bar_index + 1));
609                 ath_txq_lock(sc, txq);
610         }
611
612         if (tid->state & AGGR_CLEANUP)
613                 ath_tx_flush_tid(sc, tid);
614
615         rcu_read_unlock();
616
617         if (needreset) {
618                 RESET_STAT_INC(sc, RESET_TYPE_TX_ERROR);
619                 ieee80211_queue_work(sc->hw, &sc->hw_reset_work);
620         }
621 }
622
623 static bool ath_lookup_legacy(struct ath_buf *bf)
624 {
625         struct sk_buff *skb;
626         struct ieee80211_tx_info *tx_info;
627         struct ieee80211_tx_rate *rates;
628         int i;
629
630         skb = bf->bf_mpdu;
631         tx_info = IEEE80211_SKB_CB(skb);
632         rates = tx_info->control.rates;
633
634         for (i = 0; i < 4; i++) {
635                 if (!rates[i].count || rates[i].idx < 0)
636                         break;
637
638                 if (!(rates[i].flags & IEEE80211_TX_RC_MCS))
639                         return true;
640         }
641
642         return false;
643 }
644
645 static u32 ath_lookup_rate(struct ath_softc *sc, struct ath_buf *bf,
646                            struct ath_atx_tid *tid)
647 {
648         struct sk_buff *skb;
649         struct ieee80211_tx_info *tx_info;
650         struct ieee80211_tx_rate *rates;
651         u32 max_4ms_framelen, frmlen;
652         u16 aggr_limit, bt_aggr_limit, legacy = 0;
653         int i;
654
655         skb = bf->bf_mpdu;
656         tx_info = IEEE80211_SKB_CB(skb);
657         rates = tx_info->control.rates;
658
659         /*
660          * Find the lowest frame length among the rate series that will have a
661          * 4ms transmit duration.
662          * TODO - TXOP limit needs to be considered.
663          */
664         max_4ms_framelen = ATH_AMPDU_LIMIT_MAX;
665
666         for (i = 0; i < 4; i++) {
667                 int modeidx;
668
669                 if (!rates[i].count)
670                         continue;
671
672                 if (!(rates[i].flags & IEEE80211_TX_RC_MCS)) {
673                         legacy = 1;
674                         break;
675                 }
676
677                 if (rates[i].flags & IEEE80211_TX_RC_40_MHZ_WIDTH)
678                         modeidx = MCS_HT40;
679                 else
680                         modeidx = MCS_HT20;
681
682                 if (rates[i].flags & IEEE80211_TX_RC_SHORT_GI)
683                         modeidx++;
684
685                 frmlen = ath_max_4ms_framelen[modeidx][rates[i].idx];
686                 max_4ms_framelen = min(max_4ms_framelen, frmlen);
687         }
688
689         /*
690          * limit aggregate size by the minimum rate if rate selected is
691          * not a probe rate, if rate selected is a probe rate then
692          * avoid aggregation of this packet.
693          */
694         if (tx_info->flags & IEEE80211_TX_CTL_RATE_CTRL_PROBE || legacy)
695                 return 0;
696
697         aggr_limit = min(max_4ms_framelen, (u32)ATH_AMPDU_LIMIT_MAX);
698
699         /*
700          * Override the default aggregation limit for BTCOEX.
701          */
702         bt_aggr_limit = ath9k_btcoex_aggr_limit(sc, max_4ms_framelen);
703         if (bt_aggr_limit)
704                 aggr_limit = bt_aggr_limit;
705
706         /*
707          * h/w can accept aggregates up to 16 bit lengths (65535).
708          * The IE, however can hold up to 65536, which shows up here
709          * as zero. Ignore 65536 since we  are constrained by hw.
710          */
711         if (tid->an->maxampdu)
712                 aggr_limit = min(aggr_limit, tid->an->maxampdu);
713
714         return aggr_limit;
715 }
716
717 /*
718  * Returns the number of delimiters to be added to
719  * meet the minimum required mpdudensity.
720  */
721 static int ath_compute_num_delims(struct ath_softc *sc, struct ath_atx_tid *tid,
722                                   struct ath_buf *bf, u16 frmlen,
723                                   bool first_subfrm)
724 {
725 #define FIRST_DESC_NDELIMS 60
726         struct sk_buff *skb = bf->bf_mpdu;
727         struct ieee80211_tx_info *tx_info = IEEE80211_SKB_CB(skb);
728         u32 nsymbits, nsymbols;
729         u16 minlen;
730         u8 flags, rix;
731         int width, streams, half_gi, ndelim, mindelim;
732         struct ath_frame_info *fi = get_frame_info(bf->bf_mpdu);
733
734         /* Select standard number of delimiters based on frame length alone */
735         ndelim = ATH_AGGR_GET_NDELIM(frmlen);
736
737         /*
738          * If encryption enabled, hardware requires some more padding between
739          * subframes.
740          * TODO - this could be improved to be dependent on the rate.
741          *      The hardware can keep up at lower rates, but not higher rates
742          */
743         if ((fi->keyix != ATH9K_TXKEYIX_INVALID) &&
744             !(sc->sc_ah->caps.hw_caps & ATH9K_HW_CAP_EDMA))
745                 ndelim += ATH_AGGR_ENCRYPTDELIM;
746
747         /*
748          * Add delimiter when using RTS/CTS with aggregation
749          * and non enterprise AR9003 card
750          */
751         if (first_subfrm && !AR_SREV_9580_10_OR_LATER(sc->sc_ah) &&
752             (sc->sc_ah->ent_mode & AR_ENT_OTP_MIN_PKT_SIZE_DISABLE))
753                 ndelim = max(ndelim, FIRST_DESC_NDELIMS);
754
755         /*
756          * Convert desired mpdu density from microeconds to bytes based
757          * on highest rate in rate series (i.e. first rate) to determine
758          * required minimum length for subframe. Take into account
759          * whether high rate is 20 or 40Mhz and half or full GI.
760          *
761          * If there is no mpdu density restriction, no further calculation
762          * is needed.
763          */
764
765         if (tid->an->mpdudensity == 0)
766                 return ndelim;
767
768         rix = tx_info->control.rates[0].idx;
769         flags = tx_info->control.rates[0].flags;
770         width = (flags & IEEE80211_TX_RC_40_MHZ_WIDTH) ? 1 : 0;
771         half_gi = (flags & IEEE80211_TX_RC_SHORT_GI) ? 1 : 0;
772
773         if (half_gi)
774                 nsymbols = NUM_SYMBOLS_PER_USEC_HALFGI(tid->an->mpdudensity);
775         else
776                 nsymbols = NUM_SYMBOLS_PER_USEC(tid->an->mpdudensity);
777
778         if (nsymbols == 0)
779                 nsymbols = 1;
780
781         streams = HT_RC_2_STREAMS(rix);
782         nsymbits = bits_per_symbol[rix % 8][width] * streams;
783         minlen = (nsymbols * nsymbits) / BITS_PER_BYTE;
784
785         if (frmlen < minlen) {
786                 mindelim = (minlen - frmlen) / ATH_AGGR_DELIM_SZ;
787                 ndelim = max(mindelim, ndelim);
788         }
789
790         return ndelim;
791 }
792
793 static enum ATH_AGGR_STATUS ath_tx_form_aggr(struct ath_softc *sc,
794                                              struct ath_txq *txq,
795                                              struct ath_atx_tid *tid,
796                                              struct list_head *bf_q,
797                                              int *aggr_len)
798 {
799 #define PADBYTES(_len) ((4 - ((_len) % 4)) % 4)
800         struct ath_buf *bf, *bf_first = NULL, *bf_prev = NULL;
801         int rl = 0, nframes = 0, ndelim, prev_al = 0;
802         u16 aggr_limit = 0, al = 0, bpad = 0,
803                 al_delta, h_baw = tid->baw_size / 2;
804         enum ATH_AGGR_STATUS status = ATH_AGGR_DONE;
805         struct ieee80211_tx_info *tx_info;
806         struct ath_frame_info *fi;
807         struct sk_buff *skb;
808         u16 seqno;
809
810         do {
811                 skb = skb_peek(&tid->buf_q);
812                 fi = get_frame_info(skb);
813                 bf = fi->bf;
814                 if (!fi->bf)
815                         bf = ath_tx_setup_buffer(sc, txq, tid, skb, true);
816
817                 if (!bf)
818                         continue;
819
820                 bf->bf_state.bf_type = BUF_AMPDU | BUF_AGGR;
821                 seqno = bf->bf_state.seqno;
822
823                 /* do not step over block-ack window */
824                 if (!BAW_WITHIN(tid->seq_start, tid->baw_size, seqno)) {
825                         status = ATH_AGGR_BAW_CLOSED;
826                         break;
827                 }
828
829                 if (tid->bar_index > ATH_BA_INDEX(tid->seq_start, seqno)) {
830                         struct ath_tx_status ts = {};
831                         struct list_head bf_head;
832
833                         INIT_LIST_HEAD(&bf_head);
834                         list_add(&bf->list, &bf_head);
835                         __skb_unlink(skb, &tid->buf_q);
836                         ath_tx_update_baw(sc, tid, seqno);
837                         ath_tx_complete_buf(sc, bf, txq, &bf_head, &ts, 0);
838                         continue;
839                 }
840
841                 if (!bf_first)
842                         bf_first = bf;
843
844                 if (!rl) {
845                         aggr_limit = ath_lookup_rate(sc, bf, tid);
846                         rl = 1;
847                 }
848
849                 /* do not exceed aggregation limit */
850                 al_delta = ATH_AGGR_DELIM_SZ + fi->framelen;
851
852                 if (nframes &&
853                     ((aggr_limit < (al + bpad + al_delta + prev_al)) ||
854                      ath_lookup_legacy(bf))) {
855                         status = ATH_AGGR_LIMITED;
856                         break;
857                 }
858
859                 tx_info = IEEE80211_SKB_CB(bf->bf_mpdu);
860                 if (nframes && (tx_info->flags & IEEE80211_TX_CTL_RATE_CTRL_PROBE))
861                         break;
862
863                 /* do not exceed subframe limit */
864                 if (nframes >= min((int)h_baw, ATH_AMPDU_SUBFRAME_DEFAULT)) {
865                         status = ATH_AGGR_LIMITED;
866                         break;
867                 }
868
869                 /* add padding for previous frame to aggregation length */
870                 al += bpad + al_delta;
871
872                 /*
873                  * Get the delimiters needed to meet the MPDU
874                  * density for this node.
875                  */
876                 ndelim = ath_compute_num_delims(sc, tid, bf_first, fi->framelen,
877                                                 !nframes);
878                 bpad = PADBYTES(al_delta) + (ndelim << 2);
879
880                 nframes++;
881                 bf->bf_next = NULL;
882
883                 /* link buffers of this frame to the aggregate */
884                 if (!fi->retries)
885                         ath_tx_addto_baw(sc, tid, seqno);
886                 bf->bf_state.ndelim = ndelim;
887
888                 __skb_unlink(skb, &tid->buf_q);
889                 list_add_tail(&bf->list, bf_q);
890                 if (bf_prev)
891                         bf_prev->bf_next = bf;
892
893                 bf_prev = bf;
894
895         } while (!skb_queue_empty(&tid->buf_q));
896
897         *aggr_len = al;
898
899         return status;
900 #undef PADBYTES
901 }
902
903 /*
904  * rix - rate index
905  * pktlen - total bytes (delims + data + fcs + pads + pad delims)
906  * width  - 0 for 20 MHz, 1 for 40 MHz
907  * half_gi - to use 4us v/s 3.6 us for symbol time
908  */
909 static u32 ath_pkt_duration(struct ath_softc *sc, u8 rix, int pktlen,
910                             int width, int half_gi, bool shortPreamble)
911 {
912         u32 nbits, nsymbits, duration, nsymbols;
913         int streams;
914
915         /* find number of symbols: PLCP + data */
916         streams = HT_RC_2_STREAMS(rix);
917         nbits = (pktlen << 3) + OFDM_PLCP_BITS;
918         nsymbits = bits_per_symbol[rix % 8][width] * streams;
919         nsymbols = (nbits + nsymbits - 1) / nsymbits;
920
921         if (!half_gi)
922                 duration = SYMBOL_TIME(nsymbols);
923         else
924                 duration = SYMBOL_TIME_HALFGI(nsymbols);
925
926         /* addup duration for legacy/ht training and signal fields */
927         duration += L_STF + L_LTF + L_SIG + HT_SIG + HT_STF + HT_LTF(streams);
928
929         return duration;
930 }
931
932 static void ath_buf_set_rate(struct ath_softc *sc, struct ath_buf *bf,
933                              struct ath_tx_info *info, int len)
934 {
935         struct ath_hw *ah = sc->sc_ah;
936         struct sk_buff *skb;
937         struct ieee80211_tx_info *tx_info;
938         struct ieee80211_tx_rate *rates;
939         const struct ieee80211_rate *rate;
940         struct ieee80211_hdr *hdr;
941         struct ath_frame_info *fi = get_frame_info(bf->bf_mpdu);
942         int i;
943         u8 rix = 0;
944
945         skb = bf->bf_mpdu;
946         tx_info = IEEE80211_SKB_CB(skb);
947         rates = tx_info->control.rates;
948         hdr = (struct ieee80211_hdr *)skb->data;
949
950         /* set dur_update_en for l-sig computation except for PS-Poll frames */
951         info->dur_update = !ieee80211_is_pspoll(hdr->frame_control);
952         info->rtscts_rate = fi->rtscts_rate;
953
954         for (i = 0; i < 4; i++) {
955                 bool is_40, is_sgi, is_sp;
956                 int phy;
957
958                 if (!rates[i].count || (rates[i].idx < 0))
959                         continue;
960
961                 rix = rates[i].idx;
962                 info->rates[i].Tries = rates[i].count;
963
964                     if (rates[i].flags & IEEE80211_TX_RC_USE_RTS_CTS) {
965                         info->rates[i].RateFlags |= ATH9K_RATESERIES_RTS_CTS;
966                         info->flags |= ATH9K_TXDESC_RTSENA;
967                 } else if (rates[i].flags & IEEE80211_TX_RC_USE_CTS_PROTECT) {
968                         info->rates[i].RateFlags |= ATH9K_RATESERIES_RTS_CTS;
969                         info->flags |= ATH9K_TXDESC_CTSENA;
970                 }
971
972                 if (rates[i].flags & IEEE80211_TX_RC_40_MHZ_WIDTH)
973                         info->rates[i].RateFlags |= ATH9K_RATESERIES_2040;
974                 if (rates[i].flags & IEEE80211_TX_RC_SHORT_GI)
975                         info->rates[i].RateFlags |= ATH9K_RATESERIES_HALFGI;
976
977                 is_sgi = !!(rates[i].flags & IEEE80211_TX_RC_SHORT_GI);
978                 is_40 = !!(rates[i].flags & IEEE80211_TX_RC_40_MHZ_WIDTH);
979                 is_sp = !!(rates[i].flags & IEEE80211_TX_RC_USE_SHORT_PREAMBLE);
980
981                 if (rates[i].flags & IEEE80211_TX_RC_MCS) {
982                         /* MCS rates */
983                         info->rates[i].Rate = rix | 0x80;
984                         info->rates[i].ChSel = ath_txchainmask_reduction(sc,
985                                         ah->txchainmask, info->rates[i].Rate);
986                         info->rates[i].PktDuration = ath_pkt_duration(sc, rix, len,
987                                  is_40, is_sgi, is_sp);
988                         if (rix < 8 && (tx_info->flags & IEEE80211_TX_CTL_STBC))
989                                 info->rates[i].RateFlags |= ATH9K_RATESERIES_STBC;
990                         continue;
991                 }
992
993                 /* legacy rates */
994                 rate = &sc->sbands[tx_info->band].bitrates[rates[i].idx];
995                 if ((tx_info->band == IEEE80211_BAND_2GHZ) &&
996                     !(rate->flags & IEEE80211_RATE_ERP_G))
997                         phy = WLAN_RC_PHY_CCK;
998                 else
999                         phy = WLAN_RC_PHY_OFDM;
1000
1001                 info->rates[i].Rate = rate->hw_value;
1002                 if (rate->hw_value_short) {
1003                         if (rates[i].flags & IEEE80211_TX_RC_USE_SHORT_PREAMBLE)
1004                                 info->rates[i].Rate |= rate->hw_value_short;
1005                 } else {
1006                         is_sp = false;
1007                 }
1008
1009                 if (bf->bf_state.bfs_paprd)
1010                         info->rates[i].ChSel = ah->txchainmask;
1011                 else
1012                         info->rates[i].ChSel = ath_txchainmask_reduction(sc,
1013                                         ah->txchainmask, info->rates[i].Rate);
1014
1015                 info->rates[i].PktDuration = ath9k_hw_computetxtime(sc->sc_ah,
1016                         phy, rate->bitrate * 100, len, rix, is_sp);
1017         }
1018
1019         /* For AR5416 - RTS cannot be followed by a frame larger than 8K */
1020         if (bf_isaggr(bf) && (len > sc->sc_ah->caps.rts_aggr_limit))
1021                 info->flags &= ~ATH9K_TXDESC_RTSENA;
1022
1023         /* ATH9K_TXDESC_RTSENA and ATH9K_TXDESC_CTSENA are mutually exclusive. */
1024         if (info->flags & ATH9K_TXDESC_RTSENA)
1025                 info->flags &= ~ATH9K_TXDESC_CTSENA;
1026 }
1027
1028 static enum ath9k_pkt_type get_hw_packet_type(struct sk_buff *skb)
1029 {
1030         struct ieee80211_hdr *hdr;
1031         enum ath9k_pkt_type htype;
1032         __le16 fc;
1033
1034         hdr = (struct ieee80211_hdr *)skb->data;
1035         fc = hdr->frame_control;
1036
1037         if (ieee80211_is_beacon(fc))
1038                 htype = ATH9K_PKT_TYPE_BEACON;
1039         else if (ieee80211_is_probe_resp(fc))
1040                 htype = ATH9K_PKT_TYPE_PROBE_RESP;
1041         else if (ieee80211_is_atim(fc))
1042                 htype = ATH9K_PKT_TYPE_ATIM;
1043         else if (ieee80211_is_pspoll(fc))
1044                 htype = ATH9K_PKT_TYPE_PSPOLL;
1045         else
1046                 htype = ATH9K_PKT_TYPE_NORMAL;
1047
1048         return htype;
1049 }
1050
1051 static void ath_tx_fill_desc(struct ath_softc *sc, struct ath_buf *bf,
1052                              struct ath_txq *txq, int len)
1053 {
1054         struct ath_hw *ah = sc->sc_ah;
1055         struct ieee80211_tx_info *tx_info = IEEE80211_SKB_CB(bf->bf_mpdu);
1056         struct ath_buf *bf_first = bf;
1057         struct ath_tx_info info;
1058         bool aggr = !!(bf->bf_state.bf_type & BUF_AGGR);
1059
1060         memset(&info, 0, sizeof(info));
1061         info.is_first = true;
1062         info.is_last = true;
1063         info.txpower = MAX_RATE_POWER;
1064         info.qcu = txq->axq_qnum;
1065
1066         info.flags = ATH9K_TXDESC_INTREQ;
1067         if (tx_info->flags & IEEE80211_TX_CTL_NO_ACK)
1068                 info.flags |= ATH9K_TXDESC_NOACK;
1069         if (tx_info->flags & IEEE80211_TX_CTL_LDPC)
1070                 info.flags |= ATH9K_TXDESC_LDPC;
1071
1072         ath_buf_set_rate(sc, bf, &info, len);
1073
1074         if (tx_info->flags & IEEE80211_TX_CTL_CLEAR_PS_FILT)
1075                 info.flags |= ATH9K_TXDESC_CLRDMASK;
1076
1077         if (bf->bf_state.bfs_paprd)
1078                 info.flags |= (u32) bf->bf_state.bfs_paprd << ATH9K_TXDESC_PAPRD_S;
1079
1080
1081         while (bf) {
1082                 struct sk_buff *skb = bf->bf_mpdu;
1083                 struct ath_frame_info *fi = get_frame_info(skb);
1084
1085                 info.type = get_hw_packet_type(skb);
1086                 if (bf->bf_next)
1087                         info.link = bf->bf_next->bf_daddr;
1088                 else
1089                         info.link = 0;
1090
1091                 info.buf_addr[0] = bf->bf_buf_addr;
1092                 info.buf_len[0] = skb->len;
1093                 info.pkt_len = fi->framelen;
1094                 info.keyix = fi->keyix;
1095                 info.keytype = fi->keytype;
1096
1097                 if (aggr) {
1098                         if (bf == bf_first)
1099                                 info.aggr = AGGR_BUF_FIRST;
1100                         else if (!bf->bf_next)
1101                                 info.aggr = AGGR_BUF_LAST;
1102                         else
1103                                 info.aggr = AGGR_BUF_MIDDLE;
1104
1105                         info.ndelim = bf->bf_state.ndelim;
1106                         info.aggr_len = len;
1107                 }
1108
1109                 ath9k_hw_set_txdesc(ah, bf->bf_desc, &info);
1110                 bf = bf->bf_next;
1111         }
1112 }
1113
1114 static void ath_tx_sched_aggr(struct ath_softc *sc, struct ath_txq *txq,
1115                               struct ath_atx_tid *tid)
1116 {
1117         struct ath_buf *bf;
1118         enum ATH_AGGR_STATUS status;
1119         struct ieee80211_tx_info *tx_info;
1120         struct list_head bf_q;
1121         int aggr_len;
1122
1123         do {
1124                 if (skb_queue_empty(&tid->buf_q))
1125                         return;
1126
1127                 INIT_LIST_HEAD(&bf_q);
1128
1129                 status = ath_tx_form_aggr(sc, txq, tid, &bf_q, &aggr_len);
1130
1131                 /*
1132                  * no frames picked up to be aggregated;
1133                  * block-ack window is not open.
1134                  */
1135                 if (list_empty(&bf_q))
1136                         break;
1137
1138                 bf = list_first_entry(&bf_q, struct ath_buf, list);
1139                 bf->bf_lastbf = list_entry(bf_q.prev, struct ath_buf, list);
1140                 tx_info = IEEE80211_SKB_CB(bf->bf_mpdu);
1141
1142                 if (tid->ac->clear_ps_filter) {
1143                         tid->ac->clear_ps_filter = false;
1144                         tx_info->flags |= IEEE80211_TX_CTL_CLEAR_PS_FILT;
1145                 } else {
1146                         tx_info->flags &= ~IEEE80211_TX_CTL_CLEAR_PS_FILT;
1147                 }
1148
1149                 /* if only one frame, send as non-aggregate */
1150                 if (bf == bf->bf_lastbf) {
1151                         aggr_len = get_frame_info(bf->bf_mpdu)->framelen;
1152                         bf->bf_state.bf_type = BUF_AMPDU;
1153                 } else {
1154                         TX_STAT_INC(txq->axq_qnum, a_aggr);
1155                 }
1156
1157                 ath_tx_fill_desc(sc, bf, txq, aggr_len);
1158                 ath_tx_txqaddbuf(sc, txq, &bf_q, false);
1159         } while (txq->axq_ampdu_depth < ATH_AGGR_MIN_QDEPTH &&
1160                  status != ATH_AGGR_BAW_CLOSED);
1161 }
1162
1163 int ath_tx_aggr_start(struct ath_softc *sc, struct ieee80211_sta *sta,
1164                       u16 tid, u16 *ssn)
1165 {
1166         struct ath_atx_tid *txtid;
1167         struct ath_node *an;
1168         u8 density;
1169
1170         an = (struct ath_node *)sta->drv_priv;
1171         txtid = ATH_AN_2_TID(an, tid);
1172
1173         if (txtid->state & (AGGR_CLEANUP | AGGR_ADDBA_COMPLETE))
1174                 return -EAGAIN;
1175
1176         /* update ampdu factor/density, they may have changed. This may happen
1177          * in HT IBSS when a beacon with HT-info is received after the station
1178          * has already been added.
1179          */
1180         if (sc->sc_ah->caps.hw_caps & ATH9K_HW_CAP_HT) {
1181                 an->maxampdu = 1 << (IEEE80211_HT_MAX_AMPDU_FACTOR +
1182                                      sta->ht_cap.ampdu_factor);
1183                 density = ath9k_parse_mpdudensity(sta->ht_cap.ampdu_density);
1184                 an->mpdudensity = density;
1185         }
1186
1187         txtid->state |= AGGR_ADDBA_PROGRESS;
1188         txtid->paused = true;
1189         *ssn = txtid->seq_start = txtid->seq_next;
1190         txtid->bar_index = -1;
1191
1192         memset(txtid->tx_buf, 0, sizeof(txtid->tx_buf));
1193         txtid->baw_head = txtid->baw_tail = 0;
1194
1195         return 0;
1196 }
1197
1198 void ath_tx_aggr_stop(struct ath_softc *sc, struct ieee80211_sta *sta, u16 tid)
1199 {
1200         struct ath_node *an = (struct ath_node *)sta->drv_priv;
1201         struct ath_atx_tid *txtid = ATH_AN_2_TID(an, tid);
1202         struct ath_txq *txq = txtid->ac->txq;
1203
1204         if (txtid->state & AGGR_CLEANUP)
1205                 return;
1206
1207         if (!(txtid->state & AGGR_ADDBA_COMPLETE)) {
1208                 txtid->state &= ~AGGR_ADDBA_PROGRESS;
1209                 return;
1210         }
1211
1212         ath_txq_lock(sc, txq);
1213         txtid->paused = true;
1214
1215         /*
1216          * If frames are still being transmitted for this TID, they will be
1217          * cleaned up during tx completion. To prevent race conditions, this
1218          * TID can only be reused after all in-progress subframes have been
1219          * completed.
1220          */
1221         if (txtid->baw_head != txtid->baw_tail)
1222                 txtid->state |= AGGR_CLEANUP;
1223         else
1224                 txtid->state &= ~AGGR_ADDBA_COMPLETE;
1225
1226         ath_tx_flush_tid(sc, txtid);
1227         ath_txq_unlock_complete(sc, txq);
1228 }
1229
1230 void ath_tx_aggr_sleep(struct ieee80211_sta *sta, struct ath_softc *sc,
1231                        struct ath_node *an)
1232 {
1233         struct ath_atx_tid *tid;
1234         struct ath_atx_ac *ac;
1235         struct ath_txq *txq;
1236         bool buffered;
1237         int tidno;
1238
1239         for (tidno = 0, tid = &an->tid[tidno];
1240              tidno < WME_NUM_TID; tidno++, tid++) {
1241
1242                 if (!tid->sched)
1243                         continue;
1244
1245                 ac = tid->ac;
1246                 txq = ac->txq;
1247
1248                 ath_txq_lock(sc, txq);
1249
1250                 buffered = !skb_queue_empty(&tid->buf_q);
1251
1252                 tid->sched = false;
1253                 list_del(&tid->list);
1254
1255                 if (ac->sched) {
1256                         ac->sched = false;
1257                         list_del(&ac->list);
1258                 }
1259
1260                 ath_txq_unlock(sc, txq);
1261
1262                 ieee80211_sta_set_buffered(sta, tidno, buffered);
1263         }
1264 }
1265
1266 void ath_tx_aggr_wakeup(struct ath_softc *sc, struct ath_node *an)
1267 {
1268         struct ath_atx_tid *tid;
1269         struct ath_atx_ac *ac;
1270         struct ath_txq *txq;
1271         int tidno;
1272
1273         for (tidno = 0, tid = &an->tid[tidno];
1274              tidno < WME_NUM_TID; tidno++, tid++) {
1275
1276                 ac = tid->ac;
1277                 txq = ac->txq;
1278
1279                 ath_txq_lock(sc, txq);
1280                 ac->clear_ps_filter = true;
1281
1282                 if (!skb_queue_empty(&tid->buf_q) && !tid->paused) {
1283                         ath_tx_queue_tid(txq, tid);
1284                         ath_txq_schedule(sc, txq);
1285                 }
1286
1287                 ath_txq_unlock_complete(sc, txq);
1288         }
1289 }
1290
1291 void ath_tx_aggr_resume(struct ath_softc *sc, struct ieee80211_sta *sta, u16 tid)
1292 {
1293         struct ath_atx_tid *txtid;
1294         struct ath_node *an;
1295
1296         an = (struct ath_node *)sta->drv_priv;
1297
1298         txtid = ATH_AN_2_TID(an, tid);
1299         txtid->baw_size = IEEE80211_MIN_AMPDU_BUF << sta->ht_cap.ampdu_factor;
1300         txtid->state |= AGGR_ADDBA_COMPLETE;
1301         txtid->state &= ~AGGR_ADDBA_PROGRESS;
1302         ath_tx_resume_tid(sc, txtid);
1303 }
1304
1305 /********************/
1306 /* Queue Management */
1307 /********************/
1308
1309 static void ath_txq_drain_pending_buffers(struct ath_softc *sc,
1310                                           struct ath_txq *txq)
1311 {
1312         struct ath_atx_ac *ac, *ac_tmp;
1313         struct ath_atx_tid *tid, *tid_tmp;
1314
1315         list_for_each_entry_safe(ac, ac_tmp, &txq->axq_acq, list) {
1316                 list_del(&ac->list);
1317                 ac->sched = false;
1318                 list_for_each_entry_safe(tid, tid_tmp, &ac->tid_q, list) {
1319                         list_del(&tid->list);
1320                         tid->sched = false;
1321                         ath_tid_drain(sc, txq, tid);
1322                 }
1323         }
1324 }
1325
1326 struct ath_txq *ath_txq_setup(struct ath_softc *sc, int qtype, int subtype)
1327 {
1328         struct ath_hw *ah = sc->sc_ah;
1329         struct ath9k_tx_queue_info qi;
1330         static const int subtype_txq_to_hwq[] = {
1331                 [WME_AC_BE] = ATH_TXQ_AC_BE,
1332                 [WME_AC_BK] = ATH_TXQ_AC_BK,
1333                 [WME_AC_VI] = ATH_TXQ_AC_VI,
1334                 [WME_AC_VO] = ATH_TXQ_AC_VO,
1335         };
1336         int axq_qnum, i;
1337
1338         memset(&qi, 0, sizeof(qi));
1339         qi.tqi_subtype = subtype_txq_to_hwq[subtype];
1340         qi.tqi_aifs = ATH9K_TXQ_USEDEFAULT;
1341         qi.tqi_cwmin = ATH9K_TXQ_USEDEFAULT;
1342         qi.tqi_cwmax = ATH9K_TXQ_USEDEFAULT;
1343         qi.tqi_physCompBuf = 0;
1344
1345         /*
1346          * Enable interrupts only for EOL and DESC conditions.
1347          * We mark tx descriptors to receive a DESC interrupt
1348          * when a tx queue gets deep; otherwise waiting for the
1349          * EOL to reap descriptors.  Note that this is done to
1350          * reduce interrupt load and this only defers reaping
1351          * descriptors, never transmitting frames.  Aside from
1352          * reducing interrupts this also permits more concurrency.
1353          * The only potential downside is if the tx queue backs
1354          * up in which case the top half of the kernel may backup
1355          * due to a lack of tx descriptors.
1356          *
1357          * The UAPSD queue is an exception, since we take a desc-
1358          * based intr on the EOSP frames.
1359          */
1360         if (ah->caps.hw_caps & ATH9K_HW_CAP_EDMA) {
1361                 qi.tqi_qflags = TXQ_FLAG_TXINT_ENABLE;
1362         } else {
1363                 if (qtype == ATH9K_TX_QUEUE_UAPSD)
1364                         qi.tqi_qflags = TXQ_FLAG_TXDESCINT_ENABLE;
1365                 else
1366                         qi.tqi_qflags = TXQ_FLAG_TXEOLINT_ENABLE |
1367                                         TXQ_FLAG_TXDESCINT_ENABLE;
1368         }
1369         axq_qnum = ath9k_hw_setuptxqueue(ah, qtype, &qi);
1370         if (axq_qnum == -1) {
1371                 /*
1372                  * NB: don't print a message, this happens
1373                  * normally on parts with too few tx queues
1374                  */
1375                 return NULL;
1376         }
1377         if (!ATH_TXQ_SETUP(sc, axq_qnum)) {
1378                 struct ath_txq *txq = &sc->tx.txq[axq_qnum];
1379
1380                 txq->axq_qnum = axq_qnum;
1381                 txq->mac80211_qnum = -1;
1382                 txq->axq_link = NULL;
1383                 __skb_queue_head_init(&txq->complete_q);
1384                 INIT_LIST_HEAD(&txq->axq_q);
1385                 INIT_LIST_HEAD(&txq->axq_acq);
1386                 spin_lock_init(&txq->axq_lock);
1387                 txq->axq_depth = 0;
1388                 txq->axq_ampdu_depth = 0;
1389                 txq->axq_tx_inprogress = false;
1390                 sc->tx.txqsetup |= 1<<axq_qnum;
1391
1392                 txq->txq_headidx = txq->txq_tailidx = 0;
1393                 for (i = 0; i < ATH_TXFIFO_DEPTH; i++)
1394                         INIT_LIST_HEAD(&txq->txq_fifo[i]);
1395         }
1396         return &sc->tx.txq[axq_qnum];
1397 }
1398
1399 int ath_txq_update(struct ath_softc *sc, int qnum,
1400                    struct ath9k_tx_queue_info *qinfo)
1401 {
1402         struct ath_hw *ah = sc->sc_ah;
1403         int error = 0;
1404         struct ath9k_tx_queue_info qi;
1405
1406         if (qnum == sc->beacon.beaconq) {
1407                 /*
1408                  * XXX: for beacon queue, we just save the parameter.
1409                  * It will be picked up by ath_beaconq_config when
1410                  * it's necessary.
1411                  */
1412                 sc->beacon.beacon_qi = *qinfo;
1413                 return 0;
1414         }
1415
1416         BUG_ON(sc->tx.txq[qnum].axq_qnum != qnum);
1417
1418         ath9k_hw_get_txq_props(ah, qnum, &qi);
1419         qi.tqi_aifs = qinfo->tqi_aifs;
1420         qi.tqi_cwmin = qinfo->tqi_cwmin;
1421         qi.tqi_cwmax = qinfo->tqi_cwmax;
1422         qi.tqi_burstTime = qinfo->tqi_burstTime;
1423         qi.tqi_readyTime = qinfo->tqi_readyTime;
1424
1425         if (!ath9k_hw_set_txq_props(ah, qnum, &qi)) {
1426                 ath_err(ath9k_hw_common(sc->sc_ah),
1427                         "Unable to update hardware queue %u!\n", qnum);
1428                 error = -EIO;
1429         } else {
1430                 ath9k_hw_resettxqueue(ah, qnum);
1431         }
1432
1433         return error;
1434 }
1435
1436 int ath_cabq_update(struct ath_softc *sc)
1437 {
1438         struct ath9k_tx_queue_info qi;
1439         struct ath_beacon_config *cur_conf = &sc->cur_beacon_conf;
1440         int qnum = sc->beacon.cabq->axq_qnum;
1441
1442         ath9k_hw_get_txq_props(sc->sc_ah, qnum, &qi);
1443         /*
1444          * Ensure the readytime % is within the bounds.
1445          */
1446         if (sc->config.cabqReadytime < ATH9K_READY_TIME_LO_BOUND)
1447                 sc->config.cabqReadytime = ATH9K_READY_TIME_LO_BOUND;
1448         else if (sc->config.cabqReadytime > ATH9K_READY_TIME_HI_BOUND)
1449                 sc->config.cabqReadytime = ATH9K_READY_TIME_HI_BOUND;
1450
1451         qi.tqi_readyTime = (cur_conf->beacon_interval *
1452                             sc->config.cabqReadytime) / 100;
1453         ath_txq_update(sc, qnum, &qi);
1454
1455         return 0;
1456 }
1457
1458 static bool bf_is_ampdu_not_probing(struct ath_buf *bf)
1459 {
1460     struct ieee80211_tx_info *info = IEEE80211_SKB_CB(bf->bf_mpdu);
1461     return bf_isampdu(bf) && !(info->flags & IEEE80211_TX_CTL_RATE_CTRL_PROBE);
1462 }
1463
1464 static void ath_drain_txq_list(struct ath_softc *sc, struct ath_txq *txq,
1465                                struct list_head *list, bool retry_tx)
1466 {
1467         struct ath_buf *bf, *lastbf;
1468         struct list_head bf_head;
1469         struct ath_tx_status ts;
1470
1471         memset(&ts, 0, sizeof(ts));
1472         ts.ts_status = ATH9K_TX_FLUSH;
1473         INIT_LIST_HEAD(&bf_head);
1474
1475         while (!list_empty(list)) {
1476                 bf = list_first_entry(list, struct ath_buf, list);
1477
1478                 if (bf->bf_stale) {
1479                         list_del(&bf->list);
1480
1481                         ath_tx_return_buffer(sc, bf);
1482                         continue;
1483                 }
1484
1485                 lastbf = bf->bf_lastbf;
1486                 list_cut_position(&bf_head, list, &lastbf->list);
1487
1488                 txq->axq_depth--;
1489                 if (bf_is_ampdu_not_probing(bf))
1490                         txq->axq_ampdu_depth--;
1491
1492                 if (bf_isampdu(bf))
1493                         ath_tx_complete_aggr(sc, txq, bf, &bf_head, &ts, 0,
1494                                              retry_tx);
1495                 else
1496                         ath_tx_complete_buf(sc, bf, txq, &bf_head, &ts, 0);
1497         }
1498 }
1499
1500 /*
1501  * Drain a given TX queue (could be Beacon or Data)
1502  *
1503  * This assumes output has been stopped and
1504  * we do not need to block ath_tx_tasklet.
1505  */
1506 void ath_draintxq(struct ath_softc *sc, struct ath_txq *txq, bool retry_tx)
1507 {
1508         ath_txq_lock(sc, txq);
1509
1510         if (sc->sc_ah->caps.hw_caps & ATH9K_HW_CAP_EDMA) {
1511                 int idx = txq->txq_tailidx;
1512
1513                 while (!list_empty(&txq->txq_fifo[idx])) {
1514                         ath_drain_txq_list(sc, txq, &txq->txq_fifo[idx],
1515                                            retry_tx);
1516
1517                         INCR(idx, ATH_TXFIFO_DEPTH);
1518                 }
1519                 txq->txq_tailidx = idx;
1520         }
1521
1522         txq->axq_link = NULL;
1523         txq->axq_tx_inprogress = false;
1524         ath_drain_txq_list(sc, txq, &txq->axq_q, retry_tx);
1525
1526         /* flush any pending frames if aggregation is enabled */
1527         if ((sc->sc_ah->caps.hw_caps & ATH9K_HW_CAP_HT) && !retry_tx)
1528                 ath_txq_drain_pending_buffers(sc, txq);
1529
1530         ath_txq_unlock_complete(sc, txq);
1531 }
1532
1533 bool ath_drain_all_txq(struct ath_softc *sc, bool retry_tx)
1534 {
1535         struct ath_hw *ah = sc->sc_ah;
1536         struct ath_common *common = ath9k_hw_common(sc->sc_ah);
1537         struct ath_txq *txq;
1538         int i;
1539         u32 npend = 0;
1540
1541         if (test_bit(SC_OP_INVALID, &sc->sc_flags))
1542                 return true;
1543
1544         ath9k_hw_abort_tx_dma(ah);
1545
1546         /* Check if any queue remains active */
1547         for (i = 0; i < ATH9K_NUM_TX_QUEUES; i++) {
1548                 if (!ATH_TXQ_SETUP(sc, i))
1549                         continue;
1550
1551                 if (ath9k_hw_numtxpending(ah, sc->tx.txq[i].axq_qnum))
1552                         npend |= BIT(i);
1553         }
1554
1555         if (npend)
1556                 ath_err(common, "Failed to stop TX DMA, queues=0x%03x!\n", npend);
1557
1558         for (i = 0; i < ATH9K_NUM_TX_QUEUES; i++) {
1559                 if (!ATH_TXQ_SETUP(sc, i))
1560                         continue;
1561
1562                 /*
1563                  * The caller will resume queues with ieee80211_wake_queues.
1564                  * Mark the queue as not stopped to prevent ath_tx_complete
1565                  * from waking the queue too early.
1566                  */
1567                 txq = &sc->tx.txq[i];
1568                 txq->stopped = false;
1569                 ath_draintxq(sc, txq, retry_tx);
1570         }
1571
1572         return !npend;
1573 }
1574
1575 void ath_tx_cleanupq(struct ath_softc *sc, struct ath_txq *txq)
1576 {
1577         ath9k_hw_releasetxqueue(sc->sc_ah, txq->axq_qnum);
1578         sc->tx.txqsetup &= ~(1<<txq->axq_qnum);
1579 }
1580
1581 /* For each axq_acq entry, for each tid, try to schedule packets
1582  * for transmit until ampdu_depth has reached min Q depth.
1583  */
1584 void ath_txq_schedule(struct ath_softc *sc, struct ath_txq *txq)
1585 {
1586         struct ath_atx_ac *ac, *ac_tmp, *last_ac;
1587         struct ath_atx_tid *tid, *last_tid;
1588
1589         if (work_pending(&sc->hw_reset_work) || list_empty(&txq->axq_acq) ||
1590             txq->axq_ampdu_depth >= ATH_AGGR_MIN_QDEPTH)
1591                 return;
1592
1593         ac = list_first_entry(&txq->axq_acq, struct ath_atx_ac, list);
1594         last_ac = list_entry(txq->axq_acq.prev, struct ath_atx_ac, list);
1595
1596         list_for_each_entry_safe(ac, ac_tmp, &txq->axq_acq, list) {
1597                 last_tid = list_entry(ac->tid_q.prev, struct ath_atx_tid, list);
1598                 list_del(&ac->list);
1599                 ac->sched = false;
1600
1601                 while (!list_empty(&ac->tid_q)) {
1602                         tid = list_first_entry(&ac->tid_q, struct ath_atx_tid,
1603                                                list);
1604                         list_del(&tid->list);
1605                         tid->sched = false;
1606
1607                         if (tid->paused)
1608                                 continue;
1609
1610                         ath_tx_sched_aggr(sc, txq, tid);
1611
1612                         /*
1613                          * add tid to round-robin queue if more frames
1614                          * are pending for the tid
1615                          */
1616                         if (!skb_queue_empty(&tid->buf_q))
1617                                 ath_tx_queue_tid(txq, tid);
1618
1619                         if (tid == last_tid ||
1620                             txq->axq_ampdu_depth >= ATH_AGGR_MIN_QDEPTH)
1621                                 break;
1622                 }
1623
1624                 if (!list_empty(&ac->tid_q) && !ac->sched) {
1625                         ac->sched = true;
1626                         list_add_tail(&ac->list, &txq->axq_acq);
1627                 }
1628
1629                 if (ac == last_ac ||
1630                     txq->axq_ampdu_depth >= ATH_AGGR_MIN_QDEPTH)
1631                         return;
1632         }
1633 }
1634
1635 /***********/
1636 /* TX, DMA */
1637 /***********/
1638
1639 /*
1640  * Insert a chain of ath_buf (descriptors) on a txq and
1641  * assume the descriptors are already chained together by caller.
1642  */
1643 static void ath_tx_txqaddbuf(struct ath_softc *sc, struct ath_txq *txq,
1644                              struct list_head *head, bool internal)
1645 {
1646         struct ath_hw *ah = sc->sc_ah;
1647         struct ath_common *common = ath9k_hw_common(ah);
1648         struct ath_buf *bf, *bf_last;
1649         bool puttxbuf = false;
1650         bool edma;
1651
1652         /*
1653          * Insert the frame on the outbound list and
1654          * pass it on to the hardware.
1655          */
1656
1657         if (list_empty(head))
1658                 return;
1659
1660         edma = !!(ah->caps.hw_caps & ATH9K_HW_CAP_EDMA);
1661         bf = list_first_entry(head, struct ath_buf, list);
1662         bf_last = list_entry(head->prev, struct ath_buf, list);
1663
1664         ath_dbg(common, QUEUE, "qnum: %d, txq depth: %d\n",
1665                 txq->axq_qnum, txq->axq_depth);
1666
1667         if (edma && list_empty(&txq->txq_fifo[txq->txq_headidx])) {
1668                 list_splice_tail_init(head, &txq->txq_fifo[txq->txq_headidx]);
1669                 INCR(txq->txq_headidx, ATH_TXFIFO_DEPTH);
1670                 puttxbuf = true;
1671         } else {
1672                 list_splice_tail_init(head, &txq->axq_q);
1673
1674                 if (txq->axq_link) {
1675                         ath9k_hw_set_desc_link(ah, txq->axq_link, bf->bf_daddr);
1676                         ath_dbg(common, XMIT, "link[%u] (%p)=%llx (%p)\n",
1677                                 txq->axq_qnum, txq->axq_link,
1678                                 ito64(bf->bf_daddr), bf->bf_desc);
1679                 } else if (!edma)
1680                         puttxbuf = true;
1681
1682                 txq->axq_link = bf_last->bf_desc;
1683         }
1684
1685         if (puttxbuf) {
1686                 TX_STAT_INC(txq->axq_qnum, puttxbuf);
1687                 ath9k_hw_puttxbuf(ah, txq->axq_qnum, bf->bf_daddr);
1688                 ath_dbg(common, XMIT, "TXDP[%u] = %llx (%p)\n",
1689                         txq->axq_qnum, ito64(bf->bf_daddr), bf->bf_desc);
1690         }
1691
1692         if (!edma) {
1693                 TX_STAT_INC(txq->axq_qnum, txstart);
1694                 ath9k_hw_txstart(ah, txq->axq_qnum);
1695         }
1696
1697         if (!internal) {
1698                 txq->axq_depth++;
1699                 if (bf_is_ampdu_not_probing(bf))
1700                         txq->axq_ampdu_depth++;
1701         }
1702 }
1703
1704 static void ath_tx_send_ampdu(struct ath_softc *sc, struct ath_atx_tid *tid,
1705                               struct sk_buff *skb, struct ath_tx_control *txctl)
1706 {
1707         struct ath_frame_info *fi = get_frame_info(skb);
1708         struct list_head bf_head;
1709         struct ath_buf *bf;
1710
1711         /*
1712          * Do not queue to h/w when any of the following conditions is true:
1713          * - there are pending frames in software queue
1714          * - the TID is currently paused for ADDBA/BAR request
1715          * - seqno is not within block-ack window
1716          * - h/w queue depth exceeds low water mark
1717          */
1718         if (!skb_queue_empty(&tid->buf_q) || tid->paused ||
1719             !BAW_WITHIN(tid->seq_start, tid->baw_size, tid->seq_next) ||
1720             txctl->txq->axq_ampdu_depth >= ATH_AGGR_MIN_QDEPTH) {
1721                 /*
1722                  * Add this frame to software queue for scheduling later
1723                  * for aggregation.
1724                  */
1725                 TX_STAT_INC(txctl->txq->axq_qnum, a_queued_sw);
1726                 __skb_queue_tail(&tid->buf_q, skb);
1727                 if (!txctl->an || !txctl->an->sleeping)
1728                         ath_tx_queue_tid(txctl->txq, tid);
1729                 return;
1730         }
1731
1732         bf = ath_tx_setup_buffer(sc, txctl->txq, tid, skb, false);
1733         if (!bf)
1734                 return;
1735
1736         bf->bf_state.bf_type = BUF_AMPDU;
1737         INIT_LIST_HEAD(&bf_head);
1738         list_add(&bf->list, &bf_head);
1739
1740         /* Add sub-frame to BAW */
1741         ath_tx_addto_baw(sc, tid, bf->bf_state.seqno);
1742
1743         /* Queue to h/w without aggregation */
1744         TX_STAT_INC(txctl->txq->axq_qnum, a_queued_hw);
1745         bf->bf_lastbf = bf;
1746         ath_tx_fill_desc(sc, bf, txctl->txq, fi->framelen);
1747         ath_tx_txqaddbuf(sc, txctl->txq, &bf_head, false);
1748 }
1749
1750 static void ath_tx_send_normal(struct ath_softc *sc, struct ath_txq *txq,
1751                                struct ath_atx_tid *tid, struct sk_buff *skb)
1752 {
1753         struct ath_frame_info *fi = get_frame_info(skb);
1754         struct list_head bf_head;
1755         struct ath_buf *bf;
1756
1757         bf = fi->bf;
1758         if (!bf)
1759                 bf = ath_tx_setup_buffer(sc, txq, tid, skb, false);
1760
1761         if (!bf)
1762                 return;
1763
1764         INIT_LIST_HEAD(&bf_head);
1765         list_add_tail(&bf->list, &bf_head);
1766         bf->bf_state.bf_type = 0;
1767
1768         bf->bf_lastbf = bf;
1769         ath_tx_fill_desc(sc, bf, txq, fi->framelen);
1770         ath_tx_txqaddbuf(sc, txq, &bf_head, false);
1771         TX_STAT_INC(txq->axq_qnum, queued);
1772 }
1773
1774 static void setup_frame_info(struct ieee80211_hw *hw, struct sk_buff *skb,
1775                              int framelen)
1776 {
1777         struct ieee80211_tx_info *tx_info = IEEE80211_SKB_CB(skb);
1778         struct ieee80211_sta *sta = tx_info->control.sta;
1779         struct ieee80211_key_conf *hw_key = tx_info->control.hw_key;
1780         struct ieee80211_hdr *hdr = (struct ieee80211_hdr *)skb->data;
1781         const struct ieee80211_rate *rate;
1782         struct ath_frame_info *fi = get_frame_info(skb);
1783         struct ath_node *an = NULL;
1784         enum ath9k_key_type keytype;
1785         bool short_preamble = false;
1786
1787         /*
1788          * We check if Short Preamble is needed for the CTS rate by
1789          * checking the BSS's global flag.
1790          * But for the rate series, IEEE80211_TX_RC_USE_SHORT_PREAMBLE is used.
1791          */
1792         if (tx_info->control.vif &&
1793             tx_info->control.vif->bss_conf.use_short_preamble)
1794                 short_preamble = true;
1795
1796         rate = ieee80211_get_rts_cts_rate(hw, tx_info);
1797         keytype = ath9k_cmn_get_hw_crypto_keytype(skb);
1798
1799         if (sta)
1800                 an = (struct ath_node *) sta->drv_priv;
1801
1802         memset(fi, 0, sizeof(*fi));
1803         if (hw_key)
1804                 fi->keyix = hw_key->hw_key_idx;
1805         else if (an && ieee80211_is_data(hdr->frame_control) && an->ps_key > 0)
1806                 fi->keyix = an->ps_key;
1807         else
1808                 fi->keyix = ATH9K_TXKEYIX_INVALID;
1809         fi->keytype = keytype;
1810         fi->framelen = framelen;
1811         fi->rtscts_rate = rate->hw_value;
1812         if (short_preamble)
1813                 fi->rtscts_rate |= rate->hw_value_short;
1814 }
1815
1816 u8 ath_txchainmask_reduction(struct ath_softc *sc, u8 chainmask, u32 rate)
1817 {
1818         struct ath_hw *ah = sc->sc_ah;
1819         struct ath9k_channel *curchan = ah->curchan;
1820         if ((ah->caps.hw_caps & ATH9K_HW_CAP_APM) &&
1821             (curchan->channelFlags & CHANNEL_5GHZ) &&
1822             (chainmask == 0x7) && (rate < 0x90))
1823                 return 0x3;
1824         else
1825                 return chainmask;
1826 }
1827
1828 /*
1829  * Assign a descriptor (and sequence number if necessary,
1830  * and map buffer for DMA. Frees skb on error
1831  */
1832 static struct ath_buf *ath_tx_setup_buffer(struct ath_softc *sc,
1833                                            struct ath_txq *txq,
1834                                            struct ath_atx_tid *tid,
1835                                            struct sk_buff *skb,
1836                                            bool dequeue)
1837 {
1838         struct ath_common *common = ath9k_hw_common(sc->sc_ah);
1839         struct ath_frame_info *fi = get_frame_info(skb);
1840         struct ieee80211_hdr *hdr = (struct ieee80211_hdr *)skb->data;
1841         struct ath_buf *bf;
1842         int fragno;
1843         u16 seqno;
1844
1845         bf = ath_tx_get_buffer(sc);
1846         if (!bf) {
1847                 ath_dbg(common, XMIT, "TX buffers are full\n");
1848                 goto error;
1849         }
1850
1851         ATH_TXBUF_RESET(bf);
1852
1853         if (tid) {
1854                 fragno = le16_to_cpu(hdr->seq_ctrl) & IEEE80211_SCTL_FRAG;
1855                 seqno = tid->seq_next;
1856                 hdr->seq_ctrl = cpu_to_le16(tid->seq_next << IEEE80211_SEQ_SEQ_SHIFT);
1857
1858                 if (fragno)
1859                         hdr->seq_ctrl |= cpu_to_le16(fragno);
1860
1861                 if (!ieee80211_has_morefrags(hdr->frame_control))
1862                         INCR(tid->seq_next, IEEE80211_SEQ_MAX);
1863
1864                 bf->bf_state.seqno = seqno;
1865         }
1866
1867         bf->bf_mpdu = skb;
1868
1869         bf->bf_buf_addr = dma_map_single(sc->dev, skb->data,
1870                                          skb->len, DMA_TO_DEVICE);
1871         if (unlikely(dma_mapping_error(sc->dev, bf->bf_buf_addr))) {
1872                 bf->bf_mpdu = NULL;
1873                 bf->bf_buf_addr = 0;
1874                 ath_err(ath9k_hw_common(sc->sc_ah),
1875                         "dma_mapping_error() on TX\n");
1876                 ath_tx_return_buffer(sc, bf);
1877                 goto error;
1878         }
1879
1880         fi->bf = bf;
1881
1882         return bf;
1883
1884 error:
1885         if (dequeue)
1886                 __skb_unlink(skb, &tid->buf_q);
1887         dev_kfree_skb_any(skb);
1888         return NULL;
1889 }
1890
1891 /* FIXME: tx power */
1892 static void ath_tx_start_dma(struct ath_softc *sc, struct sk_buff *skb,
1893                              struct ath_tx_control *txctl)
1894 {
1895         struct ieee80211_tx_info *tx_info = IEEE80211_SKB_CB(skb);
1896         struct ieee80211_hdr *hdr = (struct ieee80211_hdr *)skb->data;
1897         struct ath_atx_tid *tid = NULL;
1898         struct ath_buf *bf;
1899         u8 tidno;
1900
1901         if ((sc->sc_ah->caps.hw_caps & ATH9K_HW_CAP_HT) && txctl->an &&
1902                 ieee80211_is_data_qos(hdr->frame_control)) {
1903                 tidno = ieee80211_get_qos_ctl(hdr)[0] &
1904                         IEEE80211_QOS_CTL_TID_MASK;
1905                 tid = ATH_AN_2_TID(txctl->an, tidno);
1906
1907                 WARN_ON(tid->ac->txq != txctl->txq);
1908         }
1909
1910         if ((tx_info->flags & IEEE80211_TX_CTL_AMPDU) && tid) {
1911                 /*
1912                  * Try aggregation if it's a unicast data frame
1913                  * and the destination is HT capable.
1914                  */
1915                 ath_tx_send_ampdu(sc, tid, skb, txctl);
1916         } else {
1917                 bf = ath_tx_setup_buffer(sc, txctl->txq, tid, skb, false);
1918                 if (!bf)
1919                         return;
1920
1921                 bf->bf_state.bfs_paprd = txctl->paprd;
1922
1923                 if (txctl->paprd)
1924                         bf->bf_state.bfs_paprd_timestamp = jiffies;
1925
1926                 ath_tx_send_normal(sc, txctl->txq, tid, skb);
1927         }
1928 }
1929
1930 /* Upon failure caller should free skb */
1931 int ath_tx_start(struct ieee80211_hw *hw, struct sk_buff *skb,
1932                  struct ath_tx_control *txctl)
1933 {
1934         struct ieee80211_hdr *hdr = (struct ieee80211_hdr *) skb->data;
1935         struct ieee80211_tx_info *info = IEEE80211_SKB_CB(skb);
1936         struct ieee80211_sta *sta = info->control.sta;
1937         struct ieee80211_vif *vif = info->control.vif;
1938         struct ath_softc *sc = hw->priv;
1939         struct ath_txq *txq = txctl->txq;
1940         int padpos, padsize;
1941         int frmlen = skb->len + FCS_LEN;
1942         int q;
1943
1944         /* NOTE:  sta can be NULL according to net/mac80211.h */
1945         if (sta)
1946                 txctl->an = (struct ath_node *)sta->drv_priv;
1947
1948         if (info->control.hw_key)
1949                 frmlen += info->control.hw_key->icv_len;
1950
1951         /*
1952          * As a temporary workaround, assign seq# here; this will likely need
1953          * to be cleaned up to work better with Beacon transmission and virtual
1954          * BSSes.
1955          */
1956         if (info->flags & IEEE80211_TX_CTL_ASSIGN_SEQ) {
1957                 if (info->flags & IEEE80211_TX_CTL_FIRST_FRAGMENT)
1958                         sc->tx.seq_no += 0x10;
1959                 hdr->seq_ctrl &= cpu_to_le16(IEEE80211_SCTL_FRAG);
1960                 hdr->seq_ctrl |= cpu_to_le16(sc->tx.seq_no);
1961         }
1962
1963         /* Add the padding after the header if this is not already done */
1964         padpos = ath9k_cmn_padpos(hdr->frame_control);
1965         padsize = padpos & 3;
1966         if (padsize && skb->len > padpos) {
1967                 if (skb_headroom(skb) < padsize)
1968                         return -ENOMEM;
1969
1970                 skb_push(skb, padsize);
1971                 memmove(skb->data, skb->data + padsize, padpos);
1972                 hdr = (struct ieee80211_hdr *) skb->data;
1973         }
1974
1975         if ((vif && vif->type != NL80211_IFTYPE_AP &&
1976                     vif->type != NL80211_IFTYPE_AP_VLAN) ||
1977             !ieee80211_is_data(hdr->frame_control))
1978                 info->flags |= IEEE80211_TX_CTL_CLEAR_PS_FILT;
1979
1980         setup_frame_info(hw, skb, frmlen);
1981
1982         /*
1983          * At this point, the vif, hw_key and sta pointers in the tx control
1984          * info are no longer valid (overwritten by the ath_frame_info data.
1985          */
1986
1987         q = skb_get_queue_mapping(skb);
1988
1989         ath_txq_lock(sc, txq);
1990         if (txq == sc->tx.txq_map[q] &&
1991             ++txq->pending_frames > ATH_MAX_QDEPTH && !txq->stopped) {
1992                 ieee80211_stop_queue(sc->hw, q);
1993                 txq->stopped = true;
1994         }
1995
1996         ath_tx_start_dma(sc, skb, txctl);
1997
1998         ath_txq_unlock(sc, txq);
1999
2000         return 0;
2001 }
2002
2003 /*****************/
2004 /* TX Completion */
2005 /*****************/
2006
2007 static void ath_tx_complete(struct ath_softc *sc, struct sk_buff *skb,
2008                             int tx_flags, struct ath_txq *txq)
2009 {
2010         struct ieee80211_tx_info *tx_info = IEEE80211_SKB_CB(skb);
2011         struct ath_common *common = ath9k_hw_common(sc->sc_ah);
2012         struct ieee80211_hdr * hdr = (struct ieee80211_hdr *)skb->data;
2013         int q, padpos, padsize;
2014         unsigned long flags;
2015
2016         ath_dbg(common, XMIT, "TX complete: skb: %p\n", skb);
2017
2018         if (!(tx_flags & ATH_TX_ERROR))
2019                 /* Frame was ACKed */
2020                 tx_info->flags |= IEEE80211_TX_STAT_ACK;
2021
2022         padpos = ath9k_cmn_padpos(hdr->frame_control);
2023         padsize = padpos & 3;
2024         if (padsize && skb->len>padpos+padsize) {
2025                 /*
2026                  * Remove MAC header padding before giving the frame back to
2027                  * mac80211.
2028                  */
2029                 memmove(skb->data + padsize, skb->data, padpos);
2030                 skb_pull(skb, padsize);
2031         }
2032
2033         spin_lock_irqsave(&sc->sc_pm_lock, flags);
2034         if ((sc->ps_flags & PS_WAIT_FOR_TX_ACK) && !txq->axq_depth) {
2035                 sc->ps_flags &= ~PS_WAIT_FOR_TX_ACK;
2036                 ath_dbg(common, PS,
2037                         "Going back to sleep after having received TX status (0x%lx)\n",
2038                         sc->ps_flags & (PS_WAIT_FOR_BEACON |
2039                                         PS_WAIT_FOR_CAB |
2040                                         PS_WAIT_FOR_PSPOLL_DATA |
2041                                         PS_WAIT_FOR_TX_ACK));
2042         }
2043         spin_unlock_irqrestore(&sc->sc_pm_lock, flags);
2044
2045         q = skb_get_queue_mapping(skb);
2046         if (txq == sc->tx.txq_map[q]) {
2047                 if (WARN_ON(--txq->pending_frames < 0))
2048                         txq->pending_frames = 0;
2049
2050                 if (txq->stopped && txq->pending_frames < ATH_MAX_QDEPTH) {
2051                         ieee80211_wake_queue(sc->hw, q);
2052                         txq->stopped = false;
2053                 }
2054         }
2055
2056         __skb_queue_tail(&txq->complete_q, skb);
2057 }
2058
2059 static void ath_tx_complete_buf(struct ath_softc *sc, struct ath_buf *bf,
2060                                 struct ath_txq *txq, struct list_head *bf_q,
2061                                 struct ath_tx_status *ts, int txok)
2062 {
2063         struct sk_buff *skb = bf->bf_mpdu;
2064         struct ieee80211_tx_info *tx_info = IEEE80211_SKB_CB(skb);
2065         unsigned long flags;
2066         int tx_flags = 0;
2067
2068         if (!txok)
2069                 tx_flags |= ATH_TX_ERROR;
2070
2071         if (ts->ts_status & ATH9K_TXERR_FILT)
2072                 tx_info->flags |= IEEE80211_TX_STAT_TX_FILTERED;
2073
2074         dma_unmap_single(sc->dev, bf->bf_buf_addr, skb->len, DMA_TO_DEVICE);
2075         bf->bf_buf_addr = 0;
2076
2077         if (bf->bf_state.bfs_paprd) {
2078                 if (time_after(jiffies,
2079                                 bf->bf_state.bfs_paprd_timestamp +
2080                                 msecs_to_jiffies(ATH_PAPRD_TIMEOUT)))
2081                         dev_kfree_skb_any(skb);
2082                 else
2083                         complete(&sc->paprd_complete);
2084         } else {
2085                 ath_debug_stat_tx(sc, bf, ts, txq, tx_flags);
2086                 ath_tx_complete(sc, skb, tx_flags, txq);
2087         }
2088         /* At this point, skb (bf->bf_mpdu) is consumed...make sure we don't
2089          * accidentally reference it later.
2090          */
2091         bf->bf_mpdu = NULL;
2092
2093         /*
2094          * Return the list of ath_buf of this mpdu to free queue
2095          */
2096         spin_lock_irqsave(&sc->tx.txbuflock, flags);
2097         list_splice_tail_init(bf_q, &sc->tx.txbuf);
2098         spin_unlock_irqrestore(&sc->tx.txbuflock, flags);
2099 }
2100
2101 static void ath_tx_rc_status(struct ath_softc *sc, struct ath_buf *bf,
2102                              struct ath_tx_status *ts, int nframes, int nbad,
2103                              int txok)
2104 {
2105         struct sk_buff *skb = bf->bf_mpdu;
2106         struct ieee80211_hdr *hdr = (struct ieee80211_hdr *)skb->data;
2107         struct ieee80211_tx_info *tx_info = IEEE80211_SKB_CB(skb);
2108         struct ieee80211_hw *hw = sc->hw;
2109         struct ath_hw *ah = sc->sc_ah;
2110         u8 i, tx_rateindex;
2111
2112         if (txok)
2113                 tx_info->status.ack_signal = ts->ts_rssi;
2114
2115         tx_rateindex = ts->ts_rateindex;
2116         WARN_ON(tx_rateindex >= hw->max_rates);
2117
2118         if (tx_info->flags & IEEE80211_TX_CTL_AMPDU) {
2119                 tx_info->flags |= IEEE80211_TX_STAT_AMPDU;
2120
2121                 BUG_ON(nbad > nframes);
2122         }
2123         tx_info->status.ampdu_len = nframes;
2124         tx_info->status.ampdu_ack_len = nframes - nbad;
2125
2126         if ((ts->ts_status & ATH9K_TXERR_FILT) == 0 &&
2127             (tx_info->flags & IEEE80211_TX_CTL_NO_ACK) == 0) {
2128                 /*
2129                  * If an underrun error is seen assume it as an excessive
2130                  * retry only if max frame trigger level has been reached
2131                  * (2 KB for single stream, and 4 KB for dual stream).
2132                  * Adjust the long retry as if the frame was tried
2133                  * hw->max_rate_tries times to affect how rate control updates
2134                  * PER for the failed rate.
2135                  * In case of congestion on the bus penalizing this type of
2136                  * underruns should help hardware actually transmit new frames
2137                  * successfully by eventually preferring slower rates.
2138                  * This itself should also alleviate congestion on the bus.
2139                  */
2140                 if (unlikely(ts->ts_flags & (ATH9K_TX_DATA_UNDERRUN |
2141                                              ATH9K_TX_DELIM_UNDERRUN)) &&
2142                     ieee80211_is_data(hdr->frame_control) &&
2143                     ah->tx_trig_level >= sc->sc_ah->config.max_txtrig_level)
2144                         tx_info->status.rates[tx_rateindex].count =
2145                                 hw->max_rate_tries;
2146         }
2147
2148         for (i = tx_rateindex + 1; i < hw->max_rates; i++) {
2149                 tx_info->status.rates[i].count = 0;
2150                 tx_info->status.rates[i].idx = -1;
2151         }
2152
2153         tx_info->status.rates[tx_rateindex].count = ts->ts_longretry + 1;
2154 }
2155
2156 static void ath_tx_process_buffer(struct ath_softc *sc, struct ath_txq *txq,
2157                                   struct ath_tx_status *ts, struct ath_buf *bf,
2158                                   struct list_head *bf_head)
2159 {
2160         int txok;
2161
2162         txq->axq_depth--;
2163         txok = !(ts->ts_status & ATH9K_TXERR_MASK);
2164         txq->axq_tx_inprogress = false;
2165         if (bf_is_ampdu_not_probing(bf))
2166                 txq->axq_ampdu_depth--;
2167
2168         if (!bf_isampdu(bf)) {
2169                 ath_tx_rc_status(sc, bf, ts, 1, txok ? 0 : 1, txok);
2170                 ath_tx_complete_buf(sc, bf, txq, bf_head, ts, txok);
2171         } else
2172                 ath_tx_complete_aggr(sc, txq, bf, bf_head, ts, txok, true);
2173
2174         if (sc->sc_ah->caps.hw_caps & ATH9K_HW_CAP_HT)
2175                 ath_txq_schedule(sc, txq);
2176 }
2177
2178 static void ath_tx_processq(struct ath_softc *sc, struct ath_txq *txq)
2179 {
2180         struct ath_hw *ah = sc->sc_ah;
2181         struct ath_common *common = ath9k_hw_common(ah);
2182         struct ath_buf *bf, *lastbf, *bf_held = NULL;
2183         struct list_head bf_head;
2184         struct ath_desc *ds;
2185         struct ath_tx_status ts;
2186         int status;
2187
2188         ath_dbg(common, QUEUE, "tx queue %d (%x), link %p\n",
2189                 txq->axq_qnum, ath9k_hw_gettxbuf(sc->sc_ah, txq->axq_qnum),
2190                 txq->axq_link);
2191
2192         ath_txq_lock(sc, txq);
2193         for (;;) {
2194                 if (work_pending(&sc->hw_reset_work))
2195                         break;
2196
2197                 if (list_empty(&txq->axq_q)) {
2198                         txq->axq_link = NULL;
2199                         if (sc->sc_ah->caps.hw_caps & ATH9K_HW_CAP_HT)
2200                                 ath_txq_schedule(sc, txq);
2201                         break;
2202                 }
2203                 bf = list_first_entry(&txq->axq_q, struct ath_buf, list);
2204
2205                 /*
2206                  * There is a race condition that a BH gets scheduled
2207                  * after sw writes TxE and before hw re-load the last
2208                  * descriptor to get the newly chained one.
2209                  * Software must keep the last DONE descriptor as a
2210                  * holding descriptor - software does so by marking
2211                  * it with the STALE flag.
2212                  */
2213                 bf_held = NULL;
2214                 if (bf->bf_stale) {
2215                         bf_held = bf;
2216                         if (list_is_last(&bf_held->list, &txq->axq_q))
2217                                 break;
2218
2219                         bf = list_entry(bf_held->list.next, struct ath_buf,
2220                                         list);
2221                 }
2222
2223                 lastbf = bf->bf_lastbf;
2224                 ds = lastbf->bf_desc;
2225
2226                 memset(&ts, 0, sizeof(ts));
2227                 status = ath9k_hw_txprocdesc(ah, ds, &ts);
2228                 if (status == -EINPROGRESS)
2229                         break;
2230
2231                 TX_STAT_INC(txq->axq_qnum, txprocdesc);
2232
2233                 /*
2234                  * Remove ath_buf's of the same transmit unit from txq,
2235                  * however leave the last descriptor back as the holding
2236                  * descriptor for hw.
2237                  */
2238                 lastbf->bf_stale = true;
2239                 INIT_LIST_HEAD(&bf_head);
2240                 if (!list_is_singular(&lastbf->list))
2241                         list_cut_position(&bf_head,
2242                                 &txq->axq_q, lastbf->list.prev);
2243
2244                 if (bf_held) {
2245                         list_del(&bf_held->list);
2246                         ath_tx_return_buffer(sc, bf_held);
2247                 }
2248
2249                 ath_tx_process_buffer(sc, txq, &ts, bf, &bf_head);
2250         }
2251         ath_txq_unlock_complete(sc, txq);
2252 }
2253
2254 void ath_tx_tasklet(struct ath_softc *sc)
2255 {
2256         struct ath_hw *ah = sc->sc_ah;
2257         u32 qcumask = ((1 << ATH9K_NUM_TX_QUEUES) - 1) & ah->intr_txqs;
2258         int i;
2259
2260         for (i = 0; i < ATH9K_NUM_TX_QUEUES; i++) {
2261                 if (ATH_TXQ_SETUP(sc, i) && (qcumask & (1 << i)))
2262                         ath_tx_processq(sc, &sc->tx.txq[i]);
2263         }
2264 }
2265
2266 void ath_tx_edma_tasklet(struct ath_softc *sc)
2267 {
2268         struct ath_tx_status ts;
2269         struct ath_common *common = ath9k_hw_common(sc->sc_ah);
2270         struct ath_hw *ah = sc->sc_ah;
2271         struct ath_txq *txq;
2272         struct ath_buf *bf, *lastbf;
2273         struct list_head bf_head;
2274         int status;
2275
2276         for (;;) {
2277                 if (work_pending(&sc->hw_reset_work))
2278                         break;
2279
2280                 status = ath9k_hw_txprocdesc(ah, NULL, (void *)&ts);
2281                 if (status == -EINPROGRESS)
2282                         break;
2283                 if (status == -EIO) {
2284                         ath_dbg(common, XMIT, "Error processing tx status\n");
2285                         break;
2286                 }
2287
2288                 /* Process beacon completions separately */
2289                 if (ts.qid == sc->beacon.beaconq) {
2290                         sc->beacon.tx_processed = true;
2291                         sc->beacon.tx_last = !(ts.ts_status & ATH9K_TXERR_MASK);
2292                         continue;
2293                 }
2294
2295                 txq = &sc->tx.txq[ts.qid];
2296
2297                 ath_txq_lock(sc, txq);
2298
2299                 if (list_empty(&txq->txq_fifo[txq->txq_tailidx])) {
2300                         ath_txq_unlock(sc, txq);
2301                         return;
2302                 }
2303
2304                 bf = list_first_entry(&txq->txq_fifo[txq->txq_tailidx],
2305                                       struct ath_buf, list);
2306                 lastbf = bf->bf_lastbf;
2307
2308                 INIT_LIST_HEAD(&bf_head);
2309                 list_cut_position(&bf_head, &txq->txq_fifo[txq->txq_tailidx],
2310                                   &lastbf->list);
2311
2312                 if (list_empty(&txq->txq_fifo[txq->txq_tailidx])) {
2313                         INCR(txq->txq_tailidx, ATH_TXFIFO_DEPTH);
2314
2315                         if (!list_empty(&txq->axq_q)) {
2316                                 struct list_head bf_q;
2317
2318                                 INIT_LIST_HEAD(&bf_q);
2319                                 txq->axq_link = NULL;
2320                                 list_splice_tail_init(&txq->axq_q, &bf_q);
2321                                 ath_tx_txqaddbuf(sc, txq, &bf_q, true);
2322                         }
2323                 }
2324
2325                 ath_tx_process_buffer(sc, txq, &ts, bf, &bf_head);
2326                 ath_txq_unlock_complete(sc, txq);
2327         }
2328 }
2329
2330 /*****************/
2331 /* Init, Cleanup */
2332 /*****************/
2333
2334 static int ath_txstatus_setup(struct ath_softc *sc, int size)
2335 {
2336         struct ath_descdma *dd = &sc->txsdma;
2337         u8 txs_len = sc->sc_ah->caps.txs_len;
2338
2339         dd->dd_desc_len = size * txs_len;
2340         dd->dd_desc = dma_alloc_coherent(sc->dev, dd->dd_desc_len,
2341                                          &dd->dd_desc_paddr, GFP_KERNEL);
2342         if (!dd->dd_desc)
2343                 return -ENOMEM;
2344
2345         return 0;
2346 }
2347
2348 static int ath_tx_edma_init(struct ath_softc *sc)
2349 {
2350         int err;
2351
2352         err = ath_txstatus_setup(sc, ATH_TXSTATUS_RING_SIZE);
2353         if (!err)
2354                 ath9k_hw_setup_statusring(sc->sc_ah, sc->txsdma.dd_desc,
2355                                           sc->txsdma.dd_desc_paddr,
2356                                           ATH_TXSTATUS_RING_SIZE);
2357
2358         return err;
2359 }
2360
2361 static void ath_tx_edma_cleanup(struct ath_softc *sc)
2362 {
2363         struct ath_descdma *dd = &sc->txsdma;
2364
2365         dma_free_coherent(sc->dev, dd->dd_desc_len, dd->dd_desc,
2366                           dd->dd_desc_paddr);
2367 }
2368
2369 int ath_tx_init(struct ath_softc *sc, int nbufs)
2370 {
2371         struct ath_common *common = ath9k_hw_common(sc->sc_ah);
2372         int error = 0;
2373
2374         spin_lock_init(&sc->tx.txbuflock);
2375
2376         error = ath_descdma_setup(sc, &sc->tx.txdma, &sc->tx.txbuf,
2377                                   "tx", nbufs, 1, 1);
2378         if (error != 0) {
2379                 ath_err(common,
2380                         "Failed to allocate tx descriptors: %d\n", error);
2381                 goto err;
2382         }
2383
2384         error = ath_descdma_setup(sc, &sc->beacon.bdma, &sc->beacon.bbuf,
2385                                   "beacon", ATH_BCBUF, 1, 1);
2386         if (error != 0) {
2387                 ath_err(common,
2388                         "Failed to allocate beacon descriptors: %d\n", error);
2389                 goto err;
2390         }
2391
2392         INIT_DELAYED_WORK(&sc->tx_complete_work, ath_tx_complete_poll_work);
2393
2394         if (sc->sc_ah->caps.hw_caps & ATH9K_HW_CAP_EDMA) {
2395                 error = ath_tx_edma_init(sc);
2396                 if (error)
2397                         goto err;
2398         }
2399
2400 err:
2401         if (error != 0)
2402                 ath_tx_cleanup(sc);
2403
2404         return error;
2405 }
2406
2407 void ath_tx_cleanup(struct ath_softc *sc)
2408 {
2409         if (sc->beacon.bdma.dd_desc_len != 0)
2410                 ath_descdma_cleanup(sc, &sc->beacon.bdma, &sc->beacon.bbuf);
2411
2412         if (sc->tx.txdma.dd_desc_len != 0)
2413                 ath_descdma_cleanup(sc, &sc->tx.txdma, &sc->tx.txbuf);
2414
2415         if (sc->sc_ah->caps.hw_caps & ATH9K_HW_CAP_EDMA)
2416                 ath_tx_edma_cleanup(sc);
2417 }
2418
2419 void ath_tx_node_init(struct ath_softc *sc, struct ath_node *an)
2420 {
2421         struct ath_atx_tid *tid;
2422         struct ath_atx_ac *ac;
2423         int tidno, acno;
2424
2425         for (tidno = 0, tid = &an->tid[tidno];
2426              tidno < WME_NUM_TID;
2427              tidno++, tid++) {
2428                 tid->an        = an;
2429                 tid->tidno     = tidno;
2430                 tid->seq_start = tid->seq_next = 0;
2431                 tid->baw_size  = WME_MAX_BA;
2432                 tid->baw_head  = tid->baw_tail = 0;
2433                 tid->sched     = false;
2434                 tid->paused    = false;
2435                 tid->state &= ~AGGR_CLEANUP;
2436                 __skb_queue_head_init(&tid->buf_q);
2437                 acno = TID_TO_WME_AC(tidno);
2438                 tid->ac = &an->ac[acno];
2439                 tid->state &= ~AGGR_ADDBA_COMPLETE;
2440                 tid->state &= ~AGGR_ADDBA_PROGRESS;
2441         }
2442
2443         for (acno = 0, ac = &an->ac[acno];
2444              acno < WME_NUM_AC; acno++, ac++) {
2445                 ac->sched    = false;
2446                 ac->txq = sc->tx.txq_map[acno];
2447                 INIT_LIST_HEAD(&ac->tid_q);
2448         }
2449 }
2450
2451 void ath_tx_node_cleanup(struct ath_softc *sc, struct ath_node *an)
2452 {
2453         struct ath_atx_ac *ac;
2454         struct ath_atx_tid *tid;
2455         struct ath_txq *txq;
2456         int tidno;
2457
2458         for (tidno = 0, tid = &an->tid[tidno];
2459              tidno < WME_NUM_TID; tidno++, tid++) {
2460
2461                 ac = tid->ac;
2462                 txq = ac->txq;
2463
2464                 ath_txq_lock(sc, txq);
2465
2466                 if (tid->sched) {
2467                         list_del(&tid->list);
2468                         tid->sched = false;
2469                 }
2470
2471                 if (ac->sched) {
2472                         list_del(&ac->list);
2473                         tid->ac->sched = false;
2474                 }
2475
2476                 ath_tid_drain(sc, txq, tid);
2477                 tid->state &= ~AGGR_ADDBA_COMPLETE;
2478                 tid->state &= ~AGGR_CLEANUP;
2479
2480                 ath_txq_unlock(sc, txq);
2481         }
2482 }