wil6210: boot loader
[firefly-linux-kernel-4.4.55.git] / drivers / net / wireless / ath / wil6210 / wil6210.h
1 /*
2  * Copyright (c) 2012-2015 Qualcomm Atheros, Inc.
3  *
4  * Permission to use, copy, modify, and/or distribute this software for any
5  * purpose with or without fee is hereby granted, provided that the above
6  * copyright notice and this permission notice appear in all copies.
7  *
8  * THE SOFTWARE IS PROVIDED "AS IS" AND THE AUTHOR DISCLAIMS ALL WARRANTIES
9  * WITH REGARD TO THIS SOFTWARE INCLUDING ALL IMPLIED WARRANTIES OF
10  * MERCHANTABILITY AND FITNESS. IN NO EVENT SHALL THE AUTHOR BE LIABLE FOR
11  * ANY SPECIAL, DIRECT, INDIRECT, OR CONSEQUENTIAL DAMAGES OR ANY DAMAGES
12  * WHATSOEVER RESULTING FROM LOSS OF USE, DATA OR PROFITS, WHETHER IN AN
13  * ACTION OF CONTRACT, NEGLIGENCE OR OTHER TORTIOUS ACTION, ARISING OUT OF
14  * OR IN CONNECTION WITH THE USE OR PERFORMANCE OF THIS SOFTWARE.
15  */
16
17 #ifndef __WIL6210_H__
18 #define __WIL6210_H__
19
20 #include <linux/netdevice.h>
21 #include <linux/wireless.h>
22 #include <net/cfg80211.h>
23 #include <linux/timex.h>
24 #include "wil_platform.h"
25
26 extern bool no_fw_recovery;
27 extern unsigned int mtu_max;
28 extern unsigned short rx_ring_overflow_thrsh;
29 extern int agg_wsize;
30
31 #define WIL_NAME "wil6210"
32 #define WIL_FW_NAME "wil6210.fw" /* code */
33 #define WIL_FW2_NAME "wil6210.board" /* board & radio parameters */
34
35 #define WIL_MAX_BUS_REQUEST_KBPS 800000 /* ~6.1Gbps */
36
37 /**
38  * extract bits [@b0:@b1] (inclusive) from the value @x
39  * it should be @b0 <= @b1, or result is incorrect
40  */
41 static inline u32 WIL_GET_BITS(u32 x, int b0, int b1)
42 {
43         return (x >> b0) & ((1 << (b1 - b0 + 1)) - 1);
44 }
45
46 #define WIL6210_MEM_SIZE (2*1024*1024UL)
47
48 #define WIL_TX_Q_LEN_DEFAULT            (4000)
49 #define WIL_RX_RING_SIZE_ORDER_DEFAULT  (10)
50 #define WIL_TX_RING_SIZE_ORDER_DEFAULT  (10)
51 /* limit ring size in range [32..32k] */
52 #define WIL_RING_SIZE_ORDER_MIN (5)
53 #define WIL_RING_SIZE_ORDER_MAX (15)
54 #define WIL6210_MAX_TX_RINGS    (24) /* HW limit */
55 #define WIL6210_MAX_CID         (8) /* HW limit */
56 #define WIL6210_NAPI_BUDGET     (16) /* arbitrary */
57 #define WIL_MAX_AMPDU_SIZE      (64 * 1024) /* FW/HW limit */
58 #define WIL_MAX_AGG_WSIZE       (32) /* FW/HW limit */
59 /* Hardware offload block adds the following:
60  * 26 bytes - 3-address QoS data header
61  *  8 bytes - IV + EIV (for GCMP)
62  *  8 bytes - SNAP
63  * 16 bytes - MIC (for GCMP)
64  *  4 bytes - CRC
65  */
66 #define WIL_MAX_MPDU_OVERHEAD   (62)
67
68 /* Calculate MAC buffer size for the firmware. It includes all overhead,
69  * as it will go over the air, and need to be 8 byte aligned
70  */
71 static inline u32 wil_mtu2macbuf(u32 mtu)
72 {
73         return ALIGN(mtu + WIL_MAX_MPDU_OVERHEAD, 8);
74 }
75
76 /* MTU for Ethernet need to take into account 8-byte SNAP header
77  * to be added when encapsulating Ethernet frame into 802.11
78  */
79 #define WIL_MAX_ETH_MTU         (IEEE80211_MAX_DATA_LEN_DMG - 8)
80 /* Max supported by wil6210 value for interrupt threshold is 5sec. */
81 #define WIL6210_ITR_TRSH_MAX (5000000)
82 #define WIL6210_ITR_TX_INTERFRAME_TIMEOUT_DEFAULT (13) /* usec */
83 #define WIL6210_ITR_RX_INTERFRAME_TIMEOUT_DEFAULT (13) /* usec */
84 #define WIL6210_ITR_TX_MAX_BURST_DURATION_DEFAULT (500) /* usec */
85 #define WIL6210_ITR_RX_MAX_BURST_DURATION_DEFAULT (500) /* usec */
86 #define WIL6210_FW_RECOVERY_RETRIES     (5) /* try to recover this many times */
87 #define WIL6210_FW_RECOVERY_TO  msecs_to_jiffies(5000)
88 #define WIL6210_SCAN_TO         msecs_to_jiffies(10000)
89 #define WIL6210_RX_HIGH_TRSH_INIT               (0)
90 #define WIL6210_RX_HIGH_TRSH_DEFAULT \
91                                 (1 << (WIL_RX_RING_SIZE_ORDER_DEFAULT - 3))
92 /* Hardware definitions begin */
93
94 /*
95  * Mapping
96  * RGF File      | Host addr    |  FW addr
97  *               |              |
98  * user_rgf      | 0x000000     | 0x880000
99  *  dma_rgf      | 0x001000     | 0x881000
100  * pcie_rgf      | 0x002000     | 0x882000
101  *               |              |
102  */
103
104 /* Where various structures placed in host address space */
105 #define WIL6210_FW_HOST_OFF      (0x880000UL)
106
107 #define HOSTADDR(fwaddr)        (fwaddr - WIL6210_FW_HOST_OFF)
108
109 /*
110  * Interrupt control registers block
111  *
112  * each interrupt controlled by the same bit in all registers
113  */
114 struct RGF_ICR {
115         u32 ICC; /* Cause Control, RW: 0 - W1C, 1 - COR */
116         u32 ICR; /* Cause, W1C/COR depending on ICC */
117         u32 ICM; /* Cause masked (ICR & ~IMV), W1C/COR depending on ICC */
118         u32 ICS; /* Cause Set, WO */
119         u32 IMV; /* Mask, RW+S/C */
120         u32 IMS; /* Mask Set, write 1 to set */
121         u32 IMC; /* Mask Clear, write 1 to clear */
122 } __packed;
123
124 struct RGF_BL {
125         u32 ready;              /* 0x880A3C bit [0] */
126 #define BIT_BL_READY    BIT(0)
127         u32 version;            /* 0x880A40 version of the BL struct */
128         u32 rf_type;            /* 0x880A44 ID of the connected RF */
129         u32 baseband_type;      /* 0x880A48 ID of the baseband */
130         u8  mac_address[ETH_ALEN]; /* 0x880A4C permanent MAC */
131         u8 pad[2];
132 } __packed;
133
134 /* registers - FW addresses */
135 #define RGF_USER_USAGE_1                (0x880004)
136 #define RGF_USER_USAGE_6                (0x880018)
137 #define RGF_USER_HW_MACHINE_STATE       (0x8801dc)
138         #define HW_MACHINE_BOOT_DONE    (0x3fffffd)
139 #define RGF_USER_USER_CPU_0             (0x8801e0)
140         #define BIT_USER_USER_CPU_MAN_RST       BIT(1) /* user_cpu_man_rst */
141 #define RGF_USER_MAC_CPU_0              (0x8801fc)
142         #define BIT_USER_MAC_CPU_MAN_RST        BIT(1) /* mac_cpu_man_rst */
143 #define RGF_USER_USER_SCRATCH_PAD       (0x8802bc)
144 #define RGF_USER_BL                     (0x880A3C) /* Boot Loader */
145 #define RGF_USER_FW_REV_ID              (0x880a8c) /* chip revision */
146 #define RGF_USER_CLKS_CTL_0             (0x880abc)
147         #define BIT_USER_CLKS_CAR_AHB_SW_SEL    BIT(1) /* ref clk/PLL */
148         #define BIT_USER_CLKS_RST_PWGD  BIT(11) /* reset on "power good" */
149 #define RGF_USER_CLKS_CTL_SW_RST_VEC_0  (0x880b04)
150 #define RGF_USER_CLKS_CTL_SW_RST_VEC_1  (0x880b08)
151 #define RGF_USER_CLKS_CTL_SW_RST_VEC_2  (0x880b0c)
152 #define RGF_USER_CLKS_CTL_SW_RST_VEC_3  (0x880b10)
153 #define RGF_USER_CLKS_CTL_SW_RST_MASK_0 (0x880b14)
154         #define BIT_HPAL_PERST_FROM_PAD BIT(6)
155         #define BIT_CAR_PERST_RST       BIT(7)
156 #define RGF_USER_USER_ICR               (0x880b4c) /* struct RGF_ICR */
157         #define BIT_USER_USER_ICR_SW_INT_2      BIT(18)
158 #define RGF_USER_CLKS_CTL_EXT_SW_RST_VEC_0      (0x880c18)
159 #define RGF_USER_CLKS_CTL_EXT_SW_RST_VEC_1      (0x880c2c)
160 #define RGF_USER_SPARROW_M_4                    (0x880c50) /* Sparrow */
161         #define BIT_SPARROW_M_4_SEL_SLEEP_OR_REF        BIT(2)
162
163 #define RGF_DMA_EP_TX_ICR               (0x881bb4) /* struct RGF_ICR */
164         #define BIT_DMA_EP_TX_ICR_TX_DONE       BIT(0)
165         #define BIT_DMA_EP_TX_ICR_TX_DONE_N(n)  BIT(n+1) /* n = [0..23] */
166 #define RGF_DMA_EP_RX_ICR               (0x881bd0) /* struct RGF_ICR */
167         #define BIT_DMA_EP_RX_ICR_RX_DONE       BIT(0)
168         #define BIT_DMA_EP_RX_ICR_RX_HTRSH      BIT(1)
169 #define RGF_DMA_EP_MISC_ICR             (0x881bec) /* struct RGF_ICR */
170         #define BIT_DMA_EP_MISC_ICR_RX_HTRSH    BIT(0)
171         #define BIT_DMA_EP_MISC_ICR_TX_NO_ACT   BIT(1)
172         #define BIT_DMA_EP_MISC_ICR_FW_INT(n)   BIT(28+n) /* n = [0..3] */
173
174 /* Legacy interrupt moderation control (before Sparrow v2)*/
175 #define RGF_DMA_ITR_CNT_TRSH            (0x881c5c)
176 #define RGF_DMA_ITR_CNT_DATA            (0x881c60)
177 #define RGF_DMA_ITR_CNT_CRL             (0x881c64)
178         #define BIT_DMA_ITR_CNT_CRL_EN          BIT(0)
179         #define BIT_DMA_ITR_CNT_CRL_EXT_TICK    BIT(1)
180         #define BIT_DMA_ITR_CNT_CRL_FOREVER     BIT(2)
181         #define BIT_DMA_ITR_CNT_CRL_CLR         BIT(3)
182         #define BIT_DMA_ITR_CNT_CRL_REACH_TRSH  BIT(4)
183
184 /* New (sparrow v2+) interrupt moderation control */
185 #define RGF_DMA_ITR_TX_DESQ_NO_MOD              (0x881d40)
186 #define RGF_DMA_ITR_TX_CNT_TRSH                 (0x881d34)
187 #define RGF_DMA_ITR_TX_CNT_DATA                 (0x881d38)
188 #define RGF_DMA_ITR_TX_CNT_CTL                  (0x881d3c)
189         #define BIT_DMA_ITR_TX_CNT_CTL_EN               BIT(0)
190         #define BIT_DMA_ITR_TX_CNT_CTL_EXT_TIC_SEL      BIT(1)
191         #define BIT_DMA_ITR_TX_CNT_CTL_FOREVER          BIT(2)
192         #define BIT_DMA_ITR_TX_CNT_CTL_CLR              BIT(3)
193         #define BIT_DMA_ITR_TX_CNT_CTL_REACHED_TRESH    BIT(4)
194         #define BIT_DMA_ITR_TX_CNT_CTL_CROSS_EN         BIT(5)
195         #define BIT_DMA_ITR_TX_CNT_CTL_FREE_RUNNIG      BIT(6)
196 #define RGF_DMA_ITR_TX_IDL_CNT_TRSH                     (0x881d60)
197 #define RGF_DMA_ITR_TX_IDL_CNT_DATA                     (0x881d64)
198 #define RGF_DMA_ITR_TX_IDL_CNT_CTL                      (0x881d68)
199         #define BIT_DMA_ITR_TX_IDL_CNT_CTL_EN                   BIT(0)
200         #define BIT_DMA_ITR_TX_IDL_CNT_CTL_EXT_TIC_SEL          BIT(1)
201         #define BIT_DMA_ITR_TX_IDL_CNT_CTL_FOREVER              BIT(2)
202         #define BIT_DMA_ITR_TX_IDL_CNT_CTL_CLR                  BIT(3)
203         #define BIT_DMA_ITR_TX_IDL_CNT_CTL_REACHED_TRESH        BIT(4)
204 #define RGF_DMA_ITR_RX_DESQ_NO_MOD              (0x881d50)
205 #define RGF_DMA_ITR_RX_CNT_TRSH                 (0x881d44)
206 #define RGF_DMA_ITR_RX_CNT_DATA                 (0x881d48)
207 #define RGF_DMA_ITR_RX_CNT_CTL                  (0x881d4c)
208         #define BIT_DMA_ITR_RX_CNT_CTL_EN               BIT(0)
209         #define BIT_DMA_ITR_RX_CNT_CTL_EXT_TIC_SEL      BIT(1)
210         #define BIT_DMA_ITR_RX_CNT_CTL_FOREVER          BIT(2)
211         #define BIT_DMA_ITR_RX_CNT_CTL_CLR              BIT(3)
212         #define BIT_DMA_ITR_RX_CNT_CTL_REACHED_TRESH    BIT(4)
213         #define BIT_DMA_ITR_RX_CNT_CTL_CROSS_EN         BIT(5)
214         #define BIT_DMA_ITR_RX_CNT_CTL_FREE_RUNNIG      BIT(6)
215 #define RGF_DMA_ITR_RX_IDL_CNT_TRSH                     (0x881d54)
216 #define RGF_DMA_ITR_RX_IDL_CNT_DATA                     (0x881d58)
217 #define RGF_DMA_ITR_RX_IDL_CNT_CTL                      (0x881d5c)
218         #define BIT_DMA_ITR_RX_IDL_CNT_CTL_EN                   BIT(0)
219         #define BIT_DMA_ITR_RX_IDL_CNT_CTL_EXT_TIC_SEL          BIT(1)
220         #define BIT_DMA_ITR_RX_IDL_CNT_CTL_FOREVER              BIT(2)
221         #define BIT_DMA_ITR_RX_IDL_CNT_CTL_CLR                  BIT(3)
222         #define BIT_DMA_ITR_RX_IDL_CNT_CTL_REACHED_TRESH        BIT(4)
223
224 #define RGF_DMA_PSEUDO_CAUSE            (0x881c68)
225 #define RGF_DMA_PSEUDO_CAUSE_MASK_SW    (0x881c6c)
226 #define RGF_DMA_PSEUDO_CAUSE_MASK_FW    (0x881c70)
227         #define BIT_DMA_PSEUDO_CAUSE_RX         BIT(0)
228         #define BIT_DMA_PSEUDO_CAUSE_TX         BIT(1)
229         #define BIT_DMA_PSEUDO_CAUSE_MISC       BIT(2)
230
231 #define RGF_HP_CTRL                     (0x88265c)
232 #define RGF_PCIE_LOS_COUNTER_CTL        (0x882dc4)
233
234 /* MAC timer, usec, for packet lifetime */
235 #define RGF_MAC_MTRL_COUNTER_0          (0x886aa8)
236
237 #define RGF_CAF_ICR                     (0x88946c) /* struct RGF_ICR */
238 #define RGF_CAF_OSC_CONTROL             (0x88afa4)
239         #define BIT_CAF_OSC_XTAL_EN             BIT(0)
240 #define RGF_CAF_PLL_LOCK_STATUS         (0x88afec)
241         #define BIT_CAF_OSC_DIG_XTAL_STABLE     BIT(0)
242
243 #define RGF_USER_JTAG_DEV_ID    (0x880b34) /* device ID */
244         #define JTAG_DEV_ID_MARLON_B0   (0x0612072f)
245         #define JTAG_DEV_ID_SPARROW_A0  (0x0632072f)
246         #define JTAG_DEV_ID_SPARROW_A1  (0x1632072f)
247         #define JTAG_DEV_ID_SPARROW_B0  (0x2632072f)
248
249 enum {
250         HW_VER_UNKNOWN,
251         HW_VER_MARLON_B0,  /* JTAG_DEV_ID_MARLON_B0  */
252         HW_VER_SPARROW_A0, /* JTAG_DEV_ID_SPARROW_A0 */
253         HW_VER_SPARROW_A1, /* JTAG_DEV_ID_SPARROW_A1 */
254         HW_VER_SPARROW_B0, /* JTAG_DEV_ID_SPARROW_B0 */
255 };
256
257 /* popular locations */
258 #define HOST_MBOX   HOSTADDR(RGF_USER_USER_SCRATCH_PAD)
259 #define HOST_SW_INT (HOSTADDR(RGF_USER_USER_ICR) + \
260         offsetof(struct RGF_ICR, ICS))
261 #define SW_INT_MBOX BIT_USER_USER_ICR_SW_INT_2
262
263 /* ISR register bits */
264 #define ISR_MISC_FW_READY       BIT_DMA_EP_MISC_ICR_FW_INT(0)
265 #define ISR_MISC_MBOX_EVT       BIT_DMA_EP_MISC_ICR_FW_INT(1)
266 #define ISR_MISC_FW_ERROR       BIT_DMA_EP_MISC_ICR_FW_INT(3)
267
268 /* Hardware definitions end */
269 struct fw_map {
270         u32 from; /* linker address - from, inclusive */
271         u32 to;   /* linker address - to, exclusive */
272         u32 host; /* PCI/Host address - BAR0 + 0x880000 */
273         const char *name; /* for debugfs */
274 };
275
276 /* array size should be in sync with actual definition in the wmi.c */
277 extern const struct fw_map fw_mapping[7];
278
279 /**
280  * mk_cidxtid - construct @cidxtid field
281  * @cid: CID value
282  * @tid: TID value
283  *
284  * @cidxtid field encoded as bits 0..3 - CID; 4..7 - TID
285  */
286 static inline u8 mk_cidxtid(u8 cid, u8 tid)
287 {
288         return ((tid & 0xf) << 4) | (cid & 0xf);
289 }
290
291 /**
292  * parse_cidxtid - parse @cidxtid field
293  * @cid: store CID value here
294  * @tid: store TID value here
295  *
296  * @cidxtid field encoded as bits 0..3 - CID; 4..7 - TID
297  */
298 static inline void parse_cidxtid(u8 cidxtid, u8 *cid, u8 *tid)
299 {
300         *cid = cidxtid & 0xf;
301         *tid = (cidxtid >> 4) & 0xf;
302 }
303
304 struct wil6210_mbox_ring {
305         u32 base;
306         u16 entry_size; /* max. size of mbox entry, incl. all headers */
307         u16 size;
308         u32 tail;
309         u32 head;
310 } __packed;
311
312 struct wil6210_mbox_ring_desc {
313         __le32 sync;
314         __le32 addr;
315 } __packed;
316
317 /* at HOST_OFF_WIL6210_MBOX_CTL */
318 struct wil6210_mbox_ctl {
319         struct wil6210_mbox_ring tx;
320         struct wil6210_mbox_ring rx;
321 } __packed;
322
323 struct wil6210_mbox_hdr {
324         __le16 seq;
325         __le16 len; /* payload, bytes after this header */
326         __le16 type;
327         u8 flags;
328         u8 reserved;
329 } __packed;
330
331 #define WIL_MBOX_HDR_TYPE_WMI (0)
332
333 /* max. value for wil6210_mbox_hdr.len */
334 #define MAX_MBOXITEM_SIZE   (240)
335
336 /**
337  * struct wil6210_mbox_hdr_wmi - WMI header
338  *
339  * @mid: MAC ID
340  *      00 - default, created by FW
341  *      01..0f - WiFi ports, driver to create
342  *      10..fe - debug
343  *      ff - broadcast
344  * @id: command/event ID
345  * @timestamp: FW fills for events, free-running msec timer
346  */
347 struct wil6210_mbox_hdr_wmi {
348         u8 mid;
349         u8 reserved;
350         __le16 id;
351         __le32 timestamp;
352 } __packed;
353
354 struct pending_wmi_event {
355         struct list_head list;
356         struct {
357                 struct wil6210_mbox_hdr hdr;
358                 struct wil6210_mbox_hdr_wmi wmi;
359                 u8 data[0];
360         } __packed event;
361 };
362
363 enum { /* for wil_ctx.mapped_as */
364         wil_mapped_as_none = 0,
365         wil_mapped_as_single = 1,
366         wil_mapped_as_page = 2,
367 };
368
369 /**
370  * struct wil_ctx - software context for Vring descriptor
371  */
372 struct wil_ctx {
373         struct sk_buff *skb;
374         u8 nr_frags;
375         u8 mapped_as;
376 };
377
378 union vring_desc;
379
380 struct vring {
381         dma_addr_t pa;
382         volatile union vring_desc *va; /* vring_desc[size], WriteBack by DMA */
383         u16 size; /* number of vring_desc elements */
384         u32 swtail;
385         u32 swhead;
386         u32 hwtail; /* write here to inform hw */
387         struct wil_ctx *ctx; /* ctx[size] - software context */
388 };
389
390 /**
391  * Additional data for Tx Vring
392  */
393 struct vring_tx_data {
394         int enabled;
395         cycles_t idle, last_idle, begin;
396         u8 agg_wsize; /* agreed aggregation window, 0 - no agg */
397         u16 agg_timeout;
398         u8 agg_amsdu;
399         bool addba_in_progress; /* if set, agg_xxx is for request in progress */
400         spinlock_t lock;
401 };
402
403 enum { /* for wil6210_priv.status */
404         wil_status_fwready = 0,
405         wil_status_fwconnecting,
406         wil_status_fwconnected,
407         wil_status_dontscan,
408         wil_status_reset_done,
409         wil_status_irqen, /* FIXME: interrupts enabled - for debug */
410         wil_status_napi_en, /* NAPI enabled protected by wil->mutex */
411         wil_status_last /* keep last */
412 };
413
414 struct pci_dev;
415
416 /**
417  * struct tid_ampdu_rx - TID aggregation information (Rx).
418  *
419  * @reorder_buf: buffer to reorder incoming aggregated MPDUs
420  * @reorder_time: jiffies when skb was added
421  * @session_timer: check if peer keeps Tx-ing on the TID (by timeout value)
422  * @reorder_timer: releases expired frames from the reorder buffer.
423  * @last_rx: jiffies of last rx activity
424  * @head_seq_num: head sequence number in reordering buffer.
425  * @stored_mpdu_num: number of MPDUs in reordering buffer
426  * @ssn: Starting Sequence Number expected to be aggregated.
427  * @buf_size: buffer size for incoming A-MPDUs
428  * @timeout: reset timer value (in TUs).
429  * @dialog_token: dialog token for aggregation session
430  * @rcu_head: RCU head used for freeing this struct
431  *
432  * This structure's lifetime is managed by RCU, assignments to
433  * the array holding it must hold the aggregation mutex.
434  *
435  */
436 struct wil_tid_ampdu_rx {
437         struct sk_buff **reorder_buf;
438         unsigned long *reorder_time;
439         struct timer_list session_timer;
440         struct timer_list reorder_timer;
441         unsigned long last_rx;
442         u16 head_seq_num;
443         u16 stored_mpdu_num;
444         u16 ssn;
445         u16 buf_size;
446         u16 timeout;
447         u16 ssn_last_drop;
448         u8 dialog_token;
449         bool first_time; /* is it 1-st time this buffer used? */
450 };
451
452 enum wil_sta_status {
453         wil_sta_unused = 0,
454         wil_sta_conn_pending = 1,
455         wil_sta_connected = 2,
456 };
457
458 #define WIL_STA_TID_NUM (16)
459
460 struct wil_net_stats {
461         unsigned long   rx_packets;
462         unsigned long   tx_packets;
463         unsigned long   rx_bytes;
464         unsigned long   tx_bytes;
465         unsigned long   tx_errors;
466         unsigned long   rx_dropped;
467         u16 last_mcs_rx;
468 };
469
470 /**
471  * struct wil_sta_info - data for peer
472  *
473  * Peer identified by its CID (connection ID)
474  * NIC performs beam forming for each peer;
475  * if no beam forming done, frame exchange is not
476  * possible.
477  */
478 struct wil_sta_info {
479         u8 addr[ETH_ALEN];
480         enum wil_sta_status status;
481         struct wil_net_stats stats;
482         bool data_port_open; /* can send any data, not only EAPOL */
483         /* Rx BACK */
484         struct wil_tid_ampdu_rx *tid_rx[WIL_STA_TID_NUM];
485         spinlock_t tid_rx_lock; /* guarding tid_rx array */
486         unsigned long tid_rx_timer_expired[BITS_TO_LONGS(WIL_STA_TID_NUM)];
487         unsigned long tid_rx_stop_requested[BITS_TO_LONGS(WIL_STA_TID_NUM)];
488 };
489
490 enum {
491         fw_recovery_idle = 0,
492         fw_recovery_pending = 1,
493         fw_recovery_running = 2,
494 };
495
496 enum {
497         hw_capability_reset_v2 = 0,
498         hw_capability_advanced_itr_moderation = 1,
499         hw_capability_last
500 };
501
502 struct wil_back_rx {
503         struct list_head list;
504         /* request params, converted to CPU byte order - what we asked for */
505         u8 cidxtid;
506         u8 dialog_token;
507         u16 ba_param_set;
508         u16 ba_timeout;
509         u16 ba_seq_ctrl;
510 };
511
512 struct wil_back_tx {
513         struct list_head list;
514         /* request params, converted to CPU byte order - what we asked for */
515         u8 ringid;
516         u8 agg_wsize;
517         u16 agg_timeout;
518 };
519
520 struct wil_probe_client_req {
521         struct list_head list;
522         u64 cookie;
523         u8 cid;
524 };
525
526 struct wil6210_priv {
527         struct pci_dev *pdev;
528         int n_msi;
529         struct wireless_dev *wdev;
530         void __iomem *csr;
531         DECLARE_BITMAP(status, wil_status_last);
532         u32 fw_version;
533         u32 hw_version;
534         const char *hw_name;
535         DECLARE_BITMAP(hw_capabilities, hw_capability_last);
536         u8 n_mids; /* number of additional MIDs as reported by FW */
537         u32 recovery_count; /* num of FW recovery attempts in a short time */
538         u32 recovery_state; /* FW recovery state machine */
539         unsigned long last_fw_recovery; /* jiffies of last fw recovery */
540         wait_queue_head_t wq; /* for all wait_event() use */
541         /* profile */
542         u32 monitor_flags;
543         u32 secure_pcp; /* create secure PCP? */
544         int sinfo_gen;
545         /* interrupt moderation */
546         u32 tx_max_burst_duration;
547         u32 tx_interframe_timeout;
548         u32 rx_max_burst_duration;
549         u32 rx_interframe_timeout;
550         /* cached ISR registers */
551         u32 isr_misc;
552         /* mailbox related */
553         struct mutex wmi_mutex;
554         struct wil6210_mbox_ctl mbox_ctl;
555         struct completion wmi_ready;
556         struct completion wmi_call;
557         u16 wmi_seq;
558         u16 reply_id; /**< wait for this WMI event */
559         void *reply_buf;
560         u16 reply_size;
561         struct workqueue_struct *wmi_wq; /* for deferred calls */
562         struct work_struct wmi_event_worker;
563         struct workqueue_struct *wq_service;
564         struct work_struct connect_worker;
565         struct work_struct disconnect_worker;
566         struct work_struct fw_error_worker;     /* for FW error recovery */
567         struct timer_list connect_timer;
568         struct timer_list scan_timer; /* detect scan timeout */
569         int pending_connect_cid;
570         struct list_head pending_wmi_ev;
571         /*
572          * protect pending_wmi_ev
573          * - fill in IRQ from wil6210_irq_misc,
574          * - consumed in thread by wmi_event_worker
575          */
576         spinlock_t wmi_ev_lock;
577         struct napi_struct napi_rx;
578         struct napi_struct napi_tx;
579         /* BACK */
580         struct list_head back_rx_pending;
581         struct mutex back_rx_mutex; /* protect @back_rx_pending */
582         struct work_struct back_rx_worker;
583         struct list_head back_tx_pending;
584         struct mutex back_tx_mutex; /* protect @back_tx_pending */
585         struct work_struct back_tx_worker;
586         /* keep alive */
587         struct list_head probe_client_pending;
588         struct mutex probe_client_mutex; /* protect @probe_client_pending */
589         struct work_struct probe_client_worker;
590         /* DMA related */
591         struct vring vring_rx;
592         struct vring vring_tx[WIL6210_MAX_TX_RINGS];
593         struct vring_tx_data vring_tx_data[WIL6210_MAX_TX_RINGS];
594         u8 vring2cid_tid[WIL6210_MAX_TX_RINGS][2]; /* [0] - CID, [1] - TID */
595         struct wil_sta_info sta[WIL6210_MAX_CID];
596         /* scan */
597         struct cfg80211_scan_request *scan_request;
598
599         struct mutex mutex; /* for wil6210_priv access in wil_{up|down} */
600         /* statistics */
601         atomic_t isr_count_rx, isr_count_tx;
602         /* debugfs */
603         struct dentry *debug;
604         struct debugfs_blob_wrapper blobs[ARRAY_SIZE(fw_mapping)];
605
606         void *platform_handle;
607         struct wil_platform_ops platform_ops;
608 };
609
610 #define wil_to_wiphy(i) (i->wdev->wiphy)
611 #define wil_to_dev(i) (wiphy_dev(wil_to_wiphy(i)))
612 #define wiphy_to_wil(w) (struct wil6210_priv *)(wiphy_priv(w))
613 #define wil_to_wdev(i) (i->wdev)
614 #define wdev_to_wil(w) (struct wil6210_priv *)(wdev_priv(w))
615 #define wil_to_ndev(i) (wil_to_wdev(i)->netdev)
616 #define ndev_to_wil(n) (wdev_to_wil(n->ieee80211_ptr))
617
618 __printf(2, 3)
619 void wil_dbg_trace(struct wil6210_priv *wil, const char *fmt, ...);
620 __printf(2, 3)
621 void wil_err(struct wil6210_priv *wil, const char *fmt, ...);
622 __printf(2, 3)
623 void wil_err_ratelimited(struct wil6210_priv *wil, const char *fmt, ...);
624 __printf(2, 3)
625 void wil_info(struct wil6210_priv *wil, const char *fmt, ...);
626 #define wil_dbg(wil, fmt, arg...) do { \
627         netdev_dbg(wil_to_ndev(wil), fmt, ##arg); \
628         wil_dbg_trace(wil, fmt, ##arg); \
629 } while (0)
630
631 #define wil_dbg_irq(wil, fmt, arg...) wil_dbg(wil, "DBG[ IRQ]" fmt, ##arg)
632 #define wil_dbg_txrx(wil, fmt, arg...) wil_dbg(wil, "DBG[TXRX]" fmt, ##arg)
633 #define wil_dbg_wmi(wil, fmt, arg...) wil_dbg(wil, "DBG[ WMI]" fmt, ##arg)
634 #define wil_dbg_misc(wil, fmt, arg...) wil_dbg(wil, "DBG[MISC]" fmt, ##arg)
635
636 #if defined(CONFIG_DYNAMIC_DEBUG)
637 #define wil_hex_dump_txrx(prefix_str, prefix_type, rowsize,     \
638                           groupsize, buf, len, ascii)           \
639                           print_hex_dump_debug("DBG[TXRX]" prefix_str,\
640                                          prefix_type, rowsize,  \
641                                          groupsize, buf, len, ascii)
642
643 #define wil_hex_dump_wmi(prefix_str, prefix_type, rowsize,      \
644                          groupsize, buf, len, ascii)            \
645                          print_hex_dump_debug("DBG[ WMI]" prefix_str,\
646                                         prefix_type, rowsize,   \
647                                         groupsize, buf, len, ascii)
648 #else /* defined(CONFIG_DYNAMIC_DEBUG) */
649 static inline
650 void wil_hex_dump_txrx(const char *prefix_str, int prefix_type, int rowsize,
651                        int groupsize, const void *buf, size_t len, bool ascii)
652 {
653 }
654
655 static inline
656 void wil_hex_dump_wmi(const char *prefix_str, int prefix_type, int rowsize,
657                       int groupsize, const void *buf, size_t len, bool ascii)
658 {
659 }
660 #endif /* defined(CONFIG_DYNAMIC_DEBUG) */
661
662 void wil_memcpy_fromio_32(void *dst, const volatile void __iomem *src,
663                           size_t count);
664 void wil_memcpy_toio_32(volatile void __iomem *dst, const void *src,
665                         size_t count);
666
667 void *wil_if_alloc(struct device *dev, void __iomem *csr);
668 void wil_if_free(struct wil6210_priv *wil);
669 int wil_if_add(struct wil6210_priv *wil);
670 void wil_if_remove(struct wil6210_priv *wil);
671 int wil_priv_init(struct wil6210_priv *wil);
672 void wil_priv_deinit(struct wil6210_priv *wil);
673 int wil_reset(struct wil6210_priv *wil, bool no_fw);
674 void wil_fw_error_recovery(struct wil6210_priv *wil);
675 void wil_set_recovery_state(struct wil6210_priv *wil, int state);
676 int wil_up(struct wil6210_priv *wil);
677 int __wil_up(struct wil6210_priv *wil);
678 int wil_down(struct wil6210_priv *wil);
679 int __wil_down(struct wil6210_priv *wil);
680 void wil_mbox_ring_le2cpus(struct wil6210_mbox_ring *r);
681 int wil_find_cid(struct wil6210_priv *wil, const u8 *mac);
682 void wil_set_ethtoolops(struct net_device *ndev);
683
684 void __iomem *wmi_buffer(struct wil6210_priv *wil, __le32 ptr);
685 void __iomem *wmi_addr(struct wil6210_priv *wil, u32 ptr);
686 int wmi_read_hdr(struct wil6210_priv *wil, __le32 ptr,
687                  struct wil6210_mbox_hdr *hdr);
688 int wmi_send(struct wil6210_priv *wil, u16 cmdid, void *buf, u16 len);
689 void wmi_recv_cmd(struct wil6210_priv *wil);
690 int wmi_call(struct wil6210_priv *wil, u16 cmdid, void *buf, u16 len,
691              u16 reply_id, void *reply, u8 reply_size, int to_msec);
692 void wmi_event_worker(struct work_struct *work);
693 void wmi_event_flush(struct wil6210_priv *wil);
694 int wmi_set_ssid(struct wil6210_priv *wil, u8 ssid_len, const void *ssid);
695 int wmi_get_ssid(struct wil6210_priv *wil, u8 *ssid_len, void *ssid);
696 int wmi_set_channel(struct wil6210_priv *wil, int channel);
697 int wmi_get_channel(struct wil6210_priv *wil, int *channel);
698 int wmi_del_cipher_key(struct wil6210_priv *wil, u8 key_index,
699                        const void *mac_addr);
700 int wmi_add_cipher_key(struct wil6210_priv *wil, u8 key_index,
701                        const void *mac_addr, int key_len, const void *key);
702 int wmi_echo(struct wil6210_priv *wil);
703 int wmi_set_ie(struct wil6210_priv *wil, u8 type, u16 ie_len, const void *ie);
704 int wmi_rx_chain_add(struct wil6210_priv *wil, struct vring *vring);
705 int wmi_p2p_cfg(struct wil6210_priv *wil, int channel);
706 int wmi_rxon(struct wil6210_priv *wil, bool on);
707 int wmi_get_temperature(struct wil6210_priv *wil, u32 *t_m, u32 *t_r);
708 int wmi_disconnect_sta(struct wil6210_priv *wil, const u8 *mac, u16 reason);
709 int wmi_addba(struct wil6210_priv *wil, u8 ringid, u8 size, u16 timeout);
710 int wmi_delba_tx(struct wil6210_priv *wil, u8 ringid, u16 reason);
711 int wmi_delba_rx(struct wil6210_priv *wil, u8 cidxtid, u16 reason);
712 int wmi_addba_rx_resp(struct wil6210_priv *wil, u8 cid, u8 tid, u8 token,
713                       u16 status, bool amsdu, u16 agg_wsize, u16 timeout);
714 int wil_addba_rx_request(struct wil6210_priv *wil, u8 cidxtid,
715                          u8 dialog_token, __le16 ba_param_set,
716                          __le16 ba_timeout, __le16 ba_seq_ctrl);
717 void wil_back_rx_worker(struct work_struct *work);
718 void wil_back_rx_flush(struct wil6210_priv *wil);
719 int wil_addba_tx_request(struct wil6210_priv *wil, u8 ringid, u16 wsize);
720 void wil_back_tx_worker(struct work_struct *work);
721 void wil_back_tx_flush(struct wil6210_priv *wil);
722
723 void wil6210_clear_irq(struct wil6210_priv *wil);
724 int wil6210_init_irq(struct wil6210_priv *wil, int irq);
725 void wil6210_fini_irq(struct wil6210_priv *wil, int irq);
726 void wil_mask_irq(struct wil6210_priv *wil);
727 void wil_unmask_irq(struct wil6210_priv *wil);
728 void wil_configure_interrupt_moderation(struct wil6210_priv *wil);
729 void wil_disable_irq(struct wil6210_priv *wil);
730 void wil_enable_irq(struct wil6210_priv *wil);
731 int wil_cfg80211_mgmt_tx(struct wiphy *wiphy, struct wireless_dev *wdev,
732                          struct cfg80211_mgmt_tx_params *params,
733                          u64 *cookie);
734
735 int wil6210_debugfs_init(struct wil6210_priv *wil);
736 void wil6210_debugfs_remove(struct wil6210_priv *wil);
737 int wil_cid_fill_sinfo(struct wil6210_priv *wil, int cid,
738                        struct station_info *sinfo);
739
740 struct wireless_dev *wil_cfg80211_init(struct device *dev);
741 void wil_wdev_free(struct wil6210_priv *wil);
742
743 int wmi_set_mac_address(struct wil6210_priv *wil, void *addr);
744 int wmi_pcp_start(struct wil6210_priv *wil, int bi, u8 wmi_nettype, u8 chan);
745 int wmi_pcp_stop(struct wil6210_priv *wil);
746 void wil6210_disconnect(struct wil6210_priv *wil, const u8 *bssid,
747                         u16 reason_code, bool from_event);
748 void wil_probe_client_flush(struct wil6210_priv *wil);
749 void wil_probe_client_worker(struct work_struct *work);
750
751 int wil_rx_init(struct wil6210_priv *wil, u16 size);
752 void wil_rx_fini(struct wil6210_priv *wil);
753
754 /* TX API */
755 int wil_vring_init_tx(struct wil6210_priv *wil, int id, int size,
756                       int cid, int tid);
757 void wil_vring_fini_tx(struct wil6210_priv *wil, int id);
758
759 netdev_tx_t wil_start_xmit(struct sk_buff *skb, struct net_device *ndev);
760 int wil_tx_complete(struct wil6210_priv *wil, int ringid);
761 void wil6210_unmask_irq_tx(struct wil6210_priv *wil);
762
763 /* RX API */
764 void wil_rx_handle(struct wil6210_priv *wil, int *quota);
765 void wil6210_unmask_irq_rx(struct wil6210_priv *wil);
766
767 int wil_iftype_nl2wmi(enum nl80211_iftype type);
768
769 int wil_ioctl(struct wil6210_priv *wil, void __user *data, int cmd);
770 int wil_request_firmware(struct wil6210_priv *wil, const char *name);
771
772 #endif /* __WIL6210_H__ */