d296f2e17e56043cd3339ece2a483f6572994bd0
[firefly-linux-kernel-4.4.55.git] / drivers / net / wireless / ath / wil6210 / wil6210.h
1 /*
2  * Copyright (c) 2012-2014 Qualcomm Atheros, Inc.
3  *
4  * Permission to use, copy, modify, and/or distribute this software for any
5  * purpose with or without fee is hereby granted, provided that the above
6  * copyright notice and this permission notice appear in all copies.
7  *
8  * THE SOFTWARE IS PROVIDED "AS IS" AND THE AUTHOR DISCLAIMS ALL WARRANTIES
9  * WITH REGARD TO THIS SOFTWARE INCLUDING ALL IMPLIED WARRANTIES OF
10  * MERCHANTABILITY AND FITNESS. IN NO EVENT SHALL THE AUTHOR BE LIABLE FOR
11  * ANY SPECIAL, DIRECT, INDIRECT, OR CONSEQUENTIAL DAMAGES OR ANY DAMAGES
12  * WHATSOEVER RESULTING FROM LOSS OF USE, DATA OR PROFITS, WHETHER IN AN
13  * ACTION OF CONTRACT, NEGLIGENCE OR OTHER TORTIOUS ACTION, ARISING OUT OF
14  * OR IN CONNECTION WITH THE USE OR PERFORMANCE OF THIS SOFTWARE.
15  */
16
17 #ifndef __WIL6210_H__
18 #define __WIL6210_H__
19
20 #include <linux/netdevice.h>
21 #include <linux/wireless.h>
22 #include <net/cfg80211.h>
23 #include <linux/timex.h>
24 #include "wil_platform.h"
25
26 extern bool no_fw_recovery;
27 extern unsigned int mtu_max;
28 extern int agg_wsize;
29
30 #define WIL_NAME "wil6210"
31 #define WIL_FW_NAME "wil6210.fw"
32
33 #define WIL_MAX_BUS_REQUEST_KBPS 800000 /* ~6.1Gbps */
34
35 struct wil_board {
36         int board;
37 #define WIL_BOARD_MARLON        (1)
38 #define WIL_BOARD_SPARROW       (2)
39         const char * const name;
40 };
41
42 /**
43  * extract bits [@b0:@b1] (inclusive) from the value @x
44  * it should be @b0 <= @b1, or result is incorrect
45  */
46 static inline u32 WIL_GET_BITS(u32 x, int b0, int b1)
47 {
48         return (x >> b0) & ((1 << (b1 - b0 + 1)) - 1);
49 }
50
51 #define WIL6210_MEM_SIZE (2*1024*1024UL)
52
53 #define WIL_RX_RING_SIZE_ORDER_DEFAULT  (9)
54 #define WIL_TX_RING_SIZE_ORDER_DEFAULT  (9)
55 /* limit ring size in range [32..32k] */
56 #define WIL_RING_SIZE_ORDER_MIN (5)
57 #define WIL_RING_SIZE_ORDER_MAX (15)
58 #define WIL6210_MAX_TX_RINGS    (24) /* HW limit */
59 #define WIL6210_MAX_CID         (8) /* HW limit */
60 #define WIL6210_NAPI_BUDGET     (16) /* arbitrary */
61 #define WIL_MAX_AMPDU_SIZE      (64 * 1024) /* FW/HW limit */
62 #define WIL_MAX_AGG_WSIZE       (32) /* FW/HW limit */
63 /* Hardware offload block adds the following:
64  * 26 bytes - 3-address QoS data header
65  *  8 bytes - IV + EIV (for GCMP)
66  *  8 bytes - SNAP
67  * 16 bytes - MIC (for GCMP)
68  *  4 bytes - CRC
69  */
70 #define WIL_MAX_MPDU_OVERHEAD   (62)
71
72 /* Calculate MAC buffer size for the firmware. It includes all overhead,
73  * as it will go over the air, and need to be 8 byte aligned
74  */
75 static inline u32 wil_mtu2macbuf(u32 mtu)
76 {
77         return ALIGN(mtu + WIL_MAX_MPDU_OVERHEAD, 8);
78 }
79
80 /* MTU for Ethernet need to take into account 8-byte SNAP header
81  * to be added when encapsulating Ethernet frame into 802.11
82  */
83 #define WIL_MAX_ETH_MTU         (IEEE80211_MAX_DATA_LEN_DMG - 8)
84 /* Max supported by wil6210 value for interrupt threshold is 5sec. */
85 #define WIL6210_ITR_TRSH_MAX (5000000)
86 #define WIL6210_ITR_TRSH_DEFAULT        (300) /* usec */
87 #define WIL6210_FW_RECOVERY_RETRIES     (5) /* try to recover this many times */
88 #define WIL6210_FW_RECOVERY_TO  msecs_to_jiffies(5000)
89 #define WIL6210_SCAN_TO         msecs_to_jiffies(10000)
90
91 /* Hardware definitions begin */
92
93 /*
94  * Mapping
95  * RGF File      | Host addr    |  FW addr
96  *               |              |
97  * user_rgf      | 0x000000     | 0x880000
98  *  dma_rgf      | 0x001000     | 0x881000
99  * pcie_rgf      | 0x002000     | 0x882000
100  *               |              |
101  */
102
103 /* Where various structures placed in host address space */
104 #define WIL6210_FW_HOST_OFF      (0x880000UL)
105
106 #define HOSTADDR(fwaddr)        (fwaddr - WIL6210_FW_HOST_OFF)
107
108 /*
109  * Interrupt control registers block
110  *
111  * each interrupt controlled by the same bit in all registers
112  */
113 struct RGF_ICR {
114         u32 ICC; /* Cause Control, RW: 0 - W1C, 1 - COR */
115         u32 ICR; /* Cause, W1C/COR depending on ICC */
116         u32 ICM; /* Cause masked (ICR & ~IMV), W1C/COR depending on ICC */
117         u32 ICS; /* Cause Set, WO */
118         u32 IMV; /* Mask, RW+S/C */
119         u32 IMS; /* Mask Set, write 1 to set */
120         u32 IMC; /* Mask Clear, write 1 to clear */
121 } __packed;
122
123 /* registers - FW addresses */
124 #define RGF_USER_USAGE_1                (0x880004)
125 #define RGF_USER_USAGE_6                (0x880018)
126 #define RGF_USER_HW_MACHINE_STATE       (0x8801dc)
127         #define HW_MACHINE_BOOT_DONE    (0x3fffffd)
128 #define RGF_USER_USER_CPU_0             (0x8801e0)
129         #define BIT_USER_USER_CPU_MAN_RST       BIT(1) /* user_cpu_man_rst */
130 #define RGF_USER_MAC_CPU_0              (0x8801fc)
131         #define BIT_USER_MAC_CPU_MAN_RST        BIT(1) /* mac_cpu_man_rst */
132 #define RGF_USER_USER_SCRATCH_PAD       (0x8802bc)
133 #define RGF_USER_FW_REV_ID              (0x880a8c) /* chip revision */
134 #define RGF_USER_CLKS_CTL_0             (0x880abc)
135         #define BIT_USER_CLKS_CAR_AHB_SW_SEL    BIT(1) /* ref clk/PLL */
136         #define BIT_USER_CLKS_RST_PWGD  BIT(11) /* reset on "power good" */
137 #define RGF_USER_CLKS_CTL_SW_RST_VEC_0  (0x880b04)
138 #define RGF_USER_CLKS_CTL_SW_RST_VEC_1  (0x880b08)
139 #define RGF_USER_CLKS_CTL_SW_RST_VEC_2  (0x880b0c)
140 #define RGF_USER_CLKS_CTL_SW_RST_VEC_3  (0x880b10)
141 #define RGF_USER_CLKS_CTL_SW_RST_MASK_0 (0x880b14)
142         #define BIT_HPAL_PERST_FROM_PAD BIT(6)
143         #define BIT_CAR_PERST_RST       BIT(7)
144 #define RGF_USER_USER_ICR               (0x880b4c) /* struct RGF_ICR */
145         #define BIT_USER_USER_ICR_SW_INT_2      BIT(18)
146 #define RGF_USER_CLKS_CTL_EXT_SW_RST_VEC_0      (0x880c18)
147 #define RGF_USER_CLKS_CTL_EXT_SW_RST_VEC_1      (0x880c2c)
148 #define RGF_USER_SPARROW_M_4                    (0x880c50) /* Sparrow */
149         #define BIT_SPARROW_M_4_SEL_SLEEP_OR_REF        BIT(2)
150
151 #define RGF_DMA_EP_TX_ICR               (0x881bb4) /* struct RGF_ICR */
152         #define BIT_DMA_EP_TX_ICR_TX_DONE       BIT(0)
153         #define BIT_DMA_EP_TX_ICR_TX_DONE_N(n)  BIT(n+1) /* n = [0..23] */
154 #define RGF_DMA_EP_RX_ICR               (0x881bd0) /* struct RGF_ICR */
155         #define BIT_DMA_EP_RX_ICR_RX_DONE       BIT(0)
156         #define BIT_DMA_EP_RX_ICR_RX_HTRSH      BIT(1)
157 #define RGF_DMA_EP_MISC_ICR             (0x881bec) /* struct RGF_ICR */
158         #define BIT_DMA_EP_MISC_ICR_RX_HTRSH    BIT(0)
159         #define BIT_DMA_EP_MISC_ICR_TX_NO_ACT   BIT(1)
160         #define BIT_DMA_EP_MISC_ICR_FW_INT(n)   BIT(28+n) /* n = [0..3] */
161
162 /* Interrupt moderation control */
163 #define RGF_DMA_ITR_CNT_TRSH            (0x881c5c)
164 #define RGF_DMA_ITR_CNT_DATA            (0x881c60)
165 #define RGF_DMA_ITR_CNT_CRL             (0x881c64)
166         #define BIT_DMA_ITR_CNT_CRL_EN          BIT(0)
167         #define BIT_DMA_ITR_CNT_CRL_EXT_TICK    BIT(1)
168         #define BIT_DMA_ITR_CNT_CRL_FOREVER     BIT(2)
169         #define BIT_DMA_ITR_CNT_CRL_CLR         BIT(3)
170         #define BIT_DMA_ITR_CNT_CRL_REACH_TRSH  BIT(4)
171
172 #define RGF_DMA_PSEUDO_CAUSE            (0x881c68)
173 #define RGF_DMA_PSEUDO_CAUSE_MASK_SW    (0x881c6c)
174 #define RGF_DMA_PSEUDO_CAUSE_MASK_FW    (0x881c70)
175         #define BIT_DMA_PSEUDO_CAUSE_RX         BIT(0)
176         #define BIT_DMA_PSEUDO_CAUSE_TX         BIT(1)
177         #define BIT_DMA_PSEUDO_CAUSE_MISC       BIT(2)
178
179 #define RGF_HP_CTRL                     (0x88265c)
180 #define RGF_PCIE_LOS_COUNTER_CTL        (0x882dc4)
181
182 /* MAC timer, usec, for packet lifetime */
183 #define RGF_MAC_MTRL_COUNTER_0          (0x886aa8)
184
185 #define RGF_CAF_ICR                     (0x88946c) /* struct RGF_ICR */
186 #define RGF_CAF_OSC_CONTROL             (0x88afa4)
187         #define BIT_CAF_OSC_XTAL_EN             BIT(0)
188 #define RGF_CAF_PLL_LOCK_STATUS         (0x88afec)
189         #define BIT_CAF_OSC_DIG_XTAL_STABLE     BIT(0)
190
191 #define RGF_USER_JTAG_DEV_ID    (0x880b34) /* device ID */
192         #define JTAG_DEV_ID_MARLON_B0   (0x0612072f)
193         #define JTAG_DEV_ID_SPARROW_A0  (0x0632072f)
194         #define JTAG_DEV_ID_SPARROW_A1  (0x1632072f)
195         #define JTAG_DEV_ID_SPARROW_B0  (0x2632072f)
196
197 enum {
198         HW_VER_UNKNOWN,
199         HW_VER_MARLON_B0,  /* JTAG_DEV_ID_MARLON_B0  */
200         HW_VER_SPARROW_A0, /* JTAG_DEV_ID_SPARROW_A0 */
201         HW_VER_SPARROW_A1, /* JTAG_DEV_ID_SPARROW_A1 */
202         HW_VER_SPARROW_B0, /* JTAG_DEV_ID_SPARROW_B0 */
203 };
204
205 /* popular locations */
206 #define HOST_MBOX   HOSTADDR(RGF_USER_USER_SCRATCH_PAD)
207 #define HOST_SW_INT (HOSTADDR(RGF_USER_USER_ICR) + \
208         offsetof(struct RGF_ICR, ICS))
209 #define SW_INT_MBOX BIT_USER_USER_ICR_SW_INT_2
210
211 /* ISR register bits */
212 #define ISR_MISC_FW_READY       BIT_DMA_EP_MISC_ICR_FW_INT(0)
213 #define ISR_MISC_MBOX_EVT       BIT_DMA_EP_MISC_ICR_FW_INT(1)
214 #define ISR_MISC_FW_ERROR       BIT_DMA_EP_MISC_ICR_FW_INT(3)
215
216 /* Hardware definitions end */
217 struct fw_map {
218         u32 from; /* linker address - from, inclusive */
219         u32 to;   /* linker address - to, exclusive */
220         u32 host; /* PCI/Host address - BAR0 + 0x880000 */
221         const char *name; /* for debugfs */
222 };
223
224 /* array size should be in sync with actual definition in the wmi.c */
225 extern const struct fw_map fw_mapping[7];
226
227 /**
228  * mk_cidxtid - construct @cidxtid field
229  * @cid: CID value
230  * @tid: TID value
231  *
232  * @cidxtid field encoded as bits 0..3 - CID; 4..7 - TID
233  */
234 static inline u8 mk_cidxtid(u8 cid, u8 tid)
235 {
236         return ((tid & 0xf) << 4) | (cid & 0xf);
237 }
238
239 /**
240  * parse_cidxtid - parse @cidxtid field
241  * @cid: store CID value here
242  * @tid: store TID value here
243  *
244  * @cidxtid field encoded as bits 0..3 - CID; 4..7 - TID
245  */
246 static inline void parse_cidxtid(u8 cidxtid, u8 *cid, u8 *tid)
247 {
248         *cid = cidxtid & 0xf;
249         *tid = (cidxtid >> 4) & 0xf;
250 }
251
252 struct wil6210_mbox_ring {
253         u32 base;
254         u16 entry_size; /* max. size of mbox entry, incl. all headers */
255         u16 size;
256         u32 tail;
257         u32 head;
258 } __packed;
259
260 struct wil6210_mbox_ring_desc {
261         __le32 sync;
262         __le32 addr;
263 } __packed;
264
265 /* at HOST_OFF_WIL6210_MBOX_CTL */
266 struct wil6210_mbox_ctl {
267         struct wil6210_mbox_ring tx;
268         struct wil6210_mbox_ring rx;
269 } __packed;
270
271 struct wil6210_mbox_hdr {
272         __le16 seq;
273         __le16 len; /* payload, bytes after this header */
274         __le16 type;
275         u8 flags;
276         u8 reserved;
277 } __packed;
278
279 #define WIL_MBOX_HDR_TYPE_WMI (0)
280
281 /* max. value for wil6210_mbox_hdr.len */
282 #define MAX_MBOXITEM_SIZE   (240)
283
284 /**
285  * struct wil6210_mbox_hdr_wmi - WMI header
286  *
287  * @mid: MAC ID
288  *      00 - default, created by FW
289  *      01..0f - WiFi ports, driver to create
290  *      10..fe - debug
291  *      ff - broadcast
292  * @id: command/event ID
293  * @timestamp: FW fills for events, free-running msec timer
294  */
295 struct wil6210_mbox_hdr_wmi {
296         u8 mid;
297         u8 reserved;
298         __le16 id;
299         __le32 timestamp;
300 } __packed;
301
302 struct pending_wmi_event {
303         struct list_head list;
304         struct {
305                 struct wil6210_mbox_hdr hdr;
306                 struct wil6210_mbox_hdr_wmi wmi;
307                 u8 data[0];
308         } __packed event;
309 };
310
311 enum { /* for wil_ctx.mapped_as */
312         wil_mapped_as_none = 0,
313         wil_mapped_as_single = 1,
314         wil_mapped_as_page = 2,
315 };
316
317 /**
318  * struct wil_ctx - software context for Vring descriptor
319  */
320 struct wil_ctx {
321         struct sk_buff *skb;
322         u8 nr_frags;
323         u8 mapped_as;
324 };
325
326 union vring_desc;
327
328 struct vring {
329         dma_addr_t pa;
330         volatile union vring_desc *va; /* vring_desc[size], WriteBack by DMA */
331         u16 size; /* number of vring_desc elements */
332         u32 swtail;
333         u32 swhead;
334         u32 hwtail; /* write here to inform hw */
335         struct wil_ctx *ctx; /* ctx[size] - software context */
336 };
337
338 /**
339  * Additional data for Tx Vring
340  */
341 struct vring_tx_data {
342         int enabled;
343         cycles_t idle, last_idle, begin;
344         u8 agg_wsize; /* agreed aggregation window, 0 - no agg */
345         u16 agg_timeout;
346         u8 agg_amsdu;
347         bool addba_in_progress; /* if set, agg_xxx is for request in progress */
348 };
349
350 enum { /* for wil6210_priv.status */
351         wil_status_fwready = 0,
352         wil_status_fwconnecting,
353         wil_status_fwconnected,
354         wil_status_dontscan,
355         wil_status_reset_done,
356         wil_status_irqen, /* FIXME: interrupts enabled - for debug */
357         wil_status_napi_en, /* NAPI enabled protected by wil->mutex */
358         wil_status_last /* keep last */
359 };
360
361 struct pci_dev;
362
363 /**
364  * struct tid_ampdu_rx - TID aggregation information (Rx).
365  *
366  * @reorder_buf: buffer to reorder incoming aggregated MPDUs
367  * @reorder_time: jiffies when skb was added
368  * @session_timer: check if peer keeps Tx-ing on the TID (by timeout value)
369  * @reorder_timer: releases expired frames from the reorder buffer.
370  * @last_rx: jiffies of last rx activity
371  * @head_seq_num: head sequence number in reordering buffer.
372  * @stored_mpdu_num: number of MPDUs in reordering buffer
373  * @ssn: Starting Sequence Number expected to be aggregated.
374  * @buf_size: buffer size for incoming A-MPDUs
375  * @timeout: reset timer value (in TUs).
376  * @dialog_token: dialog token for aggregation session
377  * @rcu_head: RCU head used for freeing this struct
378  *
379  * This structure's lifetime is managed by RCU, assignments to
380  * the array holding it must hold the aggregation mutex.
381  *
382  */
383 struct wil_tid_ampdu_rx {
384         struct sk_buff **reorder_buf;
385         unsigned long *reorder_time;
386         struct timer_list session_timer;
387         struct timer_list reorder_timer;
388         unsigned long last_rx;
389         u16 head_seq_num;
390         u16 stored_mpdu_num;
391         u16 ssn;
392         u16 buf_size;
393         u16 timeout;
394         u16 ssn_last_drop;
395         u8 dialog_token;
396         bool first_time; /* is it 1-st time this buffer used? */
397 };
398
399 enum wil_sta_status {
400         wil_sta_unused = 0,
401         wil_sta_conn_pending = 1,
402         wil_sta_connected = 2,
403 };
404
405 #define WIL_STA_TID_NUM (16)
406
407 struct wil_net_stats {
408         unsigned long   rx_packets;
409         unsigned long   tx_packets;
410         unsigned long   rx_bytes;
411         unsigned long   tx_bytes;
412         unsigned long   tx_errors;
413         unsigned long   rx_dropped;
414         u16 last_mcs_rx;
415 };
416
417 /**
418  * struct wil_sta_info - data for peer
419  *
420  * Peer identified by its CID (connection ID)
421  * NIC performs beam forming for each peer;
422  * if no beam forming done, frame exchange is not
423  * possible.
424  */
425 struct wil_sta_info {
426         u8 addr[ETH_ALEN];
427         enum wil_sta_status status;
428         struct wil_net_stats stats;
429         bool data_port_open; /* can send any data, not only EAPOL */
430         /* Rx BACK */
431         struct wil_tid_ampdu_rx *tid_rx[WIL_STA_TID_NUM];
432         spinlock_t tid_rx_lock; /* guarding tid_rx array */
433         unsigned long tid_rx_timer_expired[BITS_TO_LONGS(WIL_STA_TID_NUM)];
434         unsigned long tid_rx_stop_requested[BITS_TO_LONGS(WIL_STA_TID_NUM)];
435 };
436
437 enum {
438         fw_recovery_idle = 0,
439         fw_recovery_pending = 1,
440         fw_recovery_running = 2,
441 };
442
443 enum {
444         hw_capability_dummy, /* to avoid zero array */
445         hw_capability_last
446 };
447
448 struct wil_back_rx {
449         struct list_head list;
450         /* request params, converted to CPU byte order - what we asked for */
451         u8 cidxtid;
452         u8 dialog_token;
453         u16 ba_param_set;
454         u16 ba_timeout;
455         u16 ba_seq_ctrl;
456 };
457
458 struct wil_back_tx {
459         struct list_head list;
460         /* request params, converted to CPU byte order - what we asked for */
461         u8 ringid;
462         u8 agg_wsize;
463         u16 agg_timeout;
464 };
465
466 struct wil6210_priv {
467         struct pci_dev *pdev;
468         int n_msi;
469         struct wireless_dev *wdev;
470         void __iomem *csr;
471         DECLARE_BITMAP(status, wil_status_last);
472         u32 fw_version;
473         u32 hw_version;
474         DECLARE_BITMAP(hw_capabilities, hw_capability_last);
475         struct wil_board *board;
476         u8 n_mids; /* number of additional MIDs as reported by FW */
477         u32 recovery_count; /* num of FW recovery attempts in a short time */
478         u32 recovery_state; /* FW recovery state machine */
479         unsigned long last_fw_recovery; /* jiffies of last fw recovery */
480         wait_queue_head_t wq; /* for all wait_event() use */
481         /* profile */
482         u32 monitor_flags;
483         u32 secure_pcp; /* create secure PCP? */
484         int sinfo_gen;
485         u32 itr_trsh;
486         /* cached ISR registers */
487         u32 isr_misc;
488         /* mailbox related */
489         struct mutex wmi_mutex;
490         struct wil6210_mbox_ctl mbox_ctl;
491         struct completion wmi_ready;
492         struct completion wmi_call;
493         u16 wmi_seq;
494         u16 reply_id; /**< wait for this WMI event */
495         void *reply_buf;
496         u16 reply_size;
497         struct workqueue_struct *wmi_wq; /* for deferred calls */
498         struct work_struct wmi_event_worker;
499         struct workqueue_struct *wq_service;
500         struct work_struct connect_worker;
501         struct work_struct disconnect_worker;
502         struct work_struct fw_error_worker;     /* for FW error recovery */
503         struct timer_list connect_timer;
504         struct timer_list scan_timer; /* detect scan timeout */
505         int pending_connect_cid;
506         struct list_head pending_wmi_ev;
507         /*
508          * protect pending_wmi_ev
509          * - fill in IRQ from wil6210_irq_misc,
510          * - consumed in thread by wmi_event_worker
511          */
512         spinlock_t wmi_ev_lock;
513         struct napi_struct napi_rx;
514         struct napi_struct napi_tx;
515         /* BACK */
516         struct list_head back_rx_pending;
517         struct mutex back_rx_mutex; /* protect @back_rx_pending */
518         struct work_struct back_rx_worker;
519         struct list_head back_tx_pending;
520         struct mutex back_tx_mutex; /* protect @back_tx_pending */
521         struct work_struct back_tx_worker;
522         /* DMA related */
523         struct vring vring_rx;
524         struct vring vring_tx[WIL6210_MAX_TX_RINGS];
525         struct vring_tx_data vring_tx_data[WIL6210_MAX_TX_RINGS];
526         u8 vring2cid_tid[WIL6210_MAX_TX_RINGS][2]; /* [0] - CID, [1] - TID */
527         struct wil_sta_info sta[WIL6210_MAX_CID];
528         /* scan */
529         struct cfg80211_scan_request *scan_request;
530
531         struct mutex mutex; /* for wil6210_priv access in wil_{up|down} */
532         /* statistics */
533         atomic_t isr_count_rx, isr_count_tx;
534         /* debugfs */
535         struct dentry *debug;
536         struct debugfs_blob_wrapper blobs[ARRAY_SIZE(fw_mapping)];
537
538         void *platform_handle;
539         struct wil_platform_ops platform_ops;
540 };
541
542 #define wil_to_wiphy(i) (i->wdev->wiphy)
543 #define wil_to_dev(i) (wiphy_dev(wil_to_wiphy(i)))
544 #define wiphy_to_wil(w) (struct wil6210_priv *)(wiphy_priv(w))
545 #define wil_to_wdev(i) (i->wdev)
546 #define wdev_to_wil(w) (struct wil6210_priv *)(wdev_priv(w))
547 #define wil_to_ndev(i) (wil_to_wdev(i)->netdev)
548 #define ndev_to_wil(n) (wdev_to_wil(n->ieee80211_ptr))
549
550 __printf(2, 3)
551 void wil_dbg_trace(struct wil6210_priv *wil, const char *fmt, ...);
552 __printf(2, 3)
553 void wil_err(struct wil6210_priv *wil, const char *fmt, ...);
554 __printf(2, 3)
555 void wil_err_ratelimited(struct wil6210_priv *wil, const char *fmt, ...);
556 __printf(2, 3)
557 void wil_info(struct wil6210_priv *wil, const char *fmt, ...);
558 #define wil_dbg(wil, fmt, arg...) do { \
559         netdev_dbg(wil_to_ndev(wil), fmt, ##arg); \
560         wil_dbg_trace(wil, fmt, ##arg); \
561 } while (0)
562
563 #define wil_dbg_irq(wil, fmt, arg...) wil_dbg(wil, "DBG[ IRQ]" fmt, ##arg)
564 #define wil_dbg_txrx(wil, fmt, arg...) wil_dbg(wil, "DBG[TXRX]" fmt, ##arg)
565 #define wil_dbg_wmi(wil, fmt, arg...) wil_dbg(wil, "DBG[ WMI]" fmt, ##arg)
566 #define wil_dbg_misc(wil, fmt, arg...) wil_dbg(wil, "DBG[MISC]" fmt, ##arg)
567
568 #if defined(CONFIG_DYNAMIC_DEBUG)
569 #define wil_hex_dump_txrx(prefix_str, prefix_type, rowsize,     \
570                           groupsize, buf, len, ascii)           \
571                           print_hex_dump_debug("DBG[TXRX]" prefix_str,\
572                                          prefix_type, rowsize,  \
573                                          groupsize, buf, len, ascii)
574
575 #define wil_hex_dump_wmi(prefix_str, prefix_type, rowsize,      \
576                          groupsize, buf, len, ascii)            \
577                          print_hex_dump_debug("DBG[ WMI]" prefix_str,\
578                                         prefix_type, rowsize,   \
579                                         groupsize, buf, len, ascii)
580 #else /* defined(CONFIG_DYNAMIC_DEBUG) */
581 static inline
582 void wil_hex_dump_txrx(const char *prefix_str, int prefix_type, int rowsize,
583                        int groupsize, const void *buf, size_t len, bool ascii)
584 {
585 }
586
587 static inline
588 void wil_hex_dump_wmi(const char *prefix_str, int prefix_type, int rowsize,
589                       int groupsize, const void *buf, size_t len, bool ascii)
590 {
591 }
592 #endif /* defined(CONFIG_DYNAMIC_DEBUG) */
593
594 void wil_memcpy_fromio_32(void *dst, const volatile void __iomem *src,
595                           size_t count);
596 void wil_memcpy_toio_32(volatile void __iomem *dst, const void *src,
597                         size_t count);
598
599 void *wil_if_alloc(struct device *dev, void __iomem *csr);
600 void wil_if_free(struct wil6210_priv *wil);
601 int wil_if_add(struct wil6210_priv *wil);
602 void wil_if_remove(struct wil6210_priv *wil);
603 int wil_priv_init(struct wil6210_priv *wil);
604 void wil_priv_deinit(struct wil6210_priv *wil);
605 int wil_reset(struct wil6210_priv *wil);
606 void wil_set_itr_trsh(struct wil6210_priv *wil);
607 void wil_fw_error_recovery(struct wil6210_priv *wil);
608 void wil_set_recovery_state(struct wil6210_priv *wil, int state);
609 void wil_link_on(struct wil6210_priv *wil);
610 void wil_link_off(struct wil6210_priv *wil);
611 int wil_up(struct wil6210_priv *wil);
612 int __wil_up(struct wil6210_priv *wil);
613 int wil_down(struct wil6210_priv *wil);
614 int __wil_down(struct wil6210_priv *wil);
615 void wil_mbox_ring_le2cpus(struct wil6210_mbox_ring *r);
616 int wil_find_cid(struct wil6210_priv *wil, const u8 *mac);
617 void wil_set_ethtoolops(struct net_device *ndev);
618
619 void __iomem *wmi_buffer(struct wil6210_priv *wil, __le32 ptr);
620 void __iomem *wmi_addr(struct wil6210_priv *wil, u32 ptr);
621 int wmi_read_hdr(struct wil6210_priv *wil, __le32 ptr,
622                  struct wil6210_mbox_hdr *hdr);
623 int wmi_send(struct wil6210_priv *wil, u16 cmdid, void *buf, u16 len);
624 void wmi_recv_cmd(struct wil6210_priv *wil);
625 int wmi_call(struct wil6210_priv *wil, u16 cmdid, void *buf, u16 len,
626              u16 reply_id, void *reply, u8 reply_size, int to_msec);
627 void wmi_event_worker(struct work_struct *work);
628 void wmi_event_flush(struct wil6210_priv *wil);
629 int wmi_set_ssid(struct wil6210_priv *wil, u8 ssid_len, const void *ssid);
630 int wmi_get_ssid(struct wil6210_priv *wil, u8 *ssid_len, void *ssid);
631 int wmi_set_channel(struct wil6210_priv *wil, int channel);
632 int wmi_get_channel(struct wil6210_priv *wil, int *channel);
633 int wmi_del_cipher_key(struct wil6210_priv *wil, u8 key_index,
634                        const void *mac_addr);
635 int wmi_add_cipher_key(struct wil6210_priv *wil, u8 key_index,
636                        const void *mac_addr, int key_len, const void *key);
637 int wmi_echo(struct wil6210_priv *wil);
638 int wmi_set_ie(struct wil6210_priv *wil, u8 type, u16 ie_len, const void *ie);
639 int wmi_rx_chain_add(struct wil6210_priv *wil, struct vring *vring);
640 int wmi_p2p_cfg(struct wil6210_priv *wil, int channel);
641 int wmi_rxon(struct wil6210_priv *wil, bool on);
642 int wmi_get_temperature(struct wil6210_priv *wil, u32 *t_m, u32 *t_r);
643 int wmi_disconnect_sta(struct wil6210_priv *wil, const u8 *mac, u16 reason);
644 int wmi_addba(struct wil6210_priv *wil, u8 ringid, u8 size, u16 timeout);
645 int wmi_delba_tx(struct wil6210_priv *wil, u8 ringid, u16 reason);
646 int wmi_delba_rx(struct wil6210_priv *wil, u8 cidxtid, u16 reason);
647 int wmi_addba_rx_resp(struct wil6210_priv *wil, u8 cid, u8 tid, u8 token,
648                       u16 status, bool amsdu, u16 agg_wsize, u16 timeout);
649 int wil_addba_rx_request(struct wil6210_priv *wil, u8 cidxtid,
650                          u8 dialog_token, __le16 ba_param_set,
651                          __le16 ba_timeout, __le16 ba_seq_ctrl);
652 void wil_back_rx_worker(struct work_struct *work);
653 void wil_back_rx_flush(struct wil6210_priv *wil);
654 int wil_addba_tx_request(struct wil6210_priv *wil, u8 ringid, u16 wsize);
655 void wil_back_tx_worker(struct work_struct *work);
656 void wil_back_tx_flush(struct wil6210_priv *wil);
657
658 void wil6210_clear_irq(struct wil6210_priv *wil);
659 int wil6210_init_irq(struct wil6210_priv *wil, int irq);
660 void wil6210_fini_irq(struct wil6210_priv *wil, int irq);
661 void wil_mask_irq(struct wil6210_priv *wil);
662 void wil_unmask_irq(struct wil6210_priv *wil);
663 void wil_disable_irq(struct wil6210_priv *wil);
664 void wil_enable_irq(struct wil6210_priv *wil);
665 int wil_cfg80211_mgmt_tx(struct wiphy *wiphy, struct wireless_dev *wdev,
666                          struct cfg80211_mgmt_tx_params *params,
667                          u64 *cookie);
668
669 int wil6210_debugfs_init(struct wil6210_priv *wil);
670 void wil6210_debugfs_remove(struct wil6210_priv *wil);
671 int wil_cid_fill_sinfo(struct wil6210_priv *wil, int cid,
672                        struct station_info *sinfo);
673
674 struct wireless_dev *wil_cfg80211_init(struct device *dev);
675 void wil_wdev_free(struct wil6210_priv *wil);
676
677 int wmi_set_mac_address(struct wil6210_priv *wil, void *addr);
678 int wmi_pcp_start(struct wil6210_priv *wil, int bi, u8 wmi_nettype, u8 chan);
679 int wmi_pcp_stop(struct wil6210_priv *wil);
680 void wil6210_disconnect(struct wil6210_priv *wil, const u8 *bssid,
681                         u16 reason_code, bool from_event);
682
683 int wil_rx_init(struct wil6210_priv *wil, u16 size);
684 void wil_rx_fini(struct wil6210_priv *wil);
685
686 /* TX API */
687 int wil_vring_init_tx(struct wil6210_priv *wil, int id, int size,
688                       int cid, int tid);
689 void wil_vring_fini_tx(struct wil6210_priv *wil, int id);
690
691 netdev_tx_t wil_start_xmit(struct sk_buff *skb, struct net_device *ndev);
692 int wil_tx_complete(struct wil6210_priv *wil, int ringid);
693 void wil6210_unmask_irq_tx(struct wil6210_priv *wil);
694
695 /* RX API */
696 void wil_rx_handle(struct wil6210_priv *wil, int *quota);
697 void wil6210_unmask_irq_rx(struct wil6210_priv *wil);
698
699 int wil_iftype_nl2wmi(enum nl80211_iftype type);
700
701 int wil_ioctl(struct wil6210_priv *wil, void __user *data, int cmd);
702 int wil_request_firmware(struct wil6210_priv *wil, const char *name);
703
704 #endif /* __WIL6210_H__ */