Merge tag 'lsk-v3.10-android-15.01'
[firefly-linux-kernel-4.4.55.git] / drivers / net / wireless / rockchip_wlan / rtl8723bs / include / rtl8723b_xmit.h
1 /******************************************************************************\r
2  *\r
3  * Copyright(c) 2007 - 2012 Realtek Corporation. All rights reserved.\r
4  *\r
5  * This program is free software; you can redistribute it and/or modify it\r
6  * under the terms of version 2 of the GNU General Public License as\r
7  * published by the Free Software Foundation.\r
8  *\r
9  * This program is distributed in the hope that it will be useful, but WITHOUT\r
10  * ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or\r
11  * FITNESS FOR A PARTICULAR PURPOSE. See the GNU General Public License for\r
12  * more details.\r
13  *\r
14  * You should have received a copy of the GNU General Public License along with\r
15  * this program; if not, write to the Free Software Foundation, Inc.,\r
16  * 51 Franklin Street, Fifth Floor, Boston, MA 02110, USA\r
17  *\r
18  *\r
19  ******************************************************************************/\r
20 #ifndef __RTL8723B_XMIT_H__\r
21 #define __RTL8723B_XMIT_H__\r
22 \r
23 //\r
24 // Queue Select Value in TxDesc\r
25 //\r
26 #define QSLT_BK                                                 0x2//0x01\r
27 #define QSLT_BE                                                 0x0\r
28 #define QSLT_VI                                                 0x5//0x4\r
29 #define QSLT_VO                                                 0x7//0x6\r
30 #define QSLT_BEACON                                             0x10\r
31 #define QSLT_HIGH                                               0x11\r
32 #define QSLT_MGNT                                               0x12\r
33 #define QSLT_CMD                                                0x13\r
34 \r
35 #define MAX_TID (15)\r
36 \r
37 //OFFSET 0\r
38 #define OFFSET_SZ       0\r
39 #define OFFSET_SHT      16\r
40 #define BMC             BIT(24)\r
41 #define LSG             BIT(26)\r
42 #define FSG             BIT(27)\r
43 #define OWN             BIT(31)\r
44 \r
45 \r
46 //OFFSET 4\r
47 #define PKT_OFFSET_SZ   0\r
48 #define BK              BIT(6)\r
49 #define QSEL_SHT        8\r
50 #define Rate_ID_SHT     16\r
51 #define NAVUSEHDR       BIT(20)\r
52 #define PKT_OFFSET_SHT  26\r
53 #define HWPC            BIT(31)\r
54 \r
55 //OFFSET 8\r
56 #define AGG_EN          BIT(29)\r
57 \r
58 //OFFSET 12\r
59 #define SEQ_SHT         16\r
60 \r
61 //OFFSET 16\r
62 #define QoS             BIT(6)\r
63 #define HW_SEQ_EN       BIT(7)\r
64 #define USERATE         BIT(8)\r
65 #define DISDATAFB       BIT(10)\r
66 #define DATA_SHORT      BIT(24)\r
67 #define DATA_BW         BIT(25)\r
68 \r
69 //OFFSET 20\r
70 #define SGI             BIT(6)\r
71 \r
72 //\r
73 //defined for TX DESC Operation\r
74 //\r
75 typedef struct txdesc_8723b\r
76 {\r
77         // Offset 0\r
78         u32 pktlen:16;\r
79         u32 offset:8;\r
80         u32 bmc:1;\r
81         u32 htc:1;\r
82         u32 rsvd0026:1;\r
83         u32 rsvd0027:1;\r
84         u32 linip:1;\r
85         u32 noacm:1;\r
86         u32 gf:1;\r
87         u32 rsvd0031:1;\r
88 \r
89         // Offset 4\r
90         u32 macid:7;\r
91         u32 rsvd0407:1;\r
92         u32 qsel:5;\r
93         u32 rdg_nav_ext:1;\r
94         u32 lsig_txop_en:1;\r
95         u32 pifs:1;\r
96         u32 rate_id:5;\r
97         u32 en_desc_id:1;\r
98         u32 sectype:2;\r
99         u32 pkt_offset:5; // unit: 8 bytes\r
100         u32 moredata:1;\r
101         u32 txop_ps_cap:1;\r
102         u32 txop_ps_mode:1;\r
103 \r
104         // Offset 8\r
105         u32 p_aid:9;\r
106         u32 rsvd0809:1;\r
107         u32 cca_rts:2;\r
108         u32 agg_en:1;\r
109         u32 rdg_en:1;\r
110         u32 null_0:1;\r
111         u32 null_1:1;\r
112         u32 bk:1;\r
113         u32 morefrag:1;\r
114         u32 raw:1;\r
115         u32 spe_rpt:1;\r
116         u32 ampdu_density:3;\r
117         u32 bt_null:1;\r
118         u32 g_id:6;\r
119         u32 rsvd0830:2;\r
120 \r
121         // Offset 12\r
122         u32 wheader_len:4;\r
123         u32 chk_en:1;\r
124         u32 early_rate:1;\r
125         u32 hw_ssn_sel:2;\r
126         u32 userate:1;\r
127         u32 disrtsfb:1;\r
128         u32 disdatafb:1;\r
129         u32 cts2self:1;\r
130         u32 rtsen:1;\r
131         u32 hw_rts_en:1;\r
132         u32 port_id:1;\r
133         u32 navusehdr:1;\r
134         u32 use_max_len:1;\r
135         u32 max_agg_num:5;\r
136         u32 ndpa:2;\r
137         u32 ampdu_max_time:8;\r
138 \r
139         // Offset 16\r
140         u32 datarate:7;\r
141         u32 try_rate:1;\r
142         u32 data_ratefb_lmt:5;\r
143         u32 rts_ratefb_lmt:4;\r
144         u32 rty_lmt_en:1;\r
145         u32 data_rt_lmt:6;\r
146         u32 rtsrate:5;\r
147         u32 pcts_en:1;\r
148         u32 pcts_mask_idx:2;\r
149 \r
150         // Offset 20\r
151         u32 data_sc:4;\r
152         u32 data_short:1;\r
153         u32 data_bw:2;\r
154         u32 data_ldpc:1;\r
155         u32 data_stbc:2;\r
156         u32 vcs_stbc:2;\r
157         u32 rts_short:1;\r
158         u32 rts_sc:4;\r
159         u32 rsvd2016:7;\r
160         u32 tx_ant:4;\r
161         u32 txpwr_offset:3;\r
162         u32 rsvd2031:1;\r
163 \r
164         // Offset 24\r
165         u32 sw_define:12;\r
166         u32 mbssid:4;\r
167         u32 antsel_A:3;\r
168         u32 antsel_B:3;\r
169         u32 antsel_C:3;\r
170         u32 antsel_D:3;\r
171         u32 rsvd2428:4;\r
172 \r
173         // Offset 28\r
174         u32 checksum:16;\r
175         u32 rsvd2816:8;\r
176         u32 usb_txagg_num:8;\r
177 \r
178         // Offset 32\r
179         u32 rts_rc:6;\r
180         u32 bar_rty_th:2;\r
181         u32 data_rc:6;\r
182         u32 rsvd3214:1;\r
183         u32 en_hwseq:1;\r
184         u32 nextneadpage:8;\r
185         u32 tailpage:8;\r
186 \r
187         // Offset 36\r
188         u32 padding_len:11;\r
189         u32 txbf_path:1;\r
190         u32 seq:12;\r
191         u32 final_data_rate:8;\r
192 }TXDESC_8723B, *PTXDESC_8723B;\r
193 \r
194 #ifndef __INC_HAL8723BDESC_H\r
195 #define __INC_HAL8723BDESC_H\r
196 \r
197 #define RX_STATUS_DESC_SIZE_8723B               24\r
198 #define RX_DRV_INFO_SIZE_UNIT_8723B 8\r
199 \r
200 \r
201 //DWORD 0\r
202 #define SET_RX_STATUS_DESC_PKT_LEN_8723B(__pRxStatusDesc, __Value)              SET_BITS_TO_LE_4BYTE( __pRxStatusDesc, 0, 14, __Value)\r
203 #define SET_RX_STATUS_DESC_EOR_8723B(__pRxStatusDesc, __Value)          SET_BITS_TO_LE_4BYTE( __pRxStatusDesc, 30, 1, __Value)\r
204 #define SET_RX_STATUS_DESC_OWN_8723B(__pRxStatusDesc, __Value)          SET_BITS_TO_LE_4BYTE( __pRxStatusDesc, 31, 1, __Value)\r
205 \r
206 #define GET_RX_STATUS_DESC_PKT_LEN_8723B(__pRxStatusDesc)                       LE_BITS_TO_4BYTE( __pRxStatusDesc, 0, 14)\r
207 #define GET_RX_STATUS_DESC_CRC32_8723B(__pRxStatusDesc)                 LE_BITS_TO_4BYTE( __pRxStatusDesc, 14, 1)\r
208 #define GET_RX_STATUS_DESC_ICV_8723B(__pRxStatusDesc)                           LE_BITS_TO_4BYTE( __pRxStatusDesc, 15, 1)\r
209 #define GET_RX_STATUS_DESC_DRVINFO_SIZE_8723B(__pRxStatusDesc)          LE_BITS_TO_4BYTE( __pRxStatusDesc, 16, 4)\r
210 #define GET_RX_STATUS_DESC_SECURITY_8723B(__pRxStatusDesc)                      LE_BITS_TO_4BYTE( __pRxStatusDesc, 20, 3)\r
211 #define GET_RX_STATUS_DESC_QOS_8723B(__pRxStatusDesc)                           LE_BITS_TO_4BYTE( __pRxStatusDesc, 23, 1)\r
212 #define GET_RX_STATUS_DESC_SHIFT_8723B(__pRxStatusDesc)                 LE_BITS_TO_4BYTE( __pRxStatusDesc, 24, 2)\r
213 #define GET_RX_STATUS_DESC_PHY_STATUS_8723B(__pRxStatusDesc)                    LE_BITS_TO_4BYTE( __pRxStatusDesc, 26, 1)\r
214 #define GET_RX_STATUS_DESC_SWDEC_8723B(__pRxStatusDesc)                 LE_BITS_TO_4BYTE( __pRxStatusDesc, 27, 1)\r
215 #define GET_RX_STATUS_DESC_LAST_SEG_8723B(__pRxStatusDesc)                      LE_BITS_TO_4BYTE( __pRxStatusDesc, 28, 1)\r
216 #define GET_RX_STATUS_DESC_FIRST_SEG_8723B(__pRxStatusDesc)             LE_BITS_TO_4BYTE( __pRxStatusDesc, 29, 1)\r
217 #define GET_RX_STATUS_DESC_EOR_8723B(__pRxStatusDesc)                           LE_BITS_TO_4BYTE( __pRxStatusDesc, 30, 1)\r
218 #define GET_RX_STATUS_DESC_OWN_8723B(__pRxStatusDesc)                           LE_BITS_TO_4BYTE( __pRxStatusDesc, 31, 1)\r
219 \r
220 //DWORD 1\r
221 #define GET_RX_STATUS_DESC_MACID_8723B(__pRxDesc)                                       LE_BITS_TO_4BYTE(__pRxDesc+4, 0, 7)\r
222 #define GET_RX_STATUS_DESC_TID_8723B(__pRxDesc)                                         LE_BITS_TO_4BYTE(__pRxDesc+4, 8, 4)\r
223 #define GET_RX_STATUS_DESC_AMSDU_8723B(__pRxDesc)                                       LE_BITS_TO_4BYTE(__pRxDesc+4, 13, 1)\r
224 #define GET_RX_STATUS_DESC_RXID_MATCH_8723B(__pRxDesc)          LE_BITS_TO_4BYTE( __pRxDesc+4, 14, 1)\r
225 #define GET_RX_STATUS_DESC_PAGGR_8723B(__pRxDesc)                               LE_BITS_TO_4BYTE( __pRxDesc+4, 15, 1)\r
226 #define GET_RX_STATUS_DESC_A1_FIT_8723B(__pRxDesc)                              LE_BITS_TO_4BYTE( __pRxDesc+4, 16, 4)\r
227 #define GET_RX_STATUS_DESC_CHKERR_8723B(__pRxDesc)                              LE_BITS_TO_4BYTE( __pRxDesc+4, 20, 1)\r
228 #define GET_RX_STATUS_DESC_IPVER_8723B(__pRxDesc)                       LE_BITS_TO_4BYTE(__pRxDesc+4, 21, 1)\r
229 #define GET_RX_STATUS_DESC_IS_TCPUDP__8723B(__pRxDesc)          LE_BITS_TO_4BYTE(__pRxDesc+4, 22, 1)\r
230 #define GET_RX_STATUS_DESC_CHK_VLD_8723B(__pRxDesc)     LE_BITS_TO_4BYTE(__pRxDesc+4, 23, 1)\r
231 #define GET_RX_STATUS_DESC_PAM_8723B(__pRxDesc)                         LE_BITS_TO_4BYTE( __pRxDesc+4, 24, 1)\r
232 #define GET_RX_STATUS_DESC_PWR_8723B(__pRxDesc)                         LE_BITS_TO_4BYTE( __pRxDesc+4, 25, 1)\r
233 #define GET_RX_STATUS_DESC_MORE_DATA_8723B(__pRxDesc)                   LE_BITS_TO_4BYTE( __pRxDesc+4, 26, 1)\r
234 #define GET_RX_STATUS_DESC_MORE_FRAG_8723B(__pRxDesc)                   LE_BITS_TO_4BYTE( __pRxDesc+4, 27, 1)\r
235 #define GET_RX_STATUS_DESC_TYPE_8723B(__pRxDesc)                        LE_BITS_TO_4BYTE( __pRxDesc+4, 28, 2)\r
236 #define GET_RX_STATUS_DESC_MC_8723B(__pRxDesc)                          LE_BITS_TO_4BYTE( __pRxDesc+4, 30, 1)\r
237 #define GET_RX_STATUS_DESC_BC_8723B(__pRxDesc)                          LE_BITS_TO_4BYTE( __pRxDesc+4, 31, 1)\r
238 \r
239 //DWORD 2\r
240 #define GET_RX_STATUS_DESC_SEQ_8723B(__pRxStatusDesc)                                   LE_BITS_TO_4BYTE( __pRxStatusDesc+8, 0, 12)\r
241 #define GET_RX_STATUS_DESC_FRAG_8723B(__pRxStatusDesc)                          LE_BITS_TO_4BYTE( __pRxStatusDesc+8, 12, 4)\r
242 #define GET_RX_STATUS_DESC_RX_IS_QOS_8723B(__pRxStatusDesc)             LE_BITS_TO_4BYTE( __pRxStatusDesc+8, 16, 1)\r
243 #define GET_RX_STATUS_DESC_WLANHD_IV_LEN_8723B(__pRxStatusDesc)         LE_BITS_TO_4BYTE( __pRxStatusDesc+8, 18, 6)\r
244 #define GET_RX_STATUS_DESC_RPT_SEL_8723B(__pRxStatusDesc)                       LE_BITS_TO_4BYTE( __pRxStatusDesc+8, 28, 1)\r
245 \r
246 //DWORD 3\r
247 #define GET_RX_STATUS_DESC_RX_RATE_8723B(__pRxStatusDesc)                               LE_BITS_TO_4BYTE( __pRxStatusDesc+12, 0, 7)\r
248 #define GET_RX_STATUS_DESC_HTC_8723B(__pRxStatusDesc)                                   LE_BITS_TO_4BYTE( __pRxStatusDesc+12, 10, 1)\r
249 #define GET_RX_STATUS_DESC_EOSP_8723B(__pRxStatusDesc)                                  LE_BITS_TO_4BYTE( __pRxStatusDesc+12, 11, 1)\r
250 #define GET_RX_STATUS_DESC_BSSID_FIT_8723B(__pRxStatusDesc)             LE_BITS_TO_4BYTE( __pRxStatusDesc+12, 12, 2)\r
251 #ifdef CONFIG_USB_RX_AGGREGATION\r
252 #define GET_RX_STATUS_DESC_USB_AGG_PKTNUM_8723B(__pRxStatusDesc)        LE_BITS_TO_4BYTE( __pRxStatusDesc+12, 16, 8)\r
253 #endif\r
254 #define GET_RX_STATUS_DESC_PATTERN_MATCH_8723B(__pRxDesc)                       LE_BITS_TO_4BYTE( __pRxDesc+12, 29, 1)\r
255 #define GET_RX_STATUS_DESC_UNICAST_MATCH_8723B(__pRxDesc)                       LE_BITS_TO_4BYTE( __pRxDesc+12, 30, 1)\r
256 #define GET_RX_STATUS_DESC_MAGIC_MATCH_8723B(__pRxDesc)                 LE_BITS_TO_4BYTE( __pRxDesc+12, 31, 1)\r
257 \r
258 //DWORD 6\r
259 #define GET_RX_STATUS_DESC_SPLCP_8723B(__pRxDesc)                       LE_BITS_TO_4BYTE( __pRxDesc+16, 0, 1)\r
260 #define GET_RX_STATUS_DESC_LDPC_8723B(__pRxDesc)                        LE_BITS_TO_4BYTE( __pRxDesc+16, 1, 1)\r
261 #define GET_RX_STATUS_DESC_STBC_8723B(__pRxDesc)                        LE_BITS_TO_4BYTE( __pRxDesc+16, 2, 1)\r
262 #define GET_RX_STATUS_DESC_BW_8723B(__pRxDesc)                  LE_BITS_TO_4BYTE( __pRxDesc+16, 4, 2)\r
263 \r
264 //DWORD 5\r
265 #define GET_RX_STATUS_DESC_TSFL_8723B(__pRxStatusDesc)                          LE_BITS_TO_4BYTE( __pRxStatusDesc+20, 0, 32)\r
266 \r
267 #define GET_RX_STATUS_DESC_BUFF_ADDR_8723B(__pRxDesc)           LE_BITS_TO_4BYTE(__pRxDesc+24, 0, 32)\r
268 #define GET_RX_STATUS_DESC_BUFF_ADDR64_8723B(__pRxDesc)                 LE_BITS_TO_4BYTE(__pRxDesc+28, 0, 32)\r
269 \r
270 #define SET_RX_STATUS_DESC_BUFF_ADDR_8723B(__pRxDesc, __Value)  SET_BITS_TO_LE_4BYTE(__pRxDesc+24, 0, 32, __Value)\r
271 \r
272 \r
273 // Dword 0\r
274 #define GET_TX_DESC_OWN_8723B(__pTxDesc)                                LE_BITS_TO_4BYTE(__pTxDesc, 31, 1)\r
275 \r
276 #define SET_TX_DESC_PKT_SIZE_8723B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc, 0, 16, __Value)\r
277 #define SET_TX_DESC_OFFSET_8723B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc, 16, 8, __Value)\r
278 #define SET_TX_DESC_BMC_8723B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc, 24, 1, __Value)\r
279 #define SET_TX_DESC_HTC_8723B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc, 25, 1, __Value)\r
280 #define SET_TX_DESC_LAST_SEG_8723B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc, 26, 1, __Value)\r
281 #define SET_TX_DESC_FIRST_SEG_8723B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc, 27, 1, __Value)\r
282 #define SET_TX_DESC_LINIP_8723B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc, 28, 1, __Value)\r
283 #define SET_TX_DESC_NO_ACM_8723B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc, 29, 1, __Value)\r
284 #define SET_TX_DESC_GF_8723B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc, 30, 1, __Value)\r
285 #define SET_TX_DESC_OWN_8723B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc, 31, 1, __Value)\r
286 \r
287 // Dword 1\r
288 #define SET_TX_DESC_MACID_8723B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+4, 0, 7, __Value)\r
289 #define SET_TX_DESC_QUEUE_SEL_8723B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+4, 8, 5, __Value)\r
290 #define SET_TX_DESC_RDG_NAV_EXT_8723B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+4, 13, 1, __Value)\r
291 #define SET_TX_DESC_LSIG_TXOP_EN_8723B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+4, 14, 1, __Value)\r
292 #define SET_TX_DESC_PIFS_8723B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+4, 15, 1, __Value)\r
293 #define SET_TX_DESC_RATE_ID_8723B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+4, 16, 5, __Value)\r
294 #define SET_TX_DESC_EN_DESC_ID_8723B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+4, 21, 1, __Value)\r
295 #define SET_TX_DESC_SEC_TYPE_8723B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+4, 22, 2, __Value)\r
296 #define SET_TX_DESC_PKT_OFFSET_8723B(__pTxDesc, __Value)                SET_BITS_TO_LE_4BYTE(__pTxDesc+4, 24, 5, __Value)\r
297 \r
298 \r
299 // Dword 2\r
300 #define SET_TX_DESC_PAID_8723B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+8, 0,  9, __Value) \r
301 #define SET_TX_DESC_CCA_RTS_8723B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+8, 10, 2, __Value)\r
302 #define SET_TX_DESC_AGG_ENABLE_8723B(__pTxDesc, __Value)                SET_BITS_TO_LE_4BYTE(__pTxDesc+8, 12, 1, __Value)\r
303 #define SET_TX_DESC_RDG_ENABLE_8723B(__pTxDesc, __Value)                SET_BITS_TO_LE_4BYTE(__pTxDesc+8, 13, 1, __Value)\r
304 #define SET_TX_DESC_AGG_BREAK_8723B(__pTxDesc, __Value)                                 SET_BITS_TO_LE_4BYTE(__pTxDesc+8, 16, 1, __Value)\r
305 #define SET_TX_DESC_MORE_FRAG_8723B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+8, 17, 1, __Value)\r
306 #define SET_TX_DESC_RAW_8723B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+8, 18, 1, __Value)\r
307 #define SET_TX_DESC_SPE_RPT_8723B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+8, 19, 1, __Value)\r
308 #define SET_TX_DESC_AMPDU_DENSITY_8723B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+8, 20, 3, __Value)\r
309 #define SET_TX_DESC_BT_INT_8723B(__pTxDesc, __Value)                    SET_BITS_TO_LE_4BYTE(__pTxDesc+8, 23, 1, __Value)\r
310 #define SET_TX_DESC_GID_8723B(__pTxDesc, __Value)                       SET_BITS_TO_LE_4BYTE(__pTxDesc+8, 24, 6, __Value)\r
311 \r
312 \r
313 // Dword 3\r
314 #define SET_TX_DESC_WHEADER_LEN_8723B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+12, 0, 4, __Value)\r
315 #define SET_TX_DESC_CHK_EN_8723B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+12, 4, 1, __Value)\r
316 #define SET_TX_DESC_EARLY_MODE_8723B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+12, 5, 1, __Value)\r
317 #define SET_TX_DESC_HWSEQ_SEL_8723B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+12, 6, 2, __Value)\r
318 #define SET_TX_DESC_USE_RATE_8723B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+12, 8, 1, __Value)\r
319 #define SET_TX_DESC_DISABLE_RTS_FB_8723B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+12, 9, 1, __Value)\r
320 #define SET_TX_DESC_DISABLE_FB_8723B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+12, 10, 1, __Value)\r
321 #define SET_TX_DESC_CTS2SELF_8723B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+12, 11, 1, __Value)\r
322 #define SET_TX_DESC_RTS_ENABLE_8723B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+12, 12, 1, __Value)\r
323 #define SET_TX_DESC_HW_RTS_ENABLE_8723B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+12, 13, 1, __Value)\r
324 #define SET_TX_DESC_NAV_USE_HDR_8723B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+12, 15, 1, __Value)\r
325 #define SET_TX_DESC_USE_MAX_LEN_8723B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+12, 16, 1, __Value)\r
326 #define SET_TX_DESC_MAX_AGG_NUM_8723B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+12, 17, 5, __Value)\r
327 #define SET_TX_DESC_NDPA_8723B(__pTxDesc, __Value)              SET_BITS_TO_LE_4BYTE(__pTxDesc+12, 22, 2, __Value)\r
328 #define SET_TX_DESC_AMPDU_MAX_TIME_8723B(__pTxDesc, __Value)            SET_BITS_TO_LE_4BYTE(__pTxDesc+12, 24, 8, __Value)\r
329 \r
330 // Dword 4\r
331 #define SET_TX_DESC_TX_RATE_8723B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+16, 0, 7, __Value)\r
332 #define SET_TX_DESC_DATA_RATE_FB_LIMIT_8723B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+16, 8, 5, __Value)\r
333 #define SET_TX_DESC_RTS_RATE_FB_LIMIT_8723B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+16, 13, 4, __Value)\r
334 #define SET_TX_DESC_RETRY_LIMIT_ENABLE_8723B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+16, 17, 1, __Value)\r
335 #define SET_TX_DESC_DATA_RETRY_LIMIT_8723B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+16, 18, 6, __Value)\r
336 #define SET_TX_DESC_RTS_RATE_8723B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+16, 24, 5, __Value)\r
337 \r
338 \r
339 // Dword 5\r
340 #define SET_TX_DESC_DATA_SC_8723B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+20, 0, 4, __Value)\r
341 #define SET_TX_DESC_DATA_SHORT_8723B(__pTxDesc, __Value)        SET_BITS_TO_LE_4BYTE(__pTxDesc+20, 4, 1, __Value)\r
342 #define SET_TX_DESC_DATA_BW_8723B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+20, 5, 2, __Value)\r
343 #define SET_TX_DESC_DATA_LDPC_8723B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+20, 7, 1, __Value)\r
344 #define SET_TX_DESC_DATA_STBC_8723B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+20, 8, 2, __Value)\r
345 #define SET_TX_DESC_CTROL_STBC_8723B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+20, 10, 2, __Value)\r
346 #define SET_TX_DESC_RTS_SHORT_8723B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+20, 12, 1, __Value)\r
347 #define SET_TX_DESC_RTS_SC_8723B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+20, 13, 4, __Value)\r
348 \r
349 \r
350 // Dword 6\r
351 #define SET_TX_DESC_SW_DEFINE_8723B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+24, 0, 12, __Value)\r
352 #define SET_TX_DESC_ANTSEL_A_8723B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+24, 16, 3, __Value)\r
353 #define SET_TX_DESC_ANTSEL_B_8723B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+24, 19, 3, __Value)\r
354 #define SET_TX_DESC_ANTSEL_C_8723B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+24, 22, 3, __Value)\r
355 #define SET_TX_DESC_ANTSEL_D_8723B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+24, 25, 3, __Value)\r
356 \r
357 // Dword 7\r
358 #if(DEV_BUS_TYPE == RT_PCI_INTERFACE)\r
359 #define SET_TX_DESC_TX_BUFFER_SIZE_8723B(__pTxDesc, __Value)            SET_BITS_TO_LE_4BYTE(__pTxDesc+28, 0, 16, __Value)\r
360 #else\r
361 #define SET_TX_DESC_TX_DESC_CHECKSUM_8723B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+28, 0, 16, __Value)\r
362 #endif\r
363 #define SET_TX_DESC_USB_TXAGG_NUM_8723B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+28, 24, 8, __Value)\r
364 #if(DEV_BUS_TYPE == RT_SDIO_INTERFACE)\r
365 #define SET_TX_DESC_SDIO_TXSEQ_8723B(__pTxDesc, __Value)                        SET_BITS_TO_LE_4BYTE(__pTxDesc+28, 16, 8, __Value)\r
366 #endif\r
367 \r
368 // Dword 8\r
369 #define SET_TX_DESC_HWSEQ_EN_8723B(__pTxDesc, __Value)                  SET_BITS_TO_LE_4BYTE(__pTxDesc+32, 15, 1, __Value)\r
370 \r
371 // Dword 9\r
372 #define SET_TX_DESC_SEQ_8723B(__pTxDesc, __Value)                                       SET_BITS_TO_LE_4BYTE(__pTxDesc+36, 12, 12, __Value)\r
373 \r
374 // Dword 10\r
375 #define SET_TX_DESC_TX_BUFFER_ADDRESS_8723B(__pTxDesc, __Value)         SET_BITS_TO_LE_4BYTE(__pTxDesc+40, 0, 32, __Value)\r
376 #define GET_TX_DESC_TX_BUFFER_ADDRESS_8723B(__pTxDesc)  LE_BITS_TO_4BYTE(__pTxDesc+40, 0, 32)\r
377 \r
378 // Dword 11\r
379 #define SET_TX_DESC_NEXT_DESC_ADDRESS_8723B(__pTxDesc, __Value)         SET_BITS_TO_LE_4BYTE(__pTxDesc+48, 0, 32, __Value)\r
380 \r
381 \r
382 #define SET_EARLYMODE_PKTNUM_8723B(__pAddr, __Value)                                    SET_BITS_TO_LE_4BYTE(__pAddr, 0, 4, __Value)\r
383 #define SET_EARLYMODE_LEN0_8723B(__pAddr, __Value)                                      SET_BITS_TO_LE_4BYTE(__pAddr, 4, 15, __Value)\r
384 #define SET_EARLYMODE_LEN1_1_8723B(__pAddr, __Value)                                    SET_BITS_TO_LE_4BYTE(__pAddr, 19, 13, __Value)\r
385 #define SET_EARLYMODE_LEN1_2_8723B(__pAddr, __Value)                                    SET_BITS_TO_LE_4BYTE(__pAddr+4, 0, 2, __Value)\r
386 #define SET_EARLYMODE_LEN2_8723B(__pAddr, __Value)                                      SET_BITS_TO_LE_4BYTE(__pAddr+4, 2, 15,  __Value)\r
387 #define SET_EARLYMODE_LEN3_8723B(__pAddr, __Value)                                      SET_BITS_TO_LE_4BYTE(__pAddr+4, 17, 15, __Value)\r
388 \r
389 #endif\r
390 //-----------------------------------------------------------\r
391 //\r
392 //      Rate\r
393 //\r
394 //-----------------------------------------------------------\r
395 // CCK Rates, TxHT = 0\r
396 #define DESC8723B_RATE1M                                0x00\r
397 #define DESC8723B_RATE2M                                0x01\r
398 #define DESC8723B_RATE5_5M                              0x02\r
399 #define DESC8723B_RATE11M                               0x03\r
400 \r
401 // OFDM Rates, TxHT = 0\r
402 #define DESC8723B_RATE6M                                0x04\r
403 #define DESC8723B_RATE9M                                0x05\r
404 #define DESC8723B_RATE12M                               0x06\r
405 #define DESC8723B_RATE18M                               0x07\r
406 #define DESC8723B_RATE24M                               0x08\r
407 #define DESC8723B_RATE36M                               0x09\r
408 #define DESC8723B_RATE48M                               0x0a\r
409 #define DESC8723B_RATE54M                               0x0b\r
410 \r
411 // MCS Rates, TxHT = 1\r
412 #define DESC8723B_RATEMCS0                              0x0c\r
413 #define DESC8723B_RATEMCS1                              0x0d\r
414 #define DESC8723B_RATEMCS2                              0x0e\r
415 #define DESC8723B_RATEMCS3                              0x0f\r
416 #define DESC8723B_RATEMCS4                              0x10\r
417 #define DESC8723B_RATEMCS5                              0x11\r
418 #define DESC8723B_RATEMCS6                              0x12\r
419 #define DESC8723B_RATEMCS7                              0x13\r
420 #define DESC8723B_RATEMCS8                              0x14\r
421 #define DESC8723B_RATEMCS9                              0x15\r
422 #define DESC8723B_RATEMCS10             0x16\r
423 #define DESC8723B_RATEMCS11             0x17\r
424 #define DESC8723B_RATEMCS12             0x18\r
425 #define DESC8723B_RATEMCS13             0x19\r
426 #define DESC8723B_RATEMCS14             0x1a\r
427 #define DESC8723B_RATEMCS15             0x1b\r
428 #define DESC8723B_RATEVHTSS1MCS0                0x2c\r
429 #define DESC8723B_RATEVHTSS1MCS1                0x2d\r
430 #define DESC8723B_RATEVHTSS1MCS2                0x2e\r
431 #define DESC8723B_RATEVHTSS1MCS3                0x2f\r
432 #define DESC8723B_RATEVHTSS1MCS4                0x30\r
433 #define DESC8723B_RATEVHTSS1MCS5                0x31\r
434 #define DESC8723B_RATEVHTSS1MCS6                0x32\r
435 #define DESC8723B_RATEVHTSS1MCS7                0x33\r
436 #define DESC8723B_RATEVHTSS1MCS8                0x34\r
437 #define DESC8723B_RATEVHTSS1MCS9                0x35\r
438 #define DESC8723B_RATEVHTSS2MCS0                0x36\r
439 #define DESC8723B_RATEVHTSS2MCS1                0x37\r
440 #define DESC8723B_RATEVHTSS2MCS2                0x38\r
441 #define DESC8723B_RATEVHTSS2MCS3                0x39\r
442 #define DESC8723B_RATEVHTSS2MCS4                0x3a\r
443 #define DESC8723B_RATEVHTSS2MCS5                0x3b\r
444 #define DESC8723B_RATEVHTSS2MCS6                0x3c\r
445 #define DESC8723B_RATEVHTSS2MCS7                0x3d\r
446 #define DESC8723B_RATEVHTSS2MCS8                0x3e\r
447 #define DESC8723B_RATEVHTSS2MCS9                0x3f\r
448 \r
449 \r
450 #define         RX_HAL_IS_CCK_RATE_8723B(pDesc)\\r
451                         (GET_RX_STATUS_DESC_RX_RATE_8723B(pDesc) == DESC8723B_RATE1M ||\\r
452                         GET_RX_STATUS_DESC_RX_RATE_8723B(pDesc) == DESC8723B_RATE2M ||\\r
453                         GET_RX_STATUS_DESC_RX_RATE_8723B(pDesc) == DESC8723B_RATE5_5M ||\\r
454                         GET_RX_STATUS_DESC_RX_RATE_8723B(pDesc) == DESC8723B_RATE11M)\r
455 \r
456 \r
457 void rtl8723b_update_txdesc(struct xmit_frame *pxmitframe, u8 *pmem);\r
458 void rtl8723b_fill_fake_txdesc(PADAPTER padapter, u8 *pDesc, u32 BufferLen, u8 IsPsPoll, u8 IsBTQosNull, u8 bDataFrame);\r
459 \r
460 #if defined(CONFIG_SDIO_HCI) || defined(CONFIG_GSPI_HCI)\r
461 s32 rtl8723bs_init_xmit_priv(PADAPTER padapter);\r
462 void rtl8723bs_free_xmit_priv(PADAPTER padapter);\r
463 s32 rtl8723bs_hal_xmit(PADAPTER padapter, struct xmit_frame *pxmitframe);\r
464 s32 rtl8723bs_mgnt_xmit(PADAPTER padapter, struct xmit_frame *pmgntframe);\r
465 s32     rtl8723bs_hal_xmitframe_enqueue(_adapter *padapter, struct xmit_frame *pxmitframe);\r
466 s32 rtl8723bs_xmit_buf_handler(PADAPTER padapter);\r
467 thread_return rtl8723bs_xmit_thread(thread_context context);\r
468 #define hal_xmit_handler rtl8723bs_xmit_buf_handler\r
469 #endif\r
470 \r
471 #ifdef CONFIG_USB_HCI\r
472 s32 rtl8723bu_xmit_buf_handler(PADAPTER padapter);\r
473 #define hal_xmit_handler rtl8723bu_xmit_buf_handler\r
474 \r
475 \r
476 s32 rtl8723bu_init_xmit_priv(PADAPTER padapter);\r
477 void rtl8723bu_free_xmit_priv(PADAPTER padapter);\r
478 s32 rtl8723bu_hal_xmit(PADAPTER padapter, struct xmit_frame *pxmitframe);\r
479 s32 rtl8723bu_mgnt_xmit(PADAPTER padapter, struct xmit_frame *pmgntframe);\r
480 s32      rtl8723bu_hal_xmitframe_enqueue(_adapter *padapter, struct xmit_frame *pxmitframe);\r
481 //s32 rtl8812au_xmit_buf_handler(PADAPTER padapter);\r
482 void rtl8723bu_xmit_tasklet(void *priv);\r
483 s32 rtl8723bu_xmitframe_complete(_adapter *padapter, struct xmit_priv *pxmitpriv, struct xmit_buf *pxmitbuf);\r
484 void _dbg_dump_tx_info(_adapter *padapter,int frame_tag,struct tx_desc *ptxdesc);\r
485 #endif\r
486 \r
487 #ifdef CONFIG_PCI_HCI\r
488 s32 rtl8723be_init_xmit_priv(PADAPTER padapter);\r
489 void rtl8723be_free_xmit_priv(PADAPTER padapter);\r
490 struct xmit_buf *rtl8723be_dequeue_xmitbuf(struct rtw_tx_ring *ring);\r
491 void    rtl8723be_xmitframe_resume(_adapter *padapter);\r
492 s32 rtl8723be_hal_xmit(PADAPTER padapter, struct xmit_frame *pxmitframe);\r
493 s32 rtl8723be_mgnt_xmit(PADAPTER padapter, struct xmit_frame *pmgntframe);\r
494 s32     rtl8723be_hal_xmitframe_enqueue(_adapter *padapter, struct xmit_frame *pxmitframe);\r
495 void rtl8723be_xmit_tasklet(void *priv);\r
496 #endif\r
497 \r
498 u8      BWMapping_8723B(PADAPTER Adapter, struct pkt_attrib *pattrib);\r
499 u8      SCMapping_8723B(PADAPTER Adapter, struct pkt_attrib     *pattrib);\r
500 \r
501 #endif\r
502 \r