cc87890450f391f5ce4ffcfa46c823a2faa8d4c6
[firefly-linux-kernel-4.4.55.git] / drivers / net / wireless / rockchip_wlan / rtl8723bs / include / rtl8812a_xmit.h
1 /******************************************************************************\r
2  *\r
3  * Copyright(c) 2007 - 2011 Realtek Corporation. All rights reserved.\r
4  *\r
5  * This program is free software; you can redistribute it and/or modify it\r
6  * under the terms of version 2 of the GNU General Public License as\r
7  * published by the Free Software Foundation.\r
8  *\r
9  * This program is distributed in the hope that it will be useful, but WITHOUT\r
10  * ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or\r
11  * FITNESS FOR A PARTICULAR PURPOSE. See the GNU General Public License for\r
12  * more details.\r
13  *\r
14  * You should have received a copy of the GNU General Public License along with\r
15  * this program; if not, write to the Free Software Foundation, Inc.,\r
16  * 51 Franklin Street, Fifth Floor, Boston, MA 02110, USA\r
17  *\r
18  *\r
19  ******************************************************************************/\r
20 #ifndef __RTL8812A_XMIT_H__\r
21 #define __RTL8812A_XMIT_H__\r
22 \r
23 //\r
24 // Queue Select Value in TxDesc\r
25 //\r
26 #define QSLT_BK                                                 0x2//0x01\r
27 #define QSLT_BE                                                 0x0\r
28 #define QSLT_VI                                                 0x5//0x4\r
29 #define QSLT_VO                                                 0x7//0x6\r
30 #define QSLT_BEACON                                             0x10\r
31 #define QSLT_HIGH                                               0x11\r
32 #define QSLT_MGNT                                               0x12\r
33 #define QSLT_CMD                                                0x13\r
34 \r
35 //For 88e early mode\r
36 #define SET_EARLYMODE_PKTNUM(__pAddr, __Value) SET_BITS_TO_LE_4BYTE(__pAddr, 0, 3, __Value)\r
37 #define SET_EARLYMODE_LEN0(__pAddr, __Value) SET_BITS_TO_LE_4BYTE(__pAddr, 4, 12, __Value)\r
38 #define SET_EARLYMODE_LEN1(__pAddr, __Value) SET_BITS_TO_LE_4BYTE(__pAddr, 16, 12, __Value)\r
39 #define SET_EARLYMODE_LEN2_1(__pAddr, __Value) SET_BITS_TO_LE_4BYTE(__pAddr, 28, 4, __Value)\r
40 #define SET_EARLYMODE_LEN2_2(__pAddr, __Value) SET_BITS_TO_LE_4BYTE(__pAddr+4, 0, 8, __Value)\r
41 #define SET_EARLYMODE_LEN3(__pAddr, __Value) SET_BITS_TO_LE_4BYTE(__pAddr+4, 8, 12, __Value)\r
42 #define SET_EARLYMODE_LEN4(__pAddr, __Value) SET_BITS_TO_LE_4BYTE(__pAddr+4, 20, 12, __Value)\r
43 \r
44 //\r
45 //defined for TX DESC Operation\r
46 //\r
47 \r
48 #define MAX_TID (15)\r
49 \r
50 //OFFSET 0\r
51 #define OFFSET_SZ       0\r
52 #define OFFSET_SHT      16\r
53 #define BMC                     BIT(24)\r
54 #define LSG                     BIT(26)\r
55 #define FSG                     BIT(27)\r
56 #define OWN             BIT(31)\r
57 \r
58 \r
59 //OFFSET 4\r
60 #define PKT_OFFSET_SZ           0\r
61 #define QSEL_SHT                        8\r
62 #define RATE_ID_SHT                     16\r
63 #define NAVUSEHDR                       BIT(20)\r
64 #define SEC_TYPE_SHT            22\r
65 #define PKT_OFFSET_SHT          26\r
66 \r
67 //OFFSET 8\r
68 #define AGG_EN                          BIT(12)\r
69 #define AGG_BK                          BIT(16)\r
70 #define AMPDU_DENSITY_SHT       20\r
71 #define ANTSEL_A                        BIT(24)\r
72 #define ANTSEL_B                        BIT(25)\r
73 #define TX_ANT_CCK_SHT          26\r
74 #define TX_ANTL_SHT                     28\r
75 #define TX_ANT_HT_SHT           30\r
76 \r
77 //OFFSET 12\r
78 #define SEQ_SHT                         16\r
79 #define EN_HWSEQ                        BIT(31)\r
80 \r
81 //OFFSET 16\r
82 #define QOS                                     BIT(6)\r
83 #define HW_SSN                          BIT(7)\r
84 #define USERATE                         BIT(8)\r
85 #define DISDATAFB                       BIT(10)\r
86 #define CTS_2_SELF                      BIT(11)\r
87 #define RTS_EN                          BIT(12)\r
88 #define HW_RTS_EN                       BIT(13)\r
89 #define DATA_SHORT                      BIT(24)\r
90 #define PWR_STATUS_SHT  15\r
91 #define DATA_SC_SHT             20\r
92 #define DATA_BW                         BIT(25)\r
93 \r
94 //OFFSET 20\r
95 #define RTY_LMT_EN                      BIT(17)\r
96 \r
97 //OFFSET 20\r
98 #define SGI                                     BIT(6)\r
99 #define USB_TXAGG_NUM_SHT       24\r
100 \r
101 typedef struct txdescriptor_8812\r
102 {\r
103         // Offset 0\r
104         u32 pktlen:16;\r
105         u32 offset:8;\r
106         u32 bmc:1;\r
107         u32 htc:1;\r
108         u32 ls:1;\r
109         u32 fs:1;\r
110         u32 linip:1;\r
111         u32 noacm:1;\r
112         u32 gf:1;\r
113         u32 own:1;\r
114 \r
115         // Offset 4\r
116         u32 macid:6;\r
117         u32 rsvd0406:2; \r
118         u32 qsel:5;\r
119         u32 rd_nav_ext:1;\r
120         u32 lsig_txop_en:1;\r
121         u32 pifs:1;\r
122         u32 rate_id:4;\r
123         u32 navusehdr:1;\r
124         u32 en_desc_id:1;\r
125         u32 sectype:2;\r
126         u32 rsvd0424:2;\r
127         u32 pkt_offset:5;       // unit: 8 bytes\r
128         u32 rsvd0431:1;\r
129 \r
130         // Offset 8\r
131         u32 rts_rc:6;\r
132         u32 data_rc:6;\r
133         u32 agg_en:1;\r
134         u32 rd_en:1;\r
135         u32 bar_rty_th:2;\r
136         u32 bk:1;\r
137         u32 morefrag:1;\r
138         u32 raw:1;\r
139         u32 ccx:1;\r
140         u32 ampdu_density:3;\r
141         u32 bt_null:1;\r
142         u32 ant_sel_a:1;\r
143         u32 ant_sel_b:1;\r
144         u32 tx_ant_cck:2;\r
145         u32 tx_antl:2;\r
146         u32 tx_ant_ht:2;\r
147 \r
148         // Offset 12\r
149         u32 nextheadpage:8;\r
150         u32 tailpage:8;\r
151         u32 seq:12;\r
152         u32 cpu_handle:1;\r
153         u32 tag1:1;\r
154         u32 trigger_int:1;\r
155         u32 hwseq_en:1;\r
156 \r
157         // Offset 16\r
158         u32 rtsrate:5;\r
159         u32 ap_dcfe:1;\r
160         u32 hwseq_sel:2;\r
161         u32 userate:1;\r
162         u32 disrtsfb:1;\r
163         u32 disdatafb:1;\r
164         u32 cts2self:1;\r
165         u32 rtsen:1;\r
166         u32 hw_rts_en:1;\r
167         u32 port_id:1;  \r
168         u32 pwr_status:3;\r
169         u32 wait_dcts:1;\r
170         u32 cts2ap_en:1;\r
171         u32 data_sc:2;\r
172         u32 data_stbc:2;\r
173         u32 data_short:1;\r
174         u32 data_bw:1;\r
175         u32 rts_short:1;\r
176         u32 rts_bw:1;\r
177         u32 rts_sc:2;\r
178         u32 vcs_stbc:2;\r
179 \r
180         // Offset 20\r
181         u32 datarate:6;\r
182         u32 sgi:1;\r
183         u32 try_rate:1;\r
184         u32 data_ratefb_lmt:5;\r
185         u32 rts_ratefb_lmt:4;\r
186         u32 rty_lmt_en:1;\r
187         u32 data_rt_lmt:6;\r
188         u32 usb_txagg_num:8;\r
189 \r
190         // Offset 24\r
191         u32 txagg_a:5;\r
192         u32 txagg_b:5;\r
193         u32 use_max_len:1;\r
194         u32 max_agg_num:5;\r
195         u32 mcsg1_max_len:4;\r
196         u32 mcsg2_max_len:4;\r
197         u32 mcsg3_max_len:4;\r
198         u32 mcs7_sgi_max_len:4;\r
199 \r
200         // Offset 28\r
201         u32 checksum:16;        // TxBuffSize(PCIe)/CheckSum(USB)\r
202         u32 mcsg4_max_len:4;\r
203         u32 mcsg5_max_len:4;\r
204         u32 mcsg6_max_len:4;\r
205         u32 mcs15_sgi_max_len:4;\r
206 \r
207         // Offset 32\r
208         u32 rsvd32;\r
209 \r
210         // Offset 36\r
211         u32 rsvd36;\r
212 }TXDESC_8812, *PTXDESC_8812; \r
213 \r
214 \r
215 // Dword 0\r
216 #define GET_TX_DESC_OWN_8812(__pTxDesc)                         LE_BITS_TO_4BYTE(__pTxDesc, 31, 1)\r
217 #define SET_TX_DESC_PKT_SIZE_8812(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc, 0, 16, __Value)\r
218 #define SET_TX_DESC_OFFSET_8812(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc, 16, 8, __Value)\r
219 #define SET_TX_DESC_BMC_8812(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc, 24, 1, __Value)\r
220 #define SET_TX_DESC_HTC_8812(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc, 25, 1, __Value)\r
221 #define SET_TX_DESC_LAST_SEG_8812(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc, 26, 1, __Value)\r
222 #define SET_TX_DESC_FIRST_SEG_8812(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc, 27, 1, __Value)\r
223 #define SET_TX_DESC_LINIP_8812(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc, 28, 1, __Value)\r
224 #define SET_TX_DESC_NO_ACM_8812(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc, 29, 1, __Value)\r
225 #define SET_TX_DESC_GF_8812(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc, 30, 1, __Value)\r
226 #define SET_TX_DESC_OWN_8812(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc, 31, 1, __Value)\r
227 \r
228 // Dword 1\r
229 #define SET_TX_DESC_MACID_8812(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+4, 0, 7, __Value)\r
230 #define SET_TX_DESC_QUEUE_SEL_8812(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+4, 8, 5, __Value)\r
231 #define SET_TX_DESC_RDG_NAV_EXT_8812(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+4, 13, 1, __Value)\r
232 #define SET_TX_DESC_LSIG_TXOP_EN_8812(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+4, 14, 1, __Value)\r
233 #define SET_TX_DESC_PIFS_8812(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+4, 15, 1, __Value)\r
234 #define SET_TX_DESC_RATE_ID_8812(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+4, 16, 5, __Value)\r
235 #define SET_TX_DESC_EN_DESC_ID_8812(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+4, 21, 1, __Value)\r
236 #define SET_TX_DESC_SEC_TYPE_8812(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+4, 22, 2, __Value)\r
237 #define SET_TX_DESC_PKT_OFFSET_8812(__pTxDesc, __Value)                 SET_BITS_TO_LE_4BYTE(__pTxDesc+4, 24, 5, __Value)\r
238 \r
239 // Dword 2\r
240 #define SET_TX_DESC_PAID_8812(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+8, 0,  9, __Value) \r
241 #define SET_TX_DESC_CCA_RTS_8812(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+8, 10, 2, __Value)\r
242 #define SET_TX_DESC_AGG_ENABLE_8812(__pTxDesc, __Value)                 SET_BITS_TO_LE_4BYTE(__pTxDesc+8, 12, 1, __Value)\r
243 #define SET_TX_DESC_RDG_ENABLE_8812(__pTxDesc, __Value)                 SET_BITS_TO_LE_4BYTE(__pTxDesc+8, 13, 1, __Value)\r
244 #define SET_TX_DESC_AGG_BREAK_8812(__pTxDesc, __Value)                          SET_BITS_TO_LE_4BYTE(__pTxDesc+8, 16, 1, __Value)\r
245 #define SET_TX_DESC_MORE_FRAG_8812(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+8, 17, 1, __Value)\r
246 #define SET_TX_DESC_RAW_8812(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+8, 18, 1, __Value)\r
247 #define SET_TX_DESC_SPE_RPT_8812(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+8, 19, 1, __Value)\r
248 #define SET_TX_DESC_AMPDU_DENSITY_8812(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+8, 20, 3, __Value)\r
249 #define SET_TX_DESC_BT_INT_8812(__pTxDesc, __Value)                     SET_BITS_TO_LE_4BYTE(__pTxDesc+8, 23, 1, __Value)\r
250 #define SET_TX_DESC_GID_8812(__pTxDesc, __Value)                        SET_BITS_TO_LE_4BYTE(__pTxDesc+8, 24, 6, __Value)\r
251 \r
252 // Dword 3\r
253 #define SET_TX_DESC_WHEADER_LEN_8812(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+12, 0, 4, __Value)\r
254 #define SET_TX_DESC_CHK_EN_8812(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+12, 4, 1, __Value)\r
255 #define SET_TX_DESC_EARLY_MODE_8812(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+12, 5, 1, __Value)\r
256 #define SET_TX_DESC_HWSEQ_SEL_8812(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+12, 6, 2, __Value)\r
257 #define SET_TX_DESC_USE_RATE_8812(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+12, 8, 1, __Value)\r
258 #define SET_TX_DESC_DISABLE_RTS_FB_8812(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+12, 9, 1, __Value)\r
259 #define SET_TX_DESC_DISABLE_FB_8812(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+12, 10, 1, __Value)\r
260 #define SET_TX_DESC_CTS2SELF_8812(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+12, 11, 1, __Value)\r
261 #define SET_TX_DESC_RTS_ENABLE_8812(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+12, 12, 1, __Value)\r
262 #define SET_TX_DESC_HW_RTS_ENABLE_8812(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+12, 13, 1, __Value)\r
263 #define SET_TX_DESC_NAV_USE_HDR_8812(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+12, 15, 1, __Value)\r
264 #define SET_TX_DESC_USE_MAX_LEN_8812(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+12, 16, 1, __Value)\r
265 #define SET_TX_DESC_MAX_AGG_NUM_8812(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+12, 17, 5, __Value)\r
266 #define SET_TX_DESC_NDPA_8812(__pTxDesc, __Value)               SET_BITS_TO_LE_4BYTE(__pTxDesc+12, 22, 2, __Value)\r
267 #define SET_TX_DESC_AMPDU_MAX_TIME_8812(__pTxDesc, __Value)             SET_BITS_TO_LE_4BYTE(__pTxDesc+12, 24, 8, __Value)\r
268 \r
269 // Dword 4\r
270 #define SET_TX_DESC_TX_RATE_8812(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+16, 0, 7, __Value)\r
271 #define SET_TX_DESC_DATA_RATE_FB_LIMIT_8812(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+16, 8, 5, __Value)\r
272 #define SET_TX_DESC_RTS_RATE_FB_LIMIT_8812(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+16, 13, 4, __Value)\r
273 #define SET_TX_DESC_RETRY_LIMIT_ENABLE_8812(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+16, 17, 1, __Value)\r
274 #define SET_TX_DESC_DATA_RETRY_LIMIT_8812(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+16, 18, 6, __Value)\r
275 #define SET_TX_DESC_RTS_RATE_8812(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+16, 24, 5, __Value)\r
276 \r
277 // Dword 5\r
278 #define SET_TX_DESC_DATA_SC_8812(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+20, 0, 4, __Value)\r
279 #define SET_TX_DESC_DATA_SHORT_8812(__pTxDesc, __Value)         SET_BITS_TO_LE_4BYTE(__pTxDesc+20, 4, 1, __Value)\r
280 #define SET_TX_DESC_DATA_BW_8812(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+20, 5, 2, __Value)\r
281 #define SET_TX_DESC_DATA_LDPC_8812(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+20, 7, 1, __Value)\r
282 #define SET_TX_DESC_DATA_STBC_8812(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+20, 8, 2, __Value)\r
283 #define SET_TX_DESC_CTROL_STBC_8812(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+20, 10, 2, __Value)\r
284 #define SET_TX_DESC_RTS_SHORT_8812(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+20, 12, 1, __Value)\r
285 #define SET_TX_DESC_RTS_SC_8812(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+20, 13, 4, __Value)\r
286 #define SET_TX_DESC_TX_ANT_8812(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+20, 24, 4, __Value)\r
287 \r
288 // Dword 6\r
289 #define SET_TX_DESC_SW_DEFINE_8812(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+24, 0, 12, __Value)\r
290 #define SET_TX_DESC_ANTSEL_A_8812(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+24, 16, 3, __Value)\r
291 #define SET_TX_DESC_ANTSEL_B_8812(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+24, 19, 3, __Value)\r
292 #define SET_TX_DESC_ANTSEL_C_8812(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+24, 22, 3, __Value)\r
293 #define SET_TX_DESC_ANTSEL_D_8812(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+24, 25, 3, __Value)\r
294 #define SET_TX_DESC_MBSSID_8821(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+24, 12, 4, __Value)\r
295 \r
296 // Dword 7 \r
297 #define SET_TX_DESC_TX_BUFFER_SIZE_8812(__pTxDesc, __Value)             SET_BITS_TO_LE_4BYTE(__pTxDesc+28, 0, 16, __Value)\r
298 #define SET_TX_DESC_TX_DESC_CHECKSUM_8812(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+28, 0, 16, __Value)\r
299 #define SET_TX_DESC_USB_TXAGG_NUM_8812(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+28, 24, 8, __Value) \r
300 #ifdef CONFIG_SDIO_HCI\r
301 #define SET_TX_DESC_SDIO_TXSEQ_8812(__pTxDesc, __Value)                 SET_BITS_TO_LE_4BYTE(__pTxDesc+28, 16, 8, __Value)\r
302 #endif\r
303 \r
304 // Dword 8\r
305 #define SET_TX_DESC_HWSEQ_EN_8812(__pTxDesc, __Value)                   SET_BITS_TO_LE_4BYTE(__pTxDesc+32, 15, 1, __Value)\r
306 \r
307 // Dword 9\r
308 #define SET_TX_DESC_SEQ_8812(__pTxDesc, __Value)                                        SET_BITS_TO_LE_4BYTE(__pTxDesc+36, 12, 12, __Value)\r
309 \r
310 // Dword 10\r
311 #define SET_TX_DESC_TX_BUFFER_ADDRESS_8812(__pTxDesc, __Value)  SET_BITS_TO_LE_4BYTE(__pTxDesc+40, 0, 32, __Value)\r
312 #define GET_TX_DESC_TX_BUFFER_ADDRESS_8812(__pTxDesc)   LE_BITS_TO_4BYTE(__pTxDesc+40, 0, 32)\r
313 \r
314 // Dword 11\r
315 #define SET_TX_DESC_NEXT_DESC_ADDRESS_8812(__pTxDesc, __Value)  SET_BITS_TO_LE_4BYTE(__pTxDesc+48, 0, 32, __Value)\r
316 \r
317 \r
318 #define SET_EARLYMODE_PKTNUM_8812(__pAddr, __Value)                                     SET_BITS_TO_LE_4BYTE(__pAddr, 0, 4, __Value)\r
319 #define SET_EARLYMODE_LEN0_8812(__pAddr, __Value)                                       SET_BITS_TO_LE_4BYTE(__pAddr, 4, 15, __Value)\r
320 #define SET_EARLYMODE_LEN1_1_8812(__pAddr, __Value)                                     SET_BITS_TO_LE_4BYTE(__pAddr, 19, 13, __Value)\r
321 #define SET_EARLYMODE_LEN1_2_8812(__pAddr, __Value)                                     SET_BITS_TO_LE_4BYTE(__pAddr+4, 0, 2, __Value)\r
322 #define SET_EARLYMODE_LEN2_8812(__pAddr, __Value)                                       SET_BITS_TO_LE_4BYTE(__pAddr+4, 2, 15,  __Value)\r
323 #define SET_EARLYMODE_LEN3_8812(__pAddr, __Value)                                       SET_BITS_TO_LE_4BYTE(__pAddr+4, 17, 15, __Value)\r
324 \r
325 #ifdef CONFIG_TX_EARLY_MODE\r
326 #define USB_DUMMY_OFFSET                2\r
327 #else\r
328 #define USB_DUMMY_OFFSET                1\r
329 #endif\r
330 #define USB_DUMMY_LENGTH                (USB_DUMMY_OFFSET * PACKET_OFFSET_SZ)\r
331 \r
332 \r
333 void rtl8812a_cal_txdesc_chksum(u8 *ptxdesc);\r
334 void rtl8812a_fill_fake_txdesc(PADAPTER padapter,u8*pDesc,u32 BufferLen,u8 IsPsPoll,u8  IsBTQosNull);\r
335 void rtl8812a_fill_txdesc_sectype(struct pkt_attrib *pattrib, u8 *ptxdesc);\r
336 void rtl8812a_fill_txdesc_vcs(PADAPTER padapter, struct pkt_attrib *pattrib, u8 *ptxdesc);\r
337 void rtl8812a_fill_txdesc_phy(PADAPTER padapter, struct pkt_attrib *pattrib, u8 *ptxdesc);\r
338 \r
339 #ifdef CONFIG_USB_HCI\r
340 s32 rtl8812au_init_xmit_priv(PADAPTER padapter);\r
341 void rtl8812au_free_xmit_priv(PADAPTER padapter);\r
342 s32 rtl8812au_hal_xmit(PADAPTER padapter, struct xmit_frame *pxmitframe);\r
343 s32 rtl8812au_mgnt_xmit(PADAPTER padapter, struct xmit_frame *pmgntframe);\r
344 s32      rtl8812au_hal_xmitframe_enqueue(_adapter *padapter, struct xmit_frame *pxmitframe);\r
345 s32 rtl8812au_xmit_buf_handler(PADAPTER padapter);\r
346 void rtl8812au_xmit_tasklet(void *priv);\r
347 s32 rtl8812au_xmitframe_complete(_adapter *padapter, struct xmit_priv *pxmitpriv, struct xmit_buf *pxmitbuf);\r
348 #endif\r
349 \r
350 #ifdef CONFIG_PCI_HCI\r
351 s32 rtl8812ae_init_xmit_priv(PADAPTER padapter);\r
352 void rtl8812ae_free_xmit_priv(PADAPTER padapter);\r
353 struct xmit_buf *rtl8812ae_dequeue_xmitbuf(struct rtw_tx_ring *ring);\r
354 void    rtl8812ae_xmitframe_resume(_adapter *padapter);\r
355 s32 rtl8812ae_hal_xmit(PADAPTER padapter, struct xmit_frame *pxmitframe);\r
356 s32 rtl8812ae_mgnt_xmit(PADAPTER padapter, struct xmit_frame *pmgntframe);\r
357 s32     rtl8812ae_hal_xmitframe_enqueue(_adapter *padapter, struct xmit_frame *pxmitframe);\r
358 void rtl8812ae_xmit_tasklet(void *priv);\r
359 #endif\r
360 \r
361 #ifdef CONFIG_TX_EARLY_MODE\r
362 void UpdateEarlyModeInfo8812(struct xmit_priv *pxmitpriv,struct xmit_buf *pxmitbuf );\r
363 #endif\r
364 \r
365 void _dbg_dump_tx_info(_adapter *padapter,int frame_tag,u8 *ptxdesc);\r
366 \r
367 u8      BWMapping_8812(PADAPTER Adapter, struct pkt_attrib *pattrib);\r
368 \r
369 u8      SCMapping_8812(PADAPTER Adapter, struct pkt_attrib      *pattrib);\r
370 \r
371 #endif //__RTL8812_XMIT_H__\r
372 \r
373 #ifdef CONFIG_RTL8821A\r
374 #include "rtl8821a_xmit.h"\r
375 #endif // CONFIG_RTL8821A\r
376 \r