41d2e351c06d8945c9b0a6170b2c8057afb4fac8
[firefly-linux-kernel-4.4.55.git] / drivers / tty / serial / arc_uart.c
1 /*
2  * ARC On-Chip(fpga) UART Driver
3  *
4  * Copyright (C) 2010-2012 Synopsys, Inc. (www.synopsys.com)
5  *
6  * This program is free software; you can redistribute it and/or modify
7  * it under the terms of the GNU General Public License version 2 as
8  * published by the Free Software Foundation.
9  *
10  * vineetg: July 10th 2012
11  *  -Decoupled the driver from arch/arc
12  *    +Using platform_get_resource() for irq/membase (thx to bfin_uart.c)
13  *    +Using early_platform_xxx() for early console (thx to mach-shmobile/xxx)
14  *
15  * Vineetg: Aug 21st 2010
16  *  -Is uart_tx_stopped() not done in tty write path as it has already been
17  *   taken care of, in serial core
18  *
19  * Vineetg: Aug 18th 2010
20  *  -New Serial Core based ARC UART driver
21  *  -Derived largely from blackfin driver albiet with some major tweaks
22  *
23  * TODO:
24  *  -check if sysreq works
25  */
26
27 #if defined(CONFIG_SERIAL_ARC_CONSOLE) && defined(CONFIG_MAGIC_SYSRQ)
28 #define SUPPORT_SYSRQ
29 #endif
30
31 #include <linux/module.h>
32 #include <linux/serial.h>
33 #include <linux/console.h>
34 #include <linux/sysrq.h>
35 #include <linux/platform_device.h>
36 #include <linux/tty.h>
37 #include <linux/tty_flip.h>
38 #include <linux/serial_core.h>
39 #include <linux/io.h>
40 #include <linux/of.h>
41 #include <linux/of_platform.h>
42
43 /*************************************
44  * ARC UART Hardware Specs
45  ************************************/
46 #define ARC_UART_TX_FIFO_SIZE  1
47
48 /*
49  * UART Register set (this is not a Standards Compliant IP)
50  * Also each reg is Word aligned, but only 8 bits wide
51  */
52 #define R_ID0   0
53 #define R_ID1   4
54 #define R_ID2   8
55 #define R_ID3   12
56 #define R_DATA  16
57 #define R_STS   20
58 #define R_BAUDL 24
59 #define R_BAUDH 28
60
61 /* Bits for UART Status Reg (R/W) */
62 #define RXIENB  0x04    /* Receive Interrupt Enable */
63 #define TXIENB  0x40    /* Transmit Interrupt Enable */
64
65 #define RXEMPTY 0x20    /* Receive FIFO Empty: No char receivede */
66 #define TXEMPTY 0x80    /* Transmit FIFO Empty, thus char can be written into */
67
68 #define RXFULL  0x08    /* Receive FIFO full */
69 #define RXFULL1 0x10    /* Receive FIFO has space for 1 char (tot space=4) */
70
71 #define RXFERR  0x01    /* Frame Error: Stop Bit not detected */
72 #define RXOERR  0x02    /* OverFlow Err: Char recv but RXFULL still set */
73
74 /* Uart bit fiddling helpers: lowest level */
75 #define RBASE(port, reg)      (port->membase + reg)
76 #define UART_REG_SET(u, r, v) writeb((v), RBASE(u, r))
77 #define UART_REG_GET(u, r)    readb(RBASE(u, r))
78
79 #define UART_REG_OR(u, r, v)  UART_REG_SET(u, r, UART_REG_GET(u, r) | (v))
80 #define UART_REG_CLR(u, r, v) UART_REG_SET(u, r, UART_REG_GET(u, r) & ~(v))
81
82 /* Uart bit fiddling helpers: API level */
83 #define UART_SET_DATA(uart, val)   UART_REG_SET(uart, R_DATA, val)
84 #define UART_GET_DATA(uart)        UART_REG_GET(uart, R_DATA)
85
86 #define UART_SET_BAUDH(uart, val)  UART_REG_SET(uart, R_BAUDH, val)
87 #define UART_SET_BAUDL(uart, val)  UART_REG_SET(uart, R_BAUDL, val)
88
89 #define UART_CLR_STATUS(uart, val) UART_REG_CLR(uart, R_STS, val)
90 #define UART_GET_STATUS(uart)      UART_REG_GET(uart, R_STS)
91
92 #define UART_ALL_IRQ_DISABLE(uart) UART_REG_CLR(uart, R_STS, RXIENB|TXIENB)
93 #define UART_RX_IRQ_DISABLE(uart)  UART_REG_CLR(uart, R_STS, RXIENB)
94 #define UART_TX_IRQ_DISABLE(uart)  UART_REG_CLR(uart, R_STS, TXIENB)
95
96 #define UART_ALL_IRQ_ENABLE(uart)  UART_REG_OR(uart, R_STS, RXIENB|TXIENB)
97 #define UART_RX_IRQ_ENABLE(uart)   UART_REG_OR(uart, R_STS, RXIENB)
98 #define UART_TX_IRQ_ENABLE(uart)   UART_REG_OR(uart, R_STS, TXIENB)
99
100 #define ARC_SERIAL_DEV_NAME     "ttyARC"
101
102 struct arc_uart_port {
103         struct uart_port port;
104         unsigned long baud;
105 };
106
107 #define to_arc_port(uport)  container_of(uport, struct arc_uart_port, port)
108
109 static struct arc_uart_port arc_uart_ports[CONFIG_SERIAL_ARC_NR_PORTS];
110
111 #ifdef CONFIG_SERIAL_ARC_CONSOLE
112 static struct console arc_console;
113 #endif
114
115 #define DRIVER_NAME     "arc-uart"
116
117 static struct uart_driver arc_uart_driver = {
118         .owner          = THIS_MODULE,
119         .driver_name    = DRIVER_NAME,
120         .dev_name       = ARC_SERIAL_DEV_NAME,
121         .major          = 0,
122         .minor          = 0,
123         .nr             = CONFIG_SERIAL_ARC_NR_PORTS,
124 #ifdef CONFIG_SERIAL_ARC_CONSOLE
125         .cons           = &arc_console,
126 #endif
127 };
128
129 static void arc_serial_stop_rx(struct uart_port *port)
130 {
131         UART_RX_IRQ_DISABLE(port);
132 }
133
134 static void arc_serial_stop_tx(struct uart_port *port)
135 {
136         while (!(UART_GET_STATUS(port) & TXEMPTY))
137                 cpu_relax();
138
139         UART_TX_IRQ_DISABLE(port);
140 }
141
142 /*
143  * Return TIOCSER_TEMT when transmitter is not busy.
144  */
145 static unsigned int arc_serial_tx_empty(struct uart_port *port)
146 {
147         unsigned int stat;
148
149         stat = UART_GET_STATUS(port);
150         if (stat & TXEMPTY)
151                 return TIOCSER_TEMT;
152
153         return 0;
154 }
155
156 /*
157  * Driver internal routine, used by both tty(serial core) as well as tx-isr
158  *  -Called under spinlock in either cases
159  *  -also tty->stopped has already been checked
160  *     = by uart_start( ) before calling us
161  *     = tx_ist checks that too before calling
162  */
163 static void arc_serial_tx_chars(struct uart_port *port)
164 {
165         struct circ_buf *xmit = &port->state->xmit;
166         int sent = 0;
167         unsigned char ch;
168
169         if (unlikely(port->x_char)) {
170                 UART_SET_DATA(port, port->x_char);
171                 port->icount.tx++;
172                 port->x_char = 0;
173                 sent = 1;
174         } else if (xmit->tail != xmit->head) {  /* TODO: uart_circ_empty */
175                 ch = xmit->buf[xmit->tail];
176                 xmit->tail = (xmit->tail + 1) & (UART_XMIT_SIZE - 1);
177                 port->icount.tx++;
178                 while (!(UART_GET_STATUS(port) & TXEMPTY))
179                         cpu_relax();
180                 UART_SET_DATA(port, ch);
181                 sent = 1;
182         }
183
184         /*
185          * If num chars in xmit buffer are too few, ask tty layer for more.
186          * By Hard ISR to schedule processing in software interrupt part
187          */
188         if (uart_circ_chars_pending(xmit) < WAKEUP_CHARS)
189                 uart_write_wakeup(port);
190
191         if (sent)
192                 UART_TX_IRQ_ENABLE(port);
193 }
194
195 /*
196  * port is locked and interrupts are disabled
197  * uart_start( ) calls us under the port spinlock irqsave
198  */
199 static void arc_serial_start_tx(struct uart_port *port)
200 {
201         arc_serial_tx_chars(port);
202 }
203
204 static void arc_serial_rx_chars(struct uart_port *port, unsigned int status)
205 {
206         unsigned int ch, flg = 0;
207
208         /*
209          * UART has 4 deep RX-FIFO. Driver's recongnition of this fact
210          * is very subtle. Here's how ...
211          * Upon getting a RX-Intr, such that RX-EMPTY=0, meaning data available,
212          * driver reads the DATA Reg and keeps doing that in a loop, until
213          * RX-EMPTY=1. Multiple chars being avail, with a single Interrupt,
214          * before RX-EMPTY=0, implies some sort of buffering going on in the
215          * controller, which is indeed the Rx-FIFO.
216          */
217         do {
218                 /*
219                  * This could be an Rx Intr for err (no data),
220                  * so check err and clear that Intr first
221                  */
222                 if (unlikely(status & (RXOERR | RXFERR))) {
223                         if (status & RXOERR) {
224                                 port->icount.overrun++;
225                                 flg = TTY_OVERRUN;
226                                 UART_CLR_STATUS(port, RXOERR);
227                         }
228
229                         if (status & RXFERR) {
230                                 port->icount.frame++;
231                                 flg = TTY_FRAME;
232                                 UART_CLR_STATUS(port, RXFERR);
233                         }
234                 } else
235                         flg = TTY_NORMAL;
236
237                 if (status & RXEMPTY)
238                         continue;
239
240                 ch = UART_GET_DATA(port);
241                 port->icount.rx++;
242
243                 if (!(uart_handle_sysrq_char(port, ch)))
244                         uart_insert_char(port, status, RXOERR, ch, flg);
245
246                 spin_unlock(&port->lock);
247                 tty_flip_buffer_push(&port->state->port);
248                 spin_lock(&port->lock);
249         } while (!((status = UART_GET_STATUS(port)) & RXEMPTY));
250 }
251
252 /*
253  * A note on the Interrupt handling state machine of this driver
254  *
255  * kernel printk writes funnel thru the console driver framework and in order
256  * to keep things simple as well as efficient, it writes to UART in polled
257  * mode, in one shot, and exits.
258  *
259  * OTOH, Userland output (via tty layer), uses interrupt based writes as there
260  * can be undeterministic delay between char writes.
261  *
262  * Thus Rx-interrupts are always enabled, while tx-interrupts are by default
263  * disabled.
264  *
265  * When tty has some data to send out, serial core calls driver's start_tx
266  * which
267  *   -checks-if-tty-buffer-has-char-to-send
268  *   -writes-data-to-uart
269  *   -enable-tx-intr
270  *
271  * Once data bits are pushed out, controller raises the Tx-room-avail-Interrupt.
272  * The first thing Tx ISR does is disable further Tx interrupts (as this could
273  * be the last char to send, before settling down into the quiet polled mode).
274  * It then calls the exact routine used by tty layer write to send out any
275  * more char in tty buffer. In case of sending, it re-enables Tx-intr. In case
276  * of no data, it remains disabled.
277  * This is how the transmit state machine is dynamically switched on/off
278  */
279
280 static irqreturn_t arc_serial_isr(int irq, void *dev_id)
281 {
282         struct uart_port *port = dev_id;
283         unsigned int status;
284
285         status = UART_GET_STATUS(port);
286
287         /*
288          * Single IRQ for both Rx (data available) Tx (room available) Interrupt
289          * notifications from the UART Controller.
290          * To demultiplex between the two, we check the relevant bits
291          */
292         if (status & RXIENB) {
293
294                 /* already in ISR, no need of xx_irqsave */
295                 spin_lock(&port->lock);
296                 arc_serial_rx_chars(port, status);
297                 spin_unlock(&port->lock);
298         }
299
300         if ((status & TXIENB) && (status & TXEMPTY)) {
301
302                 /* Unconditionally disable further Tx-Interrupts.
303                  * will be enabled by tx_chars() if needed.
304                  */
305                 UART_TX_IRQ_DISABLE(port);
306
307                 spin_lock(&port->lock);
308
309                 if (!uart_tx_stopped(port))
310                         arc_serial_tx_chars(port);
311
312                 spin_unlock(&port->lock);
313         }
314
315         return IRQ_HANDLED;
316 }
317
318 static unsigned int arc_serial_get_mctrl(struct uart_port *port)
319 {
320         /*
321          * Pretend we have a Modem status reg and following bits are
322          *  always set, to satify the serial core state machine
323          *  (DSR) Data Set Ready
324          *  (CTS) Clear To Send
325          *  (CAR) Carrier Detect
326          */
327         return TIOCM_CTS | TIOCM_DSR | TIOCM_CAR;
328 }
329
330 static void arc_serial_set_mctrl(struct uart_port *port, unsigned int mctrl)
331 {
332         /* MCR not present */
333 }
334
335 static void arc_serial_break_ctl(struct uart_port *port, int break_state)
336 {
337         /* ARC UART doesn't support sending Break signal */
338 }
339
340 static int arc_serial_startup(struct uart_port *port)
341 {
342         /* Before we hook up the ISR, Disable all UART Interrupts */
343         UART_ALL_IRQ_DISABLE(port);
344
345         if (request_irq(port->irq, arc_serial_isr, 0, "arc uart rx-tx", port)) {
346                 dev_warn(port->dev, "Unable to attach ARC UART intr\n");
347                 return -EBUSY;
348         }
349
350         UART_RX_IRQ_ENABLE(port); /* Only Rx IRQ enabled to begin with */
351
352         return 0;
353 }
354
355 /* This is not really needed */
356 static void arc_serial_shutdown(struct uart_port *port)
357 {
358         free_irq(port->irq, port);
359 }
360
361 static void
362 arc_serial_set_termios(struct uart_port *port, struct ktermios *new,
363                        struct ktermios *old)
364 {
365         struct arc_uart_port *uart = to_arc_port(port);
366         unsigned int baud, uartl, uarth, hw_val;
367         unsigned long flags;
368
369         /*
370          * Use the generic handler so that any specially encoded baud rates
371          * such as SPD_xx flags or "%B0" can be handled
372          * Max Baud I suppose will not be more than current 115K * 4
373          * Formula for ARC UART is: hw-val = ((CLK/(BAUD*4)) -1)
374          * spread over two 8-bit registers
375          */
376         baud = uart_get_baud_rate(port, new, old, 0, 460800);
377
378         hw_val = port->uartclk / (uart->baud * 4) - 1;
379         uartl = hw_val & 0xFF;
380         uarth = (hw_val >> 8) & 0xFF;
381
382         spin_lock_irqsave(&port->lock, flags);
383
384         UART_ALL_IRQ_DISABLE(port);
385
386         UART_SET_BAUDL(port, uartl);
387         UART_SET_BAUDH(port, uarth);
388
389         UART_RX_IRQ_ENABLE(port);
390
391         /*
392          * UART doesn't support Parity/Hardware Flow Control;
393          * Only supports 8N1 character size
394          */
395         new->c_cflag &= ~(CMSPAR|CRTSCTS|CSIZE);
396         new->c_cflag |= CS8;
397
398         if (old)
399                 tty_termios_copy_hw(new, old);
400
401         /* Don't rewrite B0 */
402         if (tty_termios_baud_rate(new))
403                 tty_termios_encode_baud_rate(new, baud, baud);
404
405         uart_update_timeout(port, new->c_cflag, baud);
406
407         spin_unlock_irqrestore(&port->lock, flags);
408 }
409
410 static const char *arc_serial_type(struct uart_port *port)
411 {
412         return port->type == PORT_ARC ? DRIVER_NAME : NULL;
413 }
414
415 static void arc_serial_release_port(struct uart_port *port)
416 {
417 }
418
419 static int arc_serial_request_port(struct uart_port *port)
420 {
421         return 0;
422 }
423
424 /*
425  * Verify the new serial_struct (for TIOCSSERIAL).
426  */
427 static int
428 arc_serial_verify_port(struct uart_port *port, struct serial_struct *ser)
429 {
430         if (port->type != PORT_UNKNOWN && ser->type != PORT_ARC)
431                 return -EINVAL;
432
433         return 0;
434 }
435
436 /*
437  * Configure/autoconfigure the port.
438  */
439 static void arc_serial_config_port(struct uart_port *port, int flags)
440 {
441         if (flags & UART_CONFIG_TYPE)
442                 port->type = PORT_ARC;
443 }
444
445 #if defined(CONFIG_CONSOLE_POLL) || defined(CONFIG_SERIAL_ARC_CONSOLE)
446
447 static void arc_serial_poll_putchar(struct uart_port *port, int chr)
448 {
449         while (!(UART_GET_STATUS(port) & TXEMPTY))
450                 cpu_relax();
451
452         UART_SET_DATA(port, (unsigned char)chr);
453 }
454 #endif
455
456 #ifdef CONFIG_CONSOLE_POLL
457 static int arc_serial_poll_getchar(struct uart_port *port)
458 {
459         unsigned char chr;
460
461         while (!(UART_GET_STATUS(port) & RXEMPTY))
462                 cpu_relax();
463
464         chr = UART_GET_DATA(port);
465         return chr;
466 }
467 #endif
468
469 static struct uart_ops arc_serial_pops = {
470         .tx_empty       = arc_serial_tx_empty,
471         .set_mctrl      = arc_serial_set_mctrl,
472         .get_mctrl      = arc_serial_get_mctrl,
473         .stop_tx        = arc_serial_stop_tx,
474         .start_tx       = arc_serial_start_tx,
475         .stop_rx        = arc_serial_stop_rx,
476         .break_ctl      = arc_serial_break_ctl,
477         .startup        = arc_serial_startup,
478         .shutdown       = arc_serial_shutdown,
479         .set_termios    = arc_serial_set_termios,
480         .type           = arc_serial_type,
481         .release_port   = arc_serial_release_port,
482         .request_port   = arc_serial_request_port,
483         .config_port    = arc_serial_config_port,
484         .verify_port    = arc_serial_verify_port,
485 #ifdef CONFIG_CONSOLE_POLL
486         .poll_put_char = arc_serial_poll_putchar,
487         .poll_get_char = arc_serial_poll_getchar,
488 #endif
489 };
490
491 static int
492 arc_uart_init_one(struct platform_device *pdev, int dev_id)
493 {
494         struct resource *res, *res2;
495         unsigned long *plat_data;
496         struct arc_uart_port *uart = &arc_uart_ports[dev_id];
497         struct uart_port *port = &uart->port;
498
499         plat_data = dev_get_platdata(&pdev->dev);
500         if (!plat_data)
501                 return -ENODEV;
502
503         if (is_early_platform_device(pdev)) {
504                 port->uartclk = plat_data[1];
505                 uart->baud = plat_data[2];
506         } else {
507                 struct device_node *np = pdev->dev.of_node;
508                 u32 val;
509
510                 if (of_property_read_u32(np, "clock-frequency", &val)) {
511                         dev_err(&pdev->dev, "clock-frequency property NOTset\n");
512                         return -EINVAL;
513                 }
514                 port->uartclk = val;
515
516                 if (of_property_read_u32(np, "current-speed", &val)) {
517                         dev_err(&pdev->dev, "current-speed property NOT set\n");
518                         return -EINVAL;
519                 }
520                 uart->baud = val;
521         }
522
523         res = platform_get_resource(pdev, IORESOURCE_MEM, 0);
524         if (!res)
525                 return -ENODEV;
526
527         res2 = platform_get_resource(pdev, IORESOURCE_IRQ, 0);
528         if (!res2)
529                 return -ENODEV;
530
531         port->mapbase = res->start;
532         port->membase = ioremap_nocache(res->start, resource_size(res));
533         if (!port->membase)
534                 /* No point of dev_err since UART itself is hosed here */
535                 return -ENXIO;
536
537         port->irq = res2->start;
538         port->dev = &pdev->dev;
539         port->iotype = UPIO_MEM;
540         port->flags = UPF_BOOT_AUTOCONF;
541         port->line = dev_id;
542         port->ops = &arc_serial_pops;
543
544         port->fifosize = ARC_UART_TX_FIFO_SIZE;
545
546         /*
547          * uart_insert_char( ) uses it in decideding whether to ignore a
548          * char or not. Explicitly setting it here, removes the subtelty
549          */
550         port->ignore_status_mask = 0;
551
552         return 0;
553 }
554
555 #ifdef CONFIG_SERIAL_ARC_CONSOLE
556
557 static int arc_serial_console_setup(struct console *co, char *options)
558 {
559         struct uart_port *port;
560         int baud = 115200;
561         int bits = 8;
562         int parity = 'n';
563         int flow = 'n';
564
565         if (co->index < 0 || co->index >= CONFIG_SERIAL_ARC_NR_PORTS)
566                 return -ENODEV;
567
568         /*
569          * The uart port backing the console (e.g. ttyARC1) might not have been
570          * init yet. If so, defer the console setup to after the port.
571          */
572         port = &arc_uart_ports[co->index].port;
573         if (!port->membase)
574                 return -ENODEV;
575
576         if (options)
577                 uart_parse_options(options, &baud, &parity, &bits, &flow);
578
579         /*
580          * Serial core will call port->ops->set_termios( )
581          * which will set the baud reg
582          */
583         return uart_set_options(port, co, baud, parity, bits, flow);
584 }
585
586 /*
587  * Interrupts are disabled on entering
588  */
589 static void arc_serial_console_write(struct console *co, const char *s,
590                                      unsigned int count)
591 {
592         struct uart_port *port = &arc_uart_ports[co->index].port;
593         unsigned long flags;
594
595         spin_lock_irqsave(&port->lock, flags);
596         uart_console_write(port, s, count, arc_serial_poll_putchar);
597         spin_unlock_irqrestore(&port->lock, flags);
598 }
599
600 static struct console arc_console = {
601         .name   = ARC_SERIAL_DEV_NAME,
602         .write  = arc_serial_console_write,
603         .device = uart_console_device,
604         .setup  = arc_serial_console_setup,
605         .flags  = CON_PRINTBUFFER,
606         .index  = -1,
607         .data   = &arc_uart_driver
608 };
609
610 static __init void early_serial_write(struct console *con, const char *s,
611                                         unsigned int n)
612 {
613         struct uart_port *port = &arc_uart_ports[con->index].port;
614
615         uart_console_write(port, s, n, arc_serial_poll_putchar);
616 }
617
618 static struct console arc_early_serial_console __initdata = {
619         .name = "early_ARCuart",
620         .write = early_serial_write,
621         .flags = CON_PRINTBUFFER | CON_BOOT,
622         .index = -1
623 };
624
625 static int __init arc_serial_probe_earlyprintk(struct platform_device *pdev)
626 {
627         int dev_id = pdev->id < 0 ? 0 : pdev->id;
628         int rc;
629
630         arc_early_serial_console.index = dev_id;
631
632         rc = arc_uart_init_one(pdev, dev_id);
633         if (rc)
634                 panic("early console init failed\n");
635
636         arc_serial_console_setup(&arc_early_serial_console, NULL);
637
638         register_console(&arc_early_serial_console);
639         return 0;
640 }
641
642 static __init void arc_early_serial_write(struct console *con, const char *s,
643                                           unsigned int n)
644 {
645         struct earlycon_device *dev = con->data;
646
647         uart_console_write(&dev->port, s, n, arc_serial_poll_putchar);
648 }
649
650 static int __init arc_early_console_setup(struct earlycon_device *dev,
651                                           const char *opt)
652 {
653         struct uart_port *port = &dev->port;
654         unsigned int l, h, hw_val;
655
656         if (!dev->port.membase)
657                 return -ENODEV;
658
659         hw_val = port->uartclk / (dev->baud * 4) - 1;
660         l = hw_val & 0xFF;
661         h = (hw_val >> 8) & 0xFF;
662
663         UART_SET_BAUDL(port, l);
664         UART_SET_BAUDH(port, h);
665
666         dev->con->write = arc_early_serial_write;
667         return 0;
668 }
669 EARLYCON_DECLARE(arc_uart, arc_early_console_setup);
670
671 #endif  /* CONFIG_SERIAL_ARC_CONSOLE */
672
673 static int arc_serial_probe(struct platform_device *pdev)
674 {
675         int rc, dev_id;
676         struct device_node *np = pdev->dev.of_node;
677
678         /* no device tree device */
679         if (!np)
680                 return -ENODEV;
681
682         dev_id = of_alias_get_id(np, "serial");
683         if (dev_id < 0)
684                 dev_id = 0;
685
686         rc = arc_uart_init_one(pdev, dev_id);
687         if (rc)
688                 return rc;
689
690         rc = uart_add_one_port(&arc_uart_driver, &arc_uart_ports[dev_id].port);
691         return rc;
692 }
693
694 static int arc_serial_remove(struct platform_device *pdev)
695 {
696         /* This will never be called */
697         return 0;
698 }
699
700 static const struct of_device_id arc_uart_dt_ids[] = {
701         { .compatible = "snps,arc-uart" },
702         { /* Sentinel */ }
703 };
704 MODULE_DEVICE_TABLE(of, arc_uart_dt_ids);
705
706 static struct platform_driver arc_platform_driver = {
707         .probe = arc_serial_probe,
708         .remove = arc_serial_remove,
709         .driver = {
710                 .name = DRIVER_NAME,
711                 .owner = THIS_MODULE,
712                 .of_match_table  = arc_uart_dt_ids,
713          },
714 };
715
716 #ifdef CONFIG_SERIAL_ARC_CONSOLE
717
718 static struct platform_driver early_arc_platform_driver __initdata = {
719         .probe = arc_serial_probe_earlyprintk,
720         .remove = arc_serial_remove,
721         .driver = {
722                 .name = DRIVER_NAME,
723                 .owner = THIS_MODULE,
724          },
725 };
726 /*
727  * Register an early platform driver of "earlyprintk" class.
728  * ARCH platform code installs the driver and probes the early devices
729  * The installation could rely on user specifying earlyprintk=xyx in cmd line
730  * or it could be done independently, for all "earlyprintk" class drivers.
731  * [see arch/arc/plat-arcfpga/platform.c]
732  */
733 early_platform_init("earlyprintk", &early_arc_platform_driver);
734
735 #endif  /* CONFIG_SERIAL_ARC_CONSOLE */
736
737 static int __init arc_serial_init(void)
738 {
739         int ret;
740
741         ret = uart_register_driver(&arc_uart_driver);
742         if (ret)
743                 return ret;
744
745         ret = platform_driver_register(&arc_platform_driver);
746         if (ret)
747                 uart_unregister_driver(&arc_uart_driver);
748
749         return ret;
750 }
751
752 static void __exit arc_serial_exit(void)
753 {
754         platform_driver_unregister(&arc_platform_driver);
755         uart_unregister_driver(&arc_uart_driver);
756 }
757
758 module_init(arc_serial_init);
759 module_exit(arc_serial_exit);
760
761 MODULE_LICENSE("GPL");
762 MODULE_ALIAS("platform:" DRIVER_NAME);
763 MODULE_AUTHOR("Vineet Gupta");
764 MODULE_DESCRIPTION("ARC(Synopsys) On-Chip(fpga) serial driver");