net/mlx4_core: Read HCA frequency and map internal clock
[firefly-linux-kernel-4.4.55.git] / include / linux / mlx4 / device.h
1 /*
2  * Copyright (c) 2006, 2007 Cisco Systems, Inc.  All rights reserved.
3  *
4  * This software is available to you under a choice of one of two
5  * licenses.  You may choose to be licensed under the terms of the GNU
6  * General Public License (GPL) Version 2, available from the file
7  * COPYING in the main directory of this source tree, or the
8  * OpenIB.org BSD license below:
9  *
10  *     Redistribution and use in source and binary forms, with or
11  *     without modification, are permitted provided that the following
12  *     conditions are met:
13  *
14  *      - Redistributions of source code must retain the above
15  *        copyright notice, this list of conditions and the following
16  *        disclaimer.
17  *
18  *      - Redistributions in binary form must reproduce the above
19  *        copyright notice, this list of conditions and the following
20  *        disclaimer in the documentation and/or other materials
21  *        provided with the distribution.
22  *
23  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND,
24  * EXPRESS OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
25  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND
26  * NONINFRINGEMENT. IN NO EVENT SHALL THE AUTHORS OR COPYRIGHT HOLDERS
27  * BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN
28  * ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN
29  * CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN THE
30  * SOFTWARE.
31  */
32
33 #ifndef MLX4_DEVICE_H
34 #define MLX4_DEVICE_H
35
36 #include <linux/pci.h>
37 #include <linux/completion.h>
38 #include <linux/radix-tree.h>
39 #include <linux/cpu_rmap.h>
40
41 #include <linux/atomic.h>
42
43 #define MAX_MSIX_P_PORT         17
44 #define MAX_MSIX                64
45 #define MSIX_LEGACY_SZ          4
46 #define MIN_MSIX_P_PORT         5
47
48 enum {
49         MLX4_FLAG_MSI_X         = 1 << 0,
50         MLX4_FLAG_OLD_PORT_CMDS = 1 << 1,
51         MLX4_FLAG_MASTER        = 1 << 2,
52         MLX4_FLAG_SLAVE         = 1 << 3,
53         MLX4_FLAG_SRIOV         = 1 << 4,
54 };
55
56 enum {
57         MLX4_PORT_CAP_IS_SM     = 1 << 1,
58         MLX4_PORT_CAP_DEV_MGMT_SUP = 1 << 19,
59 };
60
61 enum {
62         MLX4_MAX_PORTS          = 2,
63         MLX4_MAX_PORT_PKEYS     = 128
64 };
65
66 /* base qkey for use in sriov tunnel-qp/proxy-qp communication.
67  * These qkeys must not be allowed for general use. This is a 64k range,
68  * and to test for violation, we use the mask (protect against future chg).
69  */
70 #define MLX4_RESERVED_QKEY_BASE  (0xFFFF0000)
71 #define MLX4_RESERVED_QKEY_MASK  (0xFFFF0000)
72
73 enum {
74         MLX4_BOARD_ID_LEN = 64
75 };
76
77 enum {
78         MLX4_MAX_NUM_PF         = 16,
79         MLX4_MAX_NUM_VF         = 64,
80         MLX4_MFUNC_MAX          = 80,
81         MLX4_MAX_EQ_NUM         = 1024,
82         MLX4_MFUNC_EQ_NUM       = 4,
83         MLX4_MFUNC_MAX_EQES     = 8,
84         MLX4_MFUNC_EQE_MASK     = (MLX4_MFUNC_MAX_EQES - 1)
85 };
86
87 /* Driver supports 3 diffrent device methods to manage traffic steering:
88  *      -device managed - High level API for ib and eth flow steering. FW is
89  *                        managing flow steering tables.
90  *      - B0 steering mode - Common low level API for ib and (if supported) eth.
91  *      - A0 steering mode - Limited low level API for eth. In case of IB,
92  *                           B0 mode is in use.
93  */
94 enum {
95         MLX4_STEERING_MODE_A0,
96         MLX4_STEERING_MODE_B0,
97         MLX4_STEERING_MODE_DEVICE_MANAGED
98 };
99
100 static inline const char *mlx4_steering_mode_str(int steering_mode)
101 {
102         switch (steering_mode) {
103         case MLX4_STEERING_MODE_A0:
104                 return "A0 steering";
105
106         case MLX4_STEERING_MODE_B0:
107                 return "B0 steering";
108
109         case MLX4_STEERING_MODE_DEVICE_MANAGED:
110                 return "Device managed flow steering";
111
112         default:
113                 return "Unrecognize steering mode";
114         }
115 }
116
117 enum {
118         MLX4_DEV_CAP_FLAG_RC            = 1LL <<  0,
119         MLX4_DEV_CAP_FLAG_UC            = 1LL <<  1,
120         MLX4_DEV_CAP_FLAG_UD            = 1LL <<  2,
121         MLX4_DEV_CAP_FLAG_XRC           = 1LL <<  3,
122         MLX4_DEV_CAP_FLAG_SRQ           = 1LL <<  6,
123         MLX4_DEV_CAP_FLAG_IPOIB_CSUM    = 1LL <<  7,
124         MLX4_DEV_CAP_FLAG_BAD_PKEY_CNTR = 1LL <<  8,
125         MLX4_DEV_CAP_FLAG_BAD_QKEY_CNTR = 1LL <<  9,
126         MLX4_DEV_CAP_FLAG_DPDP          = 1LL << 12,
127         MLX4_DEV_CAP_FLAG_BLH           = 1LL << 15,
128         MLX4_DEV_CAP_FLAG_MEM_WINDOW    = 1LL << 16,
129         MLX4_DEV_CAP_FLAG_APM           = 1LL << 17,
130         MLX4_DEV_CAP_FLAG_ATOMIC        = 1LL << 18,
131         MLX4_DEV_CAP_FLAG_RAW_MCAST     = 1LL << 19,
132         MLX4_DEV_CAP_FLAG_UD_AV_PORT    = 1LL << 20,
133         MLX4_DEV_CAP_FLAG_UD_MCAST      = 1LL << 21,
134         MLX4_DEV_CAP_FLAG_IBOE          = 1LL << 30,
135         MLX4_DEV_CAP_FLAG_UC_LOOPBACK   = 1LL << 32,
136         MLX4_DEV_CAP_FLAG_FCS_KEEP      = 1LL << 34,
137         MLX4_DEV_CAP_FLAG_WOL_PORT1     = 1LL << 37,
138         MLX4_DEV_CAP_FLAG_WOL_PORT2     = 1LL << 38,
139         MLX4_DEV_CAP_FLAG_UDP_RSS       = 1LL << 40,
140         MLX4_DEV_CAP_FLAG_VEP_UC_STEER  = 1LL << 41,
141         MLX4_DEV_CAP_FLAG_VEP_MC_STEER  = 1LL << 42,
142         MLX4_DEV_CAP_FLAG_COUNTERS      = 1LL << 48,
143         MLX4_DEV_CAP_FLAG_SET_ETH_SCHED = 1LL << 53,
144         MLX4_DEV_CAP_FLAG_SENSE_SUPPORT = 1LL << 55,
145         MLX4_DEV_CAP_FLAG_PORT_MNG_CHG_EV = 1LL << 59,
146         MLX4_DEV_CAP_FLAG_64B_EQE       = 1LL << 61,
147         MLX4_DEV_CAP_FLAG_64B_CQE       = 1LL << 62
148 };
149
150 enum {
151         MLX4_DEV_CAP_FLAG2_RSS                  = 1LL <<  0,
152         MLX4_DEV_CAP_FLAG2_RSS_TOP              = 1LL <<  1,
153         MLX4_DEV_CAP_FLAG2_RSS_XOR              = 1LL <<  2,
154         MLX4_DEV_CAP_FLAG2_FS_EN                = 1LL <<  3,
155         MLX4_DEV_CAP_FLAGS2_REASSIGN_MAC_EN     = 1LL <<  4,
156         MLX4_DEV_CAP_FLAG2_TS                   = 1LL <<  5
157 };
158
159 enum {
160         MLX4_DEV_CAP_64B_EQE_ENABLED    = 1LL << 0,
161         MLX4_DEV_CAP_64B_CQE_ENABLED    = 1LL << 1
162 };
163
164 enum {
165         MLX4_USER_DEV_CAP_64B_CQE       = 1L << 0
166 };
167
168 enum {
169         MLX4_FUNC_CAP_64B_EQE_CQE       = 1L << 0
170 };
171
172
173 #define MLX4_ATTR_EXTENDED_PORT_INFO    cpu_to_be16(0xff90)
174
175 enum {
176         MLX4_BMME_FLAG_WIN_TYPE_2B      = 1 <<  1,
177         MLX4_BMME_FLAG_LOCAL_INV        = 1 <<  6,
178         MLX4_BMME_FLAG_REMOTE_INV       = 1 <<  7,
179         MLX4_BMME_FLAG_TYPE_2_WIN       = 1 <<  9,
180         MLX4_BMME_FLAG_RESERVED_LKEY    = 1 << 10,
181         MLX4_BMME_FLAG_FAST_REG_WR      = 1 << 11,
182 };
183
184 enum mlx4_event {
185         MLX4_EVENT_TYPE_COMP               = 0x00,
186         MLX4_EVENT_TYPE_PATH_MIG           = 0x01,
187         MLX4_EVENT_TYPE_COMM_EST           = 0x02,
188         MLX4_EVENT_TYPE_SQ_DRAINED         = 0x03,
189         MLX4_EVENT_TYPE_SRQ_QP_LAST_WQE    = 0x13,
190         MLX4_EVENT_TYPE_SRQ_LIMIT          = 0x14,
191         MLX4_EVENT_TYPE_CQ_ERROR           = 0x04,
192         MLX4_EVENT_TYPE_WQ_CATAS_ERROR     = 0x05,
193         MLX4_EVENT_TYPE_EEC_CATAS_ERROR    = 0x06,
194         MLX4_EVENT_TYPE_PATH_MIG_FAILED    = 0x07,
195         MLX4_EVENT_TYPE_WQ_INVAL_REQ_ERROR = 0x10,
196         MLX4_EVENT_TYPE_WQ_ACCESS_ERROR    = 0x11,
197         MLX4_EVENT_TYPE_SRQ_CATAS_ERROR    = 0x12,
198         MLX4_EVENT_TYPE_LOCAL_CATAS_ERROR  = 0x08,
199         MLX4_EVENT_TYPE_PORT_CHANGE        = 0x09,
200         MLX4_EVENT_TYPE_EQ_OVERFLOW        = 0x0f,
201         MLX4_EVENT_TYPE_ECC_DETECT         = 0x0e,
202         MLX4_EVENT_TYPE_CMD                = 0x0a,
203         MLX4_EVENT_TYPE_VEP_UPDATE         = 0x19,
204         MLX4_EVENT_TYPE_COMM_CHANNEL       = 0x18,
205         MLX4_EVENT_TYPE_FATAL_WARNING      = 0x1b,
206         MLX4_EVENT_TYPE_FLR_EVENT          = 0x1c,
207         MLX4_EVENT_TYPE_PORT_MNG_CHG_EVENT = 0x1d,
208         MLX4_EVENT_TYPE_NONE               = 0xff,
209 };
210
211 enum {
212         MLX4_PORT_CHANGE_SUBTYPE_DOWN   = 1,
213         MLX4_PORT_CHANGE_SUBTYPE_ACTIVE = 4
214 };
215
216 enum {
217         MLX4_FATAL_WARNING_SUBTYPE_WARMING = 0,
218 };
219
220 enum slave_port_state {
221         SLAVE_PORT_DOWN = 0,
222         SLAVE_PENDING_UP,
223         SLAVE_PORT_UP,
224 };
225
226 enum slave_port_gen_event {
227         SLAVE_PORT_GEN_EVENT_DOWN = 0,
228         SLAVE_PORT_GEN_EVENT_UP,
229         SLAVE_PORT_GEN_EVENT_NONE,
230 };
231
232 enum slave_port_state_event {
233         MLX4_PORT_STATE_DEV_EVENT_PORT_DOWN,
234         MLX4_PORT_STATE_DEV_EVENT_PORT_UP,
235         MLX4_PORT_STATE_IB_PORT_STATE_EVENT_GID_VALID,
236         MLX4_PORT_STATE_IB_EVENT_GID_INVALID,
237 };
238
239 enum {
240         MLX4_PERM_LOCAL_READ    = 1 << 10,
241         MLX4_PERM_LOCAL_WRITE   = 1 << 11,
242         MLX4_PERM_REMOTE_READ   = 1 << 12,
243         MLX4_PERM_REMOTE_WRITE  = 1 << 13,
244         MLX4_PERM_ATOMIC        = 1 << 14,
245         MLX4_PERM_BIND_MW       = 1 << 15,
246 };
247
248 enum {
249         MLX4_OPCODE_NOP                 = 0x00,
250         MLX4_OPCODE_SEND_INVAL          = 0x01,
251         MLX4_OPCODE_RDMA_WRITE          = 0x08,
252         MLX4_OPCODE_RDMA_WRITE_IMM      = 0x09,
253         MLX4_OPCODE_SEND                = 0x0a,
254         MLX4_OPCODE_SEND_IMM            = 0x0b,
255         MLX4_OPCODE_LSO                 = 0x0e,
256         MLX4_OPCODE_RDMA_READ           = 0x10,
257         MLX4_OPCODE_ATOMIC_CS           = 0x11,
258         MLX4_OPCODE_ATOMIC_FA           = 0x12,
259         MLX4_OPCODE_MASKED_ATOMIC_CS    = 0x14,
260         MLX4_OPCODE_MASKED_ATOMIC_FA    = 0x15,
261         MLX4_OPCODE_BIND_MW             = 0x18,
262         MLX4_OPCODE_FMR                 = 0x19,
263         MLX4_OPCODE_LOCAL_INVAL         = 0x1b,
264         MLX4_OPCODE_CONFIG_CMD          = 0x1f,
265
266         MLX4_RECV_OPCODE_RDMA_WRITE_IMM = 0x00,
267         MLX4_RECV_OPCODE_SEND           = 0x01,
268         MLX4_RECV_OPCODE_SEND_IMM       = 0x02,
269         MLX4_RECV_OPCODE_SEND_INVAL     = 0x03,
270
271         MLX4_CQE_OPCODE_ERROR           = 0x1e,
272         MLX4_CQE_OPCODE_RESIZE          = 0x16,
273 };
274
275 enum {
276         MLX4_STAT_RATE_OFFSET   = 5
277 };
278
279 enum mlx4_protocol {
280         MLX4_PROT_IB_IPV6 = 0,
281         MLX4_PROT_ETH,
282         MLX4_PROT_IB_IPV4,
283         MLX4_PROT_FCOE
284 };
285
286 enum {
287         MLX4_MTT_FLAG_PRESENT           = 1
288 };
289
290 enum mlx4_qp_region {
291         MLX4_QP_REGION_FW = 0,
292         MLX4_QP_REGION_ETH_ADDR,
293         MLX4_QP_REGION_FC_ADDR,
294         MLX4_QP_REGION_FC_EXCH,
295         MLX4_NUM_QP_REGION
296 };
297
298 enum mlx4_port_type {
299         MLX4_PORT_TYPE_NONE     = 0,
300         MLX4_PORT_TYPE_IB       = 1,
301         MLX4_PORT_TYPE_ETH      = 2,
302         MLX4_PORT_TYPE_AUTO     = 3
303 };
304
305 enum mlx4_special_vlan_idx {
306         MLX4_NO_VLAN_IDX        = 0,
307         MLX4_VLAN_MISS_IDX,
308         MLX4_VLAN_REGULAR
309 };
310
311 enum mlx4_steer_type {
312         MLX4_MC_STEER = 0,
313         MLX4_UC_STEER,
314         MLX4_NUM_STEERS
315 };
316
317 enum {
318         MLX4_NUM_FEXCH          = 64 * 1024,
319 };
320
321 enum {
322         MLX4_MAX_FAST_REG_PAGES = 511,
323 };
324
325 enum {
326         MLX4_DEV_PMC_SUBTYPE_GUID_INFO   = 0x14,
327         MLX4_DEV_PMC_SUBTYPE_PORT_INFO   = 0x15,
328         MLX4_DEV_PMC_SUBTYPE_PKEY_TABLE  = 0x16,
329 };
330
331 /* Port mgmt change event handling */
332 enum {
333         MLX4_EQ_PORT_INFO_MSTR_SM_LID_CHANGE_MASK       = 1 << 0,
334         MLX4_EQ_PORT_INFO_GID_PFX_CHANGE_MASK           = 1 << 1,
335         MLX4_EQ_PORT_INFO_LID_CHANGE_MASK               = 1 << 2,
336         MLX4_EQ_PORT_INFO_CLIENT_REREG_MASK             = 1 << 3,
337         MLX4_EQ_PORT_INFO_MSTR_SM_SL_CHANGE_MASK        = 1 << 4,
338 };
339
340 #define MSTR_SM_CHANGE_MASK (MLX4_EQ_PORT_INFO_MSTR_SM_SL_CHANGE_MASK | \
341                              MLX4_EQ_PORT_INFO_MSTR_SM_LID_CHANGE_MASK)
342
343 static inline u64 mlx4_fw_ver(u64 major, u64 minor, u64 subminor)
344 {
345         return (major << 32) | (minor << 16) | subminor;
346 }
347
348 struct mlx4_phys_caps {
349         u32                     gid_phys_table_len[MLX4_MAX_PORTS + 1];
350         u32                     pkey_phys_table_len[MLX4_MAX_PORTS + 1];
351         u32                     num_phys_eqs;
352         u32                     base_sqpn;
353         u32                     base_proxy_sqpn;
354         u32                     base_tunnel_sqpn;
355 };
356
357 struct mlx4_caps {
358         u64                     fw_ver;
359         u32                     function;
360         int                     num_ports;
361         int                     vl_cap[MLX4_MAX_PORTS + 1];
362         int                     ib_mtu_cap[MLX4_MAX_PORTS + 1];
363         __be32                  ib_port_def_cap[MLX4_MAX_PORTS + 1];
364         u64                     def_mac[MLX4_MAX_PORTS + 1];
365         int                     eth_mtu_cap[MLX4_MAX_PORTS + 1];
366         int                     gid_table_len[MLX4_MAX_PORTS + 1];
367         int                     pkey_table_len[MLX4_MAX_PORTS + 1];
368         int                     trans_type[MLX4_MAX_PORTS + 1];
369         int                     vendor_oui[MLX4_MAX_PORTS + 1];
370         int                     wavelength[MLX4_MAX_PORTS + 1];
371         u64                     trans_code[MLX4_MAX_PORTS + 1];
372         int                     local_ca_ack_delay;
373         int                     num_uars;
374         u32                     uar_page_size;
375         int                     bf_reg_size;
376         int                     bf_regs_per_page;
377         int                     max_sq_sg;
378         int                     max_rq_sg;
379         int                     num_qps;
380         int                     max_wqes;
381         int                     max_sq_desc_sz;
382         int                     max_rq_desc_sz;
383         int                     max_qp_init_rdma;
384         int                     max_qp_dest_rdma;
385         u32                     *qp0_proxy;
386         u32                     *qp1_proxy;
387         u32                     *qp0_tunnel;
388         u32                     *qp1_tunnel;
389         int                     num_srqs;
390         int                     max_srq_wqes;
391         int                     max_srq_sge;
392         int                     reserved_srqs;
393         int                     num_cqs;
394         int                     max_cqes;
395         int                     reserved_cqs;
396         int                     num_eqs;
397         int                     reserved_eqs;
398         int                     num_comp_vectors;
399         int                     comp_pool;
400         int                     num_mpts;
401         int                     max_fmr_maps;
402         int                     num_mtts;
403         int                     fmr_reserved_mtts;
404         int                     reserved_mtts;
405         int                     reserved_mrws;
406         int                     reserved_uars;
407         int                     num_mgms;
408         int                     num_amgms;
409         int                     reserved_mcgs;
410         int                     num_qp_per_mgm;
411         int                     steering_mode;
412         int                     fs_log_max_ucast_qp_range_size;
413         int                     num_pds;
414         int                     reserved_pds;
415         int                     max_xrcds;
416         int                     reserved_xrcds;
417         int                     mtt_entry_sz;
418         u32                     max_msg_sz;
419         u32                     page_size_cap;
420         u64                     flags;
421         u64                     flags2;
422         u32                     bmme_flags;
423         u32                     reserved_lkey;
424         u16                     stat_rate_support;
425         u8                      port_width_cap[MLX4_MAX_PORTS + 1];
426         int                     max_gso_sz;
427         int                     max_rss_tbl_sz;
428         int                     reserved_qps_cnt[MLX4_NUM_QP_REGION];
429         int                     reserved_qps;
430         int                     reserved_qps_base[MLX4_NUM_QP_REGION];
431         int                     log_num_macs;
432         int                     log_num_vlans;
433         int                     log_num_prios;
434         enum mlx4_port_type     port_type[MLX4_MAX_PORTS + 1];
435         u8                      supported_type[MLX4_MAX_PORTS + 1];
436         u8                      suggested_type[MLX4_MAX_PORTS + 1];
437         u8                      default_sense[MLX4_MAX_PORTS + 1];
438         u32                     port_mask[MLX4_MAX_PORTS + 1];
439         enum mlx4_port_type     possible_type[MLX4_MAX_PORTS + 1];
440         u32                     max_counters;
441         u8                      port_ib_mtu[MLX4_MAX_PORTS + 1];
442         u16                     sqp_demux;
443         u32                     eqe_size;
444         u32                     cqe_size;
445         u8                      eqe_factor;
446         u32                     userspace_caps; /* userspace must be aware of these */
447         u32                     function_caps;  /* VFs must be aware of these */
448         u16                     hca_core_clock;
449 };
450
451 struct mlx4_buf_list {
452         void                   *buf;
453         dma_addr_t              map;
454 };
455
456 struct mlx4_buf {
457         struct mlx4_buf_list    direct;
458         struct mlx4_buf_list   *page_list;
459         int                     nbufs;
460         int                     npages;
461         int                     page_shift;
462 };
463
464 struct mlx4_mtt {
465         u32                     offset;
466         int                     order;
467         int                     page_shift;
468 };
469
470 enum {
471         MLX4_DB_PER_PAGE = PAGE_SIZE / 4
472 };
473
474 struct mlx4_db_pgdir {
475         struct list_head        list;
476         DECLARE_BITMAP(order0, MLX4_DB_PER_PAGE);
477         DECLARE_BITMAP(order1, MLX4_DB_PER_PAGE / 2);
478         unsigned long          *bits[2];
479         __be32                 *db_page;
480         dma_addr_t              db_dma;
481 };
482
483 struct mlx4_ib_user_db_page;
484
485 struct mlx4_db {
486         __be32                  *db;
487         union {
488                 struct mlx4_db_pgdir            *pgdir;
489                 struct mlx4_ib_user_db_page     *user_page;
490         }                       u;
491         dma_addr_t              dma;
492         int                     index;
493         int                     order;
494 };
495
496 struct mlx4_hwq_resources {
497         struct mlx4_db          db;
498         struct mlx4_mtt         mtt;
499         struct mlx4_buf         buf;
500 };
501
502 struct mlx4_mr {
503         struct mlx4_mtt         mtt;
504         u64                     iova;
505         u64                     size;
506         u32                     key;
507         u32                     pd;
508         u32                     access;
509         int                     enabled;
510 };
511
512 enum mlx4_mw_type {
513         MLX4_MW_TYPE_1 = 1,
514         MLX4_MW_TYPE_2 = 2,
515 };
516
517 struct mlx4_mw {
518         u32                     key;
519         u32                     pd;
520         enum mlx4_mw_type       type;
521         int                     enabled;
522 };
523
524 struct mlx4_fmr {
525         struct mlx4_mr          mr;
526         struct mlx4_mpt_entry  *mpt;
527         __be64                 *mtts;
528         dma_addr_t              dma_handle;
529         int                     max_pages;
530         int                     max_maps;
531         int                     maps;
532         u8                      page_shift;
533 };
534
535 struct mlx4_uar {
536         unsigned long           pfn;
537         int                     index;
538         struct list_head        bf_list;
539         unsigned                free_bf_bmap;
540         void __iomem           *map;
541         void __iomem           *bf_map;
542 };
543
544 struct mlx4_bf {
545         unsigned long           offset;
546         int                     buf_size;
547         struct mlx4_uar        *uar;
548         void __iomem           *reg;
549 };
550
551 struct mlx4_cq {
552         void (*comp)            (struct mlx4_cq *);
553         void (*event)           (struct mlx4_cq *, enum mlx4_event);
554
555         struct mlx4_uar        *uar;
556
557         u32                     cons_index;
558
559         __be32                 *set_ci_db;
560         __be32                 *arm_db;
561         int                     arm_sn;
562
563         int                     cqn;
564         unsigned                vector;
565
566         atomic_t                refcount;
567         struct completion       free;
568 };
569
570 struct mlx4_qp {
571         void (*event)           (struct mlx4_qp *, enum mlx4_event);
572
573         int                     qpn;
574
575         atomic_t                refcount;
576         struct completion       free;
577 };
578
579 struct mlx4_srq {
580         void (*event)           (struct mlx4_srq *, enum mlx4_event);
581
582         int                     srqn;
583         int                     max;
584         int                     max_gs;
585         int                     wqe_shift;
586
587         atomic_t                refcount;
588         struct completion       free;
589 };
590
591 struct mlx4_av {
592         __be32                  port_pd;
593         u8                      reserved1;
594         u8                      g_slid;
595         __be16                  dlid;
596         u8                      reserved2;
597         u8                      gid_index;
598         u8                      stat_rate;
599         u8                      hop_limit;
600         __be32                  sl_tclass_flowlabel;
601         u8                      dgid[16];
602 };
603
604 struct mlx4_eth_av {
605         __be32          port_pd;
606         u8              reserved1;
607         u8              smac_idx;
608         u16             reserved2;
609         u8              reserved3;
610         u8              gid_index;
611         u8              stat_rate;
612         u8              hop_limit;
613         __be32          sl_tclass_flowlabel;
614         u8              dgid[16];
615         u32             reserved4[2];
616         __be16          vlan;
617         u8              mac[6];
618 };
619
620 union mlx4_ext_av {
621         struct mlx4_av          ib;
622         struct mlx4_eth_av      eth;
623 };
624
625 struct mlx4_counter {
626         u8      reserved1[3];
627         u8      counter_mode;
628         __be32  num_ifc;
629         u32     reserved2[2];
630         __be64  rx_frames;
631         __be64  rx_bytes;
632         __be64  tx_frames;
633         __be64  tx_bytes;
634 };
635
636 struct mlx4_dev {
637         struct pci_dev         *pdev;
638         unsigned long           flags;
639         unsigned long           num_slaves;
640         struct mlx4_caps        caps;
641         struct mlx4_phys_caps   phys_caps;
642         struct radix_tree_root  qp_table_tree;
643         u8                      rev_id;
644         char                    board_id[MLX4_BOARD_ID_LEN];
645         int                     num_vfs;
646         int                     oper_log_mgm_entry_size;
647         u64                     regid_promisc_array[MLX4_MAX_PORTS + 1];
648         u64                     regid_allmulti_array[MLX4_MAX_PORTS + 1];
649 };
650
651 struct mlx4_eqe {
652         u8                      reserved1;
653         u8                      type;
654         u8                      reserved2;
655         u8                      subtype;
656         union {
657                 u32             raw[6];
658                 struct {
659                         __be32  cqn;
660                 } __packed comp;
661                 struct {
662                         u16     reserved1;
663                         __be16  token;
664                         u32     reserved2;
665                         u8      reserved3[3];
666                         u8      status;
667                         __be64  out_param;
668                 } __packed cmd;
669                 struct {
670                         __be32  qpn;
671                 } __packed qp;
672                 struct {
673                         __be32  srqn;
674                 } __packed srq;
675                 struct {
676                         __be32  cqn;
677                         u32     reserved1;
678                         u8      reserved2[3];
679                         u8      syndrome;
680                 } __packed cq_err;
681                 struct {
682                         u32     reserved1[2];
683                         __be32  port;
684                 } __packed port_change;
685                 struct {
686                         #define COMM_CHANNEL_BIT_ARRAY_SIZE     4
687                         u32 reserved;
688                         u32 bit_vec[COMM_CHANNEL_BIT_ARRAY_SIZE];
689                 } __packed comm_channel_arm;
690                 struct {
691                         u8      port;
692                         u8      reserved[3];
693                         __be64  mac;
694                 } __packed mac_update;
695                 struct {
696                         __be32  slave_id;
697                 } __packed flr_event;
698                 struct {
699                         __be16  current_temperature;
700                         __be16  warning_threshold;
701                 } __packed warming;
702                 struct {
703                         u8 reserved[3];
704                         u8 port;
705                         union {
706                                 struct {
707                                         __be16 mstr_sm_lid;
708                                         __be16 port_lid;
709                                         __be32 changed_attr;
710                                         u8 reserved[3];
711                                         u8 mstr_sm_sl;
712                                         __be64 gid_prefix;
713                                 } __packed port_info;
714                                 struct {
715                                         __be32 block_ptr;
716                                         __be32 tbl_entries_mask;
717                                 } __packed tbl_change_info;
718                         } params;
719                 } __packed port_mgmt_change;
720         }                       event;
721         u8                      slave_id;
722         u8                      reserved3[2];
723         u8                      owner;
724 } __packed;
725
726 struct mlx4_init_port_param {
727         int                     set_guid0;
728         int                     set_node_guid;
729         int                     set_si_guid;
730         u16                     mtu;
731         int                     port_width_cap;
732         u16                     vl_cap;
733         u16                     max_gid;
734         u16                     max_pkey;
735         u64                     guid0;
736         u64                     node_guid;
737         u64                     si_guid;
738 };
739
740 #define mlx4_foreach_port(port, dev, type)                              \
741         for ((port) = 1; (port) <= (dev)->caps.num_ports; (port)++)     \
742                 if ((type) == (dev)->caps.port_mask[(port)])
743
744 #define mlx4_foreach_non_ib_transport_port(port, dev)                     \
745         for ((port) = 1; (port) <= (dev)->caps.num_ports; (port)++)       \
746                 if (((dev)->caps.port_mask[port] != MLX4_PORT_TYPE_IB))
747
748 #define mlx4_foreach_ib_transport_port(port, dev)                         \
749         for ((port) = 1; (port) <= (dev)->caps.num_ports; (port)++)       \
750                 if (((dev)->caps.port_mask[port] == MLX4_PORT_TYPE_IB) || \
751                         ((dev)->caps.flags & MLX4_DEV_CAP_FLAG_IBOE))
752
753 #define MLX4_INVALID_SLAVE_ID   0xFF
754
755 void handle_port_mgmt_change_event(struct work_struct *work);
756
757 static inline int mlx4_master_func_num(struct mlx4_dev *dev)
758 {
759         return dev->caps.function;
760 }
761
762 static inline int mlx4_is_master(struct mlx4_dev *dev)
763 {
764         return dev->flags & MLX4_FLAG_MASTER;
765 }
766
767 static inline int mlx4_is_qp_reserved(struct mlx4_dev *dev, u32 qpn)
768 {
769         return (qpn < dev->phys_caps.base_sqpn + 8 +
770                 16 * MLX4_MFUNC_MAX * !!mlx4_is_master(dev));
771 }
772
773 static inline int mlx4_is_guest_proxy(struct mlx4_dev *dev, int slave, u32 qpn)
774 {
775         int guest_proxy_base = dev->phys_caps.base_proxy_sqpn + slave * 8;
776
777         if (qpn >= guest_proxy_base && qpn < guest_proxy_base + 8)
778                 return 1;
779
780         return 0;
781 }
782
783 static inline int mlx4_is_mfunc(struct mlx4_dev *dev)
784 {
785         return dev->flags & (MLX4_FLAG_SLAVE | MLX4_FLAG_MASTER);
786 }
787
788 static inline int mlx4_is_slave(struct mlx4_dev *dev)
789 {
790         return dev->flags & MLX4_FLAG_SLAVE;
791 }
792
793 int mlx4_buf_alloc(struct mlx4_dev *dev, int size, int max_direct,
794                    struct mlx4_buf *buf);
795 void mlx4_buf_free(struct mlx4_dev *dev, int size, struct mlx4_buf *buf);
796 static inline void *mlx4_buf_offset(struct mlx4_buf *buf, int offset)
797 {
798         if (BITS_PER_LONG == 64 || buf->nbufs == 1)
799                 return buf->direct.buf + offset;
800         else
801                 return buf->page_list[offset >> PAGE_SHIFT].buf +
802                         (offset & (PAGE_SIZE - 1));
803 }
804
805 int mlx4_pd_alloc(struct mlx4_dev *dev, u32 *pdn);
806 void mlx4_pd_free(struct mlx4_dev *dev, u32 pdn);
807 int mlx4_xrcd_alloc(struct mlx4_dev *dev, u32 *xrcdn);
808 void mlx4_xrcd_free(struct mlx4_dev *dev, u32 xrcdn);
809
810 int mlx4_uar_alloc(struct mlx4_dev *dev, struct mlx4_uar *uar);
811 void mlx4_uar_free(struct mlx4_dev *dev, struct mlx4_uar *uar);
812 int mlx4_bf_alloc(struct mlx4_dev *dev, struct mlx4_bf *bf);
813 void mlx4_bf_free(struct mlx4_dev *dev, struct mlx4_bf *bf);
814
815 int mlx4_mtt_init(struct mlx4_dev *dev, int npages, int page_shift,
816                   struct mlx4_mtt *mtt);
817 void mlx4_mtt_cleanup(struct mlx4_dev *dev, struct mlx4_mtt *mtt);
818 u64 mlx4_mtt_addr(struct mlx4_dev *dev, struct mlx4_mtt *mtt);
819
820 int mlx4_mr_alloc(struct mlx4_dev *dev, u32 pd, u64 iova, u64 size, u32 access,
821                   int npages, int page_shift, struct mlx4_mr *mr);
822 int mlx4_mr_free(struct mlx4_dev *dev, struct mlx4_mr *mr);
823 int mlx4_mr_enable(struct mlx4_dev *dev, struct mlx4_mr *mr);
824 int mlx4_mw_alloc(struct mlx4_dev *dev, u32 pd, enum mlx4_mw_type type,
825                   struct mlx4_mw *mw);
826 void mlx4_mw_free(struct mlx4_dev *dev, struct mlx4_mw *mw);
827 int mlx4_mw_enable(struct mlx4_dev *dev, struct mlx4_mw *mw);
828 int mlx4_write_mtt(struct mlx4_dev *dev, struct mlx4_mtt *mtt,
829                    int start_index, int npages, u64 *page_list);
830 int mlx4_buf_write_mtt(struct mlx4_dev *dev, struct mlx4_mtt *mtt,
831                        struct mlx4_buf *buf);
832
833 int mlx4_db_alloc(struct mlx4_dev *dev, struct mlx4_db *db, int order);
834 void mlx4_db_free(struct mlx4_dev *dev, struct mlx4_db *db);
835
836 int mlx4_alloc_hwq_res(struct mlx4_dev *dev, struct mlx4_hwq_resources *wqres,
837                        int size, int max_direct);
838 void mlx4_free_hwq_res(struct mlx4_dev *mdev, struct mlx4_hwq_resources *wqres,
839                        int size);
840
841 int mlx4_cq_alloc(struct mlx4_dev *dev, int nent, struct mlx4_mtt *mtt,
842                   struct mlx4_uar *uar, u64 db_rec, struct mlx4_cq *cq,
843                   unsigned vector, int collapsed);
844 void mlx4_cq_free(struct mlx4_dev *dev, struct mlx4_cq *cq);
845
846 int mlx4_qp_reserve_range(struct mlx4_dev *dev, int cnt, int align, int *base);
847 void mlx4_qp_release_range(struct mlx4_dev *dev, int base_qpn, int cnt);
848
849 int mlx4_qp_alloc(struct mlx4_dev *dev, int qpn, struct mlx4_qp *qp);
850 void mlx4_qp_free(struct mlx4_dev *dev, struct mlx4_qp *qp);
851
852 int mlx4_srq_alloc(struct mlx4_dev *dev, u32 pdn, u32 cqn, u16 xrcdn,
853                    struct mlx4_mtt *mtt, u64 db_rec, struct mlx4_srq *srq);
854 void mlx4_srq_free(struct mlx4_dev *dev, struct mlx4_srq *srq);
855 int mlx4_srq_arm(struct mlx4_dev *dev, struct mlx4_srq *srq, int limit_watermark);
856 int mlx4_srq_query(struct mlx4_dev *dev, struct mlx4_srq *srq, int *limit_watermark);
857
858 int mlx4_INIT_PORT(struct mlx4_dev *dev, int port);
859 int mlx4_CLOSE_PORT(struct mlx4_dev *dev, int port);
860
861 int mlx4_unicast_attach(struct mlx4_dev *dev, struct mlx4_qp *qp, u8 gid[16],
862                         int block_mcast_loopback, enum mlx4_protocol prot);
863 int mlx4_unicast_detach(struct mlx4_dev *dev, struct mlx4_qp *qp, u8 gid[16],
864                         enum mlx4_protocol prot);
865 int mlx4_multicast_attach(struct mlx4_dev *dev, struct mlx4_qp *qp, u8 gid[16],
866                           u8 port, int block_mcast_loopback,
867                           enum mlx4_protocol protocol, u64 *reg_id);
868 int mlx4_multicast_detach(struct mlx4_dev *dev, struct mlx4_qp *qp, u8 gid[16],
869                           enum mlx4_protocol protocol, u64 reg_id);
870
871 enum {
872         MLX4_DOMAIN_UVERBS      = 0x1000,
873         MLX4_DOMAIN_ETHTOOL     = 0x2000,
874         MLX4_DOMAIN_RFS         = 0x3000,
875         MLX4_DOMAIN_NIC    = 0x5000,
876 };
877
878 enum mlx4_net_trans_rule_id {
879         MLX4_NET_TRANS_RULE_ID_ETH = 0,
880         MLX4_NET_TRANS_RULE_ID_IB,
881         MLX4_NET_TRANS_RULE_ID_IPV6,
882         MLX4_NET_TRANS_RULE_ID_IPV4,
883         MLX4_NET_TRANS_RULE_ID_TCP,
884         MLX4_NET_TRANS_RULE_ID_UDP,
885         MLX4_NET_TRANS_RULE_NUM, /* should be last */
886 };
887
888 extern const u16 __sw_id_hw[];
889
890 static inline int map_hw_to_sw_id(u16 header_id)
891 {
892
893         int i;
894         for (i = 0; i < MLX4_NET_TRANS_RULE_NUM; i++) {
895                 if (header_id == __sw_id_hw[i])
896                         return i;
897         }
898         return -EINVAL;
899 }
900
901 enum mlx4_net_trans_promisc_mode {
902         MLX4_FS_PROMISC_NONE = 0,
903         MLX4_FS_PROMISC_UPLINK,
904         /* For future use. Not implemented yet */
905         MLX4_FS_PROMISC_FUNCTION_PORT,
906         MLX4_FS_PROMISC_ALL_MULTI,
907 };
908
909 struct mlx4_spec_eth {
910         u8      dst_mac[6];
911         u8      dst_mac_msk[6];
912         u8      src_mac[6];
913         u8      src_mac_msk[6];
914         u8      ether_type_enable;
915         __be16  ether_type;
916         __be16  vlan_id_msk;
917         __be16  vlan_id;
918 };
919
920 struct mlx4_spec_tcp_udp {
921         __be16 dst_port;
922         __be16 dst_port_msk;
923         __be16 src_port;
924         __be16 src_port_msk;
925 };
926
927 struct mlx4_spec_ipv4 {
928         __be32 dst_ip;
929         __be32 dst_ip_msk;
930         __be32 src_ip;
931         __be32 src_ip_msk;
932 };
933
934 struct mlx4_spec_ib {
935         __be32  r_qpn;
936         __be32  qpn_msk;
937         u8      dst_gid[16];
938         u8      dst_gid_msk[16];
939 };
940
941 struct mlx4_spec_list {
942         struct  list_head list;
943         enum    mlx4_net_trans_rule_id id;
944         union {
945                 struct mlx4_spec_eth eth;
946                 struct mlx4_spec_ib ib;
947                 struct mlx4_spec_ipv4 ipv4;
948                 struct mlx4_spec_tcp_udp tcp_udp;
949         };
950 };
951
952 enum mlx4_net_trans_hw_rule_queue {
953         MLX4_NET_TRANS_Q_FIFO,
954         MLX4_NET_TRANS_Q_LIFO,
955 };
956
957 struct mlx4_net_trans_rule {
958         struct  list_head list;
959         enum    mlx4_net_trans_hw_rule_queue queue_mode;
960         bool    exclusive;
961         bool    allow_loopback;
962         enum    mlx4_net_trans_promisc_mode promisc_mode;
963         u8      port;
964         u16     priority;
965         u32     qpn;
966 };
967
968 int mlx4_flow_steer_promisc_add(struct mlx4_dev *dev, u8 port, u32 qpn,
969                                 enum mlx4_net_trans_promisc_mode mode);
970 int mlx4_flow_steer_promisc_remove(struct mlx4_dev *dev, u8 port,
971                                    enum mlx4_net_trans_promisc_mode mode);
972 int mlx4_multicast_promisc_add(struct mlx4_dev *dev, u32 qpn, u8 port);
973 int mlx4_multicast_promisc_remove(struct mlx4_dev *dev, u32 qpn, u8 port);
974 int mlx4_unicast_promisc_add(struct mlx4_dev *dev, u32 qpn, u8 port);
975 int mlx4_unicast_promisc_remove(struct mlx4_dev *dev, u32 qpn, u8 port);
976 int mlx4_SET_MCAST_FLTR(struct mlx4_dev *dev, u8 port, u64 mac, u64 clear, u8 mode);
977
978 int mlx4_register_mac(struct mlx4_dev *dev, u8 port, u64 mac);
979 void mlx4_unregister_mac(struct mlx4_dev *dev, u8 port, u64 mac);
980 int mlx4_get_base_qpn(struct mlx4_dev *dev, u8 port);
981 int __mlx4_replace_mac(struct mlx4_dev *dev, u8 port, int qpn, u64 new_mac);
982 void mlx4_set_stats_bitmap(struct mlx4_dev *dev, u64 *stats_bitmap);
983 int mlx4_SET_PORT_general(struct mlx4_dev *dev, u8 port, int mtu,
984                           u8 pptx, u8 pfctx, u8 pprx, u8 pfcrx);
985 int mlx4_SET_PORT_qpn_calc(struct mlx4_dev *dev, u8 port, u32 base_qpn,
986                            u8 promisc);
987 int mlx4_SET_PORT_PRIO2TC(struct mlx4_dev *dev, u8 port, u8 *prio2tc);
988 int mlx4_SET_PORT_SCHEDULER(struct mlx4_dev *dev, u8 port, u8 *tc_tx_bw,
989                 u8 *pg, u16 *ratelimit);
990 int mlx4_find_cached_vlan(struct mlx4_dev *dev, u8 port, u16 vid, int *idx);
991 int mlx4_register_vlan(struct mlx4_dev *dev, u8 port, u16 vlan, int *index);
992 void mlx4_unregister_vlan(struct mlx4_dev *dev, u8 port, int index);
993
994 int mlx4_map_phys_fmr(struct mlx4_dev *dev, struct mlx4_fmr *fmr, u64 *page_list,
995                       int npages, u64 iova, u32 *lkey, u32 *rkey);
996 int mlx4_fmr_alloc(struct mlx4_dev *dev, u32 pd, u32 access, int max_pages,
997                    int max_maps, u8 page_shift, struct mlx4_fmr *fmr);
998 int mlx4_fmr_enable(struct mlx4_dev *dev, struct mlx4_fmr *fmr);
999 void mlx4_fmr_unmap(struct mlx4_dev *dev, struct mlx4_fmr *fmr,
1000                     u32 *lkey, u32 *rkey);
1001 int mlx4_fmr_free(struct mlx4_dev *dev, struct mlx4_fmr *fmr);
1002 int mlx4_SYNC_TPT(struct mlx4_dev *dev);
1003 int mlx4_test_interrupts(struct mlx4_dev *dev);
1004 int mlx4_assign_eq(struct mlx4_dev *dev, char *name, struct cpu_rmap *rmap,
1005                    int *vector);
1006 void mlx4_release_eq(struct mlx4_dev *dev, int vec);
1007
1008 int mlx4_wol_read(struct mlx4_dev *dev, u64 *config, int port);
1009 int mlx4_wol_write(struct mlx4_dev *dev, u64 config, int port);
1010
1011 int mlx4_counter_alloc(struct mlx4_dev *dev, u32 *idx);
1012 void mlx4_counter_free(struct mlx4_dev *dev, u32 idx);
1013
1014 int mlx4_flow_attach(struct mlx4_dev *dev,
1015                      struct mlx4_net_trans_rule *rule, u64 *reg_id);
1016 int mlx4_flow_detach(struct mlx4_dev *dev, u64 reg_id);
1017
1018 void mlx4_sync_pkey_table(struct mlx4_dev *dev, int slave, int port,
1019                           int i, int val);
1020
1021 int mlx4_get_parav_qkey(struct mlx4_dev *dev, u32 qpn, u32 *qkey);
1022
1023 int mlx4_is_slave_active(struct mlx4_dev *dev, int slave);
1024 int mlx4_gen_pkey_eqe(struct mlx4_dev *dev, int slave, u8 port);
1025 int mlx4_gen_guid_change_eqe(struct mlx4_dev *dev, int slave, u8 port);
1026 int mlx4_gen_slaves_port_mgt_ev(struct mlx4_dev *dev, u8 port, int attr);
1027 int mlx4_gen_port_state_change_eqe(struct mlx4_dev *dev, int slave, u8 port, u8 port_subtype_change);
1028 enum slave_port_state mlx4_get_slave_port_state(struct mlx4_dev *dev, int slave, u8 port);
1029 int set_and_calc_slave_port_state(struct mlx4_dev *dev, int slave, u8 port, int event, enum slave_port_gen_event *gen_event);
1030
1031 void mlx4_put_slave_node_guid(struct mlx4_dev *dev, int slave, __be64 guid);
1032 __be64 mlx4_get_slave_node_guid(struct mlx4_dev *dev, int slave);
1033
1034 #endif /* MLX4_DEVICE_H */