video: rockchip: lcdc: 3288: add support yuv420 output
[firefly-linux-kernel-4.4.55.git] / include / linux / rk_fb.h
1 /* drivers/video/rk_fb.h
2  *
3  * Copyright (C) 2010 ROCKCHIP, Inc.
4  *
5  * This software is licensed under the terms of the GNU General Public
6  * License version 2, as published by the Free Software Foundation, and
7  * may be copied, distributed, and modified under those terms.
8  *
9  * This program is distributed in the hope that it will be useful,
10  * but WITHOUT ANY WARRANTY; without even the implied warranty of
11  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
12  * GNU General Public License for more details.
13  *
14  */
15
16 #ifndef __ARCH_ARM_MACH_RK30_FB_H
17 #define __ARCH_ARM_MACH_RK30_FB_H
18
19 #include <linux/fb.h>
20 #include <linux/platform_device.h>
21 #include <linux/completion.h>
22 #include <linux/spinlock.h>
23 #include <asm/atomic.h>
24 #include <linux/rk_screen.h>
25 #if defined(CONFIG_OF)
26 #include <dt-bindings/rkfb/rk_fb.h>
27 #endif
28 #include "../../drivers/staging/android/sw_sync.h"
29 #include <linux/file.h>
30 #include <linux/kthread.h>
31
32
33 #define RK30_MAX_LCDC_SUPPORT   2
34 #define RK30_MAX_LAYER_SUPPORT  5
35 #define RK_MAX_FB_SUPPORT       5
36 #define RK_WIN_MAX_AREA         4
37 #define RK_MAX_BUF_NUM          11
38
39 #define FB0_IOCTL_STOP_TIMER_FLUSH              0x6001
40 #define FB0_IOCTL_SET_PANEL                             0x6002
41
42 #ifdef CONFIG_FB_WIMO
43 #define FB_WIMO_FLAG
44 #endif
45 #ifdef FB_WIMO_FLAG
46 #define FB0_IOCTL_SET_BUF                               0x6017
47 #define FB0_IOCTL_COPY_CURBUF                           0x6018
48 #define FB0_IOCTL_CLOSE_BUF                             0x6019
49 #endif
50
51 #define RK_FBIOGET_PANEL_SIZE                           0x5001
52 #define RK_FBIOSET_YUV_ADDR                             0x5002
53 #define RK_FBIOGET_SCREEN_STATE                         0X4620
54 #define RK_FBIOGET_16OR32                               0X4621
55 #define RK_FBIOGET_IDLEFBUff_16OR32                     0X4622
56 #define RK_FBIOSET_COMPOSE_LAYER_COUNTS                 0X4623
57 #define RK_FBIOSET_HWC_ADDR                             0x4624
58
59 #define RK_FBIOGET_DMABUF_FD                            0x5003
60 #define RK_FBIOSET_DMABUF_FD                            0x5004
61 #define RK_FB_IOCTL_SET_I2P_ODD_ADDR                    0x5005
62 #define RK_FB_IOCTL_SET_I2P_EVEN_ADDR                   0x5006
63 #define RK_FBIOSET_OVERLAY_STA                          0x5018
64 #define RK_FBIOGET_OVERLAY_STA                          0X4619
65 #define RK_FBIOSET_ENABLE                               0x5019
66 #define RK_FBIOGET_ENABLE                               0x5020
67 #define RK_FBIOSET_CONFIG_DONE                          0x4628
68 #define RK_FBIOSET_VSYNC_ENABLE                         0x4629
69 #define RK_FBIOPUT_NUM_BUFFERS                          0x4625
70 #define RK_FBIOPUT_COLOR_KEY_CFG                        0x4626
71 #define RK_FBIOGET_DSP_ADDR                             0x4630
72 #define RK_FBIOGET_LIST_STA                             0X4631
73 #define RK_FBIOGET_IOMMU_STA                            0x4632
74 #define RK_FBIOSET_CLEAR_FB                             0x4633
75
76
77 /**rk fb events**/
78 #define RK_LF_STATUS_FC                  0xef
79 #define RK_LF_STATUS_FR                  0xee
80 #define RK_LF_STATUS_NC                  0xfe
81 #define RK_LF_MAX_TIMEOUT                        (1600000UL << 6)       //>0.64s
82
83
84 /* x y mirror or rotate mode */
85 #define NO_MIRROR       0
86 #define X_MIRROR        1               /* up-down flip*/
87 #define Y_MIRROR        2               /* left-right flip */
88 #define X_Y_MIRROR      3               /* the same as rotate 180 degrees */
89 #define ROTATE_90       4               /* clockwise rotate 90 degrees */
90 #define ROTATE_180      8               /* rotate 180 degrees
91                                          * It is recommended to use X_Y_MIRROR
92                                          * rather than ROTATE_180
93                                          */
94 #define ROTATE_270      12              /* clockwise rotate 270 degrees */
95
96
97 /**
98 * pixel align value for gpu,align as 64 bytes in an odd number of times
99 */
100 #define ALIGN_PIXEL_64BYTE_RGB565               32      /* 64/2*/
101 #define ALIGN_PIXEL_64BYTE_RGB8888              16      /* 64/4*/
102 #define ALIGN_N_TIMES(x, align)                 (((x) % (align) == 0) ? (x) : (((x) + ((align) - 1)) & (~((align) - 1))))
103 #define ALIGN_ODD_TIMES(x, align)               (((x) % ((align) * 2) == 0) ? ((x) + (align)) : (x))
104 #define ALIGN_64BYTE_ODD_TIMES(x, align)        ALIGN_ODD_TIMES(ALIGN_N_TIMES(x, align), align)
105
106 #define DUMP_FRAME_NUM 3
107
108 //#define USE_ION_MMU 1
109 #if defined(CONFIG_ION_ROCKCHIP)
110 extern struct ion_client *rockchip_ion_client_create(const char *name);
111 #endif
112
113 extern int rk_fb_poll_prmry_screen_vblank(void);
114 extern u32 rk_fb_get_prmry_screen_ft(void);
115 extern u32 rk_fb_get_prmry_screen_vbt(void);
116 extern u64 rk_fb_get_prmry_screen_framedone_t(void);
117 extern int rk_fb_set_prmry_screen_status(int status);
118 extern bool rk_fb_poll_wait_frame_complete(void);
119
120 /********************************************************************
121 **          display output interface supported by rockchip lcdc                       *
122 ********************************************************************/
123 /* */
124 #define OUT_P888            0   //24bit screen,connect to lcdc D0~D23
125 #define OUT_P666            1   //18bit screen,connect to lcdc D0~D17
126 #define OUT_P565            2
127 #define OUT_S888x           4
128 #define OUT_CCIR656         6
129 #define OUT_S888            8
130 #define OUT_S888DUMY        12
131 #define OUT_YUV_420         14
132 #define OUT_P101010         15
133 #define OUT_YUV_420_10BIT   16
134 #define OUT_P16BPP4         24
135 #define OUT_D888_P666       0x21        //18bit screen,connect to lcdc D2~D7, D10~D15, D18~D23
136 #define OUT_D888_P565       0x22
137
138 /**
139  * pixel format definitions,this is copy from android/system/core/include/system/graphics.h
140  */
141
142 enum {
143         HAL_PIXEL_FORMAT_RGBA_8888 = 1,
144         HAL_PIXEL_FORMAT_RGBX_8888 = 2,
145         HAL_PIXEL_FORMAT_RGB_888 = 3,
146         HAL_PIXEL_FORMAT_RGB_565 = 4,
147         HAL_PIXEL_FORMAT_BGRA_8888 = 5,
148         HAL_PIXEL_FORMAT_RGBA_5551 = 6,
149         HAL_PIXEL_FORMAT_RGBA_4444 = 7,
150
151         /* 0x8 - 0xFF range unavailable */
152
153         /*
154          * 0x100 - 0x1FF
155          *
156          * This range is reserved for pixel formats that are specific to the HAL
157          * implementation.  Implementations can use any value in this range to
158          * communicate video pixel formats between their HAL modules.  These formats
159          * must not have an alpha channel.  Additionally, an EGLimage created from a
160          * gralloc buffer of one of these formats must be supported for use with the
161          * GL_OES_EGL_image_external OpenGL ES extension.
162          */
163
164         /*
165          * Android YUV format:
166          *
167          * This format is exposed outside of the HAL to software decoders and
168          * applications.  EGLImageKHR must support it in conjunction with the
169          * OES_EGL_image_external extension.
170          *
171          * YV12 is a 4:2:0 YCrCb planar format comprised of a WxH Y plane followed
172          * by (W/2) x (H/2) Cr and Cb planes.
173          *
174          * This format assumes
175          * - an even width
176          * - an even height
177          * - a horizontal stride multiple of 16 pixels
178          * - a vertical stride equal to the height
179          *
180          *   y_size = stride * height
181          *   c_size = ALIGN(stride/2, 16) * height/2
182          *   size = y_size + c_size * 2
183          *   cr_offset = y_size
184          *   cb_offset = y_size + c_size
185          *
186          */
187         HAL_PIXEL_FORMAT_YV12 = 0x32315659,     // YCrCb 4:2:0 Planar
188
189         /* Legacy formats (deprecated), used by ImageFormat.java */
190         HAL_PIXEL_FORMAT_YCbCr_422_SP = 0x10,   // NV16
191         HAL_PIXEL_FORMAT_YCrCb_420_SP = 0x11,   // NV21
192         HAL_PIXEL_FORMAT_YCbCr_422_I = 0x14,    // YUY2
193         HAL_PIXEL_FORMAT_YCrCb_NV12 = 0x20,     // YUY2
194         HAL_PIXEL_FORMAT_YCrCb_NV12_VIDEO = 0x21,       // YUY2
195         
196         HAL_PIXEL_FORMAT_YCrCb_NV12_10      = 0x22, // YUV420_1obit
197         HAL_PIXEL_FORMAT_YCbCr_422_SP_10        = 0x23, // YUV422_1obit
198         HAL_PIXEL_FORMAT_YCrCb_420_SP_10        = 0x24, //YUV444_1obit
199
200         HAL_PIXEL_FORMAT_YCrCb_444 = 0x25,      //yuv444
201         HAL_PIXEL_FORMAT_FBDC_RGB565    = 0x26,
202         HAL_PIXEL_FORMAT_FBDC_U8U8U8U8  = 0x27, /*ARGB888*/
203         HAL_PIXEL_FORMAT_FBDC_U8U8U8    = 0x28, /*RGBP888*/
204         HAL_PIXEL_FORMAT_FBDC_RGBA888   = 0x29, /*ABGR888*/
205 };
206
207 //display data format
208 enum data_format {
209         ARGB888 = 0,
210         RGB888,
211         RGB565,
212         YUV420 = 4,
213         YUV422,
214         YUV444,
215         XRGB888,
216         XBGR888,
217         ABGR888,
218         YUV420_A = 10,
219         YUV422_A,
220         YUV444_A,
221         YUV420_NV21,
222         FBDC_RGB_565 = 0x26,
223         FBDC_ARGB_888,
224         FBDC_RGBX_888,
225         FBDC_ABGR_888,
226 };
227
228 enum
229 {
230         SCALE_NONE = 0x0,
231         SCALE_UP   = 0x1,
232         SCALE_DOWN = 0x2
233 };
234
235 typedef enum {
236         BRIGHTNESS      = 0x0,
237         CONTRAST        = 0x1,
238         SAT_CON         = 0x2
239 } bcsh_bcs_mode;
240
241 typedef enum {
242         H_SIN           = 0x0,
243         H_COS           = 0x1
244 } bcsh_hue_mode;
245
246 typedef enum {
247         SCREEN_PREPARE_DDR_CHANGE = 0x0,
248         SCREEN_UNPREPARE_DDR_CHANGE,
249 } screen_status;
250
251 typedef enum {
252         GET_PAGE_FAULT  = 0x0,
253         CLR_PAGE_FAULT  = 0x1,
254         UNMASK_PAGE_FAULT = 0x2
255 } extern_func;
256
257 struct rk_fb_rgb {
258         struct fb_bitfield red;
259         struct fb_bitfield green;
260         struct fb_bitfield blue;
261         struct fb_bitfield transp;
262 };
263
264 struct rk_fb_frame_time {
265         u64 last_framedone_t;
266         u64 framedone_t;
267         u32 ft;
268 };
269
270 struct rk_fb_vsync {
271         wait_queue_head_t wait;
272         ktime_t timestamp;
273         bool active;
274         bool irq_stop;
275         int irq_refcount;
276         struct mutex irq_lock;
277         struct task_struct *thread;
278 };
279
280 struct color_key_cfg {
281         u32 win0_color_key_cfg;
282         u32 win1_color_key_cfg;
283         u32 win2_color_key_cfg;
284 };
285
286 struct pwr_ctr {
287         char name[32];
288         int type;
289         int is_rst;
290         int gpio;
291         int atv_val;
292         const char *rgl_name;
293         int volt;
294         int delay;
295 };
296
297 struct rk_disp_pwr_ctr_list {
298         struct list_head list;
299         struct pwr_ctr pwr_ctr;
300 };
301
302 typedef enum _TRSP_MODE {
303         TRSP_CLOSE = 0,
304         TRSP_FMREG,
305         TRSP_FMREGEX,
306         TRSP_FMRAM,
307         TRSP_FMRAMEX,
308         TRSP_MASK,
309         TRSP_INVAL
310 } TRSP_MODE;
311
312 struct rk_lcdc_post_cfg {
313         u32 xpos;
314         u32 ypos;
315         u32 xsize;
316         u32 ysize;
317 };
318
319 struct rk_lcdc_bcsh {
320         bool enable;
321         u16 brightness;
322         u16 contrast;
323         u16 sat_con;
324         u16 sin_hue;
325         u16 cos_hue;
326 };
327
328 struct rk_lcdc_win_area {
329         bool state;
330         enum data_format format;
331         u8 fmt_cfg;
332         u8 swap_rb;
333         u8 swap_uv;
334         u32 y_offset;           /*yuv/rgb offset  -->LCDC_WINx_YRGB_MSTx*/
335         u32 c_offset;           /*cb cr offset--->LCDC_WINx_CBR_MSTx*/
336         u16 xpos;               /*start point in panel  --->LCDC_WINx_DSP_ST*/
337         u16 ypos;
338         u16 xsize;              /* display window width/height  -->LCDC_WINx_DSP_INFO*/
339         u16 ysize;
340         u16 xact;               /*origin display window size -->LCDC_WINx_ACT_INFO*/
341         u16 yact;
342         u16 xvir;               /*virtual width/height     -->LCDC_WINx_VIR*/
343         u16 yvir;
344         u16 xoff;               /*mem offset*/
345         u16 yoff;
346         unsigned long smem_start;
347         unsigned long cbr_start;        /*Cbr memory start address*/
348 #if defined(CONFIG_ION_ROCKCHIP)
349                 struct ion_handle *ion_hdl;
350                 int dma_buf_fd;
351                 struct dma_buf *dma_buf;
352 #endif
353         u16 dsp_stx;
354         u16 dsp_sty;
355         u16 y_vir_stride;
356         u16 uv_vir_stride;
357         u32 y_addr;
358         u32 uv_addr;
359
360         u8  fbdc_en;
361         u8  fbdc_cor_en;
362         u8  fbdc_data_format;
363         u8  fbdc_dsp_width_ratio;
364         u8  fbdc_fmt_cfg;
365         u16 fbdc_mb_vir_width;
366         u16 fbdc_mb_vir_height;
367         u16 fbdc_mb_width;
368         u16 fbdc_mb_height;
369         u16 fbdc_mb_xst;
370         u16 fbdc_mb_yst;
371         u16 fbdc_num_tiles;
372         u16 fbdc_cmp_index_init;
373 };
374
375
376 struct rk_lcdc_win {
377         char name[5];
378         int id;
379         bool state;             /*on or off*/
380         bool last_state;                /*on or off*/
381         u32 pseudo_pal[16];
382         int z_order;            /*win sel layer*/
383         u8 fmt_10;
384         u32 reserved;
385         u32 area_num;
386         u32 scale_yrgb_x;
387         u32 scale_yrgb_y;
388         u32 scale_cbcr_x;
389         u32 scale_cbcr_y;
390         bool support_3d;
391
392         u8 win_lb_mode;
393
394         u8 bic_coe_el;
395         u8 yrgb_hor_scl_mode;//h 01:scale up ;10:down
396         u8 yrgb_ver_scl_mode;//v 01:scale up ;10:down
397         u8 yrgb_hsd_mode;//h scale down mode
398         u8 yrgb_vsu_mode;//v scale up mode
399         u8 yrgb_vsd_mode;//v scale down mode
400         u8 cbr_hor_scl_mode;
401         u8 cbr_ver_scl_mode;
402         u8 cbr_hsd_mode;
403         u8 cbr_vsu_mode;
404         u8 cbr_vsd_mode;
405         u8 vsd_yrgb_gt4;
406         u8 vsd_yrgb_gt2;
407         u8 vsd_cbr_gt4;
408         u8 vsd_cbr_gt2;
409
410         u8 alpha_en;
411         u8 alpha_mode;
412         u16 g_alpha_val;
413         u8  mirror_en;
414         u32 color_key_val;
415         u8 csc_mode;
416
417         struct rk_lcdc_win_area area[RK_WIN_MAX_AREA];
418         struct rk_lcdc_post_cfg post_cfg;
419 };
420
421 struct rk_lcdc_driver;
422
423 struct rk_fb_trsm_ops {
424         int (*enable)(void);
425         int (*disable)(void);
426         int (*dsp_pwr_on) (void);
427         int (*dsp_pwr_off) (void);
428 };
429
430 struct rk_lcdc_drv_ops {
431         int (*open) (struct rk_lcdc_driver *dev_drv, int layer_id, bool open);
432         int (*win_direct_en)(struct rk_lcdc_driver *dev_drv, int win_id, int en);
433         int (*init_lcdc) (struct rk_lcdc_driver *dev_drv);
434         int (*ioctl) (struct rk_lcdc_driver *dev_drv, unsigned int cmd,
435                       unsigned long arg, int layer_id);
436         int (*suspend) (struct rk_lcdc_driver *dev_drv);
437         int (*resume) (struct rk_lcdc_driver *dev_drv);
438         int (*blank) (struct rk_lcdc_driver *dev_drv, int layer_id,
439                       int blank_mode);
440         int (*set_par) (struct rk_lcdc_driver *dev_drv, int layer_id);
441         int (*pan_display) (struct rk_lcdc_driver *dev_drv, int layer_id);
442         int (*direct_set_addr)(struct rk_lcdc_driver *drv, int win_id, u32 addr);
443         int (*lcdc_reg_update) (struct rk_lcdc_driver *dev_drv);
444         ssize_t(*get_disp_info) (struct rk_lcdc_driver *dev_drv, char *buf,
445                                   int layer_id);
446         int (*load_screen) (struct rk_lcdc_driver *dev_drv, bool initscreen);
447         int (*get_dspbuf_info) (struct rk_lcdc_driver *dev_drv,
448                                 u16 *xact, u16 *yact, int *format,
449                                 u32 *dsp_addr);
450         int (*post_dspbuf)(struct rk_lcdc_driver *dev_drv, u32 rgb_mst,
451                            int format, u16 xact, u16 yact, u16 xvir);
452
453         int (*get_win_state) (struct rk_lcdc_driver *dev_drv, int layer_id, int area_id);
454         int (*ovl_mgr) (struct rk_lcdc_driver *dev_drv, int swap, bool set);    /*overlay manager*/
455         int (*fps_mgr) (struct rk_lcdc_driver *dev_drv, int fps, bool set);
456         int (*fb_get_win_id) (struct rk_lcdc_driver *dev_drv, const char *id);  /*find layer for fb*/
457         int (*fb_win_remap) (struct rk_lcdc_driver *dev_drv,
458                              u16 fb_win_map_order);
459         int (*set_dsp_lut) (struct rk_lcdc_driver *dev_drv, int *lut);
460         int (*set_cabc_lut)(struct rk_lcdc_driver *dev_drv, int *lut);
461         int (*set_hwc_lut) (struct rk_lcdc_driver *dev_drv, int *hwc_lut, int mode);
462         int (*read_dsp_lut) (struct rk_lcdc_driver *dev_drv, int *lut);
463         int (*lcdc_hdmi_process) (struct rk_lcdc_driver *dev_drv, int mode);    /*some lcdc need to some process in hdmi mode*/
464         int (*set_irq_to_cpu)(struct rk_lcdc_driver *dev_drv,int enable);
465         int (*poll_vblank) (struct rk_lcdc_driver *dev_drv);
466         int (*lcdc_rst) (struct rk_lcdc_driver *dev_drv);
467         int (*dpi_open) (struct rk_lcdc_driver *dev_drv, bool open);
468         int (*dpi_win_sel) (struct rk_lcdc_driver *dev_drv, int layer_id);
469         int (*dpi_status) (struct rk_lcdc_driver *dev_drv);
470         int (*get_dsp_addr)(struct rk_lcdc_driver *dev_drv, unsigned int dsp_addr[][4]);
471         int (*set_dsp_cabc) (struct rk_lcdc_driver *dev_drv, int mode, int calc, int up, int down, int global);
472         int (*set_dsp_bcsh_hue) (struct rk_lcdc_driver *dev_drv,int sin_hue, int cos_hue);
473         int (*set_dsp_bcsh_bcs)(struct rk_lcdc_driver *dev_drv,bcsh_bcs_mode mode,int value);
474         int (*get_dsp_bcsh_hue) (struct rk_lcdc_driver *dev_drv,bcsh_hue_mode mode);
475         int (*get_dsp_bcsh_bcs)(struct rk_lcdc_driver *dev_drv,bcsh_bcs_mode mode);
476         int (*open_bcsh)(struct rk_lcdc_driver *dev_drv, bool open);
477         int (*set_screen_scaler) (struct rk_lcdc_driver *dev_drv, struct rk_screen *screen, bool enable);
478         int (*dump_reg) (struct rk_lcdc_driver *dev_drv);
479         int (*mmu_en) (struct rk_lcdc_driver *dev_drv);
480         int (*cfg_done) (struct rk_lcdc_driver *dev_drv);
481         int (*set_overscan) (struct rk_lcdc_driver *dev_drv,
482                              struct overscan *overscan);
483         int (*dsp_black) (struct rk_lcdc_driver *dev_drv, int enable);
484         int (*backlight_close)(struct rk_lcdc_driver *dev_drv, int enable);
485         int (*area_support_num)(struct rk_lcdc_driver *dev_drv, unsigned int *area_support);
486         int (*extern_func)(struct rk_lcdc_driver *dev_drv, int cmd);
487         int (*wait_frame_start)(struct rk_lcdc_driver *dev_drv, int enable);
488 };
489
490 struct rk_fb_area_par {
491         u8  data_format;        /*layer data fmt*/
492         short ion_fd;
493         u32 phy_addr;
494         short acq_fence_fd;
495         u16  x_offset;
496         u16  y_offset;
497         u16 xpos;       /*start point in panel  --->LCDC_WINx_DSP_ST*/
498         u16 ypos;
499         u16 xsize;      /* display window width/height  -->LCDC_WINx_DSP_INFO*/
500         u16 ysize;
501         u16 xact;       /*origin display window size -->LCDC_WINx_ACT_INFO*/
502         u16 yact;
503         u16 xvir;       /*virtual width/height     -->LCDC_WINx_VIR*/
504         u16 yvir;
505         u8  fbdc_en;
506         u8  fbdc_cor_en;
507         u8  fbdc_data_format;
508         u16 reserved0;
509         u32 reserved1;
510 };
511
512
513 struct rk_fb_win_par {
514         u8  win_id;
515         u8  z_order;            /*win sel layer*/
516         u8  alpha_mode;
517         u16 g_alpha_val;
518         u8  mirror_en;
519         struct rk_fb_area_par area_par[RK_WIN_MAX_AREA];
520         u32 reserved0;
521 };
522
523 struct rk_fb_win_cfg_data {
524         u8  wait_fs;
525         short ret_fence_fd;
526         short rel_fence_fd[RK_MAX_BUF_NUM];
527         struct  rk_fb_win_par win_par[RK30_MAX_LAYER_SUPPORT];
528         struct  rk_lcdc_post_cfg post_cfg;
529 };
530
531 struct rk_fb_reg_area_data {
532         struct sync_fence *acq_fence;
533         u8 data_format;        /*layer data fmt*/
534         u8  index_buf;          /*judge if the buffer is index*/
535         u32 y_offset;           /*yuv/rgb offset  -->LCDC_WINx_YRGB_MSTx*/
536         u32 c_offset;           /*cb cr offset--->LCDC_WINx_CBR_MSTx*/
537         u32 y_vir_stride;
538         u32 uv_vir_stride;
539         u32 buff_len;
540         u16 xpos;               /*start point in panel  --->LCDC_WINx_DSP_ST*/
541         u16 ypos;
542         u16 xsize;              /* display window width/height  -->LCDC_WINx_DSP_INFO*/
543         u16 ysize;
544         u16 xact;               /*origin display window size -->LCDC_WINx_ACT_INFO*/
545         u16 yact;
546         u16 xvir;               /*virtual width/height     -->LCDC_WINx_VIR*/
547         u16 yvir;
548         u16 xoff;               /*mem offset*/
549         u16 yoff;
550         unsigned long smem_start;
551         unsigned long cbr_start;        /*Cbr memory start address*/
552         u32 line_length;        
553         struct ion_handle *ion_handle;
554 #ifdef  USE_ION_MMU
555         struct dma_buf *dma_buf;
556         struct dma_buf_attachment *attachment;
557         struct sg_table *sg_table;
558         dma_addr_t dma_addr;
559 #endif
560         u8  fbdc_en;
561         u8  fbdc_cor_en;
562         u8  fbdc_data_format;
563 };
564
565 struct rk_fb_reg_win_data {
566         int win_id;
567         int z_order;            /*win sel layer*/
568         u32 area_num;           /*maybe two region have the same dma buff,*/
569         u32 area_buf_num;     /*so area_num  maybe not equal to area_buf_num*/
570         u8 alpha_en;
571         u8 alpha_mode;
572         u16 g_alpha_val;
573         u8  mirror_en;
574
575         struct rk_fb_reg_area_data reg_area_data[RK_WIN_MAX_AREA];
576 };
577
578 struct rk_fb_reg_data {
579         struct list_head list;
580         int    win_num;
581         int    buf_num;
582         int    acq_num;
583         struct rk_fb_reg_win_data reg_win_data[RK30_MAX_LAYER_SUPPORT];
584         struct rk_lcdc_post_cfg post_cfg;
585 };
586
587 struct rk_lcdc_driver {
588         char name[6];
589         int  id;
590         int  prop;
591         struct device *dev;
592         u32 version;
593
594         struct rk_lcdc_win *win[RK_MAX_FB_SUPPORT];
595         int lcdc_win_num;
596         int num_buf;            //the num_of buffer
597         int atv_layer_cnt;
598         int fb_index_base;      //the first fb index of the lcdc device
599         struct rk_screen *screen0;      //some platform have only one lcdc,but extend
600         struct rk_screen *screen1;      //two display devices for dual display,such as rk2918,rk2928
601         struct rk_screen *cur_screen;   //screen0 is primary screen ,like lcd panel,screen1 is  extend screen,like hdmi
602         u32 pixclock;
603         u16 rotate_mode;
604         u16 cabc_mode;
605         u16 overlay_mode;
606         u16 output_color;
607
608         u16  fb_win_map;
609         char fb0_win_id;
610         char fb1_win_id;
611         char fb2_win_id;
612         char fb3_win_id;
613         char fb4_win_id;
614         
615         char mmu_dts_name[40];
616         struct device *mmu_dev;
617         int iommu_enabled;
618
619         struct rk_fb_reg_area_data reg_area_data;
620         /*
621          * front_regs means this config is scaning on the devices.
622          */
623         struct rk_fb_reg_data *front_regs;
624         struct mutex front_lock;
625
626         struct mutex fb_win_id_mutex;
627         struct mutex win_config;
628
629         struct mutex switch_screen; /*for switch screen*/
630         struct completion frame_done;   /*sync for pan_display,whe we set a new
631                                           frame address to lcdc register,we must
632                                           make sure the frame begain to display*/
633         spinlock_t cpl_lock;    /*lock for completion  frame done */
634         int first_frame;
635         struct rk_fb_vsync vsync_info;
636         struct rk_fb_frame_time frame_time;
637         int wait_fs;            /*wait for new frame start in kernel */
638         struct sw_sync_timeline *timeline;
639         int                     timeline_max;
640         int                     suspend_flag;
641         int standby;
642         struct list_head        update_regs_list;
643         struct list_head        saved_list;
644         struct mutex            update_regs_list_lock;
645         struct kthread_worker   update_regs_worker;
646         struct task_struct      *update_regs_thread;
647         struct kthread_work     update_regs_work;
648         wait_queue_head_t       update_regs_wait;
649
650         struct mutex            output_lock;
651         struct rk29fb_info *screen_ctr_info;
652         struct list_head pwrlist_head;
653         struct rk_lcdc_drv_ops *ops;
654         struct rk_fb_trsm_ops *trsm_ops;
655 #ifdef CONFIG_DRM_ROCKCHIP
656         void (*irq_call_back)(struct rk_lcdc_driver *driver);
657 #endif
658         struct overscan overscan;
659         struct rk_lcdc_bcsh bcsh;
660         int *hwc_lut;
661         int uboot_logo;
662         int bcsh_init_status;
663         bool cabc_pwm_pol;
664         u8  reserved_fb;
665         /*1:hdmi switch uncomplete,0:complete*/
666         bool hdmi_switch;
667         void *trace_buf;
668         struct rk_fb_win_cfg_data tmp_win_cfg[DUMP_FRAME_NUM];
669         struct rk_fb_reg_data tmp_regs[DUMP_FRAME_NUM];
670         unsigned int area_support[RK30_MAX_LAYER_SUPPORT];
671 };
672
673 struct rk_fb_par {
674         int id;
675         u32 state;
676
677         unsigned long fb_phy_base;      /* Start of fb address (physical address) */
678         char __iomem *fb_virt_base;     /* Start of fb address (virt address) */
679         u32 fb_size;
680         struct rk_lcdc_driver *lcdc_drv;
681
682 #if defined(CONFIG_ION_ROCKCHIP)
683         struct ion_handle *ion_hdl;
684 #endif
685         u32 reserved[2];
686 };
687
688 /*disp_mode: dual display mode
689 *               NO_DUAL,no dual display,
690                 ONE_DUAL,use one lcdc + rk61x for dual display
691                 DUAL,use 2 lcdcs for dual display
692   num_fb:       the total number of fb
693   num_lcdc:    the total number of lcdc
694 */
695
696 struct rk_fb {
697         int disp_mode;
698         int disp_policy;
699         struct rk29fb_info *mach_info;
700         struct fb_info *fb[RK_MAX_FB_SUPPORT*2];
701         int num_fb;
702         struct rk_lcdc_driver *lcdc_dev_drv[RK30_MAX_LCDC_SUPPORT];
703         int num_lcdc;
704
705 #if defined(CONFIG_ION_ROCKCHIP)
706        struct ion_client *ion_client;
707 #endif
708 };
709
710 extern int rk_fb_trsm_ops_register(struct rk_fb_trsm_ops *ops, int type);
711 extern struct rk_fb_trsm_ops *rk_fb_trsm_ops_get(int type);
712 extern int rk_fb_register(struct rk_lcdc_driver *dev_drv,
713                                 struct rk_lcdc_win *win, int id);
714 extern int rk_fb_unregister(struct rk_lcdc_driver *dev_drv);
715 extern struct rk_lcdc_driver *rk_get_lcdc_drv(char *name);
716 extern int rk_fb_get_prmry_screen( struct rk_screen *screen);
717 extern int rk_fb_set_prmry_screen(struct rk_screen *screen);
718 extern u32 rk_fb_get_prmry_screen_pixclock(void);
719 extern int rk_disp_pwr_ctr_parse_dt(struct rk_lcdc_driver *dev_drv);
720 extern int rk_disp_pwr_enable(struct rk_lcdc_driver *dev_drv);
721 extern int rk_disp_pwr_disable(struct rk_lcdc_driver *dev_drv);
722 extern bool is_prmry_rk_lcdc_registered(void);
723 extern int rk_fb_prase_timing_dt(struct device_node *np,
724                 struct rk_screen *screen);
725 extern int rk_disp_prase_timing_dt(struct rk_lcdc_driver *dev_drv);
726
727 extern int rk_fb_dpi_open(bool open);
728 extern int rk_fb_dpi_layer_sel(int layer_id);
729 extern int rk_fb_dpi_status(void);
730
731 extern int rk_fb_switch_screen(struct rk_screen *screen, int enable, int lcdc_id);
732 extern int rk_fb_disp_scale(u8 scale_x, u8 scale_y, u8 lcdc_id);
733 extern int rkfb_create_sysfs(struct fb_info *fbi);
734 extern char *get_format_string(enum data_format, char *fmt);
735 extern int support_uboot_display(void);
736 extern int  rk_fb_calc_fps(struct rk_screen *screen, u32 pixclock);
737 extern int rk_get_real_fps(int time);
738 extern struct device *rk_fb_get_sysmmu_device_by_compatible(const char *compt);
739 extern void rk_fb_platform_set_sysmmu(struct device *sysmmu,
740                                       struct device *dev);
741 int rk_fb_get_display_policy(void);
742 int rk_fb_pixel_width(int data_format);
743 void trace_buffer_dump(struct device *dev,
744                               struct rk_lcdc_driver *dev_drv);
745 extern int rockchip_get_screen_type(void);
746 #endif