c1faa919e1a8ccb05541269cf467f390ff330543
[firefly-linux-kernel-4.4.55.git] / include / linux / rk_fb.h
1 /* drivers/video/rk_fb.h
2  *
3  * Copyright (C) 2010 ROCKCHIP, Inc.
4  *
5  * This software is licensed under the terms of the GNU General Public
6  * License version 2, as published by the Free Software Foundation, and
7  * may be copied, distributed, and modified under those terms.
8  *
9  * This program is distributed in the hope that it will be useful,
10  * but WITHOUT ANY WARRANTY; without even the implied warranty of
11  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
12  * GNU General Public License for more details.
13  *
14  */
15
16 #ifndef __ARCH_ARM_MACH_RK30_FB_H
17 #define __ARCH_ARM_MACH_RK30_FB_H
18
19 #include <linux/fb.h>
20 #include <linux/platform_device.h>
21 #include <linux/completion.h>
22 #include <linux/spinlock.h>
23 #include <asm/atomic.h>
24 #include <linux/rk_screen.h>
25 #if defined(CONFIG_OF)
26 #include <dt-bindings/rkfb/rk_fb.h>
27 #endif
28 #include "../../drivers/staging/android/sw_sync.h"
29 #include <linux/file.h>
30 #include <linux/kthread.h>
31
32
33 #define RK30_MAX_LCDC_SUPPORT   4
34 #define RK30_MAX_LAYER_SUPPORT  4
35 #define RK_MAX_FB_SUPPORT       4
36 #define RK_WIN_MAX_AREA         4
37 #define RK_MAX_BUF_NUM          10
38
39 #define FB0_IOCTL_STOP_TIMER_FLUSH              0x6001
40 #define FB0_IOCTL_SET_PANEL                             0x6002
41
42 #ifdef CONFIG_FB_WIMO
43 #define FB_WIMO_FLAG
44 #endif
45 #ifdef FB_WIMO_FLAG
46 #define FB0_IOCTL_SET_BUF                               0x6017
47 #define FB0_IOCTL_COPY_CURBUF                           0x6018
48 #define FB0_IOCTL_CLOSE_BUF                             0x6019
49 #endif
50
51 #define RK_FBIOGET_PANEL_SIZE           0x5001
52 #define RK_FBIOSET_YUV_ADDR             0x5002
53 #define RK_FBIOGET_SCREEN_STATE         0X4620
54 #define RK_FBIOGET_16OR32               0X4621
55 #define RK_FBIOGET_IDLEFBUff_16OR32     0X4622
56 #define RK_FBIOSET_COMPOSE_LAYER_COUNTS    0X4623
57
58 #define RK_FBIOGET_DMABUF_FD            0x5003
59 #define RK_FBIOSET_DMABUF_FD            0x5004
60 #define RK_FB_IOCTL_SET_I2P_ODD_ADDR       0x5005
61 #define RK_FB_IOCTL_SET_I2P_EVEN_ADDR      0x5006
62 #define RK_FBIOSET_OVERLAY_STATE        0x5018
63 #define RK_FBIOGET_OVERLAY_STATE        0X4619
64 #define RK_FBIOSET_ENABLE               0x5019
65 #define RK_FBIOGET_ENABLE               0x5020
66 #define RK_FBIOSET_CONFIG_DONE          0x4628
67 #define RK_FBIOSET_VSYNC_ENABLE         0x4629
68 #define RK_FBIOPUT_NUM_BUFFERS          0x4625
69 #define RK_FBIOPUT_COLOR_KEY_CFG        0x4626
70 #define RK_FBIOGET_DSP_ADDR             0x4630
71 #define RK_FBIOGET_LIST_STAT            0X4631
72
73
74 /**rk fb events**/
75 #define RK_LF_STATUS_FC                  0xef
76 #define RK_LF_STATUS_FR                  0xee
77 #define RK_LF_STATUS_NC                  0xfe
78 #define RK_LF_MAX_TIMEOUT                        (1600000UL << 6)       //>0.64s
79
80
81 /*for x y mirror*/
82 #define NO_MIRROR       0
83 #define X_MIRROR        1
84 #define Y_MIRROR        2
85 #define X_Y_MIRROR      3
86
87 /*#define USE_ION_MMU 1*/
88 #if defined(CONFIG_ION_ROCKCHIP)
89 extern struct ion_client *rockchip_ion_client_create(const char * name);
90 #endif
91
92 extern int rk_fb_poll_prmry_screen_vblank(void);
93 extern int rk_fb_get_prmry_screen_ft(void);
94 extern bool rk_fb_poll_wait_frame_complete(void);
95
96 /********************************************************************
97 **          display output interface supported by rockchip lcdc                       *
98 ********************************************************************/
99 /* */
100 #define OUT_P888            0   //24bit screen,connect to lcdc D0~D23
101 #define OUT_P666            1   //18bit screen,connect to lcdc D0~D17
102 #define OUT_P565            2
103 #define OUT_S888x           4
104 #define OUT_CCIR656         6
105 #define OUT_S888            8
106 #define OUT_S888DUMY        12
107 #define OUT_RGB_AAA         15
108 #define OUT_P16BPP4         24
109 #define OUT_D888_P666       0x21        //18bit screen,connect to lcdc D2~D7, D10~D15, D18~D23
110 #define OUT_D888_P565       0x22
111
112 /**
113  * pixel format definitions,this is copy from android/system/core/include/system/graphics.h
114  */
115
116 enum {
117         HAL_PIXEL_FORMAT_RGBA_8888 = 1,
118         HAL_PIXEL_FORMAT_RGBX_8888 = 2,
119         HAL_PIXEL_FORMAT_RGB_888 = 3,
120         HAL_PIXEL_FORMAT_RGB_565 = 4,
121         HAL_PIXEL_FORMAT_BGRA_8888 = 5,
122         HAL_PIXEL_FORMAT_RGBA_5551 = 6,
123         HAL_PIXEL_FORMAT_RGBA_4444 = 7,
124
125         /* 0x8 - 0xFF range unavailable */
126
127         /*
128          * 0x100 - 0x1FF
129          *
130          * This range is reserved for pixel formats that are specific to the HAL
131          * implementation.  Implementations can use any value in this range to
132          * communicate video pixel formats between their HAL modules.  These formats
133          * must not have an alpha channel.  Additionally, an EGLimage created from a
134          * gralloc buffer of one of these formats must be supported for use with the
135          * GL_OES_EGL_image_external OpenGL ES extension.
136          */
137
138         /*
139          * Android YUV format:
140          *
141          * This format is exposed outside of the HAL to software decoders and
142          * applications.  EGLImageKHR must support it in conjunction with the
143          * OES_EGL_image_external extension.
144          *
145          * YV12 is a 4:2:0 YCrCb planar format comprised of a WxH Y plane followed
146          * by (W/2) x (H/2) Cr and Cb planes.
147          *
148          * This format assumes
149          * - an even width
150          * - an even height
151          * - a horizontal stride multiple of 16 pixels
152          * - a vertical stride equal to the height
153          *
154          *   y_size = stride * height
155          *   c_size = ALIGN(stride/2, 16) * height/2
156          *   size = y_size + c_size * 2
157          *   cr_offset = y_size
158          *   cb_offset = y_size + c_size
159          *
160          */
161         HAL_PIXEL_FORMAT_YV12 = 0x32315659,     // YCrCb 4:2:0 Planar
162
163         /* Legacy formats (deprecated), used by ImageFormat.java */
164         HAL_PIXEL_FORMAT_YCbCr_422_SP = 0x10,   // NV16
165         HAL_PIXEL_FORMAT_YCrCb_420_SP = 0x11,   // NV21
166         HAL_PIXEL_FORMAT_YCbCr_422_I = 0x14,    // YUY2
167         HAL_PIXEL_FORMAT_YCrCb_NV12 = 0x20,     // YUY2
168         HAL_PIXEL_FORMAT_YCrCb_NV12_VIDEO = 0x21,       // YUY2
169         
170         HAL_PIXEL_FORMAT_YCrCb_NV12_10      = 0x22, // YUV420_1obit
171         HAL_PIXEL_FORMAT_YCbCr_422_SP_10        = 0x23, // YUV422_1obit
172         HAL_PIXEL_FORMAT_YCrCb_420_SP_10        = 0x24, //YUV444_1obit
173
174         HAL_PIXEL_FORMAT_YCrCb_444 = 0x25,      //yuv444
175         
176
177 };
178
179 //display data format
180 enum data_format {
181         ARGB888 = 0,
182         RGB888,
183         RGB565,
184         YUV420 = 4,
185         YUV422,
186         YUV444,
187         XRGB888,
188         XBGR888,
189         ABGR888,
190         YUV420_A = 10,
191         YUV422_A,
192         YUV444_A,       
193 };
194
195 enum fb_win_map_order {
196         FB_DEFAULT_ORDER = 0,
197         FB0_WIN2_FB1_WIN1_FB2_WIN0 = 12,
198         FB0_WIN1_FB1_WIN2_FB2_WIN0 = 21,
199         FB0_WIN2_FB1_WIN0_FB2_WIN1 = 102,
200         FB0_WIN0_FB1_WIN2_FB2_WIN1 = 120,
201         FB0_WIN0_FB1_WIN1_FB2_WIN2 = 210,
202         FB0_WIN1_FB1_WIN0_FB2_WIN2 = 201,
203         FB0_WIN0_FB1_WIN1_FB2_WIN2_FB3_WIN3 = 3210,
204 };
205
206 enum
207 {
208     SCALE_NONE = 0x0,
209     SCALE_UP   = 0x1,
210     SCALE_DOWN = 0x2
211 };
212
213
214 struct rk_fb_rgb {
215         struct fb_bitfield red;
216         struct fb_bitfield green;
217         struct fb_bitfield blue;
218         struct fb_bitfield transp;
219 };
220
221 struct rk_fb_vsync {
222         wait_queue_head_t wait;
223         ktime_t timestamp;
224         bool active;
225         bool irq_stop;
226         int irq_refcount;
227         struct mutex irq_lock;
228         struct task_struct *thread;
229 };
230
231 struct color_key_cfg {
232         u32 win0_color_key_cfg;
233         u32 win1_color_key_cfg;
234         u32 win2_color_key_cfg;
235 };
236
237 struct pwr_ctr {
238         char name[32];
239         int type;
240         int is_rst;
241         int gpio;
242         int atv_val;
243         char rgl_name[32];
244         int volt;
245         int delay;
246 };
247
248 struct rk_disp_pwr_ctr_list {
249         struct list_head list;
250         struct pwr_ctr pwr_ctr;
251 };
252
253 typedef enum _TRSP_MODE {
254         TRSP_CLOSE = 0,
255         TRSP_FMREG,
256         TRSP_FMREGEX,
257         TRSP_FMRAM,
258         TRSP_FMRAMEX,
259         TRSP_MASK,
260         TRSP_INVAL
261 } TRSP_MODE;
262
263 struct rk_lcdc_post_cfg{
264         u32 xpos;
265         u32 ypos;
266         u32 xsize;
267         u32 ysize;
268 };
269
270 struct rk_lcdc_win_area{
271         bool state;
272         u32 y_offset;           /*yuv/rgb offset  -->LCDC_WINx_YRGB_MSTx*/
273         u32 c_offset;           /*cb cr offset--->LCDC_WINx_CBR_MSTx*/
274         u32 xpos;               /*start point in panel  --->LCDC_WINx_DSP_ST*/
275         u32 ypos;
276         u16 xsize;              /* display window width/height  -->LCDC_WINx_DSP_INFO*/
277         u16 ysize;
278         u16 xact;               /*origin display window size -->LCDC_WINx_ACT_INFO*/
279         u16 yact;
280         u16 xvir;               /*virtual width/height     -->LCDC_WINx_VIR*/
281         u16 yvir;
282         unsigned long smem_start;
283         unsigned long cbr_start;        /*Cbr memory start address*/
284 #if defined(CONFIG_ION_ROCKCHIP)
285                 struct ion_handle *ion_hdl;
286                 int dma_buf_fd;
287 #endif
288         u32 dsp_stx;
289         u32 dsp_sty;
290         u32 y_vir_stride;
291         u32 uv_vir_stride;
292         u32 y_addr;
293         u32 uv_addr;
294
295 };
296
297
298 struct rk_lcdc_win {
299         char name[5];
300         int id;
301         bool state;             /*on or off*/
302         bool last_state;                /*on or off*/
303         u32 pseudo_pal[16];
304         enum data_format format;
305         int z_order;            /*win sel layer*/
306         u8 fmt_cfg;
307         u8 fmt_10;;
308         u8 swap_rb;
309         u32 reserved;
310         u32 area_num;
311         u32 scale_yrgb_x;
312         u32 scale_yrgb_y;
313         u32 scale_cbcr_x;
314         u32 scale_cbcr_y;
315         bool support_3d;
316
317         u8 win_lb_mode;
318
319         u8 bic_coe_el;
320         u8 yrgb_hor_scl_mode;//h 01:scale up ;10:down
321         u8 yrgb_ver_scl_mode;//v 01:scale up ;10:down
322         u8 yrgb_hsd_mode;//h scale down mode
323         u8 yrgb_vsu_mode;//v scale up mode
324         u8 yrgb_vsd_mode;//v scale down mode
325         u8 cbr_hor_scl_mode;
326         u8 cbr_ver_scl_mode;
327         u8 cbr_hsd_mode;
328         u8 cbr_vsu_mode;
329         u8 cbr_vsd_mode;
330         u8 vsd_yrgb_gt4;
331         u8 vsd_yrgb_gt2;
332         u8 vsd_cbr_gt4;
333         u8 vsd_cbr_gt2;
334
335         u8 alpha_en;
336         u32 alpha_mode;
337         u32 g_alpha_val;
338         u32 color_key_val;
339
340         struct rk_lcdc_win_area area[RK_WIN_MAX_AREA];
341         struct rk_lcdc_post_cfg post_cfg;
342 };
343
344 struct rk_lcdc_driver;
345
346 struct rk_fb_trsm_ops {
347         int (*enable)(void);
348         int (*disable)(void);
349 };
350
351 struct rk_lcdc_drv_ops {
352         int (*open) (struct rk_lcdc_driver * dev_drv, int layer_id, bool open);
353         int (*init_lcdc) (struct rk_lcdc_driver * dev_drv);
354         int (*ioctl) (struct rk_lcdc_driver * dev_drv, unsigned int cmd,
355                       unsigned long arg, int layer_id);
356         int (*suspend) (struct rk_lcdc_driver * dev_drv);
357         int (*resume) (struct rk_lcdc_driver * dev_drv);
358         int (*blank) (struct rk_lcdc_driver * dev_drv, int layer_id,
359                       int blank_mode);
360         int (*set_par) (struct rk_lcdc_driver * dev_drv, int layer_id);
361         int (*pan_display) (struct rk_lcdc_driver * dev_drv, int layer_id);
362         int (*lcdc_reg_update) (struct rk_lcdc_driver * dev_drv);
363          ssize_t(*get_disp_info) (struct rk_lcdc_driver * dev_drv, char *buf,
364                                   int layer_id);
365         int (*load_screen) (struct rk_lcdc_driver * dev_drv, bool initscreen);
366         int (*get_win_state) (struct rk_lcdc_driver * dev_drv, int layer_id);
367         int (*ovl_mgr) (struct rk_lcdc_driver * dev_drv, int swap, bool set);   //overlay manager
368         int (*fps_mgr) (struct rk_lcdc_driver * dev_drv, int fps, bool set);
369         int (*fb_get_win_id) (struct rk_lcdc_driver * dev_drv, const char *id); //find layer for fb
370         int (*fb_win_remap) (struct rk_lcdc_driver * dev_drv,
371                                enum fb_win_map_order order);
372         int (*set_dsp_lut) (struct rk_lcdc_driver * dev_drv, int *lut);
373         int (*read_dsp_lut) (struct rk_lcdc_driver * dev_drv, int *lut);
374         int (*lcdc_hdmi_process) (struct rk_lcdc_driver * dev_drv, int mode);   //some lcdc need to some process in hdmi mode
375         int (*poll_vblank) (struct rk_lcdc_driver * dev_drv);
376         int (*lcdc_rst) (struct rk_lcdc_driver * dev_drv);
377         int (*dpi_open) (struct rk_lcdc_driver * dev_drv, bool open);
378         int (*dpi_win_sel) (struct rk_lcdc_driver * dev_drv, int layer_id);
379         int (*dpi_status) (struct rk_lcdc_driver * dev_drv);
380         int (*get_dsp_addr)(struct rk_lcdc_driver * dev_drv,unsigned int *dsp_addr);
381         int (*set_dsp_cabc) (struct rk_lcdc_driver * dev_drv, int mode);
382         int (*set_dsp_hue) (struct rk_lcdc_driver *dev_drv,int hue);
383         int (*set_dsp_bcsh_bcs)(struct rk_lcdc_driver *dev_drv,int bri,int con,int sat);
384         int (*dump_reg) (struct rk_lcdc_driver * dev_drv);
385         int (*mmu_en) (struct rk_lcdc_driver * dev_drv,bool en);
386         int (*cfg_done) (struct rk_lcdc_driver * dev_drv);
387 };
388
389 struct rk_fb_area_par {
390         int ion_fd;
391         unsigned long phy_addr;
392         int acq_fence_fd;
393         u32 x_offset;
394         u32 y_offset;
395         u32 xpos;               /*start point in panel  --->LCDC_WINx_DSP_ST*/
396         u32 ypos;
397         u32 xsize;              /* display window width/height  -->LCDC_WINx_DSP_INFO*/
398         u32 ysize;
399         u32 xact;               /*origin display window size -->LCDC_WINx_ACT_INFO*/
400         u32 yact;
401         u32 xvir;               /*virtual width/height     -->LCDC_WINx_VIR*/
402         u32 yvir;
403 };
404
405
406 struct rk_fb_win_par {
407         u8 data_format;        /*layer data fmt*/
408         u8 win_id;
409         u8 z_order;             /*win sel layer*/
410         struct rk_fb_area_par area_par[RK_WIN_MAX_AREA];
411         u32 alpha_mode;
412         u32 g_alpha_val;
413 };
414
415 struct rk_fb_win_cfg_data {
416         int ret_fence_fd;
417         int rel_fence_fd[RK_MAX_BUF_NUM];
418         struct  rk_fb_win_par win_par[RK30_MAX_LAYER_SUPPORT];
419         struct  rk_lcdc_post_cfg post_cfg;
420         u8      wait_fs;
421         //u8      fence_begin;
422 };
423
424 struct rk_fb_reg_area_data {
425         struct sync_fence *acq_fence;
426         u8  index_buf;          /*judge if the buffer is index*/
427         u32 y_offset;           /*yuv/rgb offset  -->LCDC_WINx_YRGB_MSTx*/
428         u32 c_offset;           /*cb cr offset--->LCDC_WINx_CBR_MSTx*/
429         u32 y_vir_stride;
430         u32 uv_vir_stride;
431         u32 xpos;               /*start point in panel  --->LCDC_WINx_DSP_ST*/
432         u32 ypos;
433         u16 xsize;              /* display window width/height  -->LCDC_WINx_DSP_INFO*/
434         u16 ysize;
435         u16 xact;               /*origin display window size -->LCDC_WINx_ACT_INFO*/
436         u16 yact;
437         u16 xvir;               /*virtual width/height     -->LCDC_WINx_VIR*/
438         u16 yvir;
439         unsigned long smem_start;
440         unsigned long cbr_start;        /*Cbr memory start address*/
441         u32 line_length;        
442         struct ion_handle *ion_handle;
443 #ifdef  USE_ION_MMU
444         struct dma_buf *dma_buf;
445         struct dma_buf_attachment *attachment;
446         struct sg_table *sg_table;
447         dma_addr_t dma_addr;
448 #endif  
449 };
450
451 struct rk_fb_reg_win_data {
452         u8 data_format;        /*layer data fmt*/
453         u8 win_id;
454         u8 z_order;             /*win sel layer*/
455         u32 area_num;           /*maybe two region have the same dma buff,*/
456         u32 area_buf_num;     /*so area_num  maybe not equal to area_buf_num*/
457         u8 alpha_en;
458         u32 alpha_mode;
459         u32 g_alpha_val;
460         u32 color_key_val;
461
462         struct rk_fb_reg_area_data reg_area_data[RK_WIN_MAX_AREA];
463 };
464
465 struct rk_fb_reg_data {
466         struct list_head list;
467         int     win_num;
468         int     buf_num;
469         int     acq_num;
470         struct rk_fb_reg_win_data reg_win_data[RK30_MAX_LAYER_SUPPORT];
471         struct rk_lcdc_post_cfg post_cfg;
472         //struct sync_fence *acq_fence[RK_MAX_BUF_NUM];
473         //int     fence_wait_begin;
474 };
475
476 struct rk_lcdc_driver {
477         char name[6];
478         int id;
479         int prop;
480         struct device *dev;
481
482         struct rk_lcdc_win *win[RK_MAX_FB_SUPPORT];
483         int lcdc_win_num;
484         int num_buf;            //the num_of buffer
485         int atv_layer_cnt;
486         int fb_index_base;      //the first fb index of the lcdc device
487         struct rk_screen *screen0;      //some platform have only one lcdc,but extend
488         struct rk_screen *screen1;      //two display devices for dual display,such as rk2918,rk2928
489         struct rk_screen *cur_screen;   //screen0 is primary screen ,like lcd panel,screen1 is  extend screen,like hdmi
490         u32 pixclock;
491
492         char fb0_win_id;
493         char fb1_win_id;
494         char fb2_win_id;
495         char fb3_win_id;
496         char mmu_dts_name[40];
497         struct rk_fb_reg_area_data reg_area_data;
498         struct mutex fb_win_id_mutex;
499
500         struct completion frame_done;   //sync for pan_display,whe we set a new frame address to lcdc register,we must make sure the frame begain to display
501         spinlock_t cpl_lock;    //lock for completion  frame done
502         int first_frame;
503         struct rk_fb_vsync vsync_info;
504         int wait_fs;            //wait for new frame start in kernel
505         struct sw_sync_timeline *timeline;
506         int                     timeline_max;
507         int                     suspend_flag;
508         struct list_head        update_regs_list;
509         struct mutex            update_regs_list_lock;
510         struct kthread_worker   update_regs_worker;
511         struct task_struct      *update_regs_thread;
512         struct kthread_work     update_regs_work;
513
514         struct mutex            output_lock;
515         struct rk29fb_info *screen_ctr_info;
516         struct list_head pwrlist_head;
517         struct rk_lcdc_drv_ops *ops;
518         struct rk_fb_trsm_ops *trsm_ops;
519 #ifdef CONFIG_DRM_ROCKCHIP
520         void (*irq_call_back)(struct rk_lcdc_driver *driver);
521 #endif
522
523 };
524
525 /*disp_mode: dual display mode
526 *               NO_DUAL,no dual display,
527                 ONE_DUAL,use one lcdc + rk61x for dual display
528                 DUAL,use 2 lcdcs for dual display
529   num_fb:       the total number of fb
530   num_lcdc:    the total number of lcdc
531 */
532
533 struct rk_fb {
534         int disp_mode;
535         struct rk29fb_info *mach_info;
536         struct fb_info *fb[RK_MAX_FB_SUPPORT*2];
537         int num_fb;
538
539         struct rk_lcdc_driver *lcdc_dev_drv[RK30_MAX_LCDC_SUPPORT];
540         int num_lcdc;
541
542 #if defined(CONFIG_ION_ROCKCHIP)
543        struct ion_client * ion_client;
544 #endif
545
546
547 };
548
549 extern int rk_fb_trsm_ops_register(struct rk_fb_trsm_ops *ops, int type);
550 extern struct rk_fb_trsm_ops * rk_fb_trsm_ops_get(int type);
551 extern int rk_fb_register(struct rk_lcdc_driver *dev_drv,
552                                 struct rk_lcdc_win *win, int id);
553 extern int rk_fb_unregister(struct rk_lcdc_driver *dev_drv);
554 extern struct rk_lcdc_driver *rk_get_lcdc_drv(char *name);
555 extern int rk_fb_get_prmry_screen( struct rk_screen *screen);
556 extern int rk_fb_set_prmry_screen(struct rk_screen *screen);
557 extern u32 rk_fb_get_prmry_screen_pixclock(void);
558 extern int rk_disp_pwr_ctr_parse_dt(struct rk_lcdc_driver *dev_drv);
559 extern int rk_disp_pwr_enable(struct rk_lcdc_driver *dev_drv);
560 extern int rk_disp_pwr_disable(struct rk_lcdc_driver *dev_drv);
561 extern bool is_prmry_rk_lcdc_registered(void);
562 extern int rk_fb_prase_timing_dt(struct device_node *np,
563                 struct rk_screen *screen);
564 extern int rk_disp_prase_timing_dt(struct rk_lcdc_driver *dev_drv);
565
566 extern int rk_fb_dpi_open(bool open);
567 extern int rk_fb_dpi_layer_sel(int layer_id);
568 extern int rk_fb_dpi_status(void);
569
570 extern int rk_fb_switch_screen(struct rk_screen * screen, int enable, int lcdc_id);
571 extern int rk_fb_disp_scale(u8 scale_x, u8 scale_y, u8 lcdc_id);
572 extern int rkfb_create_sysfs(struct fb_info *fbi);
573 extern char *get_format_string(enum data_format, char *fmt);
574 extern int support_uboot_display(void);
575 extern int  rk_fb_calc_fps(struct rk_screen * screen, u32 pixclock);
576 #endif