Merge tag 'v4.4.2'
[firefly-linux-kernel-4.4.55.git] / include / linux / rk_fb.h
1 /* drivers/video/rk_fb.h
2  *
3  * Copyright (C) 2010 ROCKCHIP, Inc.
4  *
5  * This software is licensed under the terms of the GNU General Public
6  * License version 2, as published by the Free Software Foundation, and
7  * may be copied, distributed, and modified under those terms.
8  *
9  * This program is distributed in the hope that it will be useful,
10  * but WITHOUT ANY WARRANTY; without even the implied warranty of
11  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
12  * GNU General Public License for more details.
13  *
14  */
15
16 #ifndef __ARCH_ARM_MACH_RK30_FB_H
17 #define __ARCH_ARM_MACH_RK30_FB_H
18
19 #include <linux/fb.h>
20 #include <linux/platform_device.h>
21 #include <linux/completion.h>
22 #include <linux/spinlock.h>
23 #include <asm/atomic.h>
24 #include <linux/rk_screen.h>
25 #if defined(CONFIG_OF)
26 #include <dt-bindings/display/rk_fb.h>
27 #endif
28 #include "../../drivers/staging/android/sw_sync.h"
29 #include <linux/file.h>
30 #include <linux/kthread.h>
31
32
33 #define RK30_MAX_LCDC_SUPPORT   2
34 #define RK30_MAX_LAYER_SUPPORT  5
35 #define RK_MAX_FB_SUPPORT       5
36 #define RK_WIN_MAX_AREA         4
37 #define RK_MAX_BUF_NUM          11
38
39 #define FB0_IOCTL_STOP_TIMER_FLUSH              0x6001
40 #define FB0_IOCTL_SET_PANEL                             0x6002
41
42 #ifdef CONFIG_FB_WIMO
43 #define FB_WIMO_FLAG
44 #endif
45 #ifdef FB_WIMO_FLAG
46 #define FB0_IOCTL_SET_BUF                               0x6017
47 #define FB0_IOCTL_COPY_CURBUF                           0x6018
48 #define FB0_IOCTL_CLOSE_BUF                             0x6019
49 #endif
50
51 #define RK_FBIOGET_PANEL_SIZE                           0x5001
52 #define RK_FBIOSET_YUV_ADDR                             0x5002
53 #define RK_FBIOGET_SCREEN_STATE                         0X4620
54 #define RK_FBIOGET_16OR32                               0X4621
55 #define RK_FBIOGET_IDLEFBUff_16OR32                     0X4622
56 #define RK_FBIOSET_COMPOSE_LAYER_COUNTS                 0X4623
57 #define RK_FBIOSET_HWC_ADDR                             0x4624
58
59 #define RK_FBIOGET_DMABUF_FD                            0x5003
60 #define RK_FBIOSET_DMABUF_FD                            0x5004
61 #define RK_FB_IOCTL_SET_I2P_ODD_ADDR                    0x5005
62 #define RK_FB_IOCTL_SET_I2P_EVEN_ADDR                   0x5006
63 #define RK_FBIOSET_OVERLAY_STA                          0x5018
64 #define RK_FBIOGET_OVERLAY_STA                          0X4619
65 #define RK_FBIOSET_ENABLE                               0x5019
66 #define RK_FBIOGET_ENABLE                               0x5020
67 #define RK_FBIOSET_CONFIG_DONE                          0x4628
68 #define RK_FBIOSET_VSYNC_ENABLE                         0x4629
69 #define RK_FBIOPUT_NUM_BUFFERS                          0x4625
70 #define RK_FBIOPUT_COLOR_KEY_CFG                        0x4626
71 #define RK_FBIOGET_DSP_ADDR                             0x4630
72 #define RK_FBIOGET_LIST_STA                             0X4631
73 #define RK_FBIOGET_IOMMU_STA                            0x4632
74 #define RK_FBIOSET_CLEAR_FB                             0x4633
75
76
77 /**rk fb events**/
78 #define RK_LF_STATUS_FC                  0xef
79 #define RK_LF_STATUS_FR                  0xee
80 #define RK_LF_STATUS_NC                  0xfe
81 #define RK_LF_MAX_TIMEOUT                        (1600000UL << 6)       //>0.64s
82
83 /**
84 * pixel align value for gpu,align as 64 bytes in an odd number of times
85 */
86 #define ALIGN_PIXEL_64BYTE_RGB565               32      /* 64/2*/
87 #define ALIGN_PIXEL_64BYTE_RGB8888              16      /* 64/4*/
88 #define ALIGN_N_TIMES(x, align)                 (((x) % (align) == 0) ? (x) : (((x) + ((align) - 1)) & (~((align) - 1))))
89 #define ALIGN_ODD_TIMES(x, align)               (((x) % ((align) * 2) == 0) ? ((x) + (align)) : (x))
90 #define ALIGN_64BYTE_ODD_TIMES(x, align)        ALIGN_ODD_TIMES(ALIGN_N_TIMES(x, align), align)
91
92 #define DUMP_FRAME_NUM 3
93
94 //#define USE_ION_MMU 1
95 #if defined(CONFIG_ION_ROCKCHIP)
96 extern struct ion_client *rockchip_ion_client_create(const char *name);
97 #endif
98
99 extern int rk_fb_poll_prmry_screen_vblank(void);
100 extern u32 rk_fb_get_prmry_screen_ft(void);
101 extern u32 rk_fb_get_prmry_screen_vbt(void);
102 extern u64 rk_fb_get_prmry_screen_framedone_t(void);
103 extern int rk_fb_set_prmry_screen_status(int status);
104 extern bool rk_fb_poll_wait_frame_complete(void);
105
106 enum {
107         CSC_BT601,
108         CSC_BT709,
109         CSC_BT2020,
110 };
111 #define CSC_SHIFT       6
112 #define CSC_MASK        (0x3 << CSC_SHIFT)
113 #define CSC_FORMAT(x)   (((x) & CSC_MASK) >> CSC_SHIFT)
114
115 #define BT601(x)        ((CSC_BT601 << CSC_SHIFT) | ((x) & ~CSC_MASK))
116 #define BT709(x)        ((CSC_BT709 << CSC_SHIFT) | ((x) & ~CSC_MASK))
117 #define BT2020(x)       ((CSC_BT2020 << CSC_SHIFT) | ((x) & ~CSC_MASK))
118
119 /**
120  * pixel format definitions,this is copy from android/system/core/include/system/graphics.h
121  */
122 enum {
123         HAL_PIXEL_FORMAT_RGBA_8888 = 1,
124         HAL_PIXEL_FORMAT_RGBX_8888 = 2,
125         HAL_PIXEL_FORMAT_RGB_888 = 3,
126         HAL_PIXEL_FORMAT_RGB_565 = 4,
127         HAL_PIXEL_FORMAT_BGRA_8888 = 5,
128         HAL_PIXEL_FORMAT_RGBA_5551 = 6,
129         HAL_PIXEL_FORMAT_RGBA_4444 = 7,
130
131         /* 0x8 - 0xFF range unavailable */
132
133         /*
134          * 0x100 - 0x1FF
135          *
136          * This range is reserved for pixel formats that are specific to the HAL
137          * implementation.  Implementations can use any value in this range to
138          * communicate video pixel formats between their HAL modules.  These formats
139          * must not have an alpha channel.  Additionally, an EGLimage created from a
140          * gralloc buffer of one of these formats must be supported for use with the
141          * GL_OES_EGL_image_external OpenGL ES extension.
142          */
143
144         /*
145          * Android YUV format:
146          *
147          * This format is exposed outside of the HAL to software decoders and
148          * applications.  EGLImageKHR must support it in conjunction with the
149          * OES_EGL_image_external extension.
150          *
151          * YV12 is a 4:2:0 YCrCb planar format comprised of a WxH Y plane followed
152          * by (W/2) x (H/2) Cr and Cb planes.
153          *
154          * This format assumes
155          * - an even width
156          * - an even height
157          * - a horizontal stride multiple of 16 pixels
158          * - a vertical stride equal to the height
159          *
160          *   y_size = stride * height
161          *   c_size = ALIGN(stride/2, 16) * height/2
162          *   size = y_size + c_size * 2
163          *   cr_offset = y_size
164          *   cb_offset = y_size + c_size
165          *
166          */
167         HAL_PIXEL_FORMAT_YV12 = 0x32315659,     // YCrCb 4:2:0 Planar
168
169         /* Legacy formats (deprecated), used by ImageFormat.java */
170
171         /*
172          * YCbCr format default is BT601.
173          */
174         HAL_PIXEL_FORMAT_YCbCr_422_SP = 0x10,   // NV16
175         HAL_PIXEL_FORMAT_YCrCb_420_SP = 0x11,   // NV21
176         HAL_PIXEL_FORMAT_YCbCr_422_I = 0x14,    // YUY2
177         HAL_PIXEL_FORMAT_YCrCb_NV12 = 0x20,     // YUY2
178         HAL_PIXEL_FORMAT_YCrCb_NV12_VIDEO = 0x21,       // YUY2
179         
180         HAL_PIXEL_FORMAT_YCrCb_NV12_10      = 0x22, // YUV420_1obit
181         HAL_PIXEL_FORMAT_YCbCr_422_SP_10        = 0x23, // YUV422_1obit
182         HAL_PIXEL_FORMAT_YCrCb_444_SP_10        = 0x24, //YUV444_1obit
183
184         HAL_PIXEL_FORMAT_YCrCb_444 = 0x25,      //yuv444
185         HAL_PIXEL_FORMAT_FBDC_RGB565    = 0x26,
186         HAL_PIXEL_FORMAT_FBDC_U8U8U8U8  = 0x27, /*ARGB888*/
187         HAL_PIXEL_FORMAT_FBDC_U8U8U8    = 0x28, /*RGBP888*/
188         HAL_PIXEL_FORMAT_FBDC_RGBA888   = 0x29, /*ABGR888*/
189
190         HAL_PIXEL_FORMAT_YCrCb_NV12_BT709 =
191                         BT709(HAL_PIXEL_FORMAT_YCrCb_NV12),
192         HAL_PIXEL_FORMAT_YCrCb_NV12_VIDEO_BT709 =
193                         BT709(HAL_PIXEL_FORMAT_YCrCb_NV12_VIDEO),
194         HAL_PIXEL_FORMAT_YCbCr_422_SP_BT709 =
195                         BT709(HAL_PIXEL_FORMAT_YCbCr_422_SP),
196         HAL_PIXEL_FORMAT_YCrCb_444_BT709 =
197                         BT709(HAL_PIXEL_FORMAT_YCrCb_444),
198
199         HAL_PIXEL_FORMAT_YCrCb_NV12_10_BT709 =
200                         BT709(HAL_PIXEL_FORMAT_YCrCb_NV12_10),
201         HAL_PIXEL_FORMAT_YCbCr_422_SP_10_BT709  =
202                         BT709(HAL_PIXEL_FORMAT_YCbCr_422_SP_10),
203         HAL_PIXEL_FORMAT_YCrCb_420_SP_10_BT709  =
204                         BT709(HAL_PIXEL_FORMAT_YCrCb_444_SP_10),
205
206         HAL_PIXEL_FORMAT_YCrCb_NV12_10_BT2020 =
207                         BT2020(HAL_PIXEL_FORMAT_YCrCb_NV12_10),
208         HAL_PIXEL_FORMAT_YCbCr_422_SP_10_BT2020 =
209                         BT2020(HAL_PIXEL_FORMAT_YCbCr_422_SP_10),
210         HAL_PIXEL_FORMAT_YCrCb_420_SP_10_BT2020 =
211                         BT2020(HAL_PIXEL_FORMAT_YCrCb_444_SP_10),
212 };
213
214 //display data format
215 enum data_format {
216         ARGB888,
217         RGB888,
218         BGR888,
219         RGB565,
220         XRGB888,
221         XBGR888,
222         ABGR888,
223         FBDC_RGB_565,
224         FBDC_ARGB_888,
225         FBDC_RGBX_888,
226         FBDC_ABGR_888,
227         YUV420,
228         YUV422,
229         YUV444,
230         YUV420_A,
231         YUV422_A,
232         YUV444_A,
233         YUV420_NV21,
234 };
235 #define IS_YUV_FMT(fmt) ((fmt >= YUV420) ? 1 : 0)
236 #define IS_RGB_FMT(fmt) ((fmt < YUV420) ? 1 : 0)
237 #define IS_FBDC_FMT(fmt) \
238         (((fmt >= FBDC_RGB_565) && (fmt <= FBDC_ABGR_888)) ? 1 : 0)
239
240 enum
241 {
242         SCALE_NONE = 0x0,
243         SCALE_UP   = 0x1,
244         SCALE_DOWN = 0x2
245 };
246
247 typedef enum {
248         BRIGHTNESS      = 0x0,
249         CONTRAST        = 0x1,
250         SAT_CON         = 0x2
251 } bcsh_bcs_mode;
252
253 typedef enum {
254         H_SIN           = 0x0,
255         H_COS           = 0x1
256 } bcsh_hue_mode;
257
258 typedef enum {
259         SCREEN_PREPARE_DDR_CHANGE = 0x0,
260         SCREEN_UNPREPARE_DDR_CHANGE,
261 } screen_status;
262
263 typedef enum {
264         GET_PAGE_FAULT  = 0x0,
265         CLR_PAGE_FAULT  = 0x1,
266         UNMASK_PAGE_FAULT = 0x2
267 } extern_func;
268
269 struct rk_fb_rgb {
270         struct fb_bitfield red;
271         struct fb_bitfield green;
272         struct fb_bitfield blue;
273         struct fb_bitfield transp;
274 };
275
276 struct rk_fb_frame_time {
277         u64 last_framedone_t;
278         u64 framedone_t;
279         u32 ft;
280 };
281
282 struct rk_fb_vsync {
283         wait_queue_head_t wait;
284         ktime_t timestamp;
285         bool active;
286         bool irq_stop;
287         int irq_refcount;
288         struct mutex irq_lock;
289         struct task_struct *thread;
290 };
291
292 struct color_key_cfg {
293         u32 win0_color_key_cfg;
294         u32 win1_color_key_cfg;
295         u32 win2_color_key_cfg;
296 };
297
298 struct pwr_ctr {
299         char name[32];
300         int type;
301         int is_rst;
302         int gpio;
303         int atv_val;
304         const char *rgl_name;
305         int volt;
306         int delay;
307 };
308
309 struct rk_disp_pwr_ctr_list {
310         struct list_head list;
311         struct pwr_ctr pwr_ctr;
312 };
313
314 typedef enum _TRSP_MODE {
315         TRSP_CLOSE = 0,
316         TRSP_FMREG,
317         TRSP_FMREGEX,
318         TRSP_FMRAM,
319         TRSP_FMRAMEX,
320         TRSP_MASK,
321         TRSP_INVAL
322 } TRSP_MODE;
323
324 struct rk_lcdc_post_cfg {
325         u32 xpos;
326         u32 ypos;
327         u32 xsize;
328         u32 ysize;
329 };
330
331 struct rk_lcdc_bcsh {
332         bool enable;
333         u16 brightness;
334         u16 contrast;
335         u16 sat_con;
336         u16 sin_hue;
337         u16 cos_hue;
338 };
339
340 struct rk_lcdc_win_area {
341         bool state;
342         enum data_format format;
343         u8 fmt_cfg;
344         u8 swap_rb;
345         u8 swap_uv;
346         u32 y_offset;           /*yuv/rgb offset  -->LCDC_WINx_YRGB_MSTx*/
347         u32 c_offset;           /*cb cr offset--->LCDC_WINx_CBR_MSTx*/
348         u16 xpos;               /*start point in panel  --->LCDC_WINx_DSP_ST*/
349         u16 ypos;
350         u16 xsize;              /* display window width/height  -->LCDC_WINx_DSP_INFO*/
351         u16 ysize;
352         u16 xact;               /*origin display window size -->LCDC_WINx_ACT_INFO*/
353         u16 yact;
354         u16 xvir;               /*virtual width/height     -->LCDC_WINx_VIR*/
355         u16 yvir;
356         u16 xoff;               /*mem offset*/
357         u16 yoff;
358         unsigned long smem_start;
359         unsigned long cbr_start;        /*Cbr memory start address*/
360 #if defined(CONFIG_ION_ROCKCHIP)
361                 struct ion_handle *ion_hdl;
362                 int dma_buf_fd;
363                 struct dma_buf *dma_buf;
364 #endif
365         u16 dsp_stx;
366         u16 dsp_sty;
367         u16 y_vir_stride;
368         u16 uv_vir_stride;
369         u32 y_addr;
370         u32 uv_addr;
371
372         u8  fbdc_en;
373         u8  fbdc_cor_en;
374         u8  fbdc_data_format;
375         u8  fbdc_dsp_width_ratio;
376         u8  fbdc_fmt_cfg;
377         u16 fbdc_mb_vir_width;
378         u16 fbdc_mb_vir_height;
379         u16 fbdc_mb_width;
380         u16 fbdc_mb_height;
381         u16 fbdc_mb_xst;
382         u16 fbdc_mb_yst;
383         u16 fbdc_num_tiles;
384         u16 fbdc_cmp_index_init;
385 };
386
387
388 struct rk_lcdc_win {
389         char name[5];
390         int id;
391         bool state;             /*on or off*/
392         bool last_state;                /*on or off*/
393         u32 pseudo_pal[16];
394         int z_order;            /*win sel layer*/
395         u8 fmt_10;
396         u8 colorspace;
397         u32 reserved;
398         u32 area_num;
399         u32 scale_yrgb_x;
400         u32 scale_yrgb_y;
401         u32 scale_cbcr_x;
402         u32 scale_cbcr_y;
403         bool support_3d;
404
405         u8 win_lb_mode;
406
407         u8 bic_coe_el;
408         u8 yrgb_hor_scl_mode;//h 01:scale up ;10:down
409         u8 yrgb_ver_scl_mode;//v 01:scale up ;10:down
410         u8 yrgb_hsd_mode;//h scale down mode
411         u8 yrgb_vsu_mode;//v scale up mode
412         u8 yrgb_vsd_mode;//v scale down mode
413         u8 cbr_hor_scl_mode;
414         u8 cbr_ver_scl_mode;
415         u8 cbr_hsd_mode;
416         u8 cbr_vsu_mode;
417         u8 cbr_vsd_mode;
418         u8 vsd_yrgb_gt4;
419         u8 vsd_yrgb_gt2;
420         u8 vsd_cbr_gt4;
421         u8 vsd_cbr_gt2;
422
423         u8 alpha_en;
424         u8 alpha_mode;
425         u16 g_alpha_val;
426         u32 color_key_val;
427         u8 csc_mode;
428         u8 xmirror;
429         u8 ymirror;
430
431         struct rk_lcdc_win_area area[RK_WIN_MAX_AREA];
432         struct rk_lcdc_post_cfg post_cfg;
433 };
434
435 struct rk_lcdc_driver;
436
437 struct rk_fb_trsm_ops {
438         int (*enable)(void);
439         int (*disable)(void);
440         int (*dsp_pwr_on) (void);
441         int (*dsp_pwr_off) (void);
442 };
443
444 struct rk_lcdc_drv_ops {
445         int (*open) (struct rk_lcdc_driver *dev_drv, int layer_id, bool open);
446         int (*win_direct_en)(struct rk_lcdc_driver *dev_drv, int win_id, int en);
447         int (*init_lcdc) (struct rk_lcdc_driver *dev_drv);
448         int (*ioctl) (struct rk_lcdc_driver *dev_drv, unsigned int cmd,
449                       unsigned long arg, int layer_id);
450         int (*suspend) (struct rk_lcdc_driver *dev_drv);
451         int (*resume) (struct rk_lcdc_driver *dev_drv);
452         int (*blank) (struct rk_lcdc_driver *dev_drv, int layer_id,
453                       int blank_mode);
454         int (*set_par) (struct rk_lcdc_driver *dev_drv, int layer_id);
455         int (*pan_display) (struct rk_lcdc_driver *dev_drv, int layer_id);
456         int (*direct_set_addr)(struct rk_lcdc_driver *drv, int win_id, u32 addr);
457         int (*lcdc_reg_update) (struct rk_lcdc_driver *dev_drv);
458         ssize_t(*get_disp_info) (struct rk_lcdc_driver *dev_drv, char *buf,
459                                   int layer_id);
460         int (*load_screen) (struct rk_lcdc_driver *dev_drv, bool initscreen);
461         int (*get_dspbuf_info) (struct rk_lcdc_driver *dev_drv,
462                                 u16 *xact, u16 *yact, int *format,
463                                 u32 *dsp_addr, int *ymirror);
464         int (*post_dspbuf)(struct rk_lcdc_driver *dev_drv, u32 rgb_mst,
465                            int format, u16 xact, u16 yact, u16 xvir,
466                            int ymirror);
467
468         int (*get_win_state) (struct rk_lcdc_driver *dev_drv, int layer_id, int area_id);
469         int (*ovl_mgr) (struct rk_lcdc_driver *dev_drv, int swap, bool set);    /*overlay manager*/
470         int (*fps_mgr) (struct rk_lcdc_driver *dev_drv, int fps, bool set);
471         int (*fb_get_win_id) (struct rk_lcdc_driver *dev_drv, const char *id);  /*find layer for fb*/
472         int (*fb_win_remap) (struct rk_lcdc_driver *dev_drv,
473                              u16 fb_win_map_order);
474         int (*set_dsp_lut) (struct rk_lcdc_driver *dev_drv, int *lut);
475         int (*set_cabc_lut)(struct rk_lcdc_driver *dev_drv, int *lut);
476         int (*set_hwc_lut) (struct rk_lcdc_driver *dev_drv, int *hwc_lut, int mode);
477         int (*read_dsp_lut) (struct rk_lcdc_driver *dev_drv, int *lut);
478         int (*lcdc_hdmi_process) (struct rk_lcdc_driver *dev_drv, int mode);    /*some lcdc need to some process in hdmi mode*/
479         int (*set_irq_to_cpu)(struct rk_lcdc_driver *dev_drv,int enable);
480         int (*poll_vblank) (struct rk_lcdc_driver *dev_drv);
481         int (*lcdc_rst) (struct rk_lcdc_driver *dev_drv);
482         int (*dpi_open) (struct rk_lcdc_driver *dev_drv, bool open);
483         int (*dpi_win_sel) (struct rk_lcdc_driver *dev_drv, int layer_id);
484         int (*dpi_status) (struct rk_lcdc_driver *dev_drv);
485         int (*get_dsp_addr)(struct rk_lcdc_driver *dev_drv, unsigned int dsp_addr[][4]);
486         int (*set_dsp_cabc) (struct rk_lcdc_driver *dev_drv, int mode, int calc, int up, int down, int global);
487         int (*set_dsp_bcsh_hue) (struct rk_lcdc_driver *dev_drv,int sin_hue, int cos_hue);
488         int (*set_dsp_bcsh_bcs)(struct rk_lcdc_driver *dev_drv,bcsh_bcs_mode mode,int value);
489         int (*get_dsp_bcsh_hue) (struct rk_lcdc_driver *dev_drv,bcsh_hue_mode mode);
490         int (*get_dsp_bcsh_bcs)(struct rk_lcdc_driver *dev_drv,bcsh_bcs_mode mode);
491         int (*open_bcsh)(struct rk_lcdc_driver *dev_drv, bool open);
492         int (*set_screen_scaler) (struct rk_lcdc_driver *dev_drv, struct rk_screen *screen, bool enable);
493         int (*dump_reg) (struct rk_lcdc_driver *dev_drv);
494         int (*mmu_en) (struct rk_lcdc_driver *dev_drv);
495         int (*cfg_done) (struct rk_lcdc_driver *dev_drv);
496         int (*set_overscan) (struct rk_lcdc_driver *dev_drv,
497                              struct overscan *overscan);
498         int (*dsp_black) (struct rk_lcdc_driver *dev_drv, int enable);
499         int (*backlight_close)(struct rk_lcdc_driver *dev_drv, int enable);
500         int (*area_support_num)(struct rk_lcdc_driver *dev_drv, unsigned int *area_support);
501         int (*extern_func)(struct rk_lcdc_driver *dev_drv, int cmd);
502         int (*wait_frame_start)(struct rk_lcdc_driver *dev_drv, int enable);
503 };
504
505 struct rk_fb_area_par {
506         u8  data_format;        /*layer data fmt*/
507         short ion_fd;
508         u32 phy_addr;
509         short acq_fence_fd;
510         u16  x_offset;
511         u16  y_offset;
512         u16 xpos;       /*start point in panel  --->LCDC_WINx_DSP_ST*/
513         u16 ypos;
514         u16 xsize;      /* display window width/height  -->LCDC_WINx_DSP_INFO*/
515         u16 ysize;
516         u16 xact;       /*origin display window size -->LCDC_WINx_ACT_INFO*/
517         u16 yact;
518         u16 xvir;       /*virtual width/height     -->LCDC_WINx_VIR*/
519         u16 yvir;
520         u8  fbdc_en;
521         u8  fbdc_cor_en;
522         u8  fbdc_data_format;
523         u16 reserved0;
524         u32 reserved1;
525 };
526
527
528 struct rk_fb_win_par {
529         u8  win_id;
530         u8  z_order;            /*win sel layer*/
531         u8  alpha_mode;
532         u16 g_alpha_val;
533         u8  mirror_en;
534         struct rk_fb_area_par area_par[RK_WIN_MAX_AREA];
535         u32 reserved0;
536 };
537
538 struct rk_fb_win_cfg_data {
539         u8  wait_fs;
540         short ret_fence_fd;
541         short rel_fence_fd[RK_MAX_BUF_NUM];
542         struct  rk_fb_win_par win_par[RK30_MAX_LAYER_SUPPORT];
543         struct  rk_lcdc_post_cfg post_cfg;
544 };
545
546 struct rk_fb_reg_area_data {
547         struct sync_fence *acq_fence;
548         u8 data_format;        /*layer data fmt*/
549         u8  index_buf;          /*judge if the buffer is index*/
550         u32 y_offset;           /*yuv/rgb offset  -->LCDC_WINx_YRGB_MSTx*/
551         u32 c_offset;           /*cb cr offset--->LCDC_WINx_CBR_MSTx*/
552         u32 y_vir_stride;
553         u32 uv_vir_stride;
554         u32 buff_len;
555         u16 xpos;               /*start point in panel  --->LCDC_WINx_DSP_ST*/
556         u16 ypos;
557         u16 xsize;              /* display window width/height  -->LCDC_WINx_DSP_INFO*/
558         u16 ysize;
559         u16 xact;               /*origin display window size -->LCDC_WINx_ACT_INFO*/
560         u16 yact;
561         u16 xvir;               /*virtual width/height     -->LCDC_WINx_VIR*/
562         u16 yvir;
563         u16 xoff;               /*mem offset*/
564         u16 yoff;
565         unsigned long smem_start;
566         unsigned long cbr_start;        /*Cbr memory start address*/
567         u32 line_length;        
568         struct ion_handle *ion_handle;
569 #ifdef  USE_ION_MMU
570         struct dma_buf *dma_buf;
571         struct dma_buf_attachment *attachment;
572         struct sg_table *sg_table;
573         dma_addr_t dma_addr;
574 #endif
575         u8  fbdc_en;
576         u8  fbdc_cor_en;
577         u8  fbdc_data_format;
578 };
579
580 struct rk_fb_reg_win_data {
581         int win_id;
582         int z_order;            /*win sel layer*/
583         u32 area_num;           /*maybe two region have the same dma buff,*/
584         u32 area_buf_num;     /*so area_num  maybe not equal to area_buf_num*/
585         u8 alpha_en;
586         u8 alpha_mode;
587         u16 g_alpha_val;
588         u8  mirror_en;
589         u8 colorspace;
590
591         struct rk_fb_reg_area_data reg_area_data[RK_WIN_MAX_AREA];
592 };
593
594 struct rk_fb_reg_data {
595         struct list_head list;
596         int    win_num;
597         int    buf_num;
598         int    acq_num;
599         struct rk_fb_reg_win_data reg_win_data[RK30_MAX_LAYER_SUPPORT];
600         struct rk_lcdc_post_cfg post_cfg;
601 };
602
603 struct rk_lcdc_driver {
604         char name[6];
605         int  id;
606         int  prop;
607         struct device *dev;
608         u32 version;
609
610         struct rk_lcdc_win *win[RK_MAX_FB_SUPPORT];
611         int lcdc_win_num;
612         int num_buf;            //the num_of buffer
613         int atv_layer_cnt;
614         int fb_index_base;      //the first fb index of the lcdc device
615         struct rk_screen *screen0;      //some platform have only one lcdc,but extend
616         struct rk_screen *screen1;      //two display devices for dual display,such as rk2918,rk2928
617         struct rk_screen *cur_screen;   //screen0 is primary screen ,like lcd panel,screen1 is  extend screen,like hdmi
618         u32 pixclock;
619         u16 rotate_mode;
620         u16 cabc_mode;
621         u16 overlay_mode;
622         u16 output_color;
623
624         u16  fb_win_map;
625         char fb0_win_id;
626         char fb1_win_id;
627         char fb2_win_id;
628         char fb3_win_id;
629         char fb4_win_id;
630         
631         char mmu_dts_name[40];
632         struct device *mmu_dev;
633         int iommu_enabled;
634
635         struct rk_fb_reg_area_data reg_area_data;
636         /*
637          * front_regs means this config is scaning on the devices.
638          */
639         struct rk_fb_reg_data *front_regs;
640         struct mutex front_lock;
641
642         struct mutex fb_win_id_mutex;
643         struct mutex win_config;
644
645         struct mutex switch_screen; /*for switch screen*/
646         struct completion frame_done;   /*sync for pan_display,whe we set a new
647                                           frame address to lcdc register,we must
648                                           make sure the frame begain to display*/
649         spinlock_t cpl_lock;    /*lock for completion  frame done */
650         int first_frame;
651         struct rk_fb_vsync vsync_info;
652         struct rk_fb_frame_time frame_time;
653         int wait_fs;            /*wait for new frame start in kernel */
654         struct sw_sync_timeline *timeline;
655         int                     timeline_max;
656         int                     suspend_flag;
657         int standby;
658         struct list_head        update_regs_list;
659         struct list_head        saved_list;
660         struct mutex            update_regs_list_lock;
661         struct kthread_worker   update_regs_worker;
662         struct task_struct      *update_regs_thread;
663         struct kthread_work     update_regs_work;
664         wait_queue_head_t       update_regs_wait;
665
666         struct mutex            output_lock;
667         struct rk29fb_info *screen_ctr_info;
668         struct list_head pwrlist_head;
669         struct rk_lcdc_drv_ops *ops;
670         struct rk_fb_trsm_ops *trsm_ops;
671 #ifdef CONFIG_DRM_ROCKCHIP
672         void (*irq_call_back)(struct rk_lcdc_driver *driver);
673 #endif
674         struct overscan overscan;
675         struct rk_lcdc_bcsh bcsh;
676         int *hwc_lut;
677         int uboot_logo;
678         int bcsh_init_status;
679         bool cabc_pwm_pol;
680         u8  reserved_fb;
681         /*1:hdmi switch uncomplete,0:complete*/
682         bool hdmi_switch;
683         void *trace_buf;
684         struct rk_fb_win_cfg_data tmp_win_cfg[DUMP_FRAME_NUM];
685         struct rk_fb_reg_data tmp_regs[DUMP_FRAME_NUM];
686         unsigned int area_support[RK30_MAX_LAYER_SUPPORT];
687 };
688
689 struct rk_fb_par {
690         int id;
691         u32 state;
692
693         unsigned long fb_phy_base;      /* Start of fb address (physical address) */
694         char __iomem *fb_virt_base;     /* Start of fb address (virt address) */
695         u32 fb_size;
696         struct rk_lcdc_driver *lcdc_drv;
697
698 #if defined(CONFIG_ION_ROCKCHIP)
699         struct ion_handle *ion_hdl;
700 #endif
701         u32 reserved[2];
702 };
703
704 /*disp_mode: dual display mode
705 *               NO_DUAL,no dual display,
706                 ONE_DUAL,use one lcdc + rk61x for dual display
707                 DUAL,use 2 lcdcs for dual display
708   num_fb:       the total number of fb
709   num_lcdc:    the total number of lcdc
710 */
711
712 struct rk_fb {
713         int disp_mode;
714         int disp_policy;
715         struct rk29fb_info *mach_info;
716         struct fb_info *fb[RK_MAX_FB_SUPPORT*2];
717         int num_fb;
718         struct rk_lcdc_driver *lcdc_dev_drv[RK30_MAX_LCDC_SUPPORT];
719         int num_lcdc;
720
721 #if defined(CONFIG_ION_ROCKCHIP)
722        struct ion_client *ion_client;
723 #endif
724 };
725
726 extern int rk_fb_trsm_ops_register(struct rk_fb_trsm_ops *ops, int type);
727 extern struct rk_fb_trsm_ops *rk_fb_trsm_ops_get(int type);
728 extern int rk_fb_register(struct rk_lcdc_driver *dev_drv,
729                                 struct rk_lcdc_win *win, int id);
730 extern int rk_fb_unregister(struct rk_lcdc_driver *dev_drv);
731 extern struct rk_lcdc_driver *rk_get_lcdc_drv(char *name);
732 extern int rk_fb_get_extern_screen(struct rk_screen *screen);
733 extern int rk_fb_get_prmry_screen( struct rk_screen *screen);
734 extern int rk_fb_set_prmry_screen(struct rk_screen *screen);
735 extern u32 rk_fb_get_prmry_screen_pixclock(void);
736 extern int rk_disp_pwr_ctr_parse_dt(struct rk_lcdc_driver *dev_drv);
737 extern int rk_disp_pwr_enable(struct rk_lcdc_driver *dev_drv);
738 extern int rk_disp_pwr_disable(struct rk_lcdc_driver *dev_drv);
739 extern bool is_prmry_rk_lcdc_registered(void);
740 extern int rk_fb_prase_timing_dt(struct device_node *np,
741                 struct rk_screen *screen);
742 extern int rk_disp_prase_timing_dt(struct rk_lcdc_driver *dev_drv);
743
744 extern int rk_fb_dpi_open(bool open);
745 extern int rk_fb_dpi_layer_sel(int layer_id);
746 extern int rk_fb_dpi_status(void);
747
748 extern int rk_fb_switch_screen(struct rk_screen *screen, int enable, int lcdc_id);
749 extern int rk_fb_disp_scale(u8 scale_x, u8 scale_y, u8 lcdc_id);
750 extern int rkfb_create_sysfs(struct fb_info *fbi);
751 extern char *get_format_string(enum data_format, char *fmt);
752 extern int support_uboot_display(void);
753 extern int  rk_fb_calc_fps(struct rk_screen *screen, u32 pixclock);
754 extern int rk_get_real_fps(int time);
755 extern struct device *rk_fb_get_sysmmu_device_by_compatible(const char *compt);
756 extern void rk_fb_platform_set_sysmmu(struct device *sysmmu,
757                                       struct device *dev);
758 int rk_fb_get_display_policy(void);
759 int rk_fb_pixel_width(int data_format);
760 void trace_buffer_dump(struct device *dev,
761                               struct rk_lcdc_driver *dev_drv);
762 extern int rockchip_get_screen_type(void);
763 #endif