llvm-mc/AsmParser: Define match classes in the .td file.
[oota-llvm.git] / include / llvm / Target / Target.td
1 //===- Target.td - Target Independent TableGen interface ---*- tablegen -*-===//
2 // 
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 // 
8 //===----------------------------------------------------------------------===//
9 //
10 // This file defines the target-independent interfaces which should be
11 // implemented by each target which is using a TableGen based code generator.
12 //
13 //===----------------------------------------------------------------------===//
14
15 // Include all information about LLVM intrinsics.
16 include "llvm/Intrinsics.td"
17
18 //===----------------------------------------------------------------------===//
19 // Register file description - These classes are used to fill in the target
20 // description classes.
21
22 class RegisterClass; // Forward def
23
24 // Register - You should define one instance of this class for each register
25 // in the target machine.  String n will become the "name" of the register.
26 class Register<string n> {
27   string Namespace = "";
28   string AsmName = n;
29
30   // SpillSize - If this value is set to a non-zero value, it is the size in
31   // bits of the spill slot required to hold this register.  If this value is
32   // set to zero, the information is inferred from any register classes the
33   // register belongs to.
34   int SpillSize = 0;
35
36   // SpillAlignment - This value is used to specify the alignment required for
37   // spilling the register.  Like SpillSize, this should only be explicitly
38   // specified if the register is not in a register class.
39   int SpillAlignment = 0;
40
41   // Aliases - A list of registers that this register overlaps with.  A read or
42   // modification of this register can potentially read or modify the aliased
43   // registers.
44   list<Register> Aliases = [];
45   
46   // SubRegs - A list of registers that are parts of this register. Note these
47   // are "immediate" sub-registers and the registers within the list do not
48   // themselves overlap. e.g. For X86, EAX's SubRegs list contains only [AX],
49   // not [AX, AH, AL].
50   list<Register> SubRegs = [];
51
52   // DwarfNumbers - Numbers used internally by gcc/gdb to identify the register.
53   // These values can be determined by locating the <target>.h file in the
54   // directory llvmgcc/gcc/config/<target>/ and looking for REGISTER_NAMES.  The
55   // order of these names correspond to the enumeration used by gcc.  A value of
56   // -1 indicates that the gcc number is undefined and -2 that register number
57   // is invalid for this mode/flavour.
58   list<int> DwarfNumbers = [];
59 }
60
61 // RegisterWithSubRegs - This can be used to define instances of Register which
62 // need to specify sub-registers.
63 // List "subregs" specifies which registers are sub-registers to this one. This
64 // is used to populate the SubRegs and AliasSet fields of TargetRegisterDesc.
65 // This allows the code generator to be careful not to put two values with 
66 // overlapping live ranges into registers which alias.
67 class RegisterWithSubRegs<string n, list<Register> subregs> : Register<n> {
68   let SubRegs = subregs;
69 }
70
71 // SubRegSet - This can be used to define a specific mapping of registers to
72 // indices, for use as named subregs of a particular physical register.  Each
73 // register in 'subregs' becomes an addressable subregister at index 'n' of the
74 // corresponding register in 'regs'.
75 class SubRegSet<int n, list<Register> regs, list<Register> subregs> {
76   int index = n;
77   
78   list<Register> From = regs;
79   list<Register> To = subregs;
80 }
81
82 // RegisterClass - Now that all of the registers are defined, and aliases
83 // between registers are defined, specify which registers belong to which
84 // register classes.  This also defines the default allocation order of
85 // registers by register allocators.
86 //
87 class RegisterClass<string namespace, list<ValueType> regTypes, int alignment,
88                     list<Register> regList> {
89   string Namespace = namespace;
90
91   // RegType - Specify the list ValueType of the registers in this register
92   // class.  Note that all registers in a register class must have the same
93   // ValueTypes.  This is a list because some targets permit storing different 
94   // types in same register, for example vector values with 128-bit total size,
95   // but different count/size of items, like SSE on x86.
96   //
97   list<ValueType> RegTypes = regTypes;
98
99   // Size - Specify the spill size in bits of the registers.  A default value of
100   // zero lets tablgen pick an appropriate size.
101   int Size = 0;
102
103   // Alignment - Specify the alignment required of the registers when they are
104   // stored or loaded to memory.
105   //
106   int Alignment = alignment;
107
108   // CopyCost - This value is used to specify the cost of copying a value
109   // between two registers in this register class. The default value is one
110   // meaning it takes a single instruction to perform the copying. A negative
111   // value means copying is extremely expensive or impossible.
112   int CopyCost = 1;
113
114   // MemberList - Specify which registers are in this class.  If the
115   // allocation_order_* method are not specified, this also defines the order of
116   // allocation used by the register allocator.
117   //
118   list<Register> MemberList = regList;
119   
120   // SubClassList - Specify which register classes correspond to subregisters
121   // of this class. The order should be by subregister set index.
122   list<RegisterClass> SubRegClassList = [];
123
124   // MethodProtos/MethodBodies - These members can be used to insert arbitrary
125   // code into a generated register class.   The normal usage of this is to 
126   // overload virtual methods.
127   code MethodProtos = [{}];
128   code MethodBodies = [{}];
129 }
130
131
132 //===----------------------------------------------------------------------===//
133 // DwarfRegNum - This class provides a mapping of the llvm register enumeration
134 // to the register numbering used by gcc and gdb.  These values are used by a
135 // debug information writer (ex. DwarfWriter) to describe where values may be
136 // located during execution.
137 class DwarfRegNum<list<int> Numbers> {
138   // DwarfNumbers - Numbers used internally by gcc/gdb to identify the register.
139   // These values can be determined by locating the <target>.h file in the
140   // directory llvmgcc/gcc/config/<target>/ and looking for REGISTER_NAMES.  The
141   // order of these names correspond to the enumeration used by gcc.  A value of
142   // -1 indicates that the gcc number is undefined and -2 that register number is 
143   // invalid for this mode/flavour.
144   list<int> DwarfNumbers = Numbers;
145 }
146
147 //===----------------------------------------------------------------------===//
148 // Pull in the common support for scheduling
149 //
150 include "llvm/Target/TargetSchedule.td"
151
152 class Predicate; // Forward def
153
154 //===----------------------------------------------------------------------===//
155 // Instruction set description - These classes correspond to the C++ classes in
156 // the Target/TargetInstrInfo.h file.
157 //
158 class Instruction {
159   string Namespace = "";
160
161   dag OutOperandList;       // An dag containing the MI def operand list.
162   dag InOperandList;        // An dag containing the MI use operand list.
163   string AsmString = "";    // The .s format to print the instruction with.
164
165   // Pattern - Set to the DAG pattern for this instruction, if we know of one,
166   // otherwise, uninitialized.
167   list<dag> Pattern;
168
169   // The follow state will eventually be inferred automatically from the
170   // instruction pattern.
171
172   list<Register> Uses = []; // Default to using no non-operand registers
173   list<Register> Defs = []; // Default to modifying no non-operand registers
174
175   // Predicates - List of predicates which will be turned into isel matching
176   // code.
177   list<Predicate> Predicates = [];
178
179   // Code size.
180   int CodeSize = 0;
181
182   // Added complexity passed onto matching pattern.
183   int AddedComplexity  = 0;
184
185   // These bits capture information about the high-level semantics of the
186   // instruction.
187   bit isReturn     = 0;     // Is this instruction a return instruction?
188   bit isBranch     = 0;     // Is this instruction a branch instruction?
189   bit isIndirectBranch = 0; // Is this instruction an indirect branch?
190   bit isBarrier    = 0;     // Can control flow fall through this instruction?
191   bit isCall       = 0;     // Is this instruction a call instruction?
192   bit canFoldAsLoad = 0;    // Can this be folded as a simple memory operand?
193   bit mayLoad      = 0;     // Is it possible for this inst to read memory?
194   bit mayStore     = 0;     // Is it possible for this inst to write memory?
195   bit isTwoAddress = 0;     // Is this a two address instruction?
196   bit isConvertibleToThreeAddress = 0;  // Can this 2-addr instruction promote?
197   bit isCommutable = 0;     // Is this 3 operand instruction commutable?
198   bit isTerminator = 0;     // Is this part of the terminator for a basic block?
199   bit isReMaterializable = 0; // Is this instruction re-materializable?
200   bit isPredicable = 0;     // Is this instruction predicable?
201   bit hasDelaySlot = 0;     // Does this instruction have an delay slot?
202   bit usesCustomDAGSchedInserter = 0; // Pseudo instr needing special help.
203   bit hasCtrlDep   = 0;     // Does this instruction r/w ctrl-flow chains?
204   bit isNotDuplicable = 0;  // Is it unsafe to duplicate this instruction?
205   bit isAsCheapAsAMove = 0; // As cheap (or cheaper) than a move instruction.
206
207   // Side effect flags - When set, the flags have these meanings:
208   //
209   //  hasSideEffects - The instruction has side effects that are not
210   //    captured by any operands of the instruction or other flags.
211   //
212   //  mayHaveSideEffects  - Some instances of the instruction can have side
213   //    effects. The virtual method "isReallySideEffectFree" is called to
214   //    determine this. Load instructions are an example of where this is
215   //    useful. In general, loads always have side effects. However, loads from
216   //    constant pools don't. Individual back ends make this determination.
217   //
218   //  neverHasSideEffects - Set on an instruction with no pattern if it has no
219   //    side effects.
220   bit hasSideEffects = 0;
221   bit mayHaveSideEffects = 0;
222   bit neverHasSideEffects = 0;
223
224   InstrItinClass Itinerary = NoItinerary;// Execution steps used for scheduling.
225
226   string Constraints = "";  // OperandConstraint, e.g. $src = $dst.
227   
228   /// DisableEncoding - List of operand names (e.g. "$op1,$op2") that should not
229   /// be encoded into the output machineinstr.
230   string DisableEncoding = "";
231 }
232
233 /// Predicates - These are extra conditionals which are turned into instruction
234 /// selector matching code. Currently each predicate is just a string.
235 class Predicate<string cond> {
236   string CondString = cond;
237 }
238
239 /// NoHonorSignDependentRounding - This predicate is true if support for
240 /// sign-dependent-rounding is not enabled.
241 def NoHonorSignDependentRounding
242  : Predicate<"!HonorSignDependentRoundingFPMath()">;
243
244 class Requires<list<Predicate> preds> {
245   list<Predicate> Predicates = preds;
246 }
247
248 /// ops definition - This is just a simple marker used to identify the operands
249 /// list for an instruction. outs and ins are identical both syntatically and
250 /// semantically, they are used to define def operands and use operands to
251 /// improve readibility. This should be used like this:
252 ///     (outs R32:$dst), (ins R32:$src1, R32:$src2) or something similar.
253 def ops;
254 def outs;
255 def ins;
256
257 /// variable_ops definition - Mark this instruction as taking a variable number
258 /// of operands.
259 def variable_ops;
260
261
262 /// PointerLikeRegClass - Values that are designed to have pointer width are
263 /// derived from this.  TableGen treats the register class as having a symbolic
264 /// type that it doesn't know, and resolves the actual regclass to use by using
265 /// the TargetRegisterInfo::getPointerRegClass() hook at codegen time.
266 class PointerLikeRegClass<int Kind> {
267   int RegClassKind = Kind;
268 }
269
270
271 /// ptr_rc definition - Mark this operand as being a pointer value whose
272 /// register class is resolved dynamically via a callback to TargetInstrInfo.
273 /// FIXME: We should probably change this to a class which contain a list of
274 /// flags. But currently we have but one flag.
275 def ptr_rc : PointerLikeRegClass<0>;
276
277 /// unknown definition - Mark this operand as being of unknown type, causing
278 /// it to be resolved by inference in the context it is used.
279 def unknown;
280
281 /// Operand Types - These provide the built-in operand types that may be used
282 /// by a target.  Targets can optionally provide their own operand types as
283 /// needed, though this should not be needed for RISC targets.
284 class Operand<ValueType ty> {
285   ValueType Type = ty;
286   string PrintMethod = "printOperand";
287   string AsmOperandLowerMethod = ?;
288   dag MIOperandInfo = (ops);
289
290   // ParserMatchClass - The "match class" that operands of this type fit
291   // in. Match classes are used to define the order in which instructions are
292   // match, to ensure that which instructions gets matched is deterministic.
293   string ParserMatchClass = "Imm";
294
295   // ParserMatchSuperClass - The enclosing super class for this operand (if
296   // any). This operand *must* be a subset of the valid operands for the super
297   // class; i.e., the match predicate for this super class must return true
298   // for all instances of this class.
299   string ParserMatchSuperClass = ?;
300 }
301
302 def i1imm  : Operand<i1>;
303 def i8imm  : Operand<i8>;
304 def i16imm : Operand<i16>;
305 def i32imm : Operand<i32>;
306 def i64imm : Operand<i64>;
307
308 def f32imm : Operand<f32>;
309 def f64imm : Operand<f64>;
310
311 /// zero_reg definition - Special node to stand for the zero register.
312 ///
313 def zero_reg;
314
315 /// PredicateOperand - This can be used to define a predicate operand for an
316 /// instruction.  OpTypes specifies the MIOperandInfo for the operand, and
317 /// AlwaysVal specifies the value of this predicate when set to "always
318 /// execute".
319 class PredicateOperand<ValueType ty, dag OpTypes, dag AlwaysVal>
320   : Operand<ty> {
321   let MIOperandInfo = OpTypes;
322   dag DefaultOps = AlwaysVal;
323 }
324
325 /// OptionalDefOperand - This is used to define a optional definition operand
326 /// for an instruction. DefaultOps is the register the operand represents if
327 /// none is supplied, e.g. zero_reg.
328 class OptionalDefOperand<ValueType ty, dag OpTypes, dag defaultops>
329   : Operand<ty> {
330   let MIOperandInfo = OpTypes;
331   dag DefaultOps = defaultops;
332 }
333
334
335 // InstrInfo - This class should only be instantiated once to provide parameters
336 // which are global to the the target machine.
337 //
338 class InstrInfo {
339   // If the target wants to associate some target-specific information with each
340   // instruction, it should provide these two lists to indicate how to assemble
341   // the target specific information into the 32 bits available.
342   //
343   list<string> TSFlagsFields = [];
344   list<int>    TSFlagsShifts = [];
345
346   // Target can specify its instructions in either big or little-endian formats.
347   // For instance, while both Sparc and PowerPC are big-endian platforms, the
348   // Sparc manual specifies its instructions in the format [31..0] (big), while
349   // PowerPC specifies them using the format [0..31] (little).
350   bit isLittleEndianEncoding = 0;
351 }
352
353 // Standard Instructions.
354 def PHI : Instruction {
355   let OutOperandList = (ops);
356   let InOperandList = (ops variable_ops);
357   let AsmString = "PHINODE";
358   let Namespace = "TargetInstrInfo";
359 }
360 def INLINEASM : Instruction {
361   let OutOperandList = (ops);
362   let InOperandList = (ops variable_ops);
363   let AsmString = "";
364   let Namespace = "TargetInstrInfo";
365 }
366 def DBG_LABEL : Instruction {
367   let OutOperandList = (ops);
368   let InOperandList = (ops i32imm:$id);
369   let AsmString = "";
370   let Namespace = "TargetInstrInfo";
371   let hasCtrlDep = 1;
372 }
373 def EH_LABEL : Instruction {
374   let OutOperandList = (ops);
375   let InOperandList = (ops i32imm:$id);
376   let AsmString = "";
377   let Namespace = "TargetInstrInfo";
378   let hasCtrlDep = 1;
379 }
380 def GC_LABEL : Instruction {
381   let OutOperandList = (ops);
382   let InOperandList = (ops i32imm:$id);
383   let AsmString = "";
384   let Namespace = "TargetInstrInfo";
385   let hasCtrlDep = 1;
386 }
387 def DECLARE : Instruction {
388   let OutOperandList = (ops);
389   let InOperandList = (ops variable_ops);
390   let AsmString = "";
391   let Namespace = "TargetInstrInfo";
392   let hasCtrlDep = 1;
393 }
394 def EXTRACT_SUBREG : Instruction {
395   let OutOperandList = (ops unknown:$dst);
396   let InOperandList = (ops unknown:$supersrc, i32imm:$subidx);
397   let AsmString = "";
398   let Namespace = "TargetInstrInfo";
399   let neverHasSideEffects = 1;
400 }
401 def INSERT_SUBREG : Instruction {
402   let OutOperandList = (ops unknown:$dst);
403   let InOperandList = (ops unknown:$supersrc, unknown:$subsrc, i32imm:$subidx);
404   let AsmString = "";
405   let Namespace = "TargetInstrInfo";
406   let neverHasSideEffects = 1;
407   let Constraints = "$supersrc = $dst";
408 }
409 def IMPLICIT_DEF : Instruction {
410   let OutOperandList = (ops unknown:$dst);
411   let InOperandList = (ops);
412   let AsmString = "";
413   let Namespace = "TargetInstrInfo";
414   let neverHasSideEffects = 1;
415   let isReMaterializable = 1;
416   let isAsCheapAsAMove = 1;
417 }
418 def SUBREG_TO_REG : Instruction {
419   let OutOperandList = (ops unknown:$dst);
420   let InOperandList = (ops unknown:$implsrc, unknown:$subsrc, i32imm:$subidx);
421   let AsmString = "";
422   let Namespace = "TargetInstrInfo";
423   let neverHasSideEffects = 1;
424 }
425 def COPY_TO_REGCLASS : Instruction {
426   let OutOperandList = (ops unknown:$dst);
427   let InOperandList = (ops unknown:$src, i32imm:$regclass);
428   let AsmString = "";
429   let Namespace = "TargetInstrInfo";
430   let neverHasSideEffects = 1;
431   let isAsCheapAsAMove = 1;
432 }
433
434 //===----------------------------------------------------------------------===//
435 // AsmParser - This class can be implemented by targets that wish to implement 
436 // .s file parsing.
437 //
438 // Subtargets can have multiple different assembly parsers (e.g. AT&T vs Intel 
439 // syntax on X86 for example).
440 //
441 class AsmParser {
442   // AsmParserClassName - This specifies the suffix to use for the asmparser
443   // class.  Generated AsmParser classes are always prefixed with the target
444   // name.
445   string AsmParserClassName  = "AsmParser";
446  
447   // Variant - AsmParsers can be of multiple different variants.  Variants are
448   // used to support targets that need to parser multiple formats for the 
449   // assembly language.
450   int Variant = 0;
451 }
452 def DefaultAsmParser : AsmParser;
453
454
455 //===----------------------------------------------------------------------===//
456 // AsmWriter - This class can be implemented by targets that need to customize
457 // the format of the .s file writer.
458 //
459 // Subtargets can have multiple different asmwriters (e.g. AT&T vs Intel syntax
460 // on X86 for example).
461 //
462 class AsmWriter {
463   // AsmWriterClassName - This specifies the suffix to use for the asmwriter
464   // class.  Generated AsmWriter classes are always prefixed with the target
465   // name.
466   string AsmWriterClassName  = "AsmPrinter";
467
468   // InstFormatName - AsmWriters can specify the name of the format string to
469   // print instructions with.
470   string InstFormatName = "AsmString";
471
472   // Variant - AsmWriters can be of multiple different variants.  Variants are
473   // used to support targets that need to emit assembly code in ways that are
474   // mostly the same for different targets, but have minor differences in
475   // syntax.  If the asmstring contains {|} characters in them, this integer
476   // will specify which alternative to use.  For example "{x|y|z}" with Variant
477   // == 1, will expand to "y".
478   int Variant = 0;
479   
480   
481   // FirstOperandColumn/OperandSpacing - If the assembler syntax uses a columnar
482   // layout, the asmwriter can actually generate output in this columns (in
483   // verbose-asm mode).  These two values indicate the width of the first column
484   // (the "opcode" area) and the width to reserve for subsequent operands.  When
485   // verbose asm mode is enabled, operands will be indented to respect this.
486   int FirstOperandColumn = -1;
487   
488   // OperandSpacing - Space between operand columns.
489   int OperandSpacing = -1;
490 }
491 def DefaultAsmWriter : AsmWriter;
492
493
494 //===----------------------------------------------------------------------===//
495 // Target - This class contains the "global" target information
496 //
497 class Target {
498   // InstructionSet - Instruction set description for this target.
499   InstrInfo InstructionSet;
500
501   // AssemblyParsers - The AsmParser instances available for this target.
502   list<AsmParser> AssemblyParsers = [DefaultAsmParser];
503
504   // AssemblyWriters - The AsmWriter instances available for this target.
505   list<AsmWriter> AssemblyWriters = [DefaultAsmWriter];
506 }
507
508 //===----------------------------------------------------------------------===//
509 // SubtargetFeature - A characteristic of the chip set.
510 //
511 class SubtargetFeature<string n, string a,  string v, string d,
512                        list<SubtargetFeature> i = []> {
513   // Name - Feature name.  Used by command line (-mattr=) to determine the
514   // appropriate target chip.
515   //
516   string Name = n;
517   
518   // Attribute - Attribute to be set by feature.
519   //
520   string Attribute = a;
521   
522   // Value - Value the attribute to be set to by feature.
523   //
524   string Value = v;
525   
526   // Desc - Feature description.  Used by command line (-mattr=) to display help
527   // information.
528   //
529   string Desc = d;
530
531   // Implies - Features that this feature implies are present. If one of those
532   // features isn't set, then this one shouldn't be set either.
533   //
534   list<SubtargetFeature> Implies = i;
535 }
536
537 //===----------------------------------------------------------------------===//
538 // Processor chip sets - These values represent each of the chip sets supported
539 // by the scheduler.  Each Processor definition requires corresponding
540 // instruction itineraries.
541 //
542 class Processor<string n, ProcessorItineraries pi, list<SubtargetFeature> f> {
543   // Name - Chip set name.  Used by command line (-mcpu=) to determine the
544   // appropriate target chip.
545   //
546   string Name = n;
547   
548   // ProcItin - The scheduling information for the target processor.
549   //
550   ProcessorItineraries ProcItin = pi;
551   
552   // Features - list of 
553   list<SubtargetFeature> Features = f;
554 }
555
556 //===----------------------------------------------------------------------===//
557 // Pull in the common support for calling conventions.
558 //
559 include "llvm/Target/TargetCallingConv.td"
560
561 //===----------------------------------------------------------------------===//
562 // Pull in the common support for DAG isel generation.
563 //
564 include "llvm/Target/TargetSelectionDAG.td"