- Avoid using floating point stores to implement memset unless the value is zero.
[oota-llvm.git] / include / llvm / Target / TargetLowering.h
1 //===-- llvm/Target/TargetLowering.h - Target Lowering Info -----*- C++ -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file describes how to lower LLVM code to machine code.  This has two
11 // main components:
12 //
13 //  1. Which ValueTypes are natively supported by the target.
14 //  2. Which operations are supported for supported ValueTypes.
15 //  3. Cost thresholds for alternative implementations of certain operations.
16 //
17 // In addition it has a few other components, like information about FP
18 // immediates.
19 //
20 //===----------------------------------------------------------------------===//
21
22 #ifndef LLVM_TARGET_TARGETLOWERING_H
23 #define LLVM_TARGET_TARGETLOWERING_H
24
25 #include "llvm/CallingConv.h"
26 #include "llvm/InlineAsm.h"
27 #include "llvm/CodeGen/SelectionDAGNodes.h"
28 #include "llvm/CodeGen/RuntimeLibcalls.h"
29 #include "llvm/ADT/APFloat.h"
30 #include "llvm/ADT/DenseMap.h"
31 #include "llvm/ADT/SmallSet.h"
32 #include "llvm/ADT/SmallVector.h"
33 #include "llvm/ADT/STLExtras.h"
34 #include "llvm/Support/DebugLoc.h"
35 #include "llvm/Target/TargetMachine.h"
36 #include <climits>
37 #include <map>
38 #include <vector>
39
40 namespace llvm {
41   class AllocaInst;
42   class CallInst;
43   class Function;
44   class FastISel;
45   class MachineBasicBlock;
46   class MachineFunction;
47   class MachineFrameInfo;
48   class MachineInstr;
49   class MachineJumpTableInfo;
50   class MachineModuleInfo;
51   class MCContext;
52   class MCExpr;
53   class DwarfWriter;
54   class SDNode;
55   class SDValue;
56   class SelectionDAG;
57   class TargetData;
58   class TargetMachine;
59   class TargetRegisterClass;
60   class TargetSubtarget;
61   class TargetLoweringObjectFile;
62   class Value;
63
64   // FIXME: should this be here?
65   namespace TLSModel {
66     enum Model {
67       GeneralDynamic,
68       LocalDynamic,
69       InitialExec,
70       LocalExec
71     };
72   }
73   TLSModel::Model getTLSModel(const GlobalValue *GV, Reloc::Model reloc);
74
75
76 //===----------------------------------------------------------------------===//
77 /// TargetLowering - This class defines information used to lower LLVM code to
78 /// legal SelectionDAG operators that the target instruction selector can accept
79 /// natively.
80 ///
81 /// This class also defines callbacks that targets must implement to lower
82 /// target-specific constructs to SelectionDAG operators.
83 ///
84 class TargetLowering {
85   TargetLowering(const TargetLowering&);  // DO NOT IMPLEMENT
86   void operator=(const TargetLowering&);  // DO NOT IMPLEMENT
87 public:
88   /// LegalizeAction - This enum indicates whether operations are valid for a
89   /// target, and if not, what action should be used to make them valid.
90   enum LegalizeAction {
91     Legal,      // The target natively supports this operation.
92     Promote,    // This operation should be executed in a larger type.
93     Expand,     // Try to expand this to other ops, otherwise use a libcall.
94     Custom      // Use the LowerOperation hook to implement custom lowering.
95   };
96
97   enum BooleanContent { // How the target represents true/false values.
98     UndefinedBooleanContent,    // Only bit 0 counts, the rest can hold garbage.
99     ZeroOrOneBooleanContent,        // All bits zero except for bit 0.
100     ZeroOrNegativeOneBooleanContent // All bits equal to bit 0.
101   };
102
103   enum SchedPreference {
104     SchedulingForLatency,          // Scheduling for shortest total latency.
105     SchedulingForRegPressure       // Scheduling for lowest register pressure.
106   };
107
108   /// NOTE: The constructor takes ownership of TLOF.
109   explicit TargetLowering(TargetMachine &TM, TargetLoweringObjectFile *TLOF);
110   virtual ~TargetLowering();
111
112   TargetMachine &getTargetMachine() const { return TM; }
113   const TargetData *getTargetData() const { return TD; }
114   TargetLoweringObjectFile &getObjFileLowering() const { return TLOF; }
115
116   bool isBigEndian() const { return !IsLittleEndian; }
117   bool isLittleEndian() const { return IsLittleEndian; }
118   MVT getPointerTy() const { return PointerTy; }
119   MVT getShiftAmountTy() const { return ShiftAmountTy; }
120
121   /// isSelectExpensive - Return true if the select operation is expensive for
122   /// this target.
123   bool isSelectExpensive() const { return SelectIsExpensive; }
124   
125   /// isIntDivCheap() - Return true if integer divide is usually cheaper than
126   /// a sequence of several shifts, adds, and multiplies for this target.
127   bool isIntDivCheap() const { return IntDivIsCheap; }
128
129   /// isPow2DivCheap() - Return true if pow2 div is cheaper than a chain of
130   /// srl/add/sra.
131   bool isPow2DivCheap() const { return Pow2DivIsCheap; }
132
133   /// getSetCCResultType - Return the ValueType of the result of SETCC
134   /// operations.  Also used to obtain the target's preferred type for
135   /// the condition operand of SELECT and BRCOND nodes.  In the case of
136   /// BRCOND the argument passed is MVT::Other since there are no other
137   /// operands to get a type hint from.
138   virtual
139   MVT::SimpleValueType getSetCCResultType(EVT VT) const;
140
141   /// getCmpLibcallReturnType - Return the ValueType for comparison 
142   /// libcalls. Comparions libcalls include floating point comparion calls,
143   /// and Ordered/Unordered check calls on floating point numbers.
144   virtual 
145   MVT::SimpleValueType getCmpLibcallReturnType() const;
146
147   /// getBooleanContents - For targets without i1 registers, this gives the
148   /// nature of the high-bits of boolean values held in types wider than i1.
149   /// "Boolean values" are special true/false values produced by nodes like
150   /// SETCC and consumed (as the condition) by nodes like SELECT and BRCOND.
151   /// Not to be confused with general values promoted from i1.
152   BooleanContent getBooleanContents() const { return BooleanContents;}
153
154   /// getSchedulingPreference - Return target scheduling preference.
155   SchedPreference getSchedulingPreference() const {
156     return SchedPreferenceInfo;
157   }
158
159   /// getRegClassFor - Return the register class that should be used for the
160   /// specified value type.  This may only be called on legal types.
161   TargetRegisterClass *getRegClassFor(EVT VT) const {
162     assert(VT.isSimple() && "getRegClassFor called on illegal type!");
163     TargetRegisterClass *RC = RegClassForVT[VT.getSimpleVT().SimpleTy];
164     assert(RC && "This value type is not natively supported!");
165     return RC;
166   }
167
168   /// isTypeLegal - Return true if the target has native support for the
169   /// specified value type.  This means that it has a register that directly
170   /// holds it without promotions or expansions.
171   bool isTypeLegal(EVT VT) const {
172     assert(!VT.isSimple() ||
173            (unsigned)VT.getSimpleVT().SimpleTy < array_lengthof(RegClassForVT));
174     return VT.isSimple() && RegClassForVT[VT.getSimpleVT().SimpleTy] != 0;
175   }
176
177   class ValueTypeActionImpl {
178     /// ValueTypeActions - This is a bitvector that contains two bits for each
179     /// value type, where the two bits correspond to the LegalizeAction enum.
180     /// This can be queried with "getTypeAction(VT)".
181     /// dimension by (MVT::MAX_ALLOWED_VALUETYPE/32) * 2
182     uint32_t ValueTypeActions[(MVT::MAX_ALLOWED_VALUETYPE/32)*2];
183   public:
184     ValueTypeActionImpl() {
185       ValueTypeActions[0] = ValueTypeActions[1] = 0;
186       ValueTypeActions[2] = ValueTypeActions[3] = 0;
187     }
188     ValueTypeActionImpl(const ValueTypeActionImpl &RHS) {
189       ValueTypeActions[0] = RHS.ValueTypeActions[0];
190       ValueTypeActions[1] = RHS.ValueTypeActions[1];
191       ValueTypeActions[2] = RHS.ValueTypeActions[2];
192       ValueTypeActions[3] = RHS.ValueTypeActions[3];
193     }
194     
195     LegalizeAction getTypeAction(LLVMContext &Context, EVT VT) const {
196       if (VT.isExtended()) {
197         if (VT.isVector()) {
198           return VT.isPow2VectorType() ? Expand : Promote;
199         }
200         if (VT.isInteger())
201           // First promote to a power-of-two size, then expand if necessary.
202           return VT == VT.getRoundIntegerType(Context) ? Expand : Promote;
203         assert(0 && "Unsupported extended type!");
204         return Legal;
205       }
206       unsigned I = VT.getSimpleVT().SimpleTy;
207       assert(I<4*array_lengthof(ValueTypeActions)*sizeof(ValueTypeActions[0]));
208       return (LegalizeAction)((ValueTypeActions[I>>4] >> ((2*I) & 31)) & 3);
209     }
210     void setTypeAction(EVT VT, LegalizeAction Action) {
211       unsigned I = VT.getSimpleVT().SimpleTy;
212       assert(I<4*array_lengthof(ValueTypeActions)*sizeof(ValueTypeActions[0]));
213       ValueTypeActions[I>>4] |= Action << ((I*2) & 31);
214     }
215   };
216   
217   const ValueTypeActionImpl &getValueTypeActions() const {
218     return ValueTypeActions;
219   }
220
221   /// getTypeAction - Return how we should legalize values of this type, either
222   /// it is already legal (return 'Legal') or we need to promote it to a larger
223   /// type (return 'Promote'), or we need to expand it into multiple registers
224   /// of smaller integer type (return 'Expand').  'Custom' is not an option.
225   LegalizeAction getTypeAction(LLVMContext &Context, EVT VT) const {
226     return ValueTypeActions.getTypeAction(Context, VT);
227   }
228
229   /// getTypeToTransformTo - For types supported by the target, this is an
230   /// identity function.  For types that must be promoted to larger types, this
231   /// returns the larger type to promote to.  For integer types that are larger
232   /// than the largest integer register, this contains one step in the expansion
233   /// to get to the smaller register. For illegal floating point types, this
234   /// returns the integer type to transform to.
235   EVT getTypeToTransformTo(LLVMContext &Context, EVT VT) const {
236     if (VT.isSimple()) {
237       assert((unsigned)VT.getSimpleVT().SimpleTy < 
238              array_lengthof(TransformToType));
239       EVT NVT = TransformToType[VT.getSimpleVT().SimpleTy];
240       assert(getTypeAction(Context, NVT) != Promote &&
241              "Promote may not follow Expand or Promote");
242       return NVT;
243     }
244
245     if (VT.isVector()) {
246       EVT NVT = VT.getPow2VectorType(Context);
247       if (NVT == VT) {
248         // Vector length is a power of 2 - split to half the size.
249         unsigned NumElts = VT.getVectorNumElements();
250         EVT EltVT = VT.getVectorElementType();
251         return (NumElts == 1) ?
252           EltVT : EVT::getVectorVT(Context, EltVT, NumElts / 2);
253       }
254       // Promote to a power of two size, avoiding multi-step promotion.
255       return getTypeAction(Context, NVT) == Promote ?
256         getTypeToTransformTo(Context, NVT) : NVT;
257     } else if (VT.isInteger()) {
258       EVT NVT = VT.getRoundIntegerType(Context);
259       if (NVT == VT)
260         // Size is a power of two - expand to half the size.
261         return EVT::getIntegerVT(Context, VT.getSizeInBits() / 2);
262       else
263         // Promote to a power of two size, avoiding multi-step promotion.
264         return getTypeAction(Context, NVT) == Promote ? 
265           getTypeToTransformTo(Context, NVT) : NVT;
266     }
267     assert(0 && "Unsupported extended type!");
268     return MVT(MVT::Other); // Not reached
269   }
270
271   /// getTypeToExpandTo - For types supported by the target, this is an
272   /// identity function.  For types that must be expanded (i.e. integer types
273   /// that are larger than the largest integer register or illegal floating
274   /// point types), this returns the largest legal type it will be expanded to.
275   EVT getTypeToExpandTo(LLVMContext &Context, EVT VT) const {
276     assert(!VT.isVector());
277     while (true) {
278       switch (getTypeAction(Context, VT)) {
279       case Legal:
280         return VT;
281       case Expand:
282         VT = getTypeToTransformTo(Context, VT);
283         break;
284       default:
285         assert(false && "Type is not legal nor is it to be expanded!");
286         return VT;
287       }
288     }
289     return VT;
290   }
291
292   /// getVectorTypeBreakdown - Vector types are broken down into some number of
293   /// legal first class types.  For example, EVT::v8f32 maps to 2 EVT::v4f32
294   /// with Altivec or SSE1, or 8 promoted EVT::f64 values with the X86 FP stack.
295   /// Similarly, EVT::v2i64 turns into 4 EVT::i32 values with both PPC and X86.
296   ///
297   /// This method returns the number of registers needed, and the VT for each
298   /// register.  It also returns the VT and quantity of the intermediate values
299   /// before they are promoted/expanded.
300   ///
301   unsigned getVectorTypeBreakdown(LLVMContext &Context, EVT VT,
302                                   EVT &IntermediateVT,
303                                   unsigned &NumIntermediates,
304                                   EVT &RegisterVT) const;
305
306   /// getTgtMemIntrinsic: Given an intrinsic, checks if on the target the
307   /// intrinsic will need to map to a MemIntrinsicNode (touches memory). If
308   /// this is the case, it returns true and store the intrinsic
309   /// information into the IntrinsicInfo that was passed to the function.
310   struct IntrinsicInfo { 
311     unsigned     opc;         // target opcode
312     EVT          memVT;       // memory VT
313     const Value* ptrVal;      // value representing memory location
314     int          offset;      // offset off of ptrVal 
315     unsigned     align;       // alignment
316     bool         vol;         // is volatile?
317     bool         readMem;     // reads memory?
318     bool         writeMem;    // writes memory?
319   };
320
321   virtual bool getTgtMemIntrinsic(IntrinsicInfo &Info,
322                                   CallInst &I, unsigned Intrinsic) {
323     return false;
324   }
325
326   /// isFPImmLegal - Returns true if the target can instruction select the
327   /// specified FP immediate natively. If false, the legalizer will materialize
328   /// the FP immediate as a load from a constant pool.
329   virtual bool isFPImmLegal(const APFloat &Imm, EVT VT) const {
330     return false;
331   }
332   
333   /// isShuffleMaskLegal - Targets can use this to indicate that they only
334   /// support *some* VECTOR_SHUFFLE operations, those with specific masks.
335   /// By default, if a target supports the VECTOR_SHUFFLE node, all mask values
336   /// are assumed to be legal.
337   virtual bool isShuffleMaskLegal(const SmallVectorImpl<int> &Mask,
338                                   EVT VT) const {
339     return true;
340   }
341
342   /// canOpTrap - Returns true if the operation can trap for the value type.
343   /// VT must be a legal type. By default, we optimistically assume most
344   /// operations don't trap except for divide and remainder.
345   virtual bool canOpTrap(unsigned Op, EVT VT) const;
346
347   /// isVectorClearMaskLegal - Similar to isShuffleMaskLegal. This is
348   /// used by Targets can use this to indicate if there is a suitable
349   /// VECTOR_SHUFFLE that can be used to replace a VAND with a constant
350   /// pool entry.
351   virtual bool isVectorClearMaskLegal(const SmallVectorImpl<int> &Mask,
352                                       EVT VT) const {
353     return false;
354   }
355
356   /// getOperationAction - Return how this operation should be treated: either
357   /// it is legal, needs to be promoted to a larger size, needs to be
358   /// expanded to some other code sequence, or the target has a custom expander
359   /// for it.
360   LegalizeAction getOperationAction(unsigned Op, EVT VT) const {
361     if (VT.isExtended()) return Expand;
362     assert(Op < array_lengthof(OpActions[0]) &&
363            (unsigned)VT.getSimpleVT().SimpleTy < sizeof(OpActions[0][0])*8 &&
364            "Table isn't big enough!");
365     unsigned I = (unsigned) VT.getSimpleVT().SimpleTy;
366     unsigned J = I & 31;
367     I = I >> 5;
368     return (LegalizeAction)((OpActions[I][Op] >> (J*2) ) & 3);
369   }
370
371   /// isOperationLegalOrCustom - Return true if the specified operation is
372   /// legal on this target or can be made legal with custom lowering. This
373   /// is used to help guide high-level lowering decisions.
374   bool isOperationLegalOrCustom(unsigned Op, EVT VT) const {
375     return (VT == MVT::Other || isTypeLegal(VT)) &&
376       (getOperationAction(Op, VT) == Legal ||
377        getOperationAction(Op, VT) == Custom);
378   }
379
380   /// isOperationLegal - Return true if the specified operation is legal on this
381   /// target.
382   bool isOperationLegal(unsigned Op, EVT VT) const {
383     return (VT == MVT::Other || isTypeLegal(VT)) &&
384            getOperationAction(Op, VT) == Legal;
385   }
386
387   /// getLoadExtAction - Return how this load with extension should be treated:
388   /// either it is legal, needs to be promoted to a larger size, needs to be
389   /// expanded to some other code sequence, or the target has a custom expander
390   /// for it.
391   LegalizeAction getLoadExtAction(unsigned LType, EVT VT) const {
392     assert(LType < array_lengthof(LoadExtActions) &&
393            (unsigned)VT.getSimpleVT().SimpleTy < sizeof(LoadExtActions[0])*4 &&
394            "Table isn't big enough!");
395     return (LegalizeAction)((LoadExtActions[LType] >> 
396               (2*VT.getSimpleVT().SimpleTy)) & 3);
397   }
398
399   /// isLoadExtLegal - Return true if the specified load with extension is legal
400   /// on this target.
401   bool isLoadExtLegal(unsigned LType, EVT VT) const {
402     return VT.isSimple() &&
403       (getLoadExtAction(LType, VT) == Legal ||
404        getLoadExtAction(LType, VT) == Custom);
405   }
406
407   /// getTruncStoreAction - Return how this store with truncation should be
408   /// treated: either it is legal, needs to be promoted to a larger size, needs
409   /// to be expanded to some other code sequence, or the target has a custom
410   /// expander for it.
411   LegalizeAction getTruncStoreAction(EVT ValVT,
412                                      EVT MemVT) const {
413     assert((unsigned)ValVT.getSimpleVT().SimpleTy <
414              array_lengthof(TruncStoreActions) &&
415            (unsigned)MemVT.getSimpleVT().SimpleTy <
416              sizeof(TruncStoreActions[0])*4 &&
417            "Table isn't big enough!");
418     return (LegalizeAction)((TruncStoreActions[ValVT.getSimpleVT().SimpleTy] >>
419                              (2*MemVT.getSimpleVT().SimpleTy)) & 3);
420   }
421
422   /// isTruncStoreLegal - Return true if the specified store with truncation is
423   /// legal on this target.
424   bool isTruncStoreLegal(EVT ValVT, EVT MemVT) const {
425     return isTypeLegal(ValVT) && MemVT.isSimple() &&
426       (getTruncStoreAction(ValVT, MemVT) == Legal ||
427        getTruncStoreAction(ValVT, MemVT) == Custom);
428   }
429
430   /// getIndexedLoadAction - Return how the indexed load should be treated:
431   /// either it is legal, needs to be promoted to a larger size, needs to be
432   /// expanded to some other code sequence, or the target has a custom expander
433   /// for it.
434   LegalizeAction
435   getIndexedLoadAction(unsigned IdxMode, EVT VT) const {
436     assert( IdxMode < array_lengthof(IndexedModeActions[0][0]) &&
437            ((unsigned)VT.getSimpleVT().SimpleTy) < MVT::LAST_VALUETYPE &&
438            "Table isn't big enough!");
439     return (LegalizeAction)((IndexedModeActions[
440                              (unsigned)VT.getSimpleVT().SimpleTy][0][IdxMode]));
441   }
442
443   /// isIndexedLoadLegal - Return true if the specified indexed load is legal
444   /// on this target.
445   bool isIndexedLoadLegal(unsigned IdxMode, EVT VT) const {
446     return VT.isSimple() &&
447       (getIndexedLoadAction(IdxMode, VT) == Legal ||
448        getIndexedLoadAction(IdxMode, VT) == Custom);
449   }
450
451   /// getIndexedStoreAction - Return how the indexed store should be treated:
452   /// either it is legal, needs to be promoted to a larger size, needs to be
453   /// expanded to some other code sequence, or the target has a custom expander
454   /// for it.
455   LegalizeAction
456   getIndexedStoreAction(unsigned IdxMode, EVT VT) const {
457     assert(IdxMode < array_lengthof(IndexedModeActions[0][1]) &&
458            (unsigned)VT.getSimpleVT().SimpleTy < MVT::LAST_VALUETYPE &&
459            "Table isn't big enough!");
460     return (LegalizeAction)((IndexedModeActions[
461               (unsigned)VT.getSimpleVT().SimpleTy][1][IdxMode]));
462   }  
463
464   /// isIndexedStoreLegal - Return true if the specified indexed load is legal
465   /// on this target.
466   bool isIndexedStoreLegal(unsigned IdxMode, EVT VT) const {
467     return VT.isSimple() &&
468       (getIndexedStoreAction(IdxMode, VT) == Legal ||
469        getIndexedStoreAction(IdxMode, VT) == Custom);
470   }
471
472   /// getCondCodeAction - Return how the condition code should be treated:
473   /// either it is legal, needs to be expanded to some other code sequence,
474   /// or the target has a custom expander for it.
475   LegalizeAction
476   getCondCodeAction(ISD::CondCode CC, EVT VT) const {
477     assert((unsigned)CC < array_lengthof(CondCodeActions) &&
478            (unsigned)VT.getSimpleVT().SimpleTy < sizeof(CondCodeActions[0])*4 &&
479            "Table isn't big enough!");
480     LegalizeAction Action = (LegalizeAction)
481       ((CondCodeActions[CC] >> (2*VT.getSimpleVT().SimpleTy)) & 3);
482     assert(Action != Promote && "Can't promote condition code!");
483     return Action;
484   }
485
486   /// isCondCodeLegal - Return true if the specified condition code is legal
487   /// on this target.
488   bool isCondCodeLegal(ISD::CondCode CC, EVT VT) const {
489     return getCondCodeAction(CC, VT) == Legal ||
490            getCondCodeAction(CC, VT) == Custom;
491   }
492
493
494   /// getTypeToPromoteTo - If the action for this operation is to promote, this
495   /// method returns the ValueType to promote to.
496   EVT getTypeToPromoteTo(unsigned Op, EVT VT) const {
497     assert(getOperationAction(Op, VT) == Promote &&
498            "This operation isn't promoted!");
499
500     // See if this has an explicit type specified.
501     std::map<std::pair<unsigned, MVT::SimpleValueType>,
502              MVT::SimpleValueType>::const_iterator PTTI =
503       PromoteToType.find(std::make_pair(Op, VT.getSimpleVT().SimpleTy));
504     if (PTTI != PromoteToType.end()) return PTTI->second;
505
506     assert((VT.isInteger() || VT.isFloatingPoint()) &&
507            "Cannot autopromote this type, add it with AddPromotedToType.");
508     
509     EVT NVT = VT;
510     do {
511       NVT = (MVT::SimpleValueType)(NVT.getSimpleVT().SimpleTy+1);
512       assert(NVT.isInteger() == VT.isInteger() && NVT != MVT::isVoid &&
513              "Didn't find type to promote to!");
514     } while (!isTypeLegal(NVT) ||
515               getOperationAction(Op, NVT) == Promote);
516     return NVT;
517   }
518
519   /// getValueType - Return the EVT corresponding to this LLVM type.
520   /// This is fixed by the LLVM operations except for the pointer size.  If
521   /// AllowUnknown is true, this will return MVT::Other for types with no EVT
522   /// counterpart (e.g. structs), otherwise it will assert.
523   EVT getValueType(const Type *Ty, bool AllowUnknown = false) const {
524     EVT VT = EVT::getEVT(Ty, AllowUnknown);
525     return VT == MVT::iPTR ? PointerTy : VT;
526   }
527
528   /// getByValTypeAlignment - Return the desired alignment for ByVal aggregate
529   /// function arguments in the caller parameter area.  This is the actual
530   /// alignment, not its logarithm.
531   virtual unsigned getByValTypeAlignment(const Type *Ty) const;
532   
533   /// getRegisterType - Return the type of registers that this ValueType will
534   /// eventually require.
535   EVT getRegisterType(MVT VT) const {
536     assert((unsigned)VT.SimpleTy < array_lengthof(RegisterTypeForVT));
537     return RegisterTypeForVT[VT.SimpleTy];
538   }
539   
540   /// getRegisterType - Return the type of registers that this ValueType will
541   /// eventually require.
542   EVT getRegisterType(LLVMContext &Context, EVT VT) const {
543     if (VT.isSimple()) {
544       assert((unsigned)VT.getSimpleVT().SimpleTy <
545                 array_lengthof(RegisterTypeForVT));
546       return RegisterTypeForVT[VT.getSimpleVT().SimpleTy];
547     }
548     if (VT.isVector()) {
549       EVT VT1, RegisterVT;
550       unsigned NumIntermediates;
551       (void)getVectorTypeBreakdown(Context, VT, VT1,
552                                    NumIntermediates, RegisterVT);
553       return RegisterVT;
554     }
555     if (VT.isInteger()) {
556       return getRegisterType(Context, getTypeToTransformTo(Context, VT));
557     }
558     assert(0 && "Unsupported extended type!");
559     return EVT(MVT::Other); // Not reached
560   }
561
562   /// getNumRegisters - Return the number of registers that this ValueType will
563   /// eventually require.  This is one for any types promoted to live in larger
564   /// registers, but may be more than one for types (like i64) that are split
565   /// into pieces.  For types like i140, which are first promoted then expanded,
566   /// it is the number of registers needed to hold all the bits of the original
567   /// type.  For an i140 on a 32 bit machine this means 5 registers.
568   unsigned getNumRegisters(LLVMContext &Context, EVT VT) const {
569     if (VT.isSimple()) {
570       assert((unsigned)VT.getSimpleVT().SimpleTy <
571                 array_lengthof(NumRegistersForVT));
572       return NumRegistersForVT[VT.getSimpleVT().SimpleTy];
573     }
574     if (VT.isVector()) {
575       EVT VT1, VT2;
576       unsigned NumIntermediates;
577       return getVectorTypeBreakdown(Context, VT, VT1, NumIntermediates, VT2);
578     }
579     if (VT.isInteger()) {
580       unsigned BitWidth = VT.getSizeInBits();
581       unsigned RegWidth = getRegisterType(Context, VT).getSizeInBits();
582       return (BitWidth + RegWidth - 1) / RegWidth;
583     }
584     assert(0 && "Unsupported extended type!");
585     return 0; // Not reached
586   }
587
588   /// ShouldShrinkFPConstant - If true, then instruction selection should
589   /// seek to shrink the FP constant of the specified type to a smaller type
590   /// in order to save space and / or reduce runtime.
591   virtual bool ShouldShrinkFPConstant(EVT VT) const { return true; }
592
593   /// hasTargetDAGCombine - If true, the target has custom DAG combine
594   /// transformations that it can perform for the specified node.
595   bool hasTargetDAGCombine(ISD::NodeType NT) const {
596     assert(unsigned(NT >> 3) < array_lengthof(TargetDAGCombineArray));
597     return TargetDAGCombineArray[NT >> 3] & (1 << (NT&7));
598   }
599
600   /// This function returns the maximum number of store operations permitted
601   /// to replace a call to llvm.memset. The value is set by the target at the
602   /// performance threshold for such a replacement.
603   /// @brief Get maximum # of store operations permitted for llvm.memset
604   unsigned getMaxStoresPerMemset() const { return maxStoresPerMemset; }
605
606   /// This function returns the maximum number of store operations permitted
607   /// to replace a call to llvm.memcpy. The value is set by the target at the
608   /// performance threshold for such a replacement.
609   /// @brief Get maximum # of store operations permitted for llvm.memcpy
610   unsigned getMaxStoresPerMemcpy() const { return maxStoresPerMemcpy; }
611
612   /// This function returns the maximum number of store operations permitted
613   /// to replace a call to llvm.memmove. The value is set by the target at the
614   /// performance threshold for such a replacement.
615   /// @brief Get maximum # of store operations permitted for llvm.memmove
616   unsigned getMaxStoresPerMemmove() const { return maxStoresPerMemmove; }
617
618   /// This function returns true if the target allows unaligned memory accesses.
619   /// of the specified type. This is used, for example, in situations where an
620   /// array copy/move/set is  converted to a sequence of store operations. It's
621   /// use helps to ensure that such replacements don't generate code that causes
622   /// an alignment error  (trap) on the target machine. 
623   /// @brief Determine if the target supports unaligned memory accesses.
624   virtual bool allowsUnalignedMemoryAccesses(EVT VT) const {
625     return false;
626   }
627
628   /// This function returns true if the target would benefit from code placement
629   /// optimization.
630   /// @brief Determine if the target should perform code placement optimization.
631   bool shouldOptimizeCodePlacement() const {
632     return benefitFromCodePlacementOpt;
633   }
634
635   /// getOptimalMemOpType - Returns the target specific optimal type for load
636   /// and store operations as a result of memset, memcpy, and memmove lowering.
637   /// It returns EVT::Other if SelectionDAG should be responsible for
638   /// determining it.
639   virtual EVT getOptimalMemOpType(uint64_t Size,
640                                   unsigned DstAlign, unsigned SrcAlign,
641                                   bool SafeToUseFP, SelectionDAG &DAG) const {
642     return MVT::Other;
643   }
644   
645   /// usesUnderscoreSetJmp - Determine if we should use _setjmp or setjmp
646   /// to implement llvm.setjmp.
647   bool usesUnderscoreSetJmp() const {
648     return UseUnderscoreSetJmp;
649   }
650
651   /// usesUnderscoreLongJmp - Determine if we should use _longjmp or longjmp
652   /// to implement llvm.longjmp.
653   bool usesUnderscoreLongJmp() const {
654     return UseUnderscoreLongJmp;
655   }
656
657   /// getStackPointerRegisterToSaveRestore - If a physical register, this
658   /// specifies the register that llvm.savestack/llvm.restorestack should save
659   /// and restore.
660   unsigned getStackPointerRegisterToSaveRestore() const {
661     return StackPointerRegisterToSaveRestore;
662   }
663
664   /// getExceptionAddressRegister - If a physical register, this returns
665   /// the register that receives the exception address on entry to a landing
666   /// pad.
667   unsigned getExceptionAddressRegister() const {
668     return ExceptionPointerRegister;
669   }
670
671   /// getExceptionSelectorRegister - If a physical register, this returns
672   /// the register that receives the exception typeid on entry to a landing
673   /// pad.
674   unsigned getExceptionSelectorRegister() const {
675     return ExceptionSelectorRegister;
676   }
677
678   /// getJumpBufSize - returns the target's jmp_buf size in bytes (if never
679   /// set, the default is 200)
680   unsigned getJumpBufSize() const {
681     return JumpBufSize;
682   }
683
684   /// getJumpBufAlignment - returns the target's jmp_buf alignment in bytes
685   /// (if never set, the default is 0)
686   unsigned getJumpBufAlignment() const {
687     return JumpBufAlignment;
688   }
689
690   /// getIfCvtBlockLimit - returns the target specific if-conversion block size
691   /// limit. Any block whose size is greater should not be predicated.
692   unsigned getIfCvtBlockSizeLimit() const {
693     return IfCvtBlockSizeLimit;
694   }
695
696   /// getIfCvtDupBlockLimit - returns the target specific size limit for a
697   /// block to be considered for duplication. Any block whose size is greater
698   /// should not be duplicated to facilitate its predication.
699   unsigned getIfCvtDupBlockSizeLimit() const {
700     return IfCvtDupBlockSizeLimit;
701   }
702
703   /// getPrefLoopAlignment - return the preferred loop alignment.
704   ///
705   unsigned getPrefLoopAlignment() const {
706     return PrefLoopAlignment;
707   }
708   
709   /// getPreIndexedAddressParts - returns true by value, base pointer and
710   /// offset pointer and addressing mode by reference if the node's address
711   /// can be legally represented as pre-indexed load / store address.
712   virtual bool getPreIndexedAddressParts(SDNode *N, SDValue &Base,
713                                          SDValue &Offset,
714                                          ISD::MemIndexedMode &AM,
715                                          SelectionDAG &DAG) const {
716     return false;
717   }
718   
719   /// getPostIndexedAddressParts - returns true by value, base pointer and
720   /// offset pointer and addressing mode by reference if this node can be
721   /// combined with a load / store to form a post-indexed load / store.
722   virtual bool getPostIndexedAddressParts(SDNode *N, SDNode *Op,
723                                           SDValue &Base, SDValue &Offset,
724                                           ISD::MemIndexedMode &AM,
725                                           SelectionDAG &DAG) const {
726     return false;
727   }
728   
729   /// getJumpTableEncoding - Return the entry encoding for a jump table in the
730   /// current function.  The returned value is a member of the
731   /// MachineJumpTableInfo::JTEntryKind enum.
732   virtual unsigned getJumpTableEncoding() const;
733   
734   virtual const MCExpr *
735   LowerCustomJumpTableEntry(const MachineJumpTableInfo *MJTI,
736                             const MachineBasicBlock *MBB, unsigned uid,
737                             MCContext &Ctx) const {
738     assert(0 && "Need to implement this hook if target has custom JTIs");
739     return 0;
740   }
741   
742   /// getPICJumpTableRelocaBase - Returns relocation base for the given PIC
743   /// jumptable.
744   virtual SDValue getPICJumpTableRelocBase(SDValue Table,
745                                            SelectionDAG &DAG) const;
746
747   /// getPICJumpTableRelocBaseExpr - This returns the relocation base for the
748   /// given PIC jumptable, the same as getPICJumpTableRelocBase, but as an
749   /// MCExpr.
750   virtual const MCExpr *
751   getPICJumpTableRelocBaseExpr(const MachineFunction *MF,
752                                unsigned JTI, MCContext &Ctx) const;
753   
754   /// isOffsetFoldingLegal - Return true if folding a constant offset
755   /// with the given GlobalAddress is legal.  It is frequently not legal in
756   /// PIC relocation models.
757   virtual bool isOffsetFoldingLegal(const GlobalAddressSDNode *GA) const;
758
759   /// getFunctionAlignment - Return the Log2 alignment of this function.
760   virtual unsigned getFunctionAlignment(const Function *) const = 0;
761
762   //===--------------------------------------------------------------------===//
763   // TargetLowering Optimization Methods
764   //
765   
766   /// TargetLoweringOpt - A convenience struct that encapsulates a DAG, and two
767   /// SDValues for returning information from TargetLowering to its clients
768   /// that want to combine 
769   struct TargetLoweringOpt {
770     SelectionDAG &DAG;
771     bool ShrinkOps;
772     SDValue Old;
773     SDValue New;
774
775     explicit TargetLoweringOpt(SelectionDAG &InDAG, bool Shrink = false) :
776       DAG(InDAG), ShrinkOps(Shrink) {}
777     
778     bool CombineTo(SDValue O, SDValue N) { 
779       Old = O; 
780       New = N; 
781       return true;
782     }
783     
784     /// ShrinkDemandedConstant - Check to see if the specified operand of the 
785     /// specified instruction is a constant integer.  If so, check to see if
786     /// there are any bits set in the constant that are not demanded.  If so,
787     /// shrink the constant and return true.
788     bool ShrinkDemandedConstant(SDValue Op, const APInt &Demanded);
789
790     /// ShrinkDemandedOp - Convert x+y to (VT)((SmallVT)x+(SmallVT)y) if the
791     /// casts are free.  This uses isZExtFree and ZERO_EXTEND for the widening
792     /// cast, but it could be generalized for targets with other types of
793     /// implicit widening casts.
794     bool ShrinkDemandedOp(SDValue Op, unsigned BitWidth, const APInt &Demanded,
795                           DebugLoc dl);
796   };
797                                                 
798   /// SimplifyDemandedBits - Look at Op.  At this point, we know that only the
799   /// DemandedMask bits of the result of Op are ever used downstream.  If we can
800   /// use this information to simplify Op, create a new simplified DAG node and
801   /// return true, returning the original and new nodes in Old and New. 
802   /// Otherwise, analyze the expression and return a mask of KnownOne and 
803   /// KnownZero bits for the expression (used to simplify the caller).  
804   /// The KnownZero/One bits may only be accurate for those bits in the 
805   /// DemandedMask.
806   bool SimplifyDemandedBits(SDValue Op, const APInt &DemandedMask, 
807                             APInt &KnownZero, APInt &KnownOne,
808                             TargetLoweringOpt &TLO, unsigned Depth = 0) const;
809   
810   /// computeMaskedBitsForTargetNode - Determine which of the bits specified in
811   /// Mask are known to be either zero or one and return them in the 
812   /// KnownZero/KnownOne bitsets.
813   virtual void computeMaskedBitsForTargetNode(const SDValue Op,
814                                               const APInt &Mask,
815                                               APInt &KnownZero, 
816                                               APInt &KnownOne,
817                                               const SelectionDAG &DAG,
818                                               unsigned Depth = 0) const;
819
820   /// ComputeNumSignBitsForTargetNode - This method can be implemented by
821   /// targets that want to expose additional information about sign bits to the
822   /// DAG Combiner.
823   virtual unsigned ComputeNumSignBitsForTargetNode(SDValue Op,
824                                                    unsigned Depth = 0) const;
825   
826   struct DAGCombinerInfo {
827     void *DC;  // The DAG Combiner object.
828     bool BeforeLegalize;
829     bool BeforeLegalizeOps;
830     bool CalledByLegalizer;
831   public:
832     SelectionDAG &DAG;
833     
834     DAGCombinerInfo(SelectionDAG &dag, bool bl, bool blo, bool cl, void *dc)
835       : DC(dc), BeforeLegalize(bl), BeforeLegalizeOps(blo),
836         CalledByLegalizer(cl), DAG(dag) {}
837     
838     bool isBeforeLegalize() const { return BeforeLegalize; }
839     bool isBeforeLegalizeOps() const { return BeforeLegalizeOps; }
840     bool isCalledByLegalizer() const { return CalledByLegalizer; }
841     
842     void AddToWorklist(SDNode *N);
843     SDValue CombineTo(SDNode *N, const std::vector<SDValue> &To,
844                       bool AddTo = true);
845     SDValue CombineTo(SDNode *N, SDValue Res, bool AddTo = true);
846     SDValue CombineTo(SDNode *N, SDValue Res0, SDValue Res1, bool AddTo = true);
847
848     void CommitTargetLoweringOpt(const TargetLoweringOpt &TLO);
849   };
850
851   /// SimplifySetCC - Try to simplify a setcc built with the specified operands 
852   /// and cc. If it is unable to simplify it, return a null SDValue.
853   SDValue SimplifySetCC(EVT VT, SDValue N0, SDValue N1,
854                           ISD::CondCode Cond, bool foldBooleans,
855                           DAGCombinerInfo &DCI, DebugLoc dl) const;
856
857   /// isGAPlusOffset - Returns true (and the GlobalValue and the offset) if the
858   /// node is a GlobalAddress + offset.
859   virtual bool
860   isGAPlusOffset(SDNode *N, GlobalValue* &GA, int64_t &Offset) const;
861
862   /// PerformDAGCombine - This method will be invoked for all target nodes and
863   /// for any target-independent nodes that the target has registered with
864   /// invoke it for.
865   ///
866   /// The semantics are as follows:
867   /// Return Value:
868   ///   SDValue.Val == 0   - No change was made
869   ///   SDValue.Val == N   - N was replaced, is dead, and is already handled.
870   ///   otherwise          - N should be replaced by the returned Operand.
871   ///
872   /// In addition, methods provided by DAGCombinerInfo may be used to perform
873   /// more complex transformations.
874   ///
875   virtual SDValue PerformDAGCombine(SDNode *N, DAGCombinerInfo &DCI) const;
876   
877   //===--------------------------------------------------------------------===//
878   // TargetLowering Configuration Methods - These methods should be invoked by
879   // the derived class constructor to configure this object for the target.
880   //
881
882 protected:
883   /// setShiftAmountType - Describe the type that should be used for shift
884   /// amounts.  This type defaults to the pointer type.
885   void setShiftAmountType(MVT VT) { ShiftAmountTy = VT; }
886
887   /// setBooleanContents - Specify how the target extends the result of a
888   /// boolean value from i1 to a wider type.  See getBooleanContents.
889   void setBooleanContents(BooleanContent Ty) { BooleanContents = Ty; }
890
891   /// setSchedulingPreference - Specify the target scheduling preference.
892   void setSchedulingPreference(SchedPreference Pref) {
893     SchedPreferenceInfo = Pref;
894   }
895
896   /// setUseUnderscoreSetJmp - Indicate whether this target prefers to
897   /// use _setjmp to implement llvm.setjmp or the non _ version.
898   /// Defaults to false.
899   void setUseUnderscoreSetJmp(bool Val) {
900     UseUnderscoreSetJmp = Val;
901   }
902
903   /// setUseUnderscoreLongJmp - Indicate whether this target prefers to
904   /// use _longjmp to implement llvm.longjmp or the non _ version.
905   /// Defaults to false.
906   void setUseUnderscoreLongJmp(bool Val) {
907     UseUnderscoreLongJmp = Val;
908   }
909
910   /// setStackPointerRegisterToSaveRestore - If set to a physical register, this
911   /// specifies the register that llvm.savestack/llvm.restorestack should save
912   /// and restore.
913   void setStackPointerRegisterToSaveRestore(unsigned R) {
914     StackPointerRegisterToSaveRestore = R;
915   }
916   
917   /// setExceptionPointerRegister - If set to a physical register, this sets
918   /// the register that receives the exception address on entry to a landing
919   /// pad.
920   void setExceptionPointerRegister(unsigned R) {
921     ExceptionPointerRegister = R;
922   }
923
924   /// setExceptionSelectorRegister - If set to a physical register, this sets
925   /// the register that receives the exception typeid on entry to a landing
926   /// pad.
927   void setExceptionSelectorRegister(unsigned R) {
928     ExceptionSelectorRegister = R;
929   }
930
931   /// SelectIsExpensive - Tells the code generator not to expand operations
932   /// into sequences that use the select operations if possible.
933   void setSelectIsExpensive() { SelectIsExpensive = true; }
934
935   /// setIntDivIsCheap - Tells the code generator that integer divide is
936   /// expensive, and if possible, should be replaced by an alternate sequence
937   /// of instructions not containing an integer divide.
938   void setIntDivIsCheap(bool isCheap = true) { IntDivIsCheap = isCheap; }
939   
940   /// setPow2DivIsCheap - Tells the code generator that it shouldn't generate
941   /// srl/add/sra for a signed divide by power of two, and let the target handle
942   /// it.
943   void setPow2DivIsCheap(bool isCheap = true) { Pow2DivIsCheap = isCheap; }
944   
945   /// addRegisterClass - Add the specified register class as an available
946   /// regclass for the specified value type.  This indicates the selector can
947   /// handle values of that class natively.
948   void addRegisterClass(EVT VT, TargetRegisterClass *RC) {
949     assert((unsigned)VT.getSimpleVT().SimpleTy < array_lengthof(RegClassForVT));
950     AvailableRegClasses.push_back(std::make_pair(VT, RC));
951     RegClassForVT[VT.getSimpleVT().SimpleTy] = RC;
952   }
953
954   /// computeRegisterProperties - Once all of the register classes are added,
955   /// this allows us to compute derived properties we expose.
956   void computeRegisterProperties();
957
958   /// setOperationAction - Indicate that the specified operation does not work
959   /// with the specified type and indicate what to do about it.
960   void setOperationAction(unsigned Op, MVT VT,
961                           LegalizeAction Action) {
962     unsigned I = (unsigned)VT.SimpleTy;
963     unsigned J = I & 31;
964     I = I >> 5;
965     OpActions[I][Op] &= ~(uint64_t(3UL) << (J*2));
966     OpActions[I][Op] |= (uint64_t)Action << (J*2);
967   }
968   
969   /// setLoadExtAction - Indicate that the specified load with extension does
970   /// not work with the specified type and indicate what to do about it.
971   void setLoadExtAction(unsigned ExtType, MVT VT,
972                       LegalizeAction Action) {
973     assert((unsigned)VT.SimpleTy*2 < 63 &&
974            ExtType < array_lengthof(LoadExtActions) &&
975            "Table isn't big enough!");
976     LoadExtActions[ExtType] &= ~(uint64_t(3UL) << VT.SimpleTy*2);
977     LoadExtActions[ExtType] |= (uint64_t)Action << VT.SimpleTy*2;
978   }
979   
980   /// setTruncStoreAction - Indicate that the specified truncating store does
981   /// not work with the specified type and indicate what to do about it.
982   void setTruncStoreAction(MVT ValVT, MVT MemVT,
983                            LegalizeAction Action) {
984     assert((unsigned)ValVT.SimpleTy < array_lengthof(TruncStoreActions) &&
985            (unsigned)MemVT.SimpleTy*2 < 63 &&
986            "Table isn't big enough!");
987     TruncStoreActions[ValVT.SimpleTy] &= ~(uint64_t(3UL)  << MemVT.SimpleTy*2);
988     TruncStoreActions[ValVT.SimpleTy] |= (uint64_t)Action << MemVT.SimpleTy*2;
989   }
990
991   /// setIndexedLoadAction - Indicate that the specified indexed load does or
992   /// does not work with the specified type and indicate what to do abort
993   /// it. NOTE: All indexed mode loads are initialized to Expand in
994   /// TargetLowering.cpp
995   void setIndexedLoadAction(unsigned IdxMode, MVT VT,
996                             LegalizeAction Action) {
997     assert((unsigned)VT.SimpleTy < MVT::LAST_VALUETYPE &&
998            IdxMode < array_lengthof(IndexedModeActions[0][0]) &&
999            "Table isn't big enough!");
1000     IndexedModeActions[(unsigned)VT.SimpleTy][0][IdxMode] = (uint8_t)Action;
1001   }
1002   
1003   /// setIndexedStoreAction - Indicate that the specified indexed store does or
1004   /// does not work with the specified type and indicate what to do about
1005   /// it. NOTE: All indexed mode stores are initialized to Expand in
1006   /// TargetLowering.cpp
1007   void setIndexedStoreAction(unsigned IdxMode, MVT VT,
1008                              LegalizeAction Action) {
1009     assert((unsigned)VT.SimpleTy < MVT::LAST_VALUETYPE &&
1010            IdxMode < array_lengthof(IndexedModeActions[0][1] ) &&
1011            "Table isn't big enough!");
1012     IndexedModeActions[(unsigned)VT.SimpleTy][1][IdxMode] = (uint8_t)Action;
1013   }
1014   
1015   /// setCondCodeAction - Indicate that the specified condition code is or isn't
1016   /// supported on the target and indicate what to do about it.
1017   void setCondCodeAction(ISD::CondCode CC, MVT VT,
1018                          LegalizeAction Action) {
1019     assert((unsigned)VT.SimpleTy < MVT::LAST_VALUETYPE &&
1020            (unsigned)CC < array_lengthof(CondCodeActions) &&
1021            "Table isn't big enough!");
1022     CondCodeActions[(unsigned)CC] &= ~(uint64_t(3UL)  << VT.SimpleTy*2);
1023     CondCodeActions[(unsigned)CC] |= (uint64_t)Action << VT.SimpleTy*2;
1024   }
1025
1026   /// AddPromotedToType - If Opc/OrigVT is specified as being promoted, the
1027   /// promotion code defaults to trying a larger integer/fp until it can find
1028   /// one that works.  If that default is insufficient, this method can be used
1029   /// by the target to override the default.
1030   void AddPromotedToType(unsigned Opc, MVT OrigVT, MVT DestVT) {
1031     PromoteToType[std::make_pair(Opc, OrigVT.SimpleTy)] = DestVT.SimpleTy;
1032   }
1033
1034   /// setTargetDAGCombine - Targets should invoke this method for each target
1035   /// independent node that they want to provide a custom DAG combiner for by
1036   /// implementing the PerformDAGCombine virtual method.
1037   void setTargetDAGCombine(ISD::NodeType NT) {
1038     assert(unsigned(NT >> 3) < array_lengthof(TargetDAGCombineArray));
1039     TargetDAGCombineArray[NT >> 3] |= 1 << (NT&7);
1040   }
1041   
1042   /// setJumpBufSize - Set the target's required jmp_buf buffer size (in
1043   /// bytes); default is 200
1044   void setJumpBufSize(unsigned Size) {
1045     JumpBufSize = Size;
1046   }
1047
1048   /// setJumpBufAlignment - Set the target's required jmp_buf buffer
1049   /// alignment (in bytes); default is 0
1050   void setJumpBufAlignment(unsigned Align) {
1051     JumpBufAlignment = Align;
1052   }
1053
1054   /// setIfCvtBlockSizeLimit - Set the target's if-conversion block size
1055   /// limit (in number of instructions); default is 2.
1056   void setIfCvtBlockSizeLimit(unsigned Limit) {
1057     IfCvtBlockSizeLimit = Limit;
1058   }
1059   
1060   /// setIfCvtDupBlockSizeLimit - Set the target's block size limit (in number
1061   /// of instructions) to be considered for code duplication during
1062   /// if-conversion; default is 2.
1063   void setIfCvtDupBlockSizeLimit(unsigned Limit) {
1064     IfCvtDupBlockSizeLimit = Limit;
1065   }
1066
1067   /// setPrefLoopAlignment - Set the target's preferred loop alignment. Default
1068   /// alignment is zero, it means the target does not care about loop alignment.
1069   void setPrefLoopAlignment(unsigned Align) {
1070     PrefLoopAlignment = Align;
1071   }
1072   
1073 public:
1074
1075   virtual const TargetSubtarget *getSubtarget() {
1076     assert(0 && "Not Implemented");
1077     return NULL;    // this is here to silence compiler errors
1078   }
1079
1080   //===--------------------------------------------------------------------===//
1081   // Lowering methods - These methods must be implemented by targets so that
1082   // the SelectionDAGLowering code knows how to lower these.
1083   //
1084
1085   /// LowerFormalArguments - This hook must be implemented to lower the
1086   /// incoming (formal) arguments, described by the Ins array, into the
1087   /// specified DAG. The implementation should fill in the InVals array
1088   /// with legal-type argument values, and return the resulting token
1089   /// chain value.
1090   ///
1091   virtual SDValue
1092     LowerFormalArguments(SDValue Chain,
1093                          CallingConv::ID CallConv, bool isVarArg,
1094                          const SmallVectorImpl<ISD::InputArg> &Ins,
1095                          DebugLoc dl, SelectionDAG &DAG,
1096                          SmallVectorImpl<SDValue> &InVals) {
1097     assert(0 && "Not Implemented");
1098     return SDValue();    // this is here to silence compiler errors
1099   }
1100
1101   /// LowerCallTo - This function lowers an abstract call to a function into an
1102   /// actual call.  This returns a pair of operands.  The first element is the
1103   /// return value for the function (if RetTy is not VoidTy).  The second
1104   /// element is the outgoing token chain. It calls LowerCall to do the actual
1105   /// lowering.
1106   struct ArgListEntry {
1107     SDValue Node;
1108     const Type* Ty;
1109     bool isSExt  : 1;
1110     bool isZExt  : 1;
1111     bool isInReg : 1;
1112     bool isSRet  : 1;
1113     bool isNest  : 1;
1114     bool isByVal : 1;
1115     uint16_t Alignment;
1116
1117     ArgListEntry() : isSExt(false), isZExt(false), isInReg(false),
1118       isSRet(false), isNest(false), isByVal(false), Alignment(0) { }
1119   };
1120   typedef std::vector<ArgListEntry> ArgListTy;
1121   std::pair<SDValue, SDValue>
1122   LowerCallTo(SDValue Chain, const Type *RetTy, bool RetSExt, bool RetZExt,
1123               bool isVarArg, bool isInreg, unsigned NumFixedArgs,
1124               CallingConv::ID CallConv, bool isTailCall,
1125               bool isReturnValueUsed, SDValue Callee, ArgListTy &Args,
1126               SelectionDAG &DAG, DebugLoc dl);
1127
1128   /// LowerCall - This hook must be implemented to lower calls into the
1129   /// the specified DAG. The outgoing arguments to the call are described
1130   /// by the Outs array, and the values to be returned by the call are
1131   /// described by the Ins array. The implementation should fill in the
1132   /// InVals array with legal-type return values from the call, and return
1133   /// the resulting token chain value.
1134   virtual SDValue
1135     LowerCall(SDValue Chain, SDValue Callee,
1136               CallingConv::ID CallConv, bool isVarArg, bool &isTailCall,
1137               const SmallVectorImpl<ISD::OutputArg> &Outs,
1138               const SmallVectorImpl<ISD::InputArg> &Ins,
1139               DebugLoc dl, SelectionDAG &DAG,
1140               SmallVectorImpl<SDValue> &InVals) {
1141     assert(0 && "Not Implemented");
1142     return SDValue();    // this is here to silence compiler errors
1143   }
1144
1145   /// CanLowerReturn - This hook should be implemented to check whether the
1146   /// return values described by the Outs array can fit into the return
1147   /// registers.  If false is returned, an sret-demotion is performed.
1148   ///
1149   virtual bool CanLowerReturn(CallingConv::ID CallConv, bool isVarArg,
1150                const SmallVectorImpl<EVT> &OutTys,
1151                const SmallVectorImpl<ISD::ArgFlagsTy> &ArgsFlags,
1152                SelectionDAG &DAG)
1153   {
1154     // Return true by default to get preexisting behavior.
1155     return true;
1156   }
1157   /// LowerReturn - This hook must be implemented to lower outgoing
1158   /// return values, described by the Outs array, into the specified
1159   /// DAG. The implementation should return the resulting token chain
1160   /// value.
1161   ///
1162   virtual SDValue
1163     LowerReturn(SDValue Chain, CallingConv::ID CallConv, bool isVarArg,
1164                 const SmallVectorImpl<ISD::OutputArg> &Outs,
1165                 DebugLoc dl, SelectionDAG &DAG) {
1166     assert(0 && "Not Implemented");
1167     return SDValue();    // this is here to silence compiler errors
1168   }
1169
1170   /// EmitTargetCodeForMemcpy - Emit target-specific code that performs a
1171   /// memcpy. This can be used by targets to provide code sequences for cases
1172   /// that don't fit the target's parameters for simple loads/stores and can be
1173   /// more efficient than using a library call. This function can return a null
1174   /// SDValue if the target declines to use custom code and a different
1175   /// lowering strategy should be used.
1176   /// 
1177   /// If AlwaysInline is true, the size is constant and the target should not
1178   /// emit any calls and is strongly encouraged to attempt to emit inline code
1179   /// even if it is beyond the usual threshold because this intrinsic is being
1180   /// expanded in a place where calls are not feasible (e.g. within the prologue
1181   /// for another call). If the target chooses to decline an AlwaysInline
1182   /// request here, legalize will resort to using simple loads and stores.
1183   virtual SDValue
1184   EmitTargetCodeForMemcpy(SelectionDAG &DAG, DebugLoc dl,
1185                           SDValue Chain,
1186                           SDValue Op1, SDValue Op2,
1187                           SDValue Op3, unsigned Align,
1188                           bool AlwaysInline,
1189                           const Value *DstSV, uint64_t DstOff,
1190                           const Value *SrcSV, uint64_t SrcOff) {
1191     return SDValue();
1192   }
1193
1194   /// EmitTargetCodeForMemmove - Emit target-specific code that performs a
1195   /// memmove. This can be used by targets to provide code sequences for cases
1196   /// that don't fit the target's parameters for simple loads/stores and can be
1197   /// more efficient than using a library call. This function can return a null
1198   /// SDValue if the target declines to use custom code and a different
1199   /// lowering strategy should be used.
1200   virtual SDValue
1201   EmitTargetCodeForMemmove(SelectionDAG &DAG, DebugLoc dl,
1202                            SDValue Chain,
1203                            SDValue Op1, SDValue Op2,
1204                            SDValue Op3, unsigned Align,
1205                            const Value *DstSV, uint64_t DstOff,
1206                            const Value *SrcSV, uint64_t SrcOff) {
1207     return SDValue();
1208   }
1209
1210   /// EmitTargetCodeForMemset - Emit target-specific code that performs a
1211   /// memset. This can be used by targets to provide code sequences for cases
1212   /// that don't fit the target's parameters for simple stores and can be more
1213   /// efficient than using a library call. This function can return a null
1214   /// SDValue if the target declines to use custom code and a different
1215   /// lowering strategy should be used.
1216   virtual SDValue
1217   EmitTargetCodeForMemset(SelectionDAG &DAG, DebugLoc dl,
1218                           SDValue Chain,
1219                           SDValue Op1, SDValue Op2,
1220                           SDValue Op3, unsigned Align,
1221                           const Value *DstSV, uint64_t DstOff) {
1222     return SDValue();
1223   }
1224
1225   /// LowerOperationWrapper - This callback is invoked by the type legalizer
1226   /// to legalize nodes with an illegal operand type but legal result types.
1227   /// It replaces the LowerOperation callback in the type Legalizer.
1228   /// The reason we can not do away with LowerOperation entirely is that
1229   /// LegalizeDAG isn't yet ready to use this callback.
1230   /// TODO: Consider merging with ReplaceNodeResults.
1231
1232   /// The target places new result values for the node in Results (their number
1233   /// and types must exactly match those of the original return values of
1234   /// the node), or leaves Results empty, which indicates that the node is not
1235   /// to be custom lowered after all.
1236   /// The default implementation calls LowerOperation.
1237   virtual void LowerOperationWrapper(SDNode *N,
1238                                      SmallVectorImpl<SDValue> &Results,
1239                                      SelectionDAG &DAG);
1240
1241   /// LowerOperation - This callback is invoked for operations that are 
1242   /// unsupported by the target, which are registered to use 'custom' lowering,
1243   /// and whose defined values are all legal.
1244   /// If the target has no operations that require custom lowering, it need not
1245   /// implement this.  The default implementation of this aborts.
1246   virtual SDValue LowerOperation(SDValue Op, SelectionDAG &DAG);
1247
1248   /// ReplaceNodeResults - This callback is invoked when a node result type is
1249   /// illegal for the target, and the operation was registered to use 'custom'
1250   /// lowering for that result type.  The target places new result values for
1251   /// the node in Results (their number and types must exactly match those of
1252   /// the original return values of the node), or leaves Results empty, which
1253   /// indicates that the node is not to be custom lowered after all.
1254   ///
1255   /// If the target has no operations that require custom lowering, it need not
1256   /// implement this.  The default implementation aborts.
1257   virtual void ReplaceNodeResults(SDNode *N, SmallVectorImpl<SDValue> &Results,
1258                                   SelectionDAG &DAG) {
1259     assert(0 && "ReplaceNodeResults not implemented for this target!");
1260   }
1261
1262   /// getTargetNodeName() - This method returns the name of a target specific
1263   /// DAG node.
1264   virtual const char *getTargetNodeName(unsigned Opcode) const;
1265
1266   /// createFastISel - This method returns a target specific FastISel object,
1267   /// or null if the target does not support "fast" ISel.
1268   virtual FastISel *
1269   createFastISel(MachineFunction &,
1270                  MachineModuleInfo *, DwarfWriter *,
1271                  DenseMap<const Value *, unsigned> &,
1272                  DenseMap<const BasicBlock *, MachineBasicBlock *> &,
1273                  DenseMap<const AllocaInst *, int> &
1274 #ifndef NDEBUG
1275                  , SmallSet<Instruction*, 8> &CatchInfoLost
1276 #endif
1277                  ) {
1278     return 0;
1279   }
1280
1281   //===--------------------------------------------------------------------===//
1282   // Inline Asm Support hooks
1283   //
1284   
1285   /// ExpandInlineAsm - This hook allows the target to expand an inline asm
1286   /// call to be explicit llvm code if it wants to.  This is useful for
1287   /// turning simple inline asms into LLVM intrinsics, which gives the
1288   /// compiler more information about the behavior of the code.
1289   virtual bool ExpandInlineAsm(CallInst *CI) const {
1290     return false;
1291   }
1292   
1293   enum ConstraintType {
1294     C_Register,            // Constraint represents specific register(s).
1295     C_RegisterClass,       // Constraint represents any of register(s) in class.
1296     C_Memory,              // Memory constraint.
1297     C_Other,               // Something else.
1298     C_Unknown              // Unsupported constraint.
1299   };
1300   
1301   /// AsmOperandInfo - This contains information for each constraint that we are
1302   /// lowering.
1303   struct AsmOperandInfo : public InlineAsm::ConstraintInfo {
1304     /// ConstraintCode - This contains the actual string for the code, like "m".
1305     /// TargetLowering picks the 'best' code from ConstraintInfo::Codes that
1306     /// most closely matches the operand.
1307     std::string ConstraintCode;
1308
1309     /// ConstraintType - Information about the constraint code, e.g. Register,
1310     /// RegisterClass, Memory, Other, Unknown.
1311     TargetLowering::ConstraintType ConstraintType;
1312   
1313     /// CallOperandval - If this is the result output operand or a
1314     /// clobber, this is null, otherwise it is the incoming operand to the
1315     /// CallInst.  This gets modified as the asm is processed.
1316     Value *CallOperandVal;
1317   
1318     /// ConstraintVT - The ValueType for the operand value.
1319     EVT ConstraintVT;
1320     
1321     /// isMatchingInputConstraint - Return true of this is an input operand that
1322     /// is a matching constraint like "4".
1323     bool isMatchingInputConstraint() const;
1324     
1325     /// getMatchedOperand - If this is an input matching constraint, this method
1326     /// returns the output operand it matches.
1327     unsigned getMatchedOperand() const;
1328   
1329     AsmOperandInfo(const InlineAsm::ConstraintInfo &info)
1330       : InlineAsm::ConstraintInfo(info), 
1331         ConstraintType(TargetLowering::C_Unknown),
1332         CallOperandVal(0), ConstraintVT(MVT::Other) {
1333     }
1334   };
1335
1336   /// ComputeConstraintToUse - Determines the constraint code and constraint
1337   /// type to use for the specific AsmOperandInfo, setting
1338   /// OpInfo.ConstraintCode and OpInfo.ConstraintType.  If the actual operand
1339   /// being passed in is available, it can be passed in as Op, otherwise an
1340   /// empty SDValue can be passed. If hasMemory is true it means one of the asm
1341   /// constraint of the inline asm instruction being processed is 'm'.
1342   virtual void ComputeConstraintToUse(AsmOperandInfo &OpInfo,
1343                                       SDValue Op,
1344                                       bool hasMemory,
1345                                       SelectionDAG *DAG = 0) const;
1346   
1347   /// getConstraintType - Given a constraint, return the type of constraint it
1348   /// is for this target.
1349   virtual ConstraintType getConstraintType(const std::string &Constraint) const;
1350   
1351   /// getRegClassForInlineAsmConstraint - Given a constraint letter (e.g. "r"),
1352   /// return a list of registers that can be used to satisfy the constraint.
1353   /// This should only be used for C_RegisterClass constraints.
1354   virtual std::vector<unsigned> 
1355   getRegClassForInlineAsmConstraint(const std::string &Constraint,
1356                                     EVT VT) const;
1357
1358   /// getRegForInlineAsmConstraint - Given a physical register constraint (e.g.
1359   /// {edx}), return the register number and the register class for the
1360   /// register.
1361   ///
1362   /// Given a register class constraint, like 'r', if this corresponds directly
1363   /// to an LLVM register class, return a register of 0 and the register class
1364   /// pointer.
1365   ///
1366   /// This should only be used for C_Register constraints.  On error,
1367   /// this returns a register number of 0 and a null register class pointer..
1368   virtual std::pair<unsigned, const TargetRegisterClass*> 
1369     getRegForInlineAsmConstraint(const std::string &Constraint,
1370                                  EVT VT) const;
1371   
1372   /// LowerXConstraint - try to replace an X constraint, which matches anything,
1373   /// with another that has more specific requirements based on the type of the
1374   /// corresponding operand.  This returns null if there is no replacement to
1375   /// make.
1376   virtual const char *LowerXConstraint(EVT ConstraintVT) const;
1377   
1378   /// LowerAsmOperandForConstraint - Lower the specified operand into the Ops
1379   /// vector.  If it is invalid, don't add anything to Ops. If hasMemory is true
1380   /// it means one of the asm constraint of the inline asm instruction being
1381   /// processed is 'm'.
1382   virtual void LowerAsmOperandForConstraint(SDValue Op, char ConstraintLetter,
1383                                             bool hasMemory,
1384                                             std::vector<SDValue> &Ops,
1385                                             SelectionDAG &DAG) const;
1386   
1387   //===--------------------------------------------------------------------===//
1388   // Instruction Emitting Hooks
1389   //
1390   
1391   // EmitInstrWithCustomInserter - This method should be implemented by targets
1392   // that mark instructions with the 'usesCustomInserter' flag.  These
1393   // instructions are special in various ways, which require special support to
1394   // insert.  The specified MachineInstr is created but not inserted into any
1395   // basic blocks, and this method is called to expand it into a sequence of
1396   // instructions, potentially also creating new basic blocks and control flow.
1397   // When new basic blocks are inserted and the edges from MBB to its successors
1398   // are modified, the method should insert pairs of <OldSucc, NewSucc> into the
1399   // DenseMap.
1400   virtual MachineBasicBlock *EmitInstrWithCustomInserter(MachineInstr *MI,
1401                                                          MachineBasicBlock *MBB,
1402                     DenseMap<MachineBasicBlock*, MachineBasicBlock*> *EM) const;
1403
1404   //===--------------------------------------------------------------------===//
1405   // Addressing mode description hooks (used by LSR etc).
1406   //
1407
1408   /// AddrMode - This represents an addressing mode of:
1409   ///    BaseGV + BaseOffs + BaseReg + Scale*ScaleReg
1410   /// If BaseGV is null,  there is no BaseGV.
1411   /// If BaseOffs is zero, there is no base offset.
1412   /// If HasBaseReg is false, there is no base register.
1413   /// If Scale is zero, there is no ScaleReg.  Scale of 1 indicates a reg with
1414   /// no scale.
1415   ///
1416   struct AddrMode {
1417     GlobalValue *BaseGV;
1418     int64_t      BaseOffs;
1419     bool         HasBaseReg;
1420     int64_t      Scale;
1421     AddrMode() : BaseGV(0), BaseOffs(0), HasBaseReg(false), Scale(0) {}
1422   };
1423   
1424   /// isLegalAddressingMode - Return true if the addressing mode represented by
1425   /// AM is legal for this target, for a load/store of the specified type.
1426   /// The type may be VoidTy, in which case only return true if the addressing
1427   /// mode is legal for a load/store of any legal type.
1428   /// TODO: Handle pre/postinc as well.
1429   virtual bool isLegalAddressingMode(const AddrMode &AM, const Type *Ty) const;
1430
1431   /// isTruncateFree - Return true if it's free to truncate a value of
1432   /// type Ty1 to type Ty2. e.g. On x86 it's free to truncate a i32 value in
1433   /// register EAX to i16 by referencing its sub-register AX.
1434   virtual bool isTruncateFree(const Type *Ty1, const Type *Ty2) const {
1435     return false;
1436   }
1437
1438   virtual bool isTruncateFree(EVT VT1, EVT VT2) const {
1439     return false;
1440   }
1441
1442   /// isZExtFree - Return true if any actual instruction that defines a
1443   /// value of type Ty1 implicitly zero-extends the value to Ty2 in the result
1444   /// register. This does not necessarily include registers defined in
1445   /// unknown ways, such as incoming arguments, or copies from unknown
1446   /// virtual registers. Also, if isTruncateFree(Ty2, Ty1) is true, this
1447   /// does not necessarily apply to truncate instructions. e.g. on x86-64,
1448   /// all instructions that define 32-bit values implicit zero-extend the
1449   /// result out to 64 bits.
1450   virtual bool isZExtFree(const Type *Ty1, const Type *Ty2) const {
1451     return false;
1452   }
1453
1454   virtual bool isZExtFree(EVT VT1, EVT VT2) const {
1455     return false;
1456   }
1457
1458   /// isNarrowingProfitable - Return true if it's profitable to narrow
1459   /// operations of type VT1 to VT2. e.g. on x86, it's profitable to narrow
1460   /// from i32 to i8 but not from i32 to i16.
1461   virtual bool isNarrowingProfitable(EVT VT1, EVT VT2) const {
1462     return false;
1463   }
1464
1465   /// isLegalICmpImmediate - Return true if the specified immediate is legal
1466   /// icmp immediate, that is the target has icmp instructions which can compare
1467   /// a register against the immediate without having to materialize the
1468   /// immediate into a register.
1469   virtual bool isLegalICmpImmediate(int64_t Imm) const {
1470     return true;
1471   }
1472
1473   //===--------------------------------------------------------------------===//
1474   // Div utility functions
1475   //
1476   SDValue BuildSDIV(SDNode *N, SelectionDAG &DAG, 
1477                       std::vector<SDNode*>* Created) const;
1478   SDValue BuildUDIV(SDNode *N, SelectionDAG &DAG, 
1479                       std::vector<SDNode*>* Created) const;
1480
1481
1482   //===--------------------------------------------------------------------===//
1483   // Runtime Library hooks
1484   //
1485
1486   /// setLibcallName - Rename the default libcall routine name for the specified
1487   /// libcall.
1488   void setLibcallName(RTLIB::Libcall Call, const char *Name) {
1489     LibcallRoutineNames[Call] = Name;
1490   }
1491
1492   /// getLibcallName - Get the libcall routine name for the specified libcall.
1493   ///
1494   const char *getLibcallName(RTLIB::Libcall Call) const {
1495     return LibcallRoutineNames[Call];
1496   }
1497
1498   /// setCmpLibcallCC - Override the default CondCode to be used to test the
1499   /// result of the comparison libcall against zero.
1500   void setCmpLibcallCC(RTLIB::Libcall Call, ISD::CondCode CC) {
1501     CmpLibcallCCs[Call] = CC;
1502   }
1503
1504   /// getCmpLibcallCC - Get the CondCode that's to be used to test the result of
1505   /// the comparison libcall against zero.
1506   ISD::CondCode getCmpLibcallCC(RTLIB::Libcall Call) const {
1507     return CmpLibcallCCs[Call];
1508   }
1509
1510   /// setLibcallCallingConv - Set the CallingConv that should be used for the
1511   /// specified libcall.
1512   void setLibcallCallingConv(RTLIB::Libcall Call, CallingConv::ID CC) {
1513     LibcallCallingConvs[Call] = CC;
1514   }
1515   
1516   /// getLibcallCallingConv - Get the CallingConv that should be used for the
1517   /// specified libcall.
1518   CallingConv::ID getLibcallCallingConv(RTLIB::Libcall Call) const {
1519     return LibcallCallingConvs[Call];
1520   }
1521
1522 private:
1523   TargetMachine &TM;
1524   const TargetData *TD;
1525   TargetLoweringObjectFile &TLOF;
1526
1527   /// PointerTy - The type to use for pointers, usually i32 or i64.
1528   ///
1529   MVT PointerTy;
1530
1531   /// IsLittleEndian - True if this is a little endian target.
1532   ///
1533   bool IsLittleEndian;
1534
1535   /// SelectIsExpensive - Tells the code generator not to expand operations
1536   /// into sequences that use the select operations if possible.
1537   bool SelectIsExpensive;
1538
1539   /// IntDivIsCheap - Tells the code generator not to expand integer divides by
1540   /// constants into a sequence of muls, adds, and shifts.  This is a hack until
1541   /// a real cost model is in place.  If we ever optimize for size, this will be
1542   /// set to true unconditionally.
1543   bool IntDivIsCheap;
1544   
1545   /// Pow2DivIsCheap - Tells the code generator that it shouldn't generate
1546   /// srl/add/sra for a signed divide by power of two, and let the target handle
1547   /// it.
1548   bool Pow2DivIsCheap;
1549   
1550   /// UseUnderscoreSetJmp - This target prefers to use _setjmp to implement
1551   /// llvm.setjmp.  Defaults to false.
1552   bool UseUnderscoreSetJmp;
1553
1554   /// UseUnderscoreLongJmp - This target prefers to use _longjmp to implement
1555   /// llvm.longjmp.  Defaults to false.
1556   bool UseUnderscoreLongJmp;
1557
1558   /// ShiftAmountTy - The type to use for shift amounts, usually i8 or whatever
1559   /// PointerTy is.
1560   MVT ShiftAmountTy;
1561
1562   /// BooleanContents - Information about the contents of the high-bits in
1563   /// boolean values held in a type wider than i1.  See getBooleanContents.
1564   BooleanContent BooleanContents;
1565
1566   /// SchedPreferenceInfo - The target scheduling preference: shortest possible
1567   /// total cycles or lowest register usage.
1568   SchedPreference SchedPreferenceInfo;
1569   
1570   /// JumpBufSize - The size, in bytes, of the target's jmp_buf buffers
1571   unsigned JumpBufSize;
1572   
1573   /// JumpBufAlignment - The alignment, in bytes, of the target's jmp_buf
1574   /// buffers
1575   unsigned JumpBufAlignment;
1576
1577   /// IfCvtBlockSizeLimit - The maximum allowed size for a block to be
1578   /// if-converted.
1579   unsigned IfCvtBlockSizeLimit;
1580   
1581   /// IfCvtDupBlockSizeLimit - The maximum allowed size for a block to be
1582   /// duplicated during if-conversion.
1583   unsigned IfCvtDupBlockSizeLimit;
1584
1585   /// PrefLoopAlignment - The perferred loop alignment.
1586   ///
1587   unsigned PrefLoopAlignment;
1588
1589   /// StackPointerRegisterToSaveRestore - If set to a physical register, this
1590   /// specifies the register that llvm.savestack/llvm.restorestack should save
1591   /// and restore.
1592   unsigned StackPointerRegisterToSaveRestore;
1593
1594   /// ExceptionPointerRegister - If set to a physical register, this specifies
1595   /// the register that receives the exception address on entry to a landing
1596   /// pad.
1597   unsigned ExceptionPointerRegister;
1598
1599   /// ExceptionSelectorRegister - If set to a physical register, this specifies
1600   /// the register that receives the exception typeid on entry to a landing
1601   /// pad.
1602   unsigned ExceptionSelectorRegister;
1603
1604   /// RegClassForVT - This indicates the default register class to use for
1605   /// each ValueType the target supports natively.
1606   TargetRegisterClass *RegClassForVT[MVT::LAST_VALUETYPE];
1607   unsigned char NumRegistersForVT[MVT::LAST_VALUETYPE];
1608   EVT RegisterTypeForVT[MVT::LAST_VALUETYPE];
1609
1610   /// TransformToType - For any value types we are promoting or expanding, this
1611   /// contains the value type that we are changing to.  For Expanded types, this
1612   /// contains one step of the expand (e.g. i64 -> i32), even if there are
1613   /// multiple steps required (e.g. i64 -> i16).  For types natively supported
1614   /// by the system, this holds the same type (e.g. i32 -> i32).
1615   EVT TransformToType[MVT::LAST_VALUETYPE];
1616
1617   /// OpActions - For each operation and each value type, keep a LegalizeAction
1618   /// that indicates how instruction selection should deal with the operation.
1619   /// Most operations are Legal (aka, supported natively by the target), but
1620   /// operations that are not should be described.  Note that operations on
1621   /// non-legal value types are not described here.
1622   /// This array is accessed using VT.getSimpleVT(), so it is subject to
1623   /// the MVT::MAX_ALLOWED_VALUETYPE * 2 bits.
1624   uint64_t OpActions[MVT::MAX_ALLOWED_VALUETYPE/(sizeof(uint64_t)*4)][ISD::BUILTIN_OP_END];
1625   
1626   /// LoadExtActions - For each load of load extension type and each value type,
1627   /// keep a LegalizeAction that indicates how instruction selection should deal
1628   /// with the load.
1629   uint64_t LoadExtActions[ISD::LAST_LOADEXT_TYPE];
1630   
1631   /// TruncStoreActions - For each truncating store, keep a LegalizeAction that
1632   /// indicates how instruction selection should deal with the store.
1633   uint64_t TruncStoreActions[MVT::LAST_VALUETYPE];
1634
1635   /// IndexedModeActions - For each indexed mode and each value type,
1636   /// keep a pair of LegalizeAction that indicates how instruction
1637   /// selection should deal with the load / store.  The first
1638   /// dimension is now the value_type for the reference.  The second
1639   /// dimension is the load [0] vs. store[1].  The third dimension
1640   /// represents the various modes for load store.
1641   uint8_t IndexedModeActions[MVT::LAST_VALUETYPE][2][ISD::LAST_INDEXED_MODE];
1642   
1643   /// CondCodeActions - For each condition code (ISD::CondCode) keep a
1644   /// LegalizeAction that indicates how instruction selection should
1645   /// deal with the condition code.
1646   uint64_t CondCodeActions[ISD::SETCC_INVALID];
1647
1648   ValueTypeActionImpl ValueTypeActions;
1649
1650   std::vector<std::pair<EVT, TargetRegisterClass*> > AvailableRegClasses;
1651
1652   /// TargetDAGCombineArray - Targets can specify ISD nodes that they would
1653   /// like PerformDAGCombine callbacks for by calling setTargetDAGCombine(),
1654   /// which sets a bit in this array.
1655   unsigned char
1656   TargetDAGCombineArray[(ISD::BUILTIN_OP_END+CHAR_BIT-1)/CHAR_BIT];
1657   
1658   /// PromoteToType - For operations that must be promoted to a specific type,
1659   /// this holds the destination type.  This map should be sparse, so don't hold
1660   /// it as an array.
1661   ///
1662   /// Targets add entries to this map with AddPromotedToType(..), clients access
1663   /// this with getTypeToPromoteTo(..).
1664   std::map<std::pair<unsigned, MVT::SimpleValueType>, MVT::SimpleValueType>
1665     PromoteToType;
1666
1667   /// LibcallRoutineNames - Stores the name each libcall.
1668   ///
1669   const char *LibcallRoutineNames[RTLIB::UNKNOWN_LIBCALL];
1670
1671   /// CmpLibcallCCs - The ISD::CondCode that should be used to test the result
1672   /// of each of the comparison libcall against zero.
1673   ISD::CondCode CmpLibcallCCs[RTLIB::UNKNOWN_LIBCALL];
1674
1675   /// LibcallCallingConvs - Stores the CallingConv that should be used for each
1676   /// libcall.
1677   CallingConv::ID LibcallCallingConvs[RTLIB::UNKNOWN_LIBCALL];
1678
1679 protected:
1680   /// When lowering \@llvm.memset this field specifies the maximum number of
1681   /// store operations that may be substituted for the call to memset. Targets
1682   /// must set this value based on the cost threshold for that target. Targets
1683   /// should assume that the memset will be done using as many of the largest
1684   /// store operations first, followed by smaller ones, if necessary, per
1685   /// alignment restrictions. For example, storing 9 bytes on a 32-bit machine
1686   /// with 16-bit alignment would result in four 2-byte stores and one 1-byte
1687   /// store.  This only applies to setting a constant array of a constant size.
1688   /// @brief Specify maximum number of store instructions per memset call.
1689   unsigned maxStoresPerMemset;
1690
1691   /// When lowering \@llvm.memcpy this field specifies the maximum number of
1692   /// store operations that may be substituted for a call to memcpy. Targets
1693   /// must set this value based on the cost threshold for that target. Targets
1694   /// should assume that the memcpy will be done using as many of the largest
1695   /// store operations first, followed by smaller ones, if necessary, per
1696   /// alignment restrictions. For example, storing 7 bytes on a 32-bit machine
1697   /// with 32-bit alignment would result in one 4-byte store, a one 2-byte store
1698   /// and one 1-byte store. This only applies to copying a constant array of
1699   /// constant size.
1700   /// @brief Specify maximum bytes of store instructions per memcpy call.
1701   unsigned maxStoresPerMemcpy;
1702
1703   /// When lowering \@llvm.memmove this field specifies the maximum number of
1704   /// store instructions that may be substituted for a call to memmove. Targets
1705   /// must set this value based on the cost threshold for that target. Targets
1706   /// should assume that the memmove will be done using as many of the largest
1707   /// store operations first, followed by smaller ones, if necessary, per
1708   /// alignment restrictions. For example, moving 9 bytes on a 32-bit machine
1709   /// with 8-bit alignment would result in nine 1-byte stores.  This only
1710   /// applies to copying a constant array of constant size.
1711   /// @brief Specify maximum bytes of store instructions per memmove call.
1712   unsigned maxStoresPerMemmove;
1713
1714   /// This field specifies whether the target can benefit from code placement
1715   /// optimization.
1716   bool benefitFromCodePlacementOpt;
1717 };
1718 } // end llvm namespace
1719
1720 #endif