Implement builtins for safe division: safe.sdiv.iN, safe.udiv.iN, safe.srem.iN,
[oota-llvm.git] / include / llvm / Target / TargetLowering.h
1 //===-- llvm/Target/TargetLowering.h - Target Lowering Info -----*- C++ -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 ///
10 /// \file
11 /// This file describes how to lower LLVM code to machine code.  This has two
12 /// main components:
13 ///
14 ///  1. Which ValueTypes are natively supported by the target.
15 ///  2. Which operations are supported for supported ValueTypes.
16 ///  3. Cost thresholds for alternative implementations of certain operations.
17 ///
18 /// In addition it has a few other components, like information about FP
19 /// immediates.
20 ///
21 //===----------------------------------------------------------------------===//
22
23 #ifndef LLVM_TARGET_TARGETLOWERING_H
24 #define LLVM_TARGET_TARGETLOWERING_H
25
26 #include "llvm/ADT/DenseMap.h"
27 #include "llvm/CodeGen/DAGCombine.h"
28 #include "llvm/CodeGen/RuntimeLibcalls.h"
29 #include "llvm/CodeGen/SelectionDAGNodes.h"
30 #include "llvm/IR/Attributes.h"
31 #include "llvm/IR/CallSite.h"
32 #include "llvm/IR/CallingConv.h"
33 #include "llvm/IR/InlineAsm.h"
34 #include "llvm/IR/IRBuilder.h"
35 #include "llvm/MC/MCRegisterInfo.h"
36 #include "llvm/Target/TargetCallingConv.h"
37 #include "llvm/Target/TargetMachine.h"
38 #include <climits>
39 #include <map>
40 #include <vector>
41
42 namespace llvm {
43   class CallInst;
44   class CCState;
45   class FastISel;
46   class FunctionLoweringInfo;
47   class ImmutableCallSite;
48   class IntrinsicInst;
49   class MachineBasicBlock;
50   class MachineFunction;
51   class MachineInstr;
52   class MachineJumpTableInfo;
53   class Mangler;
54   class MCContext;
55   class MCExpr;
56   class MCSymbol;
57   template<typename T> class SmallVectorImpl;
58   class DataLayout;
59   class TargetRegisterClass;
60   class TargetLibraryInfo;
61   class TargetLoweringObjectFile;
62   class Value;
63
64   namespace Sched {
65     enum Preference {
66       None,             // No preference
67       Source,           // Follow source order.
68       RegPressure,      // Scheduling for lowest register pressure.
69       Hybrid,           // Scheduling for both latency and register pressure.
70       ILP,              // Scheduling for ILP in low register pressure mode.
71       VLIW              // Scheduling for VLIW targets.
72     };
73   }
74
75 /// This base class for TargetLowering contains the SelectionDAG-independent
76 /// parts that can be used from the rest of CodeGen.
77 class TargetLoweringBase {
78   TargetLoweringBase(const TargetLoweringBase&) LLVM_DELETED_FUNCTION;
79   void operator=(const TargetLoweringBase&) LLVM_DELETED_FUNCTION;
80
81 public:
82   /// This enum indicates whether operations are valid for a target, and if not,
83   /// what action should be used to make them valid.
84   enum LegalizeAction {
85     Legal,      // The target natively supports this operation.
86     Promote,    // This operation should be executed in a larger type.
87     Expand,     // Try to expand this to other ops, otherwise use a libcall.
88     Custom      // Use the LowerOperation hook to implement custom lowering.
89   };
90
91   /// This enum indicates whether a types are legal for a target, and if not,
92   /// what action should be used to make them valid.
93   enum LegalizeTypeAction {
94     TypeLegal,           // The target natively supports this type.
95     TypePromoteInteger,  // Replace this integer with a larger one.
96     TypeExpandInteger,   // Split this integer into two of half the size.
97     TypeSoftenFloat,     // Convert this float to a same size integer type.
98     TypeExpandFloat,     // Split this float into two of half the size.
99     TypeScalarizeVector, // Replace this one-element vector with its element.
100     TypeSplitVector,     // Split this vector into two of half the size.
101     TypeWidenVector      // This vector should be widened into a larger vector.
102   };
103
104   /// LegalizeKind holds the legalization kind that needs to happen to EVT
105   /// in order to type-legalize it.
106   typedef std::pair<LegalizeTypeAction, EVT> LegalizeKind;
107
108   /// Enum that describes how the target represents true/false values.
109   enum BooleanContent {
110     UndefinedBooleanContent,    // Only bit 0 counts, the rest can hold garbage.
111     ZeroOrOneBooleanContent,        // All bits zero except for bit 0.
112     ZeroOrNegativeOneBooleanContent // All bits equal to bit 0.
113   };
114
115   /// Enum that describes what type of support for selects the target has.
116   enum SelectSupportKind {
117     ScalarValSelect,      // The target supports scalar selects (ex: cmov).
118     ScalarCondVectorVal,  // The target supports selects with a scalar condition
119                           // and vector values (ex: cmov).
120     VectorMaskSelect      // The target supports vector selects with a vector
121                           // mask (ex: x86 blends).
122   };
123
124   static ISD::NodeType getExtendForContent(BooleanContent Content) {
125     switch (Content) {
126     case UndefinedBooleanContent:
127       // Extend by adding rubbish bits.
128       return ISD::ANY_EXTEND;
129     case ZeroOrOneBooleanContent:
130       // Extend by adding zero bits.
131       return ISD::ZERO_EXTEND;
132     case ZeroOrNegativeOneBooleanContent:
133       // Extend by copying the sign bit.
134       return ISD::SIGN_EXTEND;
135     }
136     llvm_unreachable("Invalid content kind");
137   }
138
139   /// NOTE: The constructor takes ownership of TLOF.
140   explicit TargetLoweringBase(const TargetMachine &TM,
141                               const TargetLoweringObjectFile *TLOF);
142   virtual ~TargetLoweringBase();
143
144 protected:
145   /// \brief Initialize all of the actions to default values.
146   void initActions();
147
148 public:
149   const TargetMachine &getTargetMachine() const { return TM; }
150   const DataLayout *getDataLayout() const { return DL; }
151   const TargetLoweringObjectFile &getObjFileLowering() const { return TLOF; }
152
153   bool isBigEndian() const { return !IsLittleEndian; }
154   bool isLittleEndian() const { return IsLittleEndian; }
155
156   /// Return the pointer type for the given address space, defaults to
157   /// the pointer type from the data layout.
158   /// FIXME: The default needs to be removed once all the code is updated.
159   virtual MVT getPointerTy(uint32_t /*AS*/ = 0) const;
160   unsigned getPointerSizeInBits(uint32_t AS = 0) const;
161   unsigned getPointerTypeSizeInBits(Type *Ty) const;
162   virtual MVT getScalarShiftAmountTy(EVT LHSTy) const;
163
164   EVT getShiftAmountTy(EVT LHSTy) const;
165
166   /// Returns the type to be used for the index operand of:
167   /// ISD::INSERT_VECTOR_ELT, ISD::EXTRACT_VECTOR_ELT,
168   /// ISD::INSERT_SUBVECTOR, and ISD::EXTRACT_SUBVECTOR
169   virtual MVT getVectorIdxTy() const {
170     return getPointerTy();
171   }
172
173   /// Return true if the select operation is expensive for this target.
174   bool isSelectExpensive() const { return SelectIsExpensive; }
175
176   virtual bool isSelectSupported(SelectSupportKind /*kind*/) const {
177     return true;
178   }
179
180   /// Return true if multiple condition registers are available.
181   bool hasMultipleConditionRegisters() const {
182     return HasMultipleConditionRegisters;
183   }
184
185   /// Return true if a vector of the given type should be split
186   /// (TypeSplitVector) instead of promoted (TypePromoteInteger) during type
187   /// legalization.
188   virtual bool shouldSplitVectorType(EVT /*VT*/) const { return false; }
189
190   // There are two general methods for expanding a BUILD_VECTOR node:
191   //  1. Use SCALAR_TO_VECTOR on the defined scalar values and then shuffle
192   //     them together.
193   //  2. Build the vector on the stack and then load it.
194   // If this function returns true, then method (1) will be used, subject to
195   // the constraint that all of the necessary shuffles are legal (as determined
196   // by isShuffleMaskLegal). If this function returns false, then method (2) is
197   // always used. The vector type, and the number of defined values, are
198   // provided.
199   virtual bool
200   shouldExpandBuildVectorWithShuffles(EVT /* VT */,
201                                       unsigned DefinedValues) const {
202     return DefinedValues < 3;
203   }
204
205   /// Return true if integer divide is usually cheaper than a sequence of
206   /// several shifts, adds, and multiplies for this target.
207   bool isIntDivCheap() const { return IntDivIsCheap; }
208
209   /// Returns true if target has indicated at least one type should be bypassed.
210   bool isSlowDivBypassed() const { return !BypassSlowDivWidths.empty(); }
211
212   /// Returns map of slow types for division or remainder with corresponding
213   /// fast types
214   const DenseMap<unsigned int, unsigned int> &getBypassSlowDivWidths() const {
215     return BypassSlowDivWidths;
216   }
217
218   /// Return true if pow2 div is cheaper than a chain of srl/add/sra.
219   bool isPow2DivCheap() const { return Pow2DivIsCheap; }
220
221   /// Return true if Div never traps, returns 0 when div by 0 and return TMin,
222   /// when sdiv TMin by -1.
223   bool isDivWellDefined() const { return DivIsWellDefined; }
224
225   /// Return true if Flow Control is an expensive operation that should be
226   /// avoided.
227   bool isJumpExpensive() const { return JumpIsExpensive; }
228
229   /// Return true if selects are only cheaper than branches if the branch is
230   /// unlikely to be predicted right.
231   bool isPredictableSelectExpensive() const {
232     return PredictableSelectIsExpensive;
233   }
234
235   /// isLoadBitCastBeneficial() - Return true if the following transform
236   /// is beneficial.
237   /// fold (conv (load x)) -> (load (conv*)x)
238   /// On architectures that don't natively support some vector loads efficiently,
239   /// casting the load to a smaller vector of larger types and loading
240   /// is more efficient, however, this can be undone by optimizations in
241   /// dag combiner.
242   virtual bool isLoadBitCastBeneficial(EVT /* Load */, EVT /* Bitcast */) const {
243     return true;
244   }
245
246   /// \brief Return if the target supports combining a
247   /// chain like:
248   /// \code
249   ///   %andResult = and %val1, #imm-with-one-bit-set;
250   ///   %icmpResult = icmp %andResult, 0
251   ///   br i1 %icmpResult, label %dest1, label %dest2
252   /// \endcode
253   /// into a single machine instruction of a form like:
254   /// \code
255   ///   brOnBitSet %register, #bitNumber, dest
256   /// \endcode
257   bool isMaskAndBranchFoldingLegal() const {
258     return MaskAndBranchFoldingIsLegal;
259   }
260
261   /// Return the ValueType of the result of SETCC operations.  Also used to
262   /// obtain the target's preferred type for the condition operand of SELECT and
263   /// BRCOND nodes.  In the case of BRCOND the argument passed is MVT::Other
264   /// since there are no other operands to get a type hint from.
265   virtual EVT getSetCCResultType(LLVMContext &Context, EVT VT) const;
266
267   /// Return the ValueType for comparison libcalls. Comparions libcalls include
268   /// floating point comparion calls, and Ordered/Unordered check calls on
269   /// floating point numbers.
270   virtual
271   MVT::SimpleValueType getCmpLibcallReturnType() const;
272
273   /// For targets without i1 registers, this gives the nature of the high-bits
274   /// of boolean values held in types wider than i1.
275   ///
276   /// "Boolean values" are special true/false values produced by nodes like
277   /// SETCC and consumed (as the condition) by nodes like SELECT and BRCOND.
278   /// Not to be confused with general values promoted from i1.  Some cpus
279   /// distinguish between vectors of boolean and scalars; the isVec parameter
280   /// selects between the two kinds.  For example on X86 a scalar boolean should
281   /// be zero extended from i1, while the elements of a vector of booleans
282   /// should be sign extended from i1.
283   BooleanContent getBooleanContents(bool isVec) const {
284     return isVec ? BooleanVectorContents : BooleanContents;
285   }
286
287   /// Return target scheduling preference.
288   Sched::Preference getSchedulingPreference() const {
289     return SchedPreferenceInfo;
290   }
291
292   /// Some scheduler, e.g. hybrid, can switch to different scheduling heuristics
293   /// for different nodes. This function returns the preference (or none) for
294   /// the given node.
295   virtual Sched::Preference getSchedulingPreference(SDNode *) const {
296     return Sched::None;
297   }
298
299   /// Return the register class that should be used for the specified value
300   /// type.
301   virtual const TargetRegisterClass *getRegClassFor(MVT VT) const {
302     const TargetRegisterClass *RC = RegClassForVT[VT.SimpleTy];
303     assert(RC && "This value type is not natively supported!");
304     return RC;
305   }
306
307   /// Return the 'representative' register class for the specified value
308   /// type.
309   ///
310   /// The 'representative' register class is the largest legal super-reg
311   /// register class for the register class of the value type.  For example, on
312   /// i386 the rep register class for i8, i16, and i32 are GR32; while the rep
313   /// register class is GR64 on x86_64.
314   virtual const TargetRegisterClass *getRepRegClassFor(MVT VT) const {
315     const TargetRegisterClass *RC = RepRegClassForVT[VT.SimpleTy];
316     return RC;
317   }
318
319   /// Return the cost of the 'representative' register class for the specified
320   /// value type.
321   virtual uint8_t getRepRegClassCostFor(MVT VT) const {
322     return RepRegClassCostForVT[VT.SimpleTy];
323   }
324
325   /// Return true if the target has native support for the specified value type.
326   /// This means that it has a register that directly holds it without
327   /// promotions or expansions.
328   bool isTypeLegal(EVT VT) const {
329     assert(!VT.isSimple() ||
330            (unsigned)VT.getSimpleVT().SimpleTy < array_lengthof(RegClassForVT));
331     return VT.isSimple() && RegClassForVT[VT.getSimpleVT().SimpleTy] != nullptr;
332   }
333
334   class ValueTypeActionImpl {
335     /// ValueTypeActions - For each value type, keep a LegalizeTypeAction enum
336     /// that indicates how instruction selection should deal with the type.
337     uint8_t ValueTypeActions[MVT::LAST_VALUETYPE];
338
339   public:
340     ValueTypeActionImpl() {
341       std::fill(std::begin(ValueTypeActions), std::end(ValueTypeActions), 0);
342     }
343
344     LegalizeTypeAction getTypeAction(MVT VT) const {
345       return (LegalizeTypeAction)ValueTypeActions[VT.SimpleTy];
346     }
347
348     void setTypeAction(MVT VT, LegalizeTypeAction Action) {
349       unsigned I = VT.SimpleTy;
350       ValueTypeActions[I] = Action;
351     }
352   };
353
354   const ValueTypeActionImpl &getValueTypeActions() const {
355     return ValueTypeActions;
356   }
357
358   /// Return how we should legalize values of this type, either it is already
359   /// legal (return 'Legal') or we need to promote it to a larger type (return
360   /// 'Promote'), or we need to expand it into multiple registers of smaller
361   /// integer type (return 'Expand').  'Custom' is not an option.
362   LegalizeTypeAction getTypeAction(LLVMContext &Context, EVT VT) const {
363     return getTypeConversion(Context, VT).first;
364   }
365   LegalizeTypeAction getTypeAction(MVT VT) const {
366     return ValueTypeActions.getTypeAction(VT);
367   }
368
369   /// For types supported by the target, this is an identity function.  For
370   /// types that must be promoted to larger types, this returns the larger type
371   /// to promote to.  For integer types that are larger than the largest integer
372   /// register, this contains one step in the expansion to get to the smaller
373   /// register. For illegal floating point types, this returns the integer type
374   /// to transform to.
375   EVT getTypeToTransformTo(LLVMContext &Context, EVT VT) const {
376     return getTypeConversion(Context, VT).second;
377   }
378
379   /// For types supported by the target, this is an identity function.  For
380   /// types that must be expanded (i.e. integer types that are larger than the
381   /// largest integer register or illegal floating point types), this returns
382   /// the largest legal type it will be expanded to.
383   EVT getTypeToExpandTo(LLVMContext &Context, EVT VT) const {
384     assert(!VT.isVector());
385     while (true) {
386       switch (getTypeAction(Context, VT)) {
387       case TypeLegal:
388         return VT;
389       case TypeExpandInteger:
390         VT = getTypeToTransformTo(Context, VT);
391         break;
392       default:
393         llvm_unreachable("Type is not legal nor is it to be expanded!");
394       }
395     }
396   }
397
398   /// Vector types are broken down into some number of legal first class types.
399   /// For example, EVT::v8f32 maps to 2 EVT::v4f32 with Altivec or SSE1, or 8
400   /// promoted EVT::f64 values with the X86 FP stack.  Similarly, EVT::v2i64
401   /// turns into 4 EVT::i32 values with both PPC and X86.
402   ///
403   /// This method returns the number of registers needed, and the VT for each
404   /// register.  It also returns the VT and quantity of the intermediate values
405   /// before they are promoted/expanded.
406   unsigned getVectorTypeBreakdown(LLVMContext &Context, EVT VT,
407                                   EVT &IntermediateVT,
408                                   unsigned &NumIntermediates,
409                                   MVT &RegisterVT) const;
410
411   struct IntrinsicInfo {
412     unsigned     opc;         // target opcode
413     EVT          memVT;       // memory VT
414     const Value* ptrVal;      // value representing memory location
415     int          offset;      // offset off of ptrVal
416     unsigned     align;       // alignment
417     bool         vol;         // is volatile?
418     bool         readMem;     // reads memory?
419     bool         writeMem;    // writes memory?
420   };
421
422   /// Given an intrinsic, checks if on the target the intrinsic will need to map
423   /// to a MemIntrinsicNode (touches memory). If this is the case, it returns
424   /// true and store the intrinsic information into the IntrinsicInfo that was
425   /// passed to the function.
426   virtual bool getTgtMemIntrinsic(IntrinsicInfo &, const CallInst &,
427                                   unsigned /*Intrinsic*/) const {
428     return false;
429   }
430
431   /// Returns true if the target can instruction select the specified FP
432   /// immediate natively. If false, the legalizer will materialize the FP
433   /// immediate as a load from a constant pool.
434   virtual bool isFPImmLegal(const APFloat &/*Imm*/, EVT /*VT*/) const {
435     return false;
436   }
437
438   /// Targets can use this to indicate that they only support *some*
439   /// VECTOR_SHUFFLE operations, those with specific masks.  By default, if a
440   /// target supports the VECTOR_SHUFFLE node, all mask values are assumed to be
441   /// legal.
442   virtual bool isShuffleMaskLegal(const SmallVectorImpl<int> &/*Mask*/,
443                                   EVT /*VT*/) const {
444     return true;
445   }
446
447   /// Returns true if the operation can trap for the value type.
448   ///
449   /// VT must be a legal type. By default, we optimistically assume most
450   /// operations don't trap except for divide and remainder.
451   virtual bool canOpTrap(unsigned Op, EVT VT) const;
452
453   /// Similar to isShuffleMaskLegal. This is used by Targets can use this to
454   /// indicate if there is a suitable VECTOR_SHUFFLE that can be used to replace
455   /// a VAND with a constant pool entry.
456   virtual bool isVectorClearMaskLegal(const SmallVectorImpl<int> &/*Mask*/,
457                                       EVT /*VT*/) const {
458     return false;
459   }
460
461   /// Return how this operation should be treated: either it is legal, needs to
462   /// be promoted to a larger size, needs to be expanded to some other code
463   /// sequence, or the target has a custom expander for it.
464   LegalizeAction getOperationAction(unsigned Op, EVT VT) const {
465     if (VT.isExtended()) return Expand;
466     // If a target-specific SDNode requires legalization, require the target
467     // to provide custom legalization for it.
468     if (Op > array_lengthof(OpActions[0])) return Custom;
469     unsigned I = (unsigned) VT.getSimpleVT().SimpleTy;
470     return (LegalizeAction)OpActions[I][Op];
471   }
472
473   /// Return true if the specified operation is legal on this target or can be
474   /// made legal with custom lowering. This is used to help guide high-level
475   /// lowering decisions.
476   bool isOperationLegalOrCustom(unsigned Op, EVT VT) const {
477     return (VT == MVT::Other || isTypeLegal(VT)) &&
478       (getOperationAction(Op, VT) == Legal ||
479        getOperationAction(Op, VT) == Custom);
480   }
481
482   /// Return true if the specified operation is legal on this target or can be
483   /// made legal using promotion. This is used to help guide high-level lowering
484   /// decisions.
485   bool isOperationLegalOrPromote(unsigned Op, EVT VT) const {
486     return (VT == MVT::Other || isTypeLegal(VT)) &&
487       (getOperationAction(Op, VT) == Legal ||
488        getOperationAction(Op, VT) == Promote);
489   }
490
491   /// Return true if the specified operation is illegal on this target or
492   /// unlikely to be made legal with custom lowering. This is used to help guide
493   /// high-level lowering decisions.
494   bool isOperationExpand(unsigned Op, EVT VT) const {
495     return (!isTypeLegal(VT) || getOperationAction(Op, VT) == Expand);
496   }
497
498   /// Return true if the specified operation is legal on this target.
499   bool isOperationLegal(unsigned Op, EVT VT) const {
500     return (VT == MVT::Other || isTypeLegal(VT)) &&
501            getOperationAction(Op, VT) == Legal;
502   }
503
504   /// Return how this load with extension should be treated: either it is legal,
505   /// needs to be promoted to a larger size, needs to be expanded to some other
506   /// code sequence, or the target has a custom expander for it.
507   LegalizeAction getLoadExtAction(unsigned ExtType, MVT VT) const {
508     assert(ExtType < ISD::LAST_LOADEXT_TYPE && VT < MVT::LAST_VALUETYPE &&
509            "Table isn't big enough!");
510     return (LegalizeAction)LoadExtActions[VT.SimpleTy][ExtType];
511   }
512
513   /// Return true if the specified load with extension is legal on this target.
514   bool isLoadExtLegal(unsigned ExtType, EVT VT) const {
515     return VT.isSimple() &&
516       getLoadExtAction(ExtType, VT.getSimpleVT()) == Legal;
517   }
518
519   /// Return how this store with truncation should be treated: either it is
520   /// legal, needs to be promoted to a larger size, needs to be expanded to some
521   /// other code sequence, or the target has a custom expander for it.
522   LegalizeAction getTruncStoreAction(MVT ValVT, MVT MemVT) const {
523     assert(ValVT < MVT::LAST_VALUETYPE && MemVT < MVT::LAST_VALUETYPE &&
524            "Table isn't big enough!");
525     return (LegalizeAction)TruncStoreActions[ValVT.SimpleTy]
526                                             [MemVT.SimpleTy];
527   }
528
529   /// Return true if the specified store with truncation is legal on this
530   /// target.
531   bool isTruncStoreLegal(EVT ValVT, EVT MemVT) const {
532     return isTypeLegal(ValVT) && MemVT.isSimple() &&
533       getTruncStoreAction(ValVT.getSimpleVT(), MemVT.getSimpleVT()) == Legal;
534   }
535
536   /// Return how the indexed load should be treated: either it is legal, needs
537   /// to be promoted to a larger size, needs to be expanded to some other code
538   /// sequence, or the target has a custom expander for it.
539   LegalizeAction
540   getIndexedLoadAction(unsigned IdxMode, MVT VT) const {
541     assert(IdxMode < ISD::LAST_INDEXED_MODE && VT < MVT::LAST_VALUETYPE &&
542            "Table isn't big enough!");
543     unsigned Ty = (unsigned)VT.SimpleTy;
544     return (LegalizeAction)((IndexedModeActions[Ty][IdxMode] & 0xf0) >> 4);
545   }
546
547   /// Return true if the specified indexed load is legal on this target.
548   bool isIndexedLoadLegal(unsigned IdxMode, EVT VT) const {
549     return VT.isSimple() &&
550       (getIndexedLoadAction(IdxMode, VT.getSimpleVT()) == Legal ||
551        getIndexedLoadAction(IdxMode, VT.getSimpleVT()) == Custom);
552   }
553
554   /// Return how the indexed store should be treated: either it is legal, needs
555   /// to be promoted to a larger size, needs to be expanded to some other code
556   /// sequence, or the target has a custom expander for it.
557   LegalizeAction
558   getIndexedStoreAction(unsigned IdxMode, MVT VT) const {
559     assert(IdxMode < ISD::LAST_INDEXED_MODE && VT < MVT::LAST_VALUETYPE &&
560            "Table isn't big enough!");
561     unsigned Ty = (unsigned)VT.SimpleTy;
562     return (LegalizeAction)(IndexedModeActions[Ty][IdxMode] & 0x0f);
563   }
564
565   /// Return true if the specified indexed load is legal on this target.
566   bool isIndexedStoreLegal(unsigned IdxMode, EVT VT) const {
567     return VT.isSimple() &&
568       (getIndexedStoreAction(IdxMode, VT.getSimpleVT()) == Legal ||
569        getIndexedStoreAction(IdxMode, VT.getSimpleVT()) == Custom);
570   }
571
572   /// Return how the condition code should be treated: either it is legal, needs
573   /// to be expanded to some other code sequence, or the target has a custom
574   /// expander for it.
575   LegalizeAction
576   getCondCodeAction(ISD::CondCode CC, MVT VT) const {
577     assert((unsigned)CC < array_lengthof(CondCodeActions) &&
578            ((unsigned)VT.SimpleTy >> 4) < array_lengthof(CondCodeActions[0]) &&
579            "Table isn't big enough!");
580     // See setCondCodeAction for how this is encoded.
581     uint32_t Shift = 2 * (VT.SimpleTy & 0xF);
582     uint32_t Value = CondCodeActions[CC][VT.SimpleTy >> 4];
583     LegalizeAction Action = (LegalizeAction) ((Value >> Shift) & 0x3);
584     assert(Action != Promote && "Can't promote condition code!");
585     return Action;
586   }
587
588   /// Return true if the specified condition code is legal on this target.
589   bool isCondCodeLegal(ISD::CondCode CC, MVT VT) const {
590     return
591       getCondCodeAction(CC, VT) == Legal ||
592       getCondCodeAction(CC, VT) == Custom;
593   }
594
595
596   /// If the action for this operation is to promote, this method returns the
597   /// ValueType to promote to.
598   MVT getTypeToPromoteTo(unsigned Op, MVT VT) const {
599     assert(getOperationAction(Op, VT) == Promote &&
600            "This operation isn't promoted!");
601
602     // See if this has an explicit type specified.
603     std::map<std::pair<unsigned, MVT::SimpleValueType>,
604              MVT::SimpleValueType>::const_iterator PTTI =
605       PromoteToType.find(std::make_pair(Op, VT.SimpleTy));
606     if (PTTI != PromoteToType.end()) return PTTI->second;
607
608     assert((VT.isInteger() || VT.isFloatingPoint()) &&
609            "Cannot autopromote this type, add it with AddPromotedToType.");
610
611     MVT NVT = VT;
612     do {
613       NVT = (MVT::SimpleValueType)(NVT.SimpleTy+1);
614       assert(NVT.isInteger() == VT.isInteger() && NVT != MVT::isVoid &&
615              "Didn't find type to promote to!");
616     } while (!isTypeLegal(NVT) ||
617               getOperationAction(Op, NVT) == Promote);
618     return NVT;
619   }
620
621   /// Return the EVT corresponding to this LLVM type.  This is fixed by the LLVM
622   /// operations except for the pointer size.  If AllowUnknown is true, this
623   /// will return MVT::Other for types with no EVT counterpart (e.g. structs),
624   /// otherwise it will assert.
625   EVT getValueType(Type *Ty, bool AllowUnknown = false) const {
626     // Lower scalar pointers to native pointer types.
627     if (PointerType *PTy = dyn_cast<PointerType>(Ty))
628       return getPointerTy(PTy->getAddressSpace());
629
630     if (Ty->isVectorTy()) {
631       VectorType *VTy = cast<VectorType>(Ty);
632       Type *Elm = VTy->getElementType();
633       // Lower vectors of pointers to native pointer types.
634       if (PointerType *PT = dyn_cast<PointerType>(Elm)) {
635         EVT PointerTy(getPointerTy(PT->getAddressSpace()));
636         Elm = PointerTy.getTypeForEVT(Ty->getContext());
637       }
638
639       return EVT::getVectorVT(Ty->getContext(), EVT::getEVT(Elm, false),
640                        VTy->getNumElements());
641     }
642     return EVT::getEVT(Ty, AllowUnknown);
643   }
644
645   /// Return the MVT corresponding to this LLVM type. See getValueType.
646   MVT getSimpleValueType(Type *Ty, bool AllowUnknown = false) const {
647     return getValueType(Ty, AllowUnknown).getSimpleVT();
648   }
649
650   /// Return the desired alignment for ByVal or InAlloca aggregate function
651   /// arguments in the caller parameter area.  This is the actual alignment, not
652   /// its logarithm.
653   virtual unsigned getByValTypeAlignment(Type *Ty) const;
654
655   /// Return the type of registers that this ValueType will eventually require.
656   MVT getRegisterType(MVT VT) const {
657     assert((unsigned)VT.SimpleTy < array_lengthof(RegisterTypeForVT));
658     return RegisterTypeForVT[VT.SimpleTy];
659   }
660
661   /// Return the type of registers that this ValueType will eventually require.
662   MVT getRegisterType(LLVMContext &Context, EVT VT) const {
663     if (VT.isSimple()) {
664       assert((unsigned)VT.getSimpleVT().SimpleTy <
665                 array_lengthof(RegisterTypeForVT));
666       return RegisterTypeForVT[VT.getSimpleVT().SimpleTy];
667     }
668     if (VT.isVector()) {
669       EVT VT1;
670       MVT RegisterVT;
671       unsigned NumIntermediates;
672       (void)getVectorTypeBreakdown(Context, VT, VT1,
673                                    NumIntermediates, RegisterVT);
674       return RegisterVT;
675     }
676     if (VT.isInteger()) {
677       return getRegisterType(Context, getTypeToTransformTo(Context, VT));
678     }
679     llvm_unreachable("Unsupported extended type!");
680   }
681
682   /// Return the number of registers that this ValueType will eventually
683   /// require.
684   ///
685   /// This is one for any types promoted to live in larger registers, but may be
686   /// more than one for types (like i64) that are split into pieces.  For types
687   /// like i140, which are first promoted then expanded, it is the number of
688   /// registers needed to hold all the bits of the original type.  For an i140
689   /// on a 32 bit machine this means 5 registers.
690   unsigned getNumRegisters(LLVMContext &Context, EVT VT) const {
691     if (VT.isSimple()) {
692       assert((unsigned)VT.getSimpleVT().SimpleTy <
693                 array_lengthof(NumRegistersForVT));
694       return NumRegistersForVT[VT.getSimpleVT().SimpleTy];
695     }
696     if (VT.isVector()) {
697       EVT VT1;
698       MVT VT2;
699       unsigned NumIntermediates;
700       return getVectorTypeBreakdown(Context, VT, VT1, NumIntermediates, VT2);
701     }
702     if (VT.isInteger()) {
703       unsigned BitWidth = VT.getSizeInBits();
704       unsigned RegWidth = getRegisterType(Context, VT).getSizeInBits();
705       return (BitWidth + RegWidth - 1) / RegWidth;
706     }
707     llvm_unreachable("Unsupported extended type!");
708   }
709
710   /// If true, then instruction selection should seek to shrink the FP constant
711   /// of the specified type to a smaller type in order to save space and / or
712   /// reduce runtime.
713   virtual bool ShouldShrinkFPConstant(EVT) const { return true; }
714
715   /// If true, the target has custom DAG combine transformations that it can
716   /// perform for the specified node.
717   bool hasTargetDAGCombine(ISD::NodeType NT) const {
718     assert(unsigned(NT >> 3) < array_lengthof(TargetDAGCombineArray));
719     return TargetDAGCombineArray[NT >> 3] & (1 << (NT&7));
720   }
721
722   /// \brief Get maximum # of store operations permitted for llvm.memset
723   ///
724   /// This function returns the maximum number of store operations permitted
725   /// to replace a call to llvm.memset. The value is set by the target at the
726   /// performance threshold for such a replacement. If OptSize is true,
727   /// return the limit for functions that have OptSize attribute.
728   unsigned getMaxStoresPerMemset(bool OptSize) const {
729     return OptSize ? MaxStoresPerMemsetOptSize : MaxStoresPerMemset;
730   }
731
732   /// \brief Get maximum # of store operations permitted for llvm.memcpy
733   ///
734   /// This function returns the maximum number of store operations permitted
735   /// to replace a call to llvm.memcpy. The value is set by the target at the
736   /// performance threshold for such a replacement. If OptSize is true,
737   /// return the limit for functions that have OptSize attribute.
738   unsigned getMaxStoresPerMemcpy(bool OptSize) const {
739     return OptSize ? MaxStoresPerMemcpyOptSize : MaxStoresPerMemcpy;
740   }
741
742   /// \brief Get maximum # of store operations permitted for llvm.memmove
743   ///
744   /// This function returns the maximum number of store operations permitted
745   /// to replace a call to llvm.memmove. The value is set by the target at the
746   /// performance threshold for such a replacement. If OptSize is true,
747   /// return the limit for functions that have OptSize attribute.
748   unsigned getMaxStoresPerMemmove(bool OptSize) const {
749     return OptSize ? MaxStoresPerMemmoveOptSize : MaxStoresPerMemmove;
750   }
751
752   /// \brief Determine if the target supports unaligned memory accesses.
753   ///
754   /// This function returns true if the target allows unaligned memory accesses
755   /// of the specified type in the given address space. If true, it also returns
756   /// whether the unaligned memory access is "fast" in the third argument by
757   /// reference. This is used, for example, in situations where an array
758   /// copy/move/set is converted to a sequence of store operations. Its use
759   /// helps to ensure that such replacements don't generate code that causes an
760   /// alignment error (trap) on the target machine.
761   virtual bool allowsUnalignedMemoryAccesses(EVT,
762                                              unsigned AddrSpace = 0,
763                                              bool * /*Fast*/ = nullptr) const {
764     return false;
765   }
766
767   /// Returns the target specific optimal type for load and store operations as
768   /// a result of memset, memcpy, and memmove lowering.
769   ///
770   /// If DstAlign is zero that means it's safe to destination alignment can
771   /// satisfy any constraint. Similarly if SrcAlign is zero it means there isn't
772   /// a need to check it against alignment requirement, probably because the
773   /// source does not need to be loaded. If 'IsMemset' is true, that means it's
774   /// expanding a memset. If 'ZeroMemset' is true, that means it's a memset of
775   /// zero. 'MemcpyStrSrc' indicates whether the memcpy source is constant so it
776   /// does not need to be loaded.  It returns EVT::Other if the type should be
777   /// determined using generic target-independent logic.
778   virtual EVT getOptimalMemOpType(uint64_t /*Size*/,
779                                   unsigned /*DstAlign*/, unsigned /*SrcAlign*/,
780                                   bool /*IsMemset*/,
781                                   bool /*ZeroMemset*/,
782                                   bool /*MemcpyStrSrc*/,
783                                   MachineFunction &/*MF*/) const {
784     return MVT::Other;
785   }
786
787   /// Returns true if it's safe to use load / store of the specified type to
788   /// expand memcpy / memset inline.
789   ///
790   /// This is mostly true for all types except for some special cases. For
791   /// example, on X86 targets without SSE2 f64 load / store are done with fldl /
792   /// fstpl which also does type conversion. Note the specified type doesn't
793   /// have to be legal as the hook is used before type legalization.
794   virtual bool isSafeMemOpType(MVT /*VT*/) const { return true; }
795
796   /// Determine if we should use _setjmp or setjmp to implement llvm.setjmp.
797   bool usesUnderscoreSetJmp() const {
798     return UseUnderscoreSetJmp;
799   }
800
801   /// Determine if we should use _longjmp or longjmp to implement llvm.longjmp.
802   bool usesUnderscoreLongJmp() const {
803     return UseUnderscoreLongJmp;
804   }
805
806   /// Return whether the target can generate code for jump tables.
807   bool supportJumpTables() const {
808     return SupportJumpTables;
809   }
810
811   /// Return integer threshold on number of blocks to use jump tables rather
812   /// than if sequence.
813   int getMinimumJumpTableEntries() const {
814     return MinimumJumpTableEntries;
815   }
816
817   /// If a physical register, this specifies the register that
818   /// llvm.savestack/llvm.restorestack should save and restore.
819   unsigned getStackPointerRegisterToSaveRestore() const {
820     return StackPointerRegisterToSaveRestore;
821   }
822
823   /// If a physical register, this returns the register that receives the
824   /// exception address on entry to a landing pad.
825   unsigned getExceptionPointerRegister() const {
826     return ExceptionPointerRegister;
827   }
828
829   /// If a physical register, this returns the register that receives the
830   /// exception typeid on entry to a landing pad.
831   unsigned getExceptionSelectorRegister() const {
832     return ExceptionSelectorRegister;
833   }
834
835   /// Returns the target's jmp_buf size in bytes (if never set, the default is
836   /// 200)
837   unsigned getJumpBufSize() const {
838     return JumpBufSize;
839   }
840
841   /// Returns the target's jmp_buf alignment in bytes (if never set, the default
842   /// is 0)
843   unsigned getJumpBufAlignment() const {
844     return JumpBufAlignment;
845   }
846
847   /// Return the minimum stack alignment of an argument.
848   unsigned getMinStackArgumentAlignment() const {
849     return MinStackArgumentAlignment;
850   }
851
852   /// Return the minimum function alignment.
853   unsigned getMinFunctionAlignment() const {
854     return MinFunctionAlignment;
855   }
856
857   /// Return the preferred function alignment.
858   unsigned getPrefFunctionAlignment() const {
859     return PrefFunctionAlignment;
860   }
861
862   /// Return the preferred loop alignment.
863   unsigned getPrefLoopAlignment() const {
864     return PrefLoopAlignment;
865   }
866
867   /// Return whether the DAG builder should automatically insert fences and
868   /// reduce ordering for atomics.
869   bool getInsertFencesForAtomic() const {
870     return InsertFencesForAtomic;
871   }
872
873   /// Return true if the target stores stack protector cookies at a fixed offset
874   /// in some non-standard address space, and populates the address space and
875   /// offset as appropriate.
876   virtual bool getStackCookieLocation(unsigned &/*AddressSpace*/,
877                                       unsigned &/*Offset*/) const {
878     return false;
879   }
880
881   /// Returns the maximal possible offset which can be used for loads / stores
882   /// from the global.
883   virtual unsigned getMaximalGlobalOffset() const {
884     return 0;
885   }
886
887   /// Returns true if a cast between SrcAS and DestAS is a noop.
888   virtual bool isNoopAddrSpaceCast(unsigned SrcAS, unsigned DestAS) const {
889     return false;
890   }
891
892   //===--------------------------------------------------------------------===//
893   /// \name Helpers for TargetTransformInfo implementations
894   /// @{
895
896   /// Get the ISD node that corresponds to the Instruction class opcode.
897   int InstructionOpcodeToISD(unsigned Opcode) const;
898
899   /// Estimate the cost of type-legalization and the legalized type.
900   std::pair<unsigned, MVT> getTypeLegalizationCost(Type *Ty) const;
901
902   /// @}
903
904   //===--------------------------------------------------------------------===//
905   /// \name Helpers for load-linked/store-conditional atomic expansion.
906   /// @{
907
908   /// Perform a load-linked operation on Addr, returning a "Value *" with the
909   /// corresponding pointee type. This may entail some non-trivial operations to
910   /// truncate or reconstruct types that will be illegal in the backend. See
911   /// ARMISelLowering for an example implementation.
912   virtual Value *emitLoadLinked(IRBuilder<> &Builder, Value *Addr,
913                                 AtomicOrdering Ord) const {
914     llvm_unreachable("Load linked unimplemented on this target");
915   }
916
917   /// Perform a store-conditional operation to Addr. Return the status of the
918   /// store. This should be 0 if the store succeeded, non-zero otherwise.
919   virtual Value *emitStoreConditional(IRBuilder<> &Builder, Value *Val,
920                                       Value *Addr, AtomicOrdering Ord) const {
921     llvm_unreachable("Store conditional unimplemented on this target");
922   }
923
924   /// Return true if the given (atomic) instruction should be expanded by the
925   /// IR-level AtomicExpandLoadLinked pass into a loop involving
926   /// load-linked/store-conditional pairs. Atomic stores will be expanded in the
927   /// same way as "atomic xchg" operations which ignore their output if needed.
928   virtual bool shouldExpandAtomicInIR(Instruction *Inst) const {
929     return false;
930   }
931
932
933   //===--------------------------------------------------------------------===//
934   // TargetLowering Configuration Methods - These methods should be invoked by
935   // the derived class constructor to configure this object for the target.
936   //
937
938   /// \brief Reset the operation actions based on target options.
939   virtual void resetOperationActions() {}
940
941 protected:
942   /// Specify how the target extends the result of a boolean value from i1 to a
943   /// wider type.  See getBooleanContents.
944   void setBooleanContents(BooleanContent Ty) { BooleanContents = Ty; }
945
946   /// Specify how the target extends the result of a vector boolean value from a
947   /// vector of i1 to a wider type.  See getBooleanContents.
948   void setBooleanVectorContents(BooleanContent Ty) {
949     BooleanVectorContents = Ty;
950   }
951
952   /// Specify the target scheduling preference.
953   void setSchedulingPreference(Sched::Preference Pref) {
954     SchedPreferenceInfo = Pref;
955   }
956
957   /// Indicate whether this target prefers to use _setjmp to implement
958   /// llvm.setjmp or the version without _.  Defaults to false.
959   void setUseUnderscoreSetJmp(bool Val) {
960     UseUnderscoreSetJmp = Val;
961   }
962
963   /// Indicate whether this target prefers to use _longjmp to implement
964   /// llvm.longjmp or the version without _.  Defaults to false.
965   void setUseUnderscoreLongJmp(bool Val) {
966     UseUnderscoreLongJmp = Val;
967   }
968
969   /// Indicate whether the target can generate code for jump tables.
970   void setSupportJumpTables(bool Val) {
971     SupportJumpTables = Val;
972   }
973
974   /// Indicate the number of blocks to generate jump tables rather than if
975   /// sequence.
976   void setMinimumJumpTableEntries(int Val) {
977     MinimumJumpTableEntries = Val;
978   }
979
980   /// If set to a physical register, this specifies the register that
981   /// llvm.savestack/llvm.restorestack should save and restore.
982   void setStackPointerRegisterToSaveRestore(unsigned R) {
983     StackPointerRegisterToSaveRestore = R;
984   }
985
986   /// If set to a physical register, this sets the register that receives the
987   /// exception address on entry to a landing pad.
988   void setExceptionPointerRegister(unsigned R) {
989     ExceptionPointerRegister = R;
990   }
991
992   /// If set to a physical register, this sets the register that receives the
993   /// exception typeid on entry to a landing pad.
994   void setExceptionSelectorRegister(unsigned R) {
995     ExceptionSelectorRegister = R;
996   }
997
998   /// Tells the code generator not to expand operations into sequences that use
999   /// the select operations if possible.
1000   void setSelectIsExpensive(bool isExpensive = true) {
1001     SelectIsExpensive = isExpensive;
1002   }
1003
1004   /// Tells the code generator that the target has multiple (allocatable)
1005   /// condition registers that can be used to store the results of comparisons
1006   /// for use by selects and conditional branches. With multiple condition
1007   /// registers, the code generator will not aggressively sink comparisons into
1008   /// the blocks of their users.
1009   void setHasMultipleConditionRegisters(bool hasManyRegs = true) {
1010     HasMultipleConditionRegisters = hasManyRegs;
1011   }
1012
1013   /// Tells the code generator not to expand sequence of operations into a
1014   /// separate sequences that increases the amount of flow control.
1015   void setJumpIsExpensive(bool isExpensive = true) {
1016     JumpIsExpensive = isExpensive;
1017   }
1018
1019   /// Tells the code generator that integer divide is expensive, and if
1020   /// possible, should be replaced by an alternate sequence of instructions not
1021   /// containing an integer divide.
1022   void setIntDivIsCheap(bool isCheap = true) { IntDivIsCheap = isCheap; }
1023
1024   /// Tells the code generator which bitwidths to bypass.
1025   void addBypassSlowDiv(unsigned int SlowBitWidth, unsigned int FastBitWidth) {
1026     BypassSlowDivWidths[SlowBitWidth] = FastBitWidth;
1027   }
1028
1029   /// Tells the code generator that it shouldn't generate srl/add/sra for a
1030   /// signed divide by power of two, and let the target handle it.
1031   void setPow2DivIsCheap(bool isCheap = true) { Pow2DivIsCheap = isCheap; }
1032
1033   /// Tells the code-generator that it is safe to execute sdiv/udiv/srem/urem
1034   /// even when RHS is 0. It is also safe to execute sdiv/srem when LHS is
1035   /// SignedMinValue and RHS is -1.
1036   void setDivIsWellDefined (bool isWellDefined = true) {
1037     DivIsWellDefined = isWellDefined;
1038   }
1039
1040   /// Add the specified register class as an available regclass for the
1041   /// specified value type. This indicates the selector can handle values of
1042   /// that class natively.
1043   void addRegisterClass(MVT VT, const TargetRegisterClass *RC) {
1044     assert((unsigned)VT.SimpleTy < array_lengthof(RegClassForVT));
1045     AvailableRegClasses.push_back(std::make_pair(VT, RC));
1046     RegClassForVT[VT.SimpleTy] = RC;
1047   }
1048
1049   /// Remove all register classes.
1050   void clearRegisterClasses() {
1051     memset(RegClassForVT, 0,MVT::LAST_VALUETYPE * sizeof(TargetRegisterClass*));
1052
1053     AvailableRegClasses.clear();
1054   }
1055
1056   /// \brief Remove all operation actions.
1057   void clearOperationActions() {
1058   }
1059
1060   /// Return the largest legal super-reg register class of the register class
1061   /// for the specified type and its associated "cost".
1062   virtual std::pair<const TargetRegisterClass*, uint8_t>
1063   findRepresentativeClass(MVT VT) const;
1064
1065   /// Once all of the register classes are added, this allows us to compute
1066   /// derived properties we expose.
1067   void computeRegisterProperties();
1068
1069   /// Indicate that the specified operation does not work with the specified
1070   /// type and indicate what to do about it.
1071   void setOperationAction(unsigned Op, MVT VT,
1072                           LegalizeAction Action) {
1073     assert(Op < array_lengthof(OpActions[0]) && "Table isn't big enough!");
1074     OpActions[(unsigned)VT.SimpleTy][Op] = (uint8_t)Action;
1075   }
1076
1077   /// Indicate that the specified load with extension does not work with the
1078   /// specified type and indicate what to do about it.
1079   void setLoadExtAction(unsigned ExtType, MVT VT,
1080                         LegalizeAction Action) {
1081     assert(ExtType < ISD::LAST_LOADEXT_TYPE && VT < MVT::LAST_VALUETYPE &&
1082            "Table isn't big enough!");
1083     LoadExtActions[VT.SimpleTy][ExtType] = (uint8_t)Action;
1084   }
1085
1086   /// Indicate that the specified truncating store does not work with the
1087   /// specified type and indicate what to do about it.
1088   void setTruncStoreAction(MVT ValVT, MVT MemVT,
1089                            LegalizeAction Action) {
1090     assert(ValVT < MVT::LAST_VALUETYPE && MemVT < MVT::LAST_VALUETYPE &&
1091            "Table isn't big enough!");
1092     TruncStoreActions[ValVT.SimpleTy][MemVT.SimpleTy] = (uint8_t)Action;
1093   }
1094
1095   /// Indicate that the specified indexed load does or does not work with the
1096   /// specified type and indicate what to do abort it.
1097   ///
1098   /// NOTE: All indexed mode loads are initialized to Expand in
1099   /// TargetLowering.cpp
1100   void setIndexedLoadAction(unsigned IdxMode, MVT VT,
1101                             LegalizeAction Action) {
1102     assert(VT < MVT::LAST_VALUETYPE && IdxMode < ISD::LAST_INDEXED_MODE &&
1103            (unsigned)Action < 0xf && "Table isn't big enough!");
1104     // Load action are kept in the upper half.
1105     IndexedModeActions[(unsigned)VT.SimpleTy][IdxMode] &= ~0xf0;
1106     IndexedModeActions[(unsigned)VT.SimpleTy][IdxMode] |= ((uint8_t)Action) <<4;
1107   }
1108
1109   /// Indicate that the specified indexed store does or does not work with the
1110   /// specified type and indicate what to do about it.
1111   ///
1112   /// NOTE: All indexed mode stores are initialized to Expand in
1113   /// TargetLowering.cpp
1114   void setIndexedStoreAction(unsigned IdxMode, MVT VT,
1115                              LegalizeAction Action) {
1116     assert(VT < MVT::LAST_VALUETYPE && IdxMode < ISD::LAST_INDEXED_MODE &&
1117            (unsigned)Action < 0xf && "Table isn't big enough!");
1118     // Store action are kept in the lower half.
1119     IndexedModeActions[(unsigned)VT.SimpleTy][IdxMode] &= ~0x0f;
1120     IndexedModeActions[(unsigned)VT.SimpleTy][IdxMode] |= ((uint8_t)Action);
1121   }
1122
1123   /// Indicate that the specified condition code is or isn't supported on the
1124   /// target and indicate what to do about it.
1125   void setCondCodeAction(ISD::CondCode CC, MVT VT,
1126                          LegalizeAction Action) {
1127     assert(VT < MVT::LAST_VALUETYPE &&
1128            (unsigned)CC < array_lengthof(CondCodeActions) &&
1129            "Table isn't big enough!");
1130     /// The lower 5 bits of the SimpleTy index into Nth 2bit set from the 32-bit
1131     /// value and the upper 27 bits index into the second dimension of the array
1132     /// to select what 32-bit value to use.
1133     uint32_t Shift = 2 * (VT.SimpleTy & 0xF);
1134     CondCodeActions[CC][VT.SimpleTy >> 4] &= ~((uint32_t)0x3 << Shift);
1135     CondCodeActions[CC][VT.SimpleTy >> 4] |= (uint32_t)Action << Shift;
1136   }
1137
1138   /// If Opc/OrigVT is specified as being promoted, the promotion code defaults
1139   /// to trying a larger integer/fp until it can find one that works. If that
1140   /// default is insufficient, this method can be used by the target to override
1141   /// the default.
1142   void AddPromotedToType(unsigned Opc, MVT OrigVT, MVT DestVT) {
1143     PromoteToType[std::make_pair(Opc, OrigVT.SimpleTy)] = DestVT.SimpleTy;
1144   }
1145
1146   /// Targets should invoke this method for each target independent node that
1147   /// they want to provide a custom DAG combiner for by implementing the
1148   /// PerformDAGCombine virtual method.
1149   void setTargetDAGCombine(ISD::NodeType NT) {
1150     assert(unsigned(NT >> 3) < array_lengthof(TargetDAGCombineArray));
1151     TargetDAGCombineArray[NT >> 3] |= 1 << (NT&7);
1152   }
1153
1154   /// Set the target's required jmp_buf buffer size (in bytes); default is 200
1155   void setJumpBufSize(unsigned Size) {
1156     JumpBufSize = Size;
1157   }
1158
1159   /// Set the target's required jmp_buf buffer alignment (in bytes); default is
1160   /// 0
1161   void setJumpBufAlignment(unsigned Align) {
1162     JumpBufAlignment = Align;
1163   }
1164
1165   /// Set the target's minimum function alignment (in log2(bytes))
1166   void setMinFunctionAlignment(unsigned Align) {
1167     MinFunctionAlignment = Align;
1168   }
1169
1170   /// Set the target's preferred function alignment.  This should be set if
1171   /// there is a performance benefit to higher-than-minimum alignment (in
1172   /// log2(bytes))
1173   void setPrefFunctionAlignment(unsigned Align) {
1174     PrefFunctionAlignment = Align;
1175   }
1176
1177   /// Set the target's preferred loop alignment. Default alignment is zero, it
1178   /// means the target does not care about loop alignment.  The alignment is
1179   /// specified in log2(bytes).
1180   void setPrefLoopAlignment(unsigned Align) {
1181     PrefLoopAlignment = Align;
1182   }
1183
1184   /// Set the minimum stack alignment of an argument (in log2(bytes)).
1185   void setMinStackArgumentAlignment(unsigned Align) {
1186     MinStackArgumentAlignment = Align;
1187   }
1188
1189   /// Set if the DAG builder should automatically insert fences and reduce the
1190   /// order of atomic memory operations to Monotonic.
1191   void setInsertFencesForAtomic(bool fence) {
1192     InsertFencesForAtomic = fence;
1193   }
1194
1195 public:
1196   //===--------------------------------------------------------------------===//
1197   // Addressing mode description hooks (used by LSR etc).
1198   //
1199
1200   /// CodeGenPrepare sinks address calculations into the same BB as Load/Store
1201   /// instructions reading the address. This allows as much computation as
1202   /// possible to be done in the address mode for that operand. This hook lets
1203   /// targets also pass back when this should be done on intrinsics which
1204   /// load/store.
1205   virtual bool GetAddrModeArguments(IntrinsicInst * /*I*/,
1206                                     SmallVectorImpl<Value*> &/*Ops*/,
1207                                     Type *&/*AccessTy*/) const {
1208     return false;
1209   }
1210
1211   /// This represents an addressing mode of:
1212   ///    BaseGV + BaseOffs + BaseReg + Scale*ScaleReg
1213   /// If BaseGV is null,  there is no BaseGV.
1214   /// If BaseOffs is zero, there is no base offset.
1215   /// If HasBaseReg is false, there is no base register.
1216   /// If Scale is zero, there is no ScaleReg.  Scale of 1 indicates a reg with
1217   /// no scale.
1218   struct AddrMode {
1219     GlobalValue *BaseGV;
1220     int64_t      BaseOffs;
1221     bool         HasBaseReg;
1222     int64_t      Scale;
1223     AddrMode() : BaseGV(nullptr), BaseOffs(0), HasBaseReg(false), Scale(0) {}
1224   };
1225
1226   /// Return true if the addressing mode represented by AM is legal for this
1227   /// target, for a load/store of the specified type.
1228   ///
1229   /// The type may be VoidTy, in which case only return true if the addressing
1230   /// mode is legal for a load/store of any legal type.  TODO: Handle
1231   /// pre/postinc as well.
1232   virtual bool isLegalAddressingMode(const AddrMode &AM, Type *Ty) const;
1233
1234   /// \brief Return the cost of the scaling factor used in the addressing mode
1235   /// represented by AM for this target, for a load/store of the specified type.
1236   ///
1237   /// If the AM is supported, the return value must be >= 0.
1238   /// If the AM is not supported, it returns a negative value.
1239   /// TODO: Handle pre/postinc as well.
1240   virtual int getScalingFactorCost(const AddrMode &AM, Type *Ty) const {
1241     // Default: assume that any scaling factor used in a legal AM is free.
1242     if (isLegalAddressingMode(AM, Ty)) return 0;
1243     return -1;
1244   }
1245
1246   /// Return true if the specified immediate is legal icmp immediate, that is
1247   /// the target has icmp instructions which can compare a register against the
1248   /// immediate without having to materialize the immediate into a register.
1249   virtual bool isLegalICmpImmediate(int64_t) const {
1250     return true;
1251   }
1252
1253   /// Return true if the specified immediate is legal add immediate, that is the
1254   /// target has add instructions which can add a register with the immediate
1255   /// without having to materialize the immediate into a register.
1256   virtual bool isLegalAddImmediate(int64_t) const {
1257     return true;
1258   }
1259
1260   /// Return true if it's significantly cheaper to shift a vector by a uniform
1261   /// scalar than by an amount which will vary across each lane. On x86, for
1262   /// example, there is a "psllw" instruction for the former case, but no simple
1263   /// instruction for a general "a << b" operation on vectors.
1264   virtual bool isVectorShiftByScalarCheap(Type *Ty) const {
1265     return false;
1266   }
1267
1268   /// Return true if it's free to truncate a value of type Ty1 to type
1269   /// Ty2. e.g. On x86 it's free to truncate a i32 value in register EAX to i16
1270   /// by referencing its sub-register AX.
1271   virtual bool isTruncateFree(Type * /*Ty1*/, Type * /*Ty2*/) const {
1272     return false;
1273   }
1274
1275   /// Return true if a truncation from Ty1 to Ty2 is permitted when deciding
1276   /// whether a call is in tail position. Typically this means that both results
1277   /// would be assigned to the same register or stack slot, but it could mean
1278   /// the target performs adequate checks of its own before proceeding with the
1279   /// tail call.
1280   virtual bool allowTruncateForTailCall(Type * /*Ty1*/, Type * /*Ty2*/) const {
1281     return false;
1282   }
1283
1284   virtual bool isTruncateFree(EVT /*VT1*/, EVT /*VT2*/) const {
1285     return false;
1286   }
1287
1288   /// Return true if any actual instruction that defines a value of type Ty1
1289   /// implicitly zero-extends the value to Ty2 in the result register.
1290   ///
1291   /// This does not necessarily include registers defined in unknown ways, such
1292   /// as incoming arguments, or copies from unknown virtual registers. Also, if
1293   /// isTruncateFree(Ty2, Ty1) is true, this does not necessarily apply to
1294   /// truncate instructions. e.g. on x86-64, all instructions that define 32-bit
1295   /// values implicit zero-extend the result out to 64 bits.
1296   virtual bool isZExtFree(Type * /*Ty1*/, Type * /*Ty2*/) const {
1297     return false;
1298   }
1299
1300   virtual bool isZExtFree(EVT /*VT1*/, EVT /*VT2*/) const {
1301     return false;
1302   }
1303
1304   /// Return true if the target supplies and combines to a paired load
1305   /// two loaded values of type LoadedType next to each other in memory.
1306   /// RequiredAlignment gives the minimal alignment constraints that must be met
1307   /// to be able to select this paired load.
1308   ///
1309   /// This information is *not* used to generate actual paired loads, but it is
1310   /// used to generate a sequence of loads that is easier to combine into a
1311   /// paired load.
1312   /// For instance, something like this:
1313   /// a = load i64* addr
1314   /// b = trunc i64 a to i32
1315   /// c = lshr i64 a, 32
1316   /// d = trunc i64 c to i32
1317   /// will be optimized into:
1318   /// b = load i32* addr1
1319   /// d = load i32* addr2
1320   /// Where addr1 = addr2 +/- sizeof(i32).
1321   ///
1322   /// In other words, unless the target performs a post-isel load combining,
1323   /// this information should not be provided because it will generate more
1324   /// loads.
1325   virtual bool hasPairedLoad(Type * /*LoadedType*/,
1326                              unsigned & /*RequiredAligment*/) const {
1327     return false;
1328   }
1329
1330   virtual bool hasPairedLoad(EVT /*LoadedType*/,
1331                              unsigned & /*RequiredAligment*/) const {
1332     return false;
1333   }
1334
1335   /// Return true if zero-extending the specific node Val to type VT2 is free
1336   /// (either because it's implicitly zero-extended such as ARM ldrb / ldrh or
1337   /// because it's folded such as X86 zero-extending loads).
1338   virtual bool isZExtFree(SDValue Val, EVT VT2) const {
1339     return isZExtFree(Val.getValueType(), VT2);
1340   }
1341
1342   /// Return true if an fneg operation is free to the point where it is never
1343   /// worthwhile to replace it with a bitwise operation.
1344   virtual bool isFNegFree(EVT VT) const {
1345     assert(VT.isFloatingPoint());
1346     return false;
1347   }
1348
1349   /// Return true if an fabs operation is free to the point where it is never
1350   /// worthwhile to replace it with a bitwise operation.
1351   virtual bool isFAbsFree(EVT VT) const {
1352     assert(VT.isFloatingPoint());
1353     return false;
1354   }
1355
1356   /// Return true if an FMA operation is faster than a pair of fmul and fadd
1357   /// instructions. fmuladd intrinsics will be expanded to FMAs when this method
1358   /// returns true, otherwise fmuladd is expanded to fmul + fadd.
1359   ///
1360   /// NOTE: This may be called before legalization on types for which FMAs are
1361   /// not legal, but should return true if those types will eventually legalize
1362   /// to types that support FMAs. After legalization, it will only be called on
1363   /// types that support FMAs (via Legal or Custom actions)
1364   virtual bool isFMAFasterThanFMulAndFAdd(EVT) const {
1365     return false;
1366   }
1367
1368   /// Return true if it's profitable to narrow operations of type VT1 to
1369   /// VT2. e.g. on x86, it's profitable to narrow from i32 to i8 but not from
1370   /// i32 to i16.
1371   virtual bool isNarrowingProfitable(EVT /*VT1*/, EVT /*VT2*/) const {
1372     return false;
1373   }
1374
1375   /// \brief Return true if it is beneficial to convert a load of a constant to
1376   /// just the constant itself.
1377   /// On some targets it might be more efficient to use a combination of
1378   /// arithmetic instructions to materialize the constant instead of loading it
1379   /// from a constant pool.
1380   virtual bool shouldConvertConstantLoadToIntImm(const APInt &Imm,
1381                                                  Type *Ty) const {
1382     return false;
1383   }
1384   //===--------------------------------------------------------------------===//
1385   // Runtime Library hooks
1386   //
1387
1388   /// Rename the default libcall routine name for the specified libcall.
1389   void setLibcallName(RTLIB::Libcall Call, const char *Name) {
1390     LibcallRoutineNames[Call] = Name;
1391   }
1392
1393   /// Get the libcall routine name for the specified libcall.
1394   const char *getLibcallName(RTLIB::Libcall Call) const {
1395     return LibcallRoutineNames[Call];
1396   }
1397
1398   /// Override the default CondCode to be used to test the result of the
1399   /// comparison libcall against zero.
1400   void setCmpLibcallCC(RTLIB::Libcall Call, ISD::CondCode CC) {
1401     CmpLibcallCCs[Call] = CC;
1402   }
1403
1404   /// Get the CondCode that's to be used to test the result of the comparison
1405   /// libcall against zero.
1406   ISD::CondCode getCmpLibcallCC(RTLIB::Libcall Call) const {
1407     return CmpLibcallCCs[Call];
1408   }
1409
1410   /// Set the CallingConv that should be used for the specified libcall.
1411   void setLibcallCallingConv(RTLIB::Libcall Call, CallingConv::ID CC) {
1412     LibcallCallingConvs[Call] = CC;
1413   }
1414
1415   /// Get the CallingConv that should be used for the specified libcall.
1416   CallingConv::ID getLibcallCallingConv(RTLIB::Libcall Call) const {
1417     return LibcallCallingConvs[Call];
1418   }
1419
1420 private:
1421   const TargetMachine &TM;
1422   const DataLayout *DL;
1423   const TargetLoweringObjectFile &TLOF;
1424
1425   /// True if this is a little endian target.
1426   bool IsLittleEndian;
1427
1428   /// Tells the code generator not to expand operations into sequences that use
1429   /// the select operations if possible.
1430   bool SelectIsExpensive;
1431
1432   /// Tells the code generator that the target has multiple (allocatable)
1433   /// condition registers that can be used to store the results of comparisons
1434   /// for use by selects and conditional branches. With multiple condition
1435   /// registers, the code generator will not aggressively sink comparisons into
1436   /// the blocks of their users.
1437   bool HasMultipleConditionRegisters;
1438
1439   /// Tells the code generator not to expand integer divides by constants into a
1440   /// sequence of muls, adds, and shifts.  This is a hack until a real cost
1441   /// model is in place.  If we ever optimize for size, this will be set to true
1442   /// unconditionally.
1443   bool IntDivIsCheap;
1444
1445   /// Tells the code generator to bypass slow divide or remainder
1446   /// instructions. For example, BypassSlowDivWidths[32,8] tells the code
1447   /// generator to bypass 32-bit integer div/rem with an 8-bit unsigned integer
1448   /// div/rem when the operands are positive and less than 256.
1449   DenseMap <unsigned int, unsigned int> BypassSlowDivWidths;
1450
1451   /// Tells the code generator that it shouldn't generate srl/add/sra for a
1452   /// signed divide by power of two, and let the target handle it.
1453   bool Pow2DivIsCheap;
1454
1455   /// Tells the code-generator that it is safe to execute sdiv/udiv/srem/urem
1456   /// even when RHS is 0. It is also safe to execute sdiv/srem when LHS is
1457   /// SignedMinValue and RHS is -1.
1458   bool DivIsWellDefined;
1459
1460   /// Tells the code generator that it shouldn't generate extra flow control
1461   /// instructions and should attempt to combine flow control instructions via
1462   /// predication.
1463   bool JumpIsExpensive;
1464
1465   /// This target prefers to use _setjmp to implement llvm.setjmp.
1466   ///
1467   /// Defaults to false.
1468   bool UseUnderscoreSetJmp;
1469
1470   /// This target prefers to use _longjmp to implement llvm.longjmp.
1471   ///
1472   /// Defaults to false.
1473   bool UseUnderscoreLongJmp;
1474
1475   /// Whether the target can generate code for jumptables.  If it's not true,
1476   /// then each jumptable must be lowered into if-then-else's.
1477   bool SupportJumpTables;
1478
1479   /// Number of blocks threshold to use jump tables.
1480   int MinimumJumpTableEntries;
1481
1482   /// Information about the contents of the high-bits in boolean values held in
1483   /// a type wider than i1. See getBooleanContents.
1484   BooleanContent BooleanContents;
1485
1486   /// Information about the contents of the high-bits in boolean vector values
1487   /// when the element type is wider than i1. See getBooleanContents.
1488   BooleanContent BooleanVectorContents;
1489
1490   /// The target scheduling preference: shortest possible total cycles or lowest
1491   /// register usage.
1492   Sched::Preference SchedPreferenceInfo;
1493
1494   /// The size, in bytes, of the target's jmp_buf buffers
1495   unsigned JumpBufSize;
1496
1497   /// The alignment, in bytes, of the target's jmp_buf buffers
1498   unsigned JumpBufAlignment;
1499
1500   /// The minimum alignment that any argument on the stack needs to have.
1501   unsigned MinStackArgumentAlignment;
1502
1503   /// The minimum function alignment (used when optimizing for size, and to
1504   /// prevent explicitly provided alignment from leading to incorrect code).
1505   unsigned MinFunctionAlignment;
1506
1507   /// The preferred function alignment (used when alignment unspecified and
1508   /// optimizing for speed).
1509   unsigned PrefFunctionAlignment;
1510
1511   /// The preferred loop alignment.
1512   unsigned PrefLoopAlignment;
1513
1514   /// Whether the DAG builder should automatically insert fences and reduce
1515   /// ordering for atomics.  (This will be set for for most architectures with
1516   /// weak memory ordering.)
1517   bool InsertFencesForAtomic;
1518
1519   /// If set to a physical register, this specifies the register that
1520   /// llvm.savestack/llvm.restorestack should save and restore.
1521   unsigned StackPointerRegisterToSaveRestore;
1522
1523   /// If set to a physical register, this specifies the register that receives
1524   /// the exception address on entry to a landing pad.
1525   unsigned ExceptionPointerRegister;
1526
1527   /// If set to a physical register, this specifies the register that receives
1528   /// the exception typeid on entry to a landing pad.
1529   unsigned ExceptionSelectorRegister;
1530
1531   /// This indicates the default register class to use for each ValueType the
1532   /// target supports natively.
1533   const TargetRegisterClass *RegClassForVT[MVT::LAST_VALUETYPE];
1534   unsigned char NumRegistersForVT[MVT::LAST_VALUETYPE];
1535   MVT RegisterTypeForVT[MVT::LAST_VALUETYPE];
1536
1537   /// This indicates the "representative" register class to use for each
1538   /// ValueType the target supports natively. This information is used by the
1539   /// scheduler to track register pressure. By default, the representative
1540   /// register class is the largest legal super-reg register class of the
1541   /// register class of the specified type. e.g. On x86, i8, i16, and i32's
1542   /// representative class would be GR32.
1543   const TargetRegisterClass *RepRegClassForVT[MVT::LAST_VALUETYPE];
1544
1545   /// This indicates the "cost" of the "representative" register class for each
1546   /// ValueType. The cost is used by the scheduler to approximate register
1547   /// pressure.
1548   uint8_t RepRegClassCostForVT[MVT::LAST_VALUETYPE];
1549
1550   /// For any value types we are promoting or expanding, this contains the value
1551   /// type that we are changing to.  For Expanded types, this contains one step
1552   /// of the expand (e.g. i64 -> i32), even if there are multiple steps required
1553   /// (e.g. i64 -> i16).  For types natively supported by the system, this holds
1554   /// the same type (e.g. i32 -> i32).
1555   MVT TransformToType[MVT::LAST_VALUETYPE];
1556
1557   /// For each operation and each value type, keep a LegalizeAction that
1558   /// indicates how instruction selection should deal with the operation.  Most
1559   /// operations are Legal (aka, supported natively by the target), but
1560   /// operations that are not should be described.  Note that operations on
1561   /// non-legal value types are not described here.
1562   uint8_t OpActions[MVT::LAST_VALUETYPE][ISD::BUILTIN_OP_END];
1563
1564   /// For each load extension type and each value type, keep a LegalizeAction
1565   /// that indicates how instruction selection should deal with a load of a
1566   /// specific value type and extension type.
1567   uint8_t LoadExtActions[MVT::LAST_VALUETYPE][ISD::LAST_LOADEXT_TYPE];
1568
1569   /// For each value type pair keep a LegalizeAction that indicates whether a
1570   /// truncating store of a specific value type and truncating type is legal.
1571   uint8_t TruncStoreActions[MVT::LAST_VALUETYPE][MVT::LAST_VALUETYPE];
1572
1573   /// For each indexed mode and each value type, keep a pair of LegalizeAction
1574   /// that indicates how instruction selection should deal with the load /
1575   /// store.
1576   ///
1577   /// The first dimension is the value_type for the reference. The second
1578   /// dimension represents the various modes for load store.
1579   uint8_t IndexedModeActions[MVT::LAST_VALUETYPE][ISD::LAST_INDEXED_MODE];
1580
1581   /// For each condition code (ISD::CondCode) keep a LegalizeAction that
1582   /// indicates how instruction selection should deal with the condition code.
1583   ///
1584   /// Because each CC action takes up 2 bits, we need to have the array size be
1585   /// large enough to fit all of the value types. This can be done by rounding
1586   /// up the MVT::LAST_VALUETYPE value to the next multiple of 16.
1587   uint32_t CondCodeActions[ISD::SETCC_INVALID][(MVT::LAST_VALUETYPE + 15) / 16];
1588
1589   ValueTypeActionImpl ValueTypeActions;
1590
1591 public:
1592   LegalizeKind
1593   getTypeConversion(LLVMContext &Context, EVT VT) const {
1594     // If this is a simple type, use the ComputeRegisterProp mechanism.
1595     if (VT.isSimple()) {
1596       MVT SVT = VT.getSimpleVT();
1597       assert((unsigned)SVT.SimpleTy < array_lengthof(TransformToType));
1598       MVT NVT = TransformToType[SVT.SimpleTy];
1599       LegalizeTypeAction LA = ValueTypeActions.getTypeAction(SVT);
1600
1601       assert(
1602         (LA == TypeLegal ||
1603          ValueTypeActions.getTypeAction(NVT) != TypePromoteInteger)
1604          && "Promote may not follow Expand or Promote");
1605
1606       if (LA == TypeSplitVector)
1607         return LegalizeKind(LA, EVT::getVectorVT(Context,
1608                                                  SVT.getVectorElementType(),
1609                                                  SVT.getVectorNumElements()/2));
1610       if (LA == TypeScalarizeVector)
1611         return LegalizeKind(LA, SVT.getVectorElementType());
1612       return LegalizeKind(LA, NVT);
1613     }
1614
1615     // Handle Extended Scalar Types.
1616     if (!VT.isVector()) {
1617       assert(VT.isInteger() && "Float types must be simple");
1618       unsigned BitSize = VT.getSizeInBits();
1619       // First promote to a power-of-two size, then expand if necessary.
1620       if (BitSize < 8 || !isPowerOf2_32(BitSize)) {
1621         EVT NVT = VT.getRoundIntegerType(Context);
1622         assert(NVT != VT && "Unable to round integer VT");
1623         LegalizeKind NextStep = getTypeConversion(Context, NVT);
1624         // Avoid multi-step promotion.
1625         if (NextStep.first == TypePromoteInteger) return NextStep;
1626         // Return rounded integer type.
1627         return LegalizeKind(TypePromoteInteger, NVT);
1628       }
1629
1630       return LegalizeKind(TypeExpandInteger,
1631                           EVT::getIntegerVT(Context, VT.getSizeInBits()/2));
1632     }
1633
1634     // Handle vector types.
1635     unsigned NumElts = VT.getVectorNumElements();
1636     EVT EltVT = VT.getVectorElementType();
1637
1638     // Vectors with only one element are always scalarized.
1639     if (NumElts == 1)
1640       return LegalizeKind(TypeScalarizeVector, EltVT);
1641
1642     // Try to widen vector elements until the element type is a power of two and
1643     // promote it to a legal type later on, for example:
1644     // <3 x i8> -> <4 x i8> -> <4 x i32>
1645     if (EltVT.isInteger()) {
1646       // Vectors with a number of elements that is not a power of two are always
1647       // widened, for example <3 x i8> -> <4 x i8>.
1648       if (!VT.isPow2VectorType()) {
1649         NumElts = (unsigned)NextPowerOf2(NumElts);
1650         EVT NVT = EVT::getVectorVT(Context, EltVT, NumElts);
1651         return LegalizeKind(TypeWidenVector, NVT);
1652       }
1653
1654       // Examine the element type.
1655       LegalizeKind LK = getTypeConversion(Context, EltVT);
1656
1657       // If type is to be expanded, split the vector.
1658       //  <4 x i140> -> <2 x i140>
1659       if (LK.first == TypeExpandInteger)
1660         return LegalizeKind(TypeSplitVector,
1661                             EVT::getVectorVT(Context, EltVT, NumElts / 2));
1662
1663       // Promote the integer element types until a legal vector type is found
1664       // or until the element integer type is too big. If a legal type was not
1665       // found, fallback to the usual mechanism of widening/splitting the
1666       // vector.
1667       EVT OldEltVT = EltVT;
1668       while (1) {
1669         // Increase the bitwidth of the element to the next pow-of-two
1670         // (which is greater than 8 bits).
1671         EltVT = EVT::getIntegerVT(Context, 1 + EltVT.getSizeInBits()
1672                                  ).getRoundIntegerType(Context);
1673
1674         // Stop trying when getting a non-simple element type.
1675         // Note that vector elements may be greater than legal vector element
1676         // types. Example: X86 XMM registers hold 64bit element on 32bit
1677         // systems.
1678         if (!EltVT.isSimple()) break;
1679
1680         // Build a new vector type and check if it is legal.
1681         MVT NVT = MVT::getVectorVT(EltVT.getSimpleVT(), NumElts);
1682         // Found a legal promoted vector type.
1683         if (NVT != MVT() && ValueTypeActions.getTypeAction(NVT) == TypeLegal)
1684           return LegalizeKind(TypePromoteInteger,
1685                               EVT::getVectorVT(Context, EltVT, NumElts));
1686       }
1687
1688       // Reset the type to the unexpanded type if we did not find a legal vector
1689       // type with a promoted vector element type.
1690       EltVT = OldEltVT;
1691     }
1692
1693     // Try to widen the vector until a legal type is found.
1694     // If there is no wider legal type, split the vector.
1695     while (1) {
1696       // Round up to the next power of 2.
1697       NumElts = (unsigned)NextPowerOf2(NumElts);
1698
1699       // If there is no simple vector type with this many elements then there
1700       // cannot be a larger legal vector type.  Note that this assumes that
1701       // there are no skipped intermediate vector types in the simple types.
1702       if (!EltVT.isSimple()) break;
1703       MVT LargerVector = MVT::getVectorVT(EltVT.getSimpleVT(), NumElts);
1704       if (LargerVector == MVT()) break;
1705
1706       // If this type is legal then widen the vector.
1707       if (ValueTypeActions.getTypeAction(LargerVector) == TypeLegal)
1708         return LegalizeKind(TypeWidenVector, LargerVector);
1709     }
1710
1711     // Widen odd vectors to next power of two.
1712     if (!VT.isPow2VectorType()) {
1713       EVT NVT = VT.getPow2VectorType(Context);
1714       return LegalizeKind(TypeWidenVector, NVT);
1715     }
1716
1717     // Vectors with illegal element types are expanded.
1718     EVT NVT = EVT::getVectorVT(Context, EltVT, VT.getVectorNumElements() / 2);
1719     return LegalizeKind(TypeSplitVector, NVT);
1720   }
1721
1722 private:
1723   std::vector<std::pair<MVT, const TargetRegisterClass*> > AvailableRegClasses;
1724
1725   /// Targets can specify ISD nodes that they would like PerformDAGCombine
1726   /// callbacks for by calling setTargetDAGCombine(), which sets a bit in this
1727   /// array.
1728   unsigned char
1729   TargetDAGCombineArray[(ISD::BUILTIN_OP_END+CHAR_BIT-1)/CHAR_BIT];
1730
1731   /// For operations that must be promoted to a specific type, this holds the
1732   /// destination type.  This map should be sparse, so don't hold it as an
1733   /// array.
1734   ///
1735   /// Targets add entries to this map with AddPromotedToType(..), clients access
1736   /// this with getTypeToPromoteTo(..).
1737   std::map<std::pair<unsigned, MVT::SimpleValueType>, MVT::SimpleValueType>
1738     PromoteToType;
1739
1740   /// Stores the name each libcall.
1741   const char *LibcallRoutineNames[RTLIB::UNKNOWN_LIBCALL];
1742
1743   /// The ISD::CondCode that should be used to test the result of each of the
1744   /// comparison libcall against zero.
1745   ISD::CondCode CmpLibcallCCs[RTLIB::UNKNOWN_LIBCALL];
1746
1747   /// Stores the CallingConv that should be used for each libcall.
1748   CallingConv::ID LibcallCallingConvs[RTLIB::UNKNOWN_LIBCALL];
1749
1750 protected:
1751   /// \brief Specify maximum number of store instructions per memset call.
1752   ///
1753   /// When lowering \@llvm.memset this field specifies the maximum number of
1754   /// store operations that may be substituted for the call to memset. Targets
1755   /// must set this value based on the cost threshold for that target. Targets
1756   /// should assume that the memset will be done using as many of the largest
1757   /// store operations first, followed by smaller ones, if necessary, per
1758   /// alignment restrictions. For example, storing 9 bytes on a 32-bit machine
1759   /// with 16-bit alignment would result in four 2-byte stores and one 1-byte
1760   /// store.  This only applies to setting a constant array of a constant size.
1761   unsigned MaxStoresPerMemset;
1762
1763   /// Maximum number of stores operations that may be substituted for the call
1764   /// to memset, used for functions with OptSize attribute.
1765   unsigned MaxStoresPerMemsetOptSize;
1766
1767   /// \brief Specify maximum bytes of store instructions per memcpy call.
1768   ///
1769   /// When lowering \@llvm.memcpy this field specifies the maximum number of
1770   /// store operations that may be substituted for a call to memcpy. Targets
1771   /// must set this value based on the cost threshold for that target. Targets
1772   /// should assume that the memcpy will be done using as many of the largest
1773   /// store operations first, followed by smaller ones, if necessary, per
1774   /// alignment restrictions. For example, storing 7 bytes on a 32-bit machine
1775   /// with 32-bit alignment would result in one 4-byte store, a one 2-byte store
1776   /// and one 1-byte store. This only applies to copying a constant array of
1777   /// constant size.
1778   unsigned MaxStoresPerMemcpy;
1779
1780   /// Maximum number of store operations that may be substituted for a call to
1781   /// memcpy, used for functions with OptSize attribute.
1782   unsigned MaxStoresPerMemcpyOptSize;
1783
1784   /// \brief Specify maximum bytes of store instructions per memmove call.
1785   ///
1786   /// When lowering \@llvm.memmove this field specifies the maximum number of
1787   /// store instructions that may be substituted for a call to memmove. Targets
1788   /// must set this value based on the cost threshold for that target. Targets
1789   /// should assume that the memmove will be done using as many of the largest
1790   /// store operations first, followed by smaller ones, if necessary, per
1791   /// alignment restrictions. For example, moving 9 bytes on a 32-bit machine
1792   /// with 8-bit alignment would result in nine 1-byte stores.  This only
1793   /// applies to copying a constant array of constant size.
1794   unsigned MaxStoresPerMemmove;
1795
1796   /// Maximum number of store instructions that may be substituted for a call to
1797   /// memmove, used for functions with OpSize attribute.
1798   unsigned MaxStoresPerMemmoveOptSize;
1799
1800   /// Tells the code generator that select is more expensive than a branch if
1801   /// the branch is usually predicted right.
1802   bool PredictableSelectIsExpensive;
1803
1804   /// MaskAndBranchFoldingIsLegal - Indicates if the target supports folding
1805   /// a mask of a single bit, a compare, and a branch into a single instruction.
1806   bool MaskAndBranchFoldingIsLegal;
1807
1808 protected:
1809   /// Return true if the value types that can be represented by the specified
1810   /// register class are all legal.
1811   bool isLegalRC(const TargetRegisterClass *RC) const;
1812
1813   /// Replace/modify any TargetFrameIndex operands with a targte-dependent
1814   /// sequence of memory operands that is recognized by PrologEpilogInserter.
1815   MachineBasicBlock *emitPatchPoint(MachineInstr *MI, MachineBasicBlock *MBB) const;
1816 };
1817
1818 /// This class defines information used to lower LLVM code to legal SelectionDAG
1819 /// operators that the target instruction selector can accept natively.
1820 ///
1821 /// This class also defines callbacks that targets must implement to lower
1822 /// target-specific constructs to SelectionDAG operators.
1823 class TargetLowering : public TargetLoweringBase {
1824   TargetLowering(const TargetLowering&) LLVM_DELETED_FUNCTION;
1825   void operator=(const TargetLowering&) LLVM_DELETED_FUNCTION;
1826
1827 public:
1828   /// NOTE: The constructor takes ownership of TLOF.
1829   explicit TargetLowering(const TargetMachine &TM,
1830                           const TargetLoweringObjectFile *TLOF);
1831
1832   /// Returns true by value, base pointer and offset pointer and addressing mode
1833   /// by reference if the node's address can be legally represented as
1834   /// pre-indexed load / store address.
1835   virtual bool getPreIndexedAddressParts(SDNode * /*N*/, SDValue &/*Base*/,
1836                                          SDValue &/*Offset*/,
1837                                          ISD::MemIndexedMode &/*AM*/,
1838                                          SelectionDAG &/*DAG*/) const {
1839     return false;
1840   }
1841
1842   /// Returns true by value, base pointer and offset pointer and addressing mode
1843   /// by reference if this node can be combined with a load / store to form a
1844   /// post-indexed load / store.
1845   virtual bool getPostIndexedAddressParts(SDNode * /*N*/, SDNode * /*Op*/,
1846                                           SDValue &/*Base*/,
1847                                           SDValue &/*Offset*/,
1848                                           ISD::MemIndexedMode &/*AM*/,
1849                                           SelectionDAG &/*DAG*/) const {
1850     return false;
1851   }
1852
1853   /// Return the entry encoding for a jump table in the current function.  The
1854   /// returned value is a member of the MachineJumpTableInfo::JTEntryKind enum.
1855   virtual unsigned getJumpTableEncoding() const;
1856
1857   virtual const MCExpr *
1858   LowerCustomJumpTableEntry(const MachineJumpTableInfo * /*MJTI*/,
1859                             const MachineBasicBlock * /*MBB*/, unsigned /*uid*/,
1860                             MCContext &/*Ctx*/) const {
1861     llvm_unreachable("Need to implement this hook if target has custom JTIs");
1862   }
1863
1864   /// Returns relocation base for the given PIC jumptable.
1865   virtual SDValue getPICJumpTableRelocBase(SDValue Table,
1866                                            SelectionDAG &DAG) const;
1867
1868   /// This returns the relocation base for the given PIC jumptable, the same as
1869   /// getPICJumpTableRelocBase, but as an MCExpr.
1870   virtual const MCExpr *
1871   getPICJumpTableRelocBaseExpr(const MachineFunction *MF,
1872                                unsigned JTI, MCContext &Ctx) const;
1873
1874   /// Return true if folding a constant offset with the given GlobalAddress is
1875   /// legal.  It is frequently not legal in PIC relocation models.
1876   virtual bool isOffsetFoldingLegal(const GlobalAddressSDNode *GA) const;
1877
1878   bool isInTailCallPosition(SelectionDAG &DAG, SDNode *Node,
1879                             SDValue &Chain) const;
1880
1881   void softenSetCCOperands(SelectionDAG &DAG, EVT VT,
1882                            SDValue &NewLHS, SDValue &NewRHS,
1883                            ISD::CondCode &CCCode, SDLoc DL) const;
1884
1885   /// Returns a pair of (return value, chain).
1886   std::pair<SDValue, SDValue> makeLibCall(SelectionDAG &DAG, RTLIB::Libcall LC,
1887                                           EVT RetVT, const SDValue *Ops,
1888                                           unsigned NumOps, bool isSigned,
1889                                           SDLoc dl, bool doesNotReturn = false,
1890                                           bool isReturnValueUsed = true) const;
1891
1892   //===--------------------------------------------------------------------===//
1893   // TargetLowering Optimization Methods
1894   //
1895
1896   /// A convenience struct that encapsulates a DAG, and two SDValues for
1897   /// returning information from TargetLowering to its clients that want to
1898   /// combine.
1899   struct TargetLoweringOpt {
1900     SelectionDAG &DAG;
1901     bool LegalTys;
1902     bool LegalOps;
1903     SDValue Old;
1904     SDValue New;
1905
1906     explicit TargetLoweringOpt(SelectionDAG &InDAG,
1907                                bool LT, bool LO) :
1908       DAG(InDAG), LegalTys(LT), LegalOps(LO) {}
1909
1910     bool LegalTypes() const { return LegalTys; }
1911     bool LegalOperations() const { return LegalOps; }
1912
1913     bool CombineTo(SDValue O, SDValue N) {
1914       Old = O;
1915       New = N;
1916       return true;
1917     }
1918
1919     /// Check to see if the specified operand of the specified instruction is a
1920     /// constant integer.  If so, check to see if there are any bits set in the
1921     /// constant that are not demanded.  If so, shrink the constant and return
1922     /// true.
1923     bool ShrinkDemandedConstant(SDValue Op, const APInt &Demanded);
1924
1925     /// Convert x+y to (VT)((SmallVT)x+(SmallVT)y) if the casts are free.  This
1926     /// uses isZExtFree and ZERO_EXTEND for the widening cast, but it could be
1927     /// generalized for targets with other types of implicit widening casts.
1928     bool ShrinkDemandedOp(SDValue Op, unsigned BitWidth, const APInt &Demanded,
1929                           SDLoc dl);
1930   };
1931
1932   /// Look at Op.  At this point, we know that only the DemandedMask bits of the
1933   /// result of Op are ever used downstream.  If we can use this information to
1934   /// simplify Op, create a new simplified DAG node and return true, returning
1935   /// the original and new nodes in Old and New.  Otherwise, analyze the
1936   /// expression and return a mask of KnownOne and KnownZero bits for the
1937   /// expression (used to simplify the caller).  The KnownZero/One bits may only
1938   /// be accurate for those bits in the DemandedMask.
1939   bool SimplifyDemandedBits(SDValue Op, const APInt &DemandedMask,
1940                             APInt &KnownZero, APInt &KnownOne,
1941                             TargetLoweringOpt &TLO, unsigned Depth = 0) const;
1942
1943   /// Determine which of the bits specified in Mask are known to be either zero
1944   /// or one and return them in the KnownZero/KnownOne bitsets.
1945   virtual void computeMaskedBitsForTargetNode(const SDValue Op,
1946                                               APInt &KnownZero,
1947                                               APInt &KnownOne,
1948                                               const SelectionDAG &DAG,
1949                                               unsigned Depth = 0) const;
1950
1951   /// This method can be implemented by targets that want to expose additional
1952   /// information about sign bits to the DAG Combiner.
1953   virtual unsigned ComputeNumSignBitsForTargetNode(SDValue Op,
1954                                                    const SelectionDAG &DAG,
1955                                                    unsigned Depth = 0) const;
1956
1957   struct DAGCombinerInfo {
1958     void *DC;  // The DAG Combiner object.
1959     CombineLevel Level;
1960     bool CalledByLegalizer;
1961   public:
1962     SelectionDAG &DAG;
1963
1964     DAGCombinerInfo(SelectionDAG &dag, CombineLevel level,  bool cl, void *dc)
1965       : DC(dc), Level(level), CalledByLegalizer(cl), DAG(dag) {}
1966
1967     bool isBeforeLegalize() const { return Level == BeforeLegalizeTypes; }
1968     bool isBeforeLegalizeOps() const { return Level < AfterLegalizeVectorOps; }
1969     bool isAfterLegalizeVectorOps() const {
1970       return Level == AfterLegalizeDAG;
1971     }
1972     CombineLevel getDAGCombineLevel() { return Level; }
1973     bool isCalledByLegalizer() const { return CalledByLegalizer; }
1974
1975     void AddToWorklist(SDNode *N);
1976     void RemoveFromWorklist(SDNode *N);
1977     SDValue CombineTo(SDNode *N, const std::vector<SDValue> &To,
1978                       bool AddTo = true);
1979     SDValue CombineTo(SDNode *N, SDValue Res, bool AddTo = true);
1980     SDValue CombineTo(SDNode *N, SDValue Res0, SDValue Res1, bool AddTo = true);
1981
1982     void CommitTargetLoweringOpt(const TargetLoweringOpt &TLO);
1983   };
1984
1985   /// Return if the N is a constant or constant vector equal to the true value
1986   /// from getBooleanContents().
1987   bool isConstTrueVal(const SDNode *N) const;
1988
1989   /// Return if the N is a constant or constant vector equal to the false value
1990   /// from getBooleanContents().
1991   bool isConstFalseVal(const SDNode *N) const;
1992
1993   /// Try to simplify a setcc built with the specified operands and cc. If it is
1994   /// unable to simplify it, return a null SDValue.
1995   SDValue SimplifySetCC(EVT VT, SDValue N0, SDValue N1,
1996                           ISD::CondCode Cond, bool foldBooleans,
1997                           DAGCombinerInfo &DCI, SDLoc dl) const;
1998
1999   /// Returns true (and the GlobalValue and the offset) if the node is a
2000   /// GlobalAddress + offset.
2001   virtual bool
2002   isGAPlusOffset(SDNode *N, const GlobalValue* &GA, int64_t &Offset) const;
2003
2004   /// This method will be invoked for all target nodes and for any
2005   /// target-independent nodes that the target has registered with invoke it
2006   /// for.
2007   ///
2008   /// The semantics are as follows:
2009   /// Return Value:
2010   ///   SDValue.Val == 0   - No change was made
2011   ///   SDValue.Val == N   - N was replaced, is dead, and is already handled.
2012   ///   otherwise          - N should be replaced by the returned Operand.
2013   ///
2014   /// In addition, methods provided by DAGCombinerInfo may be used to perform
2015   /// more complex transformations.
2016   ///
2017   virtual SDValue PerformDAGCombine(SDNode *N, DAGCombinerInfo &DCI) const;
2018
2019   /// Return true if the target has native support for the specified value type
2020   /// and it is 'desirable' to use the type for the given node type. e.g. On x86
2021   /// i16 is legal, but undesirable since i16 instruction encodings are longer
2022   /// and some i16 instructions are slow.
2023   virtual bool isTypeDesirableForOp(unsigned /*Opc*/, EVT VT) const {
2024     // By default, assume all legal types are desirable.
2025     return isTypeLegal(VT);
2026   }
2027
2028   /// Return true if it is profitable for dag combiner to transform a floating
2029   /// point op of specified opcode to a equivalent op of an integer
2030   /// type. e.g. f32 load -> i32 load can be profitable on ARM.
2031   virtual bool isDesirableToTransformToIntegerOp(unsigned /*Opc*/,
2032                                                  EVT /*VT*/) const {
2033     return false;
2034   }
2035
2036   /// This method query the target whether it is beneficial for dag combiner to
2037   /// promote the specified node. If true, it should return the desired
2038   /// promotion type by reference.
2039   virtual bool IsDesirableToPromoteOp(SDValue /*Op*/, EVT &/*PVT*/) const {
2040     return false;
2041   }
2042
2043   //===--------------------------------------------------------------------===//
2044   // Lowering methods - These methods must be implemented by targets so that
2045   // the SelectionDAGBuilder code knows how to lower these.
2046   //
2047
2048   /// This hook must be implemented to lower the incoming (formal) arguments,
2049   /// described by the Ins array, into the specified DAG. The implementation
2050   /// should fill in the InVals array with legal-type argument values, and
2051   /// return the resulting token chain value.
2052   ///
2053   virtual SDValue
2054     LowerFormalArguments(SDValue /*Chain*/, CallingConv::ID /*CallConv*/,
2055                          bool /*isVarArg*/,
2056                          const SmallVectorImpl<ISD::InputArg> &/*Ins*/,
2057                          SDLoc /*dl*/, SelectionDAG &/*DAG*/,
2058                          SmallVectorImpl<SDValue> &/*InVals*/) const {
2059     llvm_unreachable("Not Implemented");
2060   }
2061
2062   struct ArgListEntry {
2063     SDValue Node;
2064     Type* Ty;
2065     bool isSExt     : 1;
2066     bool isZExt     : 1;
2067     bool isInReg    : 1;
2068     bool isSRet     : 1;
2069     bool isNest     : 1;
2070     bool isByVal    : 1;
2071     bool isInAlloca : 1;
2072     bool isReturned : 1;
2073     uint16_t Alignment;
2074
2075     ArgListEntry() : isSExt(false), isZExt(false), isInReg(false),
2076       isSRet(false), isNest(false), isByVal(false), isInAlloca(false),
2077       isReturned(false), Alignment(0) { }
2078
2079     void setAttributes(ImmutableCallSite *CS, unsigned AttrIdx);
2080   };
2081   typedef std::vector<ArgListEntry> ArgListTy;
2082
2083   /// This structure contains all information that is necessary for lowering
2084   /// calls. It is passed to TLI::LowerCallTo when the SelectionDAG builder
2085   /// needs to lower a call, and targets will see this struct in their LowerCall
2086   /// implementation.
2087   struct CallLoweringInfo {
2088     SDValue Chain;
2089     Type *RetTy;
2090     bool RetSExt           : 1;
2091     bool RetZExt           : 1;
2092     bool IsVarArg          : 1;
2093     bool IsInReg           : 1;
2094     bool DoesNotReturn     : 1;
2095     bool IsReturnValueUsed : 1;
2096
2097     // IsTailCall should be modified by implementations of
2098     // TargetLowering::LowerCall that perform tail call conversions.
2099     bool IsTailCall;
2100
2101     unsigned NumFixedArgs;
2102     CallingConv::ID CallConv;
2103     SDValue Callee;
2104     ArgListTy &Args;
2105     SelectionDAG &DAG;
2106     SDLoc DL;
2107     ImmutableCallSite *CS;
2108     SmallVector<ISD::OutputArg, 32> Outs;
2109     SmallVector<SDValue, 32> OutVals;
2110     SmallVector<ISD::InputArg, 32> Ins;
2111
2112
2113     /// Constructs a call lowering context based on the ImmutableCallSite \p cs.
2114     CallLoweringInfo(SDValue chain, Type *retTy,
2115                      FunctionType *FTy, bool isTailCall, SDValue callee,
2116                      ArgListTy &args, SelectionDAG &dag, SDLoc dl,
2117                      ImmutableCallSite &cs)
2118     : Chain(chain), RetTy(retTy), RetSExt(cs.paramHasAttr(0, Attribute::SExt)),
2119       RetZExt(cs.paramHasAttr(0, Attribute::ZExt)), IsVarArg(FTy->isVarArg()),
2120       IsInReg(cs.paramHasAttr(0, Attribute::InReg)),
2121       DoesNotReturn(cs.doesNotReturn()),
2122       IsReturnValueUsed(!cs.getInstruction()->use_empty()),
2123       IsTailCall(isTailCall), NumFixedArgs(FTy->getNumParams()),
2124       CallConv(cs.getCallingConv()), Callee(callee), Args(args), DAG(dag),
2125       DL(dl), CS(&cs) {}
2126
2127     /// Constructs a call lowering context based on the provided call
2128     /// information.
2129     CallLoweringInfo(SDValue chain, Type *retTy, bool retSExt, bool retZExt,
2130                      bool isVarArg, bool isInReg, unsigned numFixedArgs,
2131                      CallingConv::ID callConv, bool isTailCall,
2132                      bool doesNotReturn, bool isReturnValueUsed, SDValue callee,
2133                      ArgListTy &args, SelectionDAG &dag, SDLoc dl)
2134     : Chain(chain), RetTy(retTy), RetSExt(retSExt), RetZExt(retZExt),
2135       IsVarArg(isVarArg), IsInReg(isInReg), DoesNotReturn(doesNotReturn),
2136       IsReturnValueUsed(isReturnValueUsed), IsTailCall(isTailCall),
2137       NumFixedArgs(numFixedArgs), CallConv(callConv), Callee(callee),
2138       Args(args), DAG(dag), DL(dl), CS(nullptr) {}
2139   };
2140
2141   /// This function lowers an abstract call to a function into an actual call.
2142   /// This returns a pair of operands.  The first element is the return value
2143   /// for the function (if RetTy is not VoidTy).  The second element is the
2144   /// outgoing token chain. It calls LowerCall to do the actual lowering.
2145   std::pair<SDValue, SDValue> LowerCallTo(CallLoweringInfo &CLI) const;
2146
2147   /// This hook must be implemented to lower calls into the the specified
2148   /// DAG. The outgoing arguments to the call are described by the Outs array,
2149   /// and the values to be returned by the call are described by the Ins
2150   /// array. The implementation should fill in the InVals array with legal-type
2151   /// return values from the call, and return the resulting token chain value.
2152   virtual SDValue
2153     LowerCall(CallLoweringInfo &/*CLI*/,
2154               SmallVectorImpl<SDValue> &/*InVals*/) const {
2155     llvm_unreachable("Not Implemented");
2156   }
2157
2158   /// Target-specific cleanup for formal ByVal parameters.
2159   virtual void HandleByVal(CCState *, unsigned &, unsigned) const {}
2160
2161   /// This hook should be implemented to check whether the return values
2162   /// described by the Outs array can fit into the return registers.  If false
2163   /// is returned, an sret-demotion is performed.
2164   virtual bool CanLowerReturn(CallingConv::ID /*CallConv*/,
2165                               MachineFunction &/*MF*/, bool /*isVarArg*/,
2166                const SmallVectorImpl<ISD::OutputArg> &/*Outs*/,
2167                LLVMContext &/*Context*/) const
2168   {
2169     // Return true by default to get preexisting behavior.
2170     return true;
2171   }
2172
2173   /// This hook must be implemented to lower outgoing return values, described
2174   /// by the Outs array, into the specified DAG. The implementation should
2175   /// return the resulting token chain value.
2176   virtual SDValue
2177     LowerReturn(SDValue /*Chain*/, CallingConv::ID /*CallConv*/,
2178                 bool /*isVarArg*/,
2179                 const SmallVectorImpl<ISD::OutputArg> &/*Outs*/,
2180                 const SmallVectorImpl<SDValue> &/*OutVals*/,
2181                 SDLoc /*dl*/, SelectionDAG &/*DAG*/) const {
2182     llvm_unreachable("Not Implemented");
2183   }
2184
2185   /// Return true if result of the specified node is used by a return node
2186   /// only. It also compute and return the input chain for the tail call.
2187   ///
2188   /// This is used to determine whether it is possible to codegen a libcall as
2189   /// tail call at legalization time.
2190   virtual bool isUsedByReturnOnly(SDNode *, SDValue &/*Chain*/) const {
2191     return false;
2192   }
2193
2194   /// Return true if the target may be able emit the call instruction as a tail
2195   /// call. This is used by optimization passes to determine if it's profitable
2196   /// to duplicate return instructions to enable tailcall optimization.
2197   virtual bool mayBeEmittedAsTailCall(CallInst *) const {
2198     return false;
2199   }
2200
2201   /// Return the builtin name for the __builtin___clear_cache intrinsic
2202   /// Default is to invoke the clear cache library call
2203   virtual const char * getClearCacheBuiltinName() const {
2204     return "__clear_cache";
2205   }
2206
2207   /// Return the type that should be used to zero or sign extend a
2208   /// zeroext/signext integer argument or return value.  FIXME: Most C calling
2209   /// convention requires the return type to be promoted, but this is not true
2210   /// all the time, e.g. i1 on x86-64. It is also not necessary for non-C
2211   /// calling conventions. The frontend should handle this and include all of
2212   /// the necessary information.
2213   virtual MVT getTypeForExtArgOrReturn(MVT VT,
2214                                        ISD::NodeType /*ExtendKind*/) const {
2215     MVT MinVT = getRegisterType(MVT::i32);
2216     return VT.bitsLT(MinVT) ? MinVT : VT;
2217   }
2218
2219   /// Returns a 0 terminated array of registers that can be safely used as
2220   /// scratch registers.
2221   virtual const MCPhysReg *getScratchRegisters(CallingConv::ID CC) const {
2222     return nullptr;
2223   }
2224
2225   /// This callback is used to prepare for a volatile or atomic load.
2226   /// It takes a chain node as input and returns the chain for the load itself.
2227   ///
2228   /// Having a callback like this is necessary for targets like SystemZ,
2229   /// which allows a CPU to reuse the result of a previous load indefinitely,
2230   /// even if a cache-coherent store is performed by another CPU.  The default
2231   /// implementation does nothing.
2232   virtual SDValue prepareVolatileOrAtomicLoad(SDValue Chain, SDLoc DL,
2233                                               SelectionDAG &DAG) const {
2234     return Chain;
2235   }
2236
2237   /// This callback is invoked by the type legalizer to legalize nodes with an
2238   /// illegal operand type but legal result types.  It replaces the
2239   /// LowerOperation callback in the type Legalizer.  The reason we can not do
2240   /// away with LowerOperation entirely is that LegalizeDAG isn't yet ready to
2241   /// use this callback.
2242   ///
2243   /// TODO: Consider merging with ReplaceNodeResults.
2244   ///
2245   /// The target places new result values for the node in Results (their number
2246   /// and types must exactly match those of the original return values of
2247   /// the node), or leaves Results empty, which indicates that the node is not
2248   /// to be custom lowered after all.
2249   /// The default implementation calls LowerOperation.
2250   virtual void LowerOperationWrapper(SDNode *N,
2251                                      SmallVectorImpl<SDValue> &Results,
2252                                      SelectionDAG &DAG) const;
2253
2254   /// This callback is invoked for operations that are unsupported by the
2255   /// target, which are registered to use 'custom' lowering, and whose defined
2256   /// values are all legal.  If the target has no operations that require custom
2257   /// lowering, it need not implement this.  The default implementation of this
2258   /// aborts.
2259   virtual SDValue LowerOperation(SDValue Op, SelectionDAG &DAG) const;
2260
2261   /// This callback is invoked when a node result type is illegal for the
2262   /// target, and the operation was registered to use 'custom' lowering for that
2263   /// result type.  The target places new result values for the node in Results
2264   /// (their number and types must exactly match those of the original return
2265   /// values of the node), or leaves Results empty, which indicates that the
2266   /// node is not to be custom lowered after all.
2267   ///
2268   /// If the target has no operations that require custom lowering, it need not
2269   /// implement this.  The default implementation aborts.
2270   virtual void ReplaceNodeResults(SDNode * /*N*/,
2271                                   SmallVectorImpl<SDValue> &/*Results*/,
2272                                   SelectionDAG &/*DAG*/) const {
2273     llvm_unreachable("ReplaceNodeResults not implemented for this target!");
2274   }
2275
2276   /// This method returns the name of a target specific DAG node.
2277   virtual const char *getTargetNodeName(unsigned Opcode) const;
2278
2279   /// This method returns a target specific FastISel object, or null if the
2280   /// target does not support "fast" ISel.
2281   virtual FastISel *createFastISel(FunctionLoweringInfo &,
2282                                    const TargetLibraryInfo *) const {
2283     return nullptr;
2284   }
2285
2286
2287   bool verifyReturnAddressArgumentIsConstant(SDValue Op,
2288                                              SelectionDAG &DAG) const;
2289
2290   //===--------------------------------------------------------------------===//
2291   // Inline Asm Support hooks
2292   //
2293
2294   /// This hook allows the target to expand an inline asm call to be explicit
2295   /// llvm code if it wants to.  This is useful for turning simple inline asms
2296   /// into LLVM intrinsics, which gives the compiler more information about the
2297   /// behavior of the code.
2298   virtual bool ExpandInlineAsm(CallInst *) const {
2299     return false;
2300   }
2301
2302   enum ConstraintType {
2303     C_Register,            // Constraint represents specific register(s).
2304     C_RegisterClass,       // Constraint represents any of register(s) in class.
2305     C_Memory,              // Memory constraint.
2306     C_Other,               // Something else.
2307     C_Unknown              // Unsupported constraint.
2308   };
2309
2310   enum ConstraintWeight {
2311     // Generic weights.
2312     CW_Invalid  = -1,     // No match.
2313     CW_Okay     = 0,      // Acceptable.
2314     CW_Good     = 1,      // Good weight.
2315     CW_Better   = 2,      // Better weight.
2316     CW_Best     = 3,      // Best weight.
2317
2318     // Well-known weights.
2319     CW_SpecificReg  = CW_Okay,    // Specific register operands.
2320     CW_Register     = CW_Good,    // Register operands.
2321     CW_Memory       = CW_Better,  // Memory operands.
2322     CW_Constant     = CW_Best,    // Constant operand.
2323     CW_Default      = CW_Okay     // Default or don't know type.
2324   };
2325
2326   /// This contains information for each constraint that we are lowering.
2327   struct AsmOperandInfo : public InlineAsm::ConstraintInfo {
2328     /// This contains the actual string for the code, like "m".  TargetLowering
2329     /// picks the 'best' code from ConstraintInfo::Codes that most closely
2330     /// matches the operand.
2331     std::string ConstraintCode;
2332
2333     /// Information about the constraint code, e.g. Register, RegisterClass,
2334     /// Memory, Other, Unknown.
2335     TargetLowering::ConstraintType ConstraintType;
2336
2337     /// If this is the result output operand or a clobber, this is null,
2338     /// otherwise it is the incoming operand to the CallInst.  This gets
2339     /// modified as the asm is processed.
2340     Value *CallOperandVal;
2341
2342     /// The ValueType for the operand value.
2343     MVT ConstraintVT;
2344
2345     /// Return true of this is an input operand that is a matching constraint
2346     /// like "4".
2347     bool isMatchingInputConstraint() const;
2348
2349     /// If this is an input matching constraint, this method returns the output
2350     /// operand it matches.
2351     unsigned getMatchedOperand() const;
2352
2353     /// Copy constructor for copying from a ConstraintInfo.
2354     AsmOperandInfo(const InlineAsm::ConstraintInfo &info)
2355       : InlineAsm::ConstraintInfo(info),
2356         ConstraintType(TargetLowering::C_Unknown),
2357         CallOperandVal(nullptr), ConstraintVT(MVT::Other) {
2358     }
2359   };
2360
2361   typedef std::vector<AsmOperandInfo> AsmOperandInfoVector;
2362
2363   /// Split up the constraint string from the inline assembly value into the
2364   /// specific constraints and their prefixes, and also tie in the associated
2365   /// operand values.  If this returns an empty vector, and if the constraint
2366   /// string itself isn't empty, there was an error parsing.
2367   virtual AsmOperandInfoVector ParseConstraints(ImmutableCallSite CS) const;
2368
2369   /// Examine constraint type and operand type and determine a weight value.
2370   /// The operand object must already have been set up with the operand type.
2371   virtual ConstraintWeight getMultipleConstraintMatchWeight(
2372       AsmOperandInfo &info, int maIndex) const;
2373
2374   /// Examine constraint string and operand type and determine a weight value.
2375   /// The operand object must already have been set up with the operand type.
2376   virtual ConstraintWeight getSingleConstraintMatchWeight(
2377       AsmOperandInfo &info, const char *constraint) const;
2378
2379   /// Determines the constraint code and constraint type to use for the specific
2380   /// AsmOperandInfo, setting OpInfo.ConstraintCode and OpInfo.ConstraintType.
2381   /// If the actual operand being passed in is available, it can be passed in as
2382   /// Op, otherwise an empty SDValue can be passed.
2383   virtual void ComputeConstraintToUse(AsmOperandInfo &OpInfo,
2384                                       SDValue Op,
2385                                       SelectionDAG *DAG = nullptr) const;
2386
2387   /// Given a constraint, return the type of constraint it is for this target.
2388   virtual ConstraintType getConstraintType(const std::string &Constraint) const;
2389
2390   /// Given a physical register constraint (e.g.  {edx}), return the register
2391   /// number and the register class for the register.
2392   ///
2393   /// Given a register class constraint, like 'r', if this corresponds directly
2394   /// to an LLVM register class, return a register of 0 and the register class
2395   /// pointer.
2396   ///
2397   /// This should only be used for C_Register constraints.  On error, this
2398   /// returns a register number of 0 and a null register class pointer..
2399   virtual std::pair<unsigned, const TargetRegisterClass*>
2400     getRegForInlineAsmConstraint(const std::string &Constraint,
2401                                  MVT VT) const;
2402
2403   /// Try to replace an X constraint, which matches anything, with another that
2404   /// has more specific requirements based on the type of the corresponding
2405   /// operand.  This returns null if there is no replacement to make.
2406   virtual const char *LowerXConstraint(EVT ConstraintVT) const;
2407
2408   /// Lower the specified operand into the Ops vector.  If it is invalid, don't
2409   /// add anything to Ops.
2410   virtual void LowerAsmOperandForConstraint(SDValue Op, std::string &Constraint,
2411                                             std::vector<SDValue> &Ops,
2412                                             SelectionDAG &DAG) const;
2413
2414   //===--------------------------------------------------------------------===//
2415   // Div utility functions
2416   //
2417   SDValue BuildExactSDIV(SDValue Op1, SDValue Op2, SDLoc dl,
2418                          SelectionDAG &DAG) const;
2419   SDValue BuildSDIV(SDNode *N, SelectionDAG &DAG, bool IsAfterLegalization,
2420                       std::vector<SDNode*> *Created) const;
2421   SDValue BuildUDIV(SDNode *N, SelectionDAG &DAG, bool IsAfterLegalization,
2422                       std::vector<SDNode*> *Created) const;
2423
2424   //===--------------------------------------------------------------------===//
2425   // Legalization utility functions
2426   //
2427
2428   /// Expand a MUL into two nodes.  One that computes the high bits of
2429   /// the result and one that computes the low bits.
2430   /// \param HiLoVT The value type to use for the Lo and Hi nodes.
2431   /// \param LL Low bits of the LHS of the MUL.  You can use this parameter
2432   ///        if you want to control how low bits are extracted from the LHS.
2433   /// \param LH High bits of the LHS of the MUL.  See LL for meaning.
2434   /// \param RL Low bits of the RHS of the MUL.  See LL for meaning
2435   /// \param RH High bits of the RHS of the MUL.  See LL for meaning.
2436   /// \returns true if the node has been expanded. false if it has not
2437   bool expandMUL(SDNode *N, SDValue &Lo, SDValue &Hi, EVT HiLoVT,
2438                  SelectionDAG &DAG, SDValue LL = SDValue(),
2439                  SDValue LH = SDValue(), SDValue RL = SDValue(),
2440                  SDValue RH = SDValue()) const;
2441
2442   //===--------------------------------------------------------------------===//
2443   // Instruction Emitting Hooks
2444   //
2445
2446   /// This method should be implemented by targets that mark instructions with
2447   /// the 'usesCustomInserter' flag.  These instructions are special in various
2448   /// ways, which require special support to insert.  The specified MachineInstr
2449   /// is created but not inserted into any basic blocks, and this method is
2450   /// called to expand it into a sequence of instructions, potentially also
2451   /// creating new basic blocks and control flow.
2452   virtual MachineBasicBlock *
2453     EmitInstrWithCustomInserter(MachineInstr *MI, MachineBasicBlock *MBB) const;
2454
2455   /// This method should be implemented by targets that mark instructions with
2456   /// the 'hasPostISelHook' flag. These instructions must be adjusted after
2457   /// instruction selection by target hooks.  e.g. To fill in optional defs for
2458   /// ARM 's' setting instructions.
2459   virtual void
2460   AdjustInstrPostInstrSelection(MachineInstr *MI, SDNode *Node) const;
2461 };
2462
2463 /// Given an LLVM IR type and return type attributes, compute the return value
2464 /// EVTs and flags, and optionally also the offsets, if the return value is
2465 /// being lowered to memory.
2466 void GetReturnInfo(Type* ReturnType, AttributeSet attr,
2467                    SmallVectorImpl<ISD::OutputArg> &Outs,
2468                    const TargetLowering &TLI);
2469
2470 } // end llvm namespace
2471
2472 #endif