e252b6aec6a11dce3277b847379923d5991265f0
[oota-llvm.git] / include / llvm / Target / TargetMachine.h
1 //===-- llvm/Target/TargetMachine.h - Target Information --------*- C++ -*-===//
2 // 
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file was developed by the LLVM research group and is distributed under
6 // the University of Illinois Open Source License. See LICENSE.TXT for details.
7 // 
8 //===----------------------------------------------------------------------===//
9 //
10 // This file describes the general parts of a Target machine.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #ifndef LLVM_TARGET_TARGETMACHINE_H
15 #define LLVM_TARGET_TARGETMACHINE_H
16
17 #include "llvm/Target/TargetData.h"
18 #include <cassert>
19
20 namespace llvm {
21
22 class TargetInstrInfo;
23 class TargetInstrDescriptor;
24 class TargetJITInfo;
25 class TargetSchedInfo;
26 class SparcV9RegInfo;
27 class TargetFrameInfo;
28 class MachineCodeEmitter;
29 class MRegisterInfo;
30 class FunctionPassManager;
31 class PassManager;
32 class Pass;
33 class IntrinsicLowering;
34
35 //===----------------------------------------------------------------------===//
36 ///
37 /// TargetMachine - Primary interface to the complete machine description for
38 /// the target machine.  All target-specific information should be accessible
39 /// through this interface.
40 /// 
41 class TargetMachine {
42   const std::string Name;
43   const TargetData DataLayout;       // Calculates type size & alignment
44   IntrinsicLowering *IL;             // Specifies how to lower intrinsic calls
45   
46   TargetMachine(const TargetMachine&);   // DO NOT IMPLEMENT
47   void operator=(const TargetMachine&);  // DO NOT IMPLEMENT
48 protected: // Can only create subclasses...
49   TargetMachine(const std::string &name, IntrinsicLowering *IL,                
50                 bool LittleEndian = false,
51                 unsigned char PtrSize = 8, unsigned char PtrAl = 8,
52                 unsigned char DoubleAl = 8, unsigned char FloatAl = 4,
53                 unsigned char LongAl = 8, unsigned char IntAl = 4,
54                 unsigned char ShortAl = 2, unsigned char ByteAl = 1);
55
56   /// This constructor is used for targets that support arbitrary TargetData
57   /// layouts, like the C backend.  It initializes the TargetData to match that
58   /// of the specified module.
59   ///
60   TargetMachine(const std::string &name, IntrinsicLowering *IL,
61                 const Module &M);
62 public:
63   virtual ~TargetMachine();
64
65   const std::string &getName() const { return Name; }
66
67   /// getIntrinsicLowering - This method returns a reference to an
68   /// IntrinsicLowering instance which should be used by the code generator to
69   /// lower unknown intrinsic functions to the equivalent LLVM expansion.
70   ///
71   IntrinsicLowering &getIntrinsicLowering() const { return *IL; }
72   
73   // Interfaces to the major aspects of target machine information:
74   // -- Instruction opcode and operand information
75   // -- Pipelines and scheduling information
76   // -- Stack frame information
77   // 
78   virtual const TargetInstrInfo        *getInstrInfo() const { return 0; }
79   virtual const TargetFrameInfo        *getFrameInfo() const { return 0; }
80   const TargetData &getTargetData() const { return DataLayout; }
81
82   /// getRegisterInfo - If register information is available, return it.  If
83   /// not, return null.  This is kept separate from RegInfo until RegInfo has
84   /// details of graph coloring register allocation removed from it.
85   ///
86   virtual const MRegisterInfo*          getRegisterInfo() const { return 0; }
87
88   /// getJITInfo - If this target supports a JIT, return information for it,
89   /// otherwise return null.
90   ///
91   virtual TargetJITInfo *getJITInfo() { return 0; }
92
93   // These are deprecated interfaces.
94   virtual const TargetSchedInfo        *getSchedInfo() const { return 0; }
95   virtual const SparcV9RegInfo         *getRegInfo()   const { return 0; }
96
97   /// addPassesToEmitAssembly - Add passes to the specified pass manager to get
98   /// assembly langage code emitted.  Typically this will involve several steps
99   /// of code generation.  This method should return true if assembly emission
100   /// is not supported.
101   ///
102   virtual bool addPassesToEmitAssembly(PassManager &PM, std::ostream &Out) {
103     return true;
104   }
105
106   /// addPassesToEmitMachineCode - Add passes to the specified pass manager to
107   /// get machine code emitted.  This uses a MachineCodeEmitter object to handle
108   /// actually outputting the machine code and resolving things like the address
109   /// of functions.  This method should returns true if machine code emission is
110   /// not supported.
111   ///
112   virtual bool addPassesToEmitMachineCode(FunctionPassManager &PM,
113                                           MachineCodeEmitter &MCE) {
114     return true;
115   }
116 };
117
118 } // End llvm namespace
119
120 #endif