Change:
[oota-llvm.git] / lib / CodeGen / MachineVerifier.cpp
1 //===-- MachineVerifier.cpp - Machine Code Verifier -----------------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // Pass to verify generated machine code. The following is checked:
11 //
12 // Operand counts: All explicit operands must be present.
13 //
14 // Register classes: All physical and virtual register operands must be
15 // compatible with the register class required by the instruction descriptor.
16 //
17 // Register live intervals: Registers must be defined only once, and must be
18 // defined before use.
19 //
20 // The machine code verifier is enabled from LLVMTargetMachine.cpp with the
21 // command-line option -verify-machineinstrs, or by defining the environment
22 // variable LLVM_VERIFY_MACHINEINSTRS to the name of a file that will receive
23 // the verifier errors.
24 //===----------------------------------------------------------------------===//
25
26 #include "llvm/Instructions.h"
27 #include "llvm/Function.h"
28 #include "llvm/CodeGen/LiveIntervalAnalysis.h"
29 #include "llvm/CodeGen/LiveVariables.h"
30 #include "llvm/CodeGen/LiveStackAnalysis.h"
31 #include "llvm/CodeGen/MachineFunctionPass.h"
32 #include "llvm/CodeGen/MachineFrameInfo.h"
33 #include "llvm/CodeGen/MachineMemOperand.h"
34 #include "llvm/CodeGen/MachineRegisterInfo.h"
35 #include "llvm/CodeGen/Passes.h"
36 #include "llvm/MC/MCAsmInfo.h"
37 #include "llvm/Target/TargetMachine.h"
38 #include "llvm/Target/TargetRegisterInfo.h"
39 #include "llvm/Target/TargetInstrInfo.h"
40 #include "llvm/ADT/DenseSet.h"
41 #include "llvm/ADT/SetOperations.h"
42 #include "llvm/ADT/SmallVector.h"
43 #include "llvm/Support/Debug.h"
44 #include "llvm/Support/ErrorHandling.h"
45 #include "llvm/Support/raw_ostream.h"
46 using namespace llvm;
47
48 namespace {
49   struct MachineVerifier {
50
51     MachineVerifier(Pass *pass, const char *b) :
52       PASS(pass),
53       Banner(b),
54       OutFileName(getenv("LLVM_VERIFY_MACHINEINSTRS"))
55       {}
56
57     bool runOnMachineFunction(MachineFunction &MF);
58
59     Pass *const PASS;
60     const char *Banner;
61     const char *const OutFileName;
62     raw_ostream *OS;
63     const MachineFunction *MF;
64     const TargetMachine *TM;
65     const TargetInstrInfo *TII;
66     const TargetRegisterInfo *TRI;
67     const MachineRegisterInfo *MRI;
68
69     unsigned foundErrors;
70
71     typedef SmallVector<unsigned, 16> RegVector;
72     typedef DenseSet<unsigned> RegSet;
73     typedef DenseMap<unsigned, const MachineInstr*> RegMap;
74
75     BitVector regsReserved;
76     RegSet regsLive;
77     RegVector regsDefined, regsDead, regsKilled;
78     RegSet regsLiveInButUnused;
79
80     SlotIndex lastIndex;
81
82     // Add Reg and any sub-registers to RV
83     void addRegWithSubRegs(RegVector &RV, unsigned Reg) {
84       RV.push_back(Reg);
85       if (TargetRegisterInfo::isPhysicalRegister(Reg))
86         for (const unsigned *R = TRI->getSubRegisters(Reg); *R; R++)
87           RV.push_back(*R);
88     }
89
90     struct BBInfo {
91       // Is this MBB reachable from the MF entry point?
92       bool reachable;
93
94       // Vregs that must be live in because they are used without being
95       // defined. Map value is the user.
96       RegMap vregsLiveIn;
97
98       // Regs killed in MBB. They may be defined again, and will then be in both
99       // regsKilled and regsLiveOut.
100       RegSet regsKilled;
101
102       // Regs defined in MBB and live out. Note that vregs passing through may
103       // be live out without being mentioned here.
104       RegSet regsLiveOut;
105
106       // Vregs that pass through MBB untouched. This set is disjoint from
107       // regsKilled and regsLiveOut.
108       RegSet vregsPassed;
109
110       // Vregs that must pass through MBB because they are needed by a successor
111       // block. This set is disjoint from regsLiveOut.
112       RegSet vregsRequired;
113
114       BBInfo() : reachable(false) {}
115
116       // Add register to vregsPassed if it belongs there. Return true if
117       // anything changed.
118       bool addPassed(unsigned Reg) {
119         if (!TargetRegisterInfo::isVirtualRegister(Reg))
120           return false;
121         if (regsKilled.count(Reg) || regsLiveOut.count(Reg))
122           return false;
123         return vregsPassed.insert(Reg).second;
124       }
125
126       // Same for a full set.
127       bool addPassed(const RegSet &RS) {
128         bool changed = false;
129         for (RegSet::const_iterator I = RS.begin(), E = RS.end(); I != E; ++I)
130           if (addPassed(*I))
131             changed = true;
132         return changed;
133       }
134
135       // Add register to vregsRequired if it belongs there. Return true if
136       // anything changed.
137       bool addRequired(unsigned Reg) {
138         if (!TargetRegisterInfo::isVirtualRegister(Reg))
139           return false;
140         if (regsLiveOut.count(Reg))
141           return false;
142         return vregsRequired.insert(Reg).second;
143       }
144
145       // Same for a full set.
146       bool addRequired(const RegSet &RS) {
147         bool changed = false;
148         for (RegSet::const_iterator I = RS.begin(), E = RS.end(); I != E; ++I)
149           if (addRequired(*I))
150             changed = true;
151         return changed;
152       }
153
154       // Same for a full map.
155       bool addRequired(const RegMap &RM) {
156         bool changed = false;
157         for (RegMap::const_iterator I = RM.begin(), E = RM.end(); I != E; ++I)
158           if (addRequired(I->first))
159             changed = true;
160         return changed;
161       }
162
163       // Live-out registers are either in regsLiveOut or vregsPassed.
164       bool isLiveOut(unsigned Reg) const {
165         return regsLiveOut.count(Reg) || vregsPassed.count(Reg);
166       }
167     };
168
169     // Extra register info per MBB.
170     DenseMap<const MachineBasicBlock*, BBInfo> MBBInfoMap;
171
172     bool isReserved(unsigned Reg) {
173       return Reg < regsReserved.size() && regsReserved.test(Reg);
174     }
175
176     // Analysis information if available
177     LiveVariables *LiveVars;
178     LiveIntervals *LiveInts;
179     LiveStacks *LiveStks;
180     SlotIndexes *Indexes;
181
182     void visitMachineFunctionBefore();
183     void visitMachineBasicBlockBefore(const MachineBasicBlock *MBB);
184     void visitMachineInstrBefore(const MachineInstr *MI);
185     void visitMachineOperand(const MachineOperand *MO, unsigned MONum);
186     void visitMachineInstrAfter(const MachineInstr *MI);
187     void visitMachineBasicBlockAfter(const MachineBasicBlock *MBB);
188     void visitMachineFunctionAfter();
189
190     void report(const char *msg, const MachineFunction *MF);
191     void report(const char *msg, const MachineBasicBlock *MBB);
192     void report(const char *msg, const MachineInstr *MI);
193     void report(const char *msg, const MachineOperand *MO, unsigned MONum);
194
195     void markReachable(const MachineBasicBlock *MBB);
196     void calcRegsPassed();
197     void checkPHIOps(const MachineBasicBlock *MBB);
198
199     void calcRegsRequired();
200     void verifyLiveVariables();
201     void verifyLiveIntervals();
202   };
203
204   struct MachineVerifierPass : public MachineFunctionPass {
205     static char ID; // Pass ID, replacement for typeid
206     const char *const Banner;
207
208     MachineVerifierPass(const char *b = 0)
209       : MachineFunctionPass(ID), Banner(b) {
210         initializeMachineVerifierPassPass(*PassRegistry::getPassRegistry());
211       }
212
213     void getAnalysisUsage(AnalysisUsage &AU) const {
214       AU.setPreservesAll();
215       MachineFunctionPass::getAnalysisUsage(AU);
216     }
217
218     bool runOnMachineFunction(MachineFunction &MF) {
219       MF.verify(this, Banner);
220       return false;
221     }
222   };
223
224 }
225
226 char MachineVerifierPass::ID = 0;
227 INITIALIZE_PASS(MachineVerifierPass, "machineverifier",
228                 "Verify generated machine code", false, false)
229
230 FunctionPass *llvm::createMachineVerifierPass(const char *Banner) {
231   return new MachineVerifierPass(Banner);
232 }
233
234 void MachineFunction::verify(Pass *p, const char *Banner) const {
235   MachineVerifier(p, Banner)
236     .runOnMachineFunction(const_cast<MachineFunction&>(*this));
237 }
238
239 bool MachineVerifier::runOnMachineFunction(MachineFunction &MF) {
240   raw_ostream *OutFile = 0;
241   if (OutFileName) {
242     std::string ErrorInfo;
243     OutFile = new raw_fd_ostream(OutFileName, ErrorInfo,
244                                  raw_fd_ostream::F_Append);
245     if (!ErrorInfo.empty()) {
246       errs() << "Error opening '" << OutFileName << "': " << ErrorInfo << '\n';
247       exit(1);
248     }
249
250     OS = OutFile;
251   } else {
252     OS = &errs();
253   }
254
255   foundErrors = 0;
256
257   this->MF = &MF;
258   TM = &MF.getTarget();
259   TII = TM->getInstrInfo();
260   TRI = TM->getRegisterInfo();
261   MRI = &MF.getRegInfo();
262
263   LiveVars = NULL;
264   LiveInts = NULL;
265   LiveStks = NULL;
266   Indexes = NULL;
267   if (PASS) {
268     LiveInts = PASS->getAnalysisIfAvailable<LiveIntervals>();
269     // We don't want to verify LiveVariables if LiveIntervals is available.
270     if (!LiveInts)
271       LiveVars = PASS->getAnalysisIfAvailable<LiveVariables>();
272     LiveStks = PASS->getAnalysisIfAvailable<LiveStacks>();
273     Indexes = PASS->getAnalysisIfAvailable<SlotIndexes>();
274   }
275
276   visitMachineFunctionBefore();
277   for (MachineFunction::const_iterator MFI = MF.begin(), MFE = MF.end();
278        MFI!=MFE; ++MFI) {
279     visitMachineBasicBlockBefore(MFI);
280     for (MachineBasicBlock::const_iterator MBBI = MFI->begin(),
281            MBBE = MFI->end(); MBBI != MBBE; ++MBBI) {
282       if (MBBI->getParent() != MFI) {
283         report("Bad instruction parent pointer", MFI);
284         *OS << "Instruction: " << *MBBI;
285         continue;
286       }
287       visitMachineInstrBefore(MBBI);
288       for (unsigned I = 0, E = MBBI->getNumOperands(); I != E; ++I)
289         visitMachineOperand(&MBBI->getOperand(I), I);
290       visitMachineInstrAfter(MBBI);
291     }
292     visitMachineBasicBlockAfter(MFI);
293   }
294   visitMachineFunctionAfter();
295
296   if (OutFile)
297     delete OutFile;
298   else if (foundErrors)
299     report_fatal_error("Found "+Twine(foundErrors)+" machine code errors.");
300
301   // Clean up.
302   regsLive.clear();
303   regsDefined.clear();
304   regsDead.clear();
305   regsKilled.clear();
306   regsLiveInButUnused.clear();
307   MBBInfoMap.clear();
308
309   return false;                 // no changes
310 }
311
312 void MachineVerifier::report(const char *msg, const MachineFunction *MF) {
313   assert(MF);
314   *OS << '\n';
315   if (!foundErrors++) {
316     if (Banner)
317       *OS << "# " << Banner << '\n';
318     MF->print(*OS, Indexes);
319   }
320   *OS << "*** Bad machine code: " << msg << " ***\n"
321       << "- function:    " << MF->getFunction()->getNameStr() << "\n";
322 }
323
324 void MachineVerifier::report(const char *msg, const MachineBasicBlock *MBB) {
325   assert(MBB);
326   report(msg, MBB->getParent());
327   *OS << "- basic block: " << MBB->getName()
328       << " " << (void*)MBB
329       << " (BB#" << MBB->getNumber() << ")";
330   if (Indexes)
331     *OS << " [" << Indexes->getMBBStartIdx(MBB)
332         << ';' <<  Indexes->getMBBEndIdx(MBB) << ')';
333   *OS << '\n';
334 }
335
336 void MachineVerifier::report(const char *msg, const MachineInstr *MI) {
337   assert(MI);
338   report(msg, MI->getParent());
339   *OS << "- instruction: ";
340   if (Indexes && Indexes->hasIndex(MI))
341     *OS << Indexes->getInstructionIndex(MI) << '\t';
342   MI->print(*OS, TM);
343 }
344
345 void MachineVerifier::report(const char *msg,
346                              const MachineOperand *MO, unsigned MONum) {
347   assert(MO);
348   report(msg, MO->getParent());
349   *OS << "- operand " << MONum << ":   ";
350   MO->print(*OS, TM);
351   *OS << "\n";
352 }
353
354 void MachineVerifier::markReachable(const MachineBasicBlock *MBB) {
355   BBInfo &MInfo = MBBInfoMap[MBB];
356   if (!MInfo.reachable) {
357     MInfo.reachable = true;
358     for (MachineBasicBlock::const_succ_iterator SuI = MBB->succ_begin(),
359            SuE = MBB->succ_end(); SuI != SuE; ++SuI)
360       markReachable(*SuI);
361   }
362 }
363
364 void MachineVerifier::visitMachineFunctionBefore() {
365   lastIndex = SlotIndex();
366   regsReserved = TRI->getReservedRegs(*MF);
367
368   // A sub-register of a reserved register is also reserved
369   for (int Reg = regsReserved.find_first(); Reg>=0;
370        Reg = regsReserved.find_next(Reg)) {
371     for (const unsigned *Sub = TRI->getSubRegisters(Reg); *Sub; ++Sub) {
372       // FIXME: This should probably be:
373       // assert(regsReserved.test(*Sub) && "Non-reserved sub-register");
374       regsReserved.set(*Sub);
375     }
376   }
377   markReachable(&MF->front());
378 }
379
380 // Does iterator point to a and b as the first two elements?
381 static bool matchPair(MachineBasicBlock::const_succ_iterator i,
382                       const MachineBasicBlock *a, const MachineBasicBlock *b) {
383   if (*i == a)
384     return *++i == b;
385   if (*i == b)
386     return *++i == a;
387   return false;
388 }
389
390 void
391 MachineVerifier::visitMachineBasicBlockBefore(const MachineBasicBlock *MBB) {
392   // Count the number of landing pad successors.
393   SmallPtrSet<MachineBasicBlock*, 4> LandingPadSuccs;
394   for (MachineBasicBlock::const_succ_iterator I = MBB->succ_begin(),
395        E = MBB->succ_end(); I != E; ++I) {
396     if ((*I)->isLandingPad())
397       LandingPadSuccs.insert(*I);
398   }
399
400   const MCAsmInfo *AsmInfo = TM->getMCAsmInfo();
401   const BasicBlock *BB = MBB->getBasicBlock();
402   if (LandingPadSuccs.size() > 1 &&
403       !(AsmInfo &&
404         AsmInfo->getExceptionHandlingType() == ExceptionHandling::SjLj &&
405         BB && isa<SwitchInst>(BB->getTerminator())))
406     report("MBB has more than one landing pad successor", MBB);
407
408   // Call AnalyzeBranch. If it succeeds, there several more conditions to check.
409   MachineBasicBlock *TBB = 0, *FBB = 0;
410   SmallVector<MachineOperand, 4> Cond;
411   if (!TII->AnalyzeBranch(*const_cast<MachineBasicBlock *>(MBB),
412                           TBB, FBB, Cond)) {
413     // Ok, AnalyzeBranch thinks it knows what's going on with this block. Let's
414     // check whether its answers match up with reality.
415     if (!TBB && !FBB) {
416       // Block falls through to its successor.
417       MachineFunction::const_iterator MBBI = MBB;
418       ++MBBI;
419       if (MBBI == MF->end()) {
420         // It's possible that the block legitimately ends with a noreturn
421         // call or an unreachable, in which case it won't actually fall
422         // out the bottom of the function.
423       } else if (MBB->succ_size() == LandingPadSuccs.size()) {
424         // It's possible that the block legitimately ends with a noreturn
425         // call or an unreachable, in which case it won't actuall fall
426         // out of the block.
427       } else if (MBB->succ_size() != 1+LandingPadSuccs.size()) {
428         report("MBB exits via unconditional fall-through but doesn't have "
429                "exactly one CFG successor!", MBB);
430       } else if (!MBB->isSuccessor(MBBI)) {
431         report("MBB exits via unconditional fall-through but its successor "
432                "differs from its CFG successor!", MBB);
433       }
434       if (!MBB->empty() && MBB->back().getDesc().isBarrier() &&
435           !TII->isPredicated(&MBB->back())) {
436         report("MBB exits via unconditional fall-through but ends with a "
437                "barrier instruction!", MBB);
438       }
439       if (!Cond.empty()) {
440         report("MBB exits via unconditional fall-through but has a condition!",
441                MBB);
442       }
443     } else if (TBB && !FBB && Cond.empty()) {
444       // Block unconditionally branches somewhere.
445       if (MBB->succ_size() != 1+LandingPadSuccs.size()) {
446         report("MBB exits via unconditional branch but doesn't have "
447                "exactly one CFG successor!", MBB);
448       } else if (!MBB->isSuccessor(TBB)) {
449         report("MBB exits via unconditional branch but the CFG "
450                "successor doesn't match the actual successor!", MBB);
451       }
452       if (MBB->empty()) {
453         report("MBB exits via unconditional branch but doesn't contain "
454                "any instructions!", MBB);
455       } else if (!MBB->back().getDesc().isBarrier()) {
456         report("MBB exits via unconditional branch but doesn't end with a "
457                "barrier instruction!", MBB);
458       } else if (!MBB->back().getDesc().isTerminator()) {
459         report("MBB exits via unconditional branch but the branch isn't a "
460                "terminator instruction!", MBB);
461       }
462     } else if (TBB && !FBB && !Cond.empty()) {
463       // Block conditionally branches somewhere, otherwise falls through.
464       MachineFunction::const_iterator MBBI = MBB;
465       ++MBBI;
466       if (MBBI == MF->end()) {
467         report("MBB conditionally falls through out of function!", MBB);
468       } if (MBB->succ_size() != 2) {
469         report("MBB exits via conditional branch/fall-through but doesn't have "
470                "exactly two CFG successors!", MBB);
471       } else if (!matchPair(MBB->succ_begin(), TBB, MBBI)) {
472         report("MBB exits via conditional branch/fall-through but the CFG "
473                "successors don't match the actual successors!", MBB);
474       }
475       if (MBB->empty()) {
476         report("MBB exits via conditional branch/fall-through but doesn't "
477                "contain any instructions!", MBB);
478       } else if (MBB->back().getDesc().isBarrier()) {
479         report("MBB exits via conditional branch/fall-through but ends with a "
480                "barrier instruction!", MBB);
481       } else if (!MBB->back().getDesc().isTerminator()) {
482         report("MBB exits via conditional branch/fall-through but the branch "
483                "isn't a terminator instruction!", MBB);
484       }
485     } else if (TBB && FBB) {
486       // Block conditionally branches somewhere, otherwise branches
487       // somewhere else.
488       if (MBB->succ_size() != 2) {
489         report("MBB exits via conditional branch/branch but doesn't have "
490                "exactly two CFG successors!", MBB);
491       } else if (!matchPair(MBB->succ_begin(), TBB, FBB)) {
492         report("MBB exits via conditional branch/branch but the CFG "
493                "successors don't match the actual successors!", MBB);
494       }
495       if (MBB->empty()) {
496         report("MBB exits via conditional branch/branch but doesn't "
497                "contain any instructions!", MBB);
498       } else if (!MBB->back().getDesc().isBarrier()) {
499         report("MBB exits via conditional branch/branch but doesn't end with a "
500                "barrier instruction!", MBB);
501       } else if (!MBB->back().getDesc().isTerminator()) {
502         report("MBB exits via conditional branch/branch but the branch "
503                "isn't a terminator instruction!", MBB);
504       }
505       if (Cond.empty()) {
506         report("MBB exits via conditinal branch/branch but there's no "
507                "condition!", MBB);
508       }
509     } else {
510       report("AnalyzeBranch returned invalid data!", MBB);
511     }
512   }
513
514   regsLive.clear();
515   for (MachineBasicBlock::livein_iterator I = MBB->livein_begin(),
516          E = MBB->livein_end(); I != E; ++I) {
517     if (!TargetRegisterInfo::isPhysicalRegister(*I)) {
518       report("MBB live-in list contains non-physical register", MBB);
519       continue;
520     }
521     regsLive.insert(*I);
522     for (const unsigned *R = TRI->getSubRegisters(*I); *R; R++)
523       regsLive.insert(*R);
524   }
525   regsLiveInButUnused = regsLive;
526
527   const MachineFrameInfo *MFI = MF->getFrameInfo();
528   assert(MFI && "Function has no frame info");
529   BitVector PR = MFI->getPristineRegs(MBB);
530   for (int I = PR.find_first(); I>0; I = PR.find_next(I)) {
531     regsLive.insert(I);
532     for (const unsigned *R = TRI->getSubRegisters(I); *R; R++)
533       regsLive.insert(*R);
534   }
535
536   regsKilled.clear();
537   regsDefined.clear();
538
539   if (Indexes)
540     lastIndex = Indexes->getMBBStartIdx(MBB);
541 }
542
543 void MachineVerifier::visitMachineInstrBefore(const MachineInstr *MI) {
544   const MCInstrDesc &MCID = MI->getDesc();
545   if (MI->getNumOperands() < MCID.getNumOperands()) {
546     report("Too few operands", MI);
547     *OS << MCID.getNumOperands() << " operands expected, but "
548         << MI->getNumExplicitOperands() << " given.\n";
549   }
550
551   // Check the MachineMemOperands for basic consistency.
552   for (MachineInstr::mmo_iterator I = MI->memoperands_begin(),
553        E = MI->memoperands_end(); I != E; ++I) {
554     if ((*I)->isLoad() && !MCID.mayLoad())
555       report("Missing mayLoad flag", MI);
556     if ((*I)->isStore() && !MCID.mayStore())
557       report("Missing mayStore flag", MI);
558   }
559
560   // Debug values must not have a slot index.
561   // Other instructions must have one.
562   if (LiveInts) {
563     bool mapped = !LiveInts->isNotInMIMap(MI);
564     if (MI->isDebugValue()) {
565       if (mapped)
566         report("Debug instruction has a slot index", MI);
567     } else {
568       if (!mapped)
569         report("Missing slot index", MI);
570     }
571   }
572
573   StringRef ErrorInfo;
574   if (!TII->verifyInstruction(MI, ErrorInfo))
575     report(ErrorInfo.data(), MI);
576 }
577
578 void
579 MachineVerifier::visitMachineOperand(const MachineOperand *MO, unsigned MONum) {
580   const MachineInstr *MI = MO->getParent();
581   const MCInstrDesc &MCID = MI->getDesc();
582   const MCOperandInfo &MCOI = MCID.OpInfo[MONum];
583
584   // The first MCID.NumDefs operands must be explicit register defines
585   if (MONum < MCID.getNumDefs()) {
586     if (!MO->isReg())
587       report("Explicit definition must be a register", MO, MONum);
588     else if (!MO->isDef())
589       report("Explicit definition marked as use", MO, MONum);
590     else if (MO->isImplicit())
591       report("Explicit definition marked as implicit", MO, MONum);
592   } else if (MONum < MCID.getNumOperands()) {
593     // Don't check if it's the last operand in a variadic instruction. See,
594     // e.g., LDM_RET in the arm back end.
595     if (MO->isReg() &&
596         !(MCID.isVariadic() && MONum == MCID.getNumOperands()-1)) {
597       if (MO->isDef() && !MCOI.isOptionalDef())
598           report("Explicit operand marked as def", MO, MONum);
599       if (MO->isImplicit())
600         report("Explicit operand marked as implicit", MO, MONum);
601     }
602   } else {
603     // ARM adds %reg0 operands to indicate predicates. We'll allow that.
604     if (MO->isReg() && !MO->isImplicit() && !MCID.isVariadic() && MO->getReg())
605       report("Extra explicit operand on non-variadic instruction", MO, MONum);
606   }
607
608   switch (MO->getType()) {
609   case MachineOperand::MO_Register: {
610     const unsigned Reg = MO->getReg();
611     if (!Reg)
612       return;
613
614     // Check Live Variables.
615     if (MI->isDebugValue()) {
616       // Liveness checks are not valid for debug values.
617     } else if (MO->isUse() && !MO->isUndef()) {
618       regsLiveInButUnused.erase(Reg);
619
620       bool isKill = false;
621       unsigned defIdx;
622       if (MI->isRegTiedToDefOperand(MONum, &defIdx)) {
623         // A two-addr use counts as a kill if use and def are the same.
624         unsigned DefReg = MI->getOperand(defIdx).getReg();
625         if (Reg == DefReg)
626           isKill = true;
627         else if (TargetRegisterInfo::isPhysicalRegister(Reg)) {
628           report("Two-address instruction operands must be identical",
629                  MO, MONum);
630         }
631       } else
632         isKill = MO->isKill();
633
634       if (isKill)
635         addRegWithSubRegs(regsKilled, Reg);
636
637       // Check that LiveVars knows this kill.
638       if (LiveVars && TargetRegisterInfo::isVirtualRegister(Reg) &&
639           MO->isKill()) {
640         LiveVariables::VarInfo &VI = LiveVars->getVarInfo(Reg);
641         if (std::find(VI.Kills.begin(),
642                       VI.Kills.end(), MI) == VI.Kills.end())
643           report("Kill missing from LiveVariables", MO, MONum);
644       }
645
646       // Check LiveInts liveness and kill.
647       if (TargetRegisterInfo::isVirtualRegister(Reg) &&
648           LiveInts && !LiveInts->isNotInMIMap(MI)) {
649         SlotIndex UseIdx = LiveInts->getInstructionIndex(MI).getUseIndex();
650         if (LiveInts->hasInterval(Reg)) {
651           const LiveInterval &LI = LiveInts->getInterval(Reg);
652           if (!LI.liveAt(UseIdx)) {
653             report("No live range at use", MO, MONum);
654             *OS << UseIdx << " is not live in " << LI << '\n';
655           }
656           // Check for extra kill flags.
657           // Note that we allow missing kill flags for now.
658           if (MO->isKill() && !LI.killedAt(UseIdx.getDefIndex())) {
659             report("Live range continues after kill flag", MO, MONum);
660             *OS << "Live range: " << LI << '\n';
661           }
662         } else {
663           report("Virtual register has no Live interval", MO, MONum);
664         }
665       }
666
667       // Use of a dead register.
668       if (!regsLive.count(Reg)) {
669         if (TargetRegisterInfo::isPhysicalRegister(Reg)) {
670           // Reserved registers may be used even when 'dead'.
671           if (!isReserved(Reg))
672             report("Using an undefined physical register", MO, MONum);
673         } else {
674           BBInfo &MInfo = MBBInfoMap[MI->getParent()];
675           // We don't know which virtual registers are live in, so only complain
676           // if vreg was killed in this MBB. Otherwise keep track of vregs that
677           // must be live in. PHI instructions are handled separately.
678           if (MInfo.regsKilled.count(Reg))
679             report("Using a killed virtual register", MO, MONum);
680           else if (!MI->isPHI())
681             MInfo.vregsLiveIn.insert(std::make_pair(Reg, MI));
682         }
683       }
684     } else if (MO->isDef()) {
685       // Register defined.
686       // TODO: verify that earlyclobber ops are not used.
687       if (MO->isDead())
688         addRegWithSubRegs(regsDead, Reg);
689       else
690         addRegWithSubRegs(regsDefined, Reg);
691
692       // Verify SSA form.
693       if (MRI->isSSA() && TargetRegisterInfo::isVirtualRegister(Reg) &&
694           llvm::next(MRI->def_begin(Reg)) != MRI->def_end())
695         report("Multiple virtual register defs in SSA form", MO, MONum);
696
697       // Check LiveInts for a live range, but only for virtual registers.
698       if (LiveInts && TargetRegisterInfo::isVirtualRegister(Reg) &&
699           !LiveInts->isNotInMIMap(MI)) {
700         SlotIndex DefIdx = LiveInts->getInstructionIndex(MI).getDefIndex();
701         if (LiveInts->hasInterval(Reg)) {
702           const LiveInterval &LI = LiveInts->getInterval(Reg);
703           if (const VNInfo *VNI = LI.getVNInfoAt(DefIdx)) {
704             assert(VNI && "NULL valno is not allowed");
705             if (VNI->def != DefIdx && !MO->isEarlyClobber()) {
706               report("Inconsistent valno->def", MO, MONum);
707               *OS << "Valno " << VNI->id << " is not defined at "
708                   << DefIdx << " in " << LI << '\n';
709             }
710           } else {
711             report("No live range at def", MO, MONum);
712             *OS << DefIdx << " is not live in " << LI << '\n';
713           }
714         } else {
715           report("Virtual register has no Live interval", MO, MONum);
716         }
717       }
718     }
719
720     // Check register classes.
721     if (MONum < MCID.getNumOperands() && !MO->isImplicit()) {
722       unsigned SubIdx = MO->getSubReg();
723
724       if (TargetRegisterInfo::isPhysicalRegister(Reg)) {
725         unsigned sr = Reg;
726         if (SubIdx) {
727           unsigned s = TRI->getSubReg(Reg, SubIdx);
728           if (!s) {
729             report("Invalid subregister index for physical register",
730                    MO, MONum);
731             return;
732           }
733           sr = s;
734         }
735         if (const TargetRegisterClass *DRC = TII->getRegClass(MCID,MONum,TRI)) {
736           if (!DRC->contains(sr)) {
737             report("Illegal physical register for instruction", MO, MONum);
738             *OS << TRI->getName(sr) << " is not a "
739                 << DRC->getName() << " register.\n";
740           }
741         }
742       } else {
743         // Virtual register.
744         const TargetRegisterClass *RC = MRI->getRegClass(Reg);
745         if (SubIdx) {
746           const TargetRegisterClass *SRC = RC->getSubRegisterRegClass(SubIdx);
747           if (!SRC) {
748             report("Invalid subregister index for virtual register", MO, MONum);
749             *OS << "Register class " << RC->getName()
750                 << " does not support subreg index " << SubIdx << "\n";
751             return;
752           }
753           RC = SRC;
754         }
755         if (const TargetRegisterClass *DRC = TII->getRegClass(MCID,MONum,TRI)) {
756           if (!RC->hasSuperClassEq(DRC)) {
757             report("Illegal virtual register for instruction", MO, MONum);
758             *OS << "Expected a " << DRC->getName() << " register, but got a "
759                 << RC->getName() << " register\n";
760           }
761         }
762       }
763     }
764     break;
765   }
766
767   case MachineOperand::MO_MachineBasicBlock:
768     if (MI->isPHI() && !MO->getMBB()->isSuccessor(MI->getParent()))
769       report("PHI operand is not in the CFG", MO, MONum);
770     break;
771
772   case MachineOperand::MO_FrameIndex:
773     if (LiveStks && LiveStks->hasInterval(MO->getIndex()) &&
774         LiveInts && !LiveInts->isNotInMIMap(MI)) {
775       LiveInterval &LI = LiveStks->getInterval(MO->getIndex());
776       SlotIndex Idx = LiveInts->getInstructionIndex(MI);
777       if (MCID.mayLoad() && !LI.liveAt(Idx.getUseIndex())) {
778         report("Instruction loads from dead spill slot", MO, MONum);
779         *OS << "Live stack: " << LI << '\n';
780       }
781       if (MCID.mayStore() && !LI.liveAt(Idx.getDefIndex())) {
782         report("Instruction stores to dead spill slot", MO, MONum);
783         *OS << "Live stack: " << LI << '\n';
784       }
785     }
786     break;
787
788   default:
789     break;
790   }
791 }
792
793 void MachineVerifier::visitMachineInstrAfter(const MachineInstr *MI) {
794   BBInfo &MInfo = MBBInfoMap[MI->getParent()];
795   set_union(MInfo.regsKilled, regsKilled);
796   set_subtract(regsLive, regsKilled); regsKilled.clear();
797   set_subtract(regsLive, regsDead);   regsDead.clear();
798   set_union(regsLive, regsDefined);   regsDefined.clear();
799
800   if (Indexes && Indexes->hasIndex(MI)) {
801     SlotIndex idx = Indexes->getInstructionIndex(MI);
802     if (!(idx > lastIndex)) {
803       report("Instruction index out of order", MI);
804       *OS << "Last instruction was at " << lastIndex << '\n';
805     }
806     lastIndex = idx;
807   }
808 }
809
810 void
811 MachineVerifier::visitMachineBasicBlockAfter(const MachineBasicBlock *MBB) {
812   MBBInfoMap[MBB].regsLiveOut = regsLive;
813   regsLive.clear();
814
815   if (Indexes) {
816     SlotIndex stop = Indexes->getMBBEndIdx(MBB);
817     if (!(stop > lastIndex)) {
818       report("Block ends before last instruction index", MBB);
819       *OS << "Block ends at " << stop
820           << " last instruction was at " << lastIndex << '\n';
821     }
822     lastIndex = stop;
823   }
824 }
825
826 // Calculate the largest possible vregsPassed sets. These are the registers that
827 // can pass through an MBB live, but may not be live every time. It is assumed
828 // that all vregsPassed sets are empty before the call.
829 void MachineVerifier::calcRegsPassed() {
830   // First push live-out regs to successors' vregsPassed. Remember the MBBs that
831   // have any vregsPassed.
832   DenseSet<const MachineBasicBlock*> todo;
833   for (MachineFunction::const_iterator MFI = MF->begin(), MFE = MF->end();
834        MFI != MFE; ++MFI) {
835     const MachineBasicBlock &MBB(*MFI);
836     BBInfo &MInfo = MBBInfoMap[&MBB];
837     if (!MInfo.reachable)
838       continue;
839     for (MachineBasicBlock::const_succ_iterator SuI = MBB.succ_begin(),
840            SuE = MBB.succ_end(); SuI != SuE; ++SuI) {
841       BBInfo &SInfo = MBBInfoMap[*SuI];
842       if (SInfo.addPassed(MInfo.regsLiveOut))
843         todo.insert(*SuI);
844     }
845   }
846
847   // Iteratively push vregsPassed to successors. This will converge to the same
848   // final state regardless of DenseSet iteration order.
849   while (!todo.empty()) {
850     const MachineBasicBlock *MBB = *todo.begin();
851     todo.erase(MBB);
852     BBInfo &MInfo = MBBInfoMap[MBB];
853     for (MachineBasicBlock::const_succ_iterator SuI = MBB->succ_begin(),
854            SuE = MBB->succ_end(); SuI != SuE; ++SuI) {
855       if (*SuI == MBB)
856         continue;
857       BBInfo &SInfo = MBBInfoMap[*SuI];
858       if (SInfo.addPassed(MInfo.vregsPassed))
859         todo.insert(*SuI);
860     }
861   }
862 }
863
864 // Calculate the set of virtual registers that must be passed through each basic
865 // block in order to satisfy the requirements of successor blocks. This is very
866 // similar to calcRegsPassed, only backwards.
867 void MachineVerifier::calcRegsRequired() {
868   // First push live-in regs to predecessors' vregsRequired.
869   DenseSet<const MachineBasicBlock*> todo;
870   for (MachineFunction::const_iterator MFI = MF->begin(), MFE = MF->end();
871        MFI != MFE; ++MFI) {
872     const MachineBasicBlock &MBB(*MFI);
873     BBInfo &MInfo = MBBInfoMap[&MBB];
874     for (MachineBasicBlock::const_pred_iterator PrI = MBB.pred_begin(),
875            PrE = MBB.pred_end(); PrI != PrE; ++PrI) {
876       BBInfo &PInfo = MBBInfoMap[*PrI];
877       if (PInfo.addRequired(MInfo.vregsLiveIn))
878         todo.insert(*PrI);
879     }
880   }
881
882   // Iteratively push vregsRequired to predecessors. This will converge to the
883   // same final state regardless of DenseSet iteration order.
884   while (!todo.empty()) {
885     const MachineBasicBlock *MBB = *todo.begin();
886     todo.erase(MBB);
887     BBInfo &MInfo = MBBInfoMap[MBB];
888     for (MachineBasicBlock::const_pred_iterator PrI = MBB->pred_begin(),
889            PrE = MBB->pred_end(); PrI != PrE; ++PrI) {
890       if (*PrI == MBB)
891         continue;
892       BBInfo &SInfo = MBBInfoMap[*PrI];
893       if (SInfo.addRequired(MInfo.vregsRequired))
894         todo.insert(*PrI);
895     }
896   }
897 }
898
899 // Check PHI instructions at the beginning of MBB. It is assumed that
900 // calcRegsPassed has been run so BBInfo::isLiveOut is valid.
901 void MachineVerifier::checkPHIOps(const MachineBasicBlock *MBB) {
902   for (MachineBasicBlock::const_iterator BBI = MBB->begin(), BBE = MBB->end();
903        BBI != BBE && BBI->isPHI(); ++BBI) {
904     DenseSet<const MachineBasicBlock*> seen;
905
906     for (unsigned i = 1, e = BBI->getNumOperands(); i != e; i += 2) {
907       unsigned Reg = BBI->getOperand(i).getReg();
908       const MachineBasicBlock *Pre = BBI->getOperand(i + 1).getMBB();
909       if (!Pre->isSuccessor(MBB))
910         continue;
911       seen.insert(Pre);
912       BBInfo &PrInfo = MBBInfoMap[Pre];
913       if (PrInfo.reachable && !PrInfo.isLiveOut(Reg))
914         report("PHI operand is not live-out from predecessor",
915                &BBI->getOperand(i), i);
916     }
917
918     // Did we see all predecessors?
919     for (MachineBasicBlock::const_pred_iterator PrI = MBB->pred_begin(),
920            PrE = MBB->pred_end(); PrI != PrE; ++PrI) {
921       if (!seen.count(*PrI)) {
922         report("Missing PHI operand", BBI);
923         *OS << "BB#" << (*PrI)->getNumber()
924             << " is a predecessor according to the CFG.\n";
925       }
926     }
927   }
928 }
929
930 void MachineVerifier::visitMachineFunctionAfter() {
931   calcRegsPassed();
932
933   for (MachineFunction::const_iterator MFI = MF->begin(), MFE = MF->end();
934        MFI != MFE; ++MFI) {
935     BBInfo &MInfo = MBBInfoMap[MFI];
936
937     // Skip unreachable MBBs.
938     if (!MInfo.reachable)
939       continue;
940
941     checkPHIOps(MFI);
942   }
943
944   // Now check liveness info if available
945   if (LiveVars || LiveInts)
946     calcRegsRequired();
947   if (LiveVars)
948     verifyLiveVariables();
949   if (LiveInts)
950     verifyLiveIntervals();
951 }
952
953 void MachineVerifier::verifyLiveVariables() {
954   assert(LiveVars && "Don't call verifyLiveVariables without LiveVars");
955   for (unsigned i = 0, e = MRI->getNumVirtRegs(); i != e; ++i) {
956     unsigned Reg = TargetRegisterInfo::index2VirtReg(i);
957     LiveVariables::VarInfo &VI = LiveVars->getVarInfo(Reg);
958     for (MachineFunction::const_iterator MFI = MF->begin(), MFE = MF->end();
959          MFI != MFE; ++MFI) {
960       BBInfo &MInfo = MBBInfoMap[MFI];
961
962       // Our vregsRequired should be identical to LiveVariables' AliveBlocks
963       if (MInfo.vregsRequired.count(Reg)) {
964         if (!VI.AliveBlocks.test(MFI->getNumber())) {
965           report("LiveVariables: Block missing from AliveBlocks", MFI);
966           *OS << "Virtual register " << PrintReg(Reg)
967               << " must be live through the block.\n";
968         }
969       } else {
970         if (VI.AliveBlocks.test(MFI->getNumber())) {
971           report("LiveVariables: Block should not be in AliveBlocks", MFI);
972           *OS << "Virtual register " << PrintReg(Reg)
973               << " is not needed live through the block.\n";
974         }
975       }
976     }
977   }
978 }
979
980 void MachineVerifier::verifyLiveIntervals() {
981   assert(LiveInts && "Don't call verifyLiveIntervals without LiveInts");
982   for (LiveIntervals::const_iterator LVI = LiveInts->begin(),
983        LVE = LiveInts->end(); LVI != LVE; ++LVI) {
984     const LiveInterval &LI = *LVI->second;
985
986     // Spilling and splitting may leave unused registers around. Skip them.
987     if (MRI->use_empty(LI.reg))
988       continue;
989
990     // Physical registers have much weirdness going on, mostly from coalescing.
991     // We should probably fix it, but for now just ignore them.
992     if (TargetRegisterInfo::isPhysicalRegister(LI.reg))
993       continue;
994
995     assert(LVI->first == LI.reg && "Invalid reg to interval mapping");
996
997     for (LiveInterval::const_vni_iterator I = LI.vni_begin(), E = LI.vni_end();
998          I!=E; ++I) {
999       VNInfo *VNI = *I;
1000       const VNInfo *DefVNI = LI.getVNInfoAt(VNI->def);
1001
1002       if (!DefVNI) {
1003         if (!VNI->isUnused()) {
1004           report("Valno not live at def and not marked unused", MF);
1005           *OS << "Valno #" << VNI->id << " in " << LI << '\n';
1006         }
1007         continue;
1008       }
1009
1010       if (VNI->isUnused())
1011         continue;
1012
1013       if (DefVNI != VNI) {
1014         report("Live range at def has different valno", MF);
1015         *OS << "Valno #" << VNI->id << " is defined at " << VNI->def
1016             << " where valno #" << DefVNI->id << " is live in " << LI << '\n';
1017         continue;
1018       }
1019
1020       const MachineBasicBlock *MBB = LiveInts->getMBBFromIndex(VNI->def);
1021       if (!MBB) {
1022         report("Invalid definition index", MF);
1023         *OS << "Valno #" << VNI->id << " is defined at " << VNI->def
1024             << " in " << LI << '\n';
1025         continue;
1026       }
1027
1028       if (VNI->isPHIDef()) {
1029         if (VNI->def != LiveInts->getMBBStartIdx(MBB)) {
1030           report("PHIDef value is not defined at MBB start", MF);
1031           *OS << "Valno #" << VNI->id << " is defined at " << VNI->def
1032               << ", not at the beginning of BB#" << MBB->getNumber()
1033               << " in " << LI << '\n';
1034         }
1035       } else {
1036         // Non-PHI def.
1037         const MachineInstr *MI = LiveInts->getInstructionFromIndex(VNI->def);
1038         if (!MI) {
1039           report("No instruction at def index", MF);
1040           *OS << "Valno #" << VNI->id << " is defined at " << VNI->def
1041               << " in " << LI << '\n';
1042         } else if (!MI->modifiesRegister(LI.reg, TRI)) {
1043           report("Defining instruction does not modify register", MI);
1044           *OS << "Valno #" << VNI->id << " in " << LI << '\n';
1045         }
1046
1047         bool isEarlyClobber = false;
1048         if (MI) {
1049           for (MachineInstr::const_mop_iterator MOI = MI->operands_begin(),
1050                MOE = MI->operands_end(); MOI != MOE; ++MOI) {
1051             if (MOI->isReg() && MOI->getReg() == LI.reg && MOI->isDef() &&
1052                 MOI->isEarlyClobber()) {
1053               isEarlyClobber = true;
1054               break;
1055             }
1056           }
1057         }
1058
1059         // Early clobber defs begin at USE slots, but other defs must begin at
1060         // DEF slots.
1061         if (isEarlyClobber) {
1062           if (!VNI->def.isUse()) {
1063             report("Early clobber def must be at a USE slot", MF);
1064             *OS << "Valno #" << VNI->id << " is defined at " << VNI->def
1065                 << " in " << LI << '\n';
1066           }
1067         } else if (!VNI->def.isDef()) {
1068           report("Non-PHI, non-early clobber def must be at a DEF slot", MF);
1069           *OS << "Valno #" << VNI->id << " is defined at " << VNI->def
1070               << " in " << LI << '\n';
1071         }
1072       }
1073     }
1074
1075     for (LiveInterval::const_iterator I = LI.begin(), E = LI.end(); I!=E; ++I) {
1076       const VNInfo *VNI = I->valno;
1077       assert(VNI && "Live range has no valno");
1078
1079       if (VNI->id >= LI.getNumValNums() || VNI != LI.getValNumInfo(VNI->id)) {
1080         report("Foreign valno in live range", MF);
1081         I->print(*OS);
1082         *OS << " has a valno not in " << LI << '\n';
1083       }
1084
1085       if (VNI->isUnused()) {
1086         report("Live range valno is marked unused", MF);
1087         I->print(*OS);
1088         *OS << " in " << LI << '\n';
1089       }
1090
1091       const MachineBasicBlock *MBB = LiveInts->getMBBFromIndex(I->start);
1092       if (!MBB) {
1093         report("Bad start of live segment, no basic block", MF);
1094         I->print(*OS);
1095         *OS << " in " << LI << '\n';
1096         continue;
1097       }
1098       SlotIndex MBBStartIdx = LiveInts->getMBBStartIdx(MBB);
1099       if (I->start != MBBStartIdx && I->start != VNI->def) {
1100         report("Live segment must begin at MBB entry or valno def", MBB);
1101         I->print(*OS);
1102         *OS << " in " << LI << '\n' << "Basic block starts at "
1103             << MBBStartIdx << '\n';
1104       }
1105
1106       const MachineBasicBlock *EndMBB =
1107                                 LiveInts->getMBBFromIndex(I->end.getPrevSlot());
1108       if (!EndMBB) {
1109         report("Bad end of live segment, no basic block", MF);
1110         I->print(*OS);
1111         *OS << " in " << LI << '\n';
1112         continue;
1113       }
1114       if (I->end != LiveInts->getMBBEndIdx(EndMBB)) {
1115         // The live segment is ending inside EndMBB
1116         const MachineInstr *MI =
1117                         LiveInts->getInstructionFromIndex(I->end.getPrevSlot());
1118         if (!MI) {
1119           report("Live segment doesn't end at a valid instruction", EndMBB);
1120         I->print(*OS);
1121         *OS << " in " << LI << '\n' << "Basic block starts at "
1122             << MBBStartIdx << '\n';
1123         } else if (TargetRegisterInfo::isVirtualRegister(LI.reg) &&
1124                    !MI->readsVirtualRegister(LI.reg)) {
1125           // A live range can end with either a redefinition, a kill flag on a
1126           // use, or a dead flag on a def.
1127           // FIXME: Should we check for each of these?
1128           bool hasDeadDef = false;
1129           for (MachineInstr::const_mop_iterator MOI = MI->operands_begin(),
1130                MOE = MI->operands_end(); MOI != MOE; ++MOI) {
1131             if (MOI->isReg() && MOI->getReg() == LI.reg && MOI->isDef() && MOI->isDead()) {
1132               hasDeadDef = true;
1133               break;
1134             }
1135           }
1136
1137           if (!hasDeadDef) {
1138             report("Instruction killing live segment neither defines nor reads "
1139                    "register", MI);
1140             I->print(*OS);
1141             *OS << " in " << LI << '\n';
1142           }
1143         }
1144       }
1145
1146       // Now check all the basic blocks in this live segment.
1147       MachineFunction::const_iterator MFI = MBB;
1148       // Is this live range the beginning of a non-PHIDef VN?
1149       if (I->start == VNI->def && !VNI->isPHIDef()) {
1150         // Not live-in to any blocks.
1151         if (MBB == EndMBB)
1152           continue;
1153         // Skip this block.
1154         ++MFI;
1155       }
1156       for (;;) {
1157         assert(LiveInts->isLiveInToMBB(LI, MFI));
1158         // We don't know how to track physregs into a landing pad.
1159         if (TargetRegisterInfo::isPhysicalRegister(LI.reg) &&
1160             MFI->isLandingPad()) {
1161           if (&*MFI == EndMBB)
1162             break;
1163           ++MFI;
1164           continue;
1165         }
1166         // Check that VNI is live-out of all predecessors.
1167         for (MachineBasicBlock::const_pred_iterator PI = MFI->pred_begin(),
1168              PE = MFI->pred_end(); PI != PE; ++PI) {
1169           SlotIndex PEnd = LiveInts->getMBBEndIdx(*PI).getPrevSlot();
1170           const VNInfo *PVNI = LI.getVNInfoAt(PEnd);
1171
1172           if (VNI->isPHIDef() && VNI->def == LiveInts->getMBBStartIdx(MFI))
1173             continue;
1174
1175           if (!PVNI) {
1176             report("Register not marked live out of predecessor", *PI);
1177             *OS << "Valno #" << VNI->id << " live into BB#" << MFI->getNumber()
1178                 << '@' << LiveInts->getMBBStartIdx(MFI) << ", not live at "
1179                 << PEnd << " in " << LI << '\n';
1180             continue;
1181           }
1182
1183           if (PVNI != VNI) {
1184             report("Different value live out of predecessor", *PI);
1185             *OS << "Valno #" << PVNI->id << " live out of BB#"
1186                 << (*PI)->getNumber() << '@' << PEnd
1187                 << "\nValno #" << VNI->id << " live into BB#" << MFI->getNumber()
1188                 << '@' << LiveInts->getMBBStartIdx(MFI) << " in " << LI << '\n';
1189           }
1190         }
1191         if (&*MFI == EndMBB)
1192           break;
1193         ++MFI;
1194       }
1195     }
1196
1197     // Check the LI only has one connected component.
1198     if (TargetRegisterInfo::isVirtualRegister(LI.reg)) {
1199       ConnectedVNInfoEqClasses ConEQ(*LiveInts);
1200       unsigned NumComp = ConEQ.Classify(&LI);
1201       if (NumComp > 1) {
1202         report("Multiple connected components in live interval", MF);
1203         *OS << NumComp << " components in " << LI << '\n';
1204         for (unsigned comp = 0; comp != NumComp; ++comp) {
1205           *OS << comp << ": valnos";
1206           for (LiveInterval::const_vni_iterator I = LI.vni_begin(),
1207                E = LI.vni_end(); I!=E; ++I)
1208             if (comp == ConEQ.getEqClass(*I))
1209               *OS << ' ' << (*I)->id;
1210           *OS << '\n';
1211         }
1212       }
1213     }
1214   }
1215 }
1216