Canonicalize vvector_shuffle(x,x) -> vvector_shuffle(x,undef) to enable patterns
[oota-llvm.git] / lib / CodeGen / SelectionDAG / DAGCombiner.cpp
1 //===-- DAGCombiner.cpp - Implement a DAG node combiner -------------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file was developed by Nate Begeman and is distributed under the
6 // University of Illinois Open Source License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This pass combines dag nodes to form fewer, simpler DAG nodes.  It can be run
11 // both before and after the DAG is legalized.
12 //
13 // FIXME: Missing folds
14 // sdiv, udiv, srem, urem (X, const) where X is an integer can be expanded into
15 //  a sequence of multiplies, shifts, and adds.  This should be controlled by
16 //  some kind of hint from the target that int div is expensive.
17 // various folds of mulh[s,u] by constants such as -1, powers of 2, etc.
18 //
19 // FIXME: select C, pow2, pow2 -> something smart
20 // FIXME: trunc(select X, Y, Z) -> select X, trunc(Y), trunc(Z)
21 // FIXME: Dead stores -> nuke
22 // FIXME: shr X, (and Y,31) -> shr X, Y   (TRICKY!)
23 // FIXME: mul (x, const) -> shifts + adds
24 // FIXME: undef values
25 // FIXME: make truncate see through SIGN_EXTEND and AND
26 // FIXME: divide by zero is currently left unfolded.  do we want to turn this
27 //        into an undef?
28 // FIXME: select ne (select cc, 1, 0), 0, true, false -> select cc, true, false
29 // 
30 //===----------------------------------------------------------------------===//
31
32 #define DEBUG_TYPE "dagcombine"
33 #include "llvm/ADT/Statistic.h"
34 #include "llvm/CodeGen/SelectionDAG.h"
35 #include "llvm/Support/Debug.h"
36 #include "llvm/Support/MathExtras.h"
37 #include "llvm/Target/TargetLowering.h"
38 #include <algorithm>
39 #include <cmath>
40 #include <iostream>
41 using namespace llvm;
42
43 namespace {
44   Statistic<> NodesCombined ("dagcombiner", "Number of dag nodes combined");
45
46   class DAGCombiner {
47     SelectionDAG &DAG;
48     TargetLowering &TLI;
49     bool AfterLegalize;
50
51     // Worklist of all of the nodes that need to be simplified.
52     std::vector<SDNode*> WorkList;
53
54     /// AddUsersToWorkList - When an instruction is simplified, add all users of
55     /// the instruction to the work lists because they might get more simplified
56     /// now.
57     ///
58     void AddUsersToWorkList(SDNode *N) {
59       for (SDNode::use_iterator UI = N->use_begin(), UE = N->use_end();
60            UI != UE; ++UI)
61         WorkList.push_back(*UI);
62     }
63
64     /// removeFromWorkList - remove all instances of N from the worklist.
65     ///
66     void removeFromWorkList(SDNode *N) {
67       WorkList.erase(std::remove(WorkList.begin(), WorkList.end(), N),
68                      WorkList.end());
69     }
70     
71   public:
72     void AddToWorkList(SDNode *N) {
73       WorkList.push_back(N);
74     }
75     
76     SDOperand CombineTo(SDNode *N, const std::vector<SDOperand> &To) {
77       ++NodesCombined;
78       DEBUG(std::cerr << "\nReplacing "; N->dump();
79             std::cerr << "\nWith: "; To[0].Val->dump();
80             std::cerr << " and " << To.size()-1 << " other values\n");
81       std::vector<SDNode*> NowDead;
82       DAG.ReplaceAllUsesWith(N, To, &NowDead);
83       
84       // Push the new nodes and any users onto the worklist
85       for (unsigned i = 0, e = To.size(); i != e; ++i) {
86         WorkList.push_back(To[i].Val);
87         AddUsersToWorkList(To[i].Val);
88       }
89       
90       // Nodes can end up on the worklist more than once.  Make sure we do
91       // not process a node that has been replaced.
92       removeFromWorkList(N);
93       for (unsigned i = 0, e = NowDead.size(); i != e; ++i)
94         removeFromWorkList(NowDead[i]);
95       
96       // Finally, since the node is now dead, remove it from the graph.
97       DAG.DeleteNode(N);
98       return SDOperand(N, 0);
99     }
100     
101     SDOperand CombineTo(SDNode *N, SDOperand Res) {
102       std::vector<SDOperand> To;
103       To.push_back(Res);
104       return CombineTo(N, To);
105     }
106     
107     SDOperand CombineTo(SDNode *N, SDOperand Res0, SDOperand Res1) {
108       std::vector<SDOperand> To;
109       To.push_back(Res0);
110       To.push_back(Res1);
111       return CombineTo(N, To);
112     }
113   private:    
114     
115     /// SimplifyDemandedBits - Check the specified integer node value to see if
116     /// it can be simplified or if things it uses can be simplified by bit
117     /// propagation.  If so, return true.
118     bool SimplifyDemandedBits(SDOperand Op) {
119       TargetLowering::TargetLoweringOpt TLO(DAG);
120       uint64_t KnownZero, KnownOne;
121       uint64_t Demanded = MVT::getIntVTBitMask(Op.getValueType());
122       if (!TLI.SimplifyDemandedBits(Op, Demanded, KnownZero, KnownOne, TLO))
123         return false;
124
125       // Revisit the node.
126       WorkList.push_back(Op.Val);
127       
128       // Replace the old value with the new one.
129       ++NodesCombined;
130       DEBUG(std::cerr << "\nReplacing "; TLO.Old.Val->dump();
131             std::cerr << "\nWith: "; TLO.New.Val->dump());
132
133       std::vector<SDNode*> NowDead;
134       DAG.ReplaceAllUsesOfValueWith(TLO.Old, TLO.New, NowDead);
135       
136       // Push the new node and any (possibly new) users onto the worklist.
137       WorkList.push_back(TLO.New.Val);
138       AddUsersToWorkList(TLO.New.Val);
139       
140       // Nodes can end up on the worklist more than once.  Make sure we do
141       // not process a node that has been replaced.
142       for (unsigned i = 0, e = NowDead.size(); i != e; ++i)
143         removeFromWorkList(NowDead[i]);
144       
145       // Finally, if the node is now dead, remove it from the graph.  The node
146       // may not be dead if the replacement process recursively simplified to
147       // something else needing this node.
148       if (TLO.Old.Val->use_empty()) {
149         removeFromWorkList(TLO.Old.Val);
150         DAG.DeleteNode(TLO.Old.Val);
151       }
152       return true;
153     }
154
155     /// visit - call the node-specific routine that knows how to fold each
156     /// particular type of node.
157     SDOperand visit(SDNode *N);
158
159     // Visitation implementation - Implement dag node combining for different
160     // node types.  The semantics are as follows:
161     // Return Value:
162     //   SDOperand.Val == 0   - No change was made
163     //   SDOperand.Val == N   - N was replaced, is dead, and is already handled.
164     //   otherwise            - N should be replaced by the returned Operand.
165     //
166     SDOperand visitTokenFactor(SDNode *N);
167     SDOperand visitADD(SDNode *N);
168     SDOperand visitSUB(SDNode *N);
169     SDOperand visitMUL(SDNode *N);
170     SDOperand visitSDIV(SDNode *N);
171     SDOperand visitUDIV(SDNode *N);
172     SDOperand visitSREM(SDNode *N);
173     SDOperand visitUREM(SDNode *N);
174     SDOperand visitMULHU(SDNode *N);
175     SDOperand visitMULHS(SDNode *N);
176     SDOperand visitAND(SDNode *N);
177     SDOperand visitOR(SDNode *N);
178     SDOperand visitXOR(SDNode *N);
179     SDOperand visitVBinOp(SDNode *N, ISD::NodeType IntOp, ISD::NodeType FPOp);
180     SDOperand visitSHL(SDNode *N);
181     SDOperand visitSRA(SDNode *N);
182     SDOperand visitSRL(SDNode *N);
183     SDOperand visitCTLZ(SDNode *N);
184     SDOperand visitCTTZ(SDNode *N);
185     SDOperand visitCTPOP(SDNode *N);
186     SDOperand visitSELECT(SDNode *N);
187     SDOperand visitSELECT_CC(SDNode *N);
188     SDOperand visitSETCC(SDNode *N);
189     SDOperand visitSIGN_EXTEND(SDNode *N);
190     SDOperand visitZERO_EXTEND(SDNode *N);
191     SDOperand visitSIGN_EXTEND_INREG(SDNode *N);
192     SDOperand visitTRUNCATE(SDNode *N);
193     SDOperand visitBIT_CONVERT(SDNode *N);
194     SDOperand visitVBIT_CONVERT(SDNode *N);
195     SDOperand visitFADD(SDNode *N);
196     SDOperand visitFSUB(SDNode *N);
197     SDOperand visitFMUL(SDNode *N);
198     SDOperand visitFDIV(SDNode *N);
199     SDOperand visitFREM(SDNode *N);
200     SDOperand visitFCOPYSIGN(SDNode *N);
201     SDOperand visitSINT_TO_FP(SDNode *N);
202     SDOperand visitUINT_TO_FP(SDNode *N);
203     SDOperand visitFP_TO_SINT(SDNode *N);
204     SDOperand visitFP_TO_UINT(SDNode *N);
205     SDOperand visitFP_ROUND(SDNode *N);
206     SDOperand visitFP_ROUND_INREG(SDNode *N);
207     SDOperand visitFP_EXTEND(SDNode *N);
208     SDOperand visitFNEG(SDNode *N);
209     SDOperand visitFABS(SDNode *N);
210     SDOperand visitBRCOND(SDNode *N);
211     SDOperand visitBR_CC(SDNode *N);
212     SDOperand visitLOAD(SDNode *N);
213     SDOperand visitXEXTLOAD(SDNode *N);
214     SDOperand visitSTORE(SDNode *N);
215     SDOperand visitINSERT_VECTOR_ELT(SDNode *N);
216     SDOperand visitVINSERT_VECTOR_ELT(SDNode *N);
217     SDOperand visitVBUILD_VECTOR(SDNode *N);
218     SDOperand visitVECTOR_SHUFFLE(SDNode *N);
219     SDOperand visitVVECTOR_SHUFFLE(SDNode *N);
220
221     SDOperand ReassociateOps(unsigned Opc, SDOperand LHS, SDOperand RHS);
222     
223     bool SimplifySelectOps(SDNode *SELECT, SDOperand LHS, SDOperand RHS);
224     SDOperand SimplifySelect(SDOperand N0, SDOperand N1, SDOperand N2);
225     SDOperand SimplifySelectCC(SDOperand N0, SDOperand N1, SDOperand N2, 
226                                SDOperand N3, ISD::CondCode CC);
227     SDOperand SimplifySetCC(MVT::ValueType VT, SDOperand N0, SDOperand N1,
228                             ISD::CondCode Cond, bool foldBooleans = true);
229     SDOperand ConstantFoldVBIT_CONVERTofVBUILD_VECTOR(SDNode *, MVT::ValueType);
230     SDOperand BuildSDIV(SDNode *N);
231     SDOperand BuildUDIV(SDNode *N);    
232 public:
233     DAGCombiner(SelectionDAG &D)
234       : DAG(D), TLI(D.getTargetLoweringInfo()), AfterLegalize(false) {}
235     
236     /// Run - runs the dag combiner on all nodes in the work list
237     void Run(bool RunningAfterLegalize); 
238   };
239 }
240
241 //===----------------------------------------------------------------------===//
242 //  TargetLowering::DAGCombinerInfo implementation
243 //===----------------------------------------------------------------------===//
244
245 void TargetLowering::DAGCombinerInfo::AddToWorklist(SDNode *N) {
246   ((DAGCombiner*)DC)->AddToWorkList(N);
247 }
248
249 SDOperand TargetLowering::DAGCombinerInfo::
250 CombineTo(SDNode *N, const std::vector<SDOperand> &To) {
251   return ((DAGCombiner*)DC)->CombineTo(N, To);
252 }
253
254 SDOperand TargetLowering::DAGCombinerInfo::
255 CombineTo(SDNode *N, SDOperand Res) {
256   return ((DAGCombiner*)DC)->CombineTo(N, Res);
257 }
258
259
260 SDOperand TargetLowering::DAGCombinerInfo::
261 CombineTo(SDNode *N, SDOperand Res0, SDOperand Res1) {
262   return ((DAGCombiner*)DC)->CombineTo(N, Res0, Res1);
263 }
264
265
266
267
268 //===----------------------------------------------------------------------===//
269
270
271 struct ms {
272   int64_t m;  // magic number
273   int64_t s;  // shift amount
274 };
275
276 struct mu {
277   uint64_t m; // magic number
278   int64_t a;  // add indicator
279   int64_t s;  // shift amount
280 };
281
282 /// magic - calculate the magic numbers required to codegen an integer sdiv as
283 /// a sequence of multiply and shifts.  Requires that the divisor not be 0, 1,
284 /// or -1.
285 static ms magic32(int32_t d) {
286   int32_t p;
287   uint32_t ad, anc, delta, q1, r1, q2, r2, t;
288   const uint32_t two31 = 0x80000000U;
289   struct ms mag;
290   
291   ad = abs(d);
292   t = two31 + ((uint32_t)d >> 31);
293   anc = t - 1 - t%ad;   // absolute value of nc
294   p = 31;               // initialize p
295   q1 = two31/anc;       // initialize q1 = 2p/abs(nc)
296   r1 = two31 - q1*anc;  // initialize r1 = rem(2p,abs(nc))
297   q2 = two31/ad;        // initialize q2 = 2p/abs(d)
298   r2 = two31 - q2*ad;   // initialize r2 = rem(2p,abs(d))
299   do {
300     p = p + 1;
301     q1 = 2*q1;        // update q1 = 2p/abs(nc)
302     r1 = 2*r1;        // update r1 = rem(2p/abs(nc))
303     if (r1 >= anc) {  // must be unsigned comparison
304       q1 = q1 + 1;
305       r1 = r1 - anc;
306     }
307     q2 = 2*q2;        // update q2 = 2p/abs(d)
308     r2 = 2*r2;        // update r2 = rem(2p/abs(d))
309     if (r2 >= ad) {   // must be unsigned comparison
310       q2 = q2 + 1;
311       r2 = r2 - ad;
312     }
313     delta = ad - r2;
314   } while (q1 < delta || (q1 == delta && r1 == 0));
315   
316   mag.m = (int32_t)(q2 + 1); // make sure to sign extend
317   if (d < 0) mag.m = -mag.m; // resulting magic number
318   mag.s = p - 32;            // resulting shift
319   return mag;
320 }
321
322 /// magicu - calculate the magic numbers required to codegen an integer udiv as
323 /// a sequence of multiply, add and shifts.  Requires that the divisor not be 0.
324 static mu magicu32(uint32_t d) {
325   int32_t p;
326   uint32_t nc, delta, q1, r1, q2, r2;
327   struct mu magu;
328   magu.a = 0;               // initialize "add" indicator
329   nc = - 1 - (-d)%d;
330   p = 31;                   // initialize p
331   q1 = 0x80000000/nc;       // initialize q1 = 2p/nc
332   r1 = 0x80000000 - q1*nc;  // initialize r1 = rem(2p,nc)
333   q2 = 0x7FFFFFFF/d;        // initialize q2 = (2p-1)/d
334   r2 = 0x7FFFFFFF - q2*d;   // initialize r2 = rem((2p-1),d)
335   do {
336     p = p + 1;
337     if (r1 >= nc - r1 ) {
338       q1 = 2*q1 + 1;  // update q1
339       r1 = 2*r1 - nc; // update r1
340     }
341     else {
342       q1 = 2*q1; // update q1
343       r1 = 2*r1; // update r1
344     }
345     if (r2 + 1 >= d - r2) {
346       if (q2 >= 0x7FFFFFFF) magu.a = 1;
347       q2 = 2*q2 + 1;     // update q2
348       r2 = 2*r2 + 1 - d; // update r2
349     }
350     else {
351       if (q2 >= 0x80000000) magu.a = 1;
352       q2 = 2*q2;     // update q2
353       r2 = 2*r2 + 1; // update r2
354     }
355     delta = d - 1 - r2;
356   } while (p < 64 && (q1 < delta || (q1 == delta && r1 == 0)));
357   magu.m = q2 + 1; // resulting magic number
358   magu.s = p - 32;  // resulting shift
359   return magu;
360 }
361
362 /// magic - calculate the magic numbers required to codegen an integer sdiv as
363 /// a sequence of multiply and shifts.  Requires that the divisor not be 0, 1,
364 /// or -1.
365 static ms magic64(int64_t d) {
366   int64_t p;
367   uint64_t ad, anc, delta, q1, r1, q2, r2, t;
368   const uint64_t two63 = 9223372036854775808ULL; // 2^63
369   struct ms mag;
370   
371   ad = d >= 0 ? d : -d;
372   t = two63 + ((uint64_t)d >> 63);
373   anc = t - 1 - t%ad;   // absolute value of nc
374   p = 63;               // initialize p
375   q1 = two63/anc;       // initialize q1 = 2p/abs(nc)
376   r1 = two63 - q1*anc;  // initialize r1 = rem(2p,abs(nc))
377   q2 = two63/ad;        // initialize q2 = 2p/abs(d)
378   r2 = two63 - q2*ad;   // initialize r2 = rem(2p,abs(d))
379   do {
380     p = p + 1;
381     q1 = 2*q1;        // update q1 = 2p/abs(nc)
382     r1 = 2*r1;        // update r1 = rem(2p/abs(nc))
383     if (r1 >= anc) {  // must be unsigned comparison
384       q1 = q1 + 1;
385       r1 = r1 - anc;
386     }
387     q2 = 2*q2;        // update q2 = 2p/abs(d)
388     r2 = 2*r2;        // update r2 = rem(2p/abs(d))
389     if (r2 >= ad) {   // must be unsigned comparison
390       q2 = q2 + 1;
391       r2 = r2 - ad;
392     }
393     delta = ad - r2;
394   } while (q1 < delta || (q1 == delta && r1 == 0));
395   
396   mag.m = q2 + 1;
397   if (d < 0) mag.m = -mag.m; // resulting magic number
398   mag.s = p - 64;            // resulting shift
399   return mag;
400 }
401
402 /// magicu - calculate the magic numbers required to codegen an integer udiv as
403 /// a sequence of multiply, add and shifts.  Requires that the divisor not be 0.
404 static mu magicu64(uint64_t d)
405 {
406   int64_t p;
407   uint64_t nc, delta, q1, r1, q2, r2;
408   struct mu magu;
409   magu.a = 0;               // initialize "add" indicator
410   nc = - 1 - (-d)%d;
411   p = 63;                   // initialize p
412   q1 = 0x8000000000000000ull/nc;       // initialize q1 = 2p/nc
413   r1 = 0x8000000000000000ull - q1*nc;  // initialize r1 = rem(2p,nc)
414   q2 = 0x7FFFFFFFFFFFFFFFull/d;        // initialize q2 = (2p-1)/d
415   r2 = 0x7FFFFFFFFFFFFFFFull - q2*d;   // initialize r2 = rem((2p-1),d)
416   do {
417     p = p + 1;
418     if (r1 >= nc - r1 ) {
419       q1 = 2*q1 + 1;  // update q1
420       r1 = 2*r1 - nc; // update r1
421     }
422     else {
423       q1 = 2*q1; // update q1
424       r1 = 2*r1; // update r1
425     }
426     if (r2 + 1 >= d - r2) {
427       if (q2 >= 0x7FFFFFFFFFFFFFFFull) magu.a = 1;
428       q2 = 2*q2 + 1;     // update q2
429       r2 = 2*r2 + 1 - d; // update r2
430     }
431     else {
432       if (q2 >= 0x8000000000000000ull) magu.a = 1;
433       q2 = 2*q2;     // update q2
434       r2 = 2*r2 + 1; // update r2
435     }
436     delta = d - 1 - r2;
437   } while (p < 64 && (q1 < delta || (q1 == delta && r1 == 0)));
438   magu.m = q2 + 1; // resulting magic number
439   magu.s = p - 64;  // resulting shift
440   return magu;
441 }
442
443 // isSetCCEquivalent - Return true if this node is a setcc, or is a select_cc
444 // that selects between the values 1 and 0, making it equivalent to a setcc.
445 // Also, set the incoming LHS, RHS, and CC references to the appropriate 
446 // nodes based on the type of node we are checking.  This simplifies life a
447 // bit for the callers.
448 static bool isSetCCEquivalent(SDOperand N, SDOperand &LHS, SDOperand &RHS,
449                               SDOperand &CC) {
450   if (N.getOpcode() == ISD::SETCC) {
451     LHS = N.getOperand(0);
452     RHS = N.getOperand(1);
453     CC  = N.getOperand(2);
454     return true;
455   }
456   if (N.getOpcode() == ISD::SELECT_CC && 
457       N.getOperand(2).getOpcode() == ISD::Constant &&
458       N.getOperand(3).getOpcode() == ISD::Constant &&
459       cast<ConstantSDNode>(N.getOperand(2))->getValue() == 1 &&
460       cast<ConstantSDNode>(N.getOperand(3))->isNullValue()) {
461     LHS = N.getOperand(0);
462     RHS = N.getOperand(1);
463     CC  = N.getOperand(4);
464     return true;
465   }
466   return false;
467 }
468
469 // isOneUseSetCC - Return true if this is a SetCC-equivalent operation with only
470 // one use.  If this is true, it allows the users to invert the operation for
471 // free when it is profitable to do so.
472 static bool isOneUseSetCC(SDOperand N) {
473   SDOperand N0, N1, N2;
474   if (isSetCCEquivalent(N, N0, N1, N2) && N.Val->hasOneUse())
475     return true;
476   return false;
477 }
478
479 // FIXME: This should probably go in the ISD class rather than being duplicated
480 // in several files.
481 static bool isCommutativeBinOp(unsigned Opcode) {
482   switch (Opcode) {
483     case ISD::ADD:
484     case ISD::MUL:
485     case ISD::AND:
486     case ISD::OR:
487     case ISD::XOR: return true;
488     default: return false; // FIXME: Need commutative info for user ops!
489   }
490 }
491
492 SDOperand DAGCombiner::ReassociateOps(unsigned Opc, SDOperand N0, SDOperand N1){
493   MVT::ValueType VT = N0.getValueType();
494   // reassoc. (op (op x, c1), y) -> (op (op x, y), c1) iff x+c1 has one use
495   // reassoc. (op (op x, c1), c2) -> (op x, (op c1, c2))
496   if (N0.getOpcode() == Opc && isa<ConstantSDNode>(N0.getOperand(1))) {
497     if (isa<ConstantSDNode>(N1)) {
498       SDOperand OpNode = DAG.getNode(Opc, VT, N0.getOperand(1), N1);
499       AddToWorkList(OpNode.Val);
500       return DAG.getNode(Opc, VT, OpNode, N0.getOperand(0));
501     } else if (N0.hasOneUse()) {
502       SDOperand OpNode = DAG.getNode(Opc, VT, N0.getOperand(0), N1);
503       AddToWorkList(OpNode.Val);
504       return DAG.getNode(Opc, VT, OpNode, N0.getOperand(1));
505     }
506   }
507   // reassoc. (op y, (op x, c1)) -> (op (op x, y), c1) iff x+c1 has one use
508   // reassoc. (op c2, (op x, c1)) -> (op x, (op c1, c2))
509   if (N1.getOpcode() == Opc && isa<ConstantSDNode>(N1.getOperand(1))) {
510     if (isa<ConstantSDNode>(N0)) {
511       SDOperand OpNode = DAG.getNode(Opc, VT, N1.getOperand(1), N0);
512       AddToWorkList(OpNode.Val);
513       return DAG.getNode(Opc, VT, OpNode, N1.getOperand(0));
514     } else if (N1.hasOneUse()) {
515       SDOperand OpNode = DAG.getNode(Opc, VT, N1.getOperand(0), N0);
516       AddToWorkList(OpNode.Val);
517       return DAG.getNode(Opc, VT, OpNode, N1.getOperand(1));
518     }
519   }
520   return SDOperand();
521 }
522
523 void DAGCombiner::Run(bool RunningAfterLegalize) {
524   // set the instance variable, so that the various visit routines may use it.
525   AfterLegalize = RunningAfterLegalize;
526
527   // Add all the dag nodes to the worklist.
528   for (SelectionDAG::allnodes_iterator I = DAG.allnodes_begin(),
529        E = DAG.allnodes_end(); I != E; ++I)
530     WorkList.push_back(I);
531   
532   // Create a dummy node (which is not added to allnodes), that adds a reference
533   // to the root node, preventing it from being deleted, and tracking any
534   // changes of the root.
535   HandleSDNode Dummy(DAG.getRoot());
536   
537   
538   /// DagCombineInfo - Expose the DAG combiner to the target combiner impls.
539   TargetLowering::DAGCombinerInfo 
540     DagCombineInfo(DAG, !RunningAfterLegalize, this);
541   
542   // while the worklist isn't empty, inspect the node on the end of it and
543   // try and combine it.
544   while (!WorkList.empty()) {
545     SDNode *N = WorkList.back();
546     WorkList.pop_back();
547     
548     // If N has no uses, it is dead.  Make sure to revisit all N's operands once
549     // N is deleted from the DAG, since they too may now be dead or may have a
550     // reduced number of uses, allowing other xforms.
551     if (N->use_empty() && N != &Dummy) {
552       for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i)
553         WorkList.push_back(N->getOperand(i).Val);
554       
555       removeFromWorkList(N);
556       DAG.DeleteNode(N);
557       continue;
558     }
559     
560     SDOperand RV = visit(N);
561     
562     // If nothing happened, try a target-specific DAG combine.
563     if (RV.Val == 0) {
564       if (N->getOpcode() >= ISD::BUILTIN_OP_END ||
565           TLI.hasTargetDAGCombine((ISD::NodeType)N->getOpcode()))
566         RV = TLI.PerformDAGCombine(N, DagCombineInfo);
567     }
568     
569     if (RV.Val) {
570       ++NodesCombined;
571       // If we get back the same node we passed in, rather than a new node or
572       // zero, we know that the node must have defined multiple values and
573       // CombineTo was used.  Since CombineTo takes care of the worklist 
574       // mechanics for us, we have no work to do in this case.
575       if (RV.Val != N) {
576         DEBUG(std::cerr << "\nReplacing "; N->dump();
577               std::cerr << "\nWith: "; RV.Val->dump();
578               std::cerr << '\n');
579         std::vector<SDNode*> NowDead;
580         DAG.ReplaceAllUsesWith(N, std::vector<SDOperand>(1, RV), &NowDead);
581           
582         // Push the new node and any users onto the worklist
583         WorkList.push_back(RV.Val);
584         AddUsersToWorkList(RV.Val);
585           
586         // Nodes can end up on the worklist more than once.  Make sure we do
587         // not process a node that has been replaced.
588         removeFromWorkList(N);
589         for (unsigned i = 0, e = NowDead.size(); i != e; ++i)
590           removeFromWorkList(NowDead[i]);
591         
592         // Finally, since the node is now dead, remove it from the graph.
593         DAG.DeleteNode(N);
594       }
595     }
596   }
597   
598   // If the root changed (e.g. it was a dead load, update the root).
599   DAG.setRoot(Dummy.getValue());
600 }
601
602 SDOperand DAGCombiner::visit(SDNode *N) {
603   switch(N->getOpcode()) {
604   default: break;
605   case ISD::TokenFactor:        return visitTokenFactor(N);
606   case ISD::ADD:                return visitADD(N);
607   case ISD::SUB:                return visitSUB(N);
608   case ISD::MUL:                return visitMUL(N);
609   case ISD::SDIV:               return visitSDIV(N);
610   case ISD::UDIV:               return visitUDIV(N);
611   case ISD::SREM:               return visitSREM(N);
612   case ISD::UREM:               return visitUREM(N);
613   case ISD::MULHU:              return visitMULHU(N);
614   case ISD::MULHS:              return visitMULHS(N);
615   case ISD::AND:                return visitAND(N);
616   case ISD::OR:                 return visitOR(N);
617   case ISD::XOR:                return visitXOR(N);
618   case ISD::SHL:                return visitSHL(N);
619   case ISD::SRA:                return visitSRA(N);
620   case ISD::SRL:                return visitSRL(N);
621   case ISD::CTLZ:               return visitCTLZ(N);
622   case ISD::CTTZ:               return visitCTTZ(N);
623   case ISD::CTPOP:              return visitCTPOP(N);
624   case ISD::SELECT:             return visitSELECT(N);
625   case ISD::SELECT_CC:          return visitSELECT_CC(N);
626   case ISD::SETCC:              return visitSETCC(N);
627   case ISD::SIGN_EXTEND:        return visitSIGN_EXTEND(N);
628   case ISD::ZERO_EXTEND:        return visitZERO_EXTEND(N);
629   case ISD::SIGN_EXTEND_INREG:  return visitSIGN_EXTEND_INREG(N);
630   case ISD::TRUNCATE:           return visitTRUNCATE(N);
631   case ISD::BIT_CONVERT:        return visitBIT_CONVERT(N);
632   case ISD::VBIT_CONVERT:       return visitVBIT_CONVERT(N);
633   case ISD::FADD:               return visitFADD(N);
634   case ISD::FSUB:               return visitFSUB(N);
635   case ISD::FMUL:               return visitFMUL(N);
636   case ISD::FDIV:               return visitFDIV(N);
637   case ISD::FREM:               return visitFREM(N);
638   case ISD::FCOPYSIGN:          return visitFCOPYSIGN(N);
639   case ISD::SINT_TO_FP:         return visitSINT_TO_FP(N);
640   case ISD::UINT_TO_FP:         return visitUINT_TO_FP(N);
641   case ISD::FP_TO_SINT:         return visitFP_TO_SINT(N);
642   case ISD::FP_TO_UINT:         return visitFP_TO_UINT(N);
643   case ISD::FP_ROUND:           return visitFP_ROUND(N);
644   case ISD::FP_ROUND_INREG:     return visitFP_ROUND_INREG(N);
645   case ISD::FP_EXTEND:          return visitFP_EXTEND(N);
646   case ISD::FNEG:               return visitFNEG(N);
647   case ISD::FABS:               return visitFABS(N);
648   case ISD::BRCOND:             return visitBRCOND(N);
649   case ISD::BR_CC:              return visitBR_CC(N);
650   case ISD::LOAD:               return visitLOAD(N);
651   case ISD::EXTLOAD:
652   case ISD::SEXTLOAD:
653   case ISD::ZEXTLOAD:           return visitXEXTLOAD(N);
654   case ISD::STORE:              return visitSTORE(N);
655   case ISD::INSERT_VECTOR_ELT:  return visitINSERT_VECTOR_ELT(N);
656   case ISD::VINSERT_VECTOR_ELT: return visitVINSERT_VECTOR_ELT(N);
657   case ISD::VBUILD_VECTOR:      return visitVBUILD_VECTOR(N);
658   case ISD::VECTOR_SHUFFLE:     return visitVECTOR_SHUFFLE(N);
659   case ISD::VVECTOR_SHUFFLE:    return visitVVECTOR_SHUFFLE(N);
660   case ISD::VADD:               return visitVBinOp(N, ISD::ADD , ISD::FADD);
661   case ISD::VSUB:               return visitVBinOp(N, ISD::SUB , ISD::FSUB);
662   case ISD::VMUL:               return visitVBinOp(N, ISD::MUL , ISD::FMUL);
663   case ISD::VSDIV:              return visitVBinOp(N, ISD::SDIV, ISD::FDIV);
664   case ISD::VUDIV:              return visitVBinOp(N, ISD::UDIV, ISD::UDIV);
665   case ISD::VAND:               return visitVBinOp(N, ISD::AND , ISD::AND);
666   case ISD::VOR:                return visitVBinOp(N, ISD::OR  , ISD::OR);
667   case ISD::VXOR:               return visitVBinOp(N, ISD::XOR , ISD::XOR);
668   }
669   return SDOperand();
670 }
671
672 SDOperand DAGCombiner::visitTokenFactor(SDNode *N) {
673   std::vector<SDOperand> Ops;
674   bool Changed = false;
675
676   // If the token factor has two operands and one is the entry token, replace
677   // the token factor with the other operand.
678   if (N->getNumOperands() == 2) {
679     if (N->getOperand(0).getOpcode() == ISD::EntryToken)
680       return N->getOperand(1);
681     if (N->getOperand(1).getOpcode() == ISD::EntryToken)
682       return N->getOperand(0);
683   }
684   
685   // fold (tokenfactor (tokenfactor)) -> tokenfactor
686   for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i) {
687     SDOperand Op = N->getOperand(i);
688     if (Op.getOpcode() == ISD::TokenFactor && Op.hasOneUse()) {
689       AddToWorkList(Op.Val);  // Remove dead node.
690       Changed = true;
691       for (unsigned j = 0, e = Op.getNumOperands(); j != e; ++j)
692         Ops.push_back(Op.getOperand(j));
693     } else {
694       Ops.push_back(Op);
695     }
696   }
697   if (Changed)
698     return DAG.getNode(ISD::TokenFactor, MVT::Other, Ops);
699   return SDOperand();
700 }
701
702 SDOperand DAGCombiner::visitADD(SDNode *N) {
703   SDOperand N0 = N->getOperand(0);
704   SDOperand N1 = N->getOperand(1);
705   ConstantSDNode *N0C = dyn_cast<ConstantSDNode>(N0);
706   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1);
707   MVT::ValueType VT = N0.getValueType();
708   
709   // fold (add c1, c2) -> c1+c2
710   if (N0C && N1C)
711     return DAG.getNode(ISD::ADD, VT, N0, N1);
712   // canonicalize constant to RHS
713   if (N0C && !N1C)
714     return DAG.getNode(ISD::ADD, VT, N1, N0);
715   // fold (add x, 0) -> x
716   if (N1C && N1C->isNullValue())
717     return N0;
718   // fold ((c1-A)+c2) -> (c1+c2)-A
719   if (N1C && N0.getOpcode() == ISD::SUB)
720     if (ConstantSDNode *N0C = dyn_cast<ConstantSDNode>(N0.getOperand(0)))
721       return DAG.getNode(ISD::SUB, VT,
722                          DAG.getConstant(N1C->getValue()+N0C->getValue(), VT),
723                          N0.getOperand(1));
724   // reassociate add
725   SDOperand RADD = ReassociateOps(ISD::ADD, N0, N1);
726   if (RADD.Val != 0)
727     return RADD;
728   // fold ((0-A) + B) -> B-A
729   if (N0.getOpcode() == ISD::SUB && isa<ConstantSDNode>(N0.getOperand(0)) &&
730       cast<ConstantSDNode>(N0.getOperand(0))->isNullValue())
731     return DAG.getNode(ISD::SUB, VT, N1, N0.getOperand(1));
732   // fold (A + (0-B)) -> A-B
733   if (N1.getOpcode() == ISD::SUB && isa<ConstantSDNode>(N1.getOperand(0)) &&
734       cast<ConstantSDNode>(N1.getOperand(0))->isNullValue())
735     return DAG.getNode(ISD::SUB, VT, N0, N1.getOperand(1));
736   // fold (A+(B-A)) -> B
737   if (N1.getOpcode() == ISD::SUB && N0 == N1.getOperand(1))
738     return N1.getOperand(0);
739
740   if (!MVT::isVector(VT) && SimplifyDemandedBits(SDOperand(N, 0)))
741     return SDOperand();
742   
743   // fold (a+b) -> (a|b) iff a and b share no bits.
744   if (MVT::isInteger(VT) && !MVT::isVector(VT)) {
745     uint64_t LHSZero, LHSOne;
746     uint64_t RHSZero, RHSOne;
747     uint64_t Mask = MVT::getIntVTBitMask(VT);
748     TLI.ComputeMaskedBits(N0, Mask, LHSZero, LHSOne);
749     if (LHSZero) {
750       TLI.ComputeMaskedBits(N1, Mask, RHSZero, RHSOne);
751       
752       // If all possibly-set bits on the LHS are clear on the RHS, return an OR.
753       // If all possibly-set bits on the RHS are clear on the LHS, return an OR.
754       if ((RHSZero & (~LHSZero & Mask)) == (~LHSZero & Mask) ||
755           (LHSZero & (~RHSZero & Mask)) == (~RHSZero & Mask))
756         return DAG.getNode(ISD::OR, VT, N0, N1);
757     }
758   }
759   
760   return SDOperand();
761 }
762
763 SDOperand DAGCombiner::visitSUB(SDNode *N) {
764   SDOperand N0 = N->getOperand(0);
765   SDOperand N1 = N->getOperand(1);
766   ConstantSDNode *N0C = dyn_cast<ConstantSDNode>(N0.Val);
767   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1.Val);
768   MVT::ValueType VT = N0.getValueType();
769   
770   // fold (sub x, x) -> 0
771   if (N0 == N1)
772     return DAG.getConstant(0, N->getValueType(0));
773   // fold (sub c1, c2) -> c1-c2
774   if (N0C && N1C)
775     return DAG.getNode(ISD::SUB, VT, N0, N1);
776   // fold (sub x, c) -> (add x, -c)
777   if (N1C)
778     return DAG.getNode(ISD::ADD, VT, N0, DAG.getConstant(-N1C->getValue(), VT));
779   // fold (A+B)-A -> B
780   if (N0.getOpcode() == ISD::ADD && N0.getOperand(0) == N1)
781     return N0.getOperand(1);
782   // fold (A+B)-B -> A
783   if (N0.getOpcode() == ISD::ADD && N0.getOperand(1) == N1)
784     return N0.getOperand(0);
785   return SDOperand();
786 }
787
788 SDOperand DAGCombiner::visitMUL(SDNode *N) {
789   SDOperand N0 = N->getOperand(0);
790   SDOperand N1 = N->getOperand(1);
791   ConstantSDNode *N0C = dyn_cast<ConstantSDNode>(N0);
792   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1);
793   MVT::ValueType VT = N0.getValueType();
794   
795   // fold (mul c1, c2) -> c1*c2
796   if (N0C && N1C)
797     return DAG.getNode(ISD::MUL, VT, N0, N1);
798   // canonicalize constant to RHS
799   if (N0C && !N1C)
800     return DAG.getNode(ISD::MUL, VT, N1, N0);
801   // fold (mul x, 0) -> 0
802   if (N1C && N1C->isNullValue())
803     return N1;
804   // fold (mul x, -1) -> 0-x
805   if (N1C && N1C->isAllOnesValue())
806     return DAG.getNode(ISD::SUB, VT, DAG.getConstant(0, VT), N0);
807   // fold (mul x, (1 << c)) -> x << c
808   if (N1C && isPowerOf2_64(N1C->getValue()))
809     return DAG.getNode(ISD::SHL, VT, N0,
810                        DAG.getConstant(Log2_64(N1C->getValue()),
811                                        TLI.getShiftAmountTy()));
812   // fold (mul x, -(1 << c)) -> -(x << c) or (-x) << c
813   if (N1C && isPowerOf2_64(-N1C->getSignExtended())) {
814     // FIXME: If the input is something that is easily negated (e.g. a 
815     // single-use add), we should put the negate there.
816     return DAG.getNode(ISD::SUB, VT, DAG.getConstant(0, VT),
817                        DAG.getNode(ISD::SHL, VT, N0,
818                             DAG.getConstant(Log2_64(-N1C->getSignExtended()),
819                                             TLI.getShiftAmountTy())));
820   }
821
822   // (mul (shl X, c1), c2) -> (mul X, c2 << c1)
823   if (N1C && N0.getOpcode() == ISD::SHL && 
824       isa<ConstantSDNode>(N0.getOperand(1))) {
825     SDOperand C3 = DAG.getNode(ISD::SHL, VT, N1, N0.getOperand(1));
826     AddToWorkList(C3.Val);
827     return DAG.getNode(ISD::MUL, VT, N0.getOperand(0), C3);
828   }
829   
830   // Change (mul (shl X, C), Y) -> (shl (mul X, Y), C) when the shift has one
831   // use.
832   {
833     SDOperand Sh(0,0), Y(0,0);
834     // Check for both (mul (shl X, C), Y)  and  (mul Y, (shl X, C)).
835     if (N0.getOpcode() == ISD::SHL && isa<ConstantSDNode>(N0.getOperand(1)) &&
836         N0.Val->hasOneUse()) {
837       Sh = N0; Y = N1;
838     } else if (N1.getOpcode() == ISD::SHL && 
839                isa<ConstantSDNode>(N1.getOperand(1)) && N1.Val->hasOneUse()) {
840       Sh = N1; Y = N0;
841     }
842     if (Sh.Val) {
843       SDOperand Mul = DAG.getNode(ISD::MUL, VT, Sh.getOperand(0), Y);
844       return DAG.getNode(ISD::SHL, VT, Mul, Sh.getOperand(1));
845     }
846   }
847   // fold (mul (add x, c1), c2) -> (add (mul x, c2), c1*c2)
848   if (N1C && N0.getOpcode() == ISD::ADD && N0.Val->hasOneUse() && 
849       isa<ConstantSDNode>(N0.getOperand(1))) {
850     return DAG.getNode(ISD::ADD, VT, 
851                        DAG.getNode(ISD::MUL, VT, N0.getOperand(0), N1),
852                        DAG.getNode(ISD::MUL, VT, N0.getOperand(1), N1));
853   }
854   
855   // reassociate mul
856   SDOperand RMUL = ReassociateOps(ISD::MUL, N0, N1);
857   if (RMUL.Val != 0)
858     return RMUL;
859   return SDOperand();
860 }
861
862 SDOperand DAGCombiner::visitSDIV(SDNode *N) {
863   SDOperand N0 = N->getOperand(0);
864   SDOperand N1 = N->getOperand(1);
865   ConstantSDNode *N0C = dyn_cast<ConstantSDNode>(N0.Val);
866   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1.Val);
867   MVT::ValueType VT = N->getValueType(0);
868
869   // fold (sdiv c1, c2) -> c1/c2
870   if (N0C && N1C && !N1C->isNullValue())
871     return DAG.getNode(ISD::SDIV, VT, N0, N1);
872   // fold (sdiv X, 1) -> X
873   if (N1C && N1C->getSignExtended() == 1LL)
874     return N0;
875   // fold (sdiv X, -1) -> 0-X
876   if (N1C && N1C->isAllOnesValue())
877     return DAG.getNode(ISD::SUB, VT, DAG.getConstant(0, VT), N0);
878   // If we know the sign bits of both operands are zero, strength reduce to a
879   // udiv instead.  Handles (X&15) /s 4 -> X&15 >> 2
880   uint64_t SignBit = 1ULL << (MVT::getSizeInBits(VT)-1);
881   if (TLI.MaskedValueIsZero(N1, SignBit) &&
882       TLI.MaskedValueIsZero(N0, SignBit))
883     return DAG.getNode(ISD::UDIV, N1.getValueType(), N0, N1);
884   // fold (sdiv X, pow2) -> simple ops after legalize
885   if (N1C && N1C->getValue() && !TLI.isIntDivCheap() &&
886       (isPowerOf2_64(N1C->getSignExtended()) || 
887        isPowerOf2_64(-N1C->getSignExtended()))) {
888     // If dividing by powers of two is cheap, then don't perform the following
889     // fold.
890     if (TLI.isPow2DivCheap())
891       return SDOperand();
892     int64_t pow2 = N1C->getSignExtended();
893     int64_t abs2 = pow2 > 0 ? pow2 : -pow2;
894     unsigned lg2 = Log2_64(abs2);
895     // Splat the sign bit into the register
896     SDOperand SGN = DAG.getNode(ISD::SRA, VT, N0,
897                                 DAG.getConstant(MVT::getSizeInBits(VT)-1,
898                                                 TLI.getShiftAmountTy()));
899     AddToWorkList(SGN.Val);
900     // Add (N0 < 0) ? abs2 - 1 : 0;
901     SDOperand SRL = DAG.getNode(ISD::SRL, VT, SGN,
902                                 DAG.getConstant(MVT::getSizeInBits(VT)-lg2,
903                                                 TLI.getShiftAmountTy()));
904     SDOperand ADD = DAG.getNode(ISD::ADD, VT, N0, SRL);
905     AddToWorkList(SRL.Val);
906     AddToWorkList(ADD.Val);    // Divide by pow2
907     SDOperand SRA = DAG.getNode(ISD::SRA, VT, ADD,
908                                 DAG.getConstant(lg2, TLI.getShiftAmountTy()));
909     // If we're dividing by a positive value, we're done.  Otherwise, we must
910     // negate the result.
911     if (pow2 > 0)
912       return SRA;
913     AddToWorkList(SRA.Val);
914     return DAG.getNode(ISD::SUB, VT, DAG.getConstant(0, VT), SRA);
915   }
916   // if integer divide is expensive and we satisfy the requirements, emit an
917   // alternate sequence.
918   if (N1C && (N1C->getSignExtended() < -1 || N1C->getSignExtended() > 1) && 
919       !TLI.isIntDivCheap()) {
920     SDOperand Op = BuildSDIV(N);
921     if (Op.Val) return Op;
922   }
923   return SDOperand();
924 }
925
926 SDOperand DAGCombiner::visitUDIV(SDNode *N) {
927   SDOperand N0 = N->getOperand(0);
928   SDOperand N1 = N->getOperand(1);
929   ConstantSDNode *N0C = dyn_cast<ConstantSDNode>(N0.Val);
930   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1.Val);
931   MVT::ValueType VT = N->getValueType(0);
932   
933   // fold (udiv c1, c2) -> c1/c2
934   if (N0C && N1C && !N1C->isNullValue())
935     return DAG.getNode(ISD::UDIV, VT, N0, N1);
936   // fold (udiv x, (1 << c)) -> x >>u c
937   if (N1C && isPowerOf2_64(N1C->getValue()))
938     return DAG.getNode(ISD::SRL, VT, N0, 
939                        DAG.getConstant(Log2_64(N1C->getValue()),
940                                        TLI.getShiftAmountTy()));
941   // fold (udiv x, (shl c, y)) -> x >>u (log2(c)+y) iff c is power of 2
942   if (N1.getOpcode() == ISD::SHL) {
943     if (ConstantSDNode *SHC = dyn_cast<ConstantSDNode>(N1.getOperand(0))) {
944       if (isPowerOf2_64(SHC->getValue())) {
945         MVT::ValueType ADDVT = N1.getOperand(1).getValueType();
946         SDOperand Add = DAG.getNode(ISD::ADD, ADDVT, N1.getOperand(1),
947                                     DAG.getConstant(Log2_64(SHC->getValue()),
948                                                     ADDVT));
949         AddToWorkList(Add.Val);
950         return DAG.getNode(ISD::SRL, VT, N0, Add);
951       }
952     }
953   }
954   // fold (udiv x, c) -> alternate
955   if (N1C && N1C->getValue() && !TLI.isIntDivCheap()) {
956     SDOperand Op = BuildUDIV(N);
957     if (Op.Val) return Op;
958   }
959   return SDOperand();
960 }
961
962 SDOperand DAGCombiner::visitSREM(SDNode *N) {
963   SDOperand N0 = N->getOperand(0);
964   SDOperand N1 = N->getOperand(1);
965   ConstantSDNode *N0C = dyn_cast<ConstantSDNode>(N0);
966   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1);
967   MVT::ValueType VT = N->getValueType(0);
968   
969   // fold (srem c1, c2) -> c1%c2
970   if (N0C && N1C && !N1C->isNullValue())
971     return DAG.getNode(ISD::SREM, VT, N0, N1);
972   // If we know the sign bits of both operands are zero, strength reduce to a
973   // urem instead.  Handles (X & 0x0FFFFFFF) %s 16 -> X&15
974   uint64_t SignBit = 1ULL << (MVT::getSizeInBits(VT)-1);
975   if (TLI.MaskedValueIsZero(N1, SignBit) &&
976       TLI.MaskedValueIsZero(N0, SignBit))
977     return DAG.getNode(ISD::UREM, VT, N0, N1);
978   return SDOperand();
979 }
980
981 SDOperand DAGCombiner::visitUREM(SDNode *N) {
982   SDOperand N0 = N->getOperand(0);
983   SDOperand N1 = N->getOperand(1);
984   ConstantSDNode *N0C = dyn_cast<ConstantSDNode>(N0);
985   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1);
986   MVT::ValueType VT = N->getValueType(0);
987   
988   // fold (urem c1, c2) -> c1%c2
989   if (N0C && N1C && !N1C->isNullValue())
990     return DAG.getNode(ISD::UREM, VT, N0, N1);
991   // fold (urem x, pow2) -> (and x, pow2-1)
992   if (N1C && !N1C->isNullValue() && isPowerOf2_64(N1C->getValue()))
993     return DAG.getNode(ISD::AND, VT, N0, DAG.getConstant(N1C->getValue()-1,VT));
994   // fold (urem x, (shl pow2, y)) -> (and x, (add (shl pow2, y), -1))
995   if (N1.getOpcode() == ISD::SHL) {
996     if (ConstantSDNode *SHC = dyn_cast<ConstantSDNode>(N1.getOperand(0))) {
997       if (isPowerOf2_64(SHC->getValue())) {
998         SDOperand Add = DAG.getNode(ISD::ADD, VT, N1,DAG.getConstant(~0ULL,VT));
999         AddToWorkList(Add.Val);
1000         return DAG.getNode(ISD::AND, VT, N0, Add);
1001       }
1002     }
1003   }
1004   return SDOperand();
1005 }
1006
1007 SDOperand DAGCombiner::visitMULHS(SDNode *N) {
1008   SDOperand N0 = N->getOperand(0);
1009   SDOperand N1 = N->getOperand(1);
1010   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1);
1011   
1012   // fold (mulhs x, 0) -> 0
1013   if (N1C && N1C->isNullValue())
1014     return N1;
1015   // fold (mulhs x, 1) -> (sra x, size(x)-1)
1016   if (N1C && N1C->getValue() == 1)
1017     return DAG.getNode(ISD::SRA, N0.getValueType(), N0, 
1018                        DAG.getConstant(MVT::getSizeInBits(N0.getValueType())-1,
1019                                        TLI.getShiftAmountTy()));
1020   return SDOperand();
1021 }
1022
1023 SDOperand DAGCombiner::visitMULHU(SDNode *N) {
1024   SDOperand N0 = N->getOperand(0);
1025   SDOperand N1 = N->getOperand(1);
1026   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1);
1027   
1028   // fold (mulhu x, 0) -> 0
1029   if (N1C && N1C->isNullValue())
1030     return N1;
1031   // fold (mulhu x, 1) -> 0
1032   if (N1C && N1C->getValue() == 1)
1033     return DAG.getConstant(0, N0.getValueType());
1034   return SDOperand();
1035 }
1036
1037 SDOperand DAGCombiner::visitAND(SDNode *N) {
1038   SDOperand N0 = N->getOperand(0);
1039   SDOperand N1 = N->getOperand(1);
1040   SDOperand LL, LR, RL, RR, CC0, CC1;
1041   ConstantSDNode *N0C = dyn_cast<ConstantSDNode>(N0);
1042   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1);
1043   MVT::ValueType VT = N1.getValueType();
1044   unsigned OpSizeInBits = MVT::getSizeInBits(VT);
1045   
1046   // fold (and c1, c2) -> c1&c2
1047   if (N0C && N1C)
1048     return DAG.getNode(ISD::AND, VT, N0, N1);
1049   // canonicalize constant to RHS
1050   if (N0C && !N1C)
1051     return DAG.getNode(ISD::AND, VT, N1, N0);
1052   // fold (and x, -1) -> x
1053   if (N1C && N1C->isAllOnesValue())
1054     return N0;
1055   // if (and x, c) is known to be zero, return 0
1056   if (N1C && TLI.MaskedValueIsZero(SDOperand(N, 0), MVT::getIntVTBitMask(VT)))
1057     return DAG.getConstant(0, VT);
1058   // reassociate and
1059   SDOperand RAND = ReassociateOps(ISD::AND, N0, N1);
1060   if (RAND.Val != 0)
1061     return RAND;
1062   // fold (and (or x, 0xFFFF), 0xFF) -> 0xFF
1063   if (N1C && N0.getOpcode() == ISD::OR)
1064     if (ConstantSDNode *ORI = dyn_cast<ConstantSDNode>(N0.getOperand(1)))
1065       if ((ORI->getValue() & N1C->getValue()) == N1C->getValue())
1066         return N1;
1067   // fold (and (any_ext V), c) -> (zero_ext V) if 'and' only clears top bits.
1068   if (N1C && N0.getOpcode() == ISD::ANY_EXTEND) {
1069     unsigned InMask = MVT::getIntVTBitMask(N0.getOperand(0).getValueType());
1070     if (TLI.MaskedValueIsZero(N0.getOperand(0),
1071                               ~N1C->getValue() & InMask)) {
1072       SDOperand Zext = DAG.getNode(ISD::ZERO_EXTEND, N0.getValueType(),
1073                                    N0.getOperand(0));
1074       
1075       // Replace uses of the AND with uses of the Zero extend node.
1076       CombineTo(N, Zext);
1077       
1078       // We actually want to replace all uses of the any_extend with the
1079       // zero_extend, to avoid duplicating things.  This will later cause this
1080       // AND to be folded.
1081       CombineTo(N0.Val, Zext);
1082       return SDOperand();
1083     }
1084   }
1085   // fold (and (setcc x), (setcc y)) -> (setcc (and x, y))
1086   if (isSetCCEquivalent(N0, LL, LR, CC0) && isSetCCEquivalent(N1, RL, RR, CC1)){
1087     ISD::CondCode Op0 = cast<CondCodeSDNode>(CC0)->get();
1088     ISD::CondCode Op1 = cast<CondCodeSDNode>(CC1)->get();
1089     
1090     if (LR == RR && isa<ConstantSDNode>(LR) && Op0 == Op1 &&
1091         MVT::isInteger(LL.getValueType())) {
1092       // fold (X == 0) & (Y == 0) -> (X|Y == 0)
1093       if (cast<ConstantSDNode>(LR)->getValue() == 0 && Op1 == ISD::SETEQ) {
1094         SDOperand ORNode = DAG.getNode(ISD::OR, LR.getValueType(), LL, RL);
1095         AddToWorkList(ORNode.Val);
1096         return DAG.getSetCC(VT, ORNode, LR, Op1);
1097       }
1098       // fold (X == -1) & (Y == -1) -> (X&Y == -1)
1099       if (cast<ConstantSDNode>(LR)->isAllOnesValue() && Op1 == ISD::SETEQ) {
1100         SDOperand ANDNode = DAG.getNode(ISD::AND, LR.getValueType(), LL, RL);
1101         AddToWorkList(ANDNode.Val);
1102         return DAG.getSetCC(VT, ANDNode, LR, Op1);
1103       }
1104       // fold (X >  -1) & (Y >  -1) -> (X|Y > -1)
1105       if (cast<ConstantSDNode>(LR)->isAllOnesValue() && Op1 == ISD::SETGT) {
1106         SDOperand ORNode = DAG.getNode(ISD::OR, LR.getValueType(), LL, RL);
1107         AddToWorkList(ORNode.Val);
1108         return DAG.getSetCC(VT, ORNode, LR, Op1);
1109       }
1110     }
1111     // canonicalize equivalent to ll == rl
1112     if (LL == RR && LR == RL) {
1113       Op1 = ISD::getSetCCSwappedOperands(Op1);
1114       std::swap(RL, RR);
1115     }
1116     if (LL == RL && LR == RR) {
1117       bool isInteger = MVT::isInteger(LL.getValueType());
1118       ISD::CondCode Result = ISD::getSetCCAndOperation(Op0, Op1, isInteger);
1119       if (Result != ISD::SETCC_INVALID)
1120         return DAG.getSetCC(N0.getValueType(), LL, LR, Result);
1121     }
1122   }
1123   // fold (and (zext x), (zext y)) -> (zext (and x, y))
1124   if (N0.getOpcode() == ISD::ZERO_EXTEND && 
1125       N1.getOpcode() == ISD::ZERO_EXTEND &&
1126       N0.getOperand(0).getValueType() == N1.getOperand(0).getValueType()) {
1127     SDOperand ANDNode = DAG.getNode(ISD::AND, N0.getOperand(0).getValueType(),
1128                                     N0.getOperand(0), N1.getOperand(0));
1129     AddToWorkList(ANDNode.Val);
1130     return DAG.getNode(ISD::ZERO_EXTEND, VT, ANDNode);
1131   }
1132   // fold (and (shl/srl/sra x), (shl/srl/sra y)) -> (shl/srl/sra (and x, y))
1133   if (((N0.getOpcode() == ISD::SHL && N1.getOpcode() == ISD::SHL) ||
1134        (N0.getOpcode() == ISD::SRL && N1.getOpcode() == ISD::SRL) ||
1135        (N0.getOpcode() == ISD::SRA && N1.getOpcode() == ISD::SRA)) &&
1136       N0.getOperand(1) == N1.getOperand(1)) {
1137     SDOperand ANDNode = DAG.getNode(ISD::AND, N0.getOperand(0).getValueType(),
1138                                     N0.getOperand(0), N1.getOperand(0));
1139     AddToWorkList(ANDNode.Val);
1140     return DAG.getNode(N0.getOpcode(), VT, ANDNode, N0.getOperand(1));
1141   }
1142   // fold (and (sign_extend_inreg x, i16 to i32), 1) -> (and x, 1)
1143   // fold (and (sra)) -> (and (srl)) when possible.
1144   if (!MVT::isVector(VT) &&
1145       SimplifyDemandedBits(SDOperand(N, 0)))
1146     return SDOperand();
1147   // fold (zext_inreg (extload x)) -> (zextload x)
1148   if (N0.getOpcode() == ISD::EXTLOAD) {
1149     MVT::ValueType EVT = cast<VTSDNode>(N0.getOperand(3))->getVT();
1150     // If we zero all the possible extended bits, then we can turn this into
1151     // a zextload if we are running before legalize or the operation is legal.
1152     if (TLI.MaskedValueIsZero(N1, ~0ULL << MVT::getSizeInBits(EVT)) &&
1153         (!AfterLegalize || TLI.isOperationLegal(ISD::ZEXTLOAD, EVT))) {
1154       SDOperand ExtLoad = DAG.getExtLoad(ISD::ZEXTLOAD, VT, N0.getOperand(0),
1155                                          N0.getOperand(1), N0.getOperand(2),
1156                                          EVT);
1157       AddToWorkList(N);
1158       CombineTo(N0.Val, ExtLoad, ExtLoad.getValue(1));
1159       return SDOperand();
1160     }
1161   }
1162   // fold (zext_inreg (sextload x)) -> (zextload x) iff load has one use
1163   if (N0.getOpcode() == ISD::SEXTLOAD && N0.hasOneUse()) {
1164     MVT::ValueType EVT = cast<VTSDNode>(N0.getOperand(3))->getVT();
1165     // If we zero all the possible extended bits, then we can turn this into
1166     // a zextload if we are running before legalize or the operation is legal.
1167     if (TLI.MaskedValueIsZero(N1, ~0ULL << MVT::getSizeInBits(EVT)) &&
1168         (!AfterLegalize || TLI.isOperationLegal(ISD::ZEXTLOAD, EVT))) {
1169       SDOperand ExtLoad = DAG.getExtLoad(ISD::ZEXTLOAD, VT, N0.getOperand(0),
1170                                          N0.getOperand(1), N0.getOperand(2),
1171                                          EVT);
1172       AddToWorkList(N);
1173       CombineTo(N0.Val, ExtLoad, ExtLoad.getValue(1));
1174       return SDOperand();
1175     }
1176   }
1177   
1178   // fold (and (load x), 255) -> (zextload x, i8)
1179   // fold (and (extload x, i16), 255) -> (zextload x, i8)
1180   if (N1C &&
1181       (N0.getOpcode() == ISD::LOAD || N0.getOpcode() == ISD::EXTLOAD ||
1182        N0.getOpcode() == ISD::ZEXTLOAD) &&
1183       N0.hasOneUse()) {
1184     MVT::ValueType EVT, LoadedVT;
1185     if (N1C->getValue() == 255)
1186       EVT = MVT::i8;
1187     else if (N1C->getValue() == 65535)
1188       EVT = MVT::i16;
1189     else if (N1C->getValue() == ~0U)
1190       EVT = MVT::i32;
1191     else
1192       EVT = MVT::Other;
1193     
1194     LoadedVT = N0.getOpcode() == ISD::LOAD ? VT :
1195                            cast<VTSDNode>(N0.getOperand(3))->getVT();
1196     if (EVT != MVT::Other && LoadedVT > EVT &&
1197         (!AfterLegalize || TLI.isOperationLegal(ISD::ZEXTLOAD, EVT))) {
1198       MVT::ValueType PtrType = N0.getOperand(1).getValueType();
1199       // For big endian targets, we need to add an offset to the pointer to load
1200       // the correct bytes.  For little endian systems, we merely need to read
1201       // fewer bytes from the same pointer.
1202       unsigned PtrOff =
1203         (MVT::getSizeInBits(LoadedVT) - MVT::getSizeInBits(EVT)) / 8;
1204       SDOperand NewPtr = N0.getOperand(1);
1205       if (!TLI.isLittleEndian())
1206         NewPtr = DAG.getNode(ISD::ADD, PtrType, NewPtr,
1207                              DAG.getConstant(PtrOff, PtrType));
1208       AddToWorkList(NewPtr.Val);
1209       SDOperand Load =
1210         DAG.getExtLoad(ISD::ZEXTLOAD, VT, N0.getOperand(0), NewPtr,
1211                        N0.getOperand(2), EVT);
1212       AddToWorkList(N);
1213       CombineTo(N0.Val, Load, Load.getValue(1));
1214       return SDOperand();
1215     }
1216   }
1217   
1218   return SDOperand();
1219 }
1220
1221 SDOperand DAGCombiner::visitOR(SDNode *N) {
1222   SDOperand N0 = N->getOperand(0);
1223   SDOperand N1 = N->getOperand(1);
1224   SDOperand LL, LR, RL, RR, CC0, CC1;
1225   ConstantSDNode *N0C = dyn_cast<ConstantSDNode>(N0);
1226   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1);
1227   MVT::ValueType VT = N1.getValueType();
1228   unsigned OpSizeInBits = MVT::getSizeInBits(VT);
1229   
1230   // fold (or c1, c2) -> c1|c2
1231   if (N0C && N1C)
1232     return DAG.getNode(ISD::OR, VT, N0, N1);
1233   // canonicalize constant to RHS
1234   if (N0C && !N1C)
1235     return DAG.getNode(ISD::OR, VT, N1, N0);
1236   // fold (or x, 0) -> x
1237   if (N1C && N1C->isNullValue())
1238     return N0;
1239   // fold (or x, -1) -> -1
1240   if (N1C && N1C->isAllOnesValue())
1241     return N1;
1242   // fold (or x, c) -> c iff (x & ~c) == 0
1243   if (N1C && 
1244       TLI.MaskedValueIsZero(N0,~N1C->getValue() & (~0ULL>>(64-OpSizeInBits))))
1245     return N1;
1246   // reassociate or
1247   SDOperand ROR = ReassociateOps(ISD::OR, N0, N1);
1248   if (ROR.Val != 0)
1249     return ROR;
1250   // Canonicalize (or (and X, c1), c2) -> (and (or X, c2), c1|c2)
1251   if (N1C && N0.getOpcode() == ISD::AND && N0.Val->hasOneUse() &&
1252              isa<ConstantSDNode>(N0.getOperand(1))) {
1253     ConstantSDNode *C1 = cast<ConstantSDNode>(N0.getOperand(1));
1254     return DAG.getNode(ISD::AND, VT, DAG.getNode(ISD::OR, VT, N0.getOperand(0),
1255                                                  N1),
1256                        DAG.getConstant(N1C->getValue() | C1->getValue(), VT));
1257   }
1258   // fold (or (setcc x), (setcc y)) -> (setcc (or x, y))
1259   if (isSetCCEquivalent(N0, LL, LR, CC0) && isSetCCEquivalent(N1, RL, RR, CC1)){
1260     ISD::CondCode Op0 = cast<CondCodeSDNode>(CC0)->get();
1261     ISD::CondCode Op1 = cast<CondCodeSDNode>(CC1)->get();
1262     
1263     if (LR == RR && isa<ConstantSDNode>(LR) && Op0 == Op1 &&
1264         MVT::isInteger(LL.getValueType())) {
1265       // fold (X != 0) | (Y != 0) -> (X|Y != 0)
1266       // fold (X <  0) | (Y <  0) -> (X|Y < 0)
1267       if (cast<ConstantSDNode>(LR)->getValue() == 0 && 
1268           (Op1 == ISD::SETNE || Op1 == ISD::SETLT)) {
1269         SDOperand ORNode = DAG.getNode(ISD::OR, LR.getValueType(), LL, RL);
1270         AddToWorkList(ORNode.Val);
1271         return DAG.getSetCC(VT, ORNode, LR, Op1);
1272       }
1273       // fold (X != -1) | (Y != -1) -> (X&Y != -1)
1274       // fold (X >  -1) | (Y >  -1) -> (X&Y >  -1)
1275       if (cast<ConstantSDNode>(LR)->isAllOnesValue() && 
1276           (Op1 == ISD::SETNE || Op1 == ISD::SETGT)) {
1277         SDOperand ANDNode = DAG.getNode(ISD::AND, LR.getValueType(), LL, RL);
1278         AddToWorkList(ANDNode.Val);
1279         return DAG.getSetCC(VT, ANDNode, LR, Op1);
1280       }
1281     }
1282     // canonicalize equivalent to ll == rl
1283     if (LL == RR && LR == RL) {
1284       Op1 = ISD::getSetCCSwappedOperands(Op1);
1285       std::swap(RL, RR);
1286     }
1287     if (LL == RL && LR == RR) {
1288       bool isInteger = MVT::isInteger(LL.getValueType());
1289       ISD::CondCode Result = ISD::getSetCCOrOperation(Op0, Op1, isInteger);
1290       if (Result != ISD::SETCC_INVALID)
1291         return DAG.getSetCC(N0.getValueType(), LL, LR, Result);
1292     }
1293   }
1294   // fold (or (zext x), (zext y)) -> (zext (or x, y))
1295   if (N0.getOpcode() == ISD::ZERO_EXTEND && 
1296       N1.getOpcode() == ISD::ZERO_EXTEND &&
1297       N0.getOperand(0).getValueType() == N1.getOperand(0).getValueType()) {
1298     SDOperand ORNode = DAG.getNode(ISD::OR, N0.getOperand(0).getValueType(),
1299                                    N0.getOperand(0), N1.getOperand(0));
1300     AddToWorkList(ORNode.Val);
1301     return DAG.getNode(ISD::ZERO_EXTEND, VT, ORNode);
1302   }
1303   // fold (or (shl/srl/sra x), (shl/srl/sra y)) -> (shl/srl/sra (or x, y))
1304   if (((N0.getOpcode() == ISD::SHL && N1.getOpcode() == ISD::SHL) ||
1305        (N0.getOpcode() == ISD::SRL && N1.getOpcode() == ISD::SRL) ||
1306        (N0.getOpcode() == ISD::SRA && N1.getOpcode() == ISD::SRA)) &&
1307       N0.getOperand(1) == N1.getOperand(1)) {
1308     SDOperand ORNode = DAG.getNode(ISD::OR, N0.getOperand(0).getValueType(),
1309                                    N0.getOperand(0), N1.getOperand(0));
1310     AddToWorkList(ORNode.Val);
1311     return DAG.getNode(N0.getOpcode(), VT, ORNode, N0.getOperand(1));
1312   }
1313   // canonicalize shl to left side in a shl/srl pair, to match rotate
1314   if (N0.getOpcode() == ISD::SRL && N1.getOpcode() == ISD::SHL)
1315     std::swap(N0, N1);
1316   // check for rotl, rotr
1317   if (N0.getOpcode() == ISD::SHL && N1.getOpcode() == ISD::SRL &&
1318       N0.getOperand(0) == N1.getOperand(0) &&
1319       TLI.isOperationLegal(ISD::ROTL, VT) && TLI.isTypeLegal(VT)) {
1320     // fold (or (shl x, C1), (srl x, C2)) -> (rotl x, C1)
1321     if (N0.getOperand(1).getOpcode() == ISD::Constant &&
1322         N1.getOperand(1).getOpcode() == ISD::Constant) {
1323       uint64_t c1val = cast<ConstantSDNode>(N0.getOperand(1))->getValue();
1324       uint64_t c2val = cast<ConstantSDNode>(N1.getOperand(1))->getValue();
1325       if ((c1val + c2val) == OpSizeInBits)
1326         return DAG.getNode(ISD::ROTL, VT, N0.getOperand(0), N0.getOperand(1));
1327     }
1328     // fold (or (shl x, y), (srl x, (sub 32, y))) -> (rotl x, y)
1329     if (N1.getOperand(1).getOpcode() == ISD::SUB &&
1330         N0.getOperand(1) == N1.getOperand(1).getOperand(1))
1331       if (ConstantSDNode *SUBC = 
1332           dyn_cast<ConstantSDNode>(N1.getOperand(1).getOperand(0)))
1333         if (SUBC->getValue() == OpSizeInBits)
1334           return DAG.getNode(ISD::ROTL, VT, N0.getOperand(0), N0.getOperand(1));
1335     // fold (or (shl x, (sub 32, y)), (srl x, r)) -> (rotr x, y)
1336     if (N0.getOperand(1).getOpcode() == ISD::SUB &&
1337         N1.getOperand(1) == N0.getOperand(1).getOperand(1))
1338       if (ConstantSDNode *SUBC = 
1339           dyn_cast<ConstantSDNode>(N0.getOperand(1).getOperand(0)))
1340         if (SUBC->getValue() == OpSizeInBits) {
1341           if (TLI.isOperationLegal(ISD::ROTR, VT) && TLI.isTypeLegal(VT))
1342             return DAG.getNode(ISD::ROTR, VT, N0.getOperand(0), 
1343                                N1.getOperand(1));
1344           else
1345             return DAG.getNode(ISD::ROTL, VT, N0.getOperand(0),
1346                                N0.getOperand(1));
1347         }
1348   }
1349   return SDOperand();
1350 }
1351
1352 SDOperand DAGCombiner::visitXOR(SDNode *N) {
1353   SDOperand N0 = N->getOperand(0);
1354   SDOperand N1 = N->getOperand(1);
1355   SDOperand LHS, RHS, CC;
1356   ConstantSDNode *N0C = dyn_cast<ConstantSDNode>(N0);
1357   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1);
1358   MVT::ValueType VT = N0.getValueType();
1359   
1360   // fold (xor c1, c2) -> c1^c2
1361   if (N0C && N1C)
1362     return DAG.getNode(ISD::XOR, VT, N0, N1);
1363   // canonicalize constant to RHS
1364   if (N0C && !N1C)
1365     return DAG.getNode(ISD::XOR, VT, N1, N0);
1366   // fold (xor x, 0) -> x
1367   if (N1C && N1C->isNullValue())
1368     return N0;
1369   // reassociate xor
1370   SDOperand RXOR = ReassociateOps(ISD::XOR, N0, N1);
1371   if (RXOR.Val != 0)
1372     return RXOR;
1373   // fold !(x cc y) -> (x !cc y)
1374   if (N1C && N1C->getValue() == 1 && isSetCCEquivalent(N0, LHS, RHS, CC)) {
1375     bool isInt = MVT::isInteger(LHS.getValueType());
1376     ISD::CondCode NotCC = ISD::getSetCCInverse(cast<CondCodeSDNode>(CC)->get(),
1377                                                isInt);
1378     if (N0.getOpcode() == ISD::SETCC)
1379       return DAG.getSetCC(VT, LHS, RHS, NotCC);
1380     if (N0.getOpcode() == ISD::SELECT_CC)
1381       return DAG.getSelectCC(LHS, RHS, N0.getOperand(2),N0.getOperand(3),NotCC);
1382     assert(0 && "Unhandled SetCC Equivalent!");
1383     abort();
1384   }
1385   // fold !(x or y) -> (!x and !y) iff x or y are setcc
1386   if (N1C && N1C->getValue() == 1 && 
1387       (N0.getOpcode() == ISD::OR || N0.getOpcode() == ISD::AND)) {
1388     SDOperand LHS = N0.getOperand(0), RHS = N0.getOperand(1);
1389     if (isOneUseSetCC(RHS) || isOneUseSetCC(LHS)) {
1390       unsigned NewOpcode = N0.getOpcode() == ISD::AND ? ISD::OR : ISD::AND;
1391       LHS = DAG.getNode(ISD::XOR, VT, LHS, N1);  // RHS = ~LHS
1392       RHS = DAG.getNode(ISD::XOR, VT, RHS, N1);  // RHS = ~RHS
1393       AddToWorkList(LHS.Val); AddToWorkList(RHS.Val);
1394       return DAG.getNode(NewOpcode, VT, LHS, RHS);
1395     }
1396   }
1397   // fold !(x or y) -> (!x and !y) iff x or y are constants
1398   if (N1C && N1C->isAllOnesValue() && 
1399       (N0.getOpcode() == ISD::OR || N0.getOpcode() == ISD::AND)) {
1400     SDOperand LHS = N0.getOperand(0), RHS = N0.getOperand(1);
1401     if (isa<ConstantSDNode>(RHS) || isa<ConstantSDNode>(LHS)) {
1402       unsigned NewOpcode = N0.getOpcode() == ISD::AND ? ISD::OR : ISD::AND;
1403       LHS = DAG.getNode(ISD::XOR, VT, LHS, N1);  // RHS = ~LHS
1404       RHS = DAG.getNode(ISD::XOR, VT, RHS, N1);  // RHS = ~RHS
1405       AddToWorkList(LHS.Val); AddToWorkList(RHS.Val);
1406       return DAG.getNode(NewOpcode, VT, LHS, RHS);
1407     }
1408   }
1409   // fold (xor (xor x, c1), c2) -> (xor x, c1^c2)
1410   if (N1C && N0.getOpcode() == ISD::XOR) {
1411     ConstantSDNode *N00C = dyn_cast<ConstantSDNode>(N0.getOperand(0));
1412     ConstantSDNode *N01C = dyn_cast<ConstantSDNode>(N0.getOperand(1));
1413     if (N00C)
1414       return DAG.getNode(ISD::XOR, VT, N0.getOperand(1),
1415                          DAG.getConstant(N1C->getValue()^N00C->getValue(), VT));
1416     if (N01C)
1417       return DAG.getNode(ISD::XOR, VT, N0.getOperand(0),
1418                          DAG.getConstant(N1C->getValue()^N01C->getValue(), VT));
1419   }
1420   // fold (xor x, x) -> 0
1421   if (N0 == N1) {
1422     if (!MVT::isVector(VT)) {
1423       return DAG.getConstant(0, VT);
1424     } else if (!AfterLegalize || TLI.isOperationLegal(ISD::BUILD_VECTOR, VT)) {
1425       // Produce a vector of zeros.
1426       SDOperand El = DAG.getConstant(0, MVT::getVectorBaseType(VT));
1427       std::vector<SDOperand> Ops(MVT::getVectorNumElements(VT), El);
1428       return DAG.getNode(ISD::BUILD_VECTOR, VT, Ops);
1429     }
1430   }
1431   // fold (xor (zext x), (zext y)) -> (zext (xor x, y))
1432   if (N0.getOpcode() == ISD::ZERO_EXTEND && 
1433       N1.getOpcode() == ISD::ZERO_EXTEND &&
1434       N0.getOperand(0).getValueType() == N1.getOperand(0).getValueType()) {
1435     SDOperand XORNode = DAG.getNode(ISD::XOR, N0.getOperand(0).getValueType(),
1436                                    N0.getOperand(0), N1.getOperand(0));
1437     AddToWorkList(XORNode.Val);
1438     return DAG.getNode(ISD::ZERO_EXTEND, VT, XORNode);
1439   }
1440   // fold (xor (shl/srl/sra x), (shl/srl/sra y)) -> (shl/srl/sra (xor x, y))
1441   if (((N0.getOpcode() == ISD::SHL && N1.getOpcode() == ISD::SHL) ||
1442        (N0.getOpcode() == ISD::SRL && N1.getOpcode() == ISD::SRL) ||
1443        (N0.getOpcode() == ISD::SRA && N1.getOpcode() == ISD::SRA)) &&
1444       N0.getOperand(1) == N1.getOperand(1)) {
1445     SDOperand XORNode = DAG.getNode(ISD::XOR, N0.getOperand(0).getValueType(),
1446                                     N0.getOperand(0), N1.getOperand(0));
1447     AddToWorkList(XORNode.Val);
1448     return DAG.getNode(N0.getOpcode(), VT, XORNode, N0.getOperand(1));
1449   }
1450
1451   // Simplify the expression using non-local knowledge.
1452   if (!MVT::isVector(VT) &&
1453       SimplifyDemandedBits(SDOperand(N, 0)))
1454     return SDOperand();
1455   
1456   return SDOperand();
1457 }
1458
1459 SDOperand DAGCombiner::visitSHL(SDNode *N) {
1460   SDOperand N0 = N->getOperand(0);
1461   SDOperand N1 = N->getOperand(1);
1462   ConstantSDNode *N0C = dyn_cast<ConstantSDNode>(N0);
1463   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1);
1464   MVT::ValueType VT = N0.getValueType();
1465   unsigned OpSizeInBits = MVT::getSizeInBits(VT);
1466   
1467   // fold (shl c1, c2) -> c1<<c2
1468   if (N0C && N1C)
1469     return DAG.getNode(ISD::SHL, VT, N0, N1);
1470   // fold (shl 0, x) -> 0
1471   if (N0C && N0C->isNullValue())
1472     return N0;
1473   // fold (shl x, c >= size(x)) -> undef
1474   if (N1C && N1C->getValue() >= OpSizeInBits)
1475     return DAG.getNode(ISD::UNDEF, VT);
1476   // fold (shl x, 0) -> x
1477   if (N1C && N1C->isNullValue())
1478     return N0;
1479   // if (shl x, c) is known to be zero, return 0
1480   if (TLI.MaskedValueIsZero(SDOperand(N, 0), MVT::getIntVTBitMask(VT)))
1481     return DAG.getConstant(0, VT);
1482   if (SimplifyDemandedBits(SDOperand(N, 0)))
1483     return SDOperand();
1484   // fold (shl (shl x, c1), c2) -> 0 or (shl x, c1+c2)
1485   if (N1C && N0.getOpcode() == ISD::SHL && 
1486       N0.getOperand(1).getOpcode() == ISD::Constant) {
1487     uint64_t c1 = cast<ConstantSDNode>(N0.getOperand(1))->getValue();
1488     uint64_t c2 = N1C->getValue();
1489     if (c1 + c2 > OpSizeInBits)
1490       return DAG.getConstant(0, VT);
1491     return DAG.getNode(ISD::SHL, VT, N0.getOperand(0), 
1492                        DAG.getConstant(c1 + c2, N1.getValueType()));
1493   }
1494   // fold (shl (srl x, c1), c2) -> (shl (and x, -1 << c1), c2-c1) or
1495   //                               (srl (and x, -1 << c1), c1-c2)
1496   if (N1C && N0.getOpcode() == ISD::SRL && 
1497       N0.getOperand(1).getOpcode() == ISD::Constant) {
1498     uint64_t c1 = cast<ConstantSDNode>(N0.getOperand(1))->getValue();
1499     uint64_t c2 = N1C->getValue();
1500     SDOperand Mask = DAG.getNode(ISD::AND, VT, N0.getOperand(0),
1501                                  DAG.getConstant(~0ULL << c1, VT));
1502     if (c2 > c1)
1503       return DAG.getNode(ISD::SHL, VT, Mask, 
1504                          DAG.getConstant(c2-c1, N1.getValueType()));
1505     else
1506       return DAG.getNode(ISD::SRL, VT, Mask, 
1507                          DAG.getConstant(c1-c2, N1.getValueType()));
1508   }
1509   // fold (shl (sra x, c1), c1) -> (and x, -1 << c1)
1510   if (N1C && N0.getOpcode() == ISD::SRA && N1 == N0.getOperand(1))
1511     return DAG.getNode(ISD::AND, VT, N0.getOperand(0),
1512                        DAG.getConstant(~0ULL << N1C->getValue(), VT));
1513   // fold (shl (add x, c1), c2) -> (add (shl x, c2), c1<<c2)
1514   if (N1C && N0.getOpcode() == ISD::ADD && N0.Val->hasOneUse() && 
1515       isa<ConstantSDNode>(N0.getOperand(1))) {
1516     return DAG.getNode(ISD::ADD, VT, 
1517                        DAG.getNode(ISD::SHL, VT, N0.getOperand(0), N1),
1518                        DAG.getNode(ISD::SHL, VT, N0.getOperand(1), N1));
1519   }
1520   return SDOperand();
1521 }
1522
1523 SDOperand DAGCombiner::visitSRA(SDNode *N) {
1524   SDOperand N0 = N->getOperand(0);
1525   SDOperand N1 = N->getOperand(1);
1526   ConstantSDNode *N0C = dyn_cast<ConstantSDNode>(N0);
1527   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1);
1528   MVT::ValueType VT = N0.getValueType();
1529   
1530   // fold (sra c1, c2) -> c1>>c2
1531   if (N0C && N1C)
1532     return DAG.getNode(ISD::SRA, VT, N0, N1);
1533   // fold (sra 0, x) -> 0
1534   if (N0C && N0C->isNullValue())
1535     return N0;
1536   // fold (sra -1, x) -> -1
1537   if (N0C && N0C->isAllOnesValue())
1538     return N0;
1539   // fold (sra x, c >= size(x)) -> undef
1540   if (N1C && N1C->getValue() >= MVT::getSizeInBits(VT))
1541     return DAG.getNode(ISD::UNDEF, VT);
1542   // fold (sra x, 0) -> x
1543   if (N1C && N1C->isNullValue())
1544     return N0;
1545   // fold (sra (shl x, c1), c1) -> sext_inreg for some c1 and target supports
1546   // sext_inreg.
1547   if (N1C && N0.getOpcode() == ISD::SHL && N1 == N0.getOperand(1)) {
1548     unsigned LowBits = MVT::getSizeInBits(VT) - (unsigned)N1C->getValue();
1549     MVT::ValueType EVT;
1550     switch (LowBits) {
1551     default: EVT = MVT::Other; break;
1552     case  1: EVT = MVT::i1;    break;
1553     case  8: EVT = MVT::i8;    break;
1554     case 16: EVT = MVT::i16;   break;
1555     case 32: EVT = MVT::i32;   break;
1556     }
1557     if (EVT > MVT::Other && TLI.isOperationLegal(ISD::SIGN_EXTEND_INREG, EVT))
1558       return DAG.getNode(ISD::SIGN_EXTEND_INREG, VT, N0.getOperand(0),
1559                          DAG.getValueType(EVT));
1560   }
1561   
1562   // fold (sra (sra x, c1), c2) -> (sra x, c1+c2)
1563   if (N1C && N0.getOpcode() == ISD::SRA) {
1564     if (ConstantSDNode *C1 = dyn_cast<ConstantSDNode>(N0.getOperand(1))) {
1565       unsigned Sum = N1C->getValue() + C1->getValue();
1566       if (Sum >= MVT::getSizeInBits(VT)) Sum = MVT::getSizeInBits(VT)-1;
1567       return DAG.getNode(ISD::SRA, VT, N0.getOperand(0),
1568                          DAG.getConstant(Sum, N1C->getValueType(0)));
1569     }
1570   }
1571   
1572   // If the sign bit is known to be zero, switch this to a SRL.
1573   if (TLI.MaskedValueIsZero(N0, MVT::getIntVTSignBit(VT)))
1574     return DAG.getNode(ISD::SRL, VT, N0, N1);
1575   return SDOperand();
1576 }
1577
1578 SDOperand DAGCombiner::visitSRL(SDNode *N) {
1579   SDOperand N0 = N->getOperand(0);
1580   SDOperand N1 = N->getOperand(1);
1581   ConstantSDNode *N0C = dyn_cast<ConstantSDNode>(N0);
1582   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1);
1583   MVT::ValueType VT = N0.getValueType();
1584   unsigned OpSizeInBits = MVT::getSizeInBits(VT);
1585   
1586   // fold (srl c1, c2) -> c1 >>u c2
1587   if (N0C && N1C)
1588     return DAG.getNode(ISD::SRL, VT, N0, N1);
1589   // fold (srl 0, x) -> 0
1590   if (N0C && N0C->isNullValue())
1591     return N0;
1592   // fold (srl x, c >= size(x)) -> undef
1593   if (N1C && N1C->getValue() >= OpSizeInBits)
1594     return DAG.getNode(ISD::UNDEF, VT);
1595   // fold (srl x, 0) -> x
1596   if (N1C && N1C->isNullValue())
1597     return N0;
1598   // if (srl x, c) is known to be zero, return 0
1599   if (N1C && TLI.MaskedValueIsZero(SDOperand(N, 0), ~0ULL >> (64-OpSizeInBits)))
1600     return DAG.getConstant(0, VT);
1601   // fold (srl (srl x, c1), c2) -> 0 or (srl x, c1+c2)
1602   if (N1C && N0.getOpcode() == ISD::SRL && 
1603       N0.getOperand(1).getOpcode() == ISD::Constant) {
1604     uint64_t c1 = cast<ConstantSDNode>(N0.getOperand(1))->getValue();
1605     uint64_t c2 = N1C->getValue();
1606     if (c1 + c2 > OpSizeInBits)
1607       return DAG.getConstant(0, VT);
1608     return DAG.getNode(ISD::SRL, VT, N0.getOperand(0), 
1609                        DAG.getConstant(c1 + c2, N1.getValueType()));
1610   }
1611   
1612   // fold (srl (ctlz x), "5") -> x  iff x has one bit set (the low bit).
1613   if (N1C && N0.getOpcode() == ISD::CTLZ && 
1614       N1C->getValue() == Log2_32(MVT::getSizeInBits(VT))) {
1615     uint64_t KnownZero, KnownOne, Mask = MVT::getIntVTBitMask(VT);
1616     TLI.ComputeMaskedBits(N0.getOperand(0), Mask, KnownZero, KnownOne);
1617     
1618     // If any of the input bits are KnownOne, then the input couldn't be all
1619     // zeros, thus the result of the srl will always be zero.
1620     if (KnownOne) return DAG.getConstant(0, VT);
1621     
1622     // If all of the bits input the to ctlz node are known to be zero, then
1623     // the result of the ctlz is "32" and the result of the shift is one.
1624     uint64_t UnknownBits = ~KnownZero & Mask;
1625     if (UnknownBits == 0) return DAG.getConstant(1, VT);
1626     
1627     // Otherwise, check to see if there is exactly one bit input to the ctlz.
1628     if ((UnknownBits & (UnknownBits-1)) == 0) {
1629       // Okay, we know that only that the single bit specified by UnknownBits
1630       // could be set on input to the CTLZ node.  If this bit is set, the SRL
1631       // will return 0, if it is clear, it returns 1.  Change the CTLZ/SRL pair
1632       // to an SRL,XOR pair, which is likely to simplify more.
1633       unsigned ShAmt = CountTrailingZeros_64(UnknownBits);
1634       SDOperand Op = N0.getOperand(0);
1635       if (ShAmt) {
1636         Op = DAG.getNode(ISD::SRL, VT, Op,
1637                          DAG.getConstant(ShAmt, TLI.getShiftAmountTy()));
1638         AddToWorkList(Op.Val);
1639       }
1640       return DAG.getNode(ISD::XOR, VT, Op, DAG.getConstant(1, VT));
1641     }
1642   }
1643   
1644   return SDOperand();
1645 }
1646
1647 SDOperand DAGCombiner::visitCTLZ(SDNode *N) {
1648   SDOperand N0 = N->getOperand(0);
1649   ConstantSDNode *N0C = dyn_cast<ConstantSDNode>(N0);
1650   MVT::ValueType VT = N->getValueType(0);
1651
1652   // fold (ctlz c1) -> c2
1653   if (N0C)
1654     return DAG.getNode(ISD::CTLZ, VT, N0);
1655   return SDOperand();
1656 }
1657
1658 SDOperand DAGCombiner::visitCTTZ(SDNode *N) {
1659   SDOperand N0 = N->getOperand(0);
1660   ConstantSDNode *N0C = dyn_cast<ConstantSDNode>(N0);
1661   MVT::ValueType VT = N->getValueType(0);
1662   
1663   // fold (cttz c1) -> c2
1664   if (N0C)
1665     return DAG.getNode(ISD::CTTZ, VT, N0);
1666   return SDOperand();
1667 }
1668
1669 SDOperand DAGCombiner::visitCTPOP(SDNode *N) {
1670   SDOperand N0 = N->getOperand(0);
1671   ConstantSDNode *N0C = dyn_cast<ConstantSDNode>(N0);
1672   MVT::ValueType VT = N->getValueType(0);
1673   
1674   // fold (ctpop c1) -> c2
1675   if (N0C)
1676     return DAG.getNode(ISD::CTPOP, VT, N0);
1677   return SDOperand();
1678 }
1679
1680 SDOperand DAGCombiner::visitSELECT(SDNode *N) {
1681   SDOperand N0 = N->getOperand(0);
1682   SDOperand N1 = N->getOperand(1);
1683   SDOperand N2 = N->getOperand(2);
1684   ConstantSDNode *N0C = dyn_cast<ConstantSDNode>(N0);
1685   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1);
1686   ConstantSDNode *N2C = dyn_cast<ConstantSDNode>(N2);
1687   MVT::ValueType VT = N->getValueType(0);
1688
1689   // fold select C, X, X -> X
1690   if (N1 == N2)
1691     return N1;
1692   // fold select true, X, Y -> X
1693   if (N0C && !N0C->isNullValue())
1694     return N1;
1695   // fold select false, X, Y -> Y
1696   if (N0C && N0C->isNullValue())
1697     return N2;
1698   // fold select C, 1, X -> C | X
1699   if (MVT::i1 == VT && N1C && N1C->getValue() == 1)
1700     return DAG.getNode(ISD::OR, VT, N0, N2);
1701   // fold select C, 0, X -> ~C & X
1702   // FIXME: this should check for C type == X type, not i1?
1703   if (MVT::i1 == VT && N1C && N1C->isNullValue()) {
1704     SDOperand XORNode = DAG.getNode(ISD::XOR, VT, N0, DAG.getConstant(1, VT));
1705     AddToWorkList(XORNode.Val);
1706     return DAG.getNode(ISD::AND, VT, XORNode, N2);
1707   }
1708   // fold select C, X, 1 -> ~C | X
1709   if (MVT::i1 == VT && N2C && N2C->getValue() == 1) {
1710     SDOperand XORNode = DAG.getNode(ISD::XOR, VT, N0, DAG.getConstant(1, VT));
1711     AddToWorkList(XORNode.Val);
1712     return DAG.getNode(ISD::OR, VT, XORNode, N1);
1713   }
1714   // fold select C, X, 0 -> C & X
1715   // FIXME: this should check for C type == X type, not i1?
1716   if (MVT::i1 == VT && N2C && N2C->isNullValue())
1717     return DAG.getNode(ISD::AND, VT, N0, N1);
1718   // fold  X ? X : Y --> X ? 1 : Y --> X | Y
1719   if (MVT::i1 == VT && N0 == N1)
1720     return DAG.getNode(ISD::OR, VT, N0, N2);
1721   // fold X ? Y : X --> X ? Y : 0 --> X & Y
1722   if (MVT::i1 == VT && N0 == N2)
1723     return DAG.getNode(ISD::AND, VT, N0, N1);
1724   // If we can fold this based on the true/false value, do so.
1725   if (SimplifySelectOps(N, N1, N2))
1726     return SDOperand();
1727   // fold selects based on a setcc into other things, such as min/max/abs
1728   if (N0.getOpcode() == ISD::SETCC)
1729     // FIXME:
1730     // Check against MVT::Other for SELECT_CC, which is a workaround for targets
1731     // having to say they don't support SELECT_CC on every type the DAG knows
1732     // about, since there is no way to mark an opcode illegal at all value types
1733     if (TLI.isOperationLegal(ISD::SELECT_CC, MVT::Other))
1734       return DAG.getNode(ISD::SELECT_CC, VT, N0.getOperand(0), N0.getOperand(1),
1735                          N1, N2, N0.getOperand(2));
1736     else
1737       return SimplifySelect(N0, N1, N2);
1738   return SDOperand();
1739 }
1740
1741 SDOperand DAGCombiner::visitSELECT_CC(SDNode *N) {
1742   SDOperand N0 = N->getOperand(0);
1743   SDOperand N1 = N->getOperand(1);
1744   SDOperand N2 = N->getOperand(2);
1745   SDOperand N3 = N->getOperand(3);
1746   SDOperand N4 = N->getOperand(4);
1747   ConstantSDNode *N0C = dyn_cast<ConstantSDNode>(N0);
1748   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1);
1749   ConstantSDNode *N2C = dyn_cast<ConstantSDNode>(N2);
1750   ISD::CondCode CC = cast<CondCodeSDNode>(N4)->get();
1751   
1752   // Determine if the condition we're dealing with is constant
1753   SDOperand SCC = SimplifySetCC(TLI.getSetCCResultTy(), N0, N1, CC, false);
1754   ConstantSDNode *SCCC = dyn_cast_or_null<ConstantSDNode>(SCC.Val);
1755   
1756   // fold select_cc lhs, rhs, x, x, cc -> x
1757   if (N2 == N3)
1758     return N2;
1759   
1760   // If we can fold this based on the true/false value, do so.
1761   if (SimplifySelectOps(N, N2, N3))
1762     return SDOperand();
1763   
1764   // fold select_cc into other things, such as min/max/abs
1765   return SimplifySelectCC(N0, N1, N2, N3, CC);
1766 }
1767
1768 SDOperand DAGCombiner::visitSETCC(SDNode *N) {
1769   return SimplifySetCC(N->getValueType(0), N->getOperand(0), N->getOperand(1),
1770                        cast<CondCodeSDNode>(N->getOperand(2))->get());
1771 }
1772
1773 SDOperand DAGCombiner::visitSIGN_EXTEND(SDNode *N) {
1774   SDOperand N0 = N->getOperand(0);
1775   ConstantSDNode *N0C = dyn_cast<ConstantSDNode>(N0);
1776   MVT::ValueType VT = N->getValueType(0);
1777
1778   // fold (sext c1) -> c1
1779   if (N0C)
1780     return DAG.getNode(ISD::SIGN_EXTEND, VT, N0);
1781   // fold (sext (sext x)) -> (sext x)
1782   if (N0.getOpcode() == ISD::SIGN_EXTEND)
1783     return DAG.getNode(ISD::SIGN_EXTEND, VT, N0.getOperand(0));
1784   // fold (sext (truncate x)) -> (sextinreg x) iff x size == sext size.
1785   if (N0.getOpcode() == ISD::TRUNCATE && N0.getOperand(0).getValueType() == VT&&
1786       (!AfterLegalize || 
1787        TLI.isOperationLegal(ISD::SIGN_EXTEND_INREG, N0.getValueType())))
1788     return DAG.getNode(ISD::SIGN_EXTEND_INREG, VT, N0.getOperand(0),
1789                        DAG.getValueType(N0.getValueType()));
1790   // fold (sext (load x)) -> (sext (truncate (sextload x)))
1791   if (N0.getOpcode() == ISD::LOAD && N0.hasOneUse() &&
1792       (!AfterLegalize||TLI.isOperationLegal(ISD::SEXTLOAD, N0.getValueType()))){
1793     SDOperand ExtLoad = DAG.getExtLoad(ISD::SEXTLOAD, VT, N0.getOperand(0),
1794                                        N0.getOperand(1), N0.getOperand(2),
1795                                        N0.getValueType());
1796     CombineTo(N, ExtLoad);
1797     CombineTo(N0.Val, DAG.getNode(ISD::TRUNCATE, N0.getValueType(), ExtLoad),
1798               ExtLoad.getValue(1));
1799     return SDOperand();
1800   }
1801
1802   // fold (sext (sextload x)) -> (sext (truncate (sextload x)))
1803   // fold (sext ( extload x)) -> (sext (truncate (sextload x)))
1804   if ((N0.getOpcode() == ISD::SEXTLOAD || N0.getOpcode() == ISD::EXTLOAD) &&
1805       N0.hasOneUse()) {
1806     SDOperand ExtLoad = DAG.getNode(ISD::SEXTLOAD, VT, N0.getOperand(0),
1807                                     N0.getOperand(1), N0.getOperand(2),
1808                                     N0.getOperand(3));
1809     CombineTo(N, ExtLoad);
1810     CombineTo(N0.Val, DAG.getNode(ISD::TRUNCATE, N0.getValueType(), ExtLoad),
1811               ExtLoad.getValue(1));
1812     return SDOperand();
1813   }
1814   
1815   return SDOperand();
1816 }
1817
1818 SDOperand DAGCombiner::visitZERO_EXTEND(SDNode *N) {
1819   SDOperand N0 = N->getOperand(0);
1820   ConstantSDNode *N0C = dyn_cast<ConstantSDNode>(N0);
1821   MVT::ValueType VT = N->getValueType(0);
1822
1823   // fold (zext c1) -> c1
1824   if (N0C)
1825     return DAG.getNode(ISD::ZERO_EXTEND, VT, N0);
1826   // fold (zext (zext x)) -> (zext x)
1827   if (N0.getOpcode() == ISD::ZERO_EXTEND)
1828     return DAG.getNode(ISD::ZERO_EXTEND, VT, N0.getOperand(0));
1829   // fold (zext (truncate x)) -> (zextinreg x) iff x size == zext size.
1830   if (N0.getOpcode() == ISD::TRUNCATE && N0.getOperand(0).getValueType() == VT&&
1831       (!AfterLegalize || TLI.isOperationLegal(ISD::AND, N0.getValueType())))
1832     return DAG.getZeroExtendInReg(N0.getOperand(0), N0.getValueType());
1833   // fold (zext (load x)) -> (zext (truncate (zextload x)))
1834   if (N0.getOpcode() == ISD::LOAD && N0.hasOneUse() &&
1835       (!AfterLegalize||TLI.isOperationLegal(ISD::ZEXTLOAD, N0.getValueType()))){
1836     SDOperand ExtLoad = DAG.getExtLoad(ISD::ZEXTLOAD, VT, N0.getOperand(0),
1837                                        N0.getOperand(1), N0.getOperand(2),
1838                                        N0.getValueType());
1839     CombineTo(N, ExtLoad);
1840     CombineTo(N0.Val, DAG.getNode(ISD::TRUNCATE, N0.getValueType(), ExtLoad),
1841               ExtLoad.getValue(1));
1842     return SDOperand();
1843   }
1844
1845   // fold (zext (zextload x)) -> (zext (truncate (zextload x)))
1846   // fold (zext ( extload x)) -> (zext (truncate (zextload x)))
1847   if ((N0.getOpcode() == ISD::ZEXTLOAD || N0.getOpcode() == ISD::EXTLOAD) &&
1848       N0.hasOneUse()) {
1849     SDOperand ExtLoad = DAG.getNode(ISD::ZEXTLOAD, VT, N0.getOperand(0),
1850                                     N0.getOperand(1), N0.getOperand(2),
1851                                     N0.getOperand(3));
1852     CombineTo(N, ExtLoad);
1853     CombineTo(N0.Val, DAG.getNode(ISD::TRUNCATE, N0.getValueType(), ExtLoad),
1854               ExtLoad.getValue(1));
1855     return SDOperand();
1856   }
1857   return SDOperand();
1858 }
1859
1860 SDOperand DAGCombiner::visitSIGN_EXTEND_INREG(SDNode *N) {
1861   SDOperand N0 = N->getOperand(0);
1862   SDOperand N1 = N->getOperand(1);
1863   ConstantSDNode *N0C = dyn_cast<ConstantSDNode>(N0);
1864   MVT::ValueType VT = N->getValueType(0);
1865   MVT::ValueType EVT = cast<VTSDNode>(N1)->getVT();
1866   unsigned EVTBits = MVT::getSizeInBits(EVT);
1867   
1868   // fold (sext_in_reg c1) -> c1
1869   if (N0C) {
1870     SDOperand Truncate = DAG.getConstant(N0C->getValue(), EVT);
1871     return DAG.getNode(ISD::SIGN_EXTEND, VT, Truncate);
1872   }
1873   // fold (sext_in_reg (sext_in_reg x, VT2), VT1) -> (sext_in_reg x, minVT) pt1
1874   if (N0.getOpcode() == ISD::SIGN_EXTEND_INREG && 
1875       cast<VTSDNode>(N0.getOperand(1))->getVT() <= EVT) {
1876     return N0;
1877   }
1878   // fold (sext_in_reg (sext_in_reg x, VT2), VT1) -> (sext_in_reg x, minVT) pt2
1879   if (N0.getOpcode() == ISD::SIGN_EXTEND_INREG &&
1880       EVT < cast<VTSDNode>(N0.getOperand(1))->getVT()) {
1881     return DAG.getNode(ISD::SIGN_EXTEND_INREG, VT, N0.getOperand(0), N1);
1882   }
1883   // fold (sext_in_reg (assert_sext x)) -> (assert_sext x)
1884   if (N0.getOpcode() == ISD::AssertSext && 
1885       cast<VTSDNode>(N0.getOperand(1))->getVT() <= EVT) {
1886     return N0;
1887   }
1888   // fold (sext_in_reg (sextload x)) -> (sextload x)
1889   if (N0.getOpcode() == ISD::SEXTLOAD && 
1890       cast<VTSDNode>(N0.getOperand(3))->getVT() <= EVT) {
1891     return N0;
1892   }
1893   // fold (sext_in_reg (setcc x)) -> setcc x iff (setcc x) == 0 or -1
1894   if (N0.getOpcode() == ISD::SETCC &&
1895       TLI.getSetCCResultContents() == 
1896         TargetLowering::ZeroOrNegativeOneSetCCResult)
1897     return N0;
1898   // fold (sext_in_reg x) -> (zext_in_reg x) if the sign bit is zero
1899   if (TLI.MaskedValueIsZero(N0, 1ULL << (EVTBits-1)))
1900     return DAG.getZeroExtendInReg(N0, EVT);
1901   // fold (sext_in_reg (srl x)) -> sra x
1902   if (N0.getOpcode() == ISD::SRL && 
1903       N0.getOperand(1).getOpcode() == ISD::Constant &&
1904       cast<ConstantSDNode>(N0.getOperand(1))->getValue() == EVTBits) {
1905     return DAG.getNode(ISD::SRA, N0.getValueType(), N0.getOperand(0), 
1906                        N0.getOperand(1));
1907   }
1908   // fold (sext_inreg (extload x)) -> (sextload x)
1909   if (N0.getOpcode() == ISD::EXTLOAD && 
1910       EVT == cast<VTSDNode>(N0.getOperand(3))->getVT() &&
1911       (!AfterLegalize || TLI.isOperationLegal(ISD::SEXTLOAD, EVT))) {
1912     SDOperand ExtLoad = DAG.getExtLoad(ISD::SEXTLOAD, VT, N0.getOperand(0),
1913                                        N0.getOperand(1), N0.getOperand(2),
1914                                        EVT);
1915     CombineTo(N, ExtLoad);
1916     CombineTo(N0.Val, ExtLoad, ExtLoad.getValue(1));
1917     return SDOperand();
1918   }
1919   // fold (sext_inreg (zextload x)) -> (sextload x) iff load has one use
1920   if (N0.getOpcode() == ISD::ZEXTLOAD && N0.hasOneUse() &&
1921       EVT == cast<VTSDNode>(N0.getOperand(3))->getVT() &&
1922       (!AfterLegalize || TLI.isOperationLegal(ISD::SEXTLOAD, EVT))) {
1923     SDOperand ExtLoad = DAG.getExtLoad(ISD::SEXTLOAD, VT, N0.getOperand(0),
1924                                        N0.getOperand(1), N0.getOperand(2),
1925                                        EVT);
1926     CombineTo(N, ExtLoad);
1927     CombineTo(N0.Val, ExtLoad, ExtLoad.getValue(1));
1928     return SDOperand();
1929   }
1930   return SDOperand();
1931 }
1932
1933 SDOperand DAGCombiner::visitTRUNCATE(SDNode *N) {
1934   SDOperand N0 = N->getOperand(0);
1935   ConstantSDNode *N0C = dyn_cast<ConstantSDNode>(N0);
1936   MVT::ValueType VT = N->getValueType(0);
1937
1938   // noop truncate
1939   if (N0.getValueType() == N->getValueType(0))
1940     return N0;
1941   // fold (truncate c1) -> c1
1942   if (N0C)
1943     return DAG.getNode(ISD::TRUNCATE, VT, N0);
1944   // fold (truncate (truncate x)) -> (truncate x)
1945   if (N0.getOpcode() == ISD::TRUNCATE)
1946     return DAG.getNode(ISD::TRUNCATE, VT, N0.getOperand(0));
1947   // fold (truncate (ext x)) -> (ext x) or (truncate x) or x
1948   if (N0.getOpcode() == ISD::ZERO_EXTEND || N0.getOpcode() == ISD::SIGN_EXTEND){
1949     if (N0.getValueType() < VT)
1950       // if the source is smaller than the dest, we still need an extend
1951       return DAG.getNode(N0.getOpcode(), VT, N0.getOperand(0));
1952     else if (N0.getValueType() > VT)
1953       // if the source is larger than the dest, than we just need the truncate
1954       return DAG.getNode(ISD::TRUNCATE, VT, N0.getOperand(0));
1955     else
1956       // if the source and dest are the same type, we can drop both the extend
1957       // and the truncate
1958       return N0.getOperand(0);
1959   }
1960   // fold (truncate (load x)) -> (smaller load x)
1961   if (N0.getOpcode() == ISD::LOAD && N0.hasOneUse()) {
1962     assert(MVT::getSizeInBits(N0.getValueType()) > MVT::getSizeInBits(VT) &&
1963            "Cannot truncate to larger type!");
1964     MVT::ValueType PtrType = N0.getOperand(1).getValueType();
1965     // For big endian targets, we need to add an offset to the pointer to load
1966     // the correct bytes.  For little endian systems, we merely need to read
1967     // fewer bytes from the same pointer.
1968     uint64_t PtrOff = 
1969       (MVT::getSizeInBits(N0.getValueType()) - MVT::getSizeInBits(VT)) / 8;
1970     SDOperand NewPtr = TLI.isLittleEndian() ? N0.getOperand(1) : 
1971       DAG.getNode(ISD::ADD, PtrType, N0.getOperand(1),
1972                   DAG.getConstant(PtrOff, PtrType));
1973     AddToWorkList(NewPtr.Val);
1974     SDOperand Load = DAG.getLoad(VT, N0.getOperand(0), NewPtr,N0.getOperand(2));
1975     AddToWorkList(N);
1976     CombineTo(N0.Val, Load, Load.getValue(1));
1977     return SDOperand();
1978   }
1979   return SDOperand();
1980 }
1981
1982 SDOperand DAGCombiner::visitBIT_CONVERT(SDNode *N) {
1983   SDOperand N0 = N->getOperand(0);
1984   MVT::ValueType VT = N->getValueType(0);
1985
1986   // If the input is a constant, let getNode() fold it.
1987   if (isa<ConstantSDNode>(N0) || isa<ConstantFPSDNode>(N0)) {
1988     SDOperand Res = DAG.getNode(ISD::BIT_CONVERT, VT, N0);
1989     if (Res.Val != N) return Res;
1990   }
1991   
1992   if (N0.getOpcode() == ISD::BIT_CONVERT)  // conv(conv(x,t1),t2) -> conv(x,t2)
1993     return DAG.getNode(ISD::BIT_CONVERT, VT, N0.getOperand(0));
1994
1995   // fold (conv (load x)) -> (load (conv*)x)
1996   // FIXME: These xforms need to know that the resultant load doesn't need a 
1997   // higher alignment than the original!
1998   if (0 && N0.getOpcode() == ISD::LOAD && N0.hasOneUse()) {
1999     SDOperand Load = DAG.getLoad(VT, N0.getOperand(0), N0.getOperand(1),
2000                                  N0.getOperand(2));
2001     AddToWorkList(N);
2002     CombineTo(N0.Val, DAG.getNode(ISD::BIT_CONVERT, N0.getValueType(), Load),
2003               Load.getValue(1));
2004     return Load;
2005   }
2006   
2007   return SDOperand();
2008 }
2009
2010 SDOperand DAGCombiner::visitVBIT_CONVERT(SDNode *N) {
2011   SDOperand N0 = N->getOperand(0);
2012   MVT::ValueType VT = N->getValueType(0);
2013
2014   // If the input is a VBUILD_VECTOR with all constant elements, fold this now.
2015   // First check to see if this is all constant.
2016   if (N0.getOpcode() == ISD::VBUILD_VECTOR && N0.Val->hasOneUse() &&
2017       VT == MVT::Vector) {
2018     bool isSimple = true;
2019     for (unsigned i = 0, e = N0.getNumOperands()-2; i != e; ++i)
2020       if (N0.getOperand(i).getOpcode() != ISD::UNDEF &&
2021           N0.getOperand(i).getOpcode() != ISD::Constant &&
2022           N0.getOperand(i).getOpcode() != ISD::ConstantFP) {
2023         isSimple = false; 
2024         break;
2025       }
2026         
2027     MVT::ValueType DestEltVT = cast<VTSDNode>(N->getOperand(2))->getVT();
2028     if (isSimple && !MVT::isVector(DestEltVT)) {
2029       return ConstantFoldVBIT_CONVERTofVBUILD_VECTOR(N0.Val, DestEltVT);
2030     }
2031   }
2032   
2033   return SDOperand();
2034 }
2035
2036 /// ConstantFoldVBIT_CONVERTofVBUILD_VECTOR - We know that BV is a vbuild_vector
2037 /// node with Constant, ConstantFP or Undef operands.  DstEltVT indicates the 
2038 /// destination element value type.
2039 SDOperand DAGCombiner::
2040 ConstantFoldVBIT_CONVERTofVBUILD_VECTOR(SDNode *BV, MVT::ValueType DstEltVT) {
2041   MVT::ValueType SrcEltVT = BV->getOperand(0).getValueType();
2042   
2043   // If this is already the right type, we're done.
2044   if (SrcEltVT == DstEltVT) return SDOperand(BV, 0);
2045   
2046   unsigned SrcBitSize = MVT::getSizeInBits(SrcEltVT);
2047   unsigned DstBitSize = MVT::getSizeInBits(DstEltVT);
2048   
2049   // If this is a conversion of N elements of one type to N elements of another
2050   // type, convert each element.  This handles FP<->INT cases.
2051   if (SrcBitSize == DstBitSize) {
2052     std::vector<SDOperand> Ops;
2053     for (unsigned i = 0, e = BV->getNumOperands()-2; i != e; ++i) {
2054       Ops.push_back(DAG.getNode(ISD::BIT_CONVERT, DstEltVT, BV->getOperand(i)));
2055       AddToWorkList(Ops.back().Val);
2056     }
2057     Ops.push_back(*(BV->op_end()-2)); // Add num elements.
2058     Ops.push_back(DAG.getValueType(DstEltVT));
2059     return DAG.getNode(ISD::VBUILD_VECTOR, MVT::Vector, Ops);
2060   }
2061   
2062   // Otherwise, we're growing or shrinking the elements.  To avoid having to
2063   // handle annoying details of growing/shrinking FP values, we convert them to
2064   // int first.
2065   if (MVT::isFloatingPoint(SrcEltVT)) {
2066     // Convert the input float vector to a int vector where the elements are the
2067     // same sizes.
2068     assert((SrcEltVT == MVT::f32 || SrcEltVT == MVT::f64) && "Unknown FP VT!");
2069     MVT::ValueType IntVT = SrcEltVT == MVT::f32 ? MVT::i32 : MVT::i64;
2070     BV = ConstantFoldVBIT_CONVERTofVBUILD_VECTOR(BV, IntVT).Val;
2071     SrcEltVT = IntVT;
2072   }
2073   
2074   // Now we know the input is an integer vector.  If the output is a FP type,
2075   // convert to integer first, then to FP of the right size.
2076   if (MVT::isFloatingPoint(DstEltVT)) {
2077     assert((DstEltVT == MVT::f32 || DstEltVT == MVT::f64) && "Unknown FP VT!");
2078     MVT::ValueType TmpVT = DstEltVT == MVT::f32 ? MVT::i32 : MVT::i64;
2079     SDNode *Tmp = ConstantFoldVBIT_CONVERTofVBUILD_VECTOR(BV, TmpVT).Val;
2080     
2081     // Next, convert to FP elements of the same size.
2082     return ConstantFoldVBIT_CONVERTofVBUILD_VECTOR(Tmp, DstEltVT);
2083   }
2084   
2085   // Okay, we know the src/dst types are both integers of differing types.
2086   // Handling growing first.
2087   assert(MVT::isInteger(SrcEltVT) && MVT::isInteger(DstEltVT));
2088   if (SrcBitSize < DstBitSize) {
2089     unsigned NumInputsPerOutput = DstBitSize/SrcBitSize;
2090     
2091     std::vector<SDOperand> Ops;
2092     for (unsigned i = 0, e = BV->getNumOperands()-2; i != e;
2093          i += NumInputsPerOutput) {
2094       bool isLE = TLI.isLittleEndian();
2095       uint64_t NewBits = 0;
2096       bool EltIsUndef = true;
2097       for (unsigned j = 0; j != NumInputsPerOutput; ++j) {
2098         // Shift the previously computed bits over.
2099         NewBits <<= SrcBitSize;
2100         SDOperand Op = BV->getOperand(i+ (isLE ? (NumInputsPerOutput-j-1) : j));
2101         if (Op.getOpcode() == ISD::UNDEF) continue;
2102         EltIsUndef = false;
2103         
2104         NewBits |= cast<ConstantSDNode>(Op)->getValue();
2105       }
2106       
2107       if (EltIsUndef)
2108         Ops.push_back(DAG.getNode(ISD::UNDEF, DstEltVT));
2109       else
2110         Ops.push_back(DAG.getConstant(NewBits, DstEltVT));
2111     }
2112
2113     Ops.push_back(DAG.getConstant(Ops.size(), MVT::i32)); // Add num elements.
2114     Ops.push_back(DAG.getValueType(DstEltVT));            // Add element size.
2115     return DAG.getNode(ISD::VBUILD_VECTOR, MVT::Vector, Ops);
2116   }
2117   
2118   // Finally, this must be the case where we are shrinking elements: each input
2119   // turns into multiple outputs.
2120   unsigned NumOutputsPerInput = SrcBitSize/DstBitSize;
2121   std::vector<SDOperand> Ops;
2122   for (unsigned i = 0, e = BV->getNumOperands()-2; i != e; ++i) {
2123     if (BV->getOperand(i).getOpcode() == ISD::UNDEF) {
2124       for (unsigned j = 0; j != NumOutputsPerInput; ++j)
2125         Ops.push_back(DAG.getNode(ISD::UNDEF, DstEltVT));
2126       continue;
2127     }
2128     uint64_t OpVal = cast<ConstantSDNode>(BV->getOperand(i))->getValue();
2129
2130     for (unsigned j = 0; j != NumOutputsPerInput; ++j) {
2131       unsigned ThisVal = OpVal & ((1ULL << DstBitSize)-1);
2132       OpVal >>= DstBitSize;
2133       Ops.push_back(DAG.getConstant(ThisVal, DstEltVT));
2134     }
2135
2136     // For big endian targets, swap the order of the pieces of each element.
2137     if (!TLI.isLittleEndian())
2138       std::reverse(Ops.end()-NumOutputsPerInput, Ops.end());
2139   }
2140   Ops.push_back(DAG.getConstant(Ops.size(), MVT::i32)); // Add num elements.
2141   Ops.push_back(DAG.getValueType(DstEltVT));            // Add element size.
2142   return DAG.getNode(ISD::VBUILD_VECTOR, MVT::Vector, Ops);
2143 }
2144
2145
2146
2147 SDOperand DAGCombiner::visitFADD(SDNode *N) {
2148   SDOperand N0 = N->getOperand(0);
2149   SDOperand N1 = N->getOperand(1);
2150   ConstantFPSDNode *N0CFP = dyn_cast<ConstantFPSDNode>(N0);
2151   ConstantFPSDNode *N1CFP = dyn_cast<ConstantFPSDNode>(N1);
2152   MVT::ValueType VT = N->getValueType(0);
2153   
2154   // fold (fadd c1, c2) -> c1+c2
2155   if (N0CFP && N1CFP)
2156     return DAG.getNode(ISD::FADD, VT, N0, N1);
2157   // canonicalize constant to RHS
2158   if (N0CFP && !N1CFP)
2159     return DAG.getNode(ISD::FADD, VT, N1, N0);
2160   // fold (A + (-B)) -> A-B
2161   if (N1.getOpcode() == ISD::FNEG)
2162     return DAG.getNode(ISD::FSUB, VT, N0, N1.getOperand(0));
2163   // fold ((-A) + B) -> B-A
2164   if (N0.getOpcode() == ISD::FNEG)
2165     return DAG.getNode(ISD::FSUB, VT, N1, N0.getOperand(0));
2166   return SDOperand();
2167 }
2168
2169 SDOperand DAGCombiner::visitFSUB(SDNode *N) {
2170   SDOperand N0 = N->getOperand(0);
2171   SDOperand N1 = N->getOperand(1);
2172   ConstantFPSDNode *N0CFP = dyn_cast<ConstantFPSDNode>(N0);
2173   ConstantFPSDNode *N1CFP = dyn_cast<ConstantFPSDNode>(N1);
2174   MVT::ValueType VT = N->getValueType(0);
2175   
2176   // fold (fsub c1, c2) -> c1-c2
2177   if (N0CFP && N1CFP)
2178     return DAG.getNode(ISD::FSUB, VT, N0, N1);
2179   // fold (A-(-B)) -> A+B
2180   if (N1.getOpcode() == ISD::FNEG)
2181     return DAG.getNode(ISD::FADD, VT, N0, N1.getOperand(0));
2182   return SDOperand();
2183 }
2184
2185 SDOperand DAGCombiner::visitFMUL(SDNode *N) {
2186   SDOperand N0 = N->getOperand(0);
2187   SDOperand N1 = N->getOperand(1);
2188   ConstantFPSDNode *N0CFP = dyn_cast<ConstantFPSDNode>(N0);
2189   ConstantFPSDNode *N1CFP = dyn_cast<ConstantFPSDNode>(N1);
2190   MVT::ValueType VT = N->getValueType(0);
2191
2192   // fold (fmul c1, c2) -> c1*c2
2193   if (N0CFP && N1CFP)
2194     return DAG.getNode(ISD::FMUL, VT, N0, N1);
2195   // canonicalize constant to RHS
2196   if (N0CFP && !N1CFP)
2197     return DAG.getNode(ISD::FMUL, VT, N1, N0);
2198   // fold (fmul X, 2.0) -> (fadd X, X)
2199   if (N1CFP && N1CFP->isExactlyValue(+2.0))
2200     return DAG.getNode(ISD::FADD, VT, N0, N0);
2201   return SDOperand();
2202 }
2203
2204 SDOperand DAGCombiner::visitFDIV(SDNode *N) {
2205   SDOperand N0 = N->getOperand(0);
2206   SDOperand N1 = N->getOperand(1);
2207   ConstantFPSDNode *N0CFP = dyn_cast<ConstantFPSDNode>(N0);
2208   ConstantFPSDNode *N1CFP = dyn_cast<ConstantFPSDNode>(N1);
2209   MVT::ValueType VT = N->getValueType(0);
2210
2211   // fold (fdiv c1, c2) -> c1/c2
2212   if (N0CFP && N1CFP)
2213     return DAG.getNode(ISD::FDIV, VT, N0, N1);
2214   return SDOperand();
2215 }
2216
2217 SDOperand DAGCombiner::visitFREM(SDNode *N) {
2218   SDOperand N0 = N->getOperand(0);
2219   SDOperand N1 = N->getOperand(1);
2220   ConstantFPSDNode *N0CFP = dyn_cast<ConstantFPSDNode>(N0);
2221   ConstantFPSDNode *N1CFP = dyn_cast<ConstantFPSDNode>(N1);
2222   MVT::ValueType VT = N->getValueType(0);
2223
2224   // fold (frem c1, c2) -> fmod(c1,c2)
2225   if (N0CFP && N1CFP)
2226     return DAG.getNode(ISD::FREM, VT, N0, N1);
2227   return SDOperand();
2228 }
2229
2230 SDOperand DAGCombiner::visitFCOPYSIGN(SDNode *N) {
2231   SDOperand N0 = N->getOperand(0);
2232   SDOperand N1 = N->getOperand(1);
2233   ConstantFPSDNode *N0CFP = dyn_cast<ConstantFPSDNode>(N0);
2234   ConstantFPSDNode *N1CFP = dyn_cast<ConstantFPSDNode>(N1);
2235   MVT::ValueType VT = N->getValueType(0);
2236
2237   if (N0CFP && N1CFP)  // Constant fold
2238     return DAG.getNode(ISD::FCOPYSIGN, VT, N0, N1);
2239   
2240   if (N1CFP) {
2241     // copysign(x, c1) -> fabs(x)       iff ispos(c1)
2242     // copysign(x, c1) -> fneg(fabs(x)) iff isneg(c1)
2243     union {
2244       double d;
2245       int64_t i;
2246     } u;
2247     u.d = N1CFP->getValue();
2248     if (u.i >= 0)
2249       return DAG.getNode(ISD::FABS, VT, N0);
2250     else
2251       return DAG.getNode(ISD::FNEG, VT, DAG.getNode(ISD::FABS, VT, N0));
2252   }
2253   
2254   // copysign(fabs(x), y) -> copysign(x, y)
2255   // copysign(fneg(x), y) -> copysign(x, y)
2256   // copysign(copysign(x,z), y) -> copysign(x, y)
2257   if (N0.getOpcode() == ISD::FABS || N0.getOpcode() == ISD::FNEG ||
2258       N0.getOpcode() == ISD::FCOPYSIGN)
2259     return DAG.getNode(ISD::FCOPYSIGN, VT, N0.getOperand(0), N1);
2260
2261   // copysign(x, abs(y)) -> abs(x)
2262   if (N1.getOpcode() == ISD::FABS)
2263     return DAG.getNode(ISD::FABS, VT, N0);
2264   
2265   // copysign(x, copysign(y,z)) -> copysign(x, z)
2266   if (N1.getOpcode() == ISD::FCOPYSIGN)
2267     return DAG.getNode(ISD::FCOPYSIGN, VT, N0, N1.getOperand(1));
2268   
2269   // copysign(x, fp_extend(y)) -> copysign(x, y)
2270   // copysign(x, fp_round(y)) -> copysign(x, y)
2271   if (N1.getOpcode() == ISD::FP_EXTEND || N1.getOpcode() == ISD::FP_ROUND)
2272     return DAG.getNode(ISD::FCOPYSIGN, VT, N0, N1.getOperand(0));
2273   
2274   return SDOperand();
2275 }
2276
2277
2278
2279 SDOperand DAGCombiner::visitSINT_TO_FP(SDNode *N) {
2280   SDOperand N0 = N->getOperand(0);
2281   ConstantSDNode *N0C = dyn_cast<ConstantSDNode>(N0);
2282   MVT::ValueType VT = N->getValueType(0);
2283   
2284   // fold (sint_to_fp c1) -> c1fp
2285   if (N0C)
2286     return DAG.getNode(ISD::SINT_TO_FP, VT, N0);
2287   return SDOperand();
2288 }
2289
2290 SDOperand DAGCombiner::visitUINT_TO_FP(SDNode *N) {
2291   SDOperand N0 = N->getOperand(0);
2292   ConstantSDNode *N0C = dyn_cast<ConstantSDNode>(N0);
2293   MVT::ValueType VT = N->getValueType(0);
2294
2295   // fold (uint_to_fp c1) -> c1fp
2296   if (N0C)
2297     return DAG.getNode(ISD::UINT_TO_FP, VT, N0);
2298   return SDOperand();
2299 }
2300
2301 SDOperand DAGCombiner::visitFP_TO_SINT(SDNode *N) {
2302   SDOperand N0 = N->getOperand(0);
2303   ConstantFPSDNode *N0CFP = dyn_cast<ConstantFPSDNode>(N0);
2304   MVT::ValueType VT = N->getValueType(0);
2305   
2306   // fold (fp_to_sint c1fp) -> c1
2307   if (N0CFP)
2308     return DAG.getNode(ISD::FP_TO_SINT, VT, N0);
2309   return SDOperand();
2310 }
2311
2312 SDOperand DAGCombiner::visitFP_TO_UINT(SDNode *N) {
2313   SDOperand N0 = N->getOperand(0);
2314   ConstantFPSDNode *N0CFP = dyn_cast<ConstantFPSDNode>(N0);
2315   MVT::ValueType VT = N->getValueType(0);
2316   
2317   // fold (fp_to_uint c1fp) -> c1
2318   if (N0CFP)
2319     return DAG.getNode(ISD::FP_TO_UINT, VT, N0);
2320   return SDOperand();
2321 }
2322
2323 SDOperand DAGCombiner::visitFP_ROUND(SDNode *N) {
2324   SDOperand N0 = N->getOperand(0);
2325   ConstantFPSDNode *N0CFP = dyn_cast<ConstantFPSDNode>(N0);
2326   MVT::ValueType VT = N->getValueType(0);
2327   
2328   // fold (fp_round c1fp) -> c1fp
2329   if (N0CFP)
2330     return DAG.getNode(ISD::FP_ROUND, VT, N0);
2331   
2332   // fold (fp_round (fp_extend x)) -> x
2333   if (N0.getOpcode() == ISD::FP_EXTEND && VT == N0.getOperand(0).getValueType())
2334     return N0.getOperand(0);
2335   
2336   // fold (fp_round (copysign X, Y)) -> (copysign (fp_round X), Y)
2337   if (N0.getOpcode() == ISD::FCOPYSIGN && N0.Val->hasOneUse()) {
2338     SDOperand Tmp = DAG.getNode(ISD::FP_ROUND, VT, N0.getOperand(0));
2339     AddToWorkList(Tmp.Val);
2340     return DAG.getNode(ISD::FCOPYSIGN, VT, Tmp, N0.getOperand(1));
2341   }
2342   
2343   return SDOperand();
2344 }
2345
2346 SDOperand DAGCombiner::visitFP_ROUND_INREG(SDNode *N) {
2347   SDOperand N0 = N->getOperand(0);
2348   MVT::ValueType VT = N->getValueType(0);
2349   MVT::ValueType EVT = cast<VTSDNode>(N->getOperand(1))->getVT();
2350   ConstantFPSDNode *N0CFP = dyn_cast<ConstantFPSDNode>(N0);
2351   
2352   // fold (fp_round_inreg c1fp) -> c1fp
2353   if (N0CFP) {
2354     SDOperand Round = DAG.getConstantFP(N0CFP->getValue(), EVT);
2355     return DAG.getNode(ISD::FP_EXTEND, VT, Round);
2356   }
2357   return SDOperand();
2358 }
2359
2360 SDOperand DAGCombiner::visitFP_EXTEND(SDNode *N) {
2361   SDOperand N0 = N->getOperand(0);
2362   ConstantFPSDNode *N0CFP = dyn_cast<ConstantFPSDNode>(N0);
2363   MVT::ValueType VT = N->getValueType(0);
2364   
2365   // fold (fp_extend c1fp) -> c1fp
2366   if (N0CFP)
2367     return DAG.getNode(ISD::FP_EXTEND, VT, N0);
2368   return SDOperand();
2369 }
2370
2371 SDOperand DAGCombiner::visitFNEG(SDNode *N) {
2372   SDOperand N0 = N->getOperand(0);
2373   ConstantFPSDNode *N0CFP = dyn_cast<ConstantFPSDNode>(N0);
2374   MVT::ValueType VT = N->getValueType(0);
2375
2376   // fold (fneg c1) -> -c1
2377   if (N0CFP)
2378     return DAG.getNode(ISD::FNEG, VT, N0);
2379   // fold (fneg (sub x, y)) -> (sub y, x)
2380   if (N0.getOpcode() == ISD::SUB)
2381     return DAG.getNode(ISD::SUB, VT, N0.getOperand(1), N0.getOperand(0));
2382   // fold (fneg (fneg x)) -> x
2383   if (N0.getOpcode() == ISD::FNEG)
2384     return N0.getOperand(0);
2385   return SDOperand();
2386 }
2387
2388 SDOperand DAGCombiner::visitFABS(SDNode *N) {
2389   SDOperand N0 = N->getOperand(0);
2390   ConstantFPSDNode *N0CFP = dyn_cast<ConstantFPSDNode>(N0);
2391   MVT::ValueType VT = N->getValueType(0);
2392   
2393   // fold (fabs c1) -> fabs(c1)
2394   if (N0CFP)
2395     return DAG.getNode(ISD::FABS, VT, N0);
2396   // fold (fabs (fabs x)) -> (fabs x)
2397   if (N0.getOpcode() == ISD::FABS)
2398     return N->getOperand(0);
2399   // fold (fabs (fneg x)) -> (fabs x)
2400   // fold (fabs (fcopysign x, y)) -> (fabs x)
2401   if (N0.getOpcode() == ISD::FNEG || N0.getOpcode() == ISD::FCOPYSIGN)
2402     return DAG.getNode(ISD::FABS, VT, N0.getOperand(0));
2403   
2404   return SDOperand();
2405 }
2406
2407 SDOperand DAGCombiner::visitBRCOND(SDNode *N) {
2408   SDOperand Chain = N->getOperand(0);
2409   SDOperand N1 = N->getOperand(1);
2410   SDOperand N2 = N->getOperand(2);
2411   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1);
2412   
2413   // never taken branch, fold to chain
2414   if (N1C && N1C->isNullValue())
2415     return Chain;
2416   // unconditional branch
2417   if (N1C && N1C->getValue() == 1)
2418     return DAG.getNode(ISD::BR, MVT::Other, Chain, N2);
2419   // fold a brcond with a setcc condition into a BR_CC node if BR_CC is legal
2420   // on the target.
2421   if (N1.getOpcode() == ISD::SETCC && 
2422       TLI.isOperationLegal(ISD::BR_CC, MVT::Other)) {
2423     return DAG.getNode(ISD::BR_CC, MVT::Other, Chain, N1.getOperand(2),
2424                        N1.getOperand(0), N1.getOperand(1), N2);
2425   }
2426   return SDOperand();
2427 }
2428
2429 // Operand List for BR_CC: Chain, CondCC, CondLHS, CondRHS, DestBB.
2430 //
2431 SDOperand DAGCombiner::visitBR_CC(SDNode *N) {
2432   CondCodeSDNode *CC = cast<CondCodeSDNode>(N->getOperand(1));
2433   SDOperand CondLHS = N->getOperand(2), CondRHS = N->getOperand(3);
2434   
2435   // Use SimplifySetCC  to simplify SETCC's.
2436   SDOperand Simp = SimplifySetCC(MVT::i1, CondLHS, CondRHS, CC->get(), false);
2437   ConstantSDNode *SCCC = dyn_cast_or_null<ConstantSDNode>(Simp.Val);
2438
2439   // fold br_cc true, dest -> br dest (unconditional branch)
2440   if (SCCC && SCCC->getValue())
2441     return DAG.getNode(ISD::BR, MVT::Other, N->getOperand(0),
2442                        N->getOperand(4));
2443   // fold br_cc false, dest -> unconditional fall through
2444   if (SCCC && SCCC->isNullValue())
2445     return N->getOperand(0);
2446   // fold to a simpler setcc
2447   if (Simp.Val && Simp.getOpcode() == ISD::SETCC)
2448     return DAG.getNode(ISD::BR_CC, MVT::Other, N->getOperand(0), 
2449                        Simp.getOperand(2), Simp.getOperand(0),
2450                        Simp.getOperand(1), N->getOperand(4));
2451   return SDOperand();
2452 }
2453
2454 SDOperand DAGCombiner::visitLOAD(SDNode *N) {
2455   SDOperand Chain    = N->getOperand(0);
2456   SDOperand Ptr      = N->getOperand(1);
2457   SDOperand SrcValue = N->getOperand(2);
2458
2459   // If there are no uses of the loaded value, change uses of the chain value
2460   // into uses of the chain input (i.e. delete the dead load).
2461   if (N->hasNUsesOfValue(0, 0))
2462     return CombineTo(N, DAG.getNode(ISD::UNDEF, N->getValueType(0)), Chain);
2463   
2464   // If this load is directly stored, replace the load value with the stored
2465   // value.
2466   // TODO: Handle store large -> read small portion.
2467   // TODO: Handle TRUNCSTORE/EXTLOAD
2468   if (Chain.getOpcode() == ISD::STORE && Chain.getOperand(2) == Ptr &&
2469       Chain.getOperand(1).getValueType() == N->getValueType(0))
2470     return CombineTo(N, Chain.getOperand(1), Chain);
2471   
2472   return SDOperand();
2473 }
2474
2475 /// visitXEXTLOAD - Handle EXTLOAD/ZEXTLOAD/SEXTLOAD.
2476 SDOperand DAGCombiner::visitXEXTLOAD(SDNode *N) {
2477   SDOperand Chain    = N->getOperand(0);
2478   SDOperand Ptr      = N->getOperand(1);
2479   SDOperand SrcValue = N->getOperand(2);
2480   SDOperand EVT      = N->getOperand(3);
2481   
2482   // If there are no uses of the loaded value, change uses of the chain value
2483   // into uses of the chain input (i.e. delete the dead load).
2484   if (N->hasNUsesOfValue(0, 0))
2485     return CombineTo(N, DAG.getNode(ISD::UNDEF, N->getValueType(0)), Chain);
2486   
2487   return SDOperand();
2488 }
2489
2490 SDOperand DAGCombiner::visitSTORE(SDNode *N) {
2491   SDOperand Chain    = N->getOperand(0);
2492   SDOperand Value    = N->getOperand(1);
2493   SDOperand Ptr      = N->getOperand(2);
2494   SDOperand SrcValue = N->getOperand(3);
2495  
2496   // If this is a store that kills a previous store, remove the previous store.
2497   if (Chain.getOpcode() == ISD::STORE && Chain.getOperand(2) == Ptr &&
2498       Chain.Val->hasOneUse() /* Avoid introducing DAG cycles */ &&
2499       // Make sure that these stores are the same value type:
2500       // FIXME: we really care that the second store is >= size of the first.
2501       Value.getValueType() == Chain.getOperand(1).getValueType()) {
2502     // Create a new store of Value that replaces both stores.
2503     SDNode *PrevStore = Chain.Val;
2504     if (PrevStore->getOperand(1) == Value) // Same value multiply stored.
2505       return Chain;
2506     SDOperand NewStore = DAG.getNode(ISD::STORE, MVT::Other,
2507                                      PrevStore->getOperand(0), Value, Ptr,
2508                                      SrcValue);
2509     CombineTo(N, NewStore);                 // Nuke this store.
2510     CombineTo(PrevStore, NewStore);  // Nuke the previous store.
2511     return SDOperand(N, 0);
2512   }
2513   
2514   // If this is a store of a bit convert, store the input value.
2515   // FIXME: This needs to know that the resultant store does not need a 
2516   // higher alignment than the original.
2517   if (0 && Value.getOpcode() == ISD::BIT_CONVERT)
2518     return DAG.getNode(ISD::STORE, MVT::Other, Chain, Value.getOperand(0),
2519                        Ptr, SrcValue);
2520   
2521   return SDOperand();
2522 }
2523
2524 SDOperand DAGCombiner::visitINSERT_VECTOR_ELT(SDNode *N) {
2525   SDOperand InVec = N->getOperand(0);
2526   SDOperand InVal = N->getOperand(1);
2527   SDOperand EltNo = N->getOperand(2);
2528   
2529   // If the invec is a BUILD_VECTOR and if EltNo is a constant, build a new
2530   // vector with the inserted element.
2531   if (InVec.getOpcode() == ISD::BUILD_VECTOR && isa<ConstantSDNode>(EltNo)) {
2532     unsigned Elt = cast<ConstantSDNode>(EltNo)->getValue();
2533     std::vector<SDOperand> Ops(InVec.Val->op_begin(), InVec.Val->op_end());
2534     if (Elt < Ops.size())
2535       Ops[Elt] = InVal;
2536     return DAG.getNode(ISD::BUILD_VECTOR, InVec.getValueType(), Ops);
2537   }
2538   
2539   return SDOperand();
2540 }
2541
2542 SDOperand DAGCombiner::visitVINSERT_VECTOR_ELT(SDNode *N) {
2543   SDOperand InVec = N->getOperand(0);
2544   SDOperand InVal = N->getOperand(1);
2545   SDOperand EltNo = N->getOperand(2);
2546   SDOperand NumElts = N->getOperand(3);
2547   SDOperand EltType = N->getOperand(4);
2548   
2549   // If the invec is a VBUILD_VECTOR and if EltNo is a constant, build a new
2550   // vector with the inserted element.
2551   if (InVec.getOpcode() == ISD::VBUILD_VECTOR && isa<ConstantSDNode>(EltNo)) {
2552     unsigned Elt = cast<ConstantSDNode>(EltNo)->getValue();
2553     std::vector<SDOperand> Ops(InVec.Val->op_begin(), InVec.Val->op_end());
2554     if (Elt < Ops.size()-2)
2555       Ops[Elt] = InVal;
2556     return DAG.getNode(ISD::VBUILD_VECTOR, InVec.getValueType(), Ops);
2557   }
2558   
2559   return SDOperand();
2560 }
2561
2562 SDOperand DAGCombiner::visitVBUILD_VECTOR(SDNode *N) {
2563   unsigned NumInScalars = N->getNumOperands()-2;
2564   SDOperand NumElts = N->getOperand(NumInScalars);
2565   SDOperand EltType = N->getOperand(NumInScalars+1);
2566
2567   // Check to see if this is a VBUILD_VECTOR of a bunch of VEXTRACT_VECTOR_ELT
2568   // operations.  If so, and if the EXTRACT_ELT vector inputs come from at most
2569   // two distinct vectors, turn this into a shuffle node.
2570   SDOperand VecIn1, VecIn2;
2571   for (unsigned i = 0; i != NumInScalars; ++i) {
2572     // Ignore undef inputs.
2573     if (N->getOperand(i).getOpcode() == ISD::UNDEF) continue;
2574     
2575     // If this input is something other than a VEXTRACT_VECTOR_ELT with a
2576     // constant index, bail out.
2577     if (N->getOperand(i).getOpcode() != ISD::VEXTRACT_VECTOR_ELT ||
2578         !isa<ConstantSDNode>(N->getOperand(i).getOperand(1))) {
2579       VecIn1 = VecIn2 = SDOperand(0, 0);
2580       break;
2581     }
2582     
2583     // If the input vector type disagrees with the result of the vbuild_vector,
2584     // we can't make a shuffle.
2585     SDOperand ExtractedFromVec = N->getOperand(i).getOperand(0);
2586     if (*(ExtractedFromVec.Val->op_end()-2) != NumElts ||
2587         *(ExtractedFromVec.Val->op_end()-1) != EltType) {
2588       VecIn1 = VecIn2 = SDOperand(0, 0);
2589       break;
2590     }
2591     
2592     // Otherwise, remember this.  We allow up to two distinct input vectors.
2593     if (ExtractedFromVec == VecIn1 || ExtractedFromVec == VecIn2)
2594       continue;
2595     
2596     if (VecIn1.Val == 0) {
2597       VecIn1 = ExtractedFromVec;
2598     } else if (VecIn2.Val == 0) {
2599       VecIn2 = ExtractedFromVec;
2600     } else {
2601       // Too many inputs.
2602       VecIn1 = VecIn2 = SDOperand(0, 0);
2603       break;
2604     }
2605   }
2606   
2607   // If everything is good, we can make a shuffle operation.
2608   if (VecIn1.Val) {
2609     std::vector<SDOperand> BuildVecIndices;
2610     for (unsigned i = 0; i != NumInScalars; ++i) {
2611       if (N->getOperand(i).getOpcode() == ISD::UNDEF) {
2612         BuildVecIndices.push_back(DAG.getNode(ISD::UNDEF, MVT::i32));
2613         continue;
2614       }
2615       
2616       SDOperand Extract = N->getOperand(i);
2617       
2618       // If extracting from the first vector, just use the index directly.
2619       if (Extract.getOperand(0) == VecIn1) {
2620         BuildVecIndices.push_back(Extract.getOperand(1));
2621         continue;
2622       }
2623
2624       // Otherwise, use InIdx + VecSize
2625       unsigned Idx = cast<ConstantSDNode>(Extract.getOperand(1))->getValue();
2626       BuildVecIndices.push_back(DAG.getConstant(Idx+NumInScalars, MVT::i32));
2627     }
2628     
2629     // Add count and size info.
2630     BuildVecIndices.push_back(NumElts);
2631     BuildVecIndices.push_back(DAG.getValueType(MVT::i32));
2632     
2633     // Return the new VVECTOR_SHUFFLE node.
2634     std::vector<SDOperand> Ops;
2635     Ops.push_back(VecIn1);
2636     if (VecIn2.Val) {
2637       Ops.push_back(VecIn2);
2638     } else {
2639        // Use an undef vbuild_vector as input for the second operand.
2640       std::vector<SDOperand> UnOps(NumInScalars,
2641                                    DAG.getNode(ISD::UNDEF, 
2642                                            cast<VTSDNode>(EltType)->getVT()));
2643       UnOps.push_back(NumElts);
2644       UnOps.push_back(EltType);
2645       Ops.push_back(DAG.getNode(ISD::VBUILD_VECTOR, MVT::Vector, UnOps));
2646       AddToWorkList(Ops.back().Val);
2647     }
2648     Ops.push_back(DAG.getNode(ISD::VBUILD_VECTOR,MVT::Vector, BuildVecIndices));
2649     Ops.push_back(NumElts);
2650     Ops.push_back(EltType);
2651     return DAG.getNode(ISD::VVECTOR_SHUFFLE, MVT::Vector, Ops);
2652   }
2653   
2654   return SDOperand();
2655 }
2656
2657 SDOperand DAGCombiner::visitVECTOR_SHUFFLE(SDNode *N) {
2658   SDOperand ShufMask = N->getOperand(2);
2659   unsigned NumElts = ShufMask.getNumOperands();
2660
2661   // If the shuffle mask is an identity operation on the LHS, return the LHS.
2662   bool isIdentity = true;
2663   for (unsigned i = 0; i != NumElts; ++i) {
2664     if (ShufMask.getOperand(i).getOpcode() != ISD::UNDEF &&
2665         cast<ConstantSDNode>(ShufMask.getOperand(i))->getValue() != i) {
2666       isIdentity = false;
2667       break;
2668     }
2669   }
2670   if (isIdentity) return N->getOperand(0);
2671
2672   // If the shuffle mask is an identity operation on the RHS, return the RHS.
2673   isIdentity = true;
2674   for (unsigned i = 0; i != NumElts; ++i) {
2675     if (ShufMask.getOperand(i).getOpcode() != ISD::UNDEF &&
2676         cast<ConstantSDNode>(ShufMask.getOperand(i))->getValue() != i+NumElts) {
2677       isIdentity = false;
2678       break;
2679     }
2680   }
2681   if (isIdentity) return N->getOperand(1);
2682   
2683   // If the LHS and the RHS are the same node, turn the RHS into an undef.
2684   if (N->getOperand(0) == N->getOperand(1)) {
2685     if (N->getOperand(0).getOpcode() == ISD::UNDEF)
2686       return DAG.getNode(ISD::UNDEF, N->getValueType(0));
2687     // Check the SHUFFLE mask, mapping any inputs from the 2nd operand into the
2688     // first operand.
2689     std::vector<SDOperand> MappedOps;
2690     for (unsigned i = 0, e = ShufMask.getNumOperands(); i != e; ++i) {
2691       if (ShufMask.getOperand(i).getOpcode() == ISD::UNDEF ||
2692           cast<ConstantSDNode>(ShufMask.getOperand(i))->getValue() < NumElts) {
2693         MappedOps.push_back(ShufMask.getOperand(i));
2694       } else {
2695         unsigned NewIdx = 
2696            cast<ConstantSDNode>(ShufMask.getOperand(i))->getValue() - NumElts;
2697         MappedOps.push_back(DAG.getConstant(NewIdx, MVT::i32));
2698       }
2699     }
2700     ShufMask = DAG.getNode(ISD::BUILD_VECTOR, ShufMask.getValueType(),
2701                            MappedOps);
2702     AddToWorkList(ShufMask.Val);
2703     return DAG.getNode(ISD::VECTOR_SHUFFLE, N->getValueType(0),
2704                        N->getOperand(0), 
2705                        DAG.getNode(ISD::UNDEF, N->getValueType(0)),
2706                        ShufMask);
2707   }
2708  
2709   return SDOperand();
2710 }
2711
2712 SDOperand DAGCombiner::visitVVECTOR_SHUFFLE(SDNode *N) {
2713   SDOperand ShufMask = N->getOperand(2);
2714   unsigned NumElts = ShufMask.getNumOperands()-2;
2715   
2716   // If the shuffle mask is an identity operation on the LHS, return the LHS.
2717   bool isIdentity = true;
2718   for (unsigned i = 0; i != NumElts; ++i) {
2719     if (ShufMask.getOperand(i).getOpcode() != ISD::UNDEF &&
2720         cast<ConstantSDNode>(ShufMask.getOperand(i))->getValue() != i) {
2721       isIdentity = false;
2722       break;
2723     }
2724   }
2725   if (isIdentity) return N->getOperand(0);
2726   
2727   // If the shuffle mask is an identity operation on the RHS, return the RHS.
2728   isIdentity = true;
2729   for (unsigned i = 0; i != NumElts; ++i) {
2730     if (ShufMask.getOperand(i).getOpcode() != ISD::UNDEF &&
2731         cast<ConstantSDNode>(ShufMask.getOperand(i))->getValue() != i+NumElts) {
2732       isIdentity = false;
2733       break;
2734     }
2735   }
2736   if (isIdentity) return N->getOperand(1);
2737
2738   // If the LHS and the RHS are the same node, turn the RHS into an undef.
2739   if (N->getOperand(0) == N->getOperand(1)) {
2740     // Check the SHUFFLE mask, mapping any inputs from the 2nd operand into the
2741     // first operand.
2742     std::vector<SDOperand> MappedOps;
2743     for (unsigned i = 0; i != NumElts; ++i) {
2744       if (ShufMask.getOperand(i).getOpcode() == ISD::UNDEF ||
2745           cast<ConstantSDNode>(ShufMask.getOperand(i))->getValue() < NumElts) {
2746         MappedOps.push_back(ShufMask.getOperand(i));
2747       } else {
2748         unsigned NewIdx = 
2749           cast<ConstantSDNode>(ShufMask.getOperand(i))->getValue() - NumElts;
2750         MappedOps.push_back(DAG.getConstant(NewIdx, MVT::i32));
2751       }
2752     }
2753     // Add the type/#elts values.
2754     MappedOps.push_back(ShufMask.getOperand(NumElts));
2755     MappedOps.push_back(ShufMask.getOperand(NumElts+1));
2756
2757     ShufMask = DAG.getNode(ISD::VBUILD_VECTOR, ShufMask.getValueType(),
2758                            MappedOps);
2759     AddToWorkList(ShufMask.Val);
2760     
2761     // Build the undef vector.
2762     SDOperand UDVal = DAG.getNode(ISD::UNDEF, MappedOps[0].getValueType());
2763     for (unsigned i = 0; i != NumElts; ++i)
2764       MappedOps[i] = UDVal;
2765     MappedOps[NumElts  ] = *(N->getOperand(0).Val->op_end()-2);
2766     MappedOps[NumElts+1] = *(N->getOperand(0).Val->op_end()-1);
2767     UDVal = DAG.getNode(ISD::VBUILD_VECTOR, MVT::Vector, MappedOps);
2768     
2769     return DAG.getNode(ISD::VVECTOR_SHUFFLE, MVT::Vector, 
2770                        N->getOperand(0), UDVal, ShufMask,
2771                        MappedOps[NumElts], MappedOps[NumElts+1]);
2772   }
2773   
2774   return SDOperand();
2775 }
2776
2777 /// visitVBinOp - Visit a binary vector operation, like VADD.  IntOp indicates
2778 /// the scalar operation of the vop if it is operating on an integer vector
2779 /// (e.g. ADD) and FPOp indicates the FP version (e.g. FADD).
2780 SDOperand DAGCombiner::visitVBinOp(SDNode *N, ISD::NodeType IntOp, 
2781                                    ISD::NodeType FPOp) {
2782   MVT::ValueType EltType = cast<VTSDNode>(*(N->op_end()-1))->getVT();
2783   ISD::NodeType ScalarOp = MVT::isInteger(EltType) ? IntOp : FPOp;
2784   SDOperand LHS = N->getOperand(0);
2785   SDOperand RHS = N->getOperand(1);
2786   
2787   // If the LHS and RHS are VBUILD_VECTOR nodes, see if we can constant fold
2788   // this operation.
2789   if (LHS.getOpcode() == ISD::VBUILD_VECTOR && 
2790       RHS.getOpcode() == ISD::VBUILD_VECTOR) {
2791     std::vector<SDOperand> Ops;
2792     for (unsigned i = 0, e = LHS.getNumOperands()-2; i != e; ++i) {
2793       SDOperand LHSOp = LHS.getOperand(i);
2794       SDOperand RHSOp = RHS.getOperand(i);
2795       // If these two elements can't be folded, bail out.
2796       if ((LHSOp.getOpcode() != ISD::UNDEF &&
2797            LHSOp.getOpcode() != ISD::Constant &&
2798            LHSOp.getOpcode() != ISD::ConstantFP) ||
2799           (RHSOp.getOpcode() != ISD::UNDEF &&
2800            RHSOp.getOpcode() != ISD::Constant &&
2801            RHSOp.getOpcode() != ISD::ConstantFP))
2802         break;
2803       Ops.push_back(DAG.getNode(ScalarOp, EltType, LHSOp, RHSOp));
2804       AddToWorkList(Ops.back().Val);
2805       assert((Ops.back().getOpcode() == ISD::UNDEF ||
2806               Ops.back().getOpcode() == ISD::Constant ||
2807               Ops.back().getOpcode() == ISD::ConstantFP) &&
2808              "Scalar binop didn't fold!");
2809     }
2810     
2811     if (Ops.size() == LHS.getNumOperands()-2) {
2812       Ops.push_back(*(LHS.Val->op_end()-2));
2813       Ops.push_back(*(LHS.Val->op_end()-1));
2814       return DAG.getNode(ISD::VBUILD_VECTOR, MVT::Vector, Ops);
2815     }
2816   }
2817   
2818   return SDOperand();
2819 }
2820
2821 SDOperand DAGCombiner::SimplifySelect(SDOperand N0, SDOperand N1, SDOperand N2){
2822   assert(N0.getOpcode() ==ISD::SETCC && "First argument must be a SetCC node!");
2823   
2824   SDOperand SCC = SimplifySelectCC(N0.getOperand(0), N0.getOperand(1), N1, N2,
2825                                  cast<CondCodeSDNode>(N0.getOperand(2))->get());
2826   // If we got a simplified select_cc node back from SimplifySelectCC, then
2827   // break it down into a new SETCC node, and a new SELECT node, and then return
2828   // the SELECT node, since we were called with a SELECT node.
2829   if (SCC.Val) {
2830     // Check to see if we got a select_cc back (to turn into setcc/select).
2831     // Otherwise, just return whatever node we got back, like fabs.
2832     if (SCC.getOpcode() == ISD::SELECT_CC) {
2833       SDOperand SETCC = DAG.getNode(ISD::SETCC, N0.getValueType(),
2834                                     SCC.getOperand(0), SCC.getOperand(1), 
2835                                     SCC.getOperand(4));
2836       AddToWorkList(SETCC.Val);
2837       return DAG.getNode(ISD::SELECT, SCC.getValueType(), SCC.getOperand(2),
2838                          SCC.getOperand(3), SETCC);
2839     }
2840     return SCC;
2841   }
2842   return SDOperand();
2843 }
2844
2845 /// SimplifySelectOps - Given a SELECT or a SELECT_CC node, where LHS and RHS
2846 /// are the two values being selected between, see if we can simplify the
2847 /// select.
2848 ///
2849 bool DAGCombiner::SimplifySelectOps(SDNode *TheSelect, SDOperand LHS, 
2850                                     SDOperand RHS) {
2851   
2852   // If this is a select from two identical things, try to pull the operation
2853   // through the select.
2854   if (LHS.getOpcode() == RHS.getOpcode() && LHS.hasOneUse() && RHS.hasOneUse()){
2855 #if 0
2856     std::cerr << "SELECT: ["; LHS.Val->dump();
2857     std::cerr << "] ["; RHS.Val->dump();
2858     std::cerr << "]\n";
2859 #endif
2860     
2861     // If this is a load and the token chain is identical, replace the select
2862     // of two loads with a load through a select of the address to load from.
2863     // This triggers in things like "select bool X, 10.0, 123.0" after the FP
2864     // constants have been dropped into the constant pool.
2865     if ((LHS.getOpcode() == ISD::LOAD ||
2866          LHS.getOpcode() == ISD::EXTLOAD ||
2867          LHS.getOpcode() == ISD::ZEXTLOAD ||
2868          LHS.getOpcode() == ISD::SEXTLOAD) &&
2869         // Token chains must be identical.
2870         LHS.getOperand(0) == RHS.getOperand(0) &&
2871         // If this is an EXTLOAD, the VT's must match.
2872         (LHS.getOpcode() == ISD::LOAD ||
2873          LHS.getOperand(3) == RHS.getOperand(3))) {
2874       // FIXME: this conflates two src values, discarding one.  This is not
2875       // the right thing to do, but nothing uses srcvalues now.  When they do,
2876       // turn SrcValue into a list of locations.
2877       SDOperand Addr;
2878       if (TheSelect->getOpcode() == ISD::SELECT)
2879         Addr = DAG.getNode(ISD::SELECT, LHS.getOperand(1).getValueType(),
2880                            TheSelect->getOperand(0), LHS.getOperand(1),
2881                            RHS.getOperand(1));
2882       else
2883         Addr = DAG.getNode(ISD::SELECT_CC, LHS.getOperand(1).getValueType(),
2884                            TheSelect->getOperand(0),
2885                            TheSelect->getOperand(1), 
2886                            LHS.getOperand(1), RHS.getOperand(1),
2887                            TheSelect->getOperand(4));
2888       
2889       SDOperand Load;
2890       if (LHS.getOpcode() == ISD::LOAD)
2891         Load = DAG.getLoad(TheSelect->getValueType(0), LHS.getOperand(0),
2892                            Addr, LHS.getOperand(2));
2893       else
2894         Load = DAG.getExtLoad(LHS.getOpcode(), TheSelect->getValueType(0),
2895                               LHS.getOperand(0), Addr, LHS.getOperand(2),
2896                               cast<VTSDNode>(LHS.getOperand(3))->getVT());
2897       // Users of the select now use the result of the load.
2898       CombineTo(TheSelect, Load);
2899       
2900       // Users of the old loads now use the new load's chain.  We know the
2901       // old-load value is dead now.
2902       CombineTo(LHS.Val, Load.getValue(0), Load.getValue(1));
2903       CombineTo(RHS.Val, Load.getValue(0), Load.getValue(1));
2904       return true;
2905     }
2906   }
2907   
2908   return false;
2909 }
2910
2911 SDOperand DAGCombiner::SimplifySelectCC(SDOperand N0, SDOperand N1, 
2912                                         SDOperand N2, SDOperand N3,
2913                                         ISD::CondCode CC) {
2914   
2915   MVT::ValueType VT = N2.getValueType();
2916   ConstantSDNode *N0C = dyn_cast<ConstantSDNode>(N0.Val);
2917   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1.Val);
2918   ConstantSDNode *N2C = dyn_cast<ConstantSDNode>(N2.Val);
2919   ConstantSDNode *N3C = dyn_cast<ConstantSDNode>(N3.Val);
2920
2921   // Determine if the condition we're dealing with is constant
2922   SDOperand SCC = SimplifySetCC(TLI.getSetCCResultTy(), N0, N1, CC, false);
2923   ConstantSDNode *SCCC = dyn_cast_or_null<ConstantSDNode>(SCC.Val);
2924
2925   // fold select_cc true, x, y -> x
2926   if (SCCC && SCCC->getValue())
2927     return N2;
2928   // fold select_cc false, x, y -> y
2929   if (SCCC && SCCC->getValue() == 0)
2930     return N3;
2931   
2932   // Check to see if we can simplify the select into an fabs node
2933   if (ConstantFPSDNode *CFP = dyn_cast<ConstantFPSDNode>(N1)) {
2934     // Allow either -0.0 or 0.0
2935     if (CFP->getValue() == 0.0) {
2936       // select (setg[te] X, +/-0.0), X, fneg(X) -> fabs
2937       if ((CC == ISD::SETGE || CC == ISD::SETGT) &&
2938           N0 == N2 && N3.getOpcode() == ISD::FNEG &&
2939           N2 == N3.getOperand(0))
2940         return DAG.getNode(ISD::FABS, VT, N0);
2941       
2942       // select (setl[te] X, +/-0.0), fneg(X), X -> fabs
2943       if ((CC == ISD::SETLT || CC == ISD::SETLE) &&
2944           N0 == N3 && N2.getOpcode() == ISD::FNEG &&
2945           N2.getOperand(0) == N3)
2946         return DAG.getNode(ISD::FABS, VT, N3);
2947     }
2948   }
2949   
2950   // Check to see if we can perform the "gzip trick", transforming
2951   // select_cc setlt X, 0, A, 0 -> and (sra X, size(X)-1), A
2952   if (N1C && N1C->isNullValue() && N3C && N3C->isNullValue() &&
2953       MVT::isInteger(N0.getValueType()) && 
2954       MVT::isInteger(N2.getValueType()) && CC == ISD::SETLT) {
2955     MVT::ValueType XType = N0.getValueType();
2956     MVT::ValueType AType = N2.getValueType();
2957     if (XType >= AType) {
2958       // and (sra X, size(X)-1, A) -> "and (srl X, C2), A" iff A is a
2959       // single-bit constant.
2960       if (N2C && ((N2C->getValue() & (N2C->getValue()-1)) == 0)) {
2961         unsigned ShCtV = Log2_64(N2C->getValue());
2962         ShCtV = MVT::getSizeInBits(XType)-ShCtV-1;
2963         SDOperand ShCt = DAG.getConstant(ShCtV, TLI.getShiftAmountTy());
2964         SDOperand Shift = DAG.getNode(ISD::SRL, XType, N0, ShCt);
2965         AddToWorkList(Shift.Val);
2966         if (XType > AType) {
2967           Shift = DAG.getNode(ISD::TRUNCATE, AType, Shift);
2968           AddToWorkList(Shift.Val);
2969         }
2970         return DAG.getNode(ISD::AND, AType, Shift, N2);
2971       }
2972       SDOperand Shift = DAG.getNode(ISD::SRA, XType, N0,
2973                                     DAG.getConstant(MVT::getSizeInBits(XType)-1,
2974                                                     TLI.getShiftAmountTy()));
2975       AddToWorkList(Shift.Val);
2976       if (XType > AType) {
2977         Shift = DAG.getNode(ISD::TRUNCATE, AType, Shift);
2978         AddToWorkList(Shift.Val);
2979       }
2980       return DAG.getNode(ISD::AND, AType, Shift, N2);
2981     }
2982   }
2983   
2984   // fold select C, 16, 0 -> shl C, 4
2985   if (N2C && N3C && N3C->isNullValue() && isPowerOf2_64(N2C->getValue()) &&
2986       TLI.getSetCCResultContents() == TargetLowering::ZeroOrOneSetCCResult) {
2987     // Get a SetCC of the condition
2988     // FIXME: Should probably make sure that setcc is legal if we ever have a
2989     // target where it isn't.
2990     SDOperand Temp, SCC;
2991     // cast from setcc result type to select result type
2992     if (AfterLegalize) {
2993       SCC  = DAG.getSetCC(TLI.getSetCCResultTy(), N0, N1, CC);
2994       Temp = DAG.getZeroExtendInReg(SCC, N2.getValueType());
2995     } else {
2996       SCC  = DAG.getSetCC(MVT::i1, N0, N1, CC);
2997       Temp = DAG.getNode(ISD::ZERO_EXTEND, N2.getValueType(), SCC);
2998     }
2999     AddToWorkList(SCC.Val);
3000     AddToWorkList(Temp.Val);
3001     // shl setcc result by log2 n2c
3002     return DAG.getNode(ISD::SHL, N2.getValueType(), Temp,
3003                        DAG.getConstant(Log2_64(N2C->getValue()),
3004                                        TLI.getShiftAmountTy()));
3005   }
3006     
3007   // Check to see if this is the equivalent of setcc
3008   // FIXME: Turn all of these into setcc if setcc if setcc is legal
3009   // otherwise, go ahead with the folds.
3010   if (0 && N3C && N3C->isNullValue() && N2C && (N2C->getValue() == 1ULL)) {
3011     MVT::ValueType XType = N0.getValueType();
3012     if (TLI.isOperationLegal(ISD::SETCC, TLI.getSetCCResultTy())) {
3013       SDOperand Res = DAG.getSetCC(TLI.getSetCCResultTy(), N0, N1, CC);
3014       if (Res.getValueType() != VT)
3015         Res = DAG.getNode(ISD::ZERO_EXTEND, VT, Res);
3016       return Res;
3017     }
3018     
3019     // seteq X, 0 -> srl (ctlz X, log2(size(X)))
3020     if (N1C && N1C->isNullValue() && CC == ISD::SETEQ && 
3021         TLI.isOperationLegal(ISD::CTLZ, XType)) {
3022       SDOperand Ctlz = DAG.getNode(ISD::CTLZ, XType, N0);
3023       return DAG.getNode(ISD::SRL, XType, Ctlz, 
3024                          DAG.getConstant(Log2_32(MVT::getSizeInBits(XType)),
3025                                          TLI.getShiftAmountTy()));
3026     }
3027     // setgt X, 0 -> srl (and (-X, ~X), size(X)-1)
3028     if (N1C && N1C->isNullValue() && CC == ISD::SETGT) { 
3029       SDOperand NegN0 = DAG.getNode(ISD::SUB, XType, DAG.getConstant(0, XType),
3030                                     N0);
3031       SDOperand NotN0 = DAG.getNode(ISD::XOR, XType, N0, 
3032                                     DAG.getConstant(~0ULL, XType));
3033       return DAG.getNode(ISD::SRL, XType, 
3034                          DAG.getNode(ISD::AND, XType, NegN0, NotN0),
3035                          DAG.getConstant(MVT::getSizeInBits(XType)-1,
3036                                          TLI.getShiftAmountTy()));
3037     }
3038     // setgt X, -1 -> xor (srl (X, size(X)-1), 1)
3039     if (N1C && N1C->isAllOnesValue() && CC == ISD::SETGT) {
3040       SDOperand Sign = DAG.getNode(ISD::SRL, XType, N0,
3041                                    DAG.getConstant(MVT::getSizeInBits(XType)-1,
3042                                                    TLI.getShiftAmountTy()));
3043       return DAG.getNode(ISD::XOR, XType, Sign, DAG.getConstant(1, XType));
3044     }
3045   }
3046   
3047   // Check to see if this is an integer abs. select_cc setl[te] X, 0, -X, X ->
3048   // Y = sra (X, size(X)-1); xor (add (X, Y), Y)
3049   if (N1C && N1C->isNullValue() && (CC == ISD::SETLT || CC == ISD::SETLE) &&
3050       N0 == N3 && N2.getOpcode() == ISD::SUB && N0 == N2.getOperand(1)) {
3051     if (ConstantSDNode *SubC = dyn_cast<ConstantSDNode>(N2.getOperand(0))) {
3052       MVT::ValueType XType = N0.getValueType();
3053       if (SubC->isNullValue() && MVT::isInteger(XType)) {
3054         SDOperand Shift = DAG.getNode(ISD::SRA, XType, N0,
3055                                     DAG.getConstant(MVT::getSizeInBits(XType)-1,
3056                                                     TLI.getShiftAmountTy()));
3057         SDOperand Add = DAG.getNode(ISD::ADD, XType, N0, Shift);
3058         AddToWorkList(Shift.Val);
3059         AddToWorkList(Add.Val);
3060         return DAG.getNode(ISD::XOR, XType, Add, Shift);
3061       }
3062     }
3063   }
3064
3065   return SDOperand();
3066 }
3067
3068 SDOperand DAGCombiner::SimplifySetCC(MVT::ValueType VT, SDOperand N0,
3069                                      SDOperand N1, ISD::CondCode Cond,
3070                                      bool foldBooleans) {
3071   // These setcc operations always fold.
3072   switch (Cond) {
3073   default: break;
3074   case ISD::SETFALSE:
3075   case ISD::SETFALSE2: return DAG.getConstant(0, VT);
3076   case ISD::SETTRUE:
3077   case ISD::SETTRUE2:  return DAG.getConstant(1, VT);
3078   }
3079
3080   if (ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1.Val)) {
3081     uint64_t C1 = N1C->getValue();
3082     if (ConstantSDNode *N0C = dyn_cast<ConstantSDNode>(N0.Val)) {
3083       uint64_t C0 = N0C->getValue();
3084
3085       // Sign extend the operands if required
3086       if (ISD::isSignedIntSetCC(Cond)) {
3087         C0 = N0C->getSignExtended();
3088         C1 = N1C->getSignExtended();
3089       }
3090
3091       switch (Cond) {
3092       default: assert(0 && "Unknown integer setcc!");
3093       case ISD::SETEQ:  return DAG.getConstant(C0 == C1, VT);
3094       case ISD::SETNE:  return DAG.getConstant(C0 != C1, VT);
3095       case ISD::SETULT: return DAG.getConstant(C0 <  C1, VT);
3096       case ISD::SETUGT: return DAG.getConstant(C0 >  C1, VT);
3097       case ISD::SETULE: return DAG.getConstant(C0 <= C1, VT);
3098       case ISD::SETUGE: return DAG.getConstant(C0 >= C1, VT);
3099       case ISD::SETLT:  return DAG.getConstant((int64_t)C0 <  (int64_t)C1, VT);
3100       case ISD::SETGT:  return DAG.getConstant((int64_t)C0 >  (int64_t)C1, VT);
3101       case ISD::SETLE:  return DAG.getConstant((int64_t)C0 <= (int64_t)C1, VT);
3102       case ISD::SETGE:  return DAG.getConstant((int64_t)C0 >= (int64_t)C1, VT);
3103       }
3104     } else {
3105       // If the LHS is a ZERO_EXTEND, perform the comparison on the input.
3106       if (N0.getOpcode() == ISD::ZERO_EXTEND) {
3107         unsigned InSize = MVT::getSizeInBits(N0.getOperand(0).getValueType());
3108
3109         // If the comparison constant has bits in the upper part, the
3110         // zero-extended value could never match.
3111         if (C1 & (~0ULL << InSize)) {
3112           unsigned VSize = MVT::getSizeInBits(N0.getValueType());
3113           switch (Cond) {
3114           case ISD::SETUGT:
3115           case ISD::SETUGE:
3116           case ISD::SETEQ: return DAG.getConstant(0, VT);
3117           case ISD::SETULT:
3118           case ISD::SETULE:
3119           case ISD::SETNE: return DAG.getConstant(1, VT);
3120           case ISD::SETGT:
3121           case ISD::SETGE:
3122             // True if the sign bit of C1 is set.
3123             return DAG.getConstant((C1 & (1ULL << VSize)) != 0, VT);
3124           case ISD::SETLT:
3125           case ISD::SETLE:
3126             // True if the sign bit of C1 isn't set.
3127             return DAG.getConstant((C1 & (1ULL << VSize)) == 0, VT);
3128           default:
3129             break;
3130           }
3131         }
3132
3133         // Otherwise, we can perform the comparison with the low bits.
3134         switch (Cond) {
3135         case ISD::SETEQ:
3136         case ISD::SETNE:
3137         case ISD::SETUGT:
3138         case ISD::SETUGE:
3139         case ISD::SETULT:
3140         case ISD::SETULE:
3141           return DAG.getSetCC(VT, N0.getOperand(0),
3142                           DAG.getConstant(C1, N0.getOperand(0).getValueType()),
3143                           Cond);
3144         default:
3145           break;   // todo, be more careful with signed comparisons
3146         }
3147       } else if (N0.getOpcode() == ISD::SIGN_EXTEND_INREG &&
3148                  (Cond == ISD::SETEQ || Cond == ISD::SETNE)) {
3149         MVT::ValueType ExtSrcTy = cast<VTSDNode>(N0.getOperand(1))->getVT();
3150         unsigned ExtSrcTyBits = MVT::getSizeInBits(ExtSrcTy);
3151         MVT::ValueType ExtDstTy = N0.getValueType();
3152         unsigned ExtDstTyBits = MVT::getSizeInBits(ExtDstTy);
3153
3154         // If the extended part has any inconsistent bits, it cannot ever
3155         // compare equal.  In other words, they have to be all ones or all
3156         // zeros.
3157         uint64_t ExtBits =
3158           (~0ULL >> (64-ExtSrcTyBits)) & (~0ULL << (ExtDstTyBits-1));
3159         if ((C1 & ExtBits) != 0 && (C1 & ExtBits) != ExtBits)
3160           return DAG.getConstant(Cond == ISD::SETNE, VT);
3161         
3162         SDOperand ZextOp;
3163         MVT::ValueType Op0Ty = N0.getOperand(0).getValueType();
3164         if (Op0Ty == ExtSrcTy) {
3165           ZextOp = N0.getOperand(0);
3166         } else {
3167           int64_t Imm = ~0ULL >> (64-ExtSrcTyBits);
3168           ZextOp = DAG.getNode(ISD::AND, Op0Ty, N0.getOperand(0),
3169                                DAG.getConstant(Imm, Op0Ty));
3170         }
3171         AddToWorkList(ZextOp.Val);
3172         // Otherwise, make this a use of a zext.
3173         return DAG.getSetCC(VT, ZextOp, 
3174                             DAG.getConstant(C1 & (~0ULL>>(64-ExtSrcTyBits)), 
3175                                             ExtDstTy),
3176                             Cond);
3177       } else if ((N1C->getValue() == 0 || N1C->getValue() == 1) &&
3178                  (Cond == ISD::SETEQ || Cond == ISD::SETNE) &&
3179                  (N0.getOpcode() == ISD::XOR ||
3180                   (N0.getOpcode() == ISD::AND && 
3181                    N0.getOperand(0).getOpcode() == ISD::XOR &&
3182                    N0.getOperand(1) == N0.getOperand(0).getOperand(1))) &&
3183                  isa<ConstantSDNode>(N0.getOperand(1)) &&
3184                  cast<ConstantSDNode>(N0.getOperand(1))->getValue() == 1) {
3185         // If this is (X^1) == 0/1, swap the RHS and eliminate the xor.  We can
3186         // only do this if the top bits are known zero.
3187         if (TLI.MaskedValueIsZero(N1, 
3188                                   MVT::getIntVTBitMask(N0.getValueType())-1)) {
3189           // Okay, get the un-inverted input value.
3190           SDOperand Val;
3191           if (N0.getOpcode() == ISD::XOR)
3192             Val = N0.getOperand(0);
3193           else {
3194             assert(N0.getOpcode() == ISD::AND && 
3195                    N0.getOperand(0).getOpcode() == ISD::XOR);
3196             // ((X^1)&1)^1 -> X & 1
3197             Val = DAG.getNode(ISD::AND, N0.getValueType(),
3198                               N0.getOperand(0).getOperand(0), N0.getOperand(1));
3199           }
3200           return DAG.getSetCC(VT, Val, N1,
3201                               Cond == ISD::SETEQ ? ISD::SETNE : ISD::SETEQ);
3202         }
3203       }
3204       
3205       uint64_t MinVal, MaxVal;
3206       unsigned OperandBitSize = MVT::getSizeInBits(N1C->getValueType(0));
3207       if (ISD::isSignedIntSetCC(Cond)) {
3208         MinVal = 1ULL << (OperandBitSize-1);
3209         if (OperandBitSize != 1)   // Avoid X >> 64, which is undefined.
3210           MaxVal = ~0ULL >> (65-OperandBitSize);
3211         else
3212           MaxVal = 0;
3213       } else {
3214         MinVal = 0;
3215         MaxVal = ~0ULL >> (64-OperandBitSize);
3216       }
3217
3218       // Canonicalize GE/LE comparisons to use GT/LT comparisons.
3219       if (Cond == ISD::SETGE || Cond == ISD::SETUGE) {
3220         if (C1 == MinVal) return DAG.getConstant(1, VT);   // X >= MIN --> true
3221         --C1;                                          // X >= C0 --> X > (C0-1)
3222         return DAG.getSetCC(VT, N0, DAG.getConstant(C1, N1.getValueType()),
3223                         (Cond == ISD::SETGE) ? ISD::SETGT : ISD::SETUGT);
3224       }
3225
3226       if (Cond == ISD::SETLE || Cond == ISD::SETULE) {
3227         if (C1 == MaxVal) return DAG.getConstant(1, VT);   // X <= MAX --> true
3228         ++C1;                                          // X <= C0 --> X < (C0+1)
3229         return DAG.getSetCC(VT, N0, DAG.getConstant(C1, N1.getValueType()),
3230                         (Cond == ISD::SETLE) ? ISD::SETLT : ISD::SETULT);
3231       }
3232
3233       if ((Cond == ISD::SETLT || Cond == ISD::SETULT) && C1 == MinVal)
3234         return DAG.getConstant(0, VT);      // X < MIN --> false
3235
3236       // Canonicalize setgt X, Min --> setne X, Min
3237       if ((Cond == ISD::SETGT || Cond == ISD::SETUGT) && C1 == MinVal)
3238         return DAG.getSetCC(VT, N0, N1, ISD::SETNE);
3239       // Canonicalize setlt X, Max --> setne X, Max
3240       if ((Cond == ISD::SETLT || Cond == ISD::SETULT) && C1 == MaxVal)
3241         return DAG.getSetCC(VT, N0, N1, ISD::SETNE);
3242
3243       // If we have setult X, 1, turn it into seteq X, 0
3244       if ((Cond == ISD::SETLT || Cond == ISD::SETULT) && C1 == MinVal+1)
3245         return DAG.getSetCC(VT, N0, DAG.getConstant(MinVal, N0.getValueType()),
3246                         ISD::SETEQ);
3247       // If we have setugt X, Max-1, turn it into seteq X, Max
3248       else if ((Cond == ISD::SETGT || Cond == ISD::SETUGT) && C1 == MaxVal-1)
3249         return DAG.getSetCC(VT, N0, DAG.getConstant(MaxVal, N0.getValueType()),
3250                         ISD::SETEQ);
3251
3252       // If we have "setcc X, C0", check to see if we can shrink the immediate
3253       // by changing cc.
3254
3255       // SETUGT X, SINTMAX  -> SETLT X, 0
3256       if (Cond == ISD::SETUGT && OperandBitSize != 1 &&
3257           C1 == (~0ULL >> (65-OperandBitSize)))
3258         return DAG.getSetCC(VT, N0, DAG.getConstant(0, N1.getValueType()),
3259                             ISD::SETLT);
3260
3261       // FIXME: Implement the rest of these.
3262
3263       // Fold bit comparisons when we can.
3264       if ((Cond == ISD::SETEQ || Cond == ISD::SETNE) &&
3265           VT == N0.getValueType() && N0.getOpcode() == ISD::AND)
3266         if (ConstantSDNode *AndRHS =
3267                     dyn_cast<ConstantSDNode>(N0.getOperand(1))) {
3268           if (Cond == ISD::SETNE && C1 == 0) {// (X & 8) != 0  -->  (X & 8) >> 3
3269             // Perform the xform if the AND RHS is a single bit.
3270             if ((AndRHS->getValue() & (AndRHS->getValue()-1)) == 0) {
3271               return DAG.getNode(ISD::SRL, VT, N0,
3272                              DAG.getConstant(Log2_64(AndRHS->getValue()),
3273                                                    TLI.getShiftAmountTy()));
3274             }
3275           } else if (Cond == ISD::SETEQ && C1 == AndRHS->getValue()) {
3276             // (X & 8) == 8  -->  (X & 8) >> 3
3277             // Perform the xform if C1 is a single bit.
3278             if ((C1 & (C1-1)) == 0) {
3279               return DAG.getNode(ISD::SRL, VT, N0,
3280                              DAG.getConstant(Log2_64(C1),TLI.getShiftAmountTy()));
3281             }
3282           }
3283         }
3284     }
3285   } else if (isa<ConstantSDNode>(N0.Val)) {
3286       // Ensure that the constant occurs on the RHS.
3287     return DAG.getSetCC(VT, N1, N0, ISD::getSetCCSwappedOperands(Cond));
3288   }
3289
3290   if (ConstantFPSDNode *N0C = dyn_cast<ConstantFPSDNode>(N0.Val))
3291     if (ConstantFPSDNode *N1C = dyn_cast<ConstantFPSDNode>(N1.Val)) {
3292       double C0 = N0C->getValue(), C1 = N1C->getValue();
3293
3294       switch (Cond) {
3295       default: break; // FIXME: Implement the rest of these!
3296       case ISD::SETEQ:  return DAG.getConstant(C0 == C1, VT);
3297       case ISD::SETNE:  return DAG.getConstant(C0 != C1, VT);
3298       case ISD::SETLT:  return DAG.getConstant(C0 < C1, VT);
3299       case ISD::SETGT:  return DAG.getConstant(C0 > C1, VT);
3300       case ISD::SETLE:  return DAG.getConstant(C0 <= C1, VT);
3301       case ISD::SETGE:  return DAG.getConstant(C0 >= C1, VT);
3302       }
3303     } else {
3304       // Ensure that the constant occurs on the RHS.
3305       return DAG.getSetCC(VT, N1, N0, ISD::getSetCCSwappedOperands(Cond));
3306     }
3307
3308   if (N0 == N1) {
3309     // We can always fold X == Y for integer setcc's.
3310     if (MVT::isInteger(N0.getValueType()))
3311       return DAG.getConstant(ISD::isTrueWhenEqual(Cond), VT);
3312     unsigned UOF = ISD::getUnorderedFlavor(Cond);
3313     if (UOF == 2)   // FP operators that are undefined on NaNs.
3314       return DAG.getConstant(ISD::isTrueWhenEqual(Cond), VT);
3315     if (UOF == unsigned(ISD::isTrueWhenEqual(Cond)))
3316       return DAG.getConstant(UOF, VT);
3317     // Otherwise, we can't fold it.  However, we can simplify it to SETUO/SETO
3318     // if it is not already.
3319     ISD::CondCode NewCond = UOF == 0 ? ISD::SETO : ISD::SETUO;
3320     if (NewCond != Cond)
3321       return DAG.getSetCC(VT, N0, N1, NewCond);
3322   }
3323
3324   if ((Cond == ISD::SETEQ || Cond == ISD::SETNE) &&
3325       MVT::isInteger(N0.getValueType())) {
3326     if (N0.getOpcode() == ISD::ADD || N0.getOpcode() == ISD::SUB ||
3327         N0.getOpcode() == ISD::XOR) {
3328       // Simplify (X+Y) == (X+Z) -->  Y == Z
3329       if (N0.getOpcode() == N1.getOpcode()) {
3330         if (N0.getOperand(0) == N1.getOperand(0))
3331           return DAG.getSetCC(VT, N0.getOperand(1), N1.getOperand(1), Cond);
3332         if (N0.getOperand(1) == N1.getOperand(1))
3333           return DAG.getSetCC(VT, N0.getOperand(0), N1.getOperand(0), Cond);
3334         if (isCommutativeBinOp(N0.getOpcode())) {
3335           // If X op Y == Y op X, try other combinations.
3336           if (N0.getOperand(0) == N1.getOperand(1))
3337             return DAG.getSetCC(VT, N0.getOperand(1), N1.getOperand(0), Cond);
3338           if (N0.getOperand(1) == N1.getOperand(0))
3339             return DAG.getSetCC(VT, N0.getOperand(0), N1.getOperand(1), Cond);
3340         }
3341       }
3342       
3343       if (ConstantSDNode *RHSC = dyn_cast<ConstantSDNode>(N1)) {
3344         if (ConstantSDNode *LHSR = dyn_cast<ConstantSDNode>(N0.getOperand(1))) {
3345           // Turn (X+C1) == C2 --> X == C2-C1
3346           if (N0.getOpcode() == ISD::ADD && N0.Val->hasOneUse()) {
3347             return DAG.getSetCC(VT, N0.getOperand(0),
3348                               DAG.getConstant(RHSC->getValue()-LHSR->getValue(),
3349                                 N0.getValueType()), Cond);
3350           }
3351           
3352           // Turn (X^C1) == C2 into X == C1^C2 iff X&~C1 = 0.
3353           if (N0.getOpcode() == ISD::XOR)
3354             // If we know that all of the inverted bits are zero, don't bother
3355             // performing the inversion.
3356             if (TLI.MaskedValueIsZero(N0.getOperand(0), ~LHSR->getValue()))
3357               return DAG.getSetCC(VT, N0.getOperand(0),
3358                               DAG.getConstant(LHSR->getValue()^RHSC->getValue(),
3359                                               N0.getValueType()), Cond);
3360         }
3361         
3362         // Turn (C1-X) == C2 --> X == C1-C2
3363         if (ConstantSDNode *SUBC = dyn_cast<ConstantSDNode>(N0.getOperand(0))) {
3364           if (N0.getOpcode() == ISD::SUB && N0.Val->hasOneUse()) {
3365             return DAG.getSetCC(VT, N0.getOperand(1),
3366                              DAG.getConstant(SUBC->getValue()-RHSC->getValue(),
3367                                              N0.getValueType()), Cond);
3368           }
3369         }          
3370       }
3371
3372       // Simplify (X+Z) == X -->  Z == 0
3373       if (N0.getOperand(0) == N1)
3374         return DAG.getSetCC(VT, N0.getOperand(1),
3375                         DAG.getConstant(0, N0.getValueType()), Cond);
3376       if (N0.getOperand(1) == N1) {
3377         if (isCommutativeBinOp(N0.getOpcode()))
3378           return DAG.getSetCC(VT, N0.getOperand(0),
3379                           DAG.getConstant(0, N0.getValueType()), Cond);
3380         else {
3381           assert(N0.getOpcode() == ISD::SUB && "Unexpected operation!");
3382           // (Z-X) == X  --> Z == X<<1
3383           SDOperand SH = DAG.getNode(ISD::SHL, N1.getValueType(),
3384                                      N1, 
3385                                      DAG.getConstant(1,TLI.getShiftAmountTy()));
3386           AddToWorkList(SH.Val);
3387           return DAG.getSetCC(VT, N0.getOperand(0), SH, Cond);
3388         }
3389       }
3390     }
3391
3392     if (N1.getOpcode() == ISD::ADD || N1.getOpcode() == ISD::SUB ||
3393         N1.getOpcode() == ISD::XOR) {
3394       // Simplify  X == (X+Z) -->  Z == 0
3395       if (N1.getOperand(0) == N0) {
3396         return DAG.getSetCC(VT, N1.getOperand(1),
3397                         DAG.getConstant(0, N1.getValueType()), Cond);
3398       } else if (N1.getOperand(1) == N0) {
3399         if (isCommutativeBinOp(N1.getOpcode())) {
3400           return DAG.getSetCC(VT, N1.getOperand(0),
3401                           DAG.getConstant(0, N1.getValueType()), Cond);
3402         } else {
3403           assert(N1.getOpcode() == ISD::SUB && "Unexpected operation!");
3404           // X == (Z-X)  --> X<<1 == Z
3405           SDOperand SH = DAG.getNode(ISD::SHL, N1.getValueType(), N0, 
3406                                      DAG.getConstant(1,TLI.getShiftAmountTy()));
3407           AddToWorkList(SH.Val);
3408           return DAG.getSetCC(VT, SH, N1.getOperand(0), Cond);
3409         }
3410       }
3411     }
3412   }
3413
3414   // Fold away ALL boolean setcc's.
3415   SDOperand Temp;
3416   if (N0.getValueType() == MVT::i1 && foldBooleans) {
3417     switch (Cond) {
3418     default: assert(0 && "Unknown integer setcc!");
3419     case ISD::SETEQ:  // X == Y  -> (X^Y)^1
3420       Temp = DAG.getNode(ISD::XOR, MVT::i1, N0, N1);
3421       N0 = DAG.getNode(ISD::XOR, MVT::i1, Temp, DAG.getConstant(1, MVT::i1));
3422       AddToWorkList(Temp.Val);
3423       break;
3424     case ISD::SETNE:  // X != Y   -->  (X^Y)
3425       N0 = DAG.getNode(ISD::XOR, MVT::i1, N0, N1);
3426       break;
3427     case ISD::SETGT:  // X >s Y   -->  X == 0 & Y == 1  -->  X^1 & Y
3428     case ISD::SETULT: // X <u Y   -->  X == 0 & Y == 1  -->  X^1 & Y
3429       Temp = DAG.getNode(ISD::XOR, MVT::i1, N0, DAG.getConstant(1, MVT::i1));
3430       N0 = DAG.getNode(ISD::AND, MVT::i1, N1, Temp);
3431       AddToWorkList(Temp.Val);
3432       break;
3433     case ISD::SETLT:  // X <s Y   --> X == 1 & Y == 0  -->  Y^1 & X
3434     case ISD::SETUGT: // X >u Y   --> X == 1 & Y == 0  -->  Y^1 & X
3435       Temp = DAG.getNode(ISD::XOR, MVT::i1, N1, DAG.getConstant(1, MVT::i1));
3436       N0 = DAG.getNode(ISD::AND, MVT::i1, N0, Temp);
3437       AddToWorkList(Temp.Val);
3438       break;
3439     case ISD::SETULE: // X <=u Y  --> X == 0 | Y == 1  -->  X^1 | Y
3440     case ISD::SETGE:  // X >=s Y  --> X == 0 | Y == 1  -->  X^1 | Y
3441       Temp = DAG.getNode(ISD::XOR, MVT::i1, N0, DAG.getConstant(1, MVT::i1));
3442       N0 = DAG.getNode(ISD::OR, MVT::i1, N1, Temp);
3443       AddToWorkList(Temp.Val);
3444       break;
3445     case ISD::SETUGE: // X >=u Y  --> X == 1 | Y == 0  -->  Y^1 | X
3446     case ISD::SETLE:  // X <=s Y  --> X == 1 | Y == 0  -->  Y^1 | X
3447       Temp = DAG.getNode(ISD::XOR, MVT::i1, N1, DAG.getConstant(1, MVT::i1));
3448       N0 = DAG.getNode(ISD::OR, MVT::i1, N0, Temp);
3449       break;
3450     }
3451     if (VT != MVT::i1) {
3452       AddToWorkList(N0.Val);
3453       // FIXME: If running after legalize, we probably can't do this.
3454       N0 = DAG.getNode(ISD::ZERO_EXTEND, VT, N0);
3455     }
3456     return N0;
3457   }
3458
3459   // Could not fold it.
3460   return SDOperand();
3461 }
3462
3463 /// BuildSDIVSequence - Given an ISD::SDIV node expressing a divide by constant,
3464 /// return a DAG expression to select that will generate the same value by
3465 /// multiplying by a magic number.  See:
3466 /// <http://the.wall.riscom.net/books/proc/ppc/cwg/code2.html>
3467 SDOperand DAGCombiner::BuildSDIV(SDNode *N) {
3468   MVT::ValueType VT = N->getValueType(0);
3469   
3470   // Check to see if we can do this.
3471   if (!TLI.isTypeLegal(VT) || (VT != MVT::i32 && VT != MVT::i64))
3472     return SDOperand();       // BuildSDIV only operates on i32 or i64
3473   if (!TLI.isOperationLegal(ISD::MULHS, VT))
3474     return SDOperand();       // Make sure the target supports MULHS.
3475   
3476   int64_t d = cast<ConstantSDNode>(N->getOperand(1))->getSignExtended();
3477   ms magics = (VT == MVT::i32) ? magic32(d) : magic64(d);
3478   
3479   // Multiply the numerator (operand 0) by the magic value
3480   SDOperand Q = DAG.getNode(ISD::MULHS, VT, N->getOperand(0),
3481                             DAG.getConstant(magics.m, VT));
3482   // If d > 0 and m < 0, add the numerator
3483   if (d > 0 && magics.m < 0) { 
3484     Q = DAG.getNode(ISD::ADD, VT, Q, N->getOperand(0));
3485     AddToWorkList(Q.Val);
3486   }
3487   // If d < 0 and m > 0, subtract the numerator.
3488   if (d < 0 && magics.m > 0) {
3489     Q = DAG.getNode(ISD::SUB, VT, Q, N->getOperand(0));
3490     AddToWorkList(Q.Val);
3491   }
3492   // Shift right algebraic if shift value is nonzero
3493   if (magics.s > 0) {
3494     Q = DAG.getNode(ISD::SRA, VT, Q, 
3495                     DAG.getConstant(magics.s, TLI.getShiftAmountTy()));
3496     AddToWorkList(Q.Val);
3497   }
3498   // Extract the sign bit and add it to the quotient
3499   SDOperand T =
3500     DAG.getNode(ISD::SRL, VT, Q, DAG.getConstant(MVT::getSizeInBits(VT)-1,
3501                                                  TLI.getShiftAmountTy()));
3502   AddToWorkList(T.Val);
3503   return DAG.getNode(ISD::ADD, VT, Q, T);
3504 }
3505
3506 /// BuildUDIVSequence - Given an ISD::UDIV node expressing a divide by constant,
3507 /// return a DAG expression to select that will generate the same value by
3508 /// multiplying by a magic number.  See:
3509 /// <http://the.wall.riscom.net/books/proc/ppc/cwg/code2.html>
3510 SDOperand DAGCombiner::BuildUDIV(SDNode *N) {
3511   MVT::ValueType VT = N->getValueType(0);
3512   
3513   // Check to see if we can do this.
3514   if (!TLI.isTypeLegal(VT) || (VT != MVT::i32 && VT != MVT::i64))
3515     return SDOperand();       // BuildUDIV only operates on i32 or i64
3516   if (!TLI.isOperationLegal(ISD::MULHU, VT))
3517     return SDOperand();       // Make sure the target supports MULHU.
3518   
3519   uint64_t d = cast<ConstantSDNode>(N->getOperand(1))->getValue();
3520   mu magics = (VT == MVT::i32) ? magicu32(d) : magicu64(d);
3521   
3522   // Multiply the numerator (operand 0) by the magic value
3523   SDOperand Q = DAG.getNode(ISD::MULHU, VT, N->getOperand(0),
3524                             DAG.getConstant(magics.m, VT));
3525   AddToWorkList(Q.Val);
3526
3527   if (magics.a == 0) {
3528     return DAG.getNode(ISD::SRL, VT, Q, 
3529                        DAG.getConstant(magics.s, TLI.getShiftAmountTy()));
3530   } else {
3531     SDOperand NPQ = DAG.getNode(ISD::SUB, VT, N->getOperand(0), Q);
3532     AddToWorkList(NPQ.Val);
3533     NPQ = DAG.getNode(ISD::SRL, VT, NPQ, 
3534                       DAG.getConstant(1, TLI.getShiftAmountTy()));
3535     AddToWorkList(NPQ.Val);
3536     NPQ = DAG.getNode(ISD::ADD, VT, NPQ, Q);
3537     AddToWorkList(NPQ.Val);
3538     return DAG.getNode(ISD::SRL, VT, NPQ, 
3539                        DAG.getConstant(magics.s-1, TLI.getShiftAmountTy()));
3540   }
3541 }
3542
3543 // SelectionDAG::Combine - This is the entry point for the file.
3544 //
3545 void SelectionDAG::Combine(bool RunningAfterLegalize) {
3546   /// run - This is the main entry point to this class.
3547   ///
3548   DAGCombiner(*this).Run(RunningAfterLegalize);
3549 }